CN105785683A - 像素结构及其阵列基板和液晶面板 - Google Patents
像素结构及其阵列基板和液晶面板 Download PDFInfo
- Publication number
- CN105785683A CN105785683A CN201610353309.8A CN201610353309A CN105785683A CN 105785683 A CN105785683 A CN 105785683A CN 201610353309 A CN201610353309 A CN 201610353309A CN 105785683 A CN105785683 A CN 105785683A
- Authority
- CN
- China
- Prior art keywords
- pixel electrode
- data wire
- dot structure
- gate line
- trunk region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Power Engineering (AREA)
Abstract
本发明涉及一种像素结构及其阵列基板和液晶面板。该像素结构包括数据线,栅极线,薄膜晶体管,及包含至少两个畴的像素电极,该薄膜晶体管分别连接该数据线,栅极线,及像素电极;该数据线和栅极线至少其中之一对应于该像素电极的主干区上下相对重合,并且该像素电极的该主干区为根据所对应的该数据线或栅极线镂空的主干区。本发明还提供了相应的阵列基板和液晶面板。本发明的像素结构及其阵列基板和液晶面板能够减少数据线或栅极线与像素电极的叠合面积,提高液晶面板的像素开口率,减小耦合电容,有效降低信号的负载和延迟。
Description
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种像素结构及其阵列基板和液晶面板。
背景技术
TFT-LCD(ThinFilmTransistorLiquidCrystalDisplay,薄膜晶体管液晶显示)面板的一个重要的评价指标是面板的穿透率,尤其对于大尺寸高分辨率的面板,高的穿透率可以提高对比度、降低背光的功耗。影响穿透率的一个重要因素是面板像素的开口率,提高开口率可以从设计的角度提高穿透率。
开口率指有效的透光区域与全部面积的比例,一般指除去每一个次像素的配线部、晶体管部(通常采用黑色矩阵隐藏)后的光线通过部分的面积和每一个次像素整体的面积之间的比例。开口率越高,光线通过的效率越高。当光线经由背光板发射出来时,并不是所有的光线都能穿过面板,比如连接LCD源极驱动芯片及栅极驱动芯片用的信号线,以及薄膜晶体管(TFT)本身,还有储存电压用的储存电容等。这些地方除了不完全透光外,也由于经过这些地方的光线不受电压控制,而无法显示正确的灰阶,所以都需利用黑色矩阵加以遮蔽,以免干扰其它透光区域。
垂直配向(VerticalAlignment,VA)技术以其高的对比度和宽的视野角,常用于大尺寸TFT-LCD液晶显示器领域。如图1所示,其为VA技术的一种常见的像素结构设计示意图,该像素结构10基于阵列基板结构形成,主要包括数据线(Dataline)11,栅极线12,薄膜晶体管13,及像素电极14等,数据线11通常位于两个像素电极14的中间,薄膜晶体管13分别连接数据线11,栅极线12,及像素电极14,用于完整构成阵列基板结构的衬底、绝缘层等结构在此不再赘述及图示。为了实现宽的视野角,像素电极14内有不同取向的条状结构,称为条状分支(slit)141,条状分支141的每一个取向区称为一个畴(domain),较为常见的畴的数量是双畴或四畴。图1中所示为像素电极14一种常见的结构,该像素电极14包含有四个畴,每个畴大体上呈矩形。相邻畴的条状分支141的取向不同,所对应液晶的倒向就会不同,在畴交界的区域液晶倒向就会出现混乱,亮度出现异常,暗态发亮。为避免这种现象,通常不同畴交界的区域设计有如图1所示中间的条形区,称为主干(trunk)区142,以避免交界处出现液晶倒向混乱。主干区142在显示时为不透光的暗态,图1中像素电极14包括相互垂直的两个主干区142,分别平行于数据线11和栅极线12,主干区142的数量及位置与畴的数量相关。这种像素结构10的缺点是相邻像素电极14距离较远,损失较多的开口率。
为了提高开口率,针对图1的像素结构,可以实施如图2所示的一种改进的像素结构设计。该像素结构20主要包括数据线21,栅极线22,薄膜晶体管23,及像素电极24等,薄膜晶体管23分别连接数据线21,栅极线22,及像素电极24。该像素结构20将数据线21置于像素电极24的主干区242下方,与图1的不同之处在于将数据线21设置在与其平行的主干区242下方,节约了数据线21占用的间距,这样可以将相邻像素电极24间距缩小,从而提高开口率。
与图2类似,针对图1的像素结构,可以实施如图3所示的另一种改进的像素结构设计,以提升开口率。该像素结构30主要包括数据线31,栅极线32,薄膜晶体管33,及像素电极34等结构,薄膜晶体管33分别连接数据线31,栅极线32,及像素电极34。该像素结构30将栅极线32置于像素电极34的主干区342下方,与图1的不同之处在于将栅极线32设置在与其平行的主干区342下方,节约了栅极线32占用的间距,这样可以将相邻像素电极34间距缩小,从而提高开口率。
图2和图3这两种结构存在的一个问题是数据线和栅极线与像素电极有重合区,存在较大电容耦合效应,会使信号传输存在很大的负载和信号延迟(RCdelay)。在数据线和栅极线电压变换过程中,会由于电容耦合的作用影响其他像素的灰阶电压,使得显示灰阶改变。
发明内容
因此,本发明的目的在于提供一种像素结构,提高开口率并减小数据线或栅极线与像素电极之间的电容耦合效应。
本发明的另一目的在于提供一种阵列基板,具有提高开口率并减小数据线或栅极线与像素电极之间的电容耦合效应的像素结构。
本发明的又一目的在于提供一种液晶面板,具有提高开口率并减小数据线或栅极线与像素电极之间的电容耦合效应的像素结构。
为实现上述目的,本发明提供了一种像素结构,包括数据线,栅极线,薄膜晶体管,及包含至少两个畴的像素电极,该薄膜晶体管分别连接该数据线,栅极线,及像素电极;该数据线和栅极线至少其中之一对应于该像素电极的主干区上下相对重合,并且该像素电极的该主干区为根据所对应的该数据线或栅极线镂空的主干区。
其中,该像素电极包括呈双行双列分布的四个畴,并且相应具有相互垂直的第一主干区和第二主干区。
其中,仅该数据线对应于该像素电极的第一主干区上下相对重合,该第一主干区根据该数据线镂空。
其中,仅该栅极线对应于该像素电极的第二主干区上下相对重合,该第二主干区根据该栅极线镂空。
其中,该数据线对应于该像素电极的第一主干区上下相对重合,该栅极线对应于该像素电极的第二主干区上下相对重合,并且该第一主干区根据该数据线镂空,该第二主干区根据该栅极线镂空。
其中,该薄膜晶体管的位置临近于该像素结构的中央。
其中,该薄膜晶体管和数据线位于同一层并由相同材料形成。
其中,其为子像素。
为实现上述目的,本发明还提供了一种阵列基板,包括如上所述的像素结构。
为实现上述目的,本发明还提供了一种液晶面板,包括如上所述的像素结构。
综上,本发明的像素结构及其阵列基板和液晶面板能够减少数据线或栅极线与像素电极的叠合面积,提高液晶面板的像素开口率,减小耦合电容,有效降低信号的负载和延迟。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其他有益效果显而易见。
附图中,
图1为VA技术的一种常见的像素结构设计示意图;
图2为一种改进的像素结构设计示意图;
图3为另一种改进的像素结构设计示意图;
图4为本发明像素结构第一较佳实施例的示意图;
图5为本发明像素结构第二较佳实施例的示意图;
图6为本发明像素结构第三较佳实施例的示意图。
具体实施方式
参见图4,其为本发明像素结构第一较佳实施例的示意图。该像素结构40主要包括数据线41,栅极线42,薄膜晶体管43,以及包含呈双行双列分布的四个畴的像素电极44。与图1所示的像素结构10相似,像素结构40的每个畴大体上呈矩形,每个畴内具有取向相同的条状分支,并且相应具有相互垂直的第一主干区和第二主干区,分别平行于数据线41和栅极线42。该薄膜晶体管43分别连接该数据线41,栅极线42,及像素电极44;该数据线41对应于该像素电极44的第一主干区上下相对重合,并且第一主干区根据所对应的数据线41镂空。
该像素结构40可参照传统制程基于阵列基板结构形成,本发明仅图示与提高开口率相关的部分,用于完整构成阵列基板结构的衬底、绝缘层及公共电极等结构在此不再赘述及图示。薄膜晶体管43和数据线41优选位于同一层并由相同材料形成,以节省工艺。像素结构40可以为子像素,如R,G,B及W子像素中的一种。
如图2所示将数据线由像素之间改为像素中间的主干区下方,由此带来的问题是数据线与像素电极的电容耦合,数据线电压的变化会影响像素电极的电压。为解决电容耦合问题,本发明设计一种新型像素结构,将主干区镂空,如图4所示可以减少数据线41与像素电极44的叠合面积。与图1相比,图4中像素电极44的面积要大于图1中像素电极面积,即实现更高的开口率。与图2相比,图4所示像素结构40的数据线41上方没有像素电极,由于该区域数据线41的遮挡作用(例如黑色矩阵,可代替原主干区的作用),所以图4与图2具有相同的像素开口率。由于没有电极的叠合区,所以图4所示像素结构可以有效避免数据线与像素电极的电容耦合,同时降低数据线信号传输的负载和延迟。
参见图5,其为本发明像素结构第二较佳实施例的示意图。该像素结构50主要包括数据线51,栅极线52,薄膜晶体管53,以及包含呈双行双列分布的四个畴的像素电极54。与图1所示的像素结构10相似,像素结构50的每个畴大体上呈矩形,每个畴内具有取向相同的条状分支,并且相应具有相互垂直的第一主干区和第二主干区,分别平行于数据线51和栅极线52。该薄膜晶体管53分别连接该数据线51,栅极线52,及像素电极54;该栅极线52对应于该像素电极54的第二主干区上下相对重合,并且第二主干区根据所对应的栅极线52镂空。
图5所示的第二较佳实施例与图4所示的第一较佳实施例类似,将栅极线52由像素结构之间改为像素电极54的第二主干区的下方,同样存在栅极线52与像素电极54的电容耦合效应。栅极线52位于像素电极54中间下方,同样将第二主干区镂空,可以有效的减小栅极线52与像素电极54的叠合区面积,减小耦合电容。与第一较佳实施例相比,该结构利用了像素电极的另一个主干区,也可以提高开口率。由于栅极线与像素电极的叠合区面积很小,可以有效的减小与像素电极的耦合电容,同时降低栅极线的负载与信号延迟。
参见图6,其为本发明像素结构第三较佳实施例的示意图。该像素结构60主要包括数据线61,栅极线62,薄膜晶体管63,以及包含呈双行双列分布的四个畴的像素电极64。与图1所示的像素结构10相似,像素结构60的每个畴大体上呈矩形,每个畴内具有取向相同的条状分支,并且相应具有相互垂直的第一主干区和第二主干区,分别平行于数据线61和栅极线62。该薄膜晶体管63分别连接该数据线61,栅极线62,及像素电极64;该数据线61对应于该像素电极64的第一主干区上下相对重合,并且第一主干区根据所对应的数据线61镂空;该栅极线62对应于该像素电极64的第二主干区上下相对重合,并且第二主干区根据所对应的栅极线62镂空;薄膜晶体管63的位置临近于该像素结构60的中央。
该第三较佳实施例为进一步提高像素开口率,结合第一较佳实施例和第二较佳实施例,设计出如图6所示像素结构,TFT,数据线和栅极线位于像素结构中间,同样将主干区镂空,可以有效的减小栅极线和数据线与像素电极的叠合区面积,减小耦合电容。与第一较佳实施例和第二较佳实施例相比,该结构利用了像素电极两个主干区,像素电极的面积进一步增大,开口率进一步提高。同时可以有效的减小栅极线和数据线与像素电极的耦合电容,降低负载与信号延迟。
本发明第一,第二及第三较佳实施例均以四畴的像素结构对本发明进行举例说明,本领域技术人员可以理解,本发明也可以适用于其他数量畴的像素结构。例如对于双畴的像素结构,可以将栅极线和数据线择一设计为与主干区重合并镂空该主干区。
相应的,本发明提供了包含上述像素结构的阵列基板或液晶面板。
本发明为提高液晶面板的像素开口率,将数据线和栅极线由传统的位于像素之间,改为位于像素中间的主干区下方,并将像素电极的主干区镂空,减少数据线和栅极线与像素电极的叠合面积,提高液晶面板的像素开口率,减小耦合电容,有效降低信号的负载和延迟。本发明通过设计一种新的高开口率的像素结构,可以提高液晶面板的像素开口率,提高面板的穿透率,从而降低背光的功耗。
综上,本发明的像素结构及其阵列基板和液晶面板能够减少数据线或栅极线与像素电极的叠合面积,提高液晶面板的像素开口率,减小耦合电容,有效降低信号的负载和延迟。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明后附的权利要求的保护范围。
Claims (10)
1.一种像素结构,其特征在于,包括数据线,栅极线,薄膜晶体管,及包含至少两个畴的像素电极,该薄膜晶体管分别连接该数据线,栅极线,及像素电极;该数据线和栅极线至少其中之一对应于该像素电极的主干区上下相对重合,并且该像素电极的该主干区为根据所对应的该数据线或栅极线镂空的主干区。
2.如权利要求1所述的像素结构,其特征在于,该像素电极包括呈双行双列分布的四个畴,并且相应具有相互垂直的第一主干区和第二主干区。
3.如权利要求2所述的像素结构,其特征在于,仅该数据线对应于该像素电极的第一主干区上下相对重合,该第一主干区根据该数据线镂空。
4.如权利要求2所述的像素结构,其特征在于,仅该栅极线对应于该像素电极的第二主干区上下相对重合,该第二主干区根据该栅极线镂空。
5.如权利要求2所述的像素结构,其特征在于,该数据线对应于该像素电极的第一主干区上下相对重合,该栅极线对应于该像素电极的第二主干区上下相对重合,并且该第一主干区根据该数据线镂空,该第二主干区根据该栅极线镂空。
6.如权利要求5所述的像素结构,其特征在于,该薄膜晶体管的位置临近于该像素结构的中央。
7.如权利要求1所述的像素结构,其特征在于,该薄膜晶体管和数据线位于同一层并由相同材料形成。
8.如权利要求1所述的像素结构,其特征在于,其为子像素。
9.一种阵列基板,其特征在于,包括如权利要求1-8任一所述的像素结构。
10.一种液晶面板,其特征在于,包括如权利要求1-8任一所述的像素结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610353309.8A CN105785683A (zh) | 2016-05-24 | 2016-05-24 | 像素结构及其阵列基板和液晶面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610353309.8A CN105785683A (zh) | 2016-05-24 | 2016-05-24 | 像素结构及其阵列基板和液晶面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105785683A true CN105785683A (zh) | 2016-07-20 |
Family
ID=56380476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610353309.8A Pending CN105785683A (zh) | 2016-05-24 | 2016-05-24 | 像素结构及其阵列基板和液晶面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105785683A (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110928089A (zh) * | 2019-12-09 | 2020-03-27 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN111308811A (zh) * | 2020-04-02 | 2020-06-19 | Tcl华星光电技术有限公司 | 阵列基板及显示面板 |
CN111427199A (zh) * | 2020-04-09 | 2020-07-17 | 深圳市华星光电半导体显示技术有限公司 | 像素器件及显示面板 |
CN111474789A (zh) * | 2020-05-13 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及液晶显示面板 |
CN111651093A (zh) * | 2020-06-28 | 2020-09-11 | 武汉华星光电半导体显示技术有限公司 | 触控电极层及触控显示装置 |
CN112086028A (zh) * | 2020-09-17 | 2020-12-15 | Tcl华星光电技术有限公司 | 一种像素排列结构及显示面板 |
WO2021031838A1 (zh) * | 2019-08-20 | 2021-02-25 | 友达光电股份有限公司 | 电子装置 |
CN112748616A (zh) * | 2021-01-21 | 2021-05-04 | Tcl华星光电技术有限公司 | 阵列基板、阵列基板的制作方法、显示面板以及显示装置 |
CN113721395A (zh) * | 2021-08-25 | 2021-11-30 | Tcl华星光电技术有限公司 | 显示面板及显示装置 |
CN115877622A (zh) * | 2023-03-08 | 2023-03-31 | 惠科股份有限公司 | 阵列基板及显示面板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW591278B (en) * | 2001-05-31 | 2004-06-11 | Boe Hydis Technology Co Ltd | Fringe field switching liquid crystal display device and method for manufacturing the same |
CN101359141A (zh) * | 2007-08-01 | 2009-02-04 | 三星电子株式会社 | 显示装置 |
CN104049429A (zh) * | 2014-06-18 | 2014-09-17 | 南京中电熊猫液晶显示科技有限公司 | 一种像素结构及其制作方法 |
CN104280947A (zh) * | 2013-07-12 | 2015-01-14 | 三星显示有限公司 | 液晶显示器 |
CN104503157A (zh) * | 2014-12-16 | 2015-04-08 | 深圳市华星光电技术有限公司 | 像素结构及具有该像素结构的液晶显示器 |
CN105223749A (zh) * | 2015-10-10 | 2016-01-06 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
-
2016
- 2016-05-24 CN CN201610353309.8A patent/CN105785683A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW591278B (en) * | 2001-05-31 | 2004-06-11 | Boe Hydis Technology Co Ltd | Fringe field switching liquid crystal display device and method for manufacturing the same |
CN101359141A (zh) * | 2007-08-01 | 2009-02-04 | 三星电子株式会社 | 显示装置 |
CN104280947A (zh) * | 2013-07-12 | 2015-01-14 | 三星显示有限公司 | 液晶显示器 |
CN104049429A (zh) * | 2014-06-18 | 2014-09-17 | 南京中电熊猫液晶显示科技有限公司 | 一种像素结构及其制作方法 |
CN104503157A (zh) * | 2014-12-16 | 2015-04-08 | 深圳市华星光电技术有限公司 | 像素结构及具有该像素结构的液晶显示器 |
CN105223749A (zh) * | 2015-10-10 | 2016-01-06 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021031838A1 (zh) * | 2019-08-20 | 2021-02-25 | 友达光电股份有限公司 | 电子装置 |
US11300842B2 (en) | 2019-12-09 | 2022-04-12 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Array substrate and liquid crystal display panel |
WO2021114341A1 (zh) * | 2019-12-09 | 2021-06-17 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN110928089B (zh) * | 2019-12-09 | 2021-07-27 | 苏州华星光电技术有限公司 | 阵列基板及液晶显示面板 |
CN110928089A (zh) * | 2019-12-09 | 2020-03-27 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN111308811B (zh) * | 2020-04-02 | 2022-10-04 | Tcl华星光电技术有限公司 | 阵列基板及显示面板 |
CN111308811A (zh) * | 2020-04-02 | 2020-06-19 | Tcl华星光电技术有限公司 | 阵列基板及显示面板 |
CN111427199A (zh) * | 2020-04-09 | 2020-07-17 | 深圳市华星光电半导体显示技术有限公司 | 像素器件及显示面板 |
CN111474789A (zh) * | 2020-05-13 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及液晶显示面板 |
WO2021227228A1 (zh) * | 2020-05-13 | 2021-11-18 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及液晶显示面板 |
US11782317B2 (en) | 2020-05-13 | 2023-10-10 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Array substrate and liquid crystal display panel |
CN111651093A (zh) * | 2020-06-28 | 2020-09-11 | 武汉华星光电半导体显示技术有限公司 | 触控电极层及触控显示装置 |
CN112086028A (zh) * | 2020-09-17 | 2020-12-15 | Tcl华星光电技术有限公司 | 一种像素排列结构及显示面板 |
CN112086028B (zh) * | 2020-09-17 | 2022-07-29 | Tcl华星光电技术有限公司 | 一种像素排列结构及显示面板 |
CN112748616A (zh) * | 2021-01-21 | 2021-05-04 | Tcl华星光电技术有限公司 | 阵列基板、阵列基板的制作方法、显示面板以及显示装置 |
CN113721395A (zh) * | 2021-08-25 | 2021-11-30 | Tcl华星光电技术有限公司 | 显示面板及显示装置 |
CN115877622A (zh) * | 2023-03-08 | 2023-03-31 | 惠科股份有限公司 | 阵列基板及显示面板 |
US12055832B1 (en) | 2023-03-08 | 2024-08-06 | HKC Corporation Limited | Array substrate comprising a keel electrode configured to load a colored-film-substrate common voltage and display panel |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105785683A (zh) | 像素结构及其阵列基板和液晶面板 | |
KR101133761B1 (ko) | 액정 표시 장치 | |
JP4707980B2 (ja) | 薄膜トランジスタ表示板 | |
KR101153942B1 (ko) | 액정 표시 장치 | |
KR101240642B1 (ko) | 액정 표시 장치 | |
CN103472647B (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
KR102252044B1 (ko) | 표시 장치 | |
CN110837195B (zh) | 八畴像素结构 | |
CN100440015C (zh) | 共平面开关模式液晶显示器件 | |
CN100362414C (zh) | 共平面开关模式液晶显示器件及其制造方法 | |
US9275592B2 (en) | Pixel array | |
KR101383706B1 (ko) | 액정 표시 장치 및 그의 구동 방법 | |
CN100383650C (zh) | 共平面开关模式液晶显示器件及其制造方法 | |
KR20060108931A (ko) | 액정 표시 장치 | |
KR20040084019A (ko) | 액정 표시 장치 및 그에 사용되는 표시판 | |
JP2005301226A (ja) | 液晶表示装置及びこれに使用する表示板 | |
KR101582947B1 (ko) | 액정 표시 장치 | |
US20120218484A1 (en) | Pixel array structure | |
KR20070059558A (ko) | 액정 표시 장치 | |
KR20060118208A (ko) | 박막 트랜지스터 표시판 | |
CN104570511A (zh) | 一种阵列基板、液晶显示面板和显示装置 | |
KR20070097266A (ko) | 액정 표시 장치 | |
KR20130040504A (ko) | 표시 장치 | |
KR100920340B1 (ko) | 액정 표시 장치 및 박막 트랜지스터 표시판 | |
KR20080051852A (ko) | 액정 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20160720 |