TW201017887A - Semiconductor device and manufacturing method thereof - Google Patents

Semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
TW201017887A
TW201017887A TW098130367A TW98130367A TW201017887A TW 201017887 A TW201017887 A TW 201017887A TW 098130367 A TW098130367 A TW 098130367A TW 98130367 A TW98130367 A TW 98130367A TW 201017887 A TW201017887 A TW 201017887A
Authority
TW
Taiwan
Prior art keywords
layer
oxide
electrode
gate
thin film
Prior art date
Application number
TW098130367A
Other languages
English (en)
Other versions
TWI550859B (zh
Inventor
Shunpei Yamazaki
Kengo Akimoto
Shigeki Komori
Hideki Uochi
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201017887A publication Critical patent/TW201017887A/zh
Application granted granted Critical
Publication of TWI550859B publication Critical patent/TWI550859B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)

Description

201017887 六、發明說明 【發明所屬之技術領域】 本發明係關於一種具有由將氧化物半導體膜用作通道 形成區的薄膜電晶體(以下,稱爲TFT)構成的電路的半 導體裝置及其製造方法。例如,關於將以液晶顯示面板爲 代表的電光裝置或具有有機發光元件的發光顯示裝置作爲 部件而安裝的電子設備。 & 另外’本說明書中的半導體裝置是指藉由利用半導體 特性能夠工作的所有裝置,因此電光裝置、半導體電路以 及電子設備都是半導體裝置。 【先前技術】 近年來,對在配置爲矩陣狀的每個顯示像素中設置由 TFT構成的開關元件的主動矩陣型顯示裝置(液晶顯示裝 置、發光顯示裝置或電泳顯示裝置)正在積極地進行硏究 φ 開發。由於主動矩陣型顯示裝置在各個像素(或每個點) 中設置開關元件’與單純矩陣方式相比,在增加其像素密 度的情況下能夠以低電壓進行驅動而具有優勢。 另外,將氧化物半導體膜用作通道形成區來形成薄膜 電晶體(TFT )等,並且將其應用於電子裝置或光學裝置 的技術受到關注。例如’可以舉出將氧化鋅(ZnO )用作 氧化物半導體膜的TFT、或使用lnGa〇3 ( Zn〇 ) m的 T F T。在專利文獻1和專利文獻2中公開有如下技術:將 使用這些氧化物半導體膜的TFT形成在具有透光性的基 201017887 板上’並將其應用於圖像顯示裝置的開關元件等。 [專利文獻1]日本專利申請公開第2007423861號公 報 [專利文獻2]日本專利申請公開第2007_96055號公報 對於將氧化物半導體膜用作通道形成區的薄膜電晶 體’要求工作速度快,製程相對簡單,並且具有充分的可 靠性。 在形成薄膜電晶體時,源極電極層和汲極電極層使用 低電阻的金屬材料。尤其是,在製造用於進行大面積顯示 的顯示裝置時,起因於佈線的電阻的信號遲延問題較爲顯 著。所以,作爲佈線或電極的材料較佳的使用電阻値低的 金屬材料。當薄膜電晶體採用由電阻値低的金屬材料構成 的源極電極層和汲極電極層與氧化物半導體膜直接接觸的 結構時,有可能導致接觸電阻增大。可以認爲以下原因是 導致接觸電阻增大的要因之一:在源極電極層和汲極電極 層與氧化物半導體膜的接觸面上形成有肯特基接面。 並且,在源極電極層和汲極電極層與氧化物半導體膜 直接接觸的部分中形成電容’並且頻率特性(稱爲f特 性)降低,有可能妨礙薄膜電晶體的高速工作。 【發明內容】 本發明的一個實施例的目的之一在於:提供一種使用 包含銦(In )、鎵(Ga )以及鋅(Zn )的氧化物半導體膜 的薄膜電晶體,其中減少源極電極層或汲極電極層的接觸 -6 - 201017887 電阻,而且還提供該薄膜電晶體的製造方法。 此外,本發明的一個實施例的目的之一還在於:提高 使用包含In、Ga以及Zn的氧化物半導體膜的薄膜電晶體 的工作特性及可靠性。 另外,本發明的一個實施例的目的之一還在於:降低 使用包含In、Ga以及Zn的氧化物半導體膜的薄膜電晶體 的電特性的不均勻性。尤其是,在液晶顯示裝置中,在 _ TFT間的電特性的不均勻性較大的情況下,有可能發生起 因於該TFT間的電特性的不均勻性的顯示不均勻。 此外,在具有發光元件的顯示裝置中,當以在發光元 件中有一定的電流流過的方式配置的TFT (配置在驅動電 路中的TFT或向像素中的發光元件供給電流的TFT)的 導通電流(Un )的不均勻性較大時,有可能引起在顯示 畫面中的亮度的不均勻。 如上所述,本發明的一個實施例的目的在於解決上述 φ 課題中之至少一個。 在本發明的一個實施例中,在閘極絕緣層上形成低電 阻的氧化物半導體層作爲源區或汲區,然後形成汲極電極 層或源極電極層,並且在其上形成非單晶的氧化物半導體 膜作爲半導體層。較佳的是,使用具有過量的氧的氧化物 半導體層作爲半導體層,並使用缺乏氧的氧化物半導體層 作爲源區及汲區。該用作源區及汲區的缺乏氧的氧化物半 導體層也可以具有直徑爲lnm至l〇nm,典型爲2nm至 4nm左右的晶粒。 201017887 在本說明書中,將使用包含In、Ga及Zn的氧化物半 導體膜形成的半導體層也記爲“ IGZO半導體層”。IGZO 半導體層是非單晶半導體層,並且至少包含非晶成分。 源極電極層和IGZO半導體層需要實現歐姆接觸,而 且還需要儘量減少其接觸電阻。同樣,汲極電極層和 IGZO半導體層需要實現歐姆接觸,而且還需要儘量減少 其接觸電阻。於是,藉由在源極電極層及汲極電極層和閘 極絕緣層之間意圖性地設置其載流子濃度比IGZO半導體 層的載流子濃度高的源區及汲區,形成歐姆接觸。用作源 區及汲區的低電阻的IGZO半導體層具有η型導電型,並 也可以稱爲η +區。此外,當源區及汲區稱爲η +區時,用 作通道形成區的IGZO半導體層也可以稱爲I型區。 本說明書所公開的發明的結構是一種半導體裝置,包 括:絕緣表面上的閘極電極;該閘極電極上的閘極絕緣 層;該閘極絕緣層上的源區及汲區;源區及汲區上的金屬 層;該金屬層上的半導體層,其中半導體層是非單晶的氧 化物半導體層,並且隔著閘極絕緣層重疊於閘極電極,源 區及汲區中的氧濃度低於半導體層中的氧濃度,金屬層是 源極電極層及汲極電極層。 本發明的一個實施例解決上述課題的至少一個。 在上述結構中,源區及汲區是包含銦、鎵以及鋅的氧 化物層,並且是與IGZO半導體層相比,低電阻的膜。另 外,源區的側面和與該側面相對的汲區的側面接觸於半導 體層。 -8- 201017887 作爲非單晶的半導體層或源區及汲區,可以使用包含 In、Ga以及Zn的氧化物半導體膜。另外,也可以使用 鎢、鉬、鈦、鎳或而鋁代替In、Ga以及Zn中的任何一 種。 此外,半導體裝置的製造方法也是本發明之一個實施 例,在形成源極電極層及汲極電極層之後,進行電漿處 理。再者,在進行電漿處理之後不接觸大氣地藉由濺射法 形成半導體層。當被成膜基板在形成半導體層之前接觸大 氣時有如下憂慮:水分等附著而對介面狀態造成負面影 響,因此引起臨界値的不均勻、電特性的退化、成爲常開 啓(normal ly-on) TFT的情況等。至於電漿處理,使用氧 氣體或氬氣體。也可以使用其他稀有氣體而代替氬氣體。 本說明書所公開的製造方法的發明的結構是一種半導 體裝置的製造方法,包括如下步驟:在絕緣表面上形成閘 極電極;在閘極電極上形成閘極絕緣層;在該閘極絕緣層 上形成源區、汲區及金屬層的疊層;藉由選擇性地蝕刻金 屬層形成源極電極層及汲極電極層;對露出的閘極絕緣 層、源極電極層、汲極電極層進行電漿處理;以及在重疊 於閘極電極並受到電漿處理的閘極絕緣層上不暴露於大氣 地形成半導體層’其中半導體層是非單晶的氧化物半導體 層,並且源區及汲區中的氧濃度低於半導體層中的氧濃 度。 藉由電漿處理,可以對露出的閘極絕緣層的表面、源 極電極層的表面及汲極電極層的表面進行清洗。由於在形 -9 - 201017887 成IGZO半導體層之前,藉由光微影技術對源極電極層及 汲極電極層進行構圖’因此進行與殘留在表面的有機物起 反應來去除有機物等的粉塵的電漿處理是有效的。 特別佳的是,進行稱爲反濺射(reverse sputtering) 的電漿處理中之一種,該反濺射因在電漿處理之後不接觸 大氣地藉由濺射法形成IGZO半導體層而可以在同一個處 理室中形成IGZO半導體層。反濺射是指一種方法,其中 不對靶材一側施加電壓地在氧或氧及氬的氣氛下對基板一 側施加電壓並在基板上形成電漿來對表面進行改性。 當進行在處理室中使用氧氣體的電漿處理時,藉由對 閘極絕緣層表面照射氧自由基,將閘極絕緣層表面改變爲 具有過量的氧的區域並提高在與後面形成的IGZO半導體 層的介面的氧濃度。藉由對閘極絕緣層進行氧自由基處理 來層疊半導體層,並進行熱處理,也可以將IGZO半導體 層的閘極絕緣層一側的氧濃度成爲高濃度。因此,閘極絕 緣層和IGZO半導體層的介面具有氧濃度的峰値,且閘極 絕緣層的氧濃度具有濃度梯度,該梯度隨著靠近閘極絕緣 層和IGZO半導體層的介面而增加。包括具有過量的氧的 區域的閘極絕緣層和具有過量的氧的氧化物半導體層 (IGZO半導體層)的親和性高,所以可以獲得良好的介 面特性。 既可利用包含氧的氣體由電漿產生裝置供給氧自由 基’又可由臭氧產生裝置供給氧自由基。藉由將所供給的 氧自由基或氧照射到薄膜,能夠對膜表面進行改性。 -10- 201017887 另外,也可以進行氬和氧的自由基處理,而不局限於 氧自由基處理。氬和氧的自由基處理是指藉由引入氬氣體 和氧氣體而產生電漿以對薄膜表面進行改性。 藉由施加電場而產生有放電電漿的反應空間中的Ar 原子(Ar)被放電電漿中的電子(e)激發或電離而成爲 氬自由基(A〆)、氬離子(Ar+)或電子(e)。氬自由 基(A/)處於能量高的準穩定狀態,並與其周圍的同種 或異種原子起反應而使該原子激發或電離以回到穩定狀態 9 時如雪崩增倍起反應。此時,若在其周圍存在著氧,則使 氧原子(〇)激發或電離而成爲氧自由基(〇。、氧離子 (〇+)或氧(〇)。進行一種電漿處理,其中該氧自由基 (c〇與被處理物的薄膜表面的材料起反應來對表面進行 改性,並與存在於表面上的有機物起反應來去除有機物。 另外,與反應性氣體(氧氣體)的自由基相比,氬氣體的 自由基在長時間維持準穩定狀態,從而通常使用氬氣體以 φ 產生電:漿° 此外,在使用氧氣體的情況下,根據電漿處理的條 件,源極電極層及汲極電極層的表面受到氧化。即使源極 電極層及汲極電極層的表面受到氧化而被氧化膜覆蓋,也 可以將接觸於源極電極層或汲極電極層的下面而設置的源 區或汲區與之後形成的半導體層電連接。在此情況下,爲 了增大接觸面積,而較佳的將源區(或汲區)的側面成爲 比源極電極層(或汲極電極層)的側面突出的截面形狀, 並且將源區和汲區之間的間隔設定得短於源極電極層和汲 -11 - 201017887 極電極層之間的間隔。例如,藉由分別使用不同的光掩模 對源極電極層及汲極電極層進行構圖,並且對源區及汲區 進行構圖即可。另外,藉由上述製程而獲得的薄膜電晶體 的通道長度L相當於源區和汲區之間的間隔。 此外,爲了縮減所使用的光掩模的數量,也可以在對 源極電極層及汲極電極層進行構圖之後,以源極電極層及 汲極電極層爲掩模自對準地形成源區及汲區。在此情況 下,源區(或汲區)的側面和源極電極層(或汲極電極 層)的側面大致一致,所以源區和汲區的間隔與源極電極 層和汲極電極層的間隔大致一致。另外,根據蝕刻條件, 源區和汲區成爲錐形形狀,而源區和汲區之間的間隔短於 源極電極層和汲極電極層之間的間隔。注意,藉由上述製 程而獲得的薄膜電晶體的通道長度L也相當於源區和汲區 之間的間隔。 藉由濺射法形成IGZO半導體層、源區及汲區、源極 電極層及汲極電極層,即可。 作爲濺射法具有如下方法:作爲濺射用電源使用高頻 電源的RF濺射法、DC濺射法以及以脈衝方式施加偏壓 的脈衝DC濺射法。RF濺射法主要用來形成絕緣膜,而 DC濺射法主要用來形成金屬膜。 另外,還有可以設置多個材料不同的靶材的多源濺射 裝置(multi-source sputtering apparatus )。多源濺射裝 置既可以在同一個處理室中層疊形成不同的材料膜,又可 以在同一個處理室中同時對多種材料進行放電而進行成 -12- 201017887 膜。 另外,還有在處理室中具備磁鐵機構的使用磁控濺射 法的濺射裝置和使用 ECR濺射法的濺射裝置,該使用 ECR濺射法採用不使用輝光放電而使用微波產生的電漿。 此外,作爲採用濺射法的成膜方法,還有在成膜時使 靶材物質和濺射氣體成分起化學反應來形成它們的化合物 薄膜的反應濺射法、以及在成膜時也對基板施加電壓的偏 壓濺射法。 採用這些各種濺射法來形成IGZO半導體層、源區及 汲區、源極電極層及汲極電極層。 另外,源區及汲區是包含銦、鎵及鋅的氧化物層,以 與IGZO半導體層的成膜條件不同的成膜條件形成。源區 及汲區的成膜條件包括在剛成膜之後包括尺寸爲1 nm以 上且l〇nm以下的晶粒的條件。例如,在採用使用 ln203 : Ga203 : ZnO=l : 1 : 1的靶材並藉由DC濺射法以 氬氣體流量:氧流量爲2:1的比例引入到處理室的成膜 條件、或只引入氩氣體的成膜條件的情況下,有時獲得在 剛成膜之後含有尺寸爲lnm以上且l〇nm以下的晶粒的 膜。另外,由於設定爲ln203 : Ga203 : ZnO=l : 1 : 1的 材是爲獲得非晶狀的氧化物半導體膜而以該比例意圖性地 設計的,因此也可以改變靶材的組成比,以獲得結晶性更 高的膜作爲源區及汲區。爲了實現製程的簡單化、低成 本,較佳的是,藉由使用同一個靶材而僅改變引入氣體, 分別形成用於IGZO半導體層的膜和用於源區及汲區的 -13- 201017887 膜。 藉由將缺乏氧的氧化物半導體層用作源區或汲區而積 極地設置,實現作爲金屬層的源極電極層或汲極電極層和 IGZO膜之間的良好的接合,並且進行與肖特基接面相比 熱穩定的工作。此外’爲了供給通道的載流子(源極一 側),穩定地吸收通道的載流子(汲極一側),或防止在 與源極電極層(或汲極電極層)的介面造成電阻成分,而 積極地設置源區或汲區是很重要的。爲了在汲極電壓高的 情況下也保持良好的遷移率,而低電阻化是重要的。 另外,較佳的使用鈦膜作爲源極電極層和汲極電極 層。例如,當使用鈦膜、鋁膜、鈦膜的疊層時,實現低電 阻且在鋁膜中不容易產生小丘。 此外,因爲濺射法對靶材以Ar離子提供強能量,所 以可以認爲在所形成的IGZO半導體層中存在著強的應變 能。較佳的以200°C至600°C,典型地以300°C至500°C進 行熱處理,以便釋放該應變能。藉由該熱處理,進行原子 級的重新排列。由於藉由該熱處理而釋放阻礙載流子遷移 的應變,所以成膜和熱處理(還包括光退火)是重要的。 可以獲得一種光電流少’寄生電容小且開關比高的薄 膜電晶體,從而可以製造具有良好的動態特性的薄膜電晶 體。另外,可以提供具有電特性高且可靠性高的薄膜電晶 體的半導體裝置。 【實施方式】 -14- 201017887 將參照附圖詳細說明本發明的實施例。但是,本發明 不局限於以下說明,所屬技術領域的普通技術人員可以很 容易地理解一個事實,就是其方式及詳細內容在不脫離本 發明的宗旨及其範圍下可以被變換爲各種各樣的形式。因 此,本發明不應該被解釋爲僅限定在下面所示的實施例所 記載的內容中。注意,在下面所說明的本發明的結構中, 在不同的附圖中共同使用相同的附圖標記來表示相同的部 分或具有相同功能的部分,而省略其重複說明。 [實施例1] 在本實施例中,參照圖1A至圖7D說明薄膜電晶體 及其製程。 在圖1 A中,作爲具有透光性的基板1 00,可以使用 以由康寧公司製造的705 9玻璃及1 73 7玻璃等爲典型的鋇 硼矽酸鹽玻璃或硼矽酸鋁玻璃等的玻璃基板。 接著,在基板100的整個表面上形成導電層,然後進 行第一光微影製程,形成抗蝕劑掩模,藉由蝕刻去除不需 要的部分來形成佈線及電極(包括閘極電極101的閘極佈 線、電容佈線108及第一端子121)。此時,進行蝕刻以 至少閘極電極101的端部被形成爲錐形形狀。圖1A示出 這個步驟的截面圖。另外,這個步驟的俯視圖相當於圖 3 » 包括閘極電極1 0 1的閘極佈線、電容佈線1 〇 8及端子 部的第一端子1 2 1較佳的使用鋁(A1 )及銅(Cu )等的低 -15- 201017887 電阻導電材料形成,但是因爲當使用A1單體時有耐熱性 低並且容易腐蝕等問題,所以與耐熱性導電材料組合而形 成。作爲耐熱性導電材料,使用選自鈦(Ti)、钽 (Ta )、鎢(W ) '鉬(Mo )、鉻(Cr )、銨(Nd )中 的兀素、以上述元素爲成分的合金、組合上述元素的合金 膜、或以上述元素爲成分的氮化物。 接著,在閘極電極101的整個表面上形成閘極絕緣層 102。藉由濺射法等,形成50nm至25〇nm厚的閘極絕緣 層 1 0 2 〇 例如,藉由濺射法並使用氧化矽膜來形成1 OOnm厚 的閘極絕緣層102。當然,閘極絕緣層102不局限於這種 氧化矽膜,而使用氧氮化矽膜、氮化矽膜、氧化鋁膜、氧 化鉬膜等的其他絕緣膜來形成由這些材料構成的單層或疊 層結構作爲閘極絕緣層102。 接著,藉由濺射法在閘極絕緣層102上形成第一 IGZO 膜。在此,使用設定爲 ln203: Ga2〇3: ZnO = l : 1 : 1的靶材並在如下成膜條件下進行濺射成膜:壓力爲 〇.4Pa ;電力爲500W ;成膜溫度爲室溫;所引入的氬氣體 流量爲 40sccm。雖然意圖性地使用設定爲 Ιη203 : Ga203 : ZnO=l : 1 : 1的靶材,但有時形成剛成膜之後包 括尺寸爲lnm至l〇nm的晶粒的IGZO膜。另外,可以說 藉由適當地調整靶材的成分比、成膜壓力(O.lPa至 2.0Pa )、電力(250W至3000W:8英寸φ)、溫度(室 溫至1 00°C )、反應性濺射的成膜條件等,可以調整晶粒 201017887 的有無及晶粒的密度,還可以將直徑尺寸調整爲lnra至 lOnm的範圍內。第一 IGZO膜的膜厚度爲5ηιη至2 0nm。 當然,當在膜中包括晶粒時,所包括的晶粒的尺寸不超過 膜厚度。在本實施例中,將第一 IGZO膜的膜厚度設定爲 5nm ° 接著,藉由濺射法、真空蒸鏟法在第一 IGZO膜上形 成由金屬材料構成的導電膜。作爲導電膜的材料’可舉出 選自 Al、Cr、Ta、Ti、Mo、W中的元素、以上述元素爲 成分的合金、組合上述元素的合金膜等。在此,作爲導電 膜採用三層結構,其中在Ti膜上層疊鋁(A1)膜,而且 在其上還形成Ti膜。此外,導電膜也可以採用兩層結 構,即也可以在鋁膜上層疊鈦膜。此外,作爲導電膜’還 可以採用包含矽的鋁膜的單層結構、鈦膜的單層結構。 藉由採用濺射法並適當地切換引入到處理室中的氣體 或設置的靶材,可以以不接觸大氣的方式連續形成閘極絕 φ 緣層、第一 IGZO膜及導電膜。藉由以不接觸大氣的方式 連續形成,可以防止雜質的混入。在以不接觸大氣的方式 連續形成的情況下,較佳的使用多室製造裝置。 接著,進行第二光微影製程,形成抗蝕劑掩模,藉由 蝕刻去除不需要的部分來形成源極電極層l〇5a及汲極電 極層1 〇5b。作爲此時的蝕刻方法,採用濕蝕刻或乾蝕 刻。在此,藉由以SiCl4、Cl2和BC13的混合氣體爲反應 氣體的乾蝕刻,蝕刻按順序層疊Ti膜、A1膜和Ti膜而成 的導電膜來形成源極電極層l〇5a及汲極電極層l〇5b。 17- 201017887 此外,在該第二光微影製程中,將與源極電極層 l〇5a及汲極電極層l〇5b相同的材料的第二端子122殘留 在端子部。另外,第二端子122與源極佈線(包括源極電 極層105a的源極佈線)電連接。 接著,以源極電極層l〇5a及汲極電極層l〇5b爲掩模 自對準地受到蝕刻第一 IGZO膜。在此,藉由使用 ITO07N (由關東化學公司製造)的濕蝕刻,去除不需要 的部分來形成源區l〇6a及汲區106b。另外,在此的蝕刻 不局限於濕蝕刻,而還可以採用乾蝕刻。圖1B示出這個 步驟的截面圖。另外,這個步驟的俯視圖相當於圖4。 此外,在電容部中,與電容佈線108重疊的第一 IGZO膜被去除。另外,在端部存在於第二端子122的下 方並與第二端子122重疊的第一IGZO膜130殘留。 接著,在去除抗蝕劑掩模之後進行電漿處理。圖1C 示出這個步驟的截面圖。在此,藉由進行引入氧氣體和氬 氣體來產生電漿的反濺射,對露出的閘極絕緣層照射氧自 由基或氧。像這樣,去除附著到表面的塵屑並將閘極絕緣 層表面改性爲具有過量的氧的區域。對閘極絕緣層表面進 行氧自由基處理來將該表面改爲具有過量的氧的區域是有 效於在後面的製程中的用來提高可靠性的熱處理(200 °C 至600°C )中形成用來進行IGZO半導體層介面的改性的 氧的供給源。 接著,在進行電漿處理之後,以不暴露於大氣的方式 形成第二IGZO膜。從防止塵屑及水分附著到閘極絕緣層 201017887 和半導體膜的介面的點來看’在進行電漿處理之後以不暴 露於大氣的方式形成第二IGZO膜是有效的。在此’使用 直徑爲8英寸的包含In、Ga及Zn的氧化物半導體耙材 (ln203 : Ga2〇3 : ZnO=l : 1 : 1 ),以如下條件形成第二 IGZO膜:基板和靶材之間的距離爲17〇mm,壓力爲 0.4Pa,直流(DC)電源爲 〇.5kW,並且在氬或氧氣氛 下。另外,藉由使用脈衝直流(DC)電源’可以減輕塵 i 屑且膜厚度分佈也變均勻,所以是較佳的。第二IGZO膜
D 的膜厚度爲5nm至200nm。在本實施例中,第二IGZO膜 的膜厚度爲l〇〇nm。 藉由使第二IGZO膜的成膜條件不同於第一IGZO膜 的成膜條件,使第二IGZO膜中包含多於第一IGZO膜中 的氧。例如,設定爲如下條件:與第一 IGZO膜的成膜條 件中的氧氣體流量的比率相比,第二IGZO膜的成膜條件 中的氧氣體流量的比率多。具體而言,第一 IGZO膜的成 φ 膜條件爲在稀有氣體(氬或氦等)氣氛下(或氧氣體爲 10%以下,氬氣體爲90%以上),而第二IGZO膜的成膜 條件爲氧氣氛下(或氬氣體流量等於或小於氧氣體流量 率)。藉由使第二IGZO膜中包含許多氧,可以使其導電 率低於第一IGZO膜的導電率。此外,藉由使第二iGZO 膜中包含許多氧,可以謀求實現截止電流的減少,從而可 以得到開關比局的薄膜電晶體。 至於第二IGZO膜的成膜’也可以使用與預先進行反 濺射的處理室相同的處理室。只要能夠以不暴露於大氣的 -19- 201017887 方式進行成膜,就還可以使用與預先進行反濺射的處理室 不同的處理室進行成膜。 接著,較佳的是,以200°C至600T:,典型地以300 它至500°C進行熱處理。在此在爐中,在氮氣氛下以350 °〇進行一個小時的熱處理。藉由該熱處理,進行IGZO膜 的原子級的重新排列。由於藉由該熱處理而釋放阻礙載流 子遷移的應變,所以在此的熱處理(還包括光退火)是重 要的。另外,進行熱處理的時序只要在形成第二IGZO膜 之後,就沒有特別的限制,例如也可以在形成像素電極之 後進行。 接著,進行第三光微影製程,形成抗蝕劑掩模,並藉 由蝕刻去除不需要的部分,來形成IGZO半導體層103。 藉由上述製程,可以製造以IGZO半導體層103爲通道形 成區的薄膜電晶體170。圖2A示出這個步驟的截面圖。 另外,這個步驟的俯視圖相當於圖5。在此,藉由使用 ITO07N (由關東化學公司製造)的濕蝕刻,去除第二 IGZO膜來形成IGZO半導體層103。另外,由於對第一 IGZO膜和第二IGZO膜的蝕刻使用相同的蝕刻劑,因此 藉由在此的蝕刻去除第一IGZO膜。由此,雖然保護被第 二IGZO膜覆蓋的第一 IGZO膜的側面,但是如圖2A所 示,另一方的第一 IGZO膜的側面露出,並且稍微受到蝕 刻而側面的形狀變化。另外,對IGZO半導體層103的鈾 刻不局限於濕蝕刻,而還可以採用乾蝕刻。 接著,去除抗蝕劑掩模,形成覆蓋IGZO半導體層的 201017887 保護絕緣膜107。作爲保護絕緣膜107, 射法得到的氮化矽膜、氧化矽膜、氧氮 膜、氧化钽膜等。 接著,進行第四光微影製程,形成抗 由對保護絕緣膜1 07的蝕刻來形成到達丨 的接觸孔125。此外,藉由在此的蝕刻, 端子122的接觸孔127。另外,爲了縮減 g 使用相同的抗蝕劑掩模還蝕刻閘極絕緣層 極電極的接觸孔126。圖2B示出這個步磨 接著,在去除抗蝕劑掩模之後,形成 由濺射法或真空蒸鍍法等使用氧化銦(] 氧化錫合金(In203-Sn02、縮寫爲ITO ) 電膜。使用鹽酸之類的溶液進行對這些材 然而,由於對ITO的蝕刻特別容易產生殘 使用氧化銦氧化鋅合金(Ιη203-Ζη0 ), ⑩ 工性。 接著,進行第五光微影製程,形成抗 由蝕刻去除透明導電膜的不需要的部分, 110° 此外,在該第五光微影製程中,以電 緣層102及保護絕緣膜107爲電介質並價 和像素電極1 1 0形成儲存電容。 另外,在該第五光微影製程中,使用 第一端子及第二端子並使形成在端子老 可以使用藉由濺 化矽膜、氧化鋁 蝕劑掩模,並藉 及極電極層l〇5b 還形成到達第二 掩模數,較佳的 ’以形成到達閘 委的截面圖。 透明導電膜。藉 n2〇3 )或氧化銦 等以形成透明導 料的蝕刻處理。 渣,因此也可以 以便改善蝕刻加 蝕劑掩模,並藉 來形成像素電極 谷部中的聞極絕 【用電容佈線108 抗蝕劑掩模覆蓋 形的透明導電膜 -21 - 201017887 128、129殘留。透明導電膜128、129成爲用來與FPC連 接的電極或佈線。形成在第二端子122上的透明導電膜 129是用作源極佈線的輸入端子的連接用端子電極。 接著,去除抗蝕劑掩模。圖2C示出這個步驟的截面 圖。另外,這個步驟的俯視圖相當於圖6。 此外,圖7A和圖7B分別示出這個步驟的閘極佈線 端子部的截面圖及俯視圖。圖7A相當於沿著圖7B中的 C 1-C2線的截面圖。在圖7A中,形成在保護絕緣膜1 54 上的透明導電膜155是用作輸入端子的連接用端子電極。 另外,在圖7A中,在端部使用與閘極佈線相同的材料形 成的第一端子151和使用與源極佈線相同的材料形成的連 接電極153隔著閘極絕緣層152重叠,利用透明導電膜 155導通。此外,圖2C所示的透明導電膜128和第一端 子121接觸的部分對應於圖7A的透明導電膜155和第一 端子151接觸的部分。另外,在閘極絕緣層152和連接電 極153之間設置有第一 IGZO膜157。 另外,圖7C及圖7D分別示出與圖2C所示的源極佈 線端子部不同的源極佈線端子部的截面圖及俯視圖。此 外,圖7C相當於沿著圖7D中的D1-D2線的截面圖。在 圖7C中,形成在保護絕緣膜154上的透明導電膜155是 用作輸入端子的連接用端子電極。另外,在圖7C中,在 端部使用與閘極佈線相同的材料形成的電極156隔著閘極 絕緣層152重疊於與源極佈線電連接的第二端子150的下 面。電極156不與第二端子150電連接,藉由將電極156 -22- 201017887 設定爲與第二端子1 5 0不同的電位’例如浮動狀態、 GND、0V等,可以形成作爲對雜波的措施的電容或作爲 對靜電的措施的電容。此外’第二端子!5〇隔著保護絕緣 膜154與透明導電膜155電連接。另外,在閘極絕緣層 1 52和第二端子1 50之間設置有第一 IGZO膜1 58。 根據像素密度設置多個閘極佈線、源極佈線及電容佈 線。此外,在端部排列地配置多個具有與閘極佈線相同的 _ 電位的第一端子、多個具有與源極佈線相同的電位的第二 p 端子、多個具有與電容佈線相同的電位的第三端子等。各 端子的數量可以是任意的,而實施者適當地決定各端子的 數量,即可。 像這樣,藉由五次的光微影製程,使用五個光掩模來 可以完成包括底閘極型的η通道型TFT的薄膜電晶體170 的像素TFT部、以及儲存電容。而且,藉由對應於每一 個像素將該像素TFT部、儲存電容配置爲矩陣狀來構成 φ 像素部,用來製造主動矩陣型顯示裝置的一個基板。在本 說明書中,爲方便起見將這種基板稱爲主動矩陣基板。 當製造主動矩陣型液晶顯示裝置時,在主動矩陣基板 和設置有對置電極的對置基板之間設置液晶層,固定主動 矩陣基板和對置基板。另外,在主動矩陣基板上設置與設 置在對置基板的對置電極電連接的共同電極,在端子部設 置與共同電極電連接的第四端子。該第四端子是用來將共 同電極設定爲固定電位例如GND、0V等的端子。 此外,本發明的一個實施例不局限於圖6的像素結 -23- 201017887 構。圖8示出與圖6不同的俯視圖的例子。圖8示出一個 例子’其中不設置電容佈線,並隔著保護絕緣膜及閘極絕 緣層重疊像素電極和相鄰的像素的閘極佈線來形成儲存電 容。在此情況下,可以省略電容佈線及與電容佈線連接的 第三端子。另外,在圖8中,使用相同的附圖標記說明與 圖6相同的部分。 在主動矩陣型液晶顯示裝置中,藉由驅動配置爲矩陣 狀的像素電極,在螢幕上形成顯示圖案。詳細地說,藉由 在被選擇的像素電極和對應於該像素電極的對置電極之間 施加電壓,進行配置在像素電極和對置電極之間的液晶層 的光學調制,該光學調制被觀察者認爲顯示圖案。 當液晶顯示裝置顯示動態圖像時,由於液晶分子本身 的響應慢,所以有產生餘象或動態圖像的模糊的問題。有 一種所謂被稱爲黑插入的驅動技術,其中爲了改善液晶顯 示裝置的動態圖像特性,而在每隔一幀進行整個表面的黑 顯示。 此外,還有所謂被稱爲倍速驅動的驅動技術,其中藉 由將垂直週期設定爲經常的垂直週期的1.5倍以上(較佳 爲2倍以上),改善動態特性。 另外,還有如下驅動技術:爲了改善液晶顯示裝置的 動態圖像特性,而作爲背光燈使用多個LED (發光二極 體)光源或多個EL光源等構成面光源,並使構成面光源 的各光源獨立地在一個幀基板內進行間歇發光驅動。作爲 面光源,可以使用三種以上的LED或白色發光的LED。 201017887 由於可以獨立地控制多個LE D,因此也可以按照液晶層的 光學調製的切換時序使LED的發光時序同步。因爲在這 種驅動技術中可以部分地關斷LED,所以特別在進行一個 螢幕中的黑色顯示區所占的比率高的圖像顯示的情況下, 可以得到耗電量的減少效果。 藉由組合這些驅動技術,與現有的液晶顯示裝置的動 態圖像特性等的顯示特性相比,進一步進行改善。 由於根據本實施例而得到的η通道型電晶體將IGZO 半導體層用於通道形成區並具有良好的動態特性,因此可 以組合這些驅動技術。 此外,在製造發光顯示裝置的情況下,因爲將有機發 光元件的一個電極(也稱爲陰極)設定爲低電源電位,例 如GND、0V等,所以在端子部設置用來將陰極設定爲低 電源電位,例如GND、0V等的第四端子。此外,在製造 發光顯示裝置的情況下,除了源極佈線及閘極佈線之外還 φ 設置電源供給線。由此,在端部設置與電源供給線電連接 的第五端子。 [實施例2] 在本實施例中,作爲本發明的一個實施例的半導體裝 置示出電子紙的例子。 圖9示出主動矩陣型電子紙作爲應用本發明的一個實 施例的半導體裝置的例子。可以與實施例模式1所示的薄 膜電晶體17〇同樣製造用於半導體裝置的薄膜電晶體 -25- 201017887 581,並且它是一種電特性高的薄膜電晶體,包括受到氧 自由基處理的閘極絕緣層、源區及汲區上的源極電極層和 汲極電極層、且該閘極絕緣層、該源極電極層及該汲極電 極層上的IGZO半導體層。 圖9的電子紙是採用旋轉球顯示方式的顯示裝置的例 子。旋轉球顯示方式是指一種方法’其中將一個半球表面 爲黑色而另一半球表面爲白色的球形粒子配置在用於顯示 元件的電極層的第一電極層及第二電極層之間,並在第一 電極層及第二電極層之間產生電位差來控制球形粒子的方 向,以進行顯示。 密封在基板5 8 0和基板5 96之間的薄膜電晶體5 8 1是 底閘極結構的薄膜電晶體,並且它在形成在絕緣層58 5中 的開口利用源極電極層或汲極電極層與第一電極層587接 觸並電連接。在第一電極層587和第二電極層588之間設 置有具有球形粒子589,該球形粒子589具有黑色區590a 和白色區590b,且其周圍包括充滿了液體的空洞594,並 且球形粒子5 89的周圍充滿有樹脂等的塡料5 95 (參照圖 9 )。 此外,還可以使用電泳元件來代替旋轉球。使用直徑 爲ΙΟ/zm至200/zm左右的微囊,該微囊中封入有透明液 體、帶正電的白色微粒和帶負電的黑色微粒。對於設置在 第一電極層和第二電極層之間的微囊,當由第一電極層和 第二電極層施加電場時,白色微粒和黑色微粒移動到相反 方向,從而可以顯示白色或黑色。應用這種原理的顯示元 -26- 201017887 件就是電泳顯示元件,一般地被稱爲電子紙。電泳顯示元 件具有比液晶顯示元件高的反射率,因而不需要輔助燈。 此外,其耗電量低,並且在昏暗的地方也能夠辨別顯示 部。另外,即使不向顯示部供應電源,也能夠保持顯示過 一次的圖像,因此,即使使具有顯示功能的半導體裝置 (簡單地稱爲顯示裝置,或稱爲具備顯示裝置的半導體裝 置)遠離電波發射源,也能夠儲存顯示過的圖像。 藉由上述製程,可以製造可靠性高的電子紙作爲半導 體裝置。 本實施例可以與實施例1所記載的結構適當地組合而 實施。 [實施例3] 在本實施例中,下面說明在本發明一個實施例的半導 體裝置的一例的顯示裝置中在同一個基板上至少製造驅動 φ 電路的一部分和配置在像素部的薄膜電晶體的例子。 根據實施例1形成配置在像素部的薄膜電晶體。此 外’由於實施例1所示的薄膜電晶體是η通道型TFT,因 此將驅動電路中的可以由η通道型TFT構成的一部分形 成在與像素部的薄膜電晶體同一個基板上。 圖10A示出本發明的一個實施例的半導體裝置的— 個例子的主動矩陣型液晶顯示裝置的方塊圖的一個例子。 圖10A所示的顯示裝置在基板5300上包括:具有多個具 備顯示元件的像素的像素部5301;選擇各像素的掃描線 -27- 201017887 驅動電路5302;以及控制對被選擇了的像素的視頻信號 的輸入的信號線驅動電路53 03。 此外,實施例1所示的薄膜電晶體是η通道型TFT ’ 參照圖II說明由η通道型TFT構成的信號線驅動電路。 圖11所示的信號線驅動電路包括:驅動器IC5 601; 開關群5602_1至5602_M ;第一佈線5611;第二佈線 5612;第三佈線5613;以及佈線5621_1至562 1 _M。開 關群5602_1至5602_M分別包括第一薄膜電晶體5603a、 第二薄膜電晶體5603b以及第三薄膜電晶體5603 c。 像素部5301藉由從信號線驅動電路53 03在行方向上 延伸地配置的多個信號線Sl-Sm (未圖示)與信號線驅動 電路53 03連接,並且藉由從掃描線驅動電路53 02在列方 向上延伸地配置的多個掃描線Gl_Gn (未圖示)與掃描線 驅動電路53 02連接,並具有對應於信號線Sl-Sm以及掃 描線 Gl-Gn配置爲矩陣形的多個像素(未圖示)。並 且,各個像素與信號線Sj (信號線Sl-Sm中任一)、掃 描線Gi (掃描線Gl-Gn中任一)連接。 驅動器1C 5601連接到第一佈線 5611、第二佈線 5612、第三佈線5613及佈線562 1_1至5621_M。而且, 開關群5602_1至5 602_M分別連接到第一佈線561 1、第 二佈線5612、第三佈線5613及分別對應於開關群5602_1 至5602_M的佈線5621 — 1至5621_M。而且,佈線5621_1 至5 62 1 _M分別藉由第一薄膜電晶體5603a、第二薄膜電 晶體5 603b及第三薄膜電晶體5 603 c連接到三個信號線。 201017887 例如,第J行的佈線5621—J (佈線5621_1至5621_M中 任一)分別藉由開關群5602_J所具有的第—薄膜電晶體 5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c 連接到信號線Sj-i、信號線Sj、信號線Sj + i。 另外,對第一佈線5611、第二佈線5612、第三佈線 5613分別輸入信號。 另外,驅動器1C 5 6 0 1較佳的形成在單晶半導體基板 上。再者,開關群5602_1至5602_M較佳的形成在趣像
P 素部同一個的基板上。因此,較佳的藉由FPC等連接驅 動器IC5601和開關群5602_1至5602_M。 接著,參照圖1 2的時序圖說明圖1 1所示的信號線驅 動電路的工作。另外,圖12的時序圖示出選擇第i列行 掃描線Gi時的時序圖。再者,第i列行掃描線Gi的選擇 期間被分割爲第一子選擇期間T 1、第二子選擇期間T2及 第三子選擇期間T3。而且,圖11的信號線驅動電路在其 φ 他行的掃描線被選擇的情況下也進行與圖1 2相同的工 作。 另外,圖12的時序圖示出第J行佈線5621 藉由第 —薄膜電晶體5 603 a、第二薄膜電晶體5 603b及第三薄膜 電晶體5603c連接到信號線Sj-Ι、信號線Sj、信號線 sj + 1的情況。 另外,圖12的時序圖示出第i列掃描線Gi被選擇的 時序、第一薄膜電晶體5603a的導通.截止的時序5703a、 第二薄膜電晶體5603b的導通.截止的時序5703b、第三薄 -29- 201017887 膜電晶體5603c的導通.截止的時序5703c及輸入到第J 行佈線562 1 的信號5721 _J。 另外’在第一子選擇期間T1、第二子選擇期間T2及 第三子選擇期間T3中’對佈線5621_1至佈線5621_M* 別輸入不同的視頻信號。例如,在第一子選擇期間T1中 輸入到佈線562 1 _J的視頻信號輸入到信號線sjd,在第 二子選擇期間T 2中輸入到佈線5 6 2 1 的視頻信號輸入到 信號線Sj,在第三子選擇期間T3中輸入到佈線5621_J 的視頻信號輸入到信號線Sj + 1。再者,在第一子選擇期 間T1、第二子選擇期間T2及第三子選擇期間T3中輸入 到佈線562 1 _J的視頻信號分別爲Data_j-1、Data_j、 D at a_j + 1。 如圖12所示,在第一子選擇期間τΐ中,第一薄膜電 晶體5603a導通,第二薄膜電晶體5603b及第三薄膜電晶 體5603c截止。此時’輸入到佈線562i_j的Data_j-1藉 由第一薄膜電晶體5603a輸入到信號線sj-丨。在第二子選 擇期間T2中’第二薄膜電晶體5603b導通,第一薄膜電 晶體5603a及第三薄膜電晶體5603c截止。此時,輸入到 佈線5621_J的Data—j藉由第二薄膜電晶體輸入到 信號線Sj。在第三子選擇期間T3中,第三薄膜電晶體 5603c導通’第一薄膜電晶體56〇3a及第二薄膜電晶體 5603b截止。此時’輸入到佈線562 1 _j的Data_j + 1藉由 第三薄膜電晶體5603c輸入到信號線Sj + 1。 據此’圖的信號線驅動電路藉由將一個閘極選擇 -30- 201017887 期間分割爲三個來可以在一個閘極選擇期間中將視頻 從一個佈線562 1輸入到三個信號線。因此,圖1 1的 線驅動電路可以將形成驅動器IC 5 6 0 1的基板和形成 素部的基板的連接數設定爲信號線數的大約1/3。藉 連接數設定爲大約1/3,圖11的信號線驅動電路可以 可靠性、成品率等。 另外,只要能夠如圖11所示,將一個閘極選擇 _ 分割爲多個子選擇期間,並在多個子選擇期間的每一 從某一個佈線分別將視頻信號輸入到多個信號線,就 膜電晶體的配置、數量及驅動方法等沒有限制。 例如,當在三個以上的子選擇期間的每一個中從 佈線將視頻信號分別輸入到三個以上的信號線時,追 膜電晶體及用來控制薄膜電晶體的佈線,即可。但是 將一個閘極選擇期間分割爲四個以上的子選擇期間時 選擇期間變短。因此,較佳的將一個閘極選擇期間分 Φ 兩個或三個子選擇期間。 作爲另一個例子,也可以如圖13的時序圖所示 一個閘極選擇期間分割爲預充電期間Tp、第一子選 間Τ1、第二子選擇期間Τ2、第三子選擇期間Τ3。再 圖1 3的時序圖示出選擇第i列行掃描線Gi的時序、 薄膜電晶體5603a的導通·截止的時序5803a、第二薄 晶體5603b的導通.截止的時序5 803b、第三薄膜電 5603c的導通·截止的時序5 803 c以及輸入到第J行 562 1_J的信號5 82 1 _J。如圖13所示,在預充電期^ 信號 信號 有像 由將 提高 期間 個中 對薄 一個 加薄 ,當 ,子 割爲 ,將 擇期 者, 第一 膜電 晶體 佈線 0 Tp -31 - 201017887 中,第一薄膜電晶體5603a、第二薄膜電晶體5603b及第 三薄膜電晶體5 603 c導通。此時,輸入到佈線5621_j的 預充電電壓Vp藉由第—薄膜電晶體56〇3a、第二薄膜電 晶體5603b及第三薄膜電晶體56〇3c分別輸入到信號線 sj-i、信號線sj、信號線Sj + 1。在第一子選擇期間τι 中’第一薄膜電晶體5603 a導通,第二薄膜電晶體56〇3b 及第二薄膜電晶體5603c截止。此時,輸入到佈線 5 62 1 —J的Data_j-i藉由第一薄膜電晶體5603a輸入到信 號線Sj-Ι。在第二子選擇期間T2中,第二薄膜電晶體 5 6 03b導通、第一薄膜電晶體5603a及第三薄膜電晶體 5603c截止。此時’輸入到佈線562 1_J的Data_j藉由第 二薄膜電晶體5603b輸入到信號線Sj。在第三子選擇期 間T3中’第三薄膜電晶體56〇3c導通,第一薄膜電晶體 5603a及第二薄膜電晶體5603b截止。此時,輸入到佈線 562 1 _J的DataJ + Ι藉由第三薄膜電晶體5 603 c輸入到信 號線Sj + Ι。 據此,因爲應用圖13的時序圖的圖11的信號線驅動 電路藉由在子選擇期間之前設置預充電選擇期間來可以對 信號線進行預充電,所以可以高速地對像素進行視頻信號 的寫入。另外,在圖13中,使用相同的附圖標記來表示 與圖12相同的部分,而省略對於相同的部分或具有相同 的功能的部分的詳細說明。 此外,說明掃描線驅動電路的結構。掃描線驅動電路 包括移位暫存器、緩衝器。此外,根據情況,還可以包括 -32-
❿ 201017887 位準轉移器。在掃描線驅動電路中,藉由對移ίί 入時鐘信號(CLK)及起始脈衝信號(SP),住 號。所生成的選擇信號在緩衝器中被緩衝放大, 對應的掃描線。掃描線連接有一條線上的像素β 閘極電極。而且,由於需要將一條線上的像素纪 時導通,因此使用能夠產生大電流的緩衝器。 參照圖1 4和圖1 5說明用於掃描線驅動電龄 的移位暫存器的一個方式。 圖14示出移位暫存器的電路結構。圖14戶J 暫存器由多個正反器5701 _i (正反器5701_1至 任一)構成。此外,輸入第一時鐘信號、第二岗 起始脈衝信號、重置信號來進行工作。 說明圖14的移位暫存器的連接關係。在圖 暫存器的第i級正反器5701_i(正反器570 1 _1 中任一)中,圖15所示的第一佈線5501連接至! 571 7_i-l,圖15所示的第二佈線5502連接到 5717_i + l,圖15所示的第三佈線5 5 03連接到 5 7 1 7_i,並且圖1 5所示的第六佈線5 5 0 6連接到 5715° 此外,圖15所示的第四佈線55 04在奇數紹 中連接到第二佈線5712,在偶數級的正反器中 三佈線5 7 1 3 ’並且圖1 5所示的第五佈線5 5 0 5 四佈線5 7 1 4。 但是’第一級正反器5701_1的圖15所示的 :暫存器輸 .成選擇信 並供給到 I電晶體的 1電晶體问 •的一部分 :示的移位 5701_n 中 鐘信號、 1 4的移位 至 5701_n 丨第七佈線 第七佈線 第七佈線 丨第五佈線 :的正反器 連接到第 連接到第 I第一佈線 -33- 201017887 5501連接到第一佈線5711,而第n級正反器570 1 _n的圖 1 5所示的第二佈線5 5 02連接到第六佈線5 7 1 6。 另外’第一佈線5711、第二佈線 5712、第三佈線 5713、第六佈線5716也可以分別稱爲第一信號線、第二 信號線、第三信號線、第四信號線。再者,第四佈線 5 7 1 4、第五佈線5 7 1 5也可以分別稱爲第一電源線、第二 電源線。 接著,圖15示出圖14所示的正反器的詳細結構。圖 15所示的正反器包括第一薄膜電晶體5 57 1、第二薄膜電 晶體 5572、第三薄膜電晶體 5573、第四薄膜電晶體 5574、第五薄膜電晶體5575、第六薄膜電晶體5576、第 七薄膜電晶體5 577以及第八薄膜電晶體55 78。另外,第 —薄膜電晶體557 1、第二薄膜電晶體55 72、第三薄膜電 晶體 5573、第四薄膜電晶體 5574、第五薄膜電晶體 5 5 75、第六薄膜電晶體5576、第七薄膜電晶體5 577以及 第八薄膜電晶體557 8是η通道型電晶體,並且當閘極-源 極之間的電壓(Vgs )超過臨界値電壓(Vth )時成爲導通 狀態。 接著,下面示出圖15所示的正反器的連接結構。 第一薄膜電晶體5571的第一電極(源極電極及汲極 電極中的一方)連接到第四佈線5504,並且第一薄膜電 晶體5571的第二電極(源極電極及汲極電極中的另一 方)連接到第三佈線5 5 03。 第二薄膜電晶體5572的第一電極連接到第六佈線 201017887 5 506,並且第二薄膜電晶體5572的第二電極連接到第三 佈線5 5 0 3。 第三薄膜電晶體5573的第一電極連接到第五佈線 5 505,第三薄膜電晶體5573的第二電極連接到第二薄膜 電晶體5572的閘極電極,第三薄膜電晶體5573的閘極電 極連接到第五佈線5505。 第四薄膜電晶體5574的第一電極連接到第六佈線 5506,第四薄膜電晶體5574的第二電極連接到第二薄膜 電晶體5572的閘極電極,並且第四薄膜電晶體5574的閘 極電極連接到第一薄膜電晶體557 1的閘極電極。 第五薄膜電晶體5 575的第一電極連接到第五佈線 5 505,第五薄膜電晶體5 5 75的第二電極連接到第一薄膜 電晶體5571的閘極電極,並且第五薄膜電晶體55 75的閘 極電極連接到第一佈線5 50 1。 第六薄膜電晶體5 5 76的第一電極連接到第六佈線 5506,第六薄膜電晶體5576的第二電極連接到第一薄膜 電晶體557 1的閘極電極,並且第六薄膜電晶體5576的閘 極電極連接到第二薄膜電晶體5572的閘極電極。 第七薄膜電晶體5577的第一電極連接到第六佈線 55 06,第七薄膜電晶體5 577的第二電極連接到第一薄膜 電晶體5571的閘極電極,並且第七薄膜電晶體55 77的閘 極電極連接到第二佈線5 5 02。第八薄膜電晶體5 57 8的第 —電極連接到第六佈線5 5 06,第八薄膜電晶體5 5 7 8的第 二電極連接到第二薄膜電晶體5 572的閘極電極,並且第 -35- 201017887 八薄膜電晶體5 5 7 8的閘極電極連接到第一佈線5 5 0 1。 另外,將第一薄膜電晶體5 57 1的閘極電極、第四薄 膜電晶體5574的閘極電極、第五薄膜電晶體5575的第二 電極、第六薄膜電晶體5576的第二電極以及第七薄膜電 晶體5577的第二電極的連接部作爲節點5543。再者,將 第二薄膜電晶體5 5 72的閘極電極、第三薄膜電晶體5 5 73 的第二電極、第四薄膜電晶體5574的第二電極、第六薄 膜電晶體5576的閘極電極以及第八薄膜電晶體5 578的第 二電極的連接部作爲節點5544。 另外,第一佈線5501、第二佈線5502、第三佈線 5 5 03以及第四佈線5504也可以分別稱爲第一信號線、第 二信號線、第三信號線、第四信號線。再者,第五佈線 5505、第六佈線5506也可以分別稱爲第一電源線、第二 電源線。 此外’也可以僅使用實施例1所示的η通道型TFT 製造信號線驅動電路及掃描線驅動電路。因爲實施例1所 示的η通道型TFT的電晶體遷移率大,所以可以提高驅 動電路的驅動頻率。另外,由於實施例1所示的η通道型 TFT利用是具有η型的包含銦、鎵及鋅的缺乏氧的氧化物 半導體層的源區或汲區來減少寄生電容,因此頻率特性 (被稱爲f特性)高。例如,由於使用實施例1所示的η 通道型TFT的掃描線驅動電路可以進行高速工作,因此 可以提高幀頻率或實現黑屏插入等。 再者,藉由增大掃描線驅動電路的電晶體的通道寬 -36- 201017887 度,或配置多個掃描線驅動電路等,可以實現更高的幀頻 率。在配置多個掃描線驅動電路的情況下,藉由將用來使 偶數行的掃描線驅動的掃描線驅動電路配置在一側,並將 用來使奇數行的掃描線驅動的掃描線驅動電路配置在其相 反一側,可以實現幀頻率的提高》 此外,在製造本發明的一個實施例的半導體裝置的一 個例子的主動矩陣型發光顯示裝置的情況下,在至少一個 像素中配置多個薄膜電晶體,因此較佳配置多個掃描線驅 動電路。圖10B示出主動矩陣型發光顯示裝置的方塊圖的 一個例子。 圖10B所示的發光顯示裝置在基板54 00上包括:具 有多個具備顯示元件的像素的像素部5401;選擇各像素 的第一掃描線驅動電路 5402及第二掃描線驅動電路 5 4〇4 ;以及控制對被選擇的像素的視頻信號的輸入的信號 線驅動電路5403。 當將輸入到圖10B所示的發光顯示裝置的像素的視頻 信號設定爲數位方式的情況下,藉由將薄膜電晶體切換爲 導通狀態或截止狀態’像素變成發光或非發光狀態。因 此,可以採用面積灰度法或時間灰度法進行灰度顯示。面 積灰度法是一種驅動法,其中藉由將一個像素分割爲多個 子像素並驅動各子像素分別根據視頻信號,來進行灰度顯 示。此外,時間灰度法是一種驅動法,其中藉由控制像素 發光的期間,來進行灰度顯示。 發光元件的回應速度比液晶元件等高,所以與液晶元 -37- 201017887 件相比適合時間灰度法。具體地,在採用時間灰度法進行 顯示的情況下,將一個幀期間分割爲多個子幀期間。然 後,根據視頻信號,在各子幀期間中使像素的發光元件處 於發光或非發光狀態。藉由分割爲多個子幀期間,可以利 用視頻信號控制像素在一個幀期間中實際上發光的期間的 總長度,並顯示灰度。 另外,在圖10B所示的發光顯示裝置中示出一種例 子,其中當在一個像素中配置兩個TFT,即開關TFT和 電流控制TFT時,使用第一掃描線驅動電路5402生成輸 入到開關TFT的閘極佈線的第一掃描線的信號,使用第 二掃描線驅動電路5404生成輸入到電流控制TFT的閘極 佈線的第二掃描線的信號。但是,也可以使用一個掃描線 驅動電路生成輸入到第一掃描線的信號和輸入到第二掃描 線的信號。此外,例如根據開關元件所具有的各電晶體的 數量,可能會在各像素中設置多個用來控制開關元件的工 作的第一掃描線。在此情況下,既可以使用一個掃描線驅 動電路生成輸入到多個第一掃描線的所有信號,也可以使 用多個掃描線驅動電路分別生成輸入到多個第一掃描線的 信號。 此外’在發光顯示裝置中也可以將驅動電路中的能夠 由η通道型TFT構成的驅動電路的一部分形成在與像素 部的薄膜電晶體同一個基板上。另外,也可以僅使用實施 例1所示的η通道型TFT製造信號線驅動電路及掃描線 驅動電路。 -38 - 201017887 此外,上述驅動電路除了液晶顯示裝置及 置之外還可以用於利用與開關元件電連接的元 子墨水的電子紙。電子紙也被稱爲電泳顯示裝 示器),並具有如下優點:具有與紙相同的易 電量比其他的顯示裝置小、可形成爲薄且輕的 作爲電泳顯示器可考慮各種方式。電泳顯 裝置,即在溶劑或溶質中分散有多個包含具有 一粒子和具有負電荷的第二粒子的微囊,並且 施加電場使微囊中的粒子互相向相反的方向移 示集合在一方的粒子的顏色。另外,第一粒子 包含染料,且在沒有電場時不移動。此外,第 二粒子的顏色不同(包含無色)。 像這樣,電泳顯示器是利用所謂的介電電 示器。在該介電電泳效應中,介電常數高的物 電場區。電泳顯示器不需要使用液晶顯示裝置 板和對置基板,從而可以使其厚度和重量減少 將在其中分散有上述微囊的溶劑稱作電子 子墨水可以印刷到玻璃、塑膠、布、紙等的 外’還可以藉由使用彩色濾光片或具有色素的 彩色顯示。 此外’在主動矩陣基板上適當地佈置多個 使得微囊夾在兩個電極之間而完成主動矩陣型 藉由對微囊施加電場可以進行顯示。例如,可 實施例1所示的薄膜電晶體而獲得的主動矩陣 發光顯示裝 件來驅動電 置(電泳顯 讀性、其耗 形狀。 示器是如下 正電荷的第 藉由對微囊 動,以僅顯 或第二粒子 —粒子和第 泳效應的顯 質移動到高 所需的偏光 一半。 墨水,該電 表面上。另 粒子來進行 上述微囊, 顯示裝置, 以使用根據 基板。 -39- 201017887 此外,作爲微囊中的第一粒子及第二粒子,採用選自 導電體材料、絕緣體材料、半導體材料、磁性材料、液晶 材料、鐵電性材料、電致發光材料、電致變色材料、磁泳 材料中的一種或這些材料的組合材料即可。 根據上述製程可以製造作爲半導體裝置的可靠性高的 顯示裝置。 本實施例可以與其他實施例所記載的結構適當地組合 而實施。 [實施例4]
製造本發明的一個實施例的薄膜電晶體並將該薄膜電 晶體用於像素部及驅動電路來可以製造具有顯示功能的半 導體裝置(也稱爲顯示裝置)。此外,使用本發明的一個 實施例的薄膜電晶體將驅動電路的一部分或整體一體形成 在與像素部相同的基板上來可以形成系統型面板 (system-on-panel ) 。 顯示裝置包括顯示元件。作爲顯示元件,可以使用液 晶元件(也稱爲液晶顯示元件)、發光元件(也稱爲顯示 裝置)。在發光元件的範圍內包括由電流或電壓控制亮度 的兀件,具體而言,包括無機EL ( Electro Luminescence :電致發光)、有機EL等。此外,也可以應用電子墨水 等的對比度因電作用而變化的顯示介質。 此外,顯示裝置包括密封有顯示元件的面板和在該面 板中安裝有包括控制器的1C等的模組。再者,本發明的 -40- 201017887 一個實施例關於一種元件基板,該元件基板相當於製造該 顯示裝置的過程中的顯示元件完成之前的一個方式,並且 其在多個像素中分別具備用來將電流供給到顯示元件的單 兀。具體而目’兀件基板既可以是只形成有顯示元件的像 素電極的狀態,又可以是形成成爲像素電極的導電膜之後 且藉由蝕刻形成像素電極之前的狀態,或其他任何方式。 另外’本說明書中的顯示裝置是指圖像顯示裝置、顯 示裝置、或光源(包括照明裝置)。另外,顯示裝置還包 括安裝有連接器諸如FPC(撓性印刷電路)、TAB (載帶 自動鍵合)帶或TCP (載帶封裝)的模組;將印刷線路板 設置於TAB帶或TCP端部的模組;藉由COG (玻璃上晶 片)方式將1C (積體電路)直接安裝到顯示元件上的模 組。 在本實施例中,參照圖16A至16C說明相當於本發 明的半導體裝置的一個方式的液晶顯示面板的外觀及截 面。圖1 6 A和1 6 B是一種面板的俯視圖,其中利用密封 材料4005將薄膜電晶體4010、401 1以及液晶元件4013 密封在與第二基板4006之間,該薄膜電晶體4010、401 1 包括形成在第一基板400 1上的受到氧自由基處理的閘極 絕緣層、源區及汲區上的源極電極層和汲極電極層、閘極 絕緣層、源極電極層和汲極電極層上的IGZO半導體層, 並且電特性高。圖16C相當於沿著圖16A和16B的M-N 的截面圖。 以圍繞設置在第一基板4001上的像素部4002和掃描 -41 - 201017887 線驅動電路4004的方式設置有密封材料4〇〇5。此 像素部4002和掃描線驅動電路40〇4上設置有第 4006。因此,像素部4002和掃描線驅動電路4004 層4008 —起由第一基板4001 '密封材料4〇〇5和 板4006密封。此外,在與第一基板4〇〇}上的由密 4005圍繞的區域不同的區域中安裝有信號線驅 4003,該信號線驅動電路4003使用單晶半導體膜 半導體膜形成在另外準備的基板上。 另外’對於另外形成的驅動電路的連接方法沒 的限制’而可以採用COG方法、引線鍵合方法或 法等。圖16A是藉由COG方法安裝信號線驅動電 的例子’而圖16B是藉由TAB方法安裝信號線驅 4 0 0 3的例子。 此外,設置在第一基板4001上的像素部4002 線驅動電路4004包括多個薄膜電晶體。在圖i6C 像素部4002所包括的薄膜電晶體4010和掃描線驅 4004所包括的薄膜電晶體4011。在薄膜電晶體 4011上設置有絕緣層4020、4021。 薄膜電晶體4010、4011相當於包括受到氧自 理的閘極絕緣層、源區及汲區上的源極電極層和汲 層、且該閘極絕緣層、該源極電極層及該汲極電極 IGZO半導體層的電特性高的薄膜電晶體,並可以 施例1所示的薄膜電晶體1 70。在本實施例中,薄 體4010、4011是η通道型薄膜電晶體。 外,在 二基板 與液晶 第二基 封材料 動電路 或多晶 有特別 TAB方 路 4003 動電路 和掃描 中例示 動電路 4010、 由基處 極電極 層上的 應用實 膜電晶 201017887 此外,液晶元件4013所具有的像素電極層4030與薄 膜電晶體40 10電連接。而且,液晶元件4013的對置電極 層403 1形成在第二基板4006上。像素電極層4030、對 置電極層403 1和液晶層4008重疊的部分相當於液晶元件 4013。另外,像素電極層4030、對置電極層4031分別設 置有用作對準膜的絕緣層4032、4033,且隔著絕緣層 4032、4033夾有液晶層4008。 另外,作爲第一基板4001、第二基板4006,可以使 用玻璃、金屬(典型的是不銹鋼)、陶瓷、塑膠。作爲塑 膠,可以使用FRP (玻璃纖維強化塑膠)板、PVF (聚氟 乙烯)薄膜、聚酯薄膜或丙烯樹脂薄膜。此外,還可以使 用具有將鋁箔夾在PVF薄膜或聚酯薄膜之間的結構的薄 片。 此外,附圖標記403 5表示藉由對絕緣膜選擇性地進 行蝕刻而獲得的柱狀間隔物,並且它是爲控制像素電極層 4030和對置電極層403 1之間的距灕(單元間隙)而設置 的。另外,還可以使用球狀間隔物。 另外,還可以使用不使用配向膜的顯示藍相的液晶。 藍相是液晶相的一種,是指當使膽固醇相液晶的溫度上升 時即將從膽固醇相轉變到均質相之前出現的相。由於藍相 只出現在較窄的溫度範圍內,所以爲了改善溫度範圍而將 使用混合有5重量%以上的手性試劑的液晶組成物用於液 晶層4008。包含顯示爲藍相的液晶和手性試劑的液晶組 成物的回應速度短,即爲l〇ps至lOOps,並且由於其具 -43- 201017887 有光學各向同性而不需要取向處理從而視角依賴小。 另外,本實施例是透過型液晶顯示裝置的例子,但是 本發明的一個實施例可以應用於反射型液晶顯示裝置或半 透型液晶顯示裝置。 此外,雖然在本實施例的液晶顯示裝置中示出在基板 的外側(可見一側)設置偏光板,在基板的內側按順序設 置著色層、用於顯示元件的電極層的例子,但是也可以將 偏光板設置在基板的內側。另外,偏光板和著色層的疊層 結構不局限於本實施例的結構,而根據偏光板及著色層的 材料及製造製程條件適當地設定,即可。此外,還可以設 置用作黑矩陣的遮光膜。 另外,在本實施例中,使用用作保護膜或平坦化絕緣 膜的絕緣層(絕緣層4 020、絕緣層40 21)覆蓋藉由實施 例1得到的薄膜電晶體,以降低薄膜電晶體的表面凹凸並 提高薄膜電晶體的可靠性。另外,因爲保護膜用來防止懸 浮在大氣中的有機物、金屬物、水蒸氣等的污染雜質的侵 入,所以較佳的採用緻密的膜。使用濺射法等並利用氧化 矽膜、氮化矽膜、氧氮化矽膜、氮氧化矽膜、氧化鋁膜、 氮化鋁膜、氧氮化鋁膜或氮氧化鋁膜的單層或疊層而形成 保護膜,即可。雖然在本實施例中示出藉由濺射法形成保 護膜的例子,但是並沒有限制而採用各種方法形成,即 可。 在此,形成具有疊層結構的絕緣層4〇2〇作爲保護 膜,並且作爲絕緣層4020的第一層’藉由濺射法形成氧 201017887 化矽膜。藉由使用氧化矽膜作爲保護膜,對防止在用作源 極電極層及汲極電極層的銘膜中產生的小丘,發揮效果。 此外,形成絕緣層作爲保護膜的第二層。在此,作爲 絕緣層4〇2〇的第二層,藉由擺射法形成氮化砂膜。藉由 作爲保護膜形成氮化砂膜,可以抑制鈉等的可動離子侵入 到半導體區中改變TFT的電特性。 另外,也可以在形成保護膜之後進行IGZO半導體層 的退火(300°C 至 400°C )。 另外’形成絕緣層402 1作爲平坦化絕緣膜。作爲絕 緣膜4021,可以使用具有耐熱性的有機材料如聚醯亞 胺、丙烯、苯並環丁烯、聚醯胺或環氧等。另外,除了上 述有機材料之外’還可以使用低介電常數材料(l〇w_k材 料)、矽氧烷基樹脂、PSG (磷矽玻璃)、BPSG(硼磷矽 玻璃)等。矽氧烷基樹脂除了氫之外還可以具有氟、烷基 和芳烴中的至少一種作爲取代基。另外,也可以藉由層疊 φ 多個由這些材料形成的絕緣膜,來形成絕緣層4021。 另外’砂氧烷基樹脂相當於以矽氧烷基材料爲起始材 料而形成的包含Si_〇_Si鍵的樹脂。矽氧烷基樹脂除了氫 以外’還可以具有氟、烷基和芳香烴中的至少一種作爲取 代基。 Μ & '絕緣膜402 1的形成方法沒有特別的限制,而可 以根據其材料利用濺射法、SOG法、旋塗、浸漬、噴塗、 '液滴噴射法(噴墨法、絲網印刷、膠版印刷等)、刮片、 ® Μ '胃塗 '刮刀塗布等。在使用材料液形成絕緣層 -45- 201017887 4021的情況下,也可以在進行焙燒的製程中同時進行 IGZO半導體層的退火(300°C至400°C )。藉由兼作絕緣 層402 1的焙燒製程和IGZO半導體層的退火,可以高效 地製造半導體裝置。 作爲像素電極層4030、對置電極層403 1,可以使用 具有透光性的導電材料諸如包含氧化鎢的氧化銦、包含氧 化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧 化銦錫、氧化銦錫(下面表示爲ITO)、氧化銦鋅、添加 有氧化矽的氧化銦錫等。 此外,可以使用包含導電高分子(也稱爲導電聚合 物)的導電組成物形成像素電極層4030、對置電極層 4 03 1。使用導電組成物形成的像素電極的薄層電阻較佳爲 1 0 000 Ω /□以下,並且其波長爲55 Onm時的透光率較佳爲 7 0%以上。另外,導電組成物所包含的導電高分子的電阻 率較佳爲0.1 Ω ·<:πι以下。 作爲導電高分子,可以使用所謂的7:電子共軛類導電 高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯或其 衍生物、聚噻吩或其衍生物、或者上述材料中的兩種以上 的共聚物等。 另外’供給到另外形成的信號線驅動電路4003、掃 描線驅動電路4004或像素部4002的各種信號及電位是從 FPC4018供給的。 在本實施例中,連接端子電極4015由與液晶元件 4〇13所具有的像素電極層4030相同的導電膜形成,端子 -46- 201017887 電極4016由與薄膜電晶體4010、4011的源極電極層及汲 極電極層相同的導電膜形成。 連接端子電極40 15藉由各向異性導電膜40 19電連接 到FPC4018所具有的端子。 此外,雖然在圖16A至16C中示出另外形成信號線 驅動電路4003並將其安裝在第一基板4001的例子,但是 本實施例不局限於該結構。既可以另外形成掃描線驅動電 路而安裝,又可以另外僅形成信號線驅動電路的一部分或 掃描線驅動電路的一部分而安裝。 圖17示出使用應用本發明的一個實施例製造的TFT 基板2600來構成用作半導體裝置的液晶顯示模組的一個 例子。 圖1 7是液晶顯示模組的一個例子,利用密封材料 2602固定TFT基板2600和對置基板260 1,並在其間設 置包括TFT等的像素部2603、包括液晶層的顯示元件 2604和著色層2605來形成顯示區。在進行彩色顯示時需 要著色層2605,並且當採用RGB方式時,對應於各像素 設置有分別對應於紅色、綠色、藍色的著色層。在TFT 基板2600和對置基板260 1的外側配置有偏光板2606、 偏光板2607、漫射片2613。光源由冷陰極管2610和反射 板2611構成,電路基板2612利用撓性線路板2609與 TFT基板2600的佈線電路部2608連接’且其中組裝有控 制電路及電源電路等的外部電路。此外’還可以在偏光板 和液晶層之間具有相位差板的狀態下進行層叠。 -47- 201017887 液晶顯示模組可以採用 TN (扭曲向列;Twisted Nematic)模式、IPS (平面內轉換;In-Plane-Switching) 模式、FFS (邊緣電場轉換;Fringe Field Switching)模 式、MVA (多疇垂直取向;Multi-domain Vertical Alignment )模式、PVA (垂直取向構型;Patterned Vertical Alignment )模式、ASM (軸對稱排列微胞; Axially Symmetric aligned Micro-cell)模式、OCB (光學 補償彎曲;Optical Compensated Birefringence)模式、 FLC (鐵電性液晶;Ferroelectric Liquid Crystal)模式、 AFLC (反鐵電性液晶;Anti Ferroelectric Liquid Crystal)模式等。 藉由上述製程,可以製造可靠性高的液晶顯示面板作 爲半導體裝置。 本實施例可以與其他實施例所記載的結構適當地組合 而實施。 [實施例5 ] 在本實施例中,示出發光顯示裝置的例子作爲本發明 的一個實施例的半導體裝置。在此,示出利用電致發光的 發光元件作爲顯示裝置所具有的顯示元件。對利用電致發 光的發光元件根據其發光材料是有機化合物還是無機化合 物來進行區別’ 一般來說’前者被稱爲有機EL元件,而 後者被稱爲無機EL元件。 在有機EL元件中’藉由對發光元件施加電壓,電子 -48- 201017887 和電洞從一對電極分別注入到包含發光有 以產生電流。然後,由於這些載流子(電 結合,發光有機化合物達到激發態,並且 到基態時,獲得發光。根據這種機理,該 電流激發型發光元件。 根據其元件的結構,將無機EL元件 機EL元件和薄膜型無機EL元件。分散塑 括在黏合劑中分散有發光材料的粒子的發 機理是利用供體能級和受體能級的供體-發光。薄膜型無機EL元件具有由電介質 還利用電極夾住該發光層的結構,且其發 屬離子的內層電子躍遷的定域型發光。另 機EL元件作爲發光元件而進行說明。 圖18示出可應用數字時間灰度驅動 例作爲應用本發明的一個實施例的半導體 說明可應用數字時間灰度驅動的像素 工作。在此’不出在一個像素中使用兩個 層用於通道形成區的η通道型電晶體的例 像素6400包括開關電晶體64〇1、驅 發光元件6404及電容元件6403。在開 中,閘極連接到掃描線6406,第一電極 極電極中的一方)連接到信號線6405, 電極及汲極電極中的另一方)連接到驅動 閘極。在驅動電晶體64〇2中,閘極藉由| 機化合物的層, 子和電洞)重新 當該激發態恢復 發光元件被稱爲 分類爲分散型無 ί無機EL元件包 光層,且其發光 受體重新結合型 層夾住發光層並 光機理是利用金 外,在此使用有 的像素結構的一 裝置的例子。 的結構及像素的 將IGZO半導體 子。 動電晶體6 4 0 2、 丨關電晶體6401 (源極電極及汲 第二電極(源極 電晶體6402的 |容元件6403連 -49- 201017887 接到電源線6407,第一電極連接到電源線6407,第二電 極連接到發光元件6404的第一電極(像素電極)。發光 元件6404的第二電極相當於共同電極640 8。 另外,將發光元件 6404的第二電極(共同電極 6408 )設定爲低電源電位。注意,低電源電位是指以設定 於電源線6407的高電源電位爲標準滿足低電源電位 <高電 源電位的電位。作爲低電源電位,例如可以設定GND、 0V等。將該高電源電位和低電源電位的電位差施加到發 光元件6404並在發光元件64〇4中產生電流來使發光元件 6404發光,將高電源電位和低電源電位分別設定爲其間 的電位差成爲發光元件6404的正向臨界値電壓以上。 此外,也可以代替使用驅動電晶體6402的閘極電容 而省略電容元件6403。至於驅動電晶體6402的閘極電 容,也可以在通道區和閘極電極之間形成電容。 在此,在採用電壓輸入電壓驅動方式的情況下,對驅 動電晶體6402的閘極輸入將驅動電晶體6402成爲充分導 通或截止的狀態的視頻信號。也就是,使驅動電晶體 6 4 0 2在線性區工作。由於使驅動電晶體6 4 0 2在線性區工 作,因此對驅動電晶體64〇2的閘極施加比電源線6407的 電壓高的電壓。另外’對信號線6405施加電源線電壓+驅 動電晶體6402的Vth以上的電壓。 此外,在進行類比灰度驅動而代替數位時間灰度驅動 的情況下’藉由使信號的輸入不同,可以使用與圖18相 同的像素結構。 -50- 201017887 在進行類比灰度驅動的情況下,對驅動電晶體6402 的閘極施加發光元件6404的正向電壓+驅動電晶體6402 的Vth以上的電壓。發光元件6404的正向電壓是指在設 定爲所希望的亮度時的電壓,至少包括正向臨界値電壓。 注意’藉由輸入使驅動電晶體6402在飽和區中進行工作 的視頻信號’可以在發光元件64〇4產生電流。爲了使驅 動電晶體6402在飽和區工作,將電源線6407的電位高於 & 驅動電晶體6402的閘極電位。藉由將視頻信號設定爲類 比方式,可以在發光元件64〇4中產生根據視頻信號的電 流來進行類比灰度驅動。 注意’圖1 8所示的像素結構不局限於此。例如,在 圖18所示的像素中重新追加開關、電阻元件、電容元 件、電晶體或邏輯電路等。 接著’參照圖19A至19C說明發光元件的結構。在 此,以驅動TFT是η型的情況爲例子來說明像素的截面 φ 結構。可以與實施例1所示的薄膜電晶體同樣製造用於圖 19Α、19Β和 19C的半導體裝置的作爲驅動 TFT的 TFT7001、7011、7021,並且這些TFT是包括如下的可靠 性高的薄膜電晶體:受到氧自由基處理的閘極絕緣層;源 極電極層;汲極電極層;該閘極絕緣層、該源極電極層及 該汲極電極層上的具有過量的氧的氧化物半導體層;以 及,用作源區及汲區的缺乏氧的氧化物半導體層。 爲了取出發光,發光元件的陽極或陰極的至少一方是 透明的即可。而且’在基板上形成薄膜電晶體及發光元 -51 - 201017887 件,並且有如下結構的發光元件,即從與基板相反的面取 出發光的頂部發射、從基板一側的面取出發光的底部發射 以及從基板一側及與基板相反的面取出發光的雙面發射。 像素結構可以應用於任何發射結構的發光元件。 參照圖19A說明頂部發射結構的發光元件。 在圖19A中示出當驅動TFT的TFT7001爲η型且從 發光元件7002發射的光穿過到共同電極(陽極7005 ) — 側時的像素的截面圖。在圖19Α中,發光元件7 002的像 素電極(陰極7003)和驅動TFT的TFT7001電連接,在 陰極7003上按順序層疊有發光層7004、陽極7005。至於 陰極7003,只要是功函數小且反射光的導電膜,就可以 使用各種材料。例如,較佳的採用 Ca、Al、CaF、 MgAg、AlLi等。而且,發光層7004可以由單層或多層的 疊層構成。在由多層構成時,在陰極7003上按順序層疊 電子注入層、電子傳輸層、發光層、電洞傳輸層、電洞注 入層。另外,不需要設置所有這種層。使用透過光的具有 透光性的導電材料形成陽極7005,例如也可以使用具有 透光性的導電膜例如包含氧化鎢的氧化銦、包含氧化鎢的 氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦 錫、氧化銦錫(下面,表示爲ITO )、氧化銦鋅、添加有 氧化矽的氧化銦錫等。 由陰極7003及陽極7005夾有發光層7004的區域相 當於發光元件7002。在圖19A所示的像素中,從發光元 件7002發射的光如箭頭所示那樣發射到陽極7005 —側。 201017887 接著,參照圖19B說明底部發射結構的發光元件。示 出在驅動TFT701 1是η型’且從發光元件7012發射的光 發射到像素電極(陰極7〇 1 3 )—側的情況下的像素的截 面圖。在圖19Β中,在與驅動TFT7011電連接的具有透 光性的導電膜 7017上形成有發光元件 7012的陰極 7013,在陰極7013上按順序層疊有發光層7014、共同電 極(陽極7015)。另外,在陽極7015具有透光性的情況 下,也可以覆蓋陽極上地形成有用來反射光或遮光的遮罩 膜7016。與圖19Α的情況同樣,至於陰極7013,只要是 功函數小的導電材料,就可以使用各種材料。但是,將其 厚度設定爲透過光的程度(較佳爲5nm至30nm左右)。 例如,可以將膜厚度爲20nm的鋁膜用作陰極7013。而 且,與圖19A同樣,發光層7014可以由單層或多個層的 疊層構成。陽極7015不需要透過光,但是可以與圖19A 同樣使用具有透光性的導電材料形成。並且,雖然遮罩膜 7016例如可以使用反射光的金屬等,但是不局限於金屬 膜。例如,也可以使用添加有黑色的顏料的樹脂等。 由陰極7013及陽極7015夾有發光層7014的區域相 當於發光元件70 12。在-19B所示的像素中,從發光元 件70 1 2發射的光如箭頭所示那樣發射到陰極70 1 3 —側。 接著,參照圖19C說明雙面發射結構的發光元件。在 圖19C中,在與驅動TFT702 1電連接的具有透光性的導 電膜7027上形成有發光元件7022的像素電極(陰極 7023),在陰極7〇23上按順序層疊有發光層7024、共同 -53- 201017887 電極(陽極7025)。與圖19A的情況同樣,至於陰極 7〇23’只要是功函數小的導電材料,就可以使用各種材 料。但是’將其厚度設定爲透過光的程度。例如,可以將 膜厚度爲20nm的A1用作陰極7023。而且,與圖19A同 樣’發光層7 024可以由單層或多個層的疊層構成。陽極 7025可以與圖19A同樣使用透過光的具有透光性的導電 材料形成。 陰極7023、發光層7024和陽極7025重疊的部分相 當於發光元件7022。在圖19C所示的像素中,從發光元 件7022發射的光如箭頭所示那樣發射到陽極7025 —側和 陰極7 0 2 3 —側。 另外’雖然在此描述了有機EL元件作爲發光元件, 但是也可以設置無機EL元件作爲發光元件》 另外,在本實施例中示出了控制發光元件的驅動的薄 膜電晶體(驅動TFT )和發光元件電連接的例子,但是也 可以採用在驅動TFT和發光元件之間連接有電流控制 TFT的結構。 另外,本實施例所示的半導體裝置不局限於圖19A 至1 9C所示的結構而可以根據本發明的技術思想進行各種 變形。 接著,參照圖20A和20B說明相當於本發明的半導 體裝置的一個實施例的發光顯示面板(也稱爲發光面板) 的外觀及截面。圖20A是一種面板的俯視圖,其中利用 密封材料將電特性高的薄膜電晶體及發光元件密封在與第 -54- 201017887 二基板之間,該薄膜電晶體包括形成在第一基板上的受到 氧自由基處理的閘極絕緣層、源區及汲區上的源極電極層 和汲極電極層、且該閘極絕緣層、該源極電極層及該汲極 電極層上的IGZO半導體層。圖20B相當於沿著圖20A的 H-I的截面圖。 以圍繞設置在第一基板4501上的像素部45 02、信號 線驅動電路45 03 a、4503b及掃描線驅動電路4504a' g 4504b的方式設置有密封材料4505。此外,在像素部 4502、信號線驅動電路4503a、45 03b及掃描線驅動電路 45〇4a、4504b上設置有第二基板45〇6。因此,像素部 4502、信號線驅動電路4503a、4503b以及掃描線驅動電 路4504a、4504b與塡料4507 —起由第一基板4501 '密 封材料4505和第二基板4506密封。像這樣,較佳使用 氣密性高且脫氣少的保護薄膜(貼合薄膜、紫外線固化樹 脂薄膜等)及覆蓋材料進行封裝(封入)。 φ 此外,設置在第一基板4501上的像素部45 02、信號 線驅動電路 45〇3a、4503b及掃描線驅動電路 4504a、 4 5 04b包括多個薄膜電晶體。在圖2 0B中,例示包括在像 素部45 02中的薄膜電晶體4510和包括在信號線驅動電路 4503a中的薄膜電晶體4509 » 薄膜電晶體4509、4510相當於包括受到氧自由基處 理的閘極絕緣層、源區及汲區上的源極電極層和汲極電極 層、且該閘極絕緣層、該源極電極層及該汲極電極層上的 IGZO半導體層的電特性高的薄膜電晶體,並可以應用實 -55- 201017887 施例1所示的薄膜電晶體。在本實施例中,薄膜電晶體 45 09、4510是η通道型薄膜電晶體。 此外,附圖標記4511相當於發光元件,發光元件 4511所具有的作爲像素電極的第一電極層4517與薄膜電 晶體4510的源極電極層或汲極電極層電連接。另外,發 光元件4511的結構是第一電極層4517、電場發光層 4512、第二電極層45 13的疊層結構,但是不局限於本實 施例所示的結構。可以根據從發光元件4511取出的光的 方向等適當地改變發光元件4511的結構。 使用有機樹脂膜、無機絕緣膜或有機聚矽氧烷形成分 隔壁45 20。特別較佳的是,使用感光材料,在第一電極 層4517上形成開口部,並將其開口部的側壁形成爲具有 連續的曲率的傾斜面。 電場發光層45 12既可以由單層構成,又可以由多個 層的疊層構成。 也可以在第二電極層4513及分隔壁4520上形成保護 膜’以防止氧、氫、水分、二氧化碳等侵入到發光元件 4511中。作爲保護膜,可以形成氮化矽膜、氮氧化矽 膜、DLC膜等。 另外’供給到信號線驅動電路4503a、4503b、掃描 線驅動電路4504a、4504b、或像素部4502的各種信號及 電位是從FPC4518a、4518b供給的。 在本實施例中,連接端子電極45 15由與發光元件 45 11所具有的第一電極層45 17相同的導電膜形成,端子 -56- 201017887 電極4516由與薄膜電晶體4509、4510所具有的源極電極 層及汲極電極層相同的導電膜形成。 連接端子電極45 15藉由各向異性導電膜4519電連接 到FPC4518a所具有的端子。 位於從發光元件45 11的取出光的方向上的第二基板 需要具有透光性。在此情況下,使用如玻璃板、塑膠板、 聚酯薄膜或丙烯薄膜等的具有透光性的材料。 此外’作爲塡料4507,除了氮及氬等的惰性氣體之 外,還可以使用紫外線固性樹脂或熱固性樹脂。可以使用 PVC (聚氯乙烯)、丙烯、聚醯亞胺、環氧樹脂、矽酮樹 脂、PVB (聚乙烯醇縮丁醛)、或EVA (乙烯-醋酸乙烯 酯)等。在本實施例中,作爲塡料使用氮。 另外,若有需要,也可以在發光元件的射出面上適當 地設置諸如偏光板、圓偏光板(包括橢圓偏光板)、相位 差板(λΜ片、λ/2片)、彩色濾光片等的光學薄膜。另 外,也可以在偏光板或圓偏光板上設置抗反射膜。例如, 可以進行抗眩光處理,該處理利用表面的凹凸來擴散反射 光並降低眩光。 信號線驅動電路4 5 0 3 a、4 5 0 3 b及掃描線驅動電路 45 04a、45 04b也可以作爲在另行準備的基板上由單晶半 導體膜或多晶半導體膜形成的驅動電路而安裝。此外,也 可以另外僅形成信號線驅動電路或其一部分、或者掃描線 驅動電路或其一部分而安裝。本實施例不局限於圖20A 和20B的結構。 -57- 201017887 藉由上述製程,可以製造作爲半導體裝置的可靠性高 的發光顯示裝置(顯示面板)。 本實施例可以與其他實施例所記載的結構適當地組合 而實施。 [實施例6] 本發明的一個實施例的半導體裝置可以應用於電子 紙。電子紙可以用於用來顯示資訊的所有領域的電子設 _ 備。例如,可以將電子紙應用於電子書籍(電子書)、海 報、火車等的交通工具的車廂廣告、信用卡等的各種卡片 中的顯示等。圖21A和21B以及22示出電子設備的一個 例子。 圖21A示出使用電子紙製造的海報2631。在廣告媒 體是紙的印刷物的情況下用手進行廣告的交換,但是如果 使用應用本發明的一個實施例的電子紙,則可以在短時間 內改變廣告的顯示內容。此外,顯示不會打亂而可以獲得 ❿ 穩定的圖像。另外,海報也可以採用以無線的方式收發資 訊的結構。 此外,圖 21B示出火車等的交通工具的車廂廣告 2 63 2。在廣告媒體是紙的印刷物的情況下用手進行廣告的 交換,但是如果使用應用本發明的一個實施例的電子紙, 則在短時間內不需要許多人手地改變廣告的顯示內容。此 外,顯示不會打亂而可以獲得穩定的圖像。另外,廣告也 可以採用以無線的方式收發資訊的結構。 -58 - 201017887 另外,圖22示出電子書籍2 7 00的一個例子》例如’ 電子書籍27〇0由兩個框體,即框體270 1及框體2703構 成。框體270 1及框體2703由軸部2Ή1形成爲一體’且 可以以該軸部2711爲軸進行開閉工作。藉由採用這種結 構,可以進行如紙的書籍那樣的工作。 框體2701組裝有顯示部27 05,而框體27 03組裝有 顯示部2707。顯示部2705及顯示部2707的結構既可以 _ 是顯示連續的畫面的結構’又可以是顯示不同的畫面的結 p 構。藉由採用顯示不同的畫面的結構’例如在右邊的顯示 部(圖22中的顯示部27〇5)中可以顯示文章,而在左邊 的顯示部(圖22中的顯示部2707)中可以顯示圖像。 此外,在圖22中示出框體270 1具備操作部等的例 子。例如,在框體 2701中’具備電源 2721、操作鍵 2723、揚聲器2725等。利用操作鍵2723可以翻頁。另 外,也可以採用在與框體的顯不部同一個的面具備鍵盤、 φ 定位裝置等的結構。另外’也可以採用在框體的背面及側 面具備外部連接用端子(耳機端子、USB端子或可與AC 配接器及USB電纜等的各種電纜連接的端子等)'記錄 媒體插入部等的結構。再者’電子書籍2700也可以具有 電子詞典的功能。 此外,電子書籍2700也可以採用以無線的方式收發 資訊的結構。還可以採用以無線的方式從電子書籍伺服器 購買所希望的書籍資料等’然後下載的結構。 -59- 201017887 [實施例7] 根據本發明的一個實施例的半導體裝置可以應用於各 種電子設備(包括遊戲機)。作爲電子設備,例如可以舉 出電視裝置(也稱爲電視或電視接收機)、用於計算機等 的監視器、數位相機、數位攝像機、數位相框、行動電話 機(也稱爲行動電話、行動電話裝置)、可檇式遊戲機、 可檇式資訊終端、聲音再現裝置、彈珠機等的大型遊戲機 等。 圖23A示出電視裝置9600的一個例子。在電視裝置 9600中,框體960 1組裝有顯示部 9603。利用顯示部 9603可以顯示映射。此外,在此示出利用支架96〇5支撐 框體960 1的結構。 可以藉由利用框體9601所具備的操作開關、另外提 供的遙控操作機9610進行電視裝置9600的操作。藉由利 用遙控操作機9610所具備的操作鍵9609,可以進行頻道 及音量的操作,並可以對在顯示部9603上顯示的映射進 行操作。此外,也可以採用在遙控操作機9610中設置顯 示從該遙控操作機9610輸出的資訊的顯示部9607的結 構。 另外,電視裝置9600採用具備接收機及數據機等的 結構。可以藉由利用接收機接收一般的電視廣播。再者, 藉由數據機連接到有線或無線方式的通信網路,從而也可 以進行單向(從發送者到接收者)或雙向(在發送者和接 收者之間或在接收者之間等)的資訊通信。 -60- 201017887 圖23B示出數位相框9700的一個例子。例如,在數 位相框9700中,框體9701組裝有顯示部9703。顯示部 9 7 03可以顯示各種圖像,例如藉由顯示使用數碼相機等 拍攝的圖像資料,可以發揮與一般的相框同樣的功能。 另外,數位相框9700採用具備操作部、外部連接用 端子(USB端子、可以與USB電纜等的各種電纜連接的 端子等)、記錄媒體插入部等的結構。這種結構也可以組 裝到與顯示部同一個面,但是藉由將其設置在側面或背面 上來提高設計性,所以是較佳的。例如,可以對數位相框 的記錄媒體插入部插入儲存有使用數位相機拍攝的圖像資 料的記憶體並提取圖像資料,然後可以將所提取的圖像資 料顯示於顯示部9703。 此外,數位相框9 7 0 0也可以採用以無線的方式收發 資訊的結構。還可以採用以無線的方式提取所希望的圖像 資料並進行顯示的結構。 圖24A示出一種可檇式遊戲機,其由框體9881和框 體9891的兩個框體構成,並且藉由連接部9893可以開閉 地連接。框體9881安裝有顯示部9882’並且框體9891 安裝有顯示部9883。另外’圖24A所示的可檇式遊戲機 還具備揚聲器部9884、記錄媒體插入部9886、LED燈 9890、輸入單元(操作鍵9885、連接端子9887、感測器 9 8 8 8 (包括測定如下因素的功能:力量、位移、位置、速 度、加速度、角速度、轉動數、距離、光、液、磁、溫 度、化學物質、聲音、時間、硬度、電場、電流、電壓、 -61 - 201017887 、氣味或紅外 遊戲機的結構 根據本發明的 用適當地設置 檇式遊戲機具 或資料並將其 戲機進行無線 的可檇式遊戲 各種各樣的功 I博機9900的 中安裝有顯示 起動桿或停止 然,自動賭博 具備包括根據 且可以採用適 。行動電話機 之外還具備操 1 005、麥克風 指等觸摸顯示 電力、輻射線、流量、濕度、傾斜度、振動 線)以及麥克風9889)等。當然,可檇式 不局限於上述結構,只要採用至少具備包括 一個實施例的半導體裝置的結構,且可以採 有其他附屬設備的結構。圖24A所示的可 有如下功能:讀出儲存在記錄媒體中的程式 顯示在顯示部上;以及藉由與其他可檇式遊 通信而實現資訊共用。另外,圖24A所示 機所具有的功能不局限於此,而可以具有 能。 圖24B示出大型遊戲機的一種的自動掲 一個例子。在自動賭博機9900的框體9901 部9903。另外,自動賭博機9900還具備如 開關等的操作單元、投幣孔、揚聲器等。當 機9900的結構不局限於此,只要採用至少 本發明的一個實施例的半導體裝置的結構, 當地設置有其他附屬設備的結構。 圖25示出行動電話機1 000的一個例子 1 000除了安裝在框體1001的顯示部1002 作按鈕1 003、外部連接埠1 004、揚聲器 1 006 等 ° 圖25所示的行動電話機1 000可以用手 部1002來輸入資訊。此外,可以用手指等觸摸顯示部 1002來打電話或進行電子郵件的輸入的操作。 201017887 顯示部1 002的螢幕主要有三個模式。第—是以圖像 的顯不爲主的顯不模式’第二是以文字等的資訊的輸入爲 主的輸入模式’第三是顯示模式和輸入模式的兩個模式混 合的顯示+輸入模式。 例如’在打電話或製作電子郵件的情況下,將顯示部 1 002設定爲以文字輸入爲主的文字輸入模式,並進行在 螢幕上顯不的文字的輸入操作,即可。在此情況下,較佳 _ 的是’在顯示部1 002的螢幕的大部分中顯示鍵盤或號碼 按鈕。 此外’藉由在行動電話機1000的內部設置具有陀螺 儀和加速度感測器等檢測傾斜度的感測器的檢測裝置,來 判斷移動電話機1 000的方向(豎向還是橫向),從而可 以對顯示部1 002的螢幕顯示進行自動切換。 藉由觸摸顯示部1 002或對框體1001的操作按鈕 1 003進行操作’切換螢幕模式。還可以根據顯示在顯示 φ 部1002上的圖像種類切換螢幕模式。例如,當顯示在顯 示部上的視頻信號爲動態圖像的資料時,將螢幕模式切換 成顯示模式,而當顯示在顯示部上的視頻信號爲文字資料 時,將螢幕模式切換成輸入模式。 另外,當在輸入模式中藉由檢測出顯示部1 002的光 感測器所檢測的信號得知在一定期間中沒有顯示部1 002 的觸摸操作輸入時,也可以以將螢幕模式從輸入模式切換 成顯示模式的方式來進行控制。 還可以將顯示部1 〇〇2用作圖像感測器。例如,藉由 -63- 201017887 用手掌或手指觸摸顯示部1〇〇2,來拍攝掌紋、指紋等, 而可以進行個人識別。此外,藉由在顯示部中使用發射近 紅外光的背光燈或發射近紅外光的感測光源,也可以拍攝 手指靜脈、手掌靜脈等。 【圖式簡單說明】 圖1A至1C是表示本發明的一個實施例的半導體裝 置的製程截面圖; 圖2A至2C是表示本發明的一個實施例的半導體裝 置的製程截面圖; 圖3是表示本發明的一個實施例的半導體裝置的俯視 圖; 圖4是表示本發明的一個實施例的半導體裝置的俯視 圖; 圖5是表示本發明的一個實施例的半導體裝置的俯視 圖; 圖6是表示本發明的一個實施例的半導體裝置的俯視 ΓΒ1 · 圖, 圖7A和7D是表示本發明的一個實施例的半導體裝 置的端子部的俯視圖及截面圖; 圖8是表示本發明的一個實施例的半導體裝置的像素 俯視圖; 圖9是電子紙的截面圖; 圖10A和10B是說明半導體裝置的方塊圖; -64- 201017887 圖u是說明信號線驅動電路的結構的圖; 圖12是說明信號線驅動電路的工作的時序圖; 圖13是說明信號線驅動電路的工作的時序圖; 圖14是說明移位暫存器的結構的圖; 圖1 5是說明圖1 4所示的正反器的連接結構的圖; 圖16A至16C是說明表示本發明的一個實施例的半 導體裝置的俯視圖及截面圖; 0 圖17是說明表示本發明的一個實施例的半導體裝置 的截面圖; 圖18是說明表示本發明的一個實施例的半導體裝置 的像素等效電路的圖; 圖19A至19C是說明表示本發明的一個實施例的半 導體裝置的圖; 圖2 0A和20B是說明表示本發明的一個實施例的半 _體裝置的俯視圖及截面圖; 馨 圖21A和21B是說明電子紙的使用方式的例子的 圖; 圖22是表示電子書籍的一例的外觀圖; 圖2 3 A和2 3 B是表示電視裝置及數位相框的例子的 外觀圖; 圖24A和24B是表示遊戲機的例子的外觀圖;以及 圖25是表示行動電話機的一個例子的外觀圖。 【主要元件符號說明】 •65- 201017887 100 :基板 1 0 1 :閘極電極 102 :閘極絕緣層 103 : IGZ◦半導體層 105a:源極電極層 105b:汲極電極層 106a:源區 1 0 6 b :汲區 107 :保護絕緣膜 1 0 8 :電容佈線 1 1 〇 :像素電極 121 :第一端子 1 22 :第二端子 125 :接觸孔 1 2 6 :接觸孔 127 :接觸孔 128 :透明導電膜 129 :透明導電膜 1 30 :第一 IGZO 膜 150 :第二端子 1 5 1 :第一端子 1 5 2 :閘極絕緣層 153 :連接電極 154 :保護絕緣膜 -66- 201017887 透明導電膜 電極 第一 IGZO膜 第一 IGZO膜 薄膜電晶體 薄膜電晶體 絕緣層 電極層 電極層 球形粒子 :黑色區 : 白色區 空洞 塡料
:行動電話機 :框體 :顯示部 :操作按鈕 :外部連接埠 :揚聲器 :麥克風 :TFT基板 :對置基板 :密封材料 201017887 2 6 0 3 :像素部 2604 :顯示元件 2605 :著色層 2606 :偏光板 2607 :偏光板 2608:佈線電路部 2609 :撓性線路板 261 0 :冷陰極管 2 6 1 1 :反射板 2612 :電路基板 2613 :漫射板 2 6 3 1 :海報 2632 :車廂廣告 2700 :電子書籍 2 7 0 1 :框體 2703 :框體 2705 :顯示部 2707 :顯示部 2 7 1 1 :軸部 2 7 2 1 :電源 2723 :操作鍵 2725 :揚聲器 400 1 :基板 4002 :像素部 201017887 4003 : :信號線驅動電路 4004 : :掃描線驅動電路 4005 : 密封材料 4006 : 基板 4008 : 液晶層 40 10 : 薄膜電晶體 4011: 薄膜電晶體 4013: 液晶元件 4015: 連接端子電極 4016: 端子電極 4018: FPC 4019: 各向異性導電膜 4020 : 絕緣層 402 1 : 絕緣層 4030 : 像素電極層 φ 4031 : 對置電極層 4032 : 絕緣層 403 3 : 絕緣層 450 1 : 基板 4502 : 像素部 4503 a 、4 5 0 3 b :信號線驅動電路 4504a 、45 04b :掃描線驅動電路 4505 : 密封材料 4506 : 基板 -69- 201017887 4 5 0 7 :塡料 4509 :薄膜電晶體 4510 :薄膜電晶體 451 1 :發光元件 4512:電場發光層 45 1 3 :電極層 4515 :連接端子電極 4 5 1 6 :端子電極 45 1 7 :電極層 4518a、 4518b : FPC 4519 :各向異性導電膜 4 5 2 0 :分隔壁 5300 :基板 5 3 0 1 :像素部 5 3 02 :掃描線驅動電路 5 3 0 3 :信號線驅動電路 5400 :基板 5 4 0 1 :像素部 5402 :掃描線驅動電路 5 4 0 3 :信號線驅動電路 5 404 :掃描線驅動電路 5 5 0 1:第一佈線 5 502 :第二佈線 5 5 0 3:第三佈線 -70-
201017887 5 5 0 4 :第四佈 5 5 0 5 :第五佈 5 5 0 6 :第六佈 5 5 4 3 :節點 5544 :節點 5 57 1 :第一薄 5 572 :第二薄 5 573 :第三薄 5574 :第四薄 5 5 75 :第五薄 5 576 :第六薄 5577 :第七薄 5 578 :第八薄 5 6 0 1 :驅動器 5 6 0 2 :開關群 5603 a :第一 | 5603b :第二 | 5603c:第三f 5 6 1 1 :第一佈 5612 :第二佈 5 6 1 3 :第三佈 562 1 _1〜5 62 1 _ 5701_1〜5701_ 5701_i :正反 線 線 線 膜電晶體 膜電晶體 膜電晶體 膜電晶體 膜電晶體 膜電晶體 膜電晶體 膜電晶體 1C Ϊ膜電晶體 I膜電晶體 ϊ膜電晶體 線 線 線 .M :佈線 .η :正反器 器 -71 - 201017887
5 703 a :第一薄膜電晶體的導通·截止的時序 570 3b:第二薄膜電晶體的導通·截止的時序 5703c :第三薄膜電晶體的導通.截止的時序 5 8 03 a :第一薄膜電晶體的導通·截止的時序 5803b:第二薄膜電晶體的導通·截止的時序 5 8 03 c :第三薄膜電晶體的導通.截止的時序 5 7 1 1 :第一佈線 5 7 1 2 :第二佈線 5 7 1 3 :第三佈線 5 7 1 4 :第四佈線 5 7 1 5 :第五佈線 5 7 1 6 :第六佈線 5 7 1 7 :第七佈線 5 72 1 :信號
5 8 2 1 :信號 6400 :像素 640 1 :開關電晶體 6402 :驅動電晶體 6403 :電容元件 6404 :發光元件 6 4 0 5 :信號線 6406 :掃描線 6 4 0 7 :電源線 6408 :共同電極 -72- 201017887
700 1 : TFT 7002 :發光元件 7003 :陰極 7004 :發光層
7005 :陽極 7011:驅動 TFT 7012 :發光元件
7013 :陰極 7014 :發光層 7015 :陽極 7016 :遮罩膜
7017 :導電膜 702 1 :驅動 TFT 7022 :發光元件 7023 :陰極 7024 :發光層 7 0 2 5 :陽極 7027 :導電膜 9 6 0 0:電視裝置 9 6 0 1 :框體 9603 :顯示部 9605 :支架 9607 :顯示部 9609 :操作鍵 201017887 9610:遙控操作機 9 7 0 0 :數位相框 970 1 :框體 9703 :顯示部 98 8 1 :框體 98 82 :顯示部 98 8 3 :顯示部
9 8 84 :揚聲器部 9 8 8 5 :操作空鍵 9 8 86 :記錄媒體插入部 9 8 8 7 :連接端子 98 8 8 :感測器 9 8 89 :麥克風 9890 : LED 燈 9891 :框體
9 8 9 3 :連接部 9900 :自動賭博機 9 9 0 1 :框體 9903 :顯示部 -74-

Claims (1)

  1. 201017887 七、申請專利範園 1·—種半導體裝置,包含: 絕緣表面上的閘極電極; 該閘極電極上的閘極絕緣層; 該閘極絕緣層上的源區及汲區; 該源區上的第一金屬層; 該汲區上的第二金屬層;以及 該閘極絕緣層、該第一金屬層、及該第二金屬層上的 非單晶的氧化物半導體層,該非單晶的氧化物半導體層重 疊於該閘極電極, 其中該源區及該汲區的氧濃度低於該非單晶的氧化物 半導體層的氧濃度。 2. 如申請專利範圍第1項的半導體裝置,其中該非 單晶的氧化物半導體層、該源區、及該汲區分別是包含 銦、鎵及鋅的氧化物層。 3. 如申請專利範圍第1項的半導體裝置,其中該源 區的側面及該汲區的側面接觸於該非單晶的氧化@ _胃 層。 4. 如申請專利範圍第1項的半導體裝置,其中該非 單晶的氧化物半導體層接觸於該閘極絕緣層° 5. —種半導體裝置,包含: 絕緣表面上的閘極電極; 該閘極電極上的閘極絕緣層; 該閘極絕緣層上的包含銦、鎵及鋅的第一氧彳匕%® ’ -75- 201017887 該第一氧化物層部分地重疊於該閘極電極; 該閘極絕緣層上的包含銦、鎵及鋅的第二氧化物層’ 該第二氧化物層部分地重疊於該閘極電極; 該第一氧化物層上的第一金屬層; 該第二氧化物層上的第二金屬層;以及 該閘極絕緣層、該第一氧化物層、及該第二氧化物層 上的包含銦、鎵及鋅的第三氧化物層’該第三氧化物層重 疊於該閘極電極, 其中該第一氧化物層和該第二氧化物層的氧濃度低於 該第三氧化物層的氧濃度。 6. 如申請專利範圍第5項的半導體裝置’其中該第 三氧化物層是非單晶的氧化物半導體層。 7. 如申請專利範圍第5項的半導體裝置,其中該第 一氧化物層的側面及該第二氧化物層的側面接觸於該第三 氧化物層。 8. 如申請專利範圍第5項的半導體裝置,其中該第 三氧化物層接觸於該閘極絕緣層。 9. 一種半導體裝置,包含: 絕緣表面上的閘極電極; 該閘極電極上的閘極絕緣層; 該閘極絕緣層上的包含銦、鎵及鋅的第一氧化物層, 該第一氧化物層部分地重疊於該閘極電極; 該閘極絕緣層上的包含銦、鎵及鋅的第二氧化物層, 該第二氧化物層部分地重疊於該閘極電極; -76- 201017887 該第一氧化物層上的第一金屬層; 該第二氧化物層上的第二金屬層; 該閘極絕緣層、該第一氧化物層、及該第二氧化物層 上的包含銦、鎵及鋅的第三氧化物層,該第三氧化物層重 疊於該閘極電極; 該閘極絕緣層、該第一金屬層、該第二金屬層、及第 三氧化物層上的保護絕緣膜;以及 該保護絕緣膜上的像素電極,該像素電極電連接到該 第二金屬層, 其中該第一氧化物層和該第二氧化物層的氧濃度低於 該第三氧化物層的氧濃度。 10. 如申請專利範圍第9項的半導體裝置,其中該第 三氧化物層是非單晶的氧化物半導體層》 11. 如申請專利範圍第9項的半導體裝置,其中該第 —氧化物層的側面及該第二氧化物層的側面接觸於該第三 氧化物層。 12. 如申請專利範圍第9項的半導體裝置,其中該第 三氧化物層接觸於該閘極絕緣層。 13. —種半導體裝置的製造方法,包含如下步驟: 在絕緣表面上形成閘極電極; 在該閘極電極上形成閘極絕緣層; 形成源區、汲區、該源區上的源極電極層、及該汲區 上的汲極電極層; 對露出的該閘極絕緣層、該源極電極層、及該汲極電 -77- 201017887 極層進行電漿處理;以及 在對該閘極絕緣層進行電漿處理之後,在該閘極絕緣 層上不暴露於大氣地形成非單晶的氧化物半導體層, 其中該非單晶的氧化物半導體層重疊於該閘極電極, 該源區及該汲區的氧濃度低於該非單晶的氧化物半導 體層的氧濃度。 14. 如申請專利範圍第13項的半導體裝置的製造方 法,其中該非單晶的氧化物半導體層、該源區、及該汲區 分別藉由濺射法使用包含銦、鎵及鋅的氧化物層來形成。 15. 如申請專利範圍第13項的半導體裝置的製造方 法,其中該源區及該汲區以該源極電極層及該汲極電極層 爲掩模自對準地受到蝕刻。 16. 如申請專利範圍第13項的半導體裝置的製造方 法,其中該電漿處理使用氬氣體或氧氣體。 "78 -
TW098130367A 2008-09-12 2009-09-09 半導體裝置和其製造方法 TWI550859B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008235111 2008-09-12

Publications (2)

Publication Number Publication Date
TW201017887A true TW201017887A (en) 2010-05-01
TWI550859B TWI550859B (zh) 2016-09-21

Family

ID=42005141

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098130367A TWI550859B (zh) 2008-09-12 2009-09-09 半導體裝置和其製造方法

Country Status (5)

Country Link
US (1) US8501555B2 (zh)
JP (8) JP5459904B2 (zh)
KR (3) KR101545460B1 (zh)
TW (1) TWI550859B (zh)
WO (1) WO2010029885A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8772780B2 (en) 2011-12-30 2014-07-08 Au Optronics Corp. Array substrate structure of display panel and method of making the same
US9595964B2 (en) 2011-05-19 2017-03-14 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
US10274803B2 (en) 2010-07-01 2019-04-30 Semiconductor Energy Laboratory Co., Ltd. Electric field driving display device

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101772377B1 (ko) 2008-09-12 2017-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
WO2010029866A1 (en) 2008-09-12 2010-03-18 Semiconductor Energy Laboratory Co., Ltd. Display device
KR101273913B1 (ko) 2008-09-19 2013-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101803554B1 (ko) 2009-10-21 2017-11-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작방법
WO2011055644A1 (en) * 2009-11-06 2011-05-12 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
WO2011089844A1 (en) * 2010-01-24 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
WO2011118741A1 (en) 2010-03-26 2011-09-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN105789321B (zh) * 2010-03-26 2019-08-20 株式会社半导体能源研究所 半导体装置的制造方法
TWI443829B (zh) 2010-04-16 2014-07-01 Ind Tech Res Inst 電晶體及其製造方法
WO2011132548A1 (en) * 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR20130055607A (ko) * 2010-04-23 2013-05-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR20180054919A (ko) 2010-04-23 2018-05-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
CN102939659B (zh) * 2010-06-11 2016-08-17 株式会社半导体能源研究所 半导体器件及半导体器件的制造方法
CN102290440A (zh) * 2010-06-21 2011-12-21 财团法人工业技术研究院 晶体管及其制造方法
US9129703B2 (en) 2010-08-16 2015-09-08 Semiconductor Energy Laboratory Co., Ltd. Method for driving semiconductor memory device
JP2012151453A (ja) 2010-12-28 2012-08-09 Semiconductor Energy Lab Co Ltd 半導体装置および半導体装置の駆動方法
JP5429718B2 (ja) 2011-03-08 2014-02-26 合同会社先端配線材料研究所 酸化物半導体用電極、その形成方法
US8541266B2 (en) * 2011-04-01 2013-09-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP6076038B2 (ja) * 2011-11-11 2017-02-08 株式会社半導体エネルギー研究所 表示装置の作製方法
KR20130117558A (ko) 2012-04-18 2013-10-28 삼성디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 표시판 및 박막 트랜지스터 표시판 제조 방법
JP5869110B2 (ja) * 2012-05-10 2016-02-24 富士フイルム株式会社 薄膜トランジスタ、表示装置、イメージセンサ及びx線センサ
KR20140021118A (ko) 2012-08-07 2014-02-20 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20140043526A (ko) 2012-09-21 2014-04-10 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
WO2014061567A1 (en) * 2012-10-17 2014-04-24 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
TWI627483B (zh) 2012-11-28 2018-06-21 半導體能源研究所股份有限公司 顯示裝置及電視接收機
TWI624949B (zh) * 2012-11-30 2018-05-21 半導體能源研究所股份有限公司 半導體裝置
KR102101863B1 (ko) 2013-01-07 2020-04-21 삼성디스플레이 주식회사 박막 트랜지스터, 이의 제조 방법 및 이를 구비하는 표시 장치
JP2014170829A (ja) * 2013-03-04 2014-09-18 Sony Corp 半導体装置およびその製造方法、並びに表示装置の製造方法および電子機器の製造方法
US9246013B2 (en) 2013-12-18 2016-01-26 Intermolecular, Inc. IGZO devices with composite channel layers and methods for forming the same
KR20150138026A (ko) 2014-05-29 2015-12-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN104064688B (zh) * 2014-07-11 2016-09-21 深圳市华星光电技术有限公司 具有存储电容的tft基板的制作方法及该tft基板
CN106226965B (zh) * 2016-08-31 2019-01-25 深圳市华星光电技术有限公司 一种基于igzo-tft的boa液晶面板的结构及制作方法
KR101878189B1 (ko) * 2016-11-15 2018-07-16 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
CN107275342B (zh) 2017-06-12 2019-11-08 京东方科技集团股份有限公司 一种显示装置及其制备方法
US11430895B2 (en) 2020-06-03 2022-08-30 Micron Technology, Inc. Transistors including oxide semiconductive materials, and related microelectronic devices, memory devices, electronic systems, and methods
CN113903263B (zh) * 2021-10-29 2023-06-27 武汉华星光电半导体显示技术有限公司 一种柔性显示装置及其制作方法

Family Cites Families (131)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69107101T2 (de) * 1990-02-06 1995-05-24 Semiconductor Energy Lab Verfahren zum Herstellen eines Oxydfilms.
JP3071851B2 (ja) 1991-03-25 2000-07-31 株式会社半導体エネルギー研究所 電気光学装置
JPH05152330A (ja) * 1991-11-28 1993-06-18 Dainippon Printing Co Ltd 薄膜トランジスタの製造方法
WO1997006554A2 (en) * 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3998681B2 (ja) * 1995-10-05 2007-10-31 東芝松下ディスプレイテクノロジー株式会社 表示装置用アレイ基板及びその製造方法
US5847410A (en) 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
JP3625598B2 (ja) * 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) * 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) * 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
KR100358700B1 (ko) * 1999-12-17 2002-10-30 엘지.필립스 엘시디 주식회사 액정표시장치 및 그의 제조방법
JP2002026326A (ja) * 2000-06-26 2002-01-25 Koninkl Philips Electronics Nv ボトムゲート形薄膜トランジスタ及びその製造方法並びにこれを用いた液晶表示装置
KR100385082B1 (ko) * 2000-07-27 2003-05-22 삼성전자주식회사 액정 표시 장치
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) * 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) * 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) * 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
WO2003040441A1 (en) * 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
KR100450701B1 (ko) * 2001-12-28 2004-10-01 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이기판과 그 제조방법
JP4083486B2 (ja) * 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) * 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) * 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) * 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) * 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) * 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) * 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP2004246202A (ja) 2003-02-14 2004-09-02 Koninkl Philips Electronics Nv 静電放電保護回路を有する電子装置
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4370806B2 (ja) * 2003-05-15 2009-11-25 カシオ計算機株式会社 薄膜トランジスタパネルおよびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) * 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP4578826B2 (ja) * 2004-02-26 2010-11-10 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7145174B2 (en) * 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
KR101078509B1 (ko) 2004-03-12 2011-10-31 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 박막 트랜지스터의 제조 방법
US7297977B2 (en) * 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) * 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
JP4461873B2 (ja) * 2004-03-29 2010-05-12 カシオ計算機株式会社 亜鉛酸化物の加工方法および薄膜トランジスタの製造方法
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
TWI229933B (en) 2004-06-25 2005-03-21 Novatek Microelectronics Corp High voltage device for electrostatic discharge protective circuit and high voltage device
JP4315074B2 (ja) * 2004-07-15 2009-08-19 セイコーエプソン株式会社 半導体装置用基板及びその製造方法、電気光学装置用基板、電気光学装置並びに電子機器
JP2006100760A (ja) * 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) * 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) * 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7791072B2 (en) * 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) * 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
CN102938420B (zh) * 2004-11-10 2015-12-02 佳能株式会社 无定形氧化物和场效应晶体管
JP5118810B2 (ja) 2004-11-10 2013-01-16 キヤノン株式会社 電界効果型トランジスタ
US7829444B2 (en) * 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) * 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
CA2585071A1 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
WO2006051994A2 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Light-emitting device
KR101112541B1 (ko) * 2004-11-16 2012-03-13 삼성전자주식회사 유기 반도체를 이용한 박막 트랜지스터 표시판 및 그 제조방법
KR101142998B1 (ko) * 2004-12-20 2012-05-08 재단법인서울대학교산학협력재단 유기 절연막 및 유기 절연막을 포함하는 박막 트랜지스터표시판 및 그 제조 방법
TWI282180B (en) * 2005-01-05 2007-06-01 Chunghwa Picture Tubes Ltd Thin film transistor and method of fabricating a thin film transistor and a pixel structure
US7579224B2 (en) * 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI472037B (zh) * 2005-01-28 2015-02-01 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) * 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) * 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
JP2006245093A (ja) 2005-03-01 2006-09-14 Renei Kagi Kofun Yugenkoshi 高電圧デバイス並びに静電気保護回路用高電圧デバイス
US20060197092A1 (en) * 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) * 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) * 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) * 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) * 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) * 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR101189271B1 (ko) * 2005-07-12 2012-10-09 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR100711890B1 (ko) * 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
KR20070014579A (ko) * 2005-07-29 2007-02-01 삼성전자주식회사 유기 박막 트랜지스터 표시판 및 그 제조 방법
JP2007059128A (ja) * 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP5116225B2 (ja) * 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) * 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) * 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1995787A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) * 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101707212B (zh) 2005-11-15 2012-07-11 株式会社半导体能源研究所 半导体器件及其制造方法
JP5089139B2 (ja) * 2005-11-15 2012-12-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI301554B (en) * 2005-11-16 2008-10-01 Prime View Int Co Ltd Electronic ink display device
JP5250929B2 (ja) * 2005-11-30 2013-07-31 凸版印刷株式会社 トランジスタおよびその製造方法
JP5171258B2 (ja) * 2005-12-02 2013-03-27 出光興産株式会社 Tft基板及びtft基板の製造方法
JP4492528B2 (ja) * 2005-12-02 2010-06-30 カシオ計算機株式会社 液晶表示装置
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) * 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) * 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) * 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP4930704B2 (ja) * 2006-03-14 2012-05-16 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置及び電子機器
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP2007293072A (ja) * 2006-04-26 2007-11-08 Epson Imaging Devices Corp 電気光学装置の製造方法、電気光学装置および電子機器
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5312728B2 (ja) * 2006-04-28 2013-10-09 凸版印刷株式会社 表示装置およびその製造方法
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) * 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) * 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) * 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) * 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) * 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) * 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) * 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
TW200823965A (en) * 2006-11-30 2008-06-01 Nat Univ Tsing Hua Manufacturing method for imprinting lithograph template
JP2008140684A (ja) * 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) * 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) * 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR101410926B1 (ko) 2007-02-16 2014-06-24 삼성전자주식회사 박막 트랜지스터 및 그 제조방법
KR100858088B1 (ko) * 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
KR100851215B1 (ko) * 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) * 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) * 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) * 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) * 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
CN101663762B (zh) * 2007-04-25 2011-09-21 佳能株式会社 氧氮化物半导体
KR101345376B1 (ko) * 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US8202365B2 (en) * 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
TWI711182B (zh) * 2008-07-31 2020-11-21 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
WO2010029866A1 (en) * 2008-09-12 2010-03-18 Semiconductor Energy Laboratory Co., Ltd. Display device
KR101772377B1 (ko) * 2008-09-12 2017-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR20160063402A (ko) * 2008-09-12 2016-06-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 디스플레이 장치
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) * 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10274803B2 (en) 2010-07-01 2019-04-30 Semiconductor Energy Laboratory Co., Ltd. Electric field driving display device
US9595964B2 (en) 2011-05-19 2017-03-14 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
US9900007B2 (en) 2011-05-19 2018-02-20 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
TWI615972B (zh) * 2011-05-19 2018-02-21 半導體能源研究所股份有限公司 可編程邏輯裝置
US8772780B2 (en) 2011-12-30 2014-07-08 Au Optronics Corp. Array substrate structure of display panel and method of making the same

Also Published As

Publication number Publication date
JP6351694B2 (ja) 2018-07-04
KR20110054045A (ko) 2011-05-24
JP2014116616A (ja) 2014-06-26
JP2017050564A (ja) 2017-03-09
JP5723463B2 (ja) 2015-05-27
KR101767864B1 (ko) 2017-08-11
KR20160119272A (ko) 2016-10-12
JP5478770B1 (ja) 2014-04-23
JP2010093240A (ja) 2010-04-22
JP2015130531A (ja) 2015-07-16
JP2014095904A (ja) 2014-05-22
US8501555B2 (en) 2013-08-06
JP6051251B2 (ja) 2016-12-27
US20100065842A1 (en) 2010-03-18
JP5459904B2 (ja) 2014-04-02
KR101545460B1 (ko) 2015-08-18
TWI550859B (zh) 2016-09-21
KR20140114899A (ko) 2014-09-29
KR101665734B1 (ko) 2016-10-24
WO2010029885A1 (en) 2010-03-18
JP2022023094A (ja) 2022-02-07
JP2020095278A (ja) 2020-06-18
JP7323586B2 (ja) 2023-08-08
JP2018142736A (ja) 2018-09-13

Similar Documents

Publication Publication Date Title
TWI509766B (zh) 顯示裝置
TWI550859B (zh) 半導體裝置和其製造方法
TWI481036B (zh) 半導體裝置及半導體裝置的製造方法
TWI502739B (zh) 半導體裝置及其製造方法
KR101911386B1 (ko) 표시장치
TWI596781B (zh) 半導體裝置
TWI489608B (zh) 顯示裝置及其製造方法
TWI506795B (zh) 半導體裝置和其製造方法