KR900004021A - 반도체 장치 및 그 제조 방법 - Google Patents
반도체 장치 및 그 제조 방법 Download PDFInfo
- Publication number
- KR900004021A KR900004021A KR1019890011635A KR890011635A KR900004021A KR 900004021 A KR900004021 A KR 900004021A KR 1019890011635 A KR1019890011635 A KR 1019890011635A KR 890011635 A KR890011635 A KR 890011635A KR 900004021 A KR900004021 A KR 900004021A
- Authority
- KR
- South Korea
- Prior art keywords
- film
- electrode
- forming
- insulating film
- semiconductor device
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims 16
- 238000004519 manufacturing process Methods 0.000 title 1
- 239000003990 capacitor Substances 0.000 claims description 4
- 239000010410 layer Substances 0.000 claims 8
- 239000012535 impurity Substances 0.000 claims 7
- 238000009792 diffusion process Methods 0.000 claims 6
- 239000000758 substrate Substances 0.000 claims 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 3
- 229910052710 silicon Inorganic materials 0.000 claims 3
- 239000010703 silicon Substances 0.000 claims 3
- 238000001947 vapour-phase growth Methods 0.000 claims 3
- 239000011229 interlayer Substances 0.000 claims 2
- 238000000034 method Methods 0.000 claims 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims 2
- 239000003870 refractory metal Substances 0.000 claims 2
- 238000009825 accumulation Methods 0.000 claims 1
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 239000004020 conductor Substances 0.000 claims 1
- 230000005669 field effect Effects 0.000 claims 1
- 238000009413 insulation Methods 0.000 claims 1
- 239000000463 material Substances 0.000 claims 1
- 229920005591 polysilicon Polymers 0.000 claims 1
- 229910021332 silicide Inorganic materials 0.000 claims 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims 1
- 239000012808 vapor phase Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 238000003754 machining Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도, 제3도, 제9도, 제11도 및 제12도는 본 발명을 설명하기 위한 DRAM의 배치도,
제2도 및 제4도는 본 발명의 커패시터에서의 용량과 최소가공치수의 관계를 도시한 도면.
Claims (13)
- 제1도전형을 갖는 반도체 기판의 표면영역내에 소정의 간격으로 형성된 제2도전형을 갖는 여러개의 불순물 확산층과 상기 불순물 확산층간의 상기 반도체 기판 표면에 제1의 절연막을 거쳐서 형성된 제1의 도전막으로 되는 게이트 전극을 갖는 절연 게이트형 전계효과 트랜지스터, 상기 게이트 전극의 상부와 측부상에 형성된 제2의 절연막, 한쪽의 상기 불순물확산층과 전기적으로 접속되고, 상기 제2의 절연막의 표면에 따라서 상기 게이트 전극의 위쪽으로 연장하는 데이타선, 다른쪽의 상기 불순물확산층상에 형성되어 있는 절연막이 있는 열린구멍부를 거쳐서 상기 다른쪽의 불순물확산층과 전기적으로 접속되고, 상기 제2의 절연막과 상기 데이타선을 덮어서 형성된 제3의 절연막의 표면에 따라서 상기 데이타선을 위쪽으로 연장하는 제3의 도전막으로 되는 제1전극, 상기 제1전극의 윗면과 측면상에 연속해서 형성된 유전체막 및 상기 유전체막상에 겹쳐서 형성된 제4의 도전막으로 되는 제2전극을 갖는 축적 커패시터를 포함하고, 상기 제1전극(10)의 막두께는 상기 열린구멍(15)의 반경보다 큰 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제1전극의 측부와 그위에 형성된 상기 유전체막 및 상기 제1전극에 의해 구성된 용량의 커패시턴스는 상기 제1전극의 윗면과 그위에 형성된 상기 유전체막 및 상기 제2전극으로 구성된 용량의 커패시턴스 보다 큰 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제1전극의 막두께는 0.4~5um인 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제1전극은 다결정 실리콘으로 되는 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제1 및 제2도 전형은 각각 P형 및 n형인 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 유전체막은 sio2로 되는 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 유전체막은 sio2막과 si3n4막의 적층막인 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 유전체막은 Ta2o5막과 sio막 및 si3n4막으로 되는 군에서 선택된 적어도 1종류의 적층막인 반도체 장치.
- 특허청구의 범위 제1항에 있어서, 상기 제2전극은 다결정 실리콘, 고융점 금속 및 고융점 금속의 실리사이드로 되는 군에서 선택된 재료로 형성되는 반도체 장치.
- 사전에 능동소자군이 그 주표면에 형성된 반도체 기판상에 층간절연막을 형성하는 공정, 상기 각능동소자에 대응해서 각각 형성되어야할 용량소자의 일부를 구성하는 축적전극이 상기 능동소자와 전기적으로 접속되는 예정영역의 상기 절연막에 접속열린구멍부를 형성해서 상기 능동소자의 접속영역을 노출하는 공정, 상기 접속영역의 노출면에서 반도체 패턴으로 되는 도체층을 선택기상성장 시키는 것에 의해 인접하는 도체층 패턴끼리 서로 접촉하지 않고 전기적으로 절연된 상태에서 축적전극 패턴을 형성하는 공정, 상기 축적전극 패턴상에 커패시터 절연막을 형성하는 공정 및 상기 커패시터 절연막상에 플레이트전극을 형성하는 공전을 적어도 포함하는 반도체 장치의 제조방법.
- 특허청구의 범위 제10항에 있어서, 상기 반도체 기판이 실리콘으로 되고, 상기 능동소자를 절연게이트형 전계효과 트랜지스터로 구성함과 동시에 상기 축적전극 패턴의 형성공정을 실리콘막의 선택기상 성장으로 상기 접속열린구멍부를 통해서 실리콘 기판의 확산영역에서 층간절연막상에 이르기까지 연장하게하고, 또한 상기 선택기상 성장에 의한 막형성속도를 제어하는 것에 의해 인접하는 패턴끼리 접촉하지 않도록한 반도체 장치의 제조방법.
- 특허청구의 범위 제10항에 있어서, 상기 축적전극 패턴을 형성하는 공정에서 인접하는 접속열린구멍부에서의 선택기상 성장막의 성장을 서로 접촉할때까지 실행하고, 상기 접촉부를 웨트 에칭에 의해 선택적으로 제거하는 공정을 포함하는 반도체 장치의 제조방법.
- 특허청구의 범위 제10항에 있어서, 상기 선택기상 성장에 의한 도체층 패턴의 형성공정은 반도체 원소를 포함하는 소스가스 중에 도전성을 부여하는 불순물원소를 포함하는 가스를 공존시켜서 상기 불순물원소가 도핑된 반도체막으로 성장시키는 공정을 포함하는 반도체 장치의 제조방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980018965A KR0174371B1 (en) | 1988-08-22 | 1998-05-26 | Semiconductor memory device |
KR1019980018966A KR0174370B1 (en) | 1988-08-22 | 1998-05-26 | Semiconductor memory device |
KR1019980018968A KR0174368B1 (en) | 1988-08-22 | 1998-05-26 | Manufacturing method of semiconductor memory device |
KR1019980018969A KR0174367B1 (en) | 1988-08-22 | 1998-05-26 | Semiconductor memory device |
KR1019980018967A KR0174369B1 (en) | 1988-08-22 | 1998-05-26 | Semiconductor memory device |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63206470A JP2703275B2 (ja) | 1988-08-22 | 1988-08-22 | 半導体記憶装置 |
JP63-206470 | 1988-08-22 | ||
JP63-228579 | 1988-09-14 | ||
JP63228579A JPH0278270A (ja) | 1988-09-14 | 1988-09-14 | 半導体記憶装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900004021A true KR900004021A (ko) | 1990-03-27 |
KR0166056B1 KR0166056B1 (ko) | 1999-01-15 |
Family
ID=26515668
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890011635A KR0166056B1 (ko) | 1988-08-22 | 1989-08-16 | 반도체기억장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5091761A (ko) |
KR (1) | KR0166056B1 (ko) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5374576A (en) * | 1988-12-21 | 1994-12-20 | Hitachi, Ltd. | Method of fabricating stacked capacitor cell memory devices |
US20010008288A1 (en) * | 1988-01-08 | 2001-07-19 | Hitachi, Ltd. | Semiconductor integrated circuit device having memory cells |
US5248628A (en) * | 1989-09-08 | 1993-09-28 | Kabushiki Kaisha Toshiba | Method of fabricating a semiconductor memory device |
JPH0697682B2 (ja) * | 1990-03-20 | 1994-11-30 | 株式会社東芝 | 半導体装置の製造方法 |
JPH0834257B2 (ja) * | 1990-04-20 | 1996-03-29 | 株式会社東芝 | 半導体メモリセル |
JPH0449654A (ja) * | 1990-06-19 | 1992-02-19 | Nec Corp | 半導体メモリ |
JPH07122989B2 (ja) * | 1990-06-27 | 1995-12-25 | 株式会社東芝 | 半導体記憶装置 |
JP3116360B2 (ja) * | 1990-06-28 | 2000-12-11 | 日本電気株式会社 | 自己整合型コンタクトホールの形成方法及び半導体装置 |
EP0480411A1 (en) * | 1990-10-10 | 1992-04-15 | Micron Technology, Inc. | Stacked capacitor DRAM |
JP2564046B2 (ja) * | 1991-02-13 | 1996-12-18 | 株式会社東芝 | 半導体記憶装置 |
JP2660111B2 (ja) * | 1991-02-13 | 1997-10-08 | 株式会社東芝 | 半導体メモリセル |
EP0503633B1 (en) * | 1991-03-14 | 1997-10-22 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
JP2802455B2 (ja) * | 1991-05-10 | 1998-09-24 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
JP3181311B2 (ja) * | 1991-05-29 | 2001-07-03 | 株式会社東芝 | 半導体記憶装置 |
CA2062134C (en) * | 1991-05-31 | 1997-03-25 | Ibm | Heteroepitaxial layers with low defect density and arbitrary network parameter |
JP2722873B2 (ja) * | 1991-07-29 | 1998-03-09 | 日本電気株式会社 | 半導体装置およびその製造方法 |
US5202278A (en) * | 1991-09-10 | 1993-04-13 | Micron Technology, Inc. | Method of forming a capacitor in semiconductor wafer processing |
JP3464803B2 (ja) * | 1991-11-27 | 2003-11-10 | 株式会社東芝 | 半導体メモリセル |
JPH05218349A (ja) * | 1992-02-04 | 1993-08-27 | Sony Corp | 半導体記憶装置 |
US5208172A (en) * | 1992-03-02 | 1993-05-04 | Motorola, Inc. | Method for forming a raised vertical transistor |
US5591659A (en) * | 1992-04-16 | 1997-01-07 | Fujitsu Limited | Process of producing a semiconductor device in which a height difference between a memory cell area and a peripheral area is eliminated |
KR0121297B1 (en) * | 1992-04-16 | 1997-11-15 | Fujitsu Ltd | Semiconductor device and process of producing the same |
JP2796656B2 (ja) * | 1992-04-24 | 1998-09-10 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
JPH0677402A (ja) * | 1992-07-02 | 1994-03-18 | Natl Semiconductor Corp <Ns> | 半導体デバイス用誘電体構造及びその製造方法 |
JP3241106B2 (ja) * | 1992-07-17 | 2001-12-25 | 株式会社東芝 | ダイナミック型半導体記憶装置及びその製造方法 |
WO1994003898A1 (de) * | 1992-08-10 | 1994-02-17 | Siemens Aktiengesellschaft | Dram-zellenanordnung |
JP3172321B2 (ja) * | 1993-04-26 | 2001-06-04 | 三洋電機株式会社 | 半導体記憶装置の製造方法 |
US5478765A (en) * | 1994-05-04 | 1995-12-26 | Regents Of The University Of Texas System | Method of making an ultra thin dielectric for electronic devices |
JP3660391B2 (ja) * | 1994-05-27 | 2005-06-15 | 株式会社東芝 | 半導体装置の製造方法 |
US5455204A (en) * | 1994-12-12 | 1995-10-03 | International Business Machines Corporation | Thin capacitor dielectric by rapid thermal processing |
JP2976842B2 (ja) * | 1995-04-20 | 1999-11-10 | 日本電気株式会社 | 半導体記憶装置の製造方法 |
KR0179806B1 (ko) | 1995-12-30 | 1999-03-20 | 문정환 | 반도체 메모리셀 제조방법 |
EP0788164A1 (en) * | 1996-02-02 | 1997-08-06 | United Memories, Inc. | Memory cell configuration for increased capacitor area |
US5883815A (en) * | 1996-06-20 | 1999-03-16 | Drakulich; Dushan | Leak detection system |
KR100198634B1 (ko) | 1996-09-07 | 1999-06-15 | 구본준 | 반도체 소자의 배선구조 및 제조방법 |
US7026219B2 (en) * | 2001-02-12 | 2006-04-11 | Asm America, Inc. | Integration of high k gate dielectric |
WO2002080244A2 (en) * | 2001-02-12 | 2002-10-10 | Asm America, Inc. | Improved process for deposition of semiconductor films |
JP5005170B2 (ja) * | 2002-07-19 | 2012-08-22 | エーエスエム アメリカ インコーポレイテッド | 超高品質シリコン含有化合物層の形成方法 |
US7186630B2 (en) | 2002-08-14 | 2007-03-06 | Asm America, Inc. | Deposition of amorphous silicon-containing films |
US7005160B2 (en) * | 2003-04-24 | 2006-02-28 | Asm America, Inc. | Methods for depositing polycrystalline films with engineered grain structures |
US7718518B2 (en) * | 2005-12-16 | 2010-05-18 | Asm International N.V. | Low temperature doped silicon layer formation |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2741857B2 (ja) * | 1987-05-11 | 1998-04-22 | 株式会社日立製作所 | 半導体記憶装置 |
JPH0666437B2 (ja) * | 1987-11-17 | 1994-08-24 | 富士通株式会社 | 半導体記憶装置及びその製造方法 |
KR910009805B1 (ko) * | 1987-11-25 | 1991-11-30 | 후지쓰 가부시끼가이샤 | 다이나믹 랜덤 액세스 메모리 장치와 그의 제조방법 |
JP2590171B2 (ja) * | 1988-01-08 | 1997-03-12 | 株式会社日立製作所 | 半導体記憶装置 |
US4958318A (en) * | 1988-07-08 | 1990-09-18 | Eliyahou Harari | Sidewall capacitor DRAM cell |
-
1989
- 1989-07-25 US US07/384,821 patent/US5091761A/en not_active Expired - Lifetime
- 1989-08-16 KR KR1019890011635A patent/KR0166056B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0166056B1 (ko) | 1999-01-15 |
US5091761A (en) | 1992-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900004021A (ko) | 반도체 장치 및 그 제조 방법 | |
KR960006037A (ko) | 적층 캐패시터를 가지는 반도체 메모리 소자 및 그 제조 방법 | |
KR970018608A (ko) | 반도체 장치 및 그 제조방법 | |
KR890013777A (ko) | 반도체 집적회로장치 및 그 제조방법 | |
KR950021710A (ko) | 반도체 장치의 캐패시터 제조방법 | |
KR970053612A (ko) | 반도체 장치용 캐패시터 제조 방법 | |
KR910013571A (ko) | 유전물질에 의해 분리되어 있는 전극쌍이 포함된 다양한 소자를 구비한 직접회로의 제조방법 | |
KR900004026A (ko) | 반도체 소자 및 그 제조방법 | |
KR920010925A (ko) | 반도체기억장치 및 그 제조방법 | |
KR960043230A (ko) | 자체-조정 접점을 갖춘 반도체장치 및 그 제조방법 | |
KR920013728A (ko) | 반도체 기억장치 및 그 제조방법 | |
KR940012614A (ko) | 고집적 반도체 접속장치 및 그 제조방법 | |
KR950026000A (ko) | 반도체 메모리장치 및 그 제조방법 | |
KR960006032A (ko) | 트랜지스터 및 그 제조방법 | |
KR950026042A (ko) | 적층 캐패시터 제조방법 | |
KR920015539A (ko) | 싱글 폴리 이이피롬 셀 및 그 제조방법 | |
KR870001655A (ko) | 반도체장치의 제조방법 | |
KR970054123A (ko) | 저항과 캐패시터를 함께 구비하는 반도체 소자 및 그 제조방법 | |
KR960032747A (ko) | 반도체 소자의 캐패시터 형성방법 | |
KR960026847A (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR930018724A (ko) | 반도체 메모리장치의 제조방법 | |
KR930003364A (ko) | 반도체 장치의 제조방법 | |
KR20010001685A (ko) | 저저항 콘택을 가지는 반도체장치 및 그 형성방법 | |
KR950004563A (ko) | 반도체 기억장치 제조방법 | |
KR950025995A (ko) | 적층 캐패시터 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120907 Year of fee payment: 15 |
|
EXPY | Expiration of term |