KR20000048394A - 반도체 장치 및 그 제조 방법 - Google Patents
반도체 장치 및 그 제조 방법 Download PDFInfo
- Publication number
- KR20000048394A KR20000048394A KR1019990061667A KR19990061667A KR20000048394A KR 20000048394 A KR20000048394 A KR 20000048394A KR 1019990061667 A KR1019990061667 A KR 1019990061667A KR 19990061667 A KR19990061667 A KR 19990061667A KR 20000048394 A KR20000048394 A KR 20000048394A
- Authority
- KR
- South Korea
- Prior art keywords
- film
- semiconductor device
- barrier metal
- wiring
- metal
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 52
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 35
- 239000002184 metal Substances 0.000 claims abstract description 151
- 229910052751 metal Inorganic materials 0.000 claims abstract description 151
- 230000004888 barrier function Effects 0.000 claims abstract description 70
- 238000000034 method Methods 0.000 claims abstract description 58
- 239000000758 substrate Substances 0.000 claims abstract description 9
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 33
- 229910052802 copper Inorganic materials 0.000 claims description 33
- 239000010949 copper Substances 0.000 claims description 33
- 239000010410 layer Substances 0.000 claims description 33
- 238000001312 dry etching Methods 0.000 claims description 17
- 239000000463 material Substances 0.000 claims description 16
- 230000015572 biosynthetic process Effects 0.000 claims description 14
- 239000011229 interlayer Substances 0.000 claims description 14
- 238000005498 polishing Methods 0.000 claims description 7
- 229910004200 TaSiN Inorganic materials 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 2
- 230000008569 process Effects 0.000 description 37
- 238000005530 etching Methods 0.000 description 24
- 229920002120 photoresistant polymer Polymers 0.000 description 24
- 229910004298 SiO 2 Inorganic materials 0.000 description 18
- 230000003071 parasitic effect Effects 0.000 description 8
- 238000004380 ashing Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 229910052760 oxygen Inorganic materials 0.000 description 6
- 238000004544 sputter deposition Methods 0.000 description 6
- 238000005406 washing Methods 0.000 description 6
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 5
- 238000009713 electroplating Methods 0.000 description 5
- 239000001301 oxygen Substances 0.000 description 5
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 4
- 238000011109 contamination Methods 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 238000004140 cleaning Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- 239000007769 metal material Substances 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 239000004332 silver Substances 0.000 description 3
- 230000002411 adverse Effects 0.000 description 2
- -1 amine compound Chemical class 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 229910008482 TiSiN Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 229910008807 WSiN Inorganic materials 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000007795 chemical reaction product Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- QRXWMOHMRWLFEY-UHFFFAOYSA-N isoniazide Chemical compound NNC(=O)C1=CC=NC=C1 QRXWMOHMRWLFEY-UHFFFAOYSA-N 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 239000002923 metal particle Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
- 238000012876 topography Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/7684—Smoothing; Planarisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76849—Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
층간 절연막 내에 배치된 금속 배선(111)의 외주가 장벽 금속막(110)으로 피복되는 구조를 개시한다. 장벽 금속막(110)의 재료로서, TaN 등을 사용한다.
Description
본 발명은 배선(interconnection) 및 플러그(plug)가 상감(damascene) 형태로 제공되는 다층 배선 구조 및 그 제조 방법에 관한 것이다.
최근, LSI (대규모 직접 회로)의 구성이 점점 고밀도화됨에 따라 3차원 배선 구조를 갖는 다층 배선을 형성하는 기술이 점점 중요시되고 있다. 다층 배선 제조 공정 흐름에서, 금속의 퇴적 및 가공, 절연막의 퇴적 및 평탄화, 및 스루홀(through hole)의 형성 및 금속의 매립에 의한 상감 형성 등의 각 공정은 각 금속재의 내열 온도 이하의 온도에서 행해져야 한다. 또한, 실제 공정은 최종 생산물의 수율 및 신뢰도를 고려함과 동시에 단순하고 실제적인 공정으로 실현되도록 설치되어야 한다.
한편, 소자의 고속화에 대한 요구를 충족시키기 위해 구리 등의 저저항 재료들이 널리 사용되게 된다. 그러나, 구리로서 에칭에 의한 패터닝을 행하기는 어렵다. 따라서, 구리를 사용하게 되면, Al 배선 형성을 위해 사용된 종래의 방법과는 다른 방법으로 배선을 형성하여야 한다.
이러한 환경 하에서, 현재, 구리 등의 새로운 배선 재료의 특정 요건을 충족시키는 상감형의 다층 배선을 형성하는 방법과 관련된 문제들에 대한 광범위한 검사가 행해지고 있다.
이제, 이하에서 도 8 내지 12를 참조하여 종래의 구리 상감 배선 구조 형성 방법을 설명하기로 한다.
일단, 하층 배선은 다음과 같이 형성된다,
금속막(1)이 반도체 기판 (도면에 도시안됨)에 형성된 다음, 그 위에 (100 ㎚ 두께의) 플라즈마 SiO2막(2), (400 nm 두께의) HSQ(Hydrogen Silisesquioxane) 막(3), (100 ㎚ 두께의) 플라즈마 SiO2막(4), (400 nm 두께의) HSQ막(5) 및 (200 ㎚ 두께의) 플라즈마 SiO2막(6)이 형성된다 (도 8의 (a)). 그 위에 소정 형상으로 패터닝된 포토레지스트(7)가 형성된다 (도 8의 (b)). 포토레지스트(7)를 마스크로서 사용하여 건식 에칭을 행하여 금속막(1)에 이르는 트렌치를 형성하게 된다 (도 8의 (c)). 그 다음, 산소 플라즈마에 의한 애싱 및 아민 화합물을 함유하는 박리액(stripper)에 의한 세정에 의해 포토레지스트(7)의 박리(strip) 처리가 행해진다. 다음, 상기 트렌치의 폭보다 넓은 폭의 구멍을 갖는 포토레지스트(7')가 형성되고 (도 8의 (d)), 포토레지스트(7')를 마스크로서 사용하여 다른 건식 에칭을 행하므로써, 단면이 부분적으로 T- 형상인 트렌치가 형성된다 (도 9의 (a)).
포토레지스트(7')를 제거한 다음 (도 9의 (b)), TaN으로 된 (50 ㎚ 두께의) 장벽 금속막(8)이 스퍼터링법에 의해 전면에 걸쳐 퇴적된다 (도 9의 (c)). 또한, 그 위에, 구리 전기도금을 행할 목적의 시드막(seed film) (도면에 도시안됨)이 스퍼터링법에 의해 100 ㎚ 두께로 퇴적된 다음, 그 위에 (1000 ㎚ 두께의) 구리막(10)이 전기도금법에 의해 성장하여 트렌치부를 완전히 충전시킨다 (도 9의 (d)). 이어서, 트렌치부 이외의 영역에 형성된 장벽 금속막(8) 뿐아니라 구리막(10)의 일부가 CMP(Chemical Mechanical Polishing)에 의해 제거되므로써 하층 배선이 완성된다 (도 10의 (a)).
상기 하층 배선 위에, SiN막(20)이 플라즈마 CVD(Chemical Vapor Deposition)법에 의해 형성된다 (도 10의 (b)). 상기 SiN막(20)은 하층 및 상층 배선 사이의 스루홀이 이하에서와 같이 형성될 때 에칭 스토퍼로서 동작한다. SiN막(20)을 설치하므로써, 스루홀 형성시 하층 배선의 열화를 어느 정도 억제할 수 있다. 또한, SiN막은 구리 등의 금속 입자가 층간 절연막으로 확산되는 것을 억제하고 소자에 악영향을 주는 것을 방지할 수 있다. SiN막(20)의 막 두께는 통상 50 ㎚ 정도이다.
다음, 하층 배선의 형성과 유사한 방법으로 상층 배선이 형성된다. (400 ㎚ 두께의) HSQ막(13), (100 ㎚ 두께의) 플라즈마 SiO2막(14), (400 nm 두께의) HSQ막(15) 및 (200 ㎚ 두께의) 플라즈마 SiO2막(16)이 순서대로 형성된다. 그 위에 소정 형상으로 패터닝된 포토레지스트(7)가 형성된다 (도 11의 (a)).
포토레지스트(7)를 마스크로서 사용하여 건식 에칭을 행한다. 이 때, HSQ막(13)과 SiN막(20) 간의 에칭율 차 때문에, SiN막(20)의 상부에서 에칭이 정지된다 (도 11의 (a)). 이어서, 산소 플라즈마에 의한 에싱 및 박리액에 의한 세정에 의해 포토레지스트(17)의 박리와 함께, 에칭으로 생성된 퇴적물이 제거된다. 그 다음, 트렌치 폭보다 더 넓은 구멍을 갖는 포토레지스트(17')가 형성되고, 상기 포토레지스트(17')를 마스크로 사용하여 다른 건식 에칭이 행해지므로써 단면이 부분적으로 T-형상인 트렌치가 형성된다 (도 11의 (b)). 다음, 포토레지스트(17')뿐 아니라 에칭에 의해 생성된 에칭 퇴적물도 산소 플라즈마 애싱 및 박리액에 의한 세정에 의해 제거된다. 다음, SiN막(20)이 건식 에칭에 의해 에칭되어 구리막(10)을 노출시킨다 (도 11의 (c)). 그 다음, 박리액에 의한 세정을 다시 행하여 건식 에칭에 의해 생성된 에칭 퇴적물 또는 SiN계 퇴적물을 제거한다.
(50 ㎚ 두께의) 장벽 금속막(18)과 (1000 ㎚ 두께의) 구리막이 순서대로 형성되어 상술한 바와 같이 형성된 트렌치부를 완전히 충전시키므로써 트렌치부가 상감된다. 다음, CMP에 의한 평탄화를 행하여, 도 12에서 도시된 바와 같은 다층 배선 구조가 형성된다.
상술한 종래의 기술에서, 에칭 정지막을 제공할 뿐아니라 구리 등의 확산을 억제할 목적으로 SiN막이 하층 배선에 걸쳐 형성된다. 그러나, 이 막에 의해 주어지는 다음의 악영향을 고려하면, 아직도 개선할 점이 많다.
일단, 동일한 배선층 상의 배선들 사이의 기생 용량은 프린지 효과(fringe effect) 때문에 상당히 커지게 된다. 도 14는 이러한 현상을 설명하기 위한 도면이다. 동일한 배선층의 인접한 배선(50 및 51)들 사이에 기생 용량(52)을 제공하여 SiO2막(54)이 절연막으로서 기능하고, 기생 용량(53)을 제공하여 SiN막(55)이 절연막으로서 기능하도록 한다. SiO2막의 유전율이 비교적 낮기 때문에, 기생 용량(52)의 효과는 비교적 작다. 그러나, SiN의 유전율은 SiO2의 유전율의 대략 2배이므로써 기생 용량(53)은 큰 용량을 갖는다. 간단히, 기생 용량(53)의 존재는 배선(50 및 51) 간에 크로스토크가 발생되기 쉽게 만든다.
두번째로, 하층 배선의 열화 및 스루홀의 오염 등의 문제들은 SiN막 제거 단계에서 발생하기 쉽다. SiN막은 절연막인 경우, 스루홀 내의 SiN막은 제거되어야만 한다. SiN막의 제거는 건식 에칭에 의해 행해지고, 이 경우 건식 에칭에 의해 생성된 SiN계 퇴적물 또한 제거되어야 한다. SiN계 퇴적물의 제거가 통상 레지스트 박리액을 이용하여 이루어질 수 있다 하더라도, 이 때 하부 배선의 열화가 야기되기 쉽다. 저비저항을 갖는 구리가 통상 배선 재료로서 사용되지만, 구리를 열화시키지 않고 SiN계 퇴적물을 제거할 수 있는 박리액는 아직 발견되지 않았다. 결과적으로, 구리면의 열화를 야기시키지 않고 상기 퇴적물을 제거하기란 어렵다.
또한, 제조 공정에서의 단계를 간략화하기 위해, SiO2막 및 SiN막이 같은 공정에서 동시에 건식 에칭되는 방법을 사용할 수 있다. 이 경우, SiN을 완전히 제거하기 위해 오버 에칭이 행해질 때 하부의 하층 배선 또한 에칭된다. 이는 하층 배선의 표면을 열화시키고 또한 에칭으로부터 생기는 에칭 퇴적물이 홀의 내벽에 달라붙는 다른 문제를 발생시킨다. 이 에칭 퇴적물은 하층 배선을 구성하는 금속 재료와 에칭 가스의 반응 생성물을 주성분으로 하여 통상의 세정에 의해서는 제거하기 곤란하다. 그러나, 이러한 종류의 에칭 퇴적물이 남아있다면, 층간 절연막 내에 누설 전류가 흐를 수 있고 상기 층간 절연막 하에 형성된 트랜지스터 등의 소자가 오동작할 수 있는 문제를 발생시킨다.
또한, SiN계 퇴적물 또는 에칭 퇴적물이 스루홀에 남아 있는 경우, 접촉 금속 저항이 극도로 커져 전류 흐름을 중단시킬 수 있다.
상술한 바와 같이, SiN막 설치 자체가 여러가지 문제들을 야기시킨다.
그러나, SiN 등의 에칭 정지막이 전혀 설치되지 않는다면, 스루홀 형성 시의 건식 에칭의 경우 뿐아니라 마스크 제거 공정에서 애싱 및 습식 처리의 경우에 하층 배선이 노출되므로써 표면이 현저하게 열화된다.
상기 문제를 감안하여, 본 발명의 목적은 프린지 효과에 의한 기생 용량이 생기지 않고 하층 배선의 열화 또는 스루홀의 오염이 발생하지 않는 고품질의 다층 배선 구조를 제공하는 데 있다.
본 발명의 일 양태에 따르면, 반도체 기판 상에 설치된 금속 배선, 및 상기 금속 배선의 상면과 접속하도록 형성된 비아 플러그(via plug)를 포함하고,
상기 금속 배선의 외주가 장벽 금속막으로 피복되는 반도체 장치를 제공한다.
상기 반도체 장치의 금속 배선의 외주는 장벽 금속막으로 피복되기 때문에,
제조 공정에서 금속 배선이 손상되는 경우는 거의 없으므로 우수한 특성을 보인다. 또한, 이러한 반도체 장치에서 플러그에 대한 스루홀이 금속 배선 상에 형성될 때 제거하기 어려운 에칭 퇴적물 생성을 효율적으로 방지할 수 있다.
이로써 층간 절연막 내에 흐를 수 있는 누설 전류 및 층간 절연막 아래에 형성된 트랜지스터와 같은 소자의 오동작과 같은 문제들을 해결한다. 또한, 에칭 퇴적물이 스루홀 내에 남아 있는 경우 생기는 접촉 금속 저항의 증가를 피할 수 있다.
여기서, 금속 배선의 외주는 도 1에 도시된 장벽 금속막으로 피복된다. 도면에서 도시된 바와 같이, 금속 배선(111)은 장벽 금속막(110)으로 피복된다. 본 발명에서 사용된 "금속 배선의 외주가 장벽 금속막으로 피복되는" 구조는 금속 배선의 모든 면에서의 구조를 언급하는 것으로 즉, 상면 및 하면 및 모든 측면들이 도면에서 도시된 바와 같이 장벽 금속막(110)으로 피복된다. 도 13에 도시된 바와 같은 종래의 배선 구조에서, 금속 배선(31)의 상면이 장벽 금속막(30)으로 피복되지 않고, 그 대신 SiN막 등으로 된 에칭막(32)이 형성된다. 이 때문에, 다층 배선 제조 공정 중에 금속 배선(31)의 손상 또는 그 상부에 형성된 스루홀의 오염이발생된다고 하는 문제가 생긴다. 이와 대조하여, 본 발명에서는 금속 배선의 상면이 장벽 금속막으로 피복되므로써 이러한 종류의 문제들이 제거될 수 있다. 또한, 배선의 외주를 장벽 금소막으로 피복하는 구조를 갖기 때문에, 구리와 같은 금속이 층간 절연막 내로 확산하는 것을 효율적으로 방지할 수 있다.
또한, 본 발명의 양태에 따르면, 반도체 기판 상에 다수의 배선층을 갖는 반도체 장치에서, 상기 배선층들 중 하나는 다양한 선폭을 갖는 다수의 금속 배선과 상기 다수의 금속 배선 중 상면과 접속하도록 형성된 다수의 비아 플러그를 포함하고, 상기 다수의 금속 배선의 외주가 장벽 금속막으로 피복되는 반도체 장치를 제공한다.
통상, 다층 배선 구조에서, 다양한 선폭을 갖는 다수의 금속 배선이 배선층 들 중 하나의 배선층 내에 형성된다 (도 16). 바람직하게는 이들 다수의 금속 배선 각각의 외주가 각각 장벽 금속막으로 피복되는 구조를 갖는다. 이러한 구성에 의해, 제조 공정 중에 금속 배선에 대한 손상을 효율적으로 피할 수 있고, 금속 배선 및 스루 플러그 둘다 우수한 특성을 가질 수 있다. 즉, 상술한 바와 같이, 다양한 선폭을 갖는 금속 배선의 외주를 각각의 장벽 금속막으로 피복함으로써 제조 공정 중에 금속 배선의 손상을 피할 수 있고 플러그에 대한 스루홀의 오염이 방지될 수 있다.
다양한 선폭을 갖는 다수의 금속 배선들의 외주가 각 장벽 금속막으로 각각 피복되는 배선층들 중 하나에 놓여 있는 구조는 종래의 상감 공정과는 다른 신규한 제조 공정에 의해서만 얻어질 수 있다. 본 발명에서, 상기 구조는 이하에서 설명된 리세스 형성 기술을 채용함으로써 얻어진다.
또한, 상기 반도체 장치에서, 다양한 선폭을 갖는 다수의 금속 배선들 모두 또는 그 중 대부분이 장벽 금속막으로 피복되는 것이 바람직하다 하더라도, 그 중 일부만이 장벽 금속막들로 피복되는 구조를 갖는 것이 가능하다.
또한, 본 발명의 양태에 따르면, 반도체 기판 상에 배치된 제1 층간 절연막의 소정 위치에 오목부를 형성하는 단계,
전면에 걸쳐 제1 장벽 금속막을 형성한 다음 상기 오목부를 실질적으로 완전히 충전시키도록 제1 도전막을 형성하는 단계,
상기 오목부를 충전시키는 상기 제1 도전막의 상부를 제거함과 함께 상기 오목부 이외의 영역에 형성된 상기 제1 도전막의 일부를 제거함으로써 리세스를 형성하는 단계,
상기 리세스를 충전시키도록 전면에 걸쳐 제2 장벽 금속막을 형성하는 단계,
상기 오목부 이외의 형역에 형성된 상기 제1 장벽 금속막의 일부와 상기 제2 금속막의 일부를 제거하는 단계,
상기 전면에 걸쳐 제2 층간 절연막을 형성하는 단계,
상기 제2 층간 절연막 내에 상기 제2 장벽 금속막에 도달하는 스루홀(through hole)을 형성하는 단계, 및
상기 스루홀을 충전시키도록 제2 도전막을 형성하는 단계
를 포함하는 반도체 장치 제조 방법을 제공한다.
상기 반도체 장치 제조 방법에서, 오목부를 충전시키는 제1 도전막의 상부를 제거함으로써 리세스가 형성되고 제2 장벽 금속막에 의해 리세스를 충전시킨 다음, 제1 장벽 금속막의 일부 및 제2 장벽 금속막의 일부가 제거된 오목부 이외의 영역에 형성된다. 이러한 공정들에 의해, 장벽 금속막으로 피복된 금속 배선의 외주가 적당하게 형성될 수 있다. 이러한 구조를 갖는 금속 배선이 형성된 다음, 그 상부에 스루홀과 상층 배선이 형성되므로써 제조 공정 중에 금속 배선이 손상되는 경우는 드물다. 따라서, 우수한 특성을 갖는 금속 배선이 얻어질 수 있다. 또한, 이러한 금속 배선 상에 형성된 스루홀이 제조 공정 중에 오염된 금속을 거의 수용하지 않으므로써 고품질을 달성한다.
본 발명에서, 금속 배선 외주가 장벽 금속막으로 피복되는 구조를 갖는 금속 배선의 형성 시 리세스 형성 수단을 사용한다. 즉, 오목부를 실질적으로 완전히 충전시키도록 제1 도전막을 형성한 다음, 제1 도전막의 상부를 제거함으로써 리세스가 형성되고 이 리세스의 일부에 제2 장벽 금속막이 형성되므로써 상기에서 언급한 구조가 형성된다. "리세스"라는 용어는 도 4의 (a)에 도시된 형상을 갖는 가라앉은 부분을 뜻하고 다른 영역들에 비해 한단계 낮은 구성을 갖는다. 이러한 리세스를 형성함으로써, 상기 구조는 오목부의 지형에 상관없이 일정해질 수 있다. 또한, 이 방법은 배선층들 중 하나에 배치된 다양한 선폭을 갖는 다수의 금속 배선의 각 외주를 각각의 장벽 금속막으로 동일한 공정에서 동시에 피복할 수 있도록 한다.
상술한 바와 같이, 본 발명에서, 오목부를 대체로 완전히 충전시키도록 제1 도전막을 형성한 다음 제1 도전막 부분을 제거함으로써 리세스가 형성된다. 이 때, 제1 도전막의 막 두께를 감소시킴으로써 리세스와 유사한 형상을 형성하는 것이 가능해진다. 도 15는 이러한 공정을 도시한다. 일단, 부분적으로 T-형상인 트렌치가 층간 절연막(40) 내에 형성된 다음, 장벽 금속막(41)과 도전막(42)이 형성되어 트렌치를 상감 형태로 충전시킨 다음 (도 15의 (a)), CMP를 행함으로써 리세스와 유사한 디싱부(dishing section)(43)가 형성된다 (도 15의 (b)). 그러나, 이 방법에서, 상감부 형태는 오목부의 원래 형상을 반영하기 쉽고 에지부가 상승한 디시 형상이 되기 쉽다. 디싱부는 리세스와는 기본적으로 다르며, 리세스와는 달리 상면이 장벽 금속막으로피복되지 않으므로써 결과적으로 본 발명의 효과가 얻어질 수 없다. 또한, 상술한 기술에 의하면, 동일한 배선층 내에 배치된 다양한 선폭을 갖는 다수의 오목부를 각각의 장벽막으로 동일한 공정에서 동시에 피복하기란 매우 어렵다. 이것은 각각의 금속막이 다양한 선폭을 갖는 다수의 오목부 내로 상감 형태로 새겨진다면, 리세스 또는 리세스와 유사한 형태의 트렌치 및 어느 것으로도 형성되지 않은 2 세트의 트렌치가 남게 된다 (도 17).
따라서, 장벽 금속으로 금속 배선의 상면을 피복하기 위한 리세스의 형성은 바람직하게는 일단 제1 도전막을 형성하여 오목부를 실질적으로 완전히 충전시킨 다음 제1 도전막의 상부를 제거하는 공정에서 행해진다.
상술한 바와 같이, 본 발명에서, 금속 배선의 외주가 장벽 금속으로 피복되기 때문에, 스루홀 형성 공정 중에 금속 배선이 손상되는 경우는 거의 없다. 또한, 금속 배선 상에 형성된 스루홀은 제조 공정 중에 금속이 오염되는 경우는 거의 없다. 결과적으로, 우수한 특성을 갖는 다층 배선 구조를 얻을 수 있다.
도 1은 본 발명에 따른 다층 배선 구조를 설명하는 개략도.
도 2는 본 발명의 반도체 장치 제조 방법의 공정을 도시하는 일련의 개략적인 단면도.
도 3은 본 발명의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 4는 본 발명의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 5는 본 발명의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 6은 본 발명의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 7은 본 발명의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 8은 종래의 반도체 장치 제조 방법의 공정을 도시하는 일련의 개략적인 단면도.
도 9는 종래의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 10은 종래의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 11은 종래의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 12는 종래의 반도체 장치 제조 방법의 다른 공정을 도시하는 일련의 개략적인 단면도.
도 13은 종래 기술의 다층 배선 구조를 도시하는 개략도.
도 14는 SiN막이 설치된 배선 구조와 연관된 문제를 설명하는 도면.
도 15는 리세스와 유사한 형상으로 형성하는 공정을 도시하는 일련의 개략적인 단면도.
도 16은 본 발명의 배선 구조를 도시하는 개략적인 단면도.
도 17은 종래의 배선 형성 공정을 설명하는 일련의 개략적인 단면도.
〈도면의 주요부분에 대한 부호의 설명〉
1 : 금속막
2, 4, 6 : 플라즈마 SiO2막
3, 5 : HSQ 막
7, 7' : 포토레지스트
8, 11 : 장벽 금속막
본 발명에서, 금속 배선 형성 공정은 단일 상감(single damascene) 공정 또는 이중 상감 공정일 수 있다. 따라서, 본 발명에서 금속 배선의 단면은 부분적으로는 직사각형 또는 T-형상일 수 있다. 도 16은 다른 공정을 사용함으로써 형성된 다양한 형상의 배선을 개략적으로 도시한 것이다. 배선(1)은 단일 상감 공정을 통해 단면이 직사각형으로 형성된다. 배선(2 및 3)은 이중 상감 공정을 통해 단면이 부분적으로 T 형상으로 형성된다.
본 발명의 반도체 장치에서, 금속 배선의 외주는 바람직하게는 단일 재료로 된 장벽 금속막으로 피복된다. 또한, 본 발명의 반도체 제조 방법에서, 바람직하게는 제1 장벽 금속막과 제2 장벽 금속막은 동일한 재료로 이루어진다. 이러한 구성을 취하므로써, 간단하고 실제적인 공정에 의해 웰-형상의 금속 배선이 형성될 수 있다. 이와 비교하여, 이중층 구조를 갖는 장벽 금속막이 금속 배선 아래 및 그 측면들에 형성되는 경우, 배선의 상면을 평탄화시키는 공정에서 단차형 갭이 발생하여 결과적으로 층간 절연막을 형성하는 다음의 공정에서 상감 등에서의 오류를 야기시키기 쉽다.
본 발명의 반도체 장치에서의 금속 배선 뿐아니라 본 발명의 반도체 장치 제조 방법에서의 제1 및 제2 도전막은 바람직하게는 낮은 비저항을 갖는 금속 재료로 이루어진다. 예를 들어, 바람직하게는 구리계 금속막, 은계 금속막 등을 사용한다. 여기에서 사용된 바와같이, 구리계 금속막은 구리 또는 구리 합금으로 된 막을 언급하는 것이고, 은계 금속막은 은 또는 은계 합금으로 된 막을 언급하는 것이다. 이러한 종류의 낮은 비저항 재료를 사용하면, 우수한 특성을 갖는 배선이 제조될 수 있지만, 한편으로 스루홀을 형성하는 공정에서 손상을 받기 쉽다. 이에 대해, 본 발명에서는 스루홀 형성 공정 중에 손상 문제를 제거할 수 있기 때문에, 상기 재료들의 우수한 특성을 충분히 잘 활용할 수 있다. 또한, 배선이 구리로 형성된다면, 구리막은 전기 도금법, CVD 방법, 스퍼터링법 등에 의해 성장될 수 있다.
본 발명의 장벽 금속막은 스루홀 내에 상감 형태로 새겨진 금속이 확산되는 것을 방지하는 기능을 갖는 막이다. 예를 들어, 상기 막으로서 Ti, TiN, TiSiN, W, WN, WSiN, Ta, TaN, TaSiN 등을 사용할 수 있다. 이들 중에서 Ta, TaN, TaSiN을 사용하는 것이 바람직한 데, 이들이 CMP 등에 대해 높은 연마 속도를 갖기 때문에 이들 내에 리세스를 적절하고 용이하게 형성할 수 있기 때문이다.
본 발명에 따른 반도체 장치의 제조 방법에서, 제1 장벽 금속막과 제2 장벽 금속막은 동일한 재료 또는 다른 재료일 수 있다. 상기한 이유로 제1 장벽 금속의 재료로서 Ta, TaN, TaSiN이 바람직하다.
본 발명에 따른 반도체 장치의 제조 방법에서, 스루홀은 예를 들어 건식 에칭에 의해 형성된다. 스루홀이 건식 에칭에 의해 형성되면, 종래 기술에서 하부 배선층이 노출되기 때문에 세정이 어려운 에칭 퇴적물이 건식 에칭에 의해 생성되어 스루홀의 내벽에 접착되는 문제가 생기게 된다. 이와 대조하여, 본 발명에서, 배선층의 상면이 장벽 금속막으로 피복되므로서 상술한 문제들이 발생되지 않을 수 있다.
본 발명에 따른 반도체 장치의 제조 방법에서, 오목부 이외의 영역에 형성된 제1 도전막의 일부를 제거하는 것 뿐아니라 리세스의 형성도 바람직하게는 CMP에 의해 행해진다. 구리 등을 도전막 재료로서 사용하면, CMP를 활용함으로써 양호한 평탄화를 행할 수 있다. 또한, 조건들을 적합하게 선택함으로써 리세스가 적합하게 형성될 수 있다.
본 발명의 리세스 형성에서, 바람직하게는 도전막 대 장벽막의 에칭 선택비를 높게 하여 장벽 금속막이 좀 더 용이하게 연마되는 조건을 제공한다. 이러한 조건을 달성하기 위한 한가지 방법은 장벽 금속막의 재료를 적합하게 선택하는 데 있다. 본 발명에서와 같은 상감형 도전막에서, 전형적으로 낮은 비저항을 갖는 구리를 사용한다. 이 경우, 상기에서 언급한 Ta계 장벽 금속막을 사용한다면, 구리막 또는 도전막은 좀 더 선택적으로 연마되기 쉽고 리세스도 좀 더 용이하게 행해진다.
또한 상기 조건을 달성하기 위한 다른 방법들로서, 연마 용액의 조성비를 다르게 하거나, 연마 압력 조정 등을 들 수 있다. 만약 연마 용액의 조성비, 연마 압력 등이 장벽 금소막의 재료에 따라 적합하게 제어된다면, 에칭 선택비가 상승할 수 있고 리세스가 적합하게 형성될 수 있다.
제1 실시예
도2 내지 6을 참조하여 본 예를 설명한다. 본 예에서, 하층 배선과 상층 배선은 구리 상감 배선 구조를 갖는다. 간단히, 본 예는 소위 이중 상감 공정을 사용한 예이다.
[하층 배선 형성]
일단, 하층 배선을 다음과 같이 제조한다.
금속막(1)이 반도체 기판 (도면에 도시안됨) 상에 형성된 다음, 그 위에 (100 ㎚ 두께의) 플라즈마 SiO2막(2), (400 nm 두께의) HSQ 막(3), (100 ㎚ 두께의) 플라즈마 SiO2막(4), (400 nm 두께의) HSQ 막(5) 및 (100 ㎚ 두께의) 플라즈마 SiO2막(6)이 순서대로 형성된다 (도 2의 (a)). 그 위에 소정 형상으로 패터닝된 포토레지스트(7)가 형성된다 (도 2의 (b)). 포토레지스트를 마스크로서 사용하여 건식 에칭을 행하여 금속막(1)에 이르는 트렌치를 형성하게 된다 (도 2의 (c)). 이 다음, 산소 플라즈마에 의한 애싱 및 아민 화합물을 함유하는 박리액에 의한 세정에 의해 포토레지스트(7)의 박리 처리가 행해진다. 다음, 이러한 트렌치의 폭보다 넓은 폭의 구멍을 갖는 포토레지스트(7')가 형성되고 (도 2의 (d)), 포토레지스트(7')를 마스크로 사용한 다른 건식 에칭을 행한다. 이 때, 플라즈마 SiO2막(4)의 상부에서 에칭을 정지시키도록 HSQ막 대 플라즈마 SiO2막의 에칭비를 높게 만드는 에칭 가스를 사용하는 것이 바람직하다. 본 예에서, C4F8, Ar 및 O2를 함유하는 혼합 가스를 사용한다. 이제, 단면이 부분적으로 T-형상인 트렌치가 형성된다 (도 3의 (a)).
포토레지스트(7')를 제거한 다음 (도 3의 (b)), TaN으로 된 (50 ㎚ 두께의) 장벽 금속막(8)이 스퍼터링법에 의해 전면에 걸쳐 퇴적된다 (도 3의 (c)). 또한, 그 위에, 구리 전기도금을 행할 목적의 시드막 (도면에 도시안됨)이 스퍼터링법에 의해 퇴적된 다음, (1000 ㎚ 두께의) 구리막(10)이 전기도금법에 의해 형성되어 트렌치부를 완전히 충전시킨다 (도 3의 (d)). 다음, 트렌치부 이외의 영역에 형성된 구리막(10)의 일부와 함께, 트렌치부를 충전하는 구리막(10)의 상부를 CMP에 의해 제거하므로써, 리세스(25)가 형성된다 (도 4의 (a)). 리세스의 깊이는 40 ㎚ 정도로 설정된다.
다음, 스퍼터링법을 사용하여, TaN으로 된 (50 ㎚ 두께의) 장벽 금속(11)이 전면에 걸쳐 퇴적된다 (도 4의 (b)). 다음, 트랜치부 이외의 영역에 형성된 장벽 금속막(11)의 일부 및 장벽 금속막(8)의 일부를 CMP에 의해 제거하므로써, 하층 배선이 형성된다 (도 4의 (c)).
[상층 배선의 형성]
다음, 하층 배선의 형성에서와 유사한 방법으로 상층 배선이 형성된다. 일단, (100 ㎚ 두께의) 플라즈마 SiO2막(12), (400 nm 두께의) HSQ 막(13), (100 ㎚ 두께의) 플라즈마 SiO2막(14), (400 nm 두께의) HSQ 막(15) 및 (100 ㎚ 두께의) 플라즈마 SiO2막(16)이 순서대로 형성된다 (도 5의 (a)). 그 위에 소정 형상으로 패터닝된 포토레지스트(17)가 형성된다 (도 5의 (b)). 포토레지스트를 마스크로서 사용하여 건식 에칭을 행하여 금속막(1)에 이르는 트렌치를 형성하게 된다 (도 6의 (a)).
산소 플라즈마에 의한 애싱 및 박리액에 의한 세정에 의해 포토레지스트(17)의 박리 처리를 행한 다음, 상기 트렌치의 폭보다 넓은 구멍을 갖는 포토레지스트(17')를 형성한 다음 (도 6의 (b)), 포토레지스트(17')를 마스크로서 사용하여 다른 건식 에칭을 행하므로써, 단면이 부분적으로 T-형상인 트렌치가 형성된다. 그 다음, TaN으로 된 (두께 50 ㎚의) 장벽 금속막(18)과 (두께 1000 ㎚의) 구리막(19)이 순서대로 형성되어 트렌치부를 완전히 충전시킨다. CMP에 의한 평탄화 및 리세스 형성에 이어, TaN으로 된 (50 ㎚ 두께의) 장벽 금속막(22)이 전면에 걸쳐 퇴적된 다음 다시 CMP를 행함으로써, 도 7에 도시된 바와 같은 다층 배선 구조가 형성된다. 도 1은 이러한 다층 배선 구조의 개략적인 사시도이다. 도면에서 명백한 바와 같이, 금속 배선(111)의 외주는 장벽 금속막(110)으로 피복된다.
상술한 바와 같이 제조된 다층 배선 구조는 전류 누설, 스루홀의 저항 또는 기생 용량의 증가와 같은 어떠한 문제도 갖지 않고 저저항의 우수한 특성을 나타낸다.
또한, 본 예가 이중 상감 공정을 포함하는 다층 배선 제조 방법을 예로서 사용하여 설명하였지만, 단일 상감 공정과 같은 다른 공정에도 적용될 수 있음을 주지하기 바란다.
Claims (14)
- 반도체 장치에 있어서,반도체 기판 상에 설치된 금속 배선(metal interconnection), 및상기 금속 배선의 상면과 접속하도록 형성된 비아 플러그(via plug)를 포함하고,상기 금속 배선의 외주가 장벽 금속막(barrier metal film)으로 피복되는 반도체 장치.
- 반도체 기판 상에 다수의 배선층을 갖는 반도체 장치에 있어서,상기 배선층들 중 하나는 다양한 선폭을 갖는 다수의 금속 배선과, 상기 다수의 금속 배선의 상면과 접속하도록 형성된 다수의 비아 플러그를 포함하고,상기 다수의 금속 배선의 외주가 장벽 금속막으로 피복되는 반도체 장치.
- 제1항에 있어서, 상기 금속 배선의 외주가 단일 재료로 된 장벽 금속막으로피복되는 반도체 장치.
- 제1항에 있어서, 상기 금속 배선은 구리계 금속으로 구성되는 반도체 장치.
- 제1항에 있어서, 상기 장벽 금속막은 Ta, TaN 또는 TaSiN으로 구성되는 반도체 장치.
- 제2항에 있어서, 상기 금속 배선의 외주는 단일 재료로 된 장벽 금속막으로 피복되는 반도체 장치.
- 제2항에 있어서, 상기 금속 배선은 구리계 금속으로 구성되는 반도체 장치.
- 제2항에 있어서, 상기 장벽 금속막은 Ta, TaN 또는 TaSiN으로 구성되는 반도체 장치.
- 반도체 장치 제조 방법에 있어서,반도체 기판 상에 배치된 제1 층간 절연막의 소정 위치에 오목부(caved-in section)를 형성하는 단계,전면에 걸쳐 제1 장벽 금속막을 형성한 다음 상기 오목부를 실질적으로 완전히 충전시키도록 제1 도전막을 형성하는 단계,상기 오목부를 충전시키는 상기 제1 도전막의 상부를 제거함과 함께 상기 오목부 이외의 영역에 형성된 상기 제1 도전막의 일부를 제거함으로써 리세스를 형성하는 단계,상기 리세스를 충전시키도록 전면에 걸쳐 제2 장벽 금속막을 형성하는 단계,상기 오목부 이외의 형역에 형성된 상기 제1 장벽 금속막과 상기 제2 금속막의 일부를 제거하는 단계,전면에 걸쳐 제2 층간 절연막을 형성하는 단계,상기 제2 층간 절연막 내에 상기 제2 장벽 금속막에 도달하는 스루홀(through hole)을 형성하는 단계, 및상기 스루홀을 충전시키도록 제2 도전막을 형성하는 단계를 포함하는 반도체 장치 제조 방법.
- 제9항에 있어서, 상기 스루홀은 건식 에칭에 의해 형성되는 반도체 장치 제조 방법.
- 제9항에 있어서, 상기 제1 장벽 금속막과 상기 제2 장벽 금속막은 동일한 재료로 이루어진 반도체 장치 제조 방법.
- 제9항에 있어서, 상기 제1 도전막은 구리계 금속으로 구성되는 반도체 장치 제조 방법.
- 제9항에 있어서, 상기 제1 장벽 금속막은 Ta, TaN 또는 TaSiN으로 구성되는 반도체 장치 제조 방법.
- 제9항에 있어서, 상기 오목부 이외의 영역에 형성된 상기 제1 도전막의 일부의 제거와 상기 리세스의 형성은 화학적 기계적 연마(chemical mechanical polishing)에 의해 행해지는 반도체 장치 제조 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1998-371329 | 1998-12-25 | ||
JP37132998A JP3708732B2 (ja) | 1998-12-25 | 1998-12-25 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000048394A true KR20000048394A (ko) | 2000-07-25 |
KR100346004B1 KR100346004B1 (ko) | 2002-07-26 |
Family
ID=18498521
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990061667A KR100346004B1 (ko) | 1998-12-25 | 1999-12-24 | 반도체 장치 및 그 제조 방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US6589863B1 (ko) |
JP (1) | JP3708732B2 (ko) |
KR (1) | KR100346004B1 (ko) |
Families Citing this family (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6429120B1 (en) | 2000-01-18 | 2002-08-06 | Micron Technology, Inc. | Methods and apparatus for making integrated-circuit wiring from copper, silver, gold, and other metals |
JP3708732B2 (ja) * | 1998-12-25 | 2005-10-19 | Necエレクトロニクス株式会社 | 半導体装置の製造方法 |
US7262130B1 (en) * | 2000-01-18 | 2007-08-28 | Micron Technology, Inc. | Methods for making integrated-circuit wiring from copper, silver, gold, and other metals |
US6420262B1 (en) | 2000-01-18 | 2002-07-16 | Micron Technology, Inc. | Structures and methods to enhance copper metallization |
US6376370B1 (en) * | 2000-01-18 | 2002-04-23 | Micron Technology, Inc. | Process for providing seed layers for using aluminum, copper, gold and silver metallurgy process for providing seed layers for using aluminum, copper, gold and silver metallurgy |
US6426289B1 (en) * | 2000-03-24 | 2002-07-30 | Micron Technology, Inc. | Method of fabricating a barrier layer associated with a conductor layer in damascene structures |
US6373087B1 (en) * | 2000-08-31 | 2002-04-16 | Agere Systems Guardian Corp. | Methods of fabricating a metal-oxide-metal capacitor and associated apparatuses |
TWI227043B (en) | 2000-09-01 | 2005-01-21 | Koninkl Philips Electronics Nv | Method of manufacturing a semiconductor device |
KR100366635B1 (ko) * | 2000-11-01 | 2003-01-09 | 삼성전자 주식회사 | 반도체 소자의 금속 배선 및 그 제조방법 |
WO2002080262A1 (en) * | 2001-03-30 | 2002-10-10 | The Penn State Research Foundation | Lateral nanostructures by vertical processing |
US20040121583A1 (en) * | 2002-12-19 | 2004-06-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming capping barrier layer over copper feature |
JP3891299B2 (ja) * | 2003-05-06 | 2007-03-14 | セイコーエプソン株式会社 | 半導体装置の製造方法、半導体装置、半導体デバイス、電子機器 |
JP4041785B2 (ja) * | 2003-09-26 | 2008-01-30 | 松下電器産業株式会社 | 半導体装置の製造方法 |
KR100701375B1 (ko) * | 2004-07-08 | 2007-03-28 | 동부일렉트로닉스 주식회사 | 반도체 소자의 금속 배선 제조 방법 |
US7790617B2 (en) * | 2005-11-12 | 2010-09-07 | Chartered Semiconductor Manufacturing, Ltd. | Formation of metal silicide layer over copper interconnect for reliability enhancement |
KR100881620B1 (ko) * | 2007-01-29 | 2009-02-04 | 삼성전자주식회사 | 반도체 장치 및 그 형성 방법 |
US8030733B1 (en) | 2007-05-22 | 2011-10-04 | National Semiconductor Corporation | Copper-compatible fuse target |
US7964934B1 (en) | 2007-05-22 | 2011-06-21 | National Semiconductor Corporation | Fuse target and method of forming the fuse target in a copper process flow |
JP4745370B2 (ja) * | 2008-06-11 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US7709956B2 (en) * | 2008-09-15 | 2010-05-04 | National Semiconductor Corporation | Copper-topped interconnect structure that has thin and thick copper traces and method of forming the copper-topped interconnect structure |
JP4819188B2 (ja) * | 2011-02-02 | 2011-11-24 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US8580690B2 (en) | 2011-04-06 | 2013-11-12 | Nanya Technology Corp. | Process of planarizing a wafer with a large step height and/or surface area features |
JP5830400B2 (ja) | 2012-02-02 | 2015-12-09 | ルネサスエレクトロニクス株式会社 | 半導体装置、および半導体装置の製造方法 |
US20180269222A1 (en) * | 2017-03-17 | 2018-09-20 | Macronix International Co., Ltd. | 3d memory device with layered conductors |
US10388664B2 (en) | 2017-03-17 | 2019-08-20 | Macronix International Co., Ltd. | Integrated circuit device with layered trench conductors |
US10727111B2 (en) * | 2017-07-18 | 2020-07-28 | Taiwan Semiconductor Manufaturing Co., Ltd. | Interconnect structure |
US11121075B2 (en) * | 2018-03-23 | 2021-09-14 | Qualcomm Incorporated | Hybrid metallization interconnects for power distribution and signaling |
CN110459669B (zh) * | 2019-09-02 | 2023-06-27 | 安阳师范学院 | 一种准一维纳米结构热电材料、器件及其制备方法 |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA1120611A (en) * | 1978-12-29 | 1982-03-23 | Hormazdyar M. Dalal | Forming interconnections for multilevel interconnection metallurgy systems |
US5187119A (en) * | 1991-02-11 | 1993-02-16 | The Boeing Company | Multichip module and integrated circuit substrates having planarized patterned surfaces |
JPH05198525A (ja) | 1992-01-21 | 1993-08-06 | Sony Corp | 配線構造及び配線の形成方法 |
JPH05243222A (ja) | 1992-02-27 | 1993-09-21 | Nec Corp | 半導体装置の製造方法 |
JPH05259111A (ja) | 1992-03-16 | 1993-10-08 | Sony Corp | 半導体装置におけるメタルプラグの形成方法 |
JPH05267475A (ja) | 1992-03-18 | 1993-10-15 | Yamaha Corp | 配線形成法 |
JPH0629409A (ja) | 1992-07-10 | 1994-02-04 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
JPH0645453A (ja) | 1992-07-22 | 1994-02-18 | Nec Corp | 半導体装置の製造方法 |
CA2082771C (en) * | 1992-11-12 | 1998-02-10 | Vu Quoc Ho | Method for forming interconnect structures for integrated circuits |
JP3326698B2 (ja) * | 1993-03-19 | 2002-09-24 | 富士通株式会社 | 集積回路装置の製造方法 |
US5380546A (en) * | 1993-06-09 | 1995-01-10 | Microelectronics And Computer Technology Corporation | Multilevel metallization process for electronic components |
JP2994934B2 (ja) * | 1993-12-22 | 1999-12-27 | シャープ株式会社 | 配線の形成方法 |
JPH08222568A (ja) * | 1995-02-10 | 1996-08-30 | Ulvac Japan Ltd | 銅配線製造方法、半導体装置、及び銅配線製造装置 |
JPH08264538A (ja) * | 1995-03-28 | 1996-10-11 | Sumitomo Metal Ind Ltd | 配線の形成方法 |
JP3391933B2 (ja) | 1995-04-27 | 2003-03-31 | 沖電気工業株式会社 | 半導体素子とその製造方法 |
US5744376A (en) * | 1996-04-08 | 1998-04-28 | Chartered Semiconductor Manufacturing Pte, Ltd | Method of manufacturing copper interconnect with top barrier layer |
JP3304754B2 (ja) * | 1996-04-11 | 2002-07-22 | 三菱電機株式会社 | 集積回路の多段埋め込み配線構造 |
KR100215846B1 (ko) * | 1996-05-16 | 1999-08-16 | 구본준 | 반도체장치의 배선형성방법 |
JPH09326433A (ja) * | 1996-06-07 | 1997-12-16 | Toshiba Corp | 半導体装置の製造方法 |
JPH1092924A (ja) * | 1996-09-18 | 1998-04-10 | Toshiba Corp | 半導体装置及びその製造方法 |
KR100219508B1 (ko) | 1996-12-30 | 1999-09-01 | 윤종용 | 반도체장치의 금속배선층 형성방법 |
JP3228181B2 (ja) * | 1997-05-12 | 2001-11-12 | ヤマハ株式会社 | 平坦配線形成法 |
US6130161A (en) * | 1997-05-30 | 2000-10-10 | International Business Machines Corporation | Method of forming copper interconnections with enhanced electromigration resistance and reduced defect sensitivity |
US6100184A (en) * | 1997-08-20 | 2000-08-08 | Sematech, Inc. | Method of making a dual damascene interconnect structure using low dielectric constant material for an inter-level dielectric layer |
TW356583B (en) * | 1997-12-19 | 1999-04-21 | United Microelectronics Corp | Barrier layer forming method |
US6197688B1 (en) * | 1998-02-12 | 2001-03-06 | Motorola Inc. | Interconnect structure in a semiconductor device and method of formation |
US6372633B1 (en) * | 1998-07-08 | 2002-04-16 | Applied Materials, Inc. | Method and apparatus for forming metal interconnects |
US6117769A (en) * | 1998-08-11 | 2000-09-12 | Advanced Micro Devices, Inc. | Pad structure for copper interconnection and its formation |
JP3137087B2 (ja) | 1998-08-31 | 2001-02-19 | 日本電気株式会社 | 半導体装置の製造方法 |
JP2000174123A (ja) | 1998-12-09 | 2000-06-23 | Nec Corp | 半導体装置及びその製造方法 |
JP3708732B2 (ja) * | 1998-12-25 | 2005-10-19 | Necエレクトロニクス株式会社 | 半導体装置の製造方法 |
US6348709B1 (en) | 1999-03-15 | 2002-02-19 | Micron Technology, Inc. | Electrical contact for high dielectric constant capacitors and method for fabricating the same |
US6395607B1 (en) | 1999-06-09 | 2002-05-28 | Alliedsignal Inc. | Integrated circuit fabrication method for self-aligned copper diffusion barrier |
US6191025B1 (en) * | 1999-07-08 | 2001-02-20 | Taiwan Semiconductor Manufacturing Company | Method of fabricating a damascene structure for copper medullization |
US6130157A (en) * | 1999-07-16 | 2000-10-10 | Taiwan Semiconductor Manufacturing Company | Method to form an encapsulation layer over copper interconnects |
US6342733B1 (en) * | 1999-07-27 | 2002-01-29 | International Business Machines Corporation | Reduced electromigration and stressed induced migration of Cu wires by surface coating |
US6495452B1 (en) | 1999-08-18 | 2002-12-17 | Taiwan Semiconductor Manufacturing Company | Method to reduce capacitance for copper interconnect structures |
US6191029B1 (en) * | 1999-09-09 | 2001-02-20 | United Silicon Incorporated | Damascene process |
US6090696A (en) | 1999-10-20 | 2000-07-18 | Taiwan Semicondutor Manufacturing Company | Method to improve the adhesion of a molding compound to a semiconductor chip comprised with copper damascene structures |
US6114243A (en) * | 1999-11-15 | 2000-09-05 | Chartered Semiconductor Manufacturing Ltd | Method to avoid copper contamination on the sidewall of a via or a dual damascene structure |
US6274499B1 (en) | 1999-11-19 | 2001-08-14 | Chartered Semiconductor Manufacturing Ltd. | Method to avoid copper contamination during copper etching and CMP |
-
1998
- 1998-12-25 JP JP37132998A patent/JP3708732B2/ja not_active Expired - Lifetime
-
1999
- 1999-12-23 US US09/471,760 patent/US6589863B1/en not_active Expired - Lifetime
- 1999-12-24 KR KR1019990061667A patent/KR100346004B1/ko not_active IP Right Cessation
-
2003
- 2003-05-16 US US10/438,887 patent/US7045898B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US20030205810A1 (en) | 2003-11-06 |
US7045898B2 (en) | 2006-05-16 |
US6589863B1 (en) | 2003-07-08 |
JP2000195864A (ja) | 2000-07-14 |
JP3708732B2 (ja) | 2005-10-19 |
KR100346004B1 (ko) | 2002-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100346004B1 (ko) | 반도체 장치 및 그 제조 방법 | |
JP3887282B2 (ja) | 金属−絶縁体−金属キャパシタ及びダマシン配線構造を有する半導体素子の製造方法 | |
JP3778487B2 (ja) | 金属キャパシタの形成方法 | |
KR20030048869A (ko) | 반도체 장치 및 그 형성방법 | |
KR20050015190A (ko) | 보이드 발생이 방지되는 금속배선구조 및 금속배선방법 | |
US6303498B1 (en) | Method for preventing seed layer oxidation for high aspect gap fill | |
KR100653997B1 (ko) | 낮은 저항을 갖는 반도체소자의 금속배선 및 그 제조 방법 | |
JP2003179136A (ja) | デュアルダマシン半導体製造のためのマスク層及び相互接続構造 | |
US6583054B2 (en) | Method for forming conductive line in semiconductor device | |
JP2001176965A (ja) | 半導体装置及びその製造方法 | |
JPH09162281A (ja) | 平坦化多層配線およびその製造方法 | |
US6927160B1 (en) | Fabrication of copper-containing region such as electrical interconnect | |
JP2001053151A (ja) | 半導体集積回路装置およびその製造方法 | |
US7112537B2 (en) | Method of fabricating interconnection structure of semiconductor device | |
KR20010009036A (ko) | 반도체장치의 배선 및 그 연결부 형성방법 | |
US6841471B2 (en) | Fabrication method of semiconductor device | |
US20010048162A1 (en) | Semiconductor device having a structure of a multilayer interconnection unit and manufacturing method thereof | |
KR100571696B1 (ko) | 반도체 소자의 제조 방법 | |
US7381638B1 (en) | Fabrication technique using sputter etch and vacuum transfer | |
KR100955838B1 (ko) | 반도체 소자 및 그 배선 제조 방법 | |
KR100349696B1 (ko) | 화학적 팽창 공정을 이용한 반도체 소자의 금속배선 형성을 위한 대머신 구조 형성방법 | |
KR100379530B1 (ko) | 반도체 소자의 듀얼 다마신 형성방법 | |
KR20000056852A (ko) | 집적회로 내의 금속 상호연결 구조의 제조 방법 | |
KR100456419B1 (ko) | 반도체 소자의 제조방법 | |
JP2003086670A (ja) | 半導体装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |