JPWO2015115237A1 - 透明電極付き基板およびその製造方法 - Google Patents

透明電極付き基板およびその製造方法 Download PDF

Info

Publication number
JPWO2015115237A1
JPWO2015115237A1 JP2015559875A JP2015559875A JPWO2015115237A1 JP WO2015115237 A1 JPWO2015115237 A1 JP WO2015115237A1 JP 2015559875 A JP2015559875 A JP 2015559875A JP 2015559875 A JP2015559875 A JP 2015559875A JP WO2015115237 A1 JPWO2015115237 A1 JP WO2015115237A1
Authority
JP
Japan
Prior art keywords
transparent electrode
thin film
substrate
electrode thin
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015559875A
Other languages
English (en)
Other versions
JP6419091B2 (ja
Inventor
崇 口山
崇 口山
弘毅 早川
弘毅 早川
拓明 上田
拓明 上田
裕二 元原
裕二 元原
山本 憲治
憲治 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kaneka Corp
Original Assignee
Kaneka Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kaneka Corp filed Critical Kaneka Corp
Publication of JPWO2015115237A1 publication Critical patent/JPWO2015115237A1/ja
Application granted granted Critical
Publication of JP6419091B2 publication Critical patent/JP6419091B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/02Pretreatment of the material to be coated
    • C23C14/024Deposition of sublayers, e.g. to promote adhesion of the coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/083Oxides of refractory metals or yttrium
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/086Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/35Sputtering by application of a magnetic field, e.g. magnetron sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/58After-treatment
    • C23C14/5806Thermal treatment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022408Electrodes for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/022425Electrodes for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022466Electrodes made of transparent conductive layers, e.g. TCO, ITO layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022466Electrodes made of transparent conductive layers, e.g. TCO, ITO layers
    • H01L31/022483Electrodes made of transparent conductive layers, e.g. TCO, ITO layers composed of zinc oxide [ZnO]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/036Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes
    • H01L31/0392Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including thin films deposited on metallic or insulating substrates ; characterised by specific substrate materials or substrate features or by the presence of intermediate layers, e.g. barrier layers, on the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/42Transparent materials
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04103Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Thermal Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Human Computer Interaction (AREA)
  • Sustainable Energy (AREA)
  • Sustainable Development (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Insulated Conductors (AREA)
  • Manufacturing Of Electric Cables (AREA)
  • Physical Vapour Deposition (AREA)
  • Laminated Bodies (AREA)
  • Photovoltaic Devices (AREA)

Abstract

本発明は、熱処理時の結晶化促進および常温環境下での結晶化抑制を同時に達成可能な透明電極付き基板を提供する。透明電極付き基板は、フィルム基板(100)上に、透明導電性酸化物からなる透明電極薄膜(300)が形成されている。上記フィルム基板(100)と上記透明電極薄膜(300)との間には、金属酸化物を主成分として含有する下地層(200)が形成されている。上記下地層(200)と上記透明電極薄膜(300)とは接している。上記透明電極薄膜(300)は非晶質であり、上記下地層(200)は誘電体かつ結晶質である。

Description

本発明は、フィルム基板上に透明電極薄膜が形成された透明電極付き基板およびその製造方法に関する。
タッチパネルやディスプレイ等の表示デバイス、LED等の発光デバイス、太陽電池等の受光デバイスに用いられる透明電極付き基板では、シート抵抗として表される電気特性の制御が重要である。特に、透明電極薄膜を熱処理し、結晶化促進によって透明電極薄膜を低抵抗化する技術は重要であり、従来の研究開発は結晶化促進を追及し、低抵抗化を達成するものが大勢であった。
一般的な透明電極付き基板の構造としては、フィルム等の軟質基板上に透明電極薄膜が形成されたものが知られており、フィルムと透明電極薄膜との間に下地層が形成されたものも知られている。例えば、特許文献1には酸化セリウムを下地層として形成することにより、透明電極薄膜を低抵抗化する技術が記載されている。特許文献2には透明電極薄膜を多層構造とすることにより、結晶化を促進する技術が記載されている。特許文献3には、基板上に誘電性層と導電性層とを積層させることで、電気特性や物理的消耗に耐えられるようにした技術が記載されている。
特許文献4には、高温での加熱を必要とせず、室温あるいは低温加熱による結晶化が可能な透明導電フィルムの製造方法が開示されている。
特開平7−178863号公報 特開2012−114070号公報 特表平3−504900号公報 国際公開第2013/111681号
特許文献4には、透明電極付き基板を常温環境下で長期間保管した場合に電気特性が変化する場合があることが記載されている。これは、非晶質な透明電極薄膜が常温環境下において熱力学的に安定な結晶質に転移し、電気特性が変化する現象である。このような常温環境下での結晶化が生じると、透明電極薄膜に内部応力が生じ、その後のデバイス作製プロセスにおいて、基板からの剥離や変形を引き起こす可能性がある。特に、基板がフィルムやプラスチック等の軟質の材料の場合には上記の問題が生じやすい。上記の「熱処理時の結晶化促進」と「常温環境下での結晶化抑制」は、相反する物性であるものの、より高性能な製品ではこれらの特性が同時に要求される場合がある。
本発明は、上記課題に鑑み、熱処理時の結晶化促進および常温環境下での結晶化抑制を同時に達成可能な透明電極付き基板を提供するものである。
本発明者らが鋭意検討した結果、フィルム基板上に特定の下地層を形成した後に非晶質の透明電極薄膜を形成することで上記2つの物性を同時に解決できることを見出し、本発明に至った。
すなわち、本発明は、フィルム基板上に透明電極薄膜が形成された透明電極付き基板に関する。上記下地層と上記透明電極薄膜とは接している。上記透明電極薄膜は非晶質であり、上記下地層は誘電体かつ結晶質である。上記フィルム基板と上記透明電極薄膜との間には、酸化インジウム、酸化亜鉛または酸化イットリウム等の金属酸化物を主成分として含有する下地層が形成されていることが好ましい。
透明電極薄膜の結晶化を阻害する成分が基材から拡散するのを抑制する点や、透明電極薄膜を形成する際の表面自由エネルギーを制御する点から、上記下地層の膜厚が2〜15nmであることが好ましい。
上記透明電極薄膜は、酸化インジウムを主成分として含有することが好ましい。また、低抵抗および高透明性の観点から、上記透明電極薄膜の膜厚が15〜30nmであることが好ましい。
より好ましい態様としては、上記透明電極薄膜は低抵抗粒子を有しており、原子間力顕微鏡を用いた電流像測定により求められる上記低抵抗粒子の径が、上記透明電極薄膜の膜内部、好ましくは中央部分で最大値を示すことである。
本発明は、上記透明電極付き基板の製造方法に関する。上記下地層および上記透明電極薄膜は、いずれも酸素ガスを用いてマグネトロンスパッタリング法で製膜され、かつ、上記下地層の製膜時にチャンバー内に導入する酸素量は、上記透明電極薄膜の製膜時にチャンバー内に導入する酸素量の3倍以上である。
本発明によれば、下地層の材料および構造を制御することで、透明電極薄膜の結晶性および電気特性を制御することができる。その結果、熱処理時の結晶化の促進だけでなく、常温環境下での結晶化の抑制が可能となり、品質が安定した透明電極付き基板を提供することができる。
本発明の透明電極付き基板の一例(実施例A1)を示す模式的断面図である。 本発明の透明電極付き基板の一例(実施例A5)を示す模式的断面図である。 本発明の透明電極付き基板の一例(実施例A4)を示す模式的断面図である。 実施例A2における透明電極薄膜の膜厚方向の(電流像から算出された)低抵抗粒子の平均粒径である。 実施例A2における膜厚方向の原子間力顕微鏡像(形状像・電流像)である。 実施例A1における膜厚方向の原子間力顕微鏡像(形状像・電流像)である。 実施例A1における透明電極付き基板の断面TEM画像である。 比較例1における透明電極付き基板の断面TEM画像である。
以下、本発明の好ましい実施の形態について図面を参照しつつ説明する。なお、厚さ等の寸法関係は、図面の明瞭化および簡略化のため適宜変更されており、実際の寸法関係を表していない。また、各図において同一の参照符号は同一の技術事項を意味する。
[透明電極付き基板]
図1は、フィルム基板(以下、透明フィルム基材ともいう)100上に下地層200が形成され、下地層200上に透明電極薄膜300が形成された透明電極付き基板を示している。下地層200と透明電極薄膜300とは接している。図2に示すように、透明電極薄膜300は、層301,302のような複数層の構成でもよい。図3に示すように、透明フィルム基材100と下地層200との間にコーティング層400が設けられていてもよい。コーティング層400は、透明フィルム基材100の保護や、透明フィルム基材100中に含まれる低分子量成分の拡散抑制、光学膜厚調整等を目的として設けられる。図3ではコーティング層400が透明フィルム基材100の片面にのみ形成されているが、両面にコーティング層が形成されていてもよい。
透明フィルム基材100を構成する透明フィルムは、少なくとも可視光領域において無色透明であるものが好ましい。
一実施形態において、下地層200は、酸化インジウムを主成分として含有するものであり、誘電体かつ結晶質である。下地層200は、酸化亜鉛または酸化イットリウム等の金属酸化物を主成分として含有するものであってもよい。本明細書において、ある物質を「主成分とする」とは、当該物質の含有量が51重量%以上、好ましくは70重量%以上、より好ましくは90重量%以上であることを指す。本発明の機能を損なわない限りにおいて、各層には、主成分以外の成分が含まれていてもよい。
下地層200中の酸化インジウム、酸化亜鉛または酸化イットリウムの含有量は、87.5重量%〜99.0重量%であることが好ましく、90重量%〜95重量%であることがより好ましい。
下地層200はドープ不純物を含有してもよい。このようなドープ不純物としては、酸化スズ、酸化亜鉛、酸化チタンまたは酸化タングステンが好ましい。ドープ不純物が酸化スズである場合の下地層は酸化インジウム・スズ(ITO)であり、ドープ不純物が酸化亜鉛である場合の下地層は酸化インジウム・亜鉛(IZO)である。この場合、下地層200中の上記ドープ不純物の含有量は、4.5重量%〜12.5重量%であることが好ましく、5重量%〜10重量%であることがより好ましい。
下地層200を構成する酸化インジウム、酸化亜鉛または酸化イットリウムは、下地層200の表面自由エネルギーを透明電極薄膜300の形成に最適な値に制御する点や、水蒸気等の化学的な要因だけでなく、プラズマ等の物理的な要因に対してフィルムを保護するバリア特性の観点から好ましく、透明電極薄膜300の結晶化阻害となりうる炭素や窒素原子を含まないことからも好ましい。さらに、下地層200を構成する酸化インジウム、酸化亜鉛または酸化イットリウムは、酸化珪素等の下地層材料と比べて、透明電極薄膜300の常温環境下での結晶化を抑制することも可能となる。これは、透明電極薄膜300を結晶化させる際の活性化エネルギーの制御に効果があるものと考えられる。また、透明電極薄膜300との格子マッチングが良好となる点からも上述の材料は好ましい。
後述するように、下地層200は、スパッタリング法により形成されることが好ましい。酸素との結合が強い珪素を用いてスパッタリング法により下地層を形成すると、容易に酸素が過飽和な膜となりえるため、その上に形成した透明電極薄膜300の結晶化が過剰に促進され、常温結晶化が進行する虞がある。そのため、下地層は酸化珪素を実質的に含有しないことが好ましい。同様に、下地層は酸化セリウムを実質的に含有しないことが好ましい。本明細書において、ある物質を「実質的に含有しない」とは、当該物質の含有量が1重量%未満、好ましくは0.1重量%未満、特に好ましくは0重量%であることを指す。
下地層200の膜厚は2〜15nmであることが好ましく、2〜10nmであることがより好ましく、2〜5nmであることがさらに好ましく、2.5〜4nmであることが特に好ましい。下地層200には、透明フィルム基材100からの炭素原子、窒素原子等の透明電極薄膜300の結晶化阻害成分の拡散抑制や、透明電極薄膜300をスパッタリング法で形成するときのプラズマからの透明フィルム基材100の保護、透明電極薄膜300形成時の表面自由エネルギー制御等の役割があり、これらの役割を満たすためには上記膜厚範囲が好ましい。特に、下地層200の膜厚を2〜5nm(好ましくは2.5〜4nm)と薄くすることで、下地層が誘電体かつ結晶質になりやすく、熱処理時の結晶化促進および常温環境下での結晶化抑制という効果を好適に得ることができる。
本明細書において、誘電体であるとは、抵抗率が1×10Ωcm以上であることを意味する。下地層が導電体であると、下地層中の自由電子と透明電極薄膜の自由電子との相互移動が起こり、それによる電子−格子間相互作用により結晶化が促進されることが考えられ、常温結晶化が進行する虞がある。
本明細書において、結晶質とは、結晶粒等の結晶状態を確認できるもののうち、透過電子顕微鏡(TEM)を用いた格子像の観測により、原子配列の秩序を含有することが確認できるものをいう。結晶質である場合、5nm以上の距離で原子配列の秩序を含有することが好ましいが、3nm以上の距離または4nm以上の距離で原子配列の秩序を含有するものであってもよい。一方、結晶粒等の結晶状態を確認できないものは非晶質である。また、結晶粒等の結晶状態を確認できるものであっても、原子配列の秩序を含有しないものは非晶質とする。透明電極薄膜の結晶質および非晶質についても同様である。なお、TEMを用いた断面観察では、画像のコントラストによって結晶質と非晶質とを区別することができる。
下地層(以下、誘電体下地層ともいう)200を結晶質とすることで、表面自由エネルギーやバリア特性の制御だけでなく、透明電極薄膜300をスパッタリング製膜する際に、下地層200と透明電極薄膜300との界面から透明電極薄膜300の膜厚方向に結晶核を形成することができ、この結晶核が熱処理時の結晶化を促進することが可能となる。
下地層の抵抗率および結晶性を評価する際には、下地層のみの製膜を行ったものを評価してもよく、透明電極薄膜をエッチング除去したものを評価してもよい。透明電極薄膜と下地層とが異なる材料であれば、透明電極薄膜をエッチング除去することで下地層の表面から物性を評価することが容易である。また、下地層と透明電極薄膜とが同じ材料である場合には、両者の界面で結晶性が異なる点を考慮すると、エッチング速度を測定することで、下地層の表面をあらわにし、物性を評価することが可能である。
透明電極薄膜300は、非晶質である。透明電極薄膜300は、透明導電性酸化物からなるものであり、酸化インジウムを主成分として含有することが好ましい。透明電極薄膜300中の酸化インジウムの含有量は、87.5重量%〜99.0重量%であることが好ましく、90重量%〜95重量%であることがより好ましい。透明電極薄膜300は、膜中にキャリア密度を持たせて導電性を付与するためのドープ不純物を含有することが好ましい。このようなドープ不純物としては、酸化スズ、酸化亜鉛、酸化チタンまたは酸化タングステンが好ましい。ドープ不純物が酸化スズである場合の透明電極薄膜は酸化インジウム・スズ(ITO)であり、ドープ不純物が酸化亜鉛である場合の透明電極薄膜は酸化インジウム・亜鉛(IZO)である。透明電極薄膜300中の上記ドープ不純物の含有量は、4.5重量%〜12.5重量%であることが好ましく、5重量%〜10重量%であることがより好ましい。
透明電極薄膜300を低抵抗かつ高透過率とする観点から、透明電極薄膜300の膜厚は、15nm〜30nmが好ましく、17nm〜27nmがより好ましく、20nm〜25nmがさらに好ましい。
透明電極薄膜300および下地層200の膜厚の合計は、50nm未満が好ましく、10〜45nmがより好ましく、20〜30nmが特に好ましい。
透明電極薄膜300は低抵抗粒子を有していることが好ましい。上記低抵抗粒子は、透明電極薄膜300を構成する透明導電性酸化物の粒子であることが好ましい。上述したように、下地層200上に透明電極薄膜300を形成することで、下地層200と透明電極薄膜300との界面から透明電極薄膜の膜厚方向に結晶核を形成することができる。原子間力顕微鏡(AFM)の電流像測定モードで透明電極薄膜膜を観察した場合に、低抵抗粒子の径が透明電極薄膜の膜内部で最大値を示すことが好ましい。
本明細書において、「透明電極薄膜の膜内部」とは、透明電極薄膜の膜厚方向の最表面および最底面以外の箇所を意味する。図4は、透明電極薄膜の膜厚方向の低抵抗粒子の平均粒径のプロファイルを示している。横軸は、透明電極薄膜の深さであり、0nmが透明電極薄膜300の表面、20nmが透明電極薄膜300と誘電体下地層200との界面直上である。図5および図6の電流像は、導電性カンチレバーを用いて、一定のバイアスをかけながら表面を走査した際の、電流値をマッピングしたものである。低抵抗粒子は高電流領域(図5および図6の電流像の白色領域)として観察されるため、電流像を二値化処理することにより低抵抗粒子を識別し、その面積Sから、S=πrの関係に基づいて粒径rを測定することが可能である。電流像中のすべての低抵抗粒子の粒径rの平均値から、平均粒径が求められる。透明電極薄膜を、表面(0nm)から下地層との界面直上(20nm)まで順にエッチングしながら測定を行うことにより、膜厚方向の低抵抗粒子の平均粒径のプロファイルが求められる。図4より、透明電極薄膜の膜内部、特に中央部分(図4では約10nm)で結晶粒径が最大値を示すことが読み取れる。
[透明電極付き基板の製造方法]
以下、透明電極付き基板の製造方法に沿って、本発明をさらに説明する。上記の透明電極付き基板の製造方法では、透明フィルム基材100が用いられる(基材準備工程)。透明フィルム基材100上に誘電体下地層200が形成された後(下地層形成工程)、誘電体下地層200上に透明電極薄膜300が形成される(透明電極薄膜形成工程)。
(基材準備工程)
透明フィルム基材100を構成する透明フィルムは、少なくとも可視光領域で無色透明であり、透明電極薄膜の形成温度における耐熱性を有していれば、その材料は特に限定されない。透明フィルムの材料としては、ポリエチレンテレフタレート(PET)、ポリブチレンテレフテレート(PBT)、ポリエチレンナフタレート(PEN)等のポリエステル系樹脂、シクロオレフィン系樹脂、ポリカーボネート樹脂、ポリイミド樹脂、セルロース系樹脂等が挙げられる。中でも、ポリエステル系樹脂が好ましく、ポリエチレンテレフタレートが特に好ましく用いられる。
透明フィルム基材100の厚みは特に限定されないが、10μm〜400μmが好ましく、20μm〜200μmがより好ましい。厚みが上記範囲内であれば、透明フィルム基材100が耐久性と適度な柔軟性とを有し得るため、その上に誘電体下地層200および透明電極薄膜300をロール・トゥ・ロール方式により生産性高く製膜することが可能である。透明フィルム基材100としては、二軸延伸により分子を配向させることで、ヤング率等の機械的特性や耐熱性を向上させたものが好ましく用いられる。
一般に、延伸フィルムは、延伸による歪が分子鎖に残留するため、加熱された場合に熱収縮する性質を有している。このような熱収縮を低減させるために、延伸の条件調整や延伸後の加熱によって応力を緩和し、熱収縮率を0.2%程度あるいはそれ以下に低減させるとともに、熱収縮開始温度が高められた二軸延伸フィルム(低熱収縮フィルム)が知られている。透明電極付き基板の製造工程における基材の熱収縮による不具合を抑止する観点から、このような低熱収縮フィルムを基材として用いることも提案されている。
透明フィルム基材100の片面または両面にハードコート層等のコーティング層(機能性層)400が形成されていてもよい。透明フィルム基材に適度な耐久性と柔軟性を持たせるためには、コーティング層の厚みは1〜10μmが好ましく、3〜8μmがより好ましく、5〜8μmがさらに好ましい。コーティング層の材料は特に制限されず、ウレタン系樹脂、アクリル系樹脂、シリコーン系樹脂等を、塗布・硬化させたもの等を適宜に用いることができる。
(下地層形成工程)
誘電体下地層200の形成方法は、生産性の観点からスパッタリング法が好ましく、中でもマグネトロンスパッタリング法が好ましい。スパッタ製膜は、製膜室(チャンバー)内に、アルゴンや窒素等の不活性ガスおよび酸素ガスを含むキャリアガスが導入されながら行われる。導入ガスは、アルゴンと酸素の混合ガスが好ましい。アルゴンと酸素は、所定の混合比のガスを予め用意してもよいし、それぞれのガスを流量制御装置(マスフローコントローラ)により流量を制御した後に混合してもよい。なお、混合ガスには、本発明の機能を損なわない限りにおいて、その他のガスが含まれていてもよい。製膜室内の圧力(全圧)は、0.1Pa〜1.0Paが好ましく、0.15Pa〜0.8Paがより好ましい。
一般に、スパッタリング法では、誘電体の酸化インジウム薄膜を形成することは容易ではない。反応性スパッタリングにおいて、酸化インジウムを化学量論的な組成にしようとしてスパッタ系中に酸素等の活性ガスを投入したとしても、その活性ガスのプラズマにより、堆積された膜が選択的にスパッタリングされるために酸素欠損が生成され(すなわち、化学量論数にならない)、それに伴う非晶質化や導電性の付与を誘発する可能性が高いからである。また、化学量論数(完全酸化状態)の酸化物ターゲットを用いた場合でも、活性イオンの影響により導電性が保持されるのが一般的である。これに対して、本発明では、下地層は導電性を示さず、かつ結晶性であることが特徴である。
下地層200の形成時、マグネトロンスパッタリング時のマグネットの強度は700〜1300ガウスが好ましく、これにより極端なエロージョンによるスパッタターゲットの利用効率低下を抑制し、かつ良質な下地層200の形成が可能となる。これは、磁場強度を大きくすることで、放電電圧を下げることが可能となるためであり、下地層200の形成を透明フィルム基材100に対して低ダメージで行うことができる利点がある。スパッタリングに用いる電源には制限が無く、直流電源や交流電源等をターゲット材料に合わせて選択できる。放電電圧は装置や電源の種類に依るが、良好な下地層200を形成するためには−100〜−350V程度が好ましく、−180〜−300V程度がより好ましい。
下地層200は、できる限り基板に対して低ダメージで製膜されることが好ましい。上述のような強磁場カソードによる低電圧製膜の他に、低電力密度で製膜する等の手法により、基板に対するダメージを低減できる。
誘電体下地層200形成時には、スパッタチャンバー内に導入する酸素量が重要である。通常の透明導電性酸化インジウムを形成する際に導入する酸素量(いわゆるボトム酸素量)よりも3倍以上多い酸素を導入しながら製膜することで、上述の誘電体下地層を形成することが可能となる。過剰の酸素供給下でスパッタ製膜を行うことにより、酸素欠損等による導電性キャリアが生成していたとしても、それを導電させないためのキャリア密度の低下や、結晶粒界のバリア高による極端な移動度の低下が生じるために、誘電体の酸化インジウムが形成されると考えられる。誘電体下地層製膜時の酸素導入量は、好ましくは、ボトム酸素量の3〜8倍である。多すぎる酸素量は、製膜速度の低下や、酸素プラズマによる薄膜へのダメージを引き起こす虞がある。
誘電体下地層200形成時の製膜室内の酸素分圧は、1×10−2Pa〜4×10−1Paであることが好ましく、2.5×10−2Pa〜2.0×10−1Paであることがより好ましい。
また、下地層200の膜厚も、誘電体の形成に寄与すると考えられる。下地層200を薄くするほど誘電体になりやすく、特に、下地層200の膜厚を2〜5nm(好ましくは2.5〜4nm)にすることで、所望の抵抗率を有する下地層200を好適に形成することができる。
誘電体下地層200形成時の電力は特に限定されないが、1〜5kWが好ましく、2〜4kWがより好ましい。下地層200形成時の酸素量、電力および圧力等の製膜条件を調整することで、下地層200を誘電体にするだけでなく、結晶質とすることができる。
(透明電極薄膜形成工程)
透明電極薄膜300の形成方法は、生産性の観点からスパッタリング法が好ましく、中でもマグネトロンスパッタリング法が好ましい。
透明電極薄膜300形成時の製膜室内の酸素分圧は、1×10−3Pa〜5×10−2Paであることが好ましく、3.0×10−3Pa〜4.0×10−2Paであることがより好ましい。上記酸素分圧範囲は、スパッタリング法による一般的なITO製膜における酸素分圧よりも低い値である。すなわち、酸素供給量が少ない状態で透明電極薄膜の製膜が行われる。そのため、製膜後の非晶質透明電極薄膜中には、酸素欠損が多く存在していると考えられる。
スパッタリング法による透明電極薄膜300の形成は、1回の製膜で所望膜厚の全厚を形成してもよいが、生産処理速度や、透明フィルム基材100への熱履歴の観点からは、複数回の積層により形成する方が好ましい。複数回の製膜を行う際には、以下の2つの手法により結晶性を制御することが可能である。1つは同じ組成のターゲットを用いて、各層毎の製膜条件を変える方法であり、もう1つは異なる組成のターゲットを用いて積層する方法である。前者の手法としては、例えば誘電体下地層200上に製膜する場合、印加電力を高めに設定することで結晶核形成を促すことや、印加電圧を低めに設定することで結晶化の活性化エネルギーを高くすることが可能である。さらに、最表面製膜時の印加電力や反応性ガス(酸素等)の分圧を調整することで、透明電極薄膜に含まれるドーパントの、透明電極薄膜300表面への偏析を抑制することができ、透明電極薄膜中で均一な結晶化が可能となる。後者の手法としては、透明電極薄膜を構成する材料やドーパントの組成・濃度を順次変更して形成する方法である。この手法の場合、透明電極薄膜中のスムーズな電子輸送の観点から、ドーパントの材料は同一である方が好ましく、また濃度の変化は膜厚方向にのみ生じることが好ましい。
透明電極薄膜300形成時の電力は特に限定されないが、9〜15kWが好ましく、10〜13kWがより好ましい。なお、複数層の透明電極薄膜300を形成する際、下地層200側の透明電極薄膜(図2では層301)形成時の電力は9〜15kWが好ましく、10〜13kWがより好ましく、表面側の透明電極薄膜(図2では層302)形成時の電力は1〜5kWが好ましく、2〜4kWがより好ましい。
下地層および透明電極薄膜の製膜時の基板温度は、透明フィルム基材が耐熱性を有する範囲であればよく、60℃以下であることが好ましい。基板温度は、−20℃〜40℃であることがより好ましい。基板温度を60℃以下とすることで、透明フィルム基材からの水分や有機物質(例えばオリゴマー成分)の揮発等が起こり難くなり、酸化インジウムの結晶化が起こりやすくなるとともに、非晶質膜が結晶化された後の結晶質透明電極薄膜の抵抗率の上昇を抑制することができる。また、基板温度を上記範囲とすることで、透明電極薄膜の透過率の低下や、透明フィルム基材の脆化が抑制されるとともに、製膜工程においてフィルム基材が大幅な寸法変化を生じることがない。
本発明においては、巻取式スパッタリング装置を用いて、ロール・トゥ・ロール法により下地層および透明電極薄膜の製膜が行われることが好ましい。ロール・トゥ・ロール法により製膜が行われることで、非晶質の透明電極薄膜が形成された透明フィルム基材の長尺シートのロール状巻回体が得られる。透明フィルム基材100上には、誘電体下地層200および透明電極薄膜300が、巻取式スパッタリング装置を用いて連続して製膜されてもよい。
スパッタリング製膜時の、真空装置内の雰囲気は、四重極質量分析計で測定した時のm(質量)/z(電荷)=18の成分の分圧が2.8×10−4Pa以下であり、かつm/z=28の成分の分圧が7.0×10−4Pa以下であることが好ましい。m/z=18の成分は主に水であり、m/z=28の成分は主に有機物由来の成分や窒素である。これらの分圧が上記範囲を満たすことで、透明電極薄膜中に結晶化阻害物質の混入を抑制できる。このような雰囲気にするには、スパッタ装置内または装置投入前のフィルムロールの脱ガス処理を行う方法が一般的であり、例えば加温することで水分の除去は可能である。これらに加えて、本発明の誘電体下地層を形成することで、透明電極形成時のフィルムからの上記成分拡散を抑制し、製膜後の拡散も抑制することが可能となる。
以上の工程により、透明電極付き基板を製造することができる。なお、透明電極付き基板は、結晶化工程に供されてもよい(結晶化工程)。非晶質の透明電極薄膜300を結晶化させることで、低抵抗の透明電極薄膜が得られる。
(結晶化工程)
結晶化工程では、透明電極付き基板が120〜170℃に加熱されることが好ましい。
膜中に酸素を十分に取り込み、結晶化時間を短縮するためには、結晶化は大気中等の酸素含有雰囲気下で行われることが好ましい。真空中や不活性ガス雰囲気下でも結晶化は進行するが、低酸素濃度雰囲気下では、酸素雰囲気下に比べて結晶化に長時間を要する傾向がある。
長尺シートのロール状巻回体が結晶化工程に供される場合、巻回体のままで結晶化が行われてもよく、ロール・トゥ・ロールでフィルムが搬送されながら結晶化が行われてもよく、フィルムが所定サイズに切り出されて結晶化が行われてもよい。
巻回体のまま結晶化が行われる場合、透明電極薄膜形成後の基材を加熱室等で養生(静置)すればよい。ロール・トゥ・ロールで結晶化が行われる場合、基材が搬送されながら加熱炉内に導入されて加熱が行われた後、再びロール状に巻回される。
結晶化工程後の透明電極薄膜300は、結晶化度が80%以上であることが好ましく、90%以上であることがより好ましい。結晶化度が上記範囲であれば、透明電極薄膜による光吸収を小さくできるとともに、環境変化等による抵抗値の変化が抑制される。なお、結晶化度は、顕微鏡観察時において観察視野内で結晶粒が占める面積の割合から求められる。
結晶化工程後の透明電極薄膜300は、抵抗率が3.5×10−4Ωcm以下であることが好ましい。また、結晶化工程後の透明電極薄膜300の表面抵抗は、170Ω/□以下であることが好ましく、150Ω/□以下であることがより好ましい。透明電極薄膜が低抵抗であれば、静電容量方式タッチパネルの応答速度向上や、有機EL照明の面内輝度の均一性向上、各種光学デバイスの省消費電力化等に寄与し得る。
結晶化工程後の透明電極薄膜300のキャリア密度は、4×1020cm−3〜9×1020cm−3であることが好ましく、6×1020cm−3〜8×1020cm−3であることがより好ましい。キャリア密度が上記範囲内であれば、透明電極薄膜300を低抵抗化できる。
これまで説明してきたように、本発明の透明電極付き基板においては、下地層を、誘電体かつ結晶質とすることで、「熱処理時の結晶化促進」および「常温環境下での結晶化抑制」という2つの課題を同時に達成することができる。また、後に実施例を示して説明するように、下地層の主成分を酸化インジウムとすることで、他の金属酸化物(例えば酸化亜鉛や酸化イットリウム)の下地層を形成する場合に比べて、常温環境下での透明電極薄膜の結晶化をさらに抑制できる。さらに、下地層の主成分を酸化インジウムとすることで、後述する導電性ペースト等を構成する電極材料や、光学粘着シート(Optical Clear Adhesive:OCA)等を構成する光学材料との密着性を良好にすることができる。
[透明電極付き基板の用途]
本発明の透明電極付き基板は、ディスプレイや発光素子、光電変換素子等の透明電極として用いることができ、タッチパネル用の透明電極として好適に用いられる。中でも、透明電極薄膜が低抵抗であることから、静電容量方式タッチパネルに好ましく用いられる。
タッチパネルの形成においては、透明電極付き基板上に、導電性インクやペーストが塗布されて、熱処理されることで、引き廻し回路用配線としての集電極が形成される。加熱処理の方法は特に限定されず、オーブンやIRヒータ等による加熱方法が挙げられる。加熱処理の温度・時間は、導電性ペーストが透明電極に付着する温度・時間を考慮して適宜に設定される。例えば、オーブンによる加熱であれば120〜150℃で30〜60分、IRヒータによる加熱であれば150℃で5分等の例が挙げられる。なお、引き廻し回路用配線の形成方法は、上記に限定されず、ドライコーティング法によって形成されてもよい。また、フォトリソグラフィによって引き廻し回路用配線が形成されることで、配線の細線化が可能である。
以下に、実施例を挙げて本発明をより具体的に説明する。なお、本発明はこれらの実施例に限定されるものではない。
下地層および透明電極薄膜の膜厚は、透明電極付き基板の断面の透過型電子顕微鏡(TEM)観察により求めた値を使用した。透明電極薄膜の表面抵抗は、低抵抗率計ロレスタGP(MCP‐T710、三菱化学社製)を用いて四探針圧接測定により測定した。AFM測定は、SII社製NanoNavi IIを用い、1ミクロン四方の測定範囲で行った。電流像測定時のバイアス電圧は1Vとした。
[実施例A1]
以下の方法により、透明フィルム基材上に、下地層および透明電極薄膜が、巻取式スパッタリング装置を用いて連続して製膜された。
(下地層の製膜)
ウレタン系樹脂からなるハードコート層が両面に形成された厚み188μmのPETフィルムの一方の面上に、スパッタリング法により下地層を形成した。酸化インジウム・スズ(酸化スズ含有量10重量%)をターゲットとして用い、酸素とアルゴンの混合ガスを装置内に導入しながら、酸素分圧1.0×10−1Pa、製膜室内圧力0.2Pa、基板温度0℃、パワー2kWの条件で製膜を行った。膜厚は3nmであった。
(透明電極薄膜の製膜)
下地層上に透明電極薄膜を形成し、透明電極付き基板を作製した。酸化インジウム・スズ(酸化スズ含有量10重量%)をターゲットとして用い、酸素とアルゴンの混合ガスを装置内に導入しながら、酸素分圧3.3×10−2Pa、製膜室内圧力0.2Pa、基板温度0℃、パワー12kWの条件で製膜を行った。膜厚は22nmであった。
(結晶化(熱処理))
この透明電極付き基板を、150℃で1時間熱処理を行った。顕微鏡観察によってほぼ完全に結晶化されていることが確認された(結晶化度100%)。
(下地層の評価)
別途、下地層のみの製膜を行い、表面の抵抗測定の結果から抵抗率を算出したところ、1.6×10Ωcmであった。また、AFMを用いて1μm四方の形状測定を行い、形状から結晶粒の存在を確認し、TEMによる格子像観察から、5nm以上の短距離の秩序を確認した。
(常温結晶化の評価)
製膜したフィルムを、25℃・50%RHの環境に1週間放置し、その時のシート抵抗を測定することで評価した。シート抵抗が低下していることと結晶化が進んでいることとを等価とした。
[実施例A2、実施例A3、比較例1および比較例3]
上記実施例A1において、下地層および透明電極薄膜の製膜条件を表1に示すように変更して、製膜および結晶化が行われた。表1中、nITO(n=1,3,5,7,10)は、酸化スズをn重量%含有する酸化インジウムを意味する(以下の実施例および比較例においても同じ)。
[実施例A4]
実施例A4では、図3に示すように、透明フィルム基材100上にコーティング層400を形成した。コーティング層400は、以下のように形成した。アクリル樹脂(商品名:ダイヤナールBR−102、三菱レイヨン製)をメチルセロソルブに溶解した。固形分濃度は30重量%とした。この樹脂溶液に、酸化ジルコニウム(商品名:ジルコニア粒子TZ−3Y−E、東ソー製)を、アクリル樹脂に対して1重量%添加して十分に撹拌することで、塗布液を作製した。この塗布液をバーコート法により、3μmの厚みに塗布し、125℃で15分間乾燥させることで、1μm厚の樹脂層を形成した。透明フィルム基材100のコーティング層400形成面上に、実施例A1と同様にして、下地層および透明電極薄膜の製膜が行われ、その後、結晶化が行われた。
[実施例A5および比較例4]
図2に示すように2層の透明電極薄膜を形成した。下地層および透明電極薄膜の製膜条件を表1に示す。それ以外は、実施例A1と同様にして、下地層および透明電極薄膜の製膜および結晶化が行われた。
[実施例B1、実施例B2、実施例B3および比較例2]
上記実施例A1において、下地層および透明電極薄膜の製膜時のターゲットの種類および製膜条件を表1に示すように変更して、製膜および結晶化が行われた。酸化亜鉛は、化学量論的な酸化亜鉛(ZnO)よりも酸素を少なくしたもの(ZnO0.5)を用いた。酸化イットリウムは、化学量論的な酸化イットリウム(Y)よりも酸素を少なくしたもの(Y2.5)を用いた。
[比較例5]
下地層が製膜されず、PETフィルムの一方の面上に、スパッタリング法により透明電極薄膜が形成された。それ以外は、実施例A1と同様にして、結晶化が行われた。
各実施例および比較例の各層の構成、製膜条件および特性を表1に示す。実施例A1〜実施例A5、実施例B1、比較例1および比較例3〜比較例5では、下地層200製膜に直流電源を用い、実施例B2、実施例B3および比較例2では、下地層200製膜に交流電源(MF電源)を用いた。各実施例および比較例において、透明電極薄膜300の製膜には直流電源を用いた。
図7は、実施例A1における透過型電子線顕微鏡(TEM)の断面画像を示している。下地層200上に透明電極薄膜300が形成されており、画像のコントラストより、実施例A1の下地層200は結晶質であると判断できる。一方、図8は、比較例1における透過型電子線顕微鏡(TEM)の断面画像を示している。下地層200と透明電極薄膜300との界面付近に画像のコントラストが確認されないため、比較例1の下地層200は非晶質であると判断できる。
表1に示す各実施例の結果より、下地層を誘電体かつ結晶質とすることで、熱処理後の低抵抗化と常温結晶化の抑制の両方を同時に満たすことが可能となることが確認された。特に、下地層の主成分が酸化インジウムである実施例A1〜実施例A5では、下地層の主成分が酸化亜鉛または酸化イットリウムである実施例B1〜実施例B3と比べて、常温結晶化の抑制効果を高くできると考えられる。
表1に記載のように、下地層を低いパワーで製膜することで、透明フィルム基材へのプラズマのダメージやミキシングの抑制が可能となり、これにより透明電極薄膜の結晶化阻害物質混入を防ぎ、かつ結晶核の成長を促しながら、活性化エネルギーを制御することが可能となると考えられる。
また、下地層を高い酸素分圧で製膜することで、誘電体の酸化インジウム薄膜を形成できることが分かる。ただし、比較例3のように、下地層の製膜時における酸素分圧が高い場合であっても、膜厚や製膜電力によっては下地層を誘電体とできないことが分かる。
このように、各実施例では、熱処理後のシート抵抗は低下していながらも、常温結晶化は起きておらず、良好な透明電極付き基板を作製することができた。一方、各比較例では、熱処理シート抵抗が低下するが常温結晶化を抑制できない、または、常温結晶化しないが熱処理によってもシート抵抗が低下しないという結果となった。
100:透明フィルム基材(フィルム基板)
200:誘電体下地層(下地層)
300:透明電極薄膜
400:コーティング層

Claims (11)

  1. フィルム基板上に、透明導電性酸化物からなる透明電極薄膜が形成された透明電極付き基板であって、
    前記フィルム基板と前記透明電極薄膜との間には、酸化インジウムを主成分として含有する下地層が形成されており、
    前記下地層と前記透明電極薄膜とは接しており、
    前記透明電極薄膜は非晶質であり、
    前記下地層は誘電体かつ結晶質である、透明電極付き基板。
  2. 前記下地層の膜厚が2〜15nmである、請求項1に記載の透明電極付き基板。
  3. 前記透明電極薄膜は、酸化インジウムを主成分として含有する、請求項1または2に記載の透明電極付き基板。
  4. 前記透明電極薄膜の膜厚が15〜30nmである、請求項1〜3のいずれか1項に記載の透明電極付き基板。
  5. 前記透明電極薄膜は低抵抗粒子を有しており、原子間力顕微鏡を用いた電流像測定により求められる前記低抵抗粒子の径が、前記透明電極薄膜の膜内部で最大値を示す、請求項1〜4のいずれか1項に記載の透明電極付き基板。
  6. 請求項1〜5のいずれか1項に記載の透明電極付き基板の製造方法であって、
    前記下地層および前記透明電極薄膜は、いずれも酸素ガスを用いてマグネトロンスパッタリング法で製膜され、かつ、前記下地層の製膜時にチャンバー内に導入する酸素量は、前記透明電極薄膜の製膜時にチャンバー内に導入する酸素量の3倍以上である、透明電極付き基板の製造方法。
  7. フィルム基板上に、透明導電性酸化物からなる透明電極薄膜が形成された透明電極付き基板であって、
    前記フィルム基板と前記透明電極薄膜との間には、金属酸化物を主成分として含有する下地層が形成されており、
    前記下地層と前記透明電極薄膜とは接しており、
    前記透明電極薄膜は非晶質であり、
    前記下地層は誘電体かつ結晶質であり、前記下地層の膜厚が2〜15nmである、透明電極付き基板。
  8. 前記金属酸化物は、酸化亜鉛である、請求項7に記載の透明電極付き基板。
  9. 前記金属酸化物は、酸化イットリウムである、請求項7に記載の透明電極付き基板。
  10. 前記透明電極薄膜は、酸化インジウムを主成分として含有する、請求項7〜9のいずれか1項に記載の透明電極付き基板。
  11. 前記下地層の膜厚が2〜5nmである、請求項7〜10のいずれか1項に記載の透明電極付き基板。




JP2015559875A 2014-01-28 2015-01-19 透明電極付き基板およびその製造方法 Active JP6419091B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014013603 2014-01-28
JP2014013603 2014-01-28
PCT/JP2015/051286 WO2015115237A1 (ja) 2014-01-28 2015-01-19 透明電極付き基板およびその製造方法

Publications (2)

Publication Number Publication Date
JPWO2015115237A1 true JPWO2015115237A1 (ja) 2017-03-23
JP6419091B2 JP6419091B2 (ja) 2018-11-07

Family

ID=53756814

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015559875A Active JP6419091B2 (ja) 2014-01-28 2015-01-19 透明電極付き基板およびその製造方法

Country Status (5)

Country Link
US (2) US10270010B2 (ja)
JP (1) JP6419091B2 (ja)
CN (1) CN105830173B (ja)
TW (1) TWI651208B (ja)
WO (1) WO2015115237A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106598317A (zh) * 2015-10-20 2017-04-26 深圳莱宝高科技股份有限公司 一种触控面板及其制作方法
CN107329635A (zh) * 2016-04-28 2017-11-07 宸美(厦门)光电有限公司 导电结构及触控面板
WO2018047977A1 (ja) * 2016-09-12 2018-03-15 株式会社アルバック 透明導電膜付き基板の製造方法、透明導電膜付き基板の製造装置、及び透明導電膜付き基板
CN106847942B (zh) * 2017-02-20 2018-05-25 江西师范大学 一种透明电极及其制备方法
JP6782211B2 (ja) * 2017-09-08 2020-11-11 株式会社東芝 透明電極、それを用いた素子、および素子の製造方法
FR3071514B1 (fr) * 2017-09-26 2019-11-01 Commissariat A L'energie Atomique Et Aux Energies Alternatives Procede de fabrication par pulverisation cathodique magnetron d'un electrolyte pour cellules electrochimiques a oxyde solide
JP7320510B2 (ja) * 2018-08-01 2023-08-03 株式会社カネカ 透明電極付き基板およびその製造方法
CN113767009B (zh) * 2019-03-20 2024-08-09 株式会社钟化 带有透明电极的基板的制造方法
JPWO2021020457A1 (ja) * 2019-07-31 2021-02-04
JP7059455B1 (ja) * 2020-05-25 2022-04-25 日東電工株式会社 光透過性導電性シートの製造方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59117178A (ja) * 1982-12-09 1984-07-06 エナージー・コンバーシヨン・デバイセス・インコーポレーテツド 高導電性及び高透過性の薄膜をデポジツトする方法及び装置
JPH07178863A (ja) * 1993-12-24 1995-07-18 Toyobo Co Ltd 透明導電フィルム及びその製造方法
JP2000111930A (ja) * 1998-09-30 2000-04-21 Nippon Sheet Glass Co Ltd Ito透明導電膜付き基板およびその製造方法
JP2001265251A (ja) * 2000-03-17 2001-09-28 Minolta Co Ltd 表示素子及び積層型表示素子
WO2006019184A1 (ja) * 2004-08-20 2006-02-23 Teijin Limited 透明導電性積層体および透明タッチパネル
WO2007058066A1 (ja) * 2005-11-21 2007-05-24 Idemitsu Kosan Co., Ltd. 透明導電膜並びにそれを用いた基板、電子機器及び液晶表示装置
WO2009011232A1 (ja) * 2007-07-13 2009-01-22 Nippon Mining & Metals Co., Ltd. 複合酸化物焼結体、アモルファス複合酸化膜の製造方法、アモルファス複合酸化膜、結晶質複合酸化膜の製造方法及び結晶質複合酸化膜
JP2009224152A (ja) * 2008-03-14 2009-10-01 Sumitomo Metal Mining Co Ltd 透明電極、透明導電性基板および透明タッチパネル
JP2012219301A (ja) * 2011-04-06 2012-11-12 Panasonic Corp 結晶性ito膜およびその製造方法ならびに太陽電池
JP2013247075A (ja) * 2012-05-29 2013-12-09 Kitagawa Ind Co Ltd 透明導電フィルム及びその製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4977013A (en) 1988-06-03 1990-12-11 Andus Corporation Tranparent conductive coatings
TWI417905B (zh) * 2004-09-13 2013-12-01 Sumitomo Metal Mining Co A transparent conductive film and a method for manufacturing the same, and a transparent conductive substrate and a light-emitting device
KR101000057B1 (ko) 2008-02-04 2010-12-10 엘지전자 주식회사 다층 투명전도층을 구비한 태양전지 이의 제조방법
EP2416253B1 (en) * 2009-03-31 2014-07-23 Fujitsu Limited Data transmission circuit and data transmission method
JP2011003456A (ja) 2009-06-19 2011-01-06 Bridgestone Corp 透明導電膜、透明導電性フィルムおよび透明導電膜の製造方法、並びに透明導電膜を用いたフレキシブルディスプレイ装置
JP5122670B2 (ja) 2010-11-05 2013-01-16 日東電工株式会社 透明導電性フィルムの製造方法
JP5101719B2 (ja) 2010-11-05 2012-12-19 日東電工株式会社 透明導電性フィルム、その製造方法及びそれを備えたタッチパネル
JP5543907B2 (ja) 2010-12-24 2014-07-09 日東電工株式会社 透明導電性フィルムおよびその製造方法
FR2970110B1 (fr) * 2010-12-29 2013-09-06 St Microelectronics Crolles 2 Procede de fabrication d'une couche de dielectrique polycristalline
JP5589855B2 (ja) 2011-01-07 2014-09-17 日産自動車株式会社 操舵反力制御装置
CN202167550U (zh) * 2011-06-29 2012-03-14 比亚迪股份有限公司 一种电池盖板组件及电池
JP5833863B2 (ja) * 2011-08-24 2015-12-16 日東電工株式会社 透明導電性フィルムおよびその製造方法
WO2013111681A1 (ja) 2012-01-27 2013-08-01 株式会社カネカ 透明電極付き基板およびその製造方法
JP6261988B2 (ja) * 2013-01-16 2018-01-17 日東電工株式会社 透明導電フィルムおよびその製造方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59117178A (ja) * 1982-12-09 1984-07-06 エナージー・コンバーシヨン・デバイセス・インコーポレーテツド 高導電性及び高透過性の薄膜をデポジツトする方法及び装置
JPH07178863A (ja) * 1993-12-24 1995-07-18 Toyobo Co Ltd 透明導電フィルム及びその製造方法
JP2000111930A (ja) * 1998-09-30 2000-04-21 Nippon Sheet Glass Co Ltd Ito透明導電膜付き基板およびその製造方法
JP2001265251A (ja) * 2000-03-17 2001-09-28 Minolta Co Ltd 表示素子及び積層型表示素子
WO2006019184A1 (ja) * 2004-08-20 2006-02-23 Teijin Limited 透明導電性積層体および透明タッチパネル
WO2007058066A1 (ja) * 2005-11-21 2007-05-24 Idemitsu Kosan Co., Ltd. 透明導電膜並びにそれを用いた基板、電子機器及び液晶表示装置
WO2009011232A1 (ja) * 2007-07-13 2009-01-22 Nippon Mining & Metals Co., Ltd. 複合酸化物焼結体、アモルファス複合酸化膜の製造方法、アモルファス複合酸化膜、結晶質複合酸化膜の製造方法及び結晶質複合酸化膜
JP2009224152A (ja) * 2008-03-14 2009-10-01 Sumitomo Metal Mining Co Ltd 透明電極、透明導電性基板および透明タッチパネル
JP2012219301A (ja) * 2011-04-06 2012-11-12 Panasonic Corp 結晶性ito膜およびその製造方法ならびに太陽電池
JP2013247075A (ja) * 2012-05-29 2013-12-09 Kitagawa Ind Co Ltd 透明導電フィルム及びその製造方法

Also Published As

Publication number Publication date
US20190207060A1 (en) 2019-07-04
CN105830173A (zh) 2016-08-03
WO2015115237A1 (ja) 2015-08-06
US10777709B2 (en) 2020-09-15
JP6419091B2 (ja) 2018-11-07
US20160351752A1 (en) 2016-12-01
CN105830173B (zh) 2018-06-15
TW201542382A (zh) 2015-11-16
US10270010B2 (en) 2019-04-23
TWI651208B (zh) 2019-02-21

Similar Documents

Publication Publication Date Title
JP6419091B2 (ja) 透明電極付き基板およびその製造方法
JP6101214B2 (ja) 透明電極付き基板およびその製造方法
TWI381401B (zh) Transparent conductive film and manufacturing method thereof
JP2017071850A (ja) 透明導電性フィルム
JPWO2014115770A1 (ja) 透明導電性基材ならびにその製造方法
JP2013152827A (ja) 透明電極付き基板およびその製造方法
JP6464042B2 (ja) 透明電極付き基板およびその製造方法
JP5951372B2 (ja) タッチパネルおよびその製造方法
TWI676185B (zh) 透明導電膜及透明導電膜之製造方法
TWI617460B (zh) 透明導電層積膜及其製造方法
JP6356520B2 (ja) 透明電極付き基板及びその製造方法
JP6126395B2 (ja) 透明電極付き基板の製造方法
JP6563185B2 (ja) 透明導電フィルムの製造方法
JP6404064B2 (ja) 透明導電性フィルム及びその製造方法
JP7320510B2 (ja) 透明電極付き基板およびその製造方法
JP7478721B2 (ja) 透明電極付き基板の製造方法
TW202035128A (zh) 透明導電膜
JP6484098B2 (ja) 透明導電フィルムおよび表示デバイス、並びに、透明導電フィルムの製造方法および表示デバイスの製造方法
JP6270442B2 (ja) 透明積層体フィルム及び透明電極付き基板の製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171124

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181002

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181009

R150 Certificate of patent or registration of utility model

Ref document number: 6419091

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250