JPS6247786A - 近傍画像処理専用メモリ - Google Patents

近傍画像処理専用メモリ

Info

Publication number
JPS6247786A
JPS6247786A JP60187587A JP18758785A JPS6247786A JP S6247786 A JPS6247786 A JP S6247786A JP 60187587 A JP60187587 A JP 60187587A JP 18758785 A JP18758785 A JP 18758785A JP S6247786 A JPS6247786 A JP S6247786A
Authority
JP
Japan
Prior art keywords
address
memory
image processing
neighborhood
memory block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60187587A
Other languages
English (en)
Inventor
Makoto Hosoda
誠 細田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hamamatsu Photonics KK
Original Assignee
Hamamatsu Photonics KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hamamatsu Photonics KK filed Critical Hamamatsu Photonics KK
Priority to JP60187587A priority Critical patent/JPS6247786A/ja
Priority to US06/900,514 priority patent/US4776025A/en
Priority to GB08620700A priority patent/GB2180378A/en
Publication of JPS6247786A publication Critical patent/JPS6247786A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/02Storage circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Computer Hardware Design (AREA)
  • Image Processing (AREA)
  • Image Input (AREA)
  • Memory System (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、ディジタル画像処理装置における、近傍画像
の処理に利用される近傍画像処理専用メモリに関する。
(従来の技術) 従来画像の近傍処理においてはその画像近傍を一度に同
時に読み出せるメモリICは存在していない。
従って通常は単一のメモリより順にシーケンシャルに近
傍の画素を読み出し、シフトレジスタにためてから近傍
画素を同時にとる方法が多く使われてきた。
第3図は、従来の近傍画像処理、装置の例を示す回路図
である。
この構成は、画像メモリよりシーケンシャルに読み出さ
れた画像データを水平1ライン分に相当するシフトレジ
スタを複数本直列に接続し、その中闇黒より読み出しタ
ップ用レジスタにロードを行い、並列に読み出した近傍
データを演算器アレイ等に入力し、パイプライン的に演
算を行って、その出力を一つずつシーケンシャルに得る
という方式である。
この例は画素の3×3近傍の画像処理をする例について
示されている。
このシーケンシャル出力は画像メモリに書き込まれ、以
後の処理を待つこととなる。
(発明が解決しようとする問題点) 前述した従来の画像メモリとシフトレジスタにより近傍
画素を取り出して処理する装置においては以下のような
問題がある。
1、シフトレジスタが固定長となるため、取り出す近傍
領域の形状を変えることが難しい。
2、シーケンシャルに画像を入力せねばならないため、
ランダムなアクセスができない。
3、より大きな近傍の領域を取り出すにはハードウェア
の追加を必要とする。
本発明の目的は、前述した問題を解決することができる
近傍画像処理専用メモリを提供することにある。
(問題点を解決するための手段) 前記目的を達成するために本発明による近傍画像処理専
用メモリは、複数個の独立したメモリブロックと、前記
メモリブロックに対応させられて設けられており外部か
ら与えられたアドレスそのままのアドレスに対して同時
あるいは個別にその書き込みまたは読み出しを行うか、
または各メモリブロックに各々付属する外部よりそのア
ドレス変換のモードが制御可能なアドレスにより各メモ
リプ凸ツクごとに異なるかまたは一部同一のアドレスに
変換して、各メモリブロックに対し同時に与えるアドレ
ス変換器から構成されている。
(実施例) 以下、図面等を参照して本発明をさらに詳しく説明する
第1図は、本発明による近傍画像処理専用メモリの実施
例を示すブロック図である。
アドレス変換器ADI〜AD9はメモリブリックMBI
〜MB9に対応して設けられている。
′各アドレス変換器ADI〜AD9には外部からアドレ
スと変換モード信号が接続されている。
メモリブロックMBI〜MB9はデータ入出力端子に接
続されており、アドレスに従ってデータの受は渡しがさ
れる。第2図は前記実施例装置の一部を取り出して示し
た回路図である。
アドレス変換器ADIは変換モード情報が接続されてお
り、選択された出力を送出するROM変換テーブルRO
MIとこの出力が接続されている2藺の加算器から構成
されている。
他のアドレス変換器AD2〜AD9も略同−の構成とな
っている。
メモリブロックMBI〜MB9として512X512の
RAMを用いている。
前記実施例装置の動作を2値画像の3×3近傍処理を例
にして説明する。
次の手順によって3×3近傍を表現する9ビツトのデー
タが与えられる。
■ 2値画像は1ビツトで表せるため、メモリの入力と
して9ビツトともすべての入力に対し同じ入力を入れる
変換モードは1〜9の全てのROM変換テーブルよりX
方向オフセットおよびY方向オフセントに対しOを出力
し、すべてのメモリブロック1〜9に対し、同一アドレ
スで書き込みを行う。
■ 画像の読み出しに対しては、変換モードを■の書き
込みと変えることにより、各ROM変換テーブルより異
なるX方向オフセットおよびY方向オフセットが出力さ
れ、加算器によりたされて、異なったアドレスが生成さ
れる。
例えば3×3の近傍を読む場合のX、Yオフセット  
(m、   n)   はm=−1,0,1、n  −
−1,0゜1の9個の異なるセットである。
これらのアドレス生成により、各911m1のメモリブ
ロックより同時に9ビツトで表現される3×3の近傍に
おける2値画像の値を得ることができる。
(発明の効果) 以上詳しく説明したように、本発明による近傍画像処理
専用メモリは、複数個の独立したメモリブロックと、前
記メモリブロックに対応させられて設けられており外部
から与えられたアドレスそのままのアドレスに対して同
時あるいは個別にその書き込みまたは読み出しを行うか
、または各メモリブロックに各々付属する外部よりその
アドレス変換のモードが制御可能なアドレスにより各メ
モリブロックごとに異なるかまたは一部同一のアドレス
に変換して、各メモリブロックに対し同時に与えるアド
レス変換器から構成されている。
したがって、本発明による近傍画像処理専用メモリを使
用することにより容易に近傍画像処理を実効する画像処
理装置を実現することができる。
【図面の簡単な説明】
第1図は、本発明による近傍画像処理専用メモリの実施
例を示すブロック図である。 第2図は前記実施例装置の一部を取り出して示した回路
図である。 第3図は従来の近傍画像処理回路の例を示す回路図であ
る。

Claims (3)

    【特許請求の範囲】
  1. (1)複数個の独立したメモリブロックと、前記メモリ
    ブロックに対応させられて設けられており外部から与え
    られたアドレスそのままのアドレスに対して同時あるい
    は個別にその書き込みまたは読み出しを行うか、または
    各メモリブロックに各々付属する外部よりそのアドレス
    変換のモードが制御可能なアドレスにより各メモリブロ
    ックごとに異なるかまたは一部同一のアドレスに変換し
    て、各メモリブロックに対し同時に与えるアドレス変換
    器から構成した近傍画像処理専用メモリ。
  2. (2)前記各メモリと各アドレス変換器は同一のIC基
    板に形成されている特許請求の範囲第1項記載の近傍画
    像処理専用メモリ。
  3. (3)前記アドレス変換器は変換テーブルと加算器から
    なり外部からモード変換信号とリード/ライトアドレス
    信号が接続されており、外部からの信号をそのまま、ま
    たは変換して出力するように構成されている特許請求の
    範囲第1項記載の近傍画像処理専用メモリ。
JP60187587A 1985-08-27 1985-08-27 近傍画像処理専用メモリ Pending JPS6247786A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP60187587A JPS6247786A (ja) 1985-08-27 1985-08-27 近傍画像処理専用メモリ
US06/900,514 US4776025A (en) 1985-08-27 1986-08-26 Neighbor image processing exclusive memory
GB08620700A GB2180378A (en) 1985-08-27 1986-08-27 Image processing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60187587A JPS6247786A (ja) 1985-08-27 1985-08-27 近傍画像処理専用メモリ

Publications (1)

Publication Number Publication Date
JPS6247786A true JPS6247786A (ja) 1987-03-02

Family

ID=16208715

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60187587A Pending JPS6247786A (ja) 1985-08-27 1985-08-27 近傍画像処理専用メモリ

Country Status (3)

Country Link
US (1) US4776025A (ja)
JP (1) JPS6247786A (ja)
GB (1) GB2180378A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63301372A (ja) * 1987-06-01 1988-12-08 Iizeru:Kk 画像処理方法
JPH0198077A (ja) * 1987-10-09 1989-04-17 Sony Corp 記憶装置
JPH01321574A (ja) * 1988-06-24 1989-12-27 Sony Corp メモリ装置
JPH08194818A (ja) * 1995-01-18 1996-07-30 Nec Corp 画像処理システムとその記憶装置およびそのアクセス方法

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1283738C (en) * 1985-11-13 1991-04-30 Atsushi Hasebe Data processor
US5239628A (en) * 1985-11-13 1993-08-24 Sony Corporation System for asynchronously generating data block processing start signal upon the occurrence of processing end signal block start signal
US4939575A (en) * 1987-11-13 1990-07-03 Texas Instruments Incorporated Fault-tolerant serial video processor device
DE3835368A1 (de) * 1988-10-18 1990-04-19 Bosch Gmbh Robert Schaltungsanordnung zum auslesen von daten aus einem bildspeicher
EP0381064A3 (en) * 1989-01-30 1992-03-25 Honeywell Inc. Addressing mechanism for accessing multiple neighboring locations from full field memory in parallel
GB2229060B (en) * 1989-03-07 1993-05-19 Sony Corp Digital picture signal processing apparatus
US5208875A (en) * 1989-03-07 1993-05-04 Sony Corporation Digital picture signal processing apparatus
GB2229059B (en) * 1989-03-07 1993-08-04 Sony Corp Obtaining access to a two-dimensional portion of a digital picture signal
US5321510A (en) * 1989-11-13 1994-06-14 Texas Instruments Incorporated Serial video processor
US5263099A (en) * 1989-11-17 1993-11-16 Picker International, Inc. High speed window and level function modification for real time video processing
JP3020528B2 (ja) * 1989-12-14 2000-03-15 キヤノン株式会社 画像処理装置
DE69126467T2 (de) * 1990-03-30 1998-01-15 Canon Kk Bildverarbeitungsverfahren und -gerät
JP3066908B2 (ja) * 1990-08-27 2000-07-17 キヤノン株式会社 符号,復号装置
NL9002593A (nl) * 1990-11-28 1992-06-16 Koninkl Philips Electronics Nv Beeldopslaginrichting, alsmede beeldverwerkingsinrichting voorzien van de beeldopslaginrichting.
JP2639518B2 (ja) * 1991-10-30 1997-08-13 大日本スクリーン製造株式会社 画像処理方法
KR940003390B1 (ko) * 1991-12-28 1994-04-21 현대전자산업 주식회사 저주파수 발진기를 이용한 고해상도 비디오신호 처리장치
JP3278756B2 (ja) * 1992-09-10 2002-04-30 日本テキサス・インスツルメンツ株式会社 画像処理方法及び装置
KR0122741B1 (ko) * 1992-09-23 1997-11-17 배순훈 병렬 구조를 갖는 기억 장치
US5357278A (en) * 1993-01-14 1994-10-18 Sony Electronics, Inc. Integrated linear/non-linear static and controllable dynamic companding
JPH081556B2 (ja) * 1993-02-01 1996-01-10 日本電気株式会社 画像メモリ装置
JP3186359B2 (ja) * 1993-07-28 2001-07-11 安藤電気株式会社 物理アドレス変換回路
JP2003066938A (ja) * 2001-08-24 2003-03-05 Sharp Corp 表示コントローラ、表示制御方法、および画像表示システム
EP1345154A1 (en) * 2002-03-11 2003-09-17 Bracco Imaging S.p.A. A method for encoding image pixels and method for processing images aimed at qualitative recognition of the object reproduced by one more image pixels

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3973245A (en) * 1974-06-10 1976-08-03 International Business Machines Corporation Method and apparatus for point plotting of graphical data from a coded source into a buffer and for rearranging that data for supply to a raster responsive device
US4395698A (en) * 1980-08-15 1983-07-26 Environmental Research Institute Of Michigan Neighborhood transformation logic circuitry for an image analyzer system
GB2100097B (en) * 1981-06-03 1984-12-05 Jpm Automatic Machines Ltd Improvements relating to video display systems
GB2145909B (en) * 1983-09-01 1987-05-13 Philips Electronic Associated A double height algorithm for crt character display
US4689823A (en) * 1984-01-04 1987-08-25 Itek Corporation Digital image frame processor
JPS60211580A (ja) * 1984-03-19 1985-10-23 シーメンス、アクチエンゲゼルシヤフト データの記憶および検索方法、装置
US4648045A (en) * 1984-05-23 1987-03-03 The Board Of Trustees Of The Leland Standford Jr. University High speed memory and processor system for raster display
GB8415602D0 (en) * 1984-06-19 1984-07-25 Secr Defence Raster image manipulator
US4641351A (en) * 1984-07-25 1987-02-03 Preston Jr Kendall Logical transform image processor
JPS6172327A (ja) * 1984-09-17 1986-04-14 Casio Comput Co Ltd 画像メモリのアドレス分配方式

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63301372A (ja) * 1987-06-01 1988-12-08 Iizeru:Kk 画像処理方法
JPH0198077A (ja) * 1987-10-09 1989-04-17 Sony Corp 記憶装置
JPH01321574A (ja) * 1988-06-24 1989-12-27 Sony Corp メモリ装置
JPH08194818A (ja) * 1995-01-18 1996-07-30 Nec Corp 画像処理システムとその記憶装置およびそのアクセス方法
JP2820048B2 (ja) * 1995-01-18 1998-11-05 日本電気株式会社 画像処理システムとその記憶装置およびそのアクセス方法

Also Published As

Publication number Publication date
GB8620700D0 (en) 1986-10-08
US4776025A (en) 1988-10-04
GB2180378A (en) 1987-03-25

Similar Documents

Publication Publication Date Title
JPS6247786A (ja) 近傍画像処理専用メモリ
JPS6037947B2 (ja) アダマ−ル変換用プロセツサ
JP3278756B2 (ja) 画像処理方法及び装置
JPH0310380A (ja) 画像変換回路
US4805228A (en) Cellular logic processor
JP3553376B2 (ja) 並列画像処理プロセッサ
JP2610887B2 (ja) イメージデータ回転処理装置
JPS62202275A (ja) 画像記憶装置
JP2989193B2 (ja) 画像メモリインターリーブ入出力回路
JPH06208614A (ja) 画像処理装置
JPH05314256A (ja) 画像データ処理装置
JPS62226380A (ja) イメ−ジ回転回路
JPS6180435A (ja) 記憶装置
JPH036776A (ja) 画像回転処理器
JPH03188576A (ja) ヒストグラム算出装置
JPS61262977A (ja) 画像処理装置
JPH032941A (ja) 画像メモリ装置
JPS61183789A (ja) 画像処理装置
JPH01233515A (ja) 情報処理装置
JPH0233672A (ja) 記憶回路及び画像処理装置
JPS5945577A (ja) 画像メモリアドレシング方式
JPH0312752A (ja) 画像データアクセス方式
JPS6254374A (ja) 画像処理装置
JPH0198077A (ja) 記憶装置
JPH03181280A (ja) ディジタル画像メモリ装置