JPH01233515A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH01233515A
JPH01233515A JP63060103A JP6010388A JPH01233515A JP H01233515 A JPH01233515 A JP H01233515A JP 63060103 A JP63060103 A JP 63060103A JP 6010388 A JP6010388 A JP 6010388A JP H01233515 A JPH01233515 A JP H01233515A
Authority
JP
Japan
Prior art keywords
data
processing
circuit
rom
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63060103A
Other languages
English (en)
Inventor
Akihiro Shimura
明弘 志村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP63060103A priority Critical patent/JPH01233515A/ja
Publication of JPH01233515A publication Critical patent/JPH01233515A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野1 本発明は情報処理装置に関する。
【従来の技術] この種の装置、例えば画像を出力するための情報処理装
置において、CPuとROM、RAM等のメモリとの間
でデータの授受を行なう際、データ転送の間にシフト処
理、ミラー処理等のビット情報変換にかかるデータ処理
を行なう複数種の処理回路を有し、転送されるデータに
応じて処理回路を選択する機構が知られている。
この種の機構を有する従来の情報処理装置は、上述した
種々の処理に対応した複数のデータ処理回路のうちの1
つを選択する手段として、CPUがプログラムに従い、
出力ボートを介してデータ処理回路を選択するための選
択回路に選択信号を出力して選択するという手段を有し
ていた。
[発明が解決しようとする課題] しかしながら、上記従来例では、現在選択されているデ
ータ処理回路と異なるデータ処理回路を選択する場合、
選択信号を変更するために、プログラムにより選択回路
に人力する選択信号を出力している出力ボートの設定を
更新する必要があった。このためデータ処理回路の選択
を変更する毎に出力ボートの設定更新処理自体に時間が
かかり、装置全体での処理速度が低下するという問題点
があった。
本発明はかかる問題点に鑑みてなされたものであり、そ
の目的とするところは、データの読出し、書込みのため
のアドレス情報に基づいて複数のデータ処理回路のうち
の1つを選択することにより、データ処理回路の選択を
変更するのに要する時間が省かれた処理速度の速い情報
処理装置を提供することにある。
[課題を解決するための手段] そのために本発明では、メモリにおけるデータの読出し
または書込みにかかる当該データの転送経路中に配され
、当該データのビット情報にかかるデータ処理を行ない
、当該データ処理の態様を相異ならせた複数のデータ処
理回路と、メモリにおけるデータの読出しまたは書込み
のためのアドレス情報に応じて複数のデータ処理回路の
1つを選択し、当該選択されたデータ処理回路による処
理データを転送する選択手段とを具えたことを特徴とす
る。
[作 用J 以上の構成によれば、データの読出し、書込みに係るア
ドレス情報に応じて複数のデータ処理回路のうちの1つ
による処理データを選択してデータの転送を行なうこと
が可能となる。
[実施例1 以下、図面を参照して本発明の実施例を詳細に説明する
第1図は本発明の一実施例を示す情報処理装置のブロッ
ク図である。同図において、lは装置全体におけるデー
タの授受および処理の制御を行なうCPu、2はcpu
lからのアドレス情報を転送するためのアドレスバスで
ある。4はROMであり、アドレスバス2を介して転送
されるアドレス情報に基づいて読出されるプログラム、
数値データあるいはビットイメージデータ等を格納して
いる。また、ROM4においては、後述される各種デー
タ処理に対応したアドレス空間が構成され、上記各デー
タは施される処理に応じていずれかのアドレス空間に格
納される。尚、同じROMが、複数のCPUアドレス空
間に配置されても良い。このことにより、ROM内のア
ドレスを区切ることなく、各データをROM内に混在さ
せることができる。5はROM4からの出力データを転
送するための出力データバスであり、6.7は出力デー
タバス5を介して転送されたROM4からの出力データ
を処理するデータ処理回路である。8.9は、それぞれ
、データ処理回路6.7により処理された処理データを
転送するための処理データバスである。
データ処理回路6.7は、例えばビット情報が全体的に
倒置されるミラー処理回路、ビット情報が例えば1ビツ
トづつシフトされるシフト処理回路、各ビットの情報が
各々反転する反転処理回路等であり、また、ROM4か
らの出力データがそのまま処理データとして出力される
ような回路であってもよい。同図中、データ処理回路は
6.7で示す2つのみ記載しであるが、複数であればい
くつでもよい。
lOは選択回路であり、処理データバス8.9を介して
転送される処理データのうち1つをアドレスバス2上の
アドレス情報に対応して選択する。
3は選択回路lOで選択された処理データをCPt1l
に転送するデータバスである。
以上の構成に基づく処理を以下に説明する。例えば、デ
ータ処理回路6を、ROM4からの出力をそのまま処理
データバス8に出力°するものとし、データ処理回路7
をROM4の出力のビット並びを倒置するミラー処理回
路とするとき、CPUIが読出すデータのアドレス情報
が、データ処理回路6による処理データを選択回路lO
に選択させるよう対応づけられたアドレス空間に属する
アドレス情報であれば、CPUIはデータバス3を介し
てROM4の出力データをそのまま読取る。
また、CPUIが読出すデータのアドレス情報がデータ
処理回路7による処理データを選択回路lOに選択させ
るよう対応づけられたアドレス空間のものであれば、C
PUIはデータバス3を介してROM4カ)らの出力デ
ータのビット並びを全体的に倒置させたデータを読取る
上記実施例によって、選択回路に人力する選択信号を出
力している出力ポートの設定を変更する手続きなしで、
異なる複数のデータ処理回路によるデータを、転送され
るデータのアドレス情報に応じて選択することができる
本発明は上述の実施例に限定されるものではなく、その
要旨を変更しない範囲で種々の変形が可能である0例え
ば、データ処理回路としては、CPIIからの出力デー
タを処理してRAMへの書込みデータを出力することも
可能なものであってもよい。
第2図はそのための一実施例に係る情報処理装置のブロ
ック図を示す。図において、1はCPU、2はCPUI
からのアドレス情報を転送するアドレスバス、3はCP
旧に接続し、入出力双方向にデータ転送するデータバス
、10.15は各々アドレスバス2上のアドレス情報に
基づき処理データを選択する選択回路、17はRAM%
16はRAM17に接続するデータ人出力バスであり、
11.12はデータ処理回路である。8,13はデータ
処理回路11による処理データを転送する処理データバ
スであり、9.14はデータ処理回路12による処理デ
ータを転送する処理データバスである。
上記構成に基づく処理は以下のようになる。例えば、デ
ータ処理回路11はCP旧のRAM 17への書込み動
作時にはデータバス3上のデータをそのまま処理データ
13に出力するものとし、CP旧のRAM17からの読
出し動作時にはデータ入出力バス16上のデータをその
まま処理データ8に出力するものとする。また、データ
処理回路12はCP旧のRAM17への書込み動作時に
はデータバス3上のデータをビットシフトしたものを処
理データ14に出力するものとし、CP旧のRAM l
 7からの読出し動作時には人出力データバス16上の
データをビットシフトしたものを処理データ9に出力す
るものとする。
このとき、CP旧が、選択回路10および15にそれぞ
れ処理データバス8および13上の処理データを選択さ
せるよう対応づけられたアドレス空間において読出し、
書込みを行なえば、CP旧は何も処理されていないデー
タをRAM17 どの間でやりとりすることができる。
また、CP旧が、選択回路lOおよび15にそれぞれ処
理データバス9および14上の処理データを選択させる
よう対応づけられたアドレス空間において読出し、書込
みを行なえば、CPIIIはビットシフト処理されたデ
ータをRAM17 どの間でやりとりすることができる
上記実施例においても、第1の実施例と同様にして選択
回路に入力する選択信号を出力する出力ポートの設定を
更新する手続きなしで、異なる複数のデータ処理回路に
よるデータを転送されるデータのアドレス情報に応じて
選択することかできる。
[発明の効果] 以上の説明から明らかなように、本発明によればデータ
の読出し、書込みに係るアドレス情報に応じて複数のデ
ータ処理回路のうちの1つによる処理データを選択して
データの転送を行なうことが可能となる。
この結果、転送するデータに応じてデータ処理回路の選
択を変更するのに要する時間が省かれ、装置全体での処
理速度が向上した。
【図面の簡単な説明】
第1図および第2図はそれぞれ本発明の実施例を示す情
報処理装置のブロック図である。 1・・・cpu 。 2・・・アドレスバス、 3・・・データバス、 4・・・ROM 。 5・・・出力データパス、 6,7.11.12・・・データ処理回路、8.9,1
3.14・・・処理データバス、10.15・・・選択
回路、 16・・・人出力データバス、 17・・・RAM 。

Claims (1)

  1. 【特許請求の範囲】 1)メモリにおけるデータの読出しまたは書込みにかか
    る当該データの転送経路中に配され、当該データのビッ
    ト情報にかかるデータ処理を行ない、当該データ処理の
    態様を相異ならせた複数のデータ処理回路と、 前記メモリにおけるデータの読出しまたは書込みのため
    のアドレス情報に応じて前記複数のデータ処理回路の1
    つを選択し、当該選択されたデータ処理回路による処理
    データを転送する選択手段と を具えたことを特徴とする情報処理装置。
JP63060103A 1988-03-14 1988-03-14 情報処理装置 Pending JPH01233515A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63060103A JPH01233515A (ja) 1988-03-14 1988-03-14 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63060103A JPH01233515A (ja) 1988-03-14 1988-03-14 情報処理装置

Publications (1)

Publication Number Publication Date
JPH01233515A true JPH01233515A (ja) 1989-09-19

Family

ID=13132429

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63060103A Pending JPH01233515A (ja) 1988-03-14 1988-03-14 情報処理装置

Country Status (1)

Country Link
JP (1) JPH01233515A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0628310A (ja) * 1992-04-28 1994-02-04 Toshiba Corp プロセッサシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0628310A (ja) * 1992-04-28 1994-02-04 Toshiba Corp プロセッサシステム

Similar Documents

Publication Publication Date Title
US5388230A (en) Parallel processor having multi-processing units either connected or bypassed in either series or parallel by the use of bus switching
JP3971535B2 (ja) Simd型プロセッサ
US4941107A (en) Image data processing apparatus
JPH01233515A (ja) 情報処理装置
JPH0646413B2 (ja) デ−タ処理プロセッサ
JPH0346833B2 (ja)
JPS63156291A (ja) 画像メモリ
JP2821176B2 (ja) 情報処理装置
JPS6215642A (ja) 2アクセス方式メモリ装置
JP2884620B2 (ja) ディジタル画像処理装置
JPH05159042A (ja) 画像処理装置
JPH03214275A (ja) 半導体集積回路
JPH06208614A (ja) 画像処理装置
JPS63196984A (ja) 画像デ−タ転送回路
JP2001084171A (ja) 画像処理装置
JPH02166547A (ja) 情報処理装置
JPH07192454A (ja) 半導体メモリおよび画像処理装置
JPH01109474A (ja) ディジタル信号処理回路
JPH0830503A (ja) プラント監視装置
JPS63206855A (ja) デ−タ転送装置
JPH01106148A (ja) 多ポートメモリ装置
JPH02105388A (ja) 画像用メモリ
JPH02125358A (ja) 多重バスメモリアクセス調停方式
JPH01205279A (ja) 信号処理回路
JPH04209059A (ja) 半導体集績回路