JP5057641B2 - 一つのパッドを通じてデータを同時に入出力するための半導体装置及び方法 - Google Patents

一つのパッドを通じてデータを同時に入出力するための半導体装置及び方法 Download PDF

Info

Publication number
JP5057641B2
JP5057641B2 JP2004137051A JP2004137051A JP5057641B2 JP 5057641 B2 JP5057641 B2 JP 5057641B2 JP 2004137051 A JP2004137051 A JP 2004137051A JP 2004137051 A JP2004137051 A JP 2004137051A JP 5057641 B2 JP5057641 B2 JP 5057641B2
Authority
JP
Japan
Prior art keywords
data
output
input
pad
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004137051A
Other languages
English (en)
Other versions
JP2004335091A (ja
Inventor
▲ジュン▼ 煥 崔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2004335091A publication Critical patent/JP2004335091A/ja
Application granted granted Critical
Publication of JP5057641B2 publication Critical patent/JP5057641B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1057Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4093Input/output [I/O] data interface arrangements, e.g. data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1084Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/005Transfer gates, i.e. gates coupling the sense amplifier output to data lines, I/O lines or global bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/105Aspects related to pads, pins or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

本発明は半導体装置に係り、さらに詳細には一つの両方向の入出力パッドを通じてデータを同時に両方向に入出力するための半導体装置と方法に関する。
図1は、従来の半導体装置のデータ入出力回路のブロック図を示す。図1を参照すれば、半導体装置100は、メモリバンク10、入力バッファ50、出力バッファ60及びデータ入出力ピン70(一般的にDQという)を備える。
図1を参照してデータ書込み動作を簡単に説明すれば、次の通りである。入力信号がデータ入出力ピン70を通じて入力バッファ50に入力(または提供)されれば、入力バッファ50は、書込みイネーブル信号W_ENに応答して前記入力信号をバッファリングし、バッファリングされた差動信号を入出力ラインIO,IOB及びトランジスタ30,40を通じてビットライン感知増幅器20に伝送する。
データ書込み動作時、トランジスタ30,40は、活性化されたカラム選択信号CSLに応答してターンオンされる。ビットライン感知増幅器20は、バッファリングされた差動信号を受信して増幅し、増幅された信号を対応するメモリセルMC1,MC2に書込む。
図1を参照してデータ読出し動作を簡単に説明すれば、次の通りである。データ読出し動作時、ビットライン感知増幅器20は、ビットライン対BL,BLB間の電圧差を増幅し、増幅された電圧差をトランジスタ30,40を通じて入出力ライン対IO,IOBに伝送する。データ読出し動作時、トランジスタ30,40は、活性化されたカラム選択信号CSLに応答してターンオンされる。
出力バッファ60は、読出しイネーブル信号R_ENに応答して入出力ライン対IO,IOBの信号を受信してバッファリングし、その結果をパッド70を通じて半導体装置の外部に伝送する。
したがって、従来の半導体装置100は、データ入出力のために同じ入出力ラインIO,IOBを使用するので、データ書込み動作及びデータ読出し動作が一つのデータ入出力ピン70を通じて同時に行えない。
したがって、半導体装置100は、データ書込み動作及びデータ読出し動作を順次に行わなければならない。
なお、本発明の先行技術として、以下の文献が知られている。
特開2003−187574号公報 特開2004−118845号公報
本発明が解決しようとする技術的な課題は、一つの両方向の入出力パッドを通じてデータを同時に入出力するための半導体装置と方法とを提供することにある。
前記課題を達成するための本発明の半導体装置は、入力及び出力バッファを備える両方向の入出力パッドと、前記出力バッファに接続されるデータ出力ラインと、前記入力バッファに接続されるデータ入力ラインと、複数のビットラインに接続されるビットライン感知増幅器と、前記データ出力ラインに接続される第1スイッチング回路と、前記データ入力ラインに接続される第2スイッチング回路と、を備える。
前記入力バッファは、前記両方向の入出力パッドから出力された入力信号と前記出力バッファから出力された基準電圧とを比較し、その比較結果に相応する出力信号を発生する。
前記課題を達成するための本発明の半導体装置は、入力及び出力バッファを備える両方向の入出力パッドと、第1メモリセルと前記出力バッファ間に形成されるデータ出力パスと、第2メモリセルと前記入力バッファ間に形成されるデータ入力パスと、を備える。
前記入力バッファは、入力信号と基準電圧とを比較し、前記比較結果に相応する信号を発生する。
前記課題を達成するための本発明の半導体装置は、多数のメモリバンクと、データを入出力のための両方向の入出力パッドと、を備え、前記多数のメモリバンクの各々は多数のメモリセルと、データ読出しモードで、対応するメモリセルから前記両方向の入出力パッドに読出しデータを伝送するためのデータ出力ラインと、データ書込みモードで、前記両方向の入出力パッドから対応するメモリセルに書込みデータを伝送するためのデータ入力ラインと、を備え、前記データ読出しモードは一つのメモリバンクで行われ、前記読出しデータは前記データ出力ラインを通じて前記両方向の入出力パッドに伝送され、前記データ書込みモードは他のメモリバンクで行われ、前記書込みデータは前記両方向の入出力パッドから前記データ入力ラインに伝送される。
前記課題を達成するための本発明の半導体装置は、多数のメモリバンクと、両方向の入出力パッドと、を備え、前記多数のメモリバンクの各々は、第1カラム選択信号に応答して第1メモリセルと前記両方向の入出力パッド間に形成されるデータ出力パスと、第2カラム選択信号に応答して第2メモリセルと前記両方向の入出力パッド間に形成されるデータ入力パスと、を備え、何れか一つのメモリバンクのための前記第1カラム選択信号と他の一つのメモリバンクのための前記第2カラム選択信号とは同時に活性化される。
前記両方向の入出力パッドは入力及び出力バッファを備え、前記データ出力パスは前記第1メモリセルと前記出力バッファ間に形成され、前記データ入力パスは前記第2メモリセルと前記入力バッファ間に形成される。
前記課題を達成するためのデータ出力ラインとデータ入力ラインとが接続された一つの両方向データパッドを通じてデータを入出力する本発明の方法は、読出しデータを前記データ出力ラインを通じて第1メモリバンクの第1メモリセルから前記両方向の入出力パッドに伝送する段階と、実質的に同時に書込みデータを前記データ入力ラインを通じて前記両方向パッドから第2メモリバンクの第2メモリセルに伝送する段階と、を備える。
上記方法は、前記両方向の入出力パッドと前記第1メモリセル間に前記データ出力ラインを接続する段階と、前記両方向の入出力パッドと前記第2メモリセル間に前記データ入力ラインを接続する段階と、をさらに備え、前記データ入力ラインは前記データ出力ラインから分離される。
前記データ出力ラインを接続する段階と前記データ入力ラインを接続する段階とは実質的に同時になされる。
上記方法は、第1及び第2カラム選択信号を発生する段階と、前記第1カラム選択信号に応答して前記両方向の入出力パッドと前記第1メモリセル間に前記データ出力ラインを接続する段階と、実質的に同時に前記両方向の入出力パッドと前記第2メモリセル間に前記データ入力ラインを接続する段階と、をさらに備え、前記データ入力ラインは前記データ出力ラインから分離される。
本発明による一つの両方向の入出力パッドを通じてデータを同時に両方向に入出力する方法及び装置は、本発明による半導体装置間に使われるバスの幅を半分に狭くしうる。
以下、添付した図面を参照して本発明の望ましい実施形態を詳細に説明する。各図に提示された同じ参照符号は同じ部材を表す。
図2は、両方向の入出力パッドが具現された入出力システムのブロック図である。図2を参照すれば、第1半導体装置210、第2半導体装置240を備える入出力システムバス220(またはチャンネルともいう)及び基準電圧発生回路230を備える。
第1半導体装置210は、同時両方向の入出力パッド212を備え、同時両方向の入出力パッド212は、出力バッファ214及び入力バッファ216を備える。第2半導体装置240は、同時両方向の入出力パッド242を備え、同時両方向の入出力パッド242は出力バッファ244及び入力バッファ246を備える。
バス220は、同時両方向の入出力パッド212と同時両方向の入出力パッド242間に接続される。基準電圧発生回路230は、第1基準電圧VrefH及び第2基準電圧VrefLを入力バッファ216,246に供給する。
図3は、図2に示された両方向の入出力パッドの波形図である。図2及び図3を参照して各両方向の入出力パッド212,242の動作を説明すれば、次の通りである。
まず、T1区間で、第1出力信号DOUT1のレベルがハイ“H”であり、第2出力信号DOUT2のレベルがハイ“H”である場合、バス220の信号レベルVBLはハイ“Vh”である。
入力バッファ216は、ハイ“H”レベルを有する第1出力信号DOUT1に応答して第1基準電圧VrefHとバス220の信号レベルVBL=Vhとを比較する。入力バッファ216は、前記比較結果に応答して論理ハイ“H”レベルを有する第1入力信号DIN1を出力する。ここで、第1基準電圧VrefHは、第1出力信号DOUT1のレベルの75%と設定される。
入力バッファ246は、ハイ“H”レベルを有する第2出力信号DOUT2に応答して第1基準電圧VrefHとバス220の信号レベルVBL=Vhとを比較し、その比較結果としてハイ“H”レベルを有する第2入力信号DIN2を出力する。
T2区間で、第1出力信号DOUT1のレベルが論理ハイ“H”であり、第2出力信号DOUT2のレベルが論理ロー“L”である場合、バス220の信号レベルVBLは中間レベルVmidを有する。中間レベルVmidは、ハイ“Vh”レベルの50%であることが望ましい。
入力バッファ216は、ハイ“H”レベルを有する第1出力信号DOUT1に応答して第1基準電圧VrefHとバス220の信号レベルVBL=Vmidとを比較する。入力バッファ216は、その比較結果として論理ロー“L”レベルを有する第1入力信号DIN1を出力する。
入力バッファ246は、ロー“L”レベルを有する第2出力信号DOUT2に応答して第2基準電圧VrefLとバス220の信号レベルVBL=Vmidとを比較し、その比較結果としてハイ“H”レベルを有する第2入力信号DIN2を出力する。
T4区間で、第1出力信号DOUT1のレベルがロー“L”であり、第2出力信号DOUT2のレベルがロー“L”である場合、バス220の信号レベルVBLはロー“Vl”である。
入力バッファ216は、ロー“L”レベルを有する第1出力信号DOUT1に応答して第2基準電圧VrefLとバス220の信号レベルVBL=Vlとを比較する。入力バッファ216は、比較結果に応答して論理ロー“L”レベルを有する第1入力信号DIN1を出力する。
入力バッファ246は、論理ロー“L”レベルを有する第2出力信号DOUT2に応答して第2基準電圧VrefLとバス220の信号レベルVBL=Vlとを比較する。入力バッファ246は、比較結果に応答して論理ロー“L”レベルを有する第2入力信号DIN2を出力する。当業者は、説明されていないT3区間及びT5区間での各同時両方向の入出力パッド212,242の動作を容易に理解できる。
図4は、本発明の実施形態による、図2に示された両方向の入出力パッドを備えるデータ入出力回路のブロック図である。
図4を参照すれば、半導体装置400は、メモリバンク410及び両方向の入出力パッド407を備える。メモリバンク410は、多数のメモリセルMC1,MC2、ビットライン感知増幅器401、第1スイッチング回路403、第2スイッチング回路405、データ出力ライン404及びデータ入力ライン406を備える。
データ出力ライン404及びデータ入力ライン406は、互いに完全に分離される。
一般的に、多数のメモリセルMC1,MC2は、多数のビットラインBL,BLB及び多数のワードラインWLi,WLjの交点に存在する。
ビットライン感知増幅器401は、第1ポート(図示せず)及び第2ポート(図示せず)を備える。前記第1ポートの各々は対応するビットラインBL,BLBに接続され、前記第2ポートの各々は対応するスイッチング回路403,405の第1端に接続される。
第1スイッチング回路403は、NMOSトランジスタで具現され、第1カラム選択信号R_CSLiに応答して前記第2ポートの何れか一つとデータ出力ライン404とを接続する。
第2スイッチング回路405は、NMOSトランジスタで具現され、第2カラム選択信号W_CSLjに応答して前記第2ポートの他の一つとデータ入力ライン406とを接続する。
図4では、説明の便宜上、一つのデータ出力ライン404及び一つのデータ入力ライン406だけを示す。しかし、本発明は、データ出力ライン404、データ入力ライン406及び両方向の入出力パッド407の数に限定されるものではない。
第1カラム選択信号R_CSLiと第2カラム選択信号W_CSLjとは、相互独立的に活性化される。しかし、同じメモリバンク410で第1カラム選択信号R_CSLiと第2カラム選択信号W_CSLjとは同時に活性化されないことが望ましい。データ読出し動作時、第1カラム選択信号R_CSLiは、カラム選択線を活性化させるための信号であり、データ書込み動作時、第2カラム選択信号W_CSLjは、カラム選択線を活性化させるための信号である。
データ読出し動作時、読出されたデータは、データ出力ライン404を通じて出力バッファ409に伝送される。データ書込み動作時、書込まれるデータは、入力バッファ411を通じてデータ入力ライン406に伝送される。
両方向の入出力パッド407は、出力バッファ409、入力バッファ411及びパッド413を備える。両方向の入出力パッド407の動作は、図2及び図3に示された各パッド212,242の動作と同じである。
出力バッファ409は、読出しイネーブル信号R_ENに応答してデータ出力ライン404上の信号をバッファリングし、バッファリング結果をパッド413に出力する。
入力バッファ411は、書込みイネーブル信号W_ENに応答してパッド413を通じて入力される信号(例えば、図3に示されたバス220の電圧VBL)を受信し、データ出力ライン404上の信号のレベル(例えば、ハイまたはロー)に応答してパッド413を通じて入力された信号と基準電圧VrefHまたはVrefLとを比較し、その比較結果によって検出された信号をバッファリングし、バッファリングされた信号をデータ入力ライン406に伝送する。
第1スイッチング回路403が活性化された第1カラム選択信号R_CSLiに応答してスイッチングされる場合、第1メモリセルMC1またはMC2と両方向の入出力パッド407の出力バッファ409間にデータ出力パスが形成される。したがって、第1メモリセルMC1またはMC2から出力された信号(またはデータ)は、前記データ出力パスを通じてパッド413に出力される。
または、第2スイッチング回路405が第2カラム選択信号W_CSLjに応答してスイッチングされる場合、両方向の入出力パッド407の入力バッファ411と第1メモリセルMC1またはMC2間にデータ入力パスが形成される。したがって、パッド413を通じて入力される信号は、前記データ入力パスを通じて第1メモリセルMC1またはMC2に伝送される。
図5は、本発明の実施形態による半導体装置のブロック図である。図5を参照すれば、半導体装置500は、バンクコントローラ510、多数のメモリバンク521_1ないし521_8、出力パイプライン523、入力パイプライン525、及び両方向の入出力パッド527を備える。
バンクコントローラ510は、第1命令信号と第1アドレスCOM1/ADD1及び第2命令信号と第2アドレスCOM2/ADD2に応答して書込みイネーブル信号W_EN、読出しイネーブル信号R_EN、第1カラム選択信号R_CSLi及び/または第2カラム選択信号W_CSLjを出力する。
ここで、<i>及び<j>は各々1ないし8であり、<i>≠<j>である。すなわち、同じメモリバンクでデータ書込み動作及びデータ読出し動作を同時に行うことはできない。また、相異なる二つのメモリバンクの各々でデータ読出し動作が同時に行われず、相異なる二つのメモリバンクの各々でデータ書込み動作が同時に行われない。
多数のメモリバンク521_1ないし521_8の各々は、図4に示されたメモリバンク410を備え、第1カラム選択信号R_CSLiに応答してデータ読出し動作を行うか、または第2カラム選択信号W_CSLjに応答してデータ書込み動作を行う。
出力パイプライン523は、多数のメモリバンク521_1ないし521_8の各々から出力される読出しデータを一時的にラッチするための所定のラッチ(図示せず)を備え、前記ラッチにラッチされたデータを両方向の入出力パッド527の出力バッファ409に出力する。出力バッファ409は、読出しイネーブル信号R_ENに応答して出力パイプライン523から出力される信号をパッド413に出力する。
両方向の入出力パッド527の入力バッファ411は、書込みイネーブル信号W_ENに応答してパッド413を通じて入力される信号を受信し、出力パイプライン523から出力される信号の状態(例えば、ハイまたはロー)によって選択される基準電圧VrefHまたはVrefLと受信された信号とを比較し、その比較結果によって検出された信号を入力パイプライン525に出力する。
入力パイプライン525は、多数のメモリバンク521_1ないし521_8の各々に入力される信号を一時的にラッチするための所定のラッチ(図示せず)を備え、前記ラッチにラッチされた信号は対応するメモリバンクに入力される。
図6は、図5に示された半導体装置の詳細図である。図4、図5及び図6を参照して第3メモリバンク521_3でデータ書込み動作が行われ、第4メモリバンク521_4でデータ読出し動作が同時に行われる場合を説明すれば、次の通りである。
第1カラム選択信号R_CSLiは、i番目のメモリバンクの第1スイッチング回路403をスイッチングするための信号であり、第2カラム選択信号W_CSLjは、j番目のメモリバンクの第2スイッチング回路405をスイッチングするための信号である。
バンクコントローラ510は、第1命令信号及び第1アドレスCOM1/ADD1に応答して活性化された第2カラム選択信号W_CSL3及び活性化された書込みイネーブル信号W_ENを発生する。
これと同時にバンクコントローラ510は、第2命令信号及び第2アドレスCOM2/ADD2に応答して活性化された第1カラム選択信号R_CSL3及び活性化された読出しイネーブル信号W_ENを発生する。
したがって、第3メモリバンク521_3のNMOSトランジスタ605は、活性化された第2カラム選択信号W_CSL3に応答してターンオンされ、第4メモリバンク521_4のNMOSトランジスタ613は、活性化された第1カラム選択信号R_CSL4に応答してターンオンされる。
データ読出し動作時、第4メモリバンク521_4のメモリセルMC4_1またはMC4_2から読出されたデータは、ビットライン対BL4,BLB4、ビットライン感知増幅器611、第1スイッチング回路613、データ出力ライン617、出力バッファ409及びパッド413を通じて半導体装置500の外部に伝送される。すなわち、データ出力パスが形成される。データ出力ライン607,617は、同じ金属または相異なる金属で連結されうる。
これと同時にデータ書込み動作時、第3メモリバンク521_3のメモリセルMC3_1またはMC3_2に書込まれるデータは、パッド413、入力バッファ411、データ入力ライン619、第2スイッチング回路605、ビットライン感知増幅器601、及びビットライン対BL3,BLB3を通じて対応するメモリセルMC3_1,MC3_2に伝送される。すなわち、データ入力パスが形成される。データ入力ライン609,619は、同じ金属または相異なる金属で連結されうる。
したがって、第3メモリバンク521_3に書込まれるデータと第4メモリバンク521_4から出力されたデータとは、パッド413を通じて同時に入出力されうる。したがって、両方向の入出力パッド407を使用する半導体装置500の帯域幅は、図1に示された従来の半導体装置100の帯域幅より2倍広くなる。
図7は、図5に示された半導体装置のタイミング図である。図7のタイミング図は、相異なるバンク間で適用されるタイミング図であって、読出しレイテンシ(Read Latency:RL)は8クロックサイクルであり、書込みレイテンシ(Write Latency:WL)は1クロックサイクルであり、バーストレングス(Burst Length:BL)は4である。
図4、図5及び図7を参照すれば、第5メモリバンク521_5からデータを読出すための命令RD5が入力された後、7クロックサイクル後に第1メモリバンク521_1にデータを書込むための命令WR1が入力されれば、読出しレイテンシ RL=8及び書込みレイテンシ WL=1経過後、第5メモリバンク521_5から読出されたデータD1は、データ出力パス及びパッド(DQ)413を通じて出力されると同時に第1メモリバンク521_1に書込まれるデータQ5はパッド(DQ)413及びデータ入力パスを通じて入力される。
読出し命令RDE1は、第1メモリバンク521_1を除外した残りのバンクのうち何れか一つのメモリバンクでデータ読出し動作を行わせる命令である。また、読出し命令RDE2は、第2メモリバンク521_2を除外した残りのバンクのうち何れか一つのメモリバンクでデータ読出し動作を行わせる命令である。
したがって、書込み命令WR1によって第1メモリバンク521_1でデータ読出し動作が行われる場合、第1メモリバンク521_1ではデータ書込み動作が行われない。
以上で、本発明の一実施形態が説明されたが、これは例示的なものに過ぎず、当業者なら、これから多様な変形及び均等な他の実施形態が可能であることが分かる。したがって、本発明の真の技術的保護範囲は、特許請求の範囲の技術的思想によって決定されなければならない。
本発明は、一つの両方向パッドを通じて同時にデータを入出力する半導体装置に使用されうる。
従来の半導体装置のデータ入出力回路のブロック図である。 両方向の入出力パッドが具現された入出力システムのブロック図である。 図2に示された両方向の入出力パッドの波形図である。 本発明の実施形態による、図2に示された両方向の入出力パッドを備えるデータ入出力回路のブロック図である。 本発明の実施形態による半導体装置のブロック図である。 図5に示された半導体装置の詳細図である。 図5に示された半導体装置のタイミング図である。
符号の説明
210 第1半導体装置
212 同時両方向の入出力チャンネル
214,244 出力バッファ
216,246 入力バッファ
220 バス
230 基準電圧発生回路
240 第2半導体装置
242 同時両方向の入出力パッド
DOUT1,DOUT2 第1及び第2出力信号
VBL 信号レベル
DIN1,DIN2 第1及び第2入力信号
VrefH,VrefL 第1及び第2基準電圧

Claims (11)

  1. 半導体装置において、
    複数のメモリバンクと、
    入力及び出力バッファと、データを入出力するためのパッドとを備える両方向の入出力パッド回路と、を備え、
    前記複数のメモリバンクの各々は、
    対応するメモリセルと前記パッドとを前記出力バッファを介して接続するデータ出力ラインと、
    対応するメモリセルと前記パッドとを前記入力バッファを介して接続するデータ入力ラインと、
    複数のビットラインに接続されるビットライン感知増幅器と、
    前記データ出力ラインと前記ビットライン感知増幅器との間に接続され第1カラム選択信号によって制御される第1スイッチング回路と、
    前記データ入力ラインと前記ビットライン感知増幅器との間に接続され第2カラム選択信号によって制御される第2スイッチング回路と、を備え、
    前記複数のメモリバンクのうち一つのメモリバンクの前記第1スイッチング回路に対応する前記第1カラム選択信号と、他の一つのメモリバンクの前記第2スイッチング回路に対応する前記第2カラム選択信号とが同時に活性化され、前記データ出力ラインを介した前記パッドへのデータ出力と前記データ入力ラインを介した前記パッドからのデータ入力とが同じクロックサイクルで行われることを特徴とする半導体装置。
  2. 前記入力バッファは、前記データ出力ラインの信号レベルに応答して前記パッドから出力された信号レベルと基準電圧発生回路から出力された基準電圧とを比較し、その比較結果に相応する出力信号をデータ入力ラインに発生することを特徴とする請求項1に記載の半導体装置。
  3. 半導体装置において、
    複数のメモリセルを備える複数のメモリバンクと、
    入力及び出力バッファと、データを入出力するためのパッドとを備える両方向の入出力パッド回路と、を備え、
    前記複数のメモリバンクの各々は、
    第1メモリセルと前記パッドとの間に形成されるデータ出力パスと、
    第2メモリセルと前記パッドとの間に形成されるデータ入力パスと、を備え、
    前記第1メモリセルと前記第2メモリセルとは相異なるメモリバンクに配置され、
    前記データ出力パスを介した前記パッドへのデータ出力と前記データ入力パスを介した前記パッドからのデータ入力とが同じクロックサイクルで行われることを特徴とする半導体装置。
  4. 前記入力バッファは、入力信号と基準電圧とを比較し、前記比較結果に相応する信号を発生することを特徴とする請求項3に記載の半導体装置。
  5. 半導体装置において、
    多数のメモリバンクと、
    データを入出力するための両方向の入出力パッドと、を備え、
    前記多数のメモリバンクの各々は、
    多数のメモリセルと、
    データ読出しモードで、対応するメモリセルから前記両方向の入出力パッドに読出しデータを伝送するためのデータ出力ラインと、
    データ書込みモードで、前記両方向の入出力パッドから対応するメモリセルに書込みデータを伝送するためのデータ入力ラインと、を備え、
    前記データ読出しモードは、一つのメモリバンクで行われ、前記読出しデータは、前記データ出力ラインを通じて前記両方向の入出力パッドに伝送され、
    前記データ書込みモードは、他のメモリバンクで行われ、前記書込みデータは、前記両方向の入出力パッドから前記データ入力ラインに伝送され、
    前記データ出力ラインを介した前記読出しデータの伝送と前記データ入力ラインを介した前記書込みデータの伝送とが同じクロックサイクルで行われることを特徴とする半導体装置。
  6. 半導体装置において、
    多数のメモリバンクと、
    データを入出力するためのパッドを備える両方向の入出力パッド回路と、を備え、
    前記多数のメモリバンクの各々は、
    第1カラム選択信号に応答して第1メモリセルと前記パッドとの間に形成されるデータ出力パスと、
    第2カラム選択信号に応答して第2メモリセルと前記パッドとの間に形成されるデータ入力パスと、を備え、
    前記第1メモリセルと前記第2メモリセルとは相異なるメモリバンクに配置され、
    何れか一つのメモリバンクのための前記第1カラム選択信号と他の一つのメモリバンクのための前記第2カラム選択信号とは、同時に活性化され、前記データ出力パスを介した前記パッドへのデータ出力と前記データ入力パスを介した前記パッドからのデータ入力とが同じクロックサイクルで行われることを特徴とする半導体装置。
  7. 前記両方向の入出力パッド回路は、入力及び出力バッファを備え、
    前記データ出力パスは、前記第1メモリセルと前記パッドとの間に前記出力バッファを介して形成され、前記データ入力パスは、前記第2メモリセルと前記パッドとの間に前記入力バッファを介して形成されることを特徴とする請求項6に記載の半導体装置。
  8. データ出力ラインとデータ入力ラインとが接続された一つの両方向の入出力パッドを通じてデータを入出力する方法において、
    読出しデータを前記データ出力ラインを通じて第1メモリバンクの第1メモリセルから前記両方向の入出力パッドに伝送する段階と、
    書込みデータを前記データ入力ラインを通じて前記両方向の入出力パッドから第2メモリバンクの第2メモリセルに伝送する段階と、を備え、
    前記読出しデータを前記データ出力ラインを通じて前記両方向の入出力パッドに伝送する段階と、前記書込みデータを前記データ入力ラインを通じて前記両方向の入出力パッドから伝送する段階とは同じクロックサイクルで行われることを特徴とするデータを入出力する方法。
  9. 前記両方向の入出力パッドと前記第1メモリセルとの間に前記データ出力ラインを接続する段階と、
    前記両方向の入出力パッドと前記第2メモリセルとの間に前記データ入力ラインを接続する段階と、をさらに備え、
    前記データ入力ラインは、前記データ出力ラインから分離されたことを特徴とする請求項8に記載のデータを入出力する方法。
  10. 前記データ出力ラインを接続する段階と前記データ入力ラインを接続する段階とは実質的に同時になされることを特徴とする請求項9に記載のデータを入出力する方法。
  11. 第1及び第2カラム選択信号を発生する段階と、
    前記第1カラム選択信号に応答して前記両方向の入出力パッドと前記第1メモリセルとの間に前記データ出力ラインを接続する段階と、
    前記データ出力ラインを接続する段階と実質的に同時に前記第2カラム選択信号に応答して前記両方向の入出力パッドと前記第2メモリセルとの間に前記データ入力ラインを接続する段階と、をさらに備え、
    前記データ入力ラインは、前記データ出力ラインから分離されたことを特徴とする請求項8に記載のデータを入出力する方法。
JP2004137051A 2003-05-07 2004-05-06 一つのパッドを通じてデータを同時に入出力するための半導体装置及び方法 Expired - Fee Related JP5057641B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR2003-028876 2003-05-07
KR10-2003-0028876A KR100532433B1 (ko) 2003-05-07 2003-05-07 하나의 패드를 통하여 데이터를 동시에 입출력하기 위한장치 및 방법

Publications (2)

Publication Number Publication Date
JP2004335091A JP2004335091A (ja) 2004-11-25
JP5057641B2 true JP5057641B2 (ja) 2012-10-24

Family

ID=33411647

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004137051A Expired - Fee Related JP5057641B2 (ja) 2003-05-07 2004-05-06 一つのパッドを通じてデータを同時に入出力するための半導体装置及び方法

Country Status (5)

Country Link
US (1) US7023742B2 (ja)
JP (1) JP5057641B2 (ja)
KR (1) KR100532433B1 (ja)
DE (1) DE102004022355B4 (ja)
TW (1) TWI258765B (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100492907B1 (ko) * 2003-05-30 2005-06-02 주식회사 하이닉스반도체 글로벌 입출력 스킴을 변경한 메모리 소자
KR100546331B1 (ko) * 2003-06-03 2006-01-26 삼성전자주식회사 스택 뱅크들 마다 독립적으로 동작하는 멀티 포트 메모리장치
KR100757925B1 (ko) * 2006-04-05 2007-09-11 주식회사 하이닉스반도체 반도체 메모리의 데이터 출력 장치 및 제어방법
KR100781129B1 (ko) * 2006-06-05 2007-11-30 엠텍비젼 주식회사 다중 포트 메모리 장치 및 그 데이터의 출력 방법
KR101212760B1 (ko) 2010-10-29 2012-12-14 에스케이하이닉스 주식회사 반도체 장치의 입출력 회로 및 방법 및 이를 포함하는 시스템
US9941238B2 (en) 2015-11-09 2018-04-10 Micron Technology, Inc. Wiring with external terminal
KR102487430B1 (ko) 2018-05-10 2023-01-11 에스케이하이닉스 주식회사 기준전압 생성 회로, 이를 이용하는 버퍼, 반도체 장치 및 반도체 시스템
JP2024507421A (ja) * 2022-01-11 2024-02-20 チャンシン メモリー テクノロジーズ インコーポレイテッド 信号線構造、信号線駆動方法及び信号線回路

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51117503A (en) * 1975-04-07 1976-10-15 Nec Corp Pulse transmitting-and-receiving circuit
JPS6386191A (ja) * 1986-09-30 1988-04-16 Toshiba Corp ダイナミツクメモリ
JP2719852B2 (ja) * 1991-03-07 1998-02-25 三菱電機株式会社 半導体記憶装置およびそれからのデータ読出方法
US5490112A (en) * 1993-02-05 1996-02-06 Micron Technology, Inc. Multi-port memory device with multiple sets of columns
JP3562725B2 (ja) * 1993-12-24 2004-09-08 川崎マイクロエレクトロニクス株式会社 出力バッファ回路、および入出力バッファ回路
US5604450A (en) * 1995-07-27 1997-02-18 Intel Corporation High speed bidirectional signaling scheme
US5872471A (en) 1995-12-25 1999-02-16 Hitachi, Ltd. Simultaneous bidirectional transmission circuit
US5680365A (en) * 1996-05-16 1997-10-21 Mitsubishi Semiconductor America, Inc. Shared dram I/O databus for high speed operation
KR0183871B1 (ko) 1996-05-29 1999-04-15 김광호 분리 확장 데이터 출력모드를 갖는 반도체 메모리장치
KR100227272B1 (ko) * 1996-08-08 1999-11-01 윤종용 1 사이클 동작 내부 리드/라이트 기능을 가진 반도체 메모리 장치
JPH1055674A (ja) * 1996-08-09 1998-02-24 Nec Corp 半導体記憶装置
JPH10302471A (ja) * 1997-02-28 1998-11-13 Mitsubishi Electric Corp 半導体記憶装置
JP2996201B2 (ja) 1997-04-28 1999-12-27 日本電気株式会社 同時双方向インターフェース回路
JPH1186541A (ja) * 1997-09-02 1999-03-30 Mitsubishi Electric Corp 半導体記憶装置
US6351427B1 (en) * 1997-12-10 2002-02-26 Texas Instruments Incorporated Stored write scheme for high speed/wide bandwidth memory devices
KR100301039B1 (ko) * 1998-05-14 2001-09-06 윤종용 칼럼선택선신호를제어하여데이터를마스킹하는반도체메모리장치및이의칼럼디코더
US6127849A (en) 1998-08-11 2000-10-03 Texas Instruments Incorporated Simultaneous bi-directional input/output (I/O) circuit
US6157560A (en) * 1999-01-25 2000-12-05 Winbond Electronics Corporation Memory array datapath architecture
US6424175B1 (en) * 2000-09-11 2002-07-23 Intel Corporation Biased control loop circuit for setting impedance of output driver
JP2002117674A (ja) * 2000-10-10 2002-04-19 Hitachi Ltd 半導体装置
JP2003077276A (ja) * 2001-08-31 2003-03-14 Nec Corp 半導体メモリ
KR100438779B1 (ko) * 2001-11-26 2004-07-05 삼성전자주식회사 멀티 뱅크 구조를 포함하는 동기식 반도체 메모리 장치
US6690191B2 (en) * 2001-12-21 2004-02-10 Sun Microsystems, Inc. Bi-directional output buffer
EP1404050B1 (en) * 2002-09-25 2011-11-09 Samsung Electronics Co., Ltd. Input/output circuit for simultaneously bidirectional transmission
JP4593915B2 (ja) * 2002-12-31 2010-12-08 三星電子株式会社 同時両方向入出力回路及び方法

Also Published As

Publication number Publication date
JP2004335091A (ja) 2004-11-25
US7023742B2 (en) 2006-04-04
KR20040096071A (ko) 2004-11-16
KR100532433B1 (ko) 2005-11-30
TW200509125A (en) 2005-03-01
US20040223365A1 (en) 2004-11-11
TWI258765B (en) 2006-07-21
DE102004022355B4 (de) 2010-04-08
DE102004022355A1 (de) 2004-12-09

Similar Documents

Publication Publication Date Title
US7239566B2 (en) Semiconductor memory device and method of precharging global input/output lines thereof
US7663943B2 (en) Semiconductor memory device and method for reading/writing data thereof
KR20110004164A (ko) 반도체 메모리 장치
US7245542B2 (en) Memory device having open bit line cell structure using burn-in testing scheme and method therefor
JP5057641B2 (ja) 一つのパッドを通じてデータを同時に入出力するための半導体装置及び方法
JP4307894B2 (ja) 同期式半導体メモリ装置のカラムデコーダ・イネーブルタイミングの制御方法及びその装置
KR20090032281A (ko) 반도체 메모리 장치 및 반도체 메모리 장치의 데이터입출력 방법
US6073219A (en) Semiconductor memory device with high speed read-modify-write function
JP4027577B2 (ja) 入出力ライン対等化回路及びこれを備えたメモリ装置
KR0172368B1 (ko) 저전력 반도체 메모리 장치
KR100438779B1 (ko) 멀티 뱅크 구조를 포함하는 동기식 반도체 메모리 장치
KR100772714B1 (ko) 반도체 메모리 장치
KR100524944B1 (ko) 고속의 기입 및 독출동작을 가능하게 하는 입출력 구조를갖는 반도체 메모리장치
KR20150052632A (ko) 반도체장치
US7035153B2 (en) Semiconductor memory device of bit line twist system
JP7222568B2 (ja) サブアンプ、スイッチング装置、及び、半導体装置
US7636250B2 (en) Random access memory that selectively provides data to amplifiers
JP7014452B2 (ja) サブアンプ、スイッチング装置、及び、半導体装置
KR20190075334A (ko) 반도체 장치
KR100968443B1 (ko) 반도체 메모리 장치
KR100567044B1 (ko) 디램의 멀티 로우 컴프레션 테스트장치
US20090040853A1 (en) Method of precharging local input/output line and semiconductor memory device using the method
KR100324013B1 (ko) 반도체소자의데이타전송방법및그장치
US7626872B2 (en) Semiconductor memory device and its driving method
KR100950578B1 (ko) 반도체 메모리 소자와 그의 구동 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070223

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100105

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100405

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100408

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100428

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110201

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20110428

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20110509

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110531

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120110

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120510

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120517

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120724

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120731

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150810

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees