JP4944763B2 - 半導体装置、アドレス割り付け方法及びベリファイ方法 - Google Patents
半導体装置、アドレス割り付け方法及びベリファイ方法 Download PDFInfo
- Publication number
- JP4944763B2 JP4944763B2 JP2007500376A JP2007500376A JP4944763B2 JP 4944763 B2 JP4944763 B2 JP 4944763B2 JP 2007500376 A JP2007500376 A JP 2007500376A JP 2007500376 A JP2007500376 A JP 2007500376A JP 4944763 B2 JP4944763 B2 JP 4944763B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- cell
- cam
- semiconductor device
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 56
- 238000000034 method Methods 0.000 title claims description 41
- 230000006870 function Effects 0.000 claims description 28
- 238000006243 chemical reaction Methods 0.000 claims description 15
- 238000012795 verification Methods 0.000 description 41
- 230000003111 delayed effect Effects 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 238000009966 trimming Methods 0.000 description 3
- 230000007547 defect Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000008439 repair process Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C15/00—Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores
Landscapes
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
また、CAMセルへのプログラムの場合、このインタフェース1の方法ではなく、コマンド入力によってプログラムするCAMセルだけを指定する方法もある。この方法をインタフェース2と呼ぶ。インタフェース2の場合、CAMセルのアドレスを指定することで、指定されたCAMセルは、プログラムに設定されたメモリセルを意味する。
例えば、揮発性メモリ11は、1つの記憶領域(第1記憶領域)のみであっても実現できる。CAM用セルアレイ4に書き込まれたCAMデータは、パワーオン時、又はハードウェアリセット時にスイッチ61をONにしてリードされ、揮発性メモリ11(第1記憶領域)に転送される。プレリードは、この揮発性メモリ11の情報を読み出すことでWP−CAMセルのデータが“1”のイレース状態で、I/O入力が“1”のWP−CAMセルを検出する。次に検出したWP−CAMセルに対して、プログラムを実行する。プログラムを実行すると、データが確かにWP−CAMセルに書き込まれたか否かを判定するベリファイをベリファイ回路13で実施する。WPビットセレクト回路33は、揮発性メモリ11にベリファイコントロール信号としてプログラムに指定されたWP−CAMセルにはハイレベルの信号を出力し、その他のWP−CAMセルに対応するベリファイコントロール信号はローレベルを出力する。揮発性メモリ11は、ハイレベルのベリファイコントロール信号で指定されるWP−CAMセルのデータとして第1記憶領域の読み出し出力部(図示せず)を第1記憶領域の情報とは無関係に期待値“0”をデータ比較回路34に出力する。簡易的には、第1記憶領域の読み出し出力部にベリファイコントロール信号によるクランプ回路を付加して出力を“0”にクランプする。その他のWP−CAMセルの期待値データは、第1記憶領域の情報を、前記クランプ部を作用させずにそのまま出力する。各データ比較回路は、各WP−CAMセルからプログラム後に読み込んだデータと、揮発性メモリ11から読み込んだ期待値とを比較する。ベリファイが一致した場合には、WP−CAMセルまたはセンスアンプからスイッチ61をONにしてデータを読み込んで、揮発性メモリ11の第1記憶領域に記憶し、正式なWP−CAMセルのデータとする。
尚、揮発性メモリ11の素子構成は所謂スタティックメモリセルであっても良いし、周辺回路に適用される論理素子で構成されたラッチ回路などであってもよい。
Claims (12)
- 半導体装置の動作設定情報を記憶するセルアレイと、
前記セルアレイの読出しと書込みを制御する制御部とを有し、
前記制御部は、前記動作設定情報の機能毎に異なるローアドレスを割り付け、
前記ローアドレスの異なるメモリセルは、コラム対応に設けたビット線との接続を切り換えるスイッチをそれぞれに有し、
前記セルアレイはコラム毎に複数のメモリセルを有し、前記動作設定情報が格納されていない前記複数のメモリセルは、コラム対応に設けられているビット線から切り離されていることを特徴とする、半導体装置。 - 前記制御部は、前記動作設定情報の機能毎に異なるコラムアドレスを割り付けることを特徴とする、請求項1に記載の半導体装置。
- 前記制御部は、前記動作設定情報の複数の異なる機能に対して連続するコラムアドレスを割り付けることを特徴とする、請求項1に記載の半導体装置。
- 前記制御部は、前記ローアドレスで選択される複数のコラムに前記動作設定情報を割り付けることを特徴とする、請求項1に記載の半導体装置。
- 前記制御部は、前記ローアドレスで選択される任意のコラムの全てのI/Oに前記動作設定情報を割り付けることを特徴とする、請求項1に記載の半導体装置。
- 前記ローアドレスの異なるメモリセル間で、ローカルビット線の配線パターンを切断したことを特徴とする、請求項1に記載の半導体装置。
- 前記制御部は、前記セルアレイ上の全ワード線を選択し、前記コラムアドレスを連続的に切り換えてデータを読み出すことを特徴とする、請求項3に記載の半導体装置。
- 前記制御部は、指定されたメモリセルの番号から、該当するメモリセルのアドレスに変換する変換テーブルを有することを特徴とする、請求項1から7のいずれか1項に記載の半導体装置。
- 半導体装置の動作設定情報を記憶するセルアレイへのアドレス割り付け方法であって、
前記動作設定情報の機能毎に異なるローアドレスを割り付け、
前記ローアドレスの異なるメモリセルは、コラム対応に設けたビット線との接続を切り換えるスイッチをそれぞれに有し、
前記セルアレイはコラム毎に複数のメモリセルを有し、前記動作設定情報が格納されていない前記複数のメモリセルは、コラム対応に設けられているビット線から切り離されていることを特徴とする、アドレス割り付け方法。 - 前記動作設定情報の機能毎に異なるコラムアドレスを割り付けることを特徴とする、請求項9に記載のアドレス割り付け方法。
- 前記動作設定情報の複数の異なる機能に対して連続するコラムアドレスを割り付けることを特徴とする、請求項9に記載のアドレス割り付け方法。
- 前記セルアレイ上の全ワード線を選択し、前記コラムアドレスを連続的に切り換えてデータを読み出すことを特徴とする、請求項11に記載のアドレス割り付け方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2005/001083 WO2006080063A1 (ja) | 2005-01-27 | 2005-01-27 | 半導体装置、アドレス割り付け方法及びベリファイ方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011130224A Division JP5607581B2 (ja) | 2011-06-10 | 2011-06-10 | 半導体装置およびベリファイ方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2006080063A1 JPWO2006080063A1 (ja) | 2008-06-19 |
JP4944763B2 true JP4944763B2 (ja) | 2012-06-06 |
Family
ID=36740098
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007500376A Active JP4944763B2 (ja) | 2005-01-27 | 2005-01-27 | 半導体装置、アドレス割り付け方法及びベリファイ方法 |
Country Status (7)
Country | Link |
---|---|
US (3) | US7433219B2 (ja) |
JP (1) | JP4944763B2 (ja) |
CN (1) | CN101111900B (ja) |
DE (1) | DE112005003436B4 (ja) |
GB (1) | GB2436272B (ja) |
TW (2) | TWI407440B (ja) |
WO (1) | WO2006080063A1 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006038678A1 (de) * | 2006-08-17 | 2008-02-21 | Bayerische Motoren Werke Ag | Verfahren zur Vergabe von Adressen an die Speicherzellen eines wiederaufladbaren Energiespeichers |
US7567461B2 (en) * | 2006-08-18 | 2009-07-28 | Micron Technology, Inc. | Method and system for minimizing number of programming pulses used to program rows of non-volatile memory cells |
US7948802B2 (en) | 2007-12-04 | 2011-05-24 | Micron Technology, Inc. | Sensing memory cells |
US7895404B2 (en) * | 2008-02-14 | 2011-02-22 | Atmel Rousset S.A.S. | Access rights on a memory map |
KR101115637B1 (ko) * | 2009-06-30 | 2012-03-05 | 주식회사 하이닉스반도체 | 불휘발성 메모리 장치 및 이의 동작 방법 |
JP5712681B2 (ja) * | 2011-03-04 | 2015-05-07 | 富士通セミコンダクター株式会社 | 半導体記憶装置 |
KR101984796B1 (ko) | 2012-05-03 | 2019-06-03 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치, 그것을 포함하는 메모리 시스템 및 그것의 동작 방법 |
KR20150078165A (ko) * | 2013-12-30 | 2015-07-08 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치, 그것을 포함하는 메모리 시스템 및 그것의 동작 방법 |
KR102496678B1 (ko) * | 2016-02-19 | 2023-02-07 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이의 동작 방법 |
JP6473733B2 (ja) * | 2016-12-13 | 2019-02-20 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置およびその動作設定方法 |
TWI708253B (zh) * | 2018-11-16 | 2020-10-21 | 力旺電子股份有限公司 | 非揮發性記憶體良率提升的設計暨測試方法 |
KR102587962B1 (ko) | 2019-06-25 | 2023-10-11 | 삼성전자주식회사 | 탐색 회로, 이를 포함하는 해머 어드레스 관리 회로 및 메모리 시스템 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6473435A (en) * | 1987-09-16 | 1989-03-17 | Hitachi Ltd | Semiconductor integrated circuit device |
JPH11306007A (ja) * | 1998-04-24 | 1999-11-05 | Nec Corp | Bios書き換え方法及び方式 |
JP2000187991A (ja) * | 1998-12-22 | 2000-07-04 | Stmicroelectronics Inc | フロ―ティングゲ―ト連想記憶装置 |
JP2003187599A (ja) * | 2001-12-19 | 2003-07-04 | Toshiba Corp | 不揮発性半導体記憶装置 |
WO2003100790A1 (en) * | 2002-05-24 | 2003-12-04 | Advanced Micro Devices, Inc. | Method of erasing a flashing memory using a pre-erasing step |
JP2004213872A (ja) * | 2002-12-27 | 2004-07-29 | Hynix Semiconductor Inc | ワードラインリペアが可能なフラッシュメモリ素子 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3448051B2 (ja) * | 1990-03-31 | 2003-09-16 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP2647321B2 (ja) | 1991-12-19 | 1997-08-27 | 株式会社東芝 | 不揮発性半導体記憶装置及びこれを用いた記憶システム |
JP3178914B2 (ja) * | 1992-10-14 | 2001-06-25 | 株式会社東芝 | 半導体ファイル装置 |
JPH06349285A (ja) * | 1993-06-08 | 1994-12-22 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置 |
JPH0778106A (ja) * | 1993-09-08 | 1995-03-20 | Hitachi Ltd | データ処理システム |
US5818771A (en) | 1996-09-30 | 1998-10-06 | Hitachi, Ltd. | Semiconductor memory device |
JPH10214489A (ja) * | 1997-01-31 | 1998-08-11 | Kawasaki Steel Corp | 連想メモリ |
TW419828B (en) * | 1997-02-26 | 2001-01-21 | Toshiba Corp | Semiconductor integrated circuit |
JP3730381B2 (ja) | 1997-10-21 | 2006-01-05 | 株式会社東芝 | 半導体記憶装置 |
JP3093723B2 (ja) * | 1998-04-22 | 2000-10-03 | 日本電気アイシーマイコンシステム株式会社 | 半導体集積回路 |
US6222779B1 (en) * | 1998-04-24 | 2001-04-24 | Kabushiki Kaisha Toshiba | Semiconductor storage device with automatic write/erase function |
JP3779480B2 (ja) * | 1999-02-10 | 2006-05-31 | Necエレクトロニクス株式会社 | 半導体記憶装置 |
JP4034923B2 (ja) * | 1999-05-07 | 2008-01-16 | 富士通株式会社 | 半導体記憶装置の動作制御方法および半導体記憶装置 |
WO2001061503A1 (en) | 2000-02-16 | 2001-08-23 | Fujitsu Limited | Nonvolatile memory |
US6240040B1 (en) * | 2000-03-15 | 2001-05-29 | Advanced Micro Devices, Inc. | Multiple bank simultaneous operation for a flash memory |
JP4535563B2 (ja) * | 2000-04-28 | 2010-09-01 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US6614685B2 (en) * | 2001-08-09 | 2003-09-02 | Multi Level Memory Technology | Flash memory array partitioning architectures |
JP2003157680A (ja) | 2001-11-21 | 2003-05-30 | Sony Corp | 不揮発性半導体メモリ装置とその検証方法 |
KR100437461B1 (ko) * | 2002-01-12 | 2004-06-23 | 삼성전자주식회사 | 낸드 플래시 메모리 장치 및 그것의 소거, 프로그램,그리고 카피백 프로그램 방법 |
JP2003241730A (ja) * | 2002-02-18 | 2003-08-29 | Rohm Co Ltd | 表示装置 |
JP4424952B2 (ja) * | 2003-09-16 | 2010-03-03 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置 |
KR100610006B1 (ko) * | 2004-05-04 | 2006-08-08 | 삼성전자주식회사 | 호스트 시스템의 다중동작 지원에 적합한 메모리 구조를갖는 반도체 메모리 장치 |
CN100555460C (zh) * | 2004-07-30 | 2009-10-28 | 斯班逊有限公司 | 半导体装置及写入方法 |
KR100702300B1 (ko) * | 2005-05-30 | 2007-03-30 | 주식회사 하이닉스반도체 | 테스트 제어 회로를 갖는 반도체 메모리 장치 |
KR100823169B1 (ko) * | 2007-01-25 | 2008-04-18 | 삼성전자주식회사 | 향상된 동작 특성을 갖는 플래시 메모리 시스템 및 그것의액세스 방법 |
-
2005
- 2005-01-27 WO PCT/JP2005/001083 patent/WO2006080063A1/ja not_active Application Discontinuation
- 2005-01-27 DE DE112005003436.4T patent/DE112005003436B4/de active Active
- 2005-01-27 GB GB0714115A patent/GB2436272B/en active Active
- 2005-01-27 JP JP2007500376A patent/JP4944763B2/ja active Active
- 2005-01-27 CN CN2005800473288A patent/CN101111900B/zh active Active
-
2006
- 2006-01-27 TW TW095103428A patent/TWI407440B/zh active
- 2006-01-27 US US11/341,029 patent/US7433219B2/en active Active
- 2006-01-27 TW TW102127390A patent/TWI529717B/zh active
-
2008
- 2008-08-27 US US12/199,684 patent/US7813154B2/en active Active
-
2010
- 2010-10-12 US US12/903,065 patent/US8023341B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6473435A (en) * | 1987-09-16 | 1989-03-17 | Hitachi Ltd | Semiconductor integrated circuit device |
JPH11306007A (ja) * | 1998-04-24 | 1999-11-05 | Nec Corp | Bios書き換え方法及び方式 |
JP2000187991A (ja) * | 1998-12-22 | 2000-07-04 | Stmicroelectronics Inc | フロ―ティングゲ―ト連想記憶装置 |
JP2003187599A (ja) * | 2001-12-19 | 2003-07-04 | Toshiba Corp | 不揮発性半導体記憶装置 |
WO2003100790A1 (en) * | 2002-05-24 | 2003-12-04 | Advanced Micro Devices, Inc. | Method of erasing a flashing memory using a pre-erasing step |
JP2004213872A (ja) * | 2002-12-27 | 2004-07-29 | Hynix Semiconductor Inc | ワードラインリペアが可能なフラッシュメモリ素子 |
Also Published As
Publication number | Publication date |
---|---|
TW201346912A (zh) | 2013-11-16 |
US8023341B2 (en) | 2011-09-20 |
TWI529717B (zh) | 2016-04-11 |
US7813154B2 (en) | 2010-10-12 |
US20110026287A1 (en) | 2011-02-03 |
DE112005003436T5 (de) | 2007-12-13 |
TW200632912A (en) | 2006-09-16 |
DE112005003436B4 (de) | 2017-05-18 |
GB2436272A (en) | 2007-09-19 |
US20060209583A1 (en) | 2006-09-21 |
TWI407440B (zh) | 2013-09-01 |
WO2006080063A1 (ja) | 2006-08-03 |
CN101111900B (zh) | 2011-02-16 |
US20080316787A1 (en) | 2008-12-25 |
US7433219B2 (en) | 2008-10-07 |
JPWO2006080063A1 (ja) | 2008-06-19 |
GB2436272B (en) | 2011-01-19 |
GB0714115D0 (en) | 2007-08-29 |
CN101111900A (zh) | 2008-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4944763B2 (ja) | 半導体装置、アドレス割り付け方法及びベリファイ方法 | |
JP5014125B2 (ja) | 半導体装置及びプログラムデータ冗長方法 | |
JP3730423B2 (ja) | 半導体記憶装置 | |
US7162668B2 (en) | Memory with element redundancy | |
JP4499103B2 (ja) | 不揮発性記憶装置の初期化制御方法 | |
JP2003036681A (ja) | 不揮発性記憶装置 | |
JP2010040144A (ja) | 不揮発性半導体記憶システム | |
JP2009146474A (ja) | 不揮発性半導体記憶装置 | |
US7437625B2 (en) | Memory with element redundancy | |
JP4229712B2 (ja) | 不揮発性半導体記憶装置 | |
KR100912518B1 (ko) | 반도체 장치, 어드레스 할당 방법 및 검증 방법 | |
JP5607581B2 (ja) | 半導体装置およびベリファイ方法 | |
JP5270598B2 (ja) | 不揮発性記憶装置 | |
JP4926144B2 (ja) | 不揮発性半導体記憶装置 | |
JP2007164893A (ja) | 半導体記憶装置 | |
GB2468051A (en) | Verifying the programming of a cell array | |
JPH1186600A (ja) | 不揮発性半導体記憶装置 | |
JP2008217993A (ja) | 不揮発性半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100204 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20100616 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20100805 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20100922 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110111 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110407 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110414 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110510 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110517 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110610 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120221 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120302 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4944763 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150309 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150309 Year of fee payment: 3 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |