JP4115326B2 - 半導体パッケージの製造方法 - Google Patents

半導体パッケージの製造方法 Download PDF

Info

Publication number
JP4115326B2
JP4115326B2 JP2003110680A JP2003110680A JP4115326B2 JP 4115326 B2 JP4115326 B2 JP 4115326B2 JP 2003110680 A JP2003110680 A JP 2003110680A JP 2003110680 A JP2003110680 A JP 2003110680A JP 4115326 B2 JP4115326 B2 JP 4115326B2
Authority
JP
Japan
Prior art keywords
semiconductor
wafer
semiconductor package
layer
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003110680A
Other languages
English (en)
Other versions
JP2004319707A (ja
Inventor
孝治 山野
孝子 吉原
昌宏 春原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shinko Electric Industries Co Ltd
Original Assignee
Shinko Electric Industries Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Industries Co Ltd filed Critical Shinko Electric Industries Co Ltd
Priority to JP2003110680A priority Critical patent/JP4115326B2/ja
Priority to TW093109582A priority patent/TW200503236A/zh
Priority to US10/821,915 priority patent/US7378732B2/en
Priority to CNB2004100338033A priority patent/CN100414702C/zh
Priority to KR1020040025852A priority patent/KR101045557B1/ko
Publication of JP2004319707A publication Critical patent/JP2004319707A/ja
Application granted granted Critical
Publication of JP4115326B2 publication Critical patent/JP4115326B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05008Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body, e.g.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05026Disposition the internal layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05569Disposition the external layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13023Disposition the whole bump connector protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/24146Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the HDI interconnect connecting to the same level of the lower semiconductor or solid-state body at which the upper semiconductor or solid-state body is mounted
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Description

【0001】
【発明の属する技術分野】
本発明は、基板上に半導体装置を実装した半導体パッケージに関し、さらに詳しく述べると、高密度実装が可能な小型で高性能な半導体パッケージ、いわゆるCSP(チップサイズパッケージ)に関する。また、本発明は、そのような半導体パッケージをウエハレベルで簡単にかつ歩留まりよく製造する方法に関する。
【0002】
【従来の技術】
近年、電子機器の高性能化、小型化に対応するため、ICチップ、LSIチップ等の半導体素子あるいは半導体素子を基板上に搭載した構成の半導体装置を組み合わせて、いろいろなタイプの半導体パッケージが提案されている。また、かかる半導体パッケージにおいて高密度実装を可能とするため、各研究機関及び各社から3次元実装のモデルが提案されている。半導体チップどうしを重ね合わせ、両者をボンディングワイヤで接続する方法も提案されているが、もっとも有力視されているのは、半導体チップどうしを重ね合わせ、フリップチップ(FC)によって両者を固定するとともに、両者の間にアンダーフィル材を充填する方法である。
【0003】
最近では、FC接続を省略したより小型化された半導体パッケージも提案されている。例えば、図9に示すように、パターンフィルム104の上にウエハ(半導体チップ)105が絶縁性接着材006を介して複数枚積層されたスタックド半導体装置114が提案されている(特許文献1)。また、このスタックド半導体装置114では、ウエハ105の積層体の外周及び内周に、縦の配線パターン116を形成するとともに、パターンフィルム105の下面に、外部接続パターン103を介して外部接続端子111を配置している。しかし、このスタックド半導体装置の場合、ウエハの積層、ダイシング、シリコンエッチング及び絶縁性接着材の塗布を繰り返し行って所望複数段のウエハ積層体を形成しなければならず、製造工程が非常に複雑となっている。また、縦の配線パターンの形成工程を別に設けなければならないという問題もある。
【0004】
また、図10に示すように、突起電極164を両面に有する半導体チップ162を製造した後、その複数個(図では、6個)を突起電極164を突き合わすように積層することで製造した半導体装置161も提案されている(特許文献2)。それぞれの半導体チップ162は、その表裏面に絶縁層172を有し、かつその表裏面を貫通するように形成されたスルーホール166を備えている。スルーホール166の内側には、絶縁膜168と導電部材170が順に形成されている。しかし、この半導体装置の場合、半導体チップを順に積層する方法を採用しているので、製造の歩留まりが悪いという問題がある。また、型を用いた絶縁層の転写工程も煩雑である。
【0005】
【特許文献1】
特開2000−252411号公報(特許請求の範囲、段落0010〜0019、図3)
【特許文献2】
特開2001−94039号公報(特許請求の範囲、段落0054、図9)
【0006】
【発明が解決しようとする課題】
本発明は、上記のような従来の技術の問題点を解決することを目的とする。
【0007】
本発明の目的は、高密度実装が可能な小型で高性能な半導体パッケージを提供することにある。
【0008】
また、本発明の目的は、高密度実装が可能な小型で高性能な半導体パッケージをウエハレベルで簡単にかつ歩留まりよく製造する方法を提供することにある。
【0009】
本発明のこれらの目的やその他の目的は、以下の詳細な説明から容易に理解することができるであろう。
【0010】
【課題を解決するための手段】
本発明は、その1つの面において、複数個の半導体パッケージをウエハレベルで一括して作製した後に個々の半導体パッケージに切り離されたものであって、
前記半導体パッケージが、2個以上の半導体装置を絶縁層を介して貼り合せた積層体であり、
前記半導体装置が、それぞれ、基板とその表面に形成されたデバイスパターンとを含んでおり、かつ
下方の半導体装置のデバイスパターン面がその上に積層された半導体装置の非デバイスパターン面と対面していることを特徴とする半導体パッケージにある。
【0011】
また、本発明は、そのもう1つの面において、それぞれ基板とその表面に形成されたデバイスパターンとを含む2個以上の半導体装置の積層体を含む半導体パッケージを製造する方法であって、
半導体材料からなるウエハを加工して、所定のデバイスパターンを表面に有する半導体装置の複数個を一括して作り込み、半導体装置実装ウエハを製造する工程を反復すること、
下方の半導体装置実装ウエハの上にもう1つの半導体装置保有ウエハをその非デバイスパターン面を下側にして接着剤層を介して貼り合せるとともに、前記もう1つの半導体装置実装ウエハを製造する工程において、前記下方の半導体装置実装ウエハのデバイスパターン面の上に半導体材料からなるウエハを前記絶縁層を介して貼り合せた後、そのウエハを加工して、所定のデバイスパターンを表面に有する半導体装置の複数個を一括して作り込むこと、及び
前記半導体パッケージの完成に必要な数の前記半導体装置実装ウエハの貼り合せが完了した後、得られたウエハ積層体から個々の前記半導体パッケージを予め定められた切断線に沿って切り離すこと
を特徴とする半導体パッケージの製造方法にある。
【0012】
【発明の実施の形態】
本発明による半導体パッケージ及びその製造方法は、それぞれ、いろいろな形態で有利に実施することができる。以下、本発明の好ましい実施の形態について説明する。
【0013】
本発明の半導体パッケージは、複数個の半導体パッケージをウエハレベルで一括して作製した後に個々の半導体パッケージに切り離されたものである。すなわち、本発明の半導体パッケージは、従来より広く使用されている半導体パッケージ、すなわち、半導体装置(例えば、IC、LSI等の半導体チップ)を予め製造した後に2個以上の半導体装置を重ね合わせ、半導体装置どうしの間にアンダーフィル材を充填して製造された半導体パッケージとは構造的及び製法的に相違する。本発明に従い特にウエハレベルで3次元実装を行えるということは、以下の説明から容易に理解できるように、高密度実装や製造工数の削減などの面で有用である。
【0014】
本発明の半導体パッケージは、下記の要件:
(1)半導体パッケージは、2個以上の半導体装置を絶縁層を介して貼り合せた積層体であること、
(2)半導体装置は、それぞれ、基板とその表面に形成されたデバイスパターンとを含んでいること、及び
(3)下方の半導体装置のデバイスパターン面がその上に積層された半導体装置の非デバイスパターン面と対面していること
を満足させるものである。
【0015】
まず、半導体パッケージは、2個以上の半導体装置を絶縁層を介して貼り合せた積層体である。但し、それぞれの半導体パッケージは、所要数の作製済み半導体装置どうしを貼り合せて製造したものではなく、所要数のウエハにおいてデバイスパターンの形成及び絶縁層を介したウエハどうしの接合を行ってウエハ積層体(半導体装置実装ウエハの積層体)を製造した後、半導体パッケージを個々に切り出したものである。
【0016】
本発明の実施において、最終的に半導体装置の基板となるウエハの積層数は特に限定されるものではなく、半導体パッケージの構成に応じて必要な数のウエハを任意に積層することができる。ウエハの積層数は、通常、約2〜8層であり、好ましくは4層である。また、ウエハは、いろいろな材料からなることができるけれども、通常、シリコンのような半導体材料が基板として好適である。必要ならば、ガラスなどのセラミック材料を基板として使用してもよい。ウエハの厚さは、通常、約50〜725μmの範囲である。
【0017】
本発明の半導体パッケージでは、半導体装置(あるいは、ウエハ)どうしの接合に絶縁層が使用される。絶縁層は、好ましくは、絶縁性の樹脂材料であり、例えばポリイミド樹脂、エポキシ樹脂などが絶縁層材料として有用である。絶縁層は、かかる樹脂材料の溶液を塗布及び硬化させて形成してもよく、さもなければ、樹脂材料のフィルムを貼付して形成してもよい。また、必要ならば、接着剤やそのフィルムを使用して絶縁層を形成してもよい。絶縁層の厚さは、通常、約10〜75μmの範囲であり、好ましくは、約10〜45μmの範囲である。
【0018】
また、本発明の半導体パッケージにおいて、それに含まれる2個もしくはそれ以上の半導体装置は、それぞれ、基板とその表面に形成されたデバイスパターンとを含むように構成され、また、必要ならば、その他の要素を有していてもよい。基板は、上記したように、半導体ウエハやその他のウエハから切り出されたものである。また、基板の片面には、本発明でいうデバイスパターンが形成される。デバイスパターンは、以下に列挙するものに限定されるわけではないが、配線層(再配線層などを含む)、電極、基板貫通電極、導体パッド、能動素子及び受動素子などを包含する。また、デバイスパターンは、通常、基板の表面に形成されるけれども、必要なら、基板の裏面や内部に形成してもよい。
【0019】
さらに、本発明の半導体パッケージにおいて、下方の半導体装置のデバイスパターン面は、その上に積層された半導体装置の裏面と対面している。すなわち、本発明の半導体パッケージは、ウエハの表面側(デバイスパターン面)どうしを突き合わせて貼り合せた構造のものではなくて、従来の技術ではウエハレベル3次元実装は困難であると考えられてきた、ウエハの表面側(デバイスパターン面)とウエハの裏面(非デバイスパターン面、すなわち、必要に応じて背面研削が可能なBSG側)とを突き合わせて貼り合せた構造のものである。このような貼り合せ構造は、例えば、半導体パッケージの薄型化、配線長の短縮、製造工数の削減などの面で有用である。
【0020】
さらに加えて、本発明の半導体パッケージは、その構造や性能などの改善のために追加の層などを有していてもよい。例えば、本発明の半導体パッケージにおいて、その最下層の半導体装置が、その非デバイスパターン面にさらに、高熱伝導性の材料からなる放熱層を有していることが好ましい。放熱層は、従来の半導体パッケージにおいて別に貼付されていた冷却板、放熱フィンなどに相当するものであり、半導体装置の放熱特性を向上させる働きがあり、また、その厚さなどによっては、半導体装置の支持体としても機能することができる。
【0021】
放熱層は、好ましくは、半導体パッケージを個々に切り離す前に最下層のウエハの非デバイスパターン面に被着されたものである。また、放熱層は、好ましくは、例えばスパッタリング、蒸着などの薄膜形成技術によって形成されたものである。すなわち、本発明の放熱層は、ウエハレベルで薄膜の形に形成することができるので、半導体パッケージの薄型化、工数削減などに寄与するところが大である。
【0022】
放熱層は、いろいろな材料から異なる厚さで形成することができる。例えば、成膜にスパッタリングなどを使用することを考慮すると、以下に列挙するものに限定されるわけではないけれでも、銅、アルミニウム又はその合金が放熱層材料として好適である。また、放熱層の厚さは、通常、約0.1〜1μmの範囲であり、好ましくは、約0.1〜0.5μmの範囲である。
【0023】
放熱層は、通常、本発明のようにウエハレベルで半導体パッケージを製造する際にその任意の段階、好ましくは最終段階でウエハのBSG側に形成するのが最も有用であるであるけれども、必要に応じて、積層構造を有しない半導体装置や半導体パッケージの製造においてウエハ段階でBSG側に形成した場合でも、本発明で意図した作用効果を得ることができる。
【0024】
本発明の半導体パッケージでは、好ましくは、積層された半導体装置において、それらのデバイスパターンどうしが、1つの半導体装置において同時に形成された配線層、好ましくは再配線層及び基板貫通電極によって電気的に接続されている。換言すると、本発明の半導体パッケージでは、好ましいことに、再配線層及び基板貫通電極を同時に形成することで、構成の簡略化、工数の削減などを図ることができる。再配線層や基板貫通電極は、それぞれ、銅もしくはその合金からめっきなどによって有利に形成することができる。
【0025】
また、本発明の半導体パッケージでは、好ましくは、最上層の半導体装置が、そのデバイスパターン面に樹脂封止層をさらに有している。また、樹脂封止層は上記した放熱層と同様に、半導体パッケージを個々に切り離す前に最上層のウエハのデバイスパターン面に形成されたものであることが好ましい。樹脂封止層の形成に用いられる樹脂は、特に限定されるものではなく、例えば、常用の封止樹脂であるエポキシ樹脂などを有利に使用することができる。封止樹脂は、塗布、ポッティング、フィルム貼付などによってデバイスパターン面に適用することができる。樹脂封止層は、半導体パッケージやそのデバイスパターンを水分の浸入や衝撃などから保護するのに有用である。樹脂封止層の厚さは、通常、約50〜90μmの範囲であり、好ましくは、約60〜80μmの範囲である。
【0026】
本発明は、また、それぞれ基板とその表面に形成されたデバイスパターンとを含む2個以上の半導体装置の積層体を含む半導体パッケージを製造する方法にある。本発明の製造方法は、半導体パッケージについての上述の説明や、図面を参照した以下の実施例の説明から理解されるように、
(1)半導体材料からなるウエハを加工して、所定のデバイスパターンを表面に有する半導体装置の複数個を一括して作り込み、半導体装置実装ウエハを製造する工程を反復すること、
(2)下方の半導体装置実装ウエハの上にもう1つの半導体装置実装ウエハをその非デバイスパターン面を下側にして絶縁層を介して貼り合せるとともに、前記もう1つの半導体装置実装ウエハを製造する工程において、前記下方の半導体装置実装ウエハのデバイスパターン面の上に半導体材料からなるウエハを前記絶縁層を介して貼り合せた後、そのウエハを加工して、所定のデバイスパターンを表面に有する半導体装置の複数個を一括して作り込むこと、及び
(3)前記半導体パッケージの完成に必要な数の前記半導体装置実装ウエハの貼り合せが完了した後、得られたウエハ積層体から個々の前記半導体パッケージを予め定められた切断線に沿って切り離すこと
を特徴とする。なお、「半導体装置実装ウエハ」とは、本発明の半導体パッケージの前駆体を意味しており、切り出しを所望される数の半導体パッケージに相当する数の半導体装置がすでに作り込まれている1枚のウエハを指している。すなわち、所要数の半導体装置実装ウエハを積層してウエハ積層体を得た後、そのウエハ積層体を予め定められたデザインに従って切り出せば、所望される数の半導体パッケージを個々に得ることができる。
【0027】
【実施例】
引き続いて、本発明の実施例を添付の図面を参照して説明する。なお、本発明は下記の実施例に限定されるものではないことを理解されたい。また、下記の半導体パッケージの製造方法の説明では、説明の簡略化のために1個の半導体パッケージを拡大して説明するけれども、実際にはウエハレベルで製造が行われるため、1枚のウエハに多数の半導体パッケージを一括して作り込んだ後、個々の半導体パッケージに切り分ける方法がとられている。
【0028】
図1は、本発明による半導体パッケージの好ましい1実施例を示した断面図である。半導体パッケージ10は、シリコンウエハに多数の半導体装置を予め定められたデザインに従って作りこんだ後、ダイシングラインDに沿って切り出されたものである。図示の半導体パッケージ10では、下方のシリコン基板11を有する第1の半導体装置と、上方のシリコン基板21を有する第2の半導体装置とがエポキシ樹脂からなる絶縁層15を介して接合されている。
【0029】
第1の半導体装置について見ると、シリコン基板11は、その表面が本発明でいうデバイスパターン面に相当し、アルミニウム(Al)からなる電極パッド12、ポリイミド樹脂からなる保護膜13、そして銅(Cu)からなる配線層(ここでは、再配線層)14を有している。また、シリコン基板11の裏面は、背面研削面(BSG面)であり、所望の厚さを有するシリコン基板11を得るため、CMPによって研削済みである。
【0030】
次いで、第1の半導体装置のデバイスパターン面にBSG面を対面させて積層された第2の半導体装置について見ると、シリコン基板21は、その表面がデバイスパターン面に相当し、アルミニウム(Al)からなる電極パッド22、ポリイミド樹脂からなる保護膜23、そして銅(Cu)からなる配線層(ここでは、再配線層)24を有している。また、シリコン基板21は、それを貫通して形成された、銅(Cu)からなる基板貫通電極26を有している。基板貫通電極26は、配線層24と同時に形成されたものであり、配線層24と配線層14を電気的に連通している。さらに、シリコン基板21は、そのデバイスパターン面の全体がエポキシ樹脂からなる樹脂封止層27で被覆されている。さらにまた、配線層24の所定の位置には銅(Cu)からなる導体ポスト28が立設され、さらにはんだボール29が搭載されている。はんだボール29は、外部接続端子を構成するものであり、これに代えてはんだバンプなどを搭載してもよい。
【0031】
図示の半導体パッケージでは、ウエハどうしを貼り合せる工程で、ウエハのデバイスパターン面とウエハのBSG面とを突き合わせていること、シリコン基板を貫通して基板貫通電極(ビア電極)を形成していること、CMPなしで配線層とビア電極を同時に形成していること、ウエハをダイシングし、半導体パッケージを一括して多数個取りしていること、などが特徴であり、これらの特徴に由来して、チップ−チップ間の配線長が短縮するので、高速パッケージを具現することができる、3次元化により、高密度実装が可能となる、などの効果を得ることができる。
【0032】
図2は、本発明による半導体パッケージにおいて、そのウエハ裏面に冷却板機能を付与した例を示した断面図である。半導体パッケージ10は、図1の半導体パッケージと同様に、半導体装置実装ウエハの積層体をダイシングラインDに沿って切り出すことによって得られたものである。図示の半導体パッケージ10では、下方のシリコン基板11を有する第1の半導体装置と、上方のシリコン基板21を有する第2の半導体装置とがエポキシ樹脂からなる絶縁層15を介して接合されている。
【0033】
第1の半導体装置について見ると、説明の簡略化のため、その構成の詳細が省略されている。シリコン基板11の裏面には、所望の厚さを有するシリコン基板11を得るためにCMPによって研削した後、エポキシ樹脂フィルムの貼付によって形成された裏面保護膜31が貼付されている。また、裏面保護膜31には、アルミニウム(Al)のスパッタリングによって形成された放熱層32がさらに積層されている。
【0034】
次いで、第1の半導体装置のデバイスパターン面にBSG面を対面させて積層された第2の半導体装置について見ると、シリコン基板21は、その表面がデバイスパターン面に相当し、アルミニウム(Al)からなる電極パッド22、ポリイミド樹脂からなる保護膜23、そして銅(Cu)からなる配線層(ここでは、再配線層)24を有している。また、シリコン基板21は、そのデバイスパターン面の全体がエポキシ樹脂からなる樹脂封止層27で被覆されている。さらに、配線層24の所定の位置には銅(Cu)からなる導体ポスト28が立設され、さらにはんだボール29が搭載されている。はんだボール29は、外部接続端子を構成するものであり、これに代えてはんだバンプなどを搭載してもよい。
【0035】
図示の半導体パッケージでは、ウエハどうしを貼り合せる工程で、ウエハのデバイスパターン面とウエハのBSG面とを突き合わせていること、高熱伝導性材料から放熱層を構成するとともに、その放熱層を支持体として使用していること、支持体を含めてウエハをダイシングし、半導体パッケージを一括して多数個取りしていること、などが特徴であり、これらの特徴に由来して、チップ−チップ間の配線長が短縮するので、高速パッケージを具現することができる、3次元化により、高密度実装が可能となる、などの本発明の半導体パッケージに特有の効果に追加して、チップの放熱特性が向上する、冷却板に代えて放熱層をウエハ一括状態で形成するので、工数削減が可能である、などの新たな効果を得ることができる。
【0036】
図3〜図5は、図1に示したものと類似の構造をもった半導体パッケージの好ましい1製造方法を順に示した断面図である。
【0037】
最初に、所要数の第1の半導体装置を作り込むため、図3(A)に示すようにシリコンウエハ11を用意する。なお、図では、先にも説明したように、説明の簡略化のためにシリコンウエハ11の一部(1個の半導体パッケージに相当する部分;よって、得られる半導体パッケージではシリコン基板となる)のみが示されている。
【0038】
次いで、用意したシリコンウエハ11のデバイスパターン面にアルミニウム(Al)からなる電極パッド12をめっきとエッチングによって形成し、その上をポリイミド樹脂からなる絶縁膜13で覆う。絶縁膜13は、例えば、ポリイミド樹脂の前駆体溶液を塗布し、加熱によって硬化させることによって形成することができる。絶縁膜13において、電極パッド12の部分は、次の工程で配線層を接続するため、開口状態とする。次いで、銅(Cu)めっきによって、配線層(ここでは、再配線層)14を予め定められたパターンで形成する。
【0039】
配線層14を形成した後、図3(B)に示すように、シリコンウエハ11のデバイスパターン面にエポキシ樹脂を所定の厚さで塗布して絶縁層15を形成する。絶縁層15は、エポキシ樹脂のフィルムを貼付して形成してもよく、あるいはシリコンウエハどうしの接合に有用であり、所望の絶縁効果があるのであるならば、その他の材料から形成してもよい。
【0040】
次いで、図3(C)に示すように、シリコンウエハ11の上にシリコンウエハ21を重ね合わせ、絶縁層15を介して貼り合せる。シリコンウエハ21のサイズは、シリコンウエハ11に同じである。
【0041】
引き続いて、所要数の第2の半導体装置をシリコンウエハ21に作り込むための工程に移行する。
【0042】
まず、図3(D)に示すように、シリコンウエハ21の基板貫通電極(ビア電極)形成部位にスルーホール36を形成する。スルーホール36は、例えば、リアクティブ・イオン・エッチング(RIE)、レーザー加工、エッチングなどの常用の技法を使用して形成することができる。スルーホール36の形成の結果、絶縁層15の表面が部分的に露出した状態となる。
【0043】
次いで、図4(E)に示すように、シリコンウエハ21のデバイスパターン面にアルミニウム(Al)からなる電極パッド22をめっきとエッチングによって形成する。
【0044】
その後、図4(F)に示すように、ポリイミド樹脂からなる絶縁膜23で覆う。絶縁膜23は、例えば、ポリイミド樹脂の前駆体溶液を塗布し、加熱によって硬化させることによって形成することができる。絶縁膜23において、電極パッド22の部分は、次の工程で配線層を接続するため、開口状態とする。また、すでに形成されているスルーホール36の側壁も、絶縁膜23で被覆する。
【0045】
引き続いて、図4(G)に示すように、スルーホール36の先端で露出していた絶縁層15を選択的に除去して、より深いスルーホール37を形成し、下地の配線層14が露出した状態とする。後段の工程で、シリコンウエハ11のデバイスパターンとシリコンウエハ21のデバイスパターンを電気的に接続するためである。絶縁層15の除去(開口)には、例えば、ウエットエッチング、ドライエッチング(ケミカル・ドライ・エッチング)、レーザー加工などの常用の技法を使用することができる。
【0046】
さらに続けて、図5(H)に示すように、シリコン基板21のデバイスパターン面に銅(Cu)からなる配線層(ここでは、再配線層)24を予め定められたパターンで形成し、かつ、それと同時に、先の工程で形成しておいたスルーホール37にもCuを充填してビア電極26を形成する。配線層24及びビア電極26の同時形成は、例えば、Cuの電解めっきや無電解めっきで有利に行うことができる。また、図示されていないが、このCuめっき工程に先がけて、バリアメタル層及びシード層をCr、Ti、Cu等からスパッタリングなどで形成しておくことが好ましい。
【0047】
上記のようにしてシリコンウエハ21に配線層24とビア電極26を同時に形成した後、図5(I)に示すように、導体(Cu)ポスト28を形成し、さらに全体をエポキシ樹脂で被覆して樹脂封止層27を形成する。この工程は、例えば、レジストパターン(図示せず)をマスクとしてCuの電解めっきによってCuポスト28を形成することによって有利に行うことができる。シード層をエッチングによって除去した後、エポキシ樹脂のポッティングによって樹脂封止層27を形成する。
【0048】
最後に、先の工程で形成したCuポスト28の上にはんだボール29を搭載し、高められた温度ではんだをリフローし、さらに予め定められたダイシングライン(図示せず)に沿ってシリコンウエハ11及び21のダイシングを行うと、図5(J)に示すように、目的とする構造をもった多数の半導体パッケージ10を一括して得ることができる。
【0049】
図6〜図8は、図2に示したものと類似の構造をもった半導体パッケージの好ましい1製造方法を順に示した断面図である。
【0050】
最初に、図6(A)に示すように、所要数の第1の半導体装置(図示せず)を作り込んだシリコンウエハ11のデバイスパターン面に、シリコンウエハ21をそのBSG面を対面させて載置する。シリコンウエハ21のサイズは、シリコンウエハ11に同じである。また、シリコンウエハ21のBSG面は、所望の厚さを有するシリコンウエハ21を得るためにCMPによって研削済みである。シリコンウエハ11とシリコンウエハ21は、エポキシ樹脂からなる絶縁層(図示せず)を介して接合する。
【0051】
次いで、図6(B)に示すように、後段の工程で配線層を形成するための前処理を行う。先ず、シリコンウエハ21のデバイスパターン面にアルミニウム(Al)からなる電極パッド22をめっきとエッチングによって形成する。その後、ポリシリケートガラス(PSG)からなるパシベーション膜41及びSiNからなる絶縁膜42を順次成膜する。
【0052】
続いて、図6(C)に示すように、バリアメタル層43及びシード層(導通層)44を順次成膜する。例えば、バリアメタル層43は、Cr、Ti等をスパッタリングすることによって形成することができ、また、シード層44は、Cu等をスパッタリングすることによって形成することができる。
【0053】
上記のようにして前処理が完了した後、配線層(ここでは、再配線層)の形成工程に移行する。
【0054】
まず、図6(D)に示すように、再配線層の形成領域を除いてガイド用レジスト膜45を形成する。ガイド用レジスト膜45は、例えば、シリコンウエハ21の全面にレジストを塗布して硬化させた後、不要部分を溶解除去することによって形成することができる。
【0055】
次いで、図6(E)に示すように、ガイド用レジスト膜45の存在において銅(Cu)のめっきを行い、シリコン基板21のデバイスパターン面にCuの再配線層24を形成する。Cuめっきは、例えば、Cuの電解めっきや無電解めっきで行うことができる。
【0056】
上記のようにしてCu再配線層24を形成した後、図7(F)に示すように、不要となったガイド用レジスト膜45を溶解除去するとともに、シリコンウエハ11のBSG面をCMPによって研削する。図中、点線で示した部分がシリコンウエハ11から取り除かれる。
【0057】
次いで、図7(G)に示すように、導体ポストの形成領域48を除いてポスト形成ガイド用レジスト膜46を形成する。ポスト形成ガイド用レジスト膜45は、例えば、シリコンウエハ21の全面にレジストを塗布して硬化させた後、領域48のレジストを溶解除去することによって形成することができる。
【0058】
上記のようにしてポスト形成ガイド用レジスト膜45を形成した後、図7(H)に示すように、導体(Cu)ポスト28を形成し、さらにその上にバリアメタル層38を形成する。この工程は、例えば、レジスト膜45をマスクとしてCuの電解めっきによってCuポスト28を形成した後、バリアメタル(Cr、Ti等)をスパッタリングすることによって有利に行うことができる。
【0059】
次いで、図7(I)に示すように、Cuポスト28の形成においてマスクとして使用したレジスト膜45を溶解除去する。また、この段階で、めっきのためにシリコンウエハ21の上に形成しておいたバリアメタル層43及びシード層44も除去する。
【0060】
引き続いて、図8(J)に示すように、シリコンウエハ11及び12の積層体の裏面(シリコンウエハ11のBSG面)にエポキシ樹脂フィルムを貼付して裏面保護膜31を形成する。
【0061】
その後、図8(K)に示すように、得られたウエハ積層体のデバイスパターン面において、そのCuポスト28が完全に埋設される厚さでエポキシ樹脂を被覆し、樹脂封止層27を形成する。樹脂封止層27は、例えば、エポキシ樹脂のポッティングによって形成することができる。
【0062】
樹脂封止の完了後、図8(L)に示すように、先の工程で形成した裏面保護膜31の上にさらに放熱層31を形成する。この工程は、例えば、高熱伝導材料であるアルミニウム(Al)のスパッタリングによって有利に形成することができる。
【0063】
最後に、先の工程で形成したCuポスト28の上にはんだボール29を搭載し、高められた温度ではんだをリフローし、さらに予め定められたダイシングライン(図示せず)に沿ってシリコンウエハ11及び21のダイシングを行うと、図8(M)に示すように、目的とする構造をもった多数の半導体パッケージ10を一括して得ることができる。
【0064】
【発明の効果】
以上に詳細に説明したように、本発明によれば、高密度実装が可能な小型で高性能な半導体パッケージと、そのような半導体パッケージをウエハレベルで簡単にかつ歩留まりよく製造する方法を提供することができる。また、半導体パッケージの裏面に冷却板機能をもった高熱伝導性の材料からなる放熱層をウエハレベルで成膜することによって、半導体パッケージの放熱特性を向上させるとともに、従来のように冷却板を貼付する場合に比較して工数を削減することが可能である。
【0065】
特に注目すべきは、従来、ウエハの表面側(デバイスパターン面)とウエハの裏面側(非デバイスパターン面であるBSG側)とを突き合わせて貼り合せた構造のウエハレベル3次元実装は困難であると考えられてきたが、本発明によりこれが可能となり、高密度実装がウエハレベルで容易に可能である。また、本発明で提案される手法を採用することで、既存のビルトアップ基板製造用材料や設備をそのまま本発明の実施に流用できるというメリットもある。
【0066】
また、本発明によれば、ウエハレベルで実装を行うとともに、ウエハのデバイスパターン面に再配線層を形成することで、得られる半導体パッケージにおいて、半導体素子と半導体素子の間の配線長を短縮することができ、高周波DRAM用半導体パッケージをはじめとした高速半導体パッケージを実現することができる。
【0067】
さらに、本発明によれば、ウエハのデバイスパターン面に再配線層を形成する際、その形成に先がけて従来一般的に使用されているCMP(化学機械研磨)を行う必要がないばかりか、ビア電極も同時に形成することができ、製造工程の大幅な短縮と簡略化を図ることができる。
【図面の簡単な説明】
【図1】本発明による半導体パッケージの好ましい1実施形態を示した断面図である。
【図2】本発明による半導体パッケージのもう1つの好ましい実施形態を示した断面図である。
【図3】本発明による半導体パッケージの好ましい1製造方法(その1)を順に示した断面図である。
【図4】本発明による半導体パッケージの好ましい1製造方法(その2)を順に示した断面図である。
【図5】本発明による半導体パッケージの好ましい1製造方法(その3)を順に示した断面図である。
【図6】本発明による半導体パッケージのもう1つの好ましい製造方法(その1)を順に示した断面図である。
【図7】本発明による半導体パッケージのもう1つの好ましい製造方法(その2)を順に示した断面図である。
【図8】本発明による半導体パッケージのもう1つの好ましい製造方法(その3)を順に示した断面図である。
【図9】従来の半導体パッケージの一例を示した斜視図である。
【図10】従来の半導体パッケージのもう1つの例を示した断面図である。
【符号の説明】
10…半導体パッケージ
11…第1基板
12…電極パッド
13…絶縁膜
14…配線層
15…絶縁層
21…第2基板
22…電極パッド
23…絶縁膜
24…配線層
26…基板貫通電極
27…樹脂封止層
28…導体ポスト
29…はんだボール
31…裏面保護膜
32…放熱層

Claims (4)

  1. それぞれ基板とその表面に形成されたデバイスパターンとを含む2個以上の半導体装置の積層体を含む半導体パッケージであって、該半導体パッケージが、複数個の半導体パッケージをウエハレベルで一括して作製した後に個々の半導体パッケージに切り離されたものであり、2個以上の半導体装置を絶縁層を介して貼り合せた積層体であり、前記半導体装置が、それぞれ、基板とその表面に形成されたデバイスパターンとを含んでいる半導体パッケージを製造する方法において、
    半導体材料からなるウエハを加工して、所定のデバイスパターンを表面に有する半導体装置の複数個を一括して作り込み、半導体装置実装ウエハを製造する工程を反復すること、
    下方の半導体装置実装ウエハの上にもう1つの半導体装置実装ウエハをその非デバイスパターン面を下側にして絶縁層を介して貼り合せるとともに、前記もう1つの半導体装置実装ウエハを製造する工程において、前記下方の半導体装置実装ウエハのデバイスパターン面の上に半導体材料からなるウエハを前記絶縁層を介して貼り合せた後、そのウエハを加工して、所定のデバイスパターンを表面に有する半導体装置の複数個を一括して作り込み、かつ、その際、積層された半導体装置実装ウエハにおいて、一方の半導体装置の表面に形成された配線層に、他方の半導体装置に形成された基板貫通電極を電気的に直接接続すること、及び
    前記半導体パッケージの完成に必要な数の前記半導体装置実装ウエハの貼り合せが完了した後、得られたウエハ積層体から個々の前記半導体パッケージを予め定められた切断線に沿って切り離すこと
    を特徴とする半導体パッケージの製造方法。
  2. 前記ウエハ積層体において、最下層の半導体装置実装ウエハの非デバイスパターン面に高熱伝導性の材料から放熱層を形成することを特徴とする請求項に記載の半導体パッケージの製造方法。
  3. 前記ウエハ積層体において、最上層の半導体装置実装ウエハのデバイスパターン面にさらに樹脂封止層を形成することを特徴とする請求項又はに記載の半導体パッケージの製造方法。
  4. 前記もう1つの半導体装置実装ウエハを製造する工程において、前記配線層としての再配線層及び基板貫通電極を銅もしくはその合金から形成することを特徴とする請求項のいずれか1項に記載の半導体パッケージの製造方法。
JP2003110680A 2003-04-15 2003-04-15 半導体パッケージの製造方法 Expired - Fee Related JP4115326B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2003110680A JP4115326B2 (ja) 2003-04-15 2003-04-15 半導体パッケージの製造方法
TW093109582A TW200503236A (en) 2003-04-15 2004-04-07 Semiconductor package and production method
US10/821,915 US7378732B2 (en) 2003-04-15 2004-04-12 Semiconductor package
CNB2004100338033A CN100414702C (zh) 2003-04-15 2004-04-14 半导体封装和制造方法
KR1020040025852A KR101045557B1 (ko) 2003-04-15 2004-04-14 반도체 패키지 및 그 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003110680A JP4115326B2 (ja) 2003-04-15 2003-04-15 半導体パッケージの製造方法

Publications (2)

Publication Number Publication Date
JP2004319707A JP2004319707A (ja) 2004-11-11
JP4115326B2 true JP4115326B2 (ja) 2008-07-09

Family

ID=33156963

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003110680A Expired - Fee Related JP4115326B2 (ja) 2003-04-15 2003-04-15 半導体パッケージの製造方法

Country Status (5)

Country Link
US (1) US7378732B2 (ja)
JP (1) JP4115326B2 (ja)
KR (1) KR101045557B1 (ja)
CN (1) CN100414702C (ja)
TW (1) TW200503236A (ja)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI288448B (en) * 2004-09-10 2007-10-11 Toshiba Corp Semiconductor device and method of manufacturing the same
JP4877626B2 (ja) * 2006-02-16 2012-02-15 株式会社テラミクロス 半導体装置の製造方法
KR100843213B1 (ko) * 2006-12-05 2008-07-02 삼성전자주식회사 메모리 칩과 프로세서 칩이 스크라이브 영역에 배열된관통전극을 통해 연결된 다중 입출력 반도체 칩 패키지 및그 제조방법
KR100880242B1 (ko) * 2007-01-16 2009-01-28 삼성전자주식회사 반도체 소자 적층 패키지 및 그 형성 방법
US20080203557A1 (en) * 2007-01-30 2008-08-28 Sanyo Electric Co., Ltd. Semiconductor module and method of manufacturing the same
JP2009049051A (ja) 2007-08-14 2009-03-05 Elpida Memory Inc 半導体基板の接合方法及びそれにより製造された積層体
US20110174527A1 (en) * 2008-06-30 2011-07-21 Masayuki Nagamatsu Element mounting board, semiconductor module, semiconductor device, method for fabricating the element mounting board, and method for fabricating semiconductor device
US8298914B2 (en) * 2008-08-19 2012-10-30 International Business Machines Corporation 3D integrated circuit device fabrication using interface wafer as permanent carrier
KR20100023641A (ko) 2008-08-22 2010-03-04 삼성전자주식회사 회로 기판을 관통하는 비아 플러그를 포함하는 반도체 칩, 반도체 칩 적층 구조 및 반도체 패키지
WO2010038433A1 (ja) * 2008-09-30 2010-04-08 ローム株式会社 プローブカードの製造方法、プローブカード、半導体装置の製造方法およびプローブの形成方法
US7928534B2 (en) 2008-10-09 2011-04-19 Taiwan Semiconductor Manufacturing Company, Ltd. Bond pad connection to redistribution lines having tapered profiles
US8736050B2 (en) 2009-09-03 2014-05-27 Taiwan Semiconductor Manufacturing Company, Ltd. Front side copper post joint structure for temporary bond in TSV application
US8759949B2 (en) 2009-04-30 2014-06-24 Taiwan Semiconductor Manufacturing Company, Ltd. Wafer backside structures having copper pillars
TWI402941B (zh) * 2009-12-03 2013-07-21 Advanced Semiconductor Eng 半導體結構及其製造方法
US20110175218A1 (en) * 2010-01-18 2011-07-21 Shiann-Ming Liou Package assembly having a semiconductor substrate
US20110186960A1 (en) 2010-02-03 2011-08-04 Albert Wu Techniques and configurations for recessed semiconductor substrates
US8264089B2 (en) * 2010-03-17 2012-09-11 Maxim Integrated Products, Inc. Enhanced WLP for superior temp cycling, drop test and high current applications
CN102456677B (zh) * 2010-10-27 2013-08-21 三星半导体(中国)研究开发有限公司 球栅阵列封装结构及其制造方法
US9141157B2 (en) * 2011-10-13 2015-09-22 Texas Instruments Incorporated Molded power supply system having a thermally insulated component
US9620468B2 (en) * 2012-11-08 2017-04-11 Tongfu Microelectronics Co., Ltd. Semiconductor packaging structure and method for forming the same
KR102410992B1 (ko) 2015-11-26 2022-06-20 삼성전자주식회사 적층형 메모리 장치, 이를 포함하는 메모리 패키지 및 메모리 시스템

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3048686B2 (ja) 1991-07-22 2000-06-05 日本電気株式会社 半導体装置およびその製造方法
US5482898A (en) * 1993-04-12 1996-01-09 Amkor Electronics, Inc. Method for forming a semiconductor device having a thermal dissipator and electromagnetic shielding
US5627106A (en) * 1994-05-06 1997-05-06 United Microelectronics Corporation Trench method for three dimensional chip connecting during IC fabrication
DE19543540C1 (de) * 1995-11-22 1996-11-21 Siemens Ag Vertikal integriertes Halbleiterbauelement mit zwei miteinander verbundenen Substraten und Herstellungsverfahren dafür
US5952725A (en) 1996-02-20 1999-09-14 Micron Technology, Inc. Stacked semiconductor devices
JP2000252411A (ja) 1999-03-03 2000-09-14 Mitsui High Tec Inc スタックド半導体装置及びその製造方法
JP2001044357A (ja) 1999-07-26 2001-02-16 Seiko Epson Corp 半導体装置およびその製造方法
JP3775129B2 (ja) 1999-09-21 2006-05-17 セイコーエプソン株式会社 半導体チップの接続方法
JP2001244404A (ja) 1999-12-22 2001-09-07 Hitachi Cable Ltd 電子装置及びその製造方法
JP4123682B2 (ja) 2000-05-16 2008-07-23 セイコーエプソン株式会社 半導体装置及びその製造方法
DE10062108B4 (de) * 2000-12-13 2010-04-15 Infineon Technologies Ag Leistungsmodul mit verbessertem transienten Wärmewiderstand
JP2003051569A (ja) * 2001-08-03 2003-02-21 Seiko Epson Corp 半導体装置及びその製造方法
US6713856B2 (en) * 2002-09-03 2004-03-30 Ultratera Corporation Stacked chip package with enhanced thermal conductivity
US6703704B1 (en) * 2002-09-25 2004-03-09 International Business Machines Corporation Stress reducing stiffener ring

Also Published As

Publication number Publication date
CN1538520A (zh) 2004-10-20
KR20040090493A (ko) 2004-10-25
US7378732B2 (en) 2008-05-27
TW200503236A (en) 2005-01-16
US20040207082A1 (en) 2004-10-21
KR101045557B1 (ko) 2011-07-01
CN100414702C (zh) 2008-08-27
JP2004319707A (ja) 2004-11-11

Similar Documents

Publication Publication Date Title
JP4115326B2 (ja) 半導体パッケージの製造方法
US11094639B2 (en) Semiconductor package
KR101690549B1 (ko) 내장 칩 패키지
TWI576927B (zh) 半導體裝置及其製造方法
TWI706519B (zh) 具有可路由囊封的傳導基板的半導體封裝及方法
TWI441285B (zh) 用於封裝裝置之凹陷的半導體基底及其方法
JP4413452B2 (ja) 半導体装置およびその製造方法
TWI445152B (zh) 半導體結構及其製作方法
TWI517322B (zh) 半導體元件及其製作方法
CN108987380A (zh) 半导体封装件中的导电通孔及其形成方法
JP2006210745A (ja) 半導体装置及びその製造方法
KR101532816B1 (ko) 반도체 패키지 및 반도체 소자 패키징 방법
US20220367375A1 (en) Semiconductor Devices and Methods of Manufacture
TW201913914A (zh) 積體扇出型封裝
CN110854093A (zh) 一种三维叠层封装结构及其制造方法
JP2008135553A (ja) 基板積層方法及び基板が積層された半導体装置
US20170278810A1 (en) Embedded die in panel method and structure
TWI778691B (zh) 積體電路封裝及其製造方法
US20240128208A1 (en) Semiconductor package and semiconductor package assembly with edge side interconnection and method of forming the same
KR20190091095A (ko) 반도체 패키지 및 이의 제조 방법
US20230387060A1 (en) Molded direct contact interconnect structure without capture pads and method for the same
US20220352123A1 (en) Semiconductor devices and methods of manufacture
TWI832448B (zh) 半導體裝置及其製造方法
JP2003017654A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050720

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070511

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070522

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070718

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080108

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080220

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080318

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080415

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110425

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110425

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120425

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130425

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130425

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140425

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees