JP2019169704A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2019169704A5 JP2019169704A5 JP2019029368A JP2019029368A JP2019169704A5 JP 2019169704 A5 JP2019169704 A5 JP 2019169704A5 JP 2019029368 A JP2019029368 A JP 2019029368A JP 2019029368 A JP2019029368 A JP 2019029368A JP 2019169704 A5 JP2019169704 A5 JP 2019169704A5
- Authority
- JP
- Japan
- Prior art keywords
- wafer
- metal layer
- die
- forming
- recess
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000002184 metal Substances 0.000 claims 11
- 239000004065 semiconductor Substances 0.000 claims 8
- 150000001875 compounds Chemical class 0.000 claims 6
- 238000000034 method Methods 0.000 claims 5
- 238000002161 passivation Methods 0.000 claims 1
- 238000000059 patterning Methods 0.000 claims 1
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2023152093A JP2023179516A (ja) | 2018-02-23 | 2023-09-20 | バックメタルを備えた半導体装置及び関連する方法 |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/903,677 US11114402B2 (en) | 2018-02-23 | 2018-02-23 | Semiconductor device with backmetal and related methods |
| US15/903,677 | 2018-02-23 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2023152093A Division JP2023179516A (ja) | 2018-02-23 | 2023-09-20 | バックメタルを備えた半導体装置及び関連する方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2019169704A JP2019169704A (ja) | 2019-10-03 |
| JP2019169704A5 true JP2019169704A5 (enExample) | 2022-03-02 |
| JP7353770B2 JP7353770B2 (ja) | 2023-10-02 |
Family
ID=67686161
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2019029368A Active JP7353770B2 (ja) | 2018-02-23 | 2019-02-21 | バックメタルを備えた半導体装置及び関連する方法 |
| JP2023152093A Pending JP2023179516A (ja) | 2018-02-23 | 2023-09-20 | バックメタルを備えた半導体装置及び関連する方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2023152093A Pending JP2023179516A (ja) | 2018-02-23 | 2023-09-20 | バックメタルを備えた半導体装置及び関連する方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US11114402B2 (enExample) |
| JP (2) | JP7353770B2 (enExample) |
| CN (2) | CN120089649A (enExample) |
| TW (2) | TWI855520B (enExample) |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10825725B2 (en) | 2019-01-25 | 2020-11-03 | Semiconductor Components Industries, Llc | Backside metal patterning die singulation systems and related methods |
| US20210013176A1 (en) * | 2019-07-09 | 2021-01-14 | Semiconductor Components Industries, Llc | Pre-stacking mechanical strength enhancement of power device structures |
| US11791212B2 (en) * | 2019-12-13 | 2023-10-17 | Micron Technology, Inc. | Thin die release for semiconductor device assembly |
| KR102786983B1 (ko) | 2020-09-29 | 2025-03-26 | 삼성전자주식회사 | 열 발산층을 구비한 반도체 패키지 |
| US11728424B2 (en) | 2020-10-26 | 2023-08-15 | Semiconductor Components Industries, Llc | Isolation in a semiconductor device |
| US11257759B1 (en) * | 2020-10-26 | 2022-02-22 | Semiconductor Components Industries, Llc | Isolation in a semiconductor device |
| JP2023035608A (ja) | 2021-09-01 | 2023-03-13 | キオクシア株式会社 | 半導体装置の製造方法 |
| JP2023169771A (ja) | 2022-05-17 | 2023-11-30 | 日東電工株式会社 | 半導体加工用粘着テープ |
| CN115332329B (zh) * | 2022-08-15 | 2025-08-05 | 重庆万国半导体科技有限公司 | 一种深缓冲层高密度沟槽的igbt器件及其制备方法 |
| TWI881455B (zh) * | 2023-09-07 | 2025-04-21 | 台星科企業股份有限公司 | 於晶圓基板背面貼合異質材料的方法 |
| EP4664511A1 (en) * | 2024-06-13 | 2025-12-17 | Deuvtek Co., Ltd. | System for localized wafer thinning and method thereof |
Family Cites Families (36)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0870081A (ja) * | 1994-08-29 | 1996-03-12 | Nippondenso Co Ltd | Icパッケージおよびその製造方法 |
| JP3497722B2 (ja) * | 1998-02-27 | 2004-02-16 | 富士通株式会社 | 半導体装置及びその製造方法及びその搬送トレイ |
| JP4183375B2 (ja) * | 2000-10-04 | 2008-11-19 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
| JP4508396B2 (ja) * | 2000-10-30 | 2010-07-21 | パナソニック株式会社 | チップ型半導体装置及びその製造方法 |
| JP2003031526A (ja) * | 2001-07-16 | 2003-01-31 | Mitsumi Electric Co Ltd | モジュールの製造方法及びモジュール |
| US7084488B2 (en) * | 2001-08-01 | 2006-08-01 | Fairchild Semiconductor Corporation | Packaged semiconductor device and method of manufacture using shaped die |
| TWI229435B (en) * | 2002-06-18 | 2005-03-11 | Sanyo Electric Co | Manufacture of semiconductor device |
| JP4544876B2 (ja) * | 2003-02-25 | 2010-09-15 | 三洋電機株式会社 | 半導体装置の製造方法 |
| JP2005302816A (ja) * | 2004-04-07 | 2005-10-27 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
| JP2006339354A (ja) * | 2005-06-01 | 2006-12-14 | Tdk Corp | 半導体ic及びその製造方法、並びに、半導体ic内蔵モジュール及びその製造方法 |
| WO2006090199A1 (en) * | 2005-02-28 | 2006-08-31 | Infineon Technologies Ag | Semiconductor package, a panel and methods of assembling the same |
| JP2008098529A (ja) | 2006-10-13 | 2008-04-24 | Toshiba Corp | 半導体装置及びその製造方法 |
| JP2008153279A (ja) | 2006-12-14 | 2008-07-03 | Mitsui Chemicals Inc | ダイシング兼ダイボンディング用フィルム及び半導体チップの製造方法 |
| US20080242052A1 (en) * | 2007-03-30 | 2008-10-02 | Tao Feng | Method of forming ultra thin chips of power devices |
| JP5138325B2 (ja) * | 2007-09-27 | 2013-02-06 | 株式会社ディスコ | ウェーハの加工方法 |
| JP2010016188A (ja) | 2008-07-03 | 2010-01-21 | Sanyo Electric Co Ltd | 半導体装置の製造方法および半導体装置 |
| JP2010103300A (ja) * | 2008-10-23 | 2010-05-06 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
| JP2010118573A (ja) | 2008-11-14 | 2010-05-27 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
| JP2010238901A (ja) * | 2009-03-31 | 2010-10-21 | Casio Computer Co Ltd | 半導体装置の製造方法 |
| JP5486865B2 (ja) | 2009-07-27 | 2014-05-07 | 株式会社ディスコ | 金属層付きチップの製造方法 |
| JP2012089813A (ja) * | 2010-09-24 | 2012-05-10 | Teramikros Inc | 半導体装置及び半導体装置の製造方法 |
| JP2012182239A (ja) | 2011-02-28 | 2012-09-20 | Panasonic Corp | 半導体装置の製造方法 |
| US9324659B2 (en) * | 2011-08-01 | 2016-04-26 | Stats Chippac, Ltd. | Semiconductor device and method of forming POP with stacked semiconductor die and bumps formed directly on the lower die |
| US8642385B2 (en) * | 2011-08-09 | 2014-02-04 | Alpha & Omega Semiconductor, Inc. | Wafer level package structure and the fabrication method thereof |
| JP2013069814A (ja) * | 2011-09-21 | 2013-04-18 | Renesas Electronics Corp | 半導体装置の製造方法 |
| JP2014011289A (ja) * | 2012-06-29 | 2014-01-20 | Ibiden Co Ltd | 電子部品及び電子部品の製造方法 |
| US9520380B2 (en) * | 2012-09-01 | 2016-12-13 | Alpha And Omega Semiconductor Incorporated | Wafer process for molded chip scale package (MCSP) with thick backside metallization |
| US9245861B2 (en) * | 2012-09-01 | 2016-01-26 | Alpha And Omega Semiconductor Incorporated | Wafer process for molded chip scale package (MCSP) with thick backside metallization |
| US9196534B2 (en) * | 2013-02-24 | 2015-11-24 | Alpha And Omega Semiconductor Incorporated | Method for preparing semiconductor devices applied in flip chip technology |
| US20160071788A1 (en) * | 2014-03-17 | 2016-03-10 | Texas Instruments Incorporated | Packaged semiconductor devices having solderable lead surfaces exposed by grooves in package compound |
| US9219019B2 (en) * | 2014-03-17 | 2015-12-22 | Texas Instruments Incorporated | Packaged semiconductor devices having solderable lead surfaces exposed by grooves in package compound |
| JP6511695B2 (ja) * | 2015-01-20 | 2019-05-15 | ローム株式会社 | 半導体装置およびその製造方法 |
| US20170069518A1 (en) * | 2015-09-04 | 2017-03-09 | Globalfoundries Inc. | Electrostatic substrate holder with non-planar surface and method of etching |
| JP6591240B2 (ja) | 2015-09-11 | 2019-10-16 | 株式会社東芝 | デバイスの製造方法 |
| US9640497B1 (en) * | 2016-06-30 | 2017-05-02 | Semiconductor Components Industries, Llc | Semiconductor backmetal (BM) and over pad metallization (OPM) structures and related methods |
| JP6461892B2 (ja) | 2016-12-06 | 2019-01-30 | リンテック株式会社 | 表面保護シート |
-
2018
- 2018-02-23 US US15/903,677 patent/US11114402B2/en active Active
-
2019
- 2019-02-21 JP JP2019029368A patent/JP7353770B2/ja active Active
- 2019-02-22 TW TW112103574A patent/TWI855520B/zh active
- 2019-02-22 TW TW108105997A patent/TWI791775B/zh active
- 2019-02-25 CN CN202510243037.5A patent/CN120089649A/zh active Pending
- 2019-02-25 CN CN201910137647.1A patent/CN110190041B/zh active Active
-
2021
- 2021-05-14 US US17/320,495 patent/US12040295B2/en active Active
-
2023
- 2023-09-20 JP JP2023152093A patent/JP2023179516A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2019169704A5 (enExample) | ||
| TWI609464B (zh) | 半導體裝置及成型一半導體裝置之方法 | |
| TWI415202B (zh) | 封裝結構之製造方法 | |
| JPWO2022212596A5 (enExample) | ||
| JP6317475B2 (ja) | ウェーハレベルパッケージングのためのダイシング方法、およびウェーハレベルパッケージングに適応したダイシング構造を有する半導体チップ | |
| JP2015005748A5 (enExample) | ||
| JP2005538572A5 (enExample) | ||
| TW201608636A (zh) | 半導體封裝及封裝半導體裝置之方法 | |
| EP2180505A3 (en) | Wafer-level fabrication of a package with stud bumps coated with solder | |
| JP2011119502A5 (enExample) | ||
| JP2014517531A5 (enExample) | ||
| JP2014220439A5 (enExample) | ||
| CN106129237B (zh) | 一种led固晶方法及led器件 | |
| TWI581325B (zh) | 晶片封裝體及其製造方法 | |
| TW201937674A (zh) | 具有背金屬之半導體裝置及相關方法 | |
| JP2010182958A5 (enExample) | ||
| CN207338376U (zh) | 半导体器件 | |
| JP2008218469A5 (enExample) | ||
| JP4285079B2 (ja) | 半導体装置の製造方法 | |
| KR20120012404A (ko) | 캡형 미세-전자-기계 시스템 디바이스의 형성 방법 | |
| TWI582918B (zh) | 晶片封裝體及其製造方法 | |
| CN109411368A (zh) | 多面模塑半导体封装和相关方法 | |
| JP6927179B2 (ja) | 電気部品の積層体とその製造方法 | |
| JP2011049311A5 (enExample) | ||
| CN210136864U (zh) | 半导体封装件 |