JP2018201049A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2018201049A
JP2018201049A JP2018178306A JP2018178306A JP2018201049A JP 2018201049 A JP2018201049 A JP 2018201049A JP 2018178306 A JP2018178306 A JP 2018178306A JP 2018178306 A JP2018178306 A JP 2018178306A JP 2018201049 A JP2018201049 A JP 2018201049A
Authority
JP
Japan
Prior art keywords
transistor
film
gate
semiconductor film
oxide semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018178306A
Other languages
English (en)
Other versions
JP6663964B2 (ja
Inventor
坂倉 真之
Masayuki Sakakura
真之 坂倉
大介 松林
Daisuke Matsubayashi
大介 松林
由幸 小林
Yoshiyuki Kobayashi
由幸 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2018201049A publication Critical patent/JP2018201049A/ja
Application granted granted Critical
Publication of JP6663964B2 publication Critical patent/JP6663964B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7831Field effect transistors with field effect produced by an insulated gate with multiple gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78684Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

【課題】ゲート電極の電圧が0Vにおいてソース及びドレインの間を流れる電流をさらに低減することが可能なトランジスタを有する半導体装置を提供する。【解決手段】絶縁表面上に形成される酸化物半導体膜と、記酸化物半導体膜の第1の面と接する第1のゲート絶縁膜と、絶縁表面及び酸化物半導体膜に設けられる第1のゲート電極と、酸化物半導体膜の第2の面と接する第2のゲート絶縁膜と、第2のゲート絶縁膜と接する第2のゲート電極とを有するマルチゲート構造のトランジスタを備えた半導体装置である。酸化物半導体膜は、第1のゲート電極と重なる第1の領域と、第1のゲート電極と重ならない第2の領域とを有し、第2のゲート電極は、酸化物半導体膜の第1の領域及び第2の領域と重なる。【選択図】図1

Description

本発明は、物、方法、または、製造方法に関する。または、本発明は、プロセス、マシ
ン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関する。特
に、本発明の一態様は、半導体装置、表示装置、発光装置、蓄電装置、それらの駆動方法
、または、それらの製造方法に関する。特に、本発明の一態様は、マルチゲート構造のト
ランジスタに関する。また、本発明の一態様は、マルチゲート構造のトランジスタを有す
る半導体装置に関する。
なお、本明細書等において、半導体装置とは、半導体特性を利用することで機能しうる
装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶
装置は、半導体装置の一態様である。撮像装置、表示装置、液晶表示装置、発光装置、電
気光学装置、発電装置(薄膜太陽電池、有機薄膜太陽電池等を含む)、シリコンと比較し
て耐圧の高い高耐圧デバイス、該高耐圧デバイスを有する集積回路、電源回路または電力
変換回路、及び電子機器は、半導体装置を有している場合がある。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術
が注目されている。該トランジスタは集積回路(IC)や画像表示装置(単に表示装置と
も表記する)のような電子デバイスに広く応用されている。トランジスタに適用可能な半
導体薄膜として、シリコン系半導体材料が広く知られているが、その他の材料として酸化
物半導体が注目されている。
酸化物半導体材料を有するトランジスタは、オフ電流値が低いという特性を有する。こ
れにより、当該トランジスタがオフ状態となることによって浮遊状態となるノードの電位
(当該ノードに保持される電荷量)を長期間に渡って保持することが可能である。そのた
め、当該トランジスタを活用して記憶装置を構成することが期待されている。例えば、特
許文献1では、Dynamic Random Access Memory(DRAM
)のメモリセルを構成するトランジスタとして当該トランジスタを適用した記憶装置が開
示されている。
特開2011−109084号公報
本発明の一態様は、ゲート電圧が0Vにおいてソース及びドレインの間を流れる電流を
さらに低減することが可能なトランジスタを有する半導体装置を提供することを課題の一
とする。または、トランジスタ特性のばらつきの少ない半導体装置を提供することを課題
の一とする。または、本発明の一態様は、大きな電流を流すことのできる半導体装置を提
供することを課題の一とする。または、本発明の一態様は、高い駆動電圧で安定して駆動
する半導体装置を提供することを課題の一とする。または、本発明の一態様は、高温動作
が可能な半導体装置を提供することを課題の一とする。または、本発明の一態様は、消費
電力が低減された半導体装置を提供することを課題の一とする。または、本発明の一態様
は、信頼性の高い半導体装置を提供することを課題の一とする。または、本発明の一態様
は、新規な半導体装置を提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の
一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課
題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、
図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、シングルゲート構造のトランジスタ及びデュアルゲート構造のトラ
ンジスタが直列接続されるマルチゲート構造のトランジスタを有する半導体装置である。
また、本発明の一態様は、絶縁表面上に形成される酸化物半導体膜と、酸化物半導体膜
の第1の面と接する第1のゲート絶縁膜と、絶縁表面及び酸化物半導体膜の間に設けられ
る第1のゲート電極と、酸化物半導体膜の第2の面と接する第2のゲート絶縁膜と、第2
のゲート絶縁膜と接する第2のゲート電極とを有するマルチゲート構造のトランジスタを
備えた半導体装置である。酸化物半導体膜は、第1のゲート電極と重なる第1の領域と、
第1のゲート電極と重ならない第2の領域とを有し、第2のゲート電極は、酸化物半導体
膜の第1の領域及び第2の領域と重なることを特徴とする。
なお、マルチゲート構造のトランジスタは、酸化物半導体膜に接し、且つ第1のゲート
電極及び第2のゲート電極と重なる第1の導電膜及び第2の導電膜と、酸化物半導体膜に
接し、且つ第2のゲート電極と重なる第3の導電膜とを有する。上記第1のゲート電極に
は、第1の導電膜よりも低い電位が与えられることが好ましい。
また、本発明の一態様は、第1の素子及び第2の素子が直列接続されたマルチゲートト
ランジスタ備えた半導体装置である。第1の素子は、絶縁表面上に形成される第1の酸化
物半導体膜と、第1の酸化物半導体膜の第1の面と接する第1のゲート絶縁膜と、絶縁表
面及び第1の酸化物半導体膜の間に設けられる第1のゲート電極と、第1の酸化物半導体
膜の第2の面と接する第2のゲート絶縁膜と、第2のゲート絶縁膜と接する第2のゲート
電極とを有する。第2の素子は、第1のゲート絶縁膜と、第2のゲート絶縁膜と、第1の
ゲート絶縁膜及び第2のゲート絶縁膜と異なる面で接する第2の酸化物半導体膜と、第2
のゲート絶縁膜と接する第2のゲート電極とを有する。第2のゲート電極は、第1の酸化
物半導体膜の及び第2の酸化物半導体膜と重なることを特徴とする。
なお、第1の素子は、第1の酸化物半導体膜に接する第1の導電膜及び第2の導電膜を
有し、第2の素子は、第2の酸化物半導体膜に接する第2の導電膜及び第3の導電膜を有
する。上記第1のゲート電極には、第1の導電膜よりも低い電位が与えられることが好ま
しい。
本発明の一態様により、ゲート電圧が0Vにおいてソース及びドレインの間を流れる電
流が低減されたトランジスタを有する半導体装置を提供することができる。または、トラ
ンジスタ特性のばらつきの少ない半導体装置を提供することができる。または、本発明の
一態様により、オン状態において大きな電流を流すことのできるトランジスタを有する半
導体装置を提供することができる。または、本発明の一態様により、高い駆動電圧で安定
して駆動する半導体装置を提供することができる。または、本発明の一態様により、高温
動作が可能な半導体装置を提供することができる。または、本発明の一態様により、消費
電力が低減された半導体装置を提供することができる。または、本発明の一態様により、
信頼性の高い半導体装置を提供することができる。
実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置の作製方法を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、半導体装置を説明する図。 実施の形態に係る、電力変換回路の構成例を説明する図。 実施の形態に係る、電力変換回路の構成例を説明する図。 実施の形態に係る、電源回路の構成例を説明する図。 実施の形態に係る、電源回路の構成例を説明する図。 実施の形態に係る、バッファ回路の構成例を説明する図。 実施の形態に係る、記憶装置を説明する図。 実施の形態に係る、表示パネルの構成を説明する図。 実施の形態に係る、電子機器。 実施の形態に係る、電子機器の外観図を説明する図。 実施の形態に係る、半導体装置を説明する図。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定
されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更
し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態
の記載内容に限定して解釈されるものではない。
なお、以下に説明する発明の構成において、同一部分又は同様な機能を有する部分には
同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様
の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。
なお、本明細書で説明する各図において、各構成の大きさ、層の厚さ、または領域は、
明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されな
い。
なお、本明細書等における「第1」、「第2」等の序数詞は、構成要素の混同を避ける
ために付すものであり、数的に限定するものではない。
また、「ソース」や「ドレイン」の機能は、回路動作において電流の方向が変化する場
合などには入れ替わることがある。このため、本明細書においては、「ソース」や「ドレ
イン」の用語は、入れ替えて用いることができるものとする。
また、電圧とは2点間における電位差のことをいい、電位とはある一点における静電場
の中にある単位電荷が持つ静電エネルギー(電気的な位置エネルギー)のことをいう。た
だし、一般的に、ある一点における電位と基準となる電位(例えば接地電位)との電位差
のことを、単に電位もしくは電圧と呼び、電位と電圧が同義語として用いられることが多
い。このため、本明細書では特に指定する場合を除き、電位を電圧と読み替えてもよいし
、電圧を電位と読み替えてもよいこととする。
トランジスタは半導体素子の一種であり、電流や電圧の増幅や、導通または非導通を制
御するスイッチング動作などを実現することができる。本明細書におけるトランジスタは
、IGFET(Insulated Gate Field Effect Trans
istor)や薄膜トランジスタ(TFT:Thin Film Transistor
)を含む。
(実施の形態1)
本実施の形態では、本発明の一態様の半導体装置に含まれるマルチゲート構造のトラン
ジスタの構成例について図面を参照して説明する。
本実施の形態に示す半導体装置が有するトランジスタについて、図1及び図2を用いて
説明する。
図1(A)は、トランジスタ50の回路図である。トランジスタ50は、ソース端子S
とドレイン端子Dの間において、デュアルゲート構造のトランジスタ51及びシングルゲ
ート構造のトランジスタ52が直列に接続されたマルチゲート構造のトランジスタである
なお、本明細書においては、マルチゲート構造とは、複数のゲート電極がソース端子と
ドレイン端子間において直列接続されることで、複数のチャネル領域が低抵抗領域を介し
て直列接続している構造をいい、デュアルゲート構造とは、2つのゲート電極で半導体膜
が挟まれた構造をいう。
デュアルゲート構造のトランジスタ51は、ソース電極またはドレイン電極の一方がソ
ース端子Sと接続し、他方がトランジスタ52のソース電極またはドレイン電極の一方と
接続する。第1のゲート電極は、第1のゲート端子GE_1に接続し、第2のゲート電極
は第2のゲート端子GE_2に接続する。
シングルゲート構造のトランジスタ52は、ソース電極またはドレイン電極の一方がト
ランジスタ51と接続し、他方がドレイン端子Dと接続する。ゲート電極は第2のゲート
端子GE_2と接続する。
第1のゲート端子GE_1には、トランジスタ51のしきい値電圧を制御するための電
位が印加される。好ましくは、ソース端子Sと接続するソース電極またはドレイン電極の
一方に与えられる電位よりも低い電位がトランジスタ51の第1のゲート電極に印加され
る。この結果、トランジスタ51のしきい値電圧をプラスシフトさせることができる。
第2のゲート端子GE_2には、トランジスタ51及びトランジスタ52のオン状態、
オフ状態を制御するための電位が印加される。すなわち、トランジスタ51の第2のゲー
ト電極及びトランジスタ52のゲート電極に印加される電位により、トランジスタ51及
びトランジスタ52、並びにマルチゲート構造のトランジスタ50のオン状態、オフ状態
が制御される。
図1(B)に、マルチゲート構造のトランジスタ50及びシングルゲート構造のトラン
ジスタ52のトランジスタ特性の模式図を示す。図1(B)の横軸は、トランジスタ50
のゲート電極及びトランジスタ52のゲート電極の電圧を示し、縦軸は室温でのソース電
極及びドレイン電極の間のチャネル幅1μmあたりの電流Id(A/μm)を示す。なお
、トランジスタ特性の測定において、ソース電極を0V、ドレイン電極の電圧を+1Vと
する。なお、ゲート電極の電圧が0V以下の場合において1fAより小さな電流は、直接
は測定が困難であるが、容量素子とトランジスタとが接続された回路であって、容量素子
に流入または容量素子から流出する電荷を当該トランジスタで制御する回路を用いること
で、オフ電流の測定を行うことができる。
図1(B)において、実線はマルチゲート構造のトランジスタ50のトランジスタ特性
を示す曲線であり、破線はシングルゲート構造のトランジスタ52のトランジスタ特性を
示す曲線である。また、トランジスタ50のしきい値電圧をVth_50と示し、トラン
ジスタ52のしきい値電圧をVth_52と示す。
シングルゲート構造のトランジスタ52のしきい値電圧Vth_52と比較して、マル
チゲート構造のトランジスタ50のしきい値電圧Vth_50は、増加している(プラス
方向に移動している)ことがわかる。
デュアルゲート構造のトランジスタ51において、正の電圧を第2のゲート電極に印加
するとともに、ソース端子Sと接続するソース電極またはドレイン電極の一方に与えられ
る電圧よりも低い電圧を第1のゲート電極に印加すると、シングルゲート構造のトランジ
スタ52と比較して、しきい値電圧が増加(プラス方向に移動)する。
マルチゲート構造のトランジスタ50は、トランジスタ51及びトランジスタ52が直
列接続されているため、トランジスタ52のしきい値電圧より高いゲート電圧であっても
、トランジスタ51のしきい値電圧未満のゲート電圧が印加された場合、トランジスタ5
0はオフ状態である。すなわち、トランジスタ51のしきい値電圧以上の電圧が、第2の
ゲート電極に印加されることで、マルチゲート構造のトランジスタ50がオン状態となる
。シングルゲート構造のトランジスタにデュアルゲート構造のトランジスタを直列接続す
ることで、マルチゲート構造のトランジスタ50のしきい値電圧を増大させる(プラス方
向に移動させる)ことができる。
なお、トランジスタ51において、第1のゲート電極に、ソース端子Sと接続するソー
ス電極またはドレイン電極の一方に与えられる電圧よりも低い電圧が印加される場合、ト
ランジスタ51のチャネル長(L_51)と比較して、トランジスタ52のチャネル長(
L_52)を大きくすることが好ましい。代表的には、トランジスタ52のチャネル長(
L_52)を、トランジスタ51のチャネル長(L_51)以上の大きさ、好ましくは2
倍以上、さらに好ましくは3倍以上とすることで、マルチゲート構造のトランジスタ50
のしきい値電圧を増大させる(プラス方向へ移動させる)ことができる。この結果、ゲー
ト電極の電圧が0Vにおいてソース及びドレインの間を流れる電流を下げることができ、
消費電力を低減させることができる。また、トランジスタ51のチャネル長をデザインル
ールの最小とすることで、微細構造のマルチゲート構造のトランジスタを作製することが
できる。
また、トランジスタ51のチャネル幅とトランジスタ52のチャネル幅は同じでもよい
が、トランジスタ51のチャネル幅をトランジスタ52のチャネル幅の1倍より大きく1
0倍以下、好ましくは1倍より大きく3倍以下とすることで、トランジスタ51のオン電
流を増加させることができる。この結果、マルチゲート構造のトランジスタ50のしきい
値電圧を増大させる(プラス方向へ移動させる)ことができると共に、トランジスタのI
d−Vg特性のサブスレッショルド領域においてオン電流を急上昇させることができる。
この結果、ゲート電極の電圧が0Vにおいてソース及びドレインの間を流れる電流を下げ
ることができ、消費電力を低減させることができる。
なお、マルチゲート構造のトランジスタ50において、しきい値電圧が増加する(プラ
ス方向に移動する)ことで、ゲート電圧Vgが0Vにおいてソース電極及びドレイン電極
の間に流れる電流(Id/μm)が低減し、1fA/μm(1×10−15A/μm)以
下、例えば1aA/μm(1×10−18A/μm)以上1fA/μm以下、好ましくは
1zA/μm(1×10−21A/μm)以上1aA/μm以下、さらに好ましくは1y
A/μm(1×10−24A/μm)以上1zA/μm以下となる。このため、該マルチ
ゲート構造のトランジスタがオフ状態における電力を低減することができる。すなわち、
半導体装置の消費電力を低減することができる。
さらには、マルチゲート構造のトランジスタ50のドレイン近傍における電界集中を緩
和することができ、ソース−ドレイン間の耐圧(ドレイン耐圧ともいう)を向上させるこ
とができる。
または、トランジスタ51において、第1のゲート電極及び第2のゲート電極に、トラ
ンジスタのオン状態を制御する電圧を印加することもできる。例えば、第1のゲート電極
及び第2のゲート電極に印加する電圧を同じ電圧とする。この結果、半導体膜に形成され
るチャネル領域が拡大し、マルチゲート構造のトランジスタ50の電界効果移動度を高め
、オン電流を増大させることができる。
または、トランジスタ51において、第1のゲート電極に、第2のゲート電極より高い
電圧、または低い電圧を印加してもよい。さらには、第2のゲート電極に印加される電圧
に対し、電圧の立ち上がりや立下りのタイミングがずれた電圧を第1のゲート電極に印加
してもよい。
なお、回路構成としては、図1(A)の構成に限定されない。例えば、図19(A)に
示すように、ソースとドレインとを入れ替えることができる。
また、図19(B)に示すように、シングルゲート構造のトランジスタ52A、デュア
ルゲート構造のトランジスタ51、及びシングルゲート構造のトランジスタ52Bが順に
直列接続してもよい。この場合、デュアルゲート構造のトランジスタ51の第1のゲート
電極は、第1のゲート端子GE_1に接続する。また、シングルゲート構造のトランジス
タ52Aのゲート電極、デュアルゲート構造のトランジスタ51の第2のゲート電極、及
びシングルゲート構造のトランジスタ52Bのゲート電極は、第2のゲート端子GE_2
に接続する。
また、図19(C)に示すように、デュアルゲート構造のトランジスタ51A、シング
ルゲート構造のトランジスタ52、及びデュアルゲート構造のトランジスタ51Bが順に
直列接続してもよい。この場合、デュアルゲート構造のトランジスタ51A、51Bの第
1のゲート電極は、第1のゲート端子GE_1に接続する。また、デュアルゲート構造の
トランジスタ51Aの第2のゲート電極、シングルゲート構造のトランジスタ52のゲー
ト電極、及びデュアルゲート構造のトランジスタ51Bの第2のゲート電極は、第2のゲ
ート端子GE_2に接続する。
なお、図19(C)において、デュアルゲート構造のトランジスタ51Aの第1のゲー
ト電極と、デュアルゲート構造のトランジスタ51Bの第1のゲート電極は、互いに接続
せず、別々のゲート端子に接続されてもよい。
次に、マルチゲート構造のトランジスタのより具体的な構成例と、その作製方法例につ
いて図面を参照して説明する。ここでは半導体装置の一例として、トランジスタについて
説明する。なお、上記と重複する部分については説明を省略する場合がある。
<構成例>
図2(A)は、マルチゲート構造のトランジスタ100の上面概略図を示す。また、図
2(B)、図2(C)、及び図2(D)はそれぞれ、図2(A)中の切断線A−B、C−
D、E−Fにおける断面概略図を示す。なお、図2(A)では明瞭化のため一部の構成要
素を明示していない。また、切断線A−B方向をチャネル長方向、切断線C−D方向、E
−F方向をチャネル幅方向と呼称する場合がある。
なお、チャネル長とは、上面図において、半導体膜とゲート電極とが重なる領域におけ
る、ソース(ソース領域またはソース電極)とドレイン(ドレイン領域またはドレイン電
極)との距離をいう。チャネル幅とは、半導体膜109とゲート電極117とが重なる領
域における、ソースとドレインとが平行に向かい合っている長さをいう。
すなわち、図2(A)に示すトランジスタ100aでは、チャネル長は、半導体膜10
9とゲート電極117とが重なる領域における、導電膜111と導電膜112との距離と
なり、チャネル幅は、半導体膜109とゲート電極117とが重なる領域における、導電
膜111と導電膜112とが平行に向かい合っている長さとなる。
また、図2(A)に示すトランジスタ100bでは、チャネル長は、半導体膜109と
ゲート電極117とが重なる領域における、導電膜112と導電膜113との距離となり
、チャネル幅は、半導体膜109とゲート電極117とが重なる領域における、導電膜1
12と導電膜113とが平行に向かい合っている長さとなる。
マルチゲート構造のトランジスタ100は、デュアルゲート構造のトランジスタ100
a、及びシングルゲート構造のトランジスタ100bが直列接続している。
トランジスタ100aは、基板101上に設けられる島状の半導体膜109と、基板1
01及び半導体膜109の間のゲート電極103と、ゲート電極103及び半導体膜10
9の間において半導体膜109と接する絶縁膜107と、半導体膜109に接する導電膜
111、112と、半導体膜109と接する絶縁膜115と、絶縁膜115を介して半導
体膜109と重なるゲート電極117とを有する。
トランジスタ100aにおいて、絶縁膜107及び絶縁膜115はゲート絶縁膜として
機能する。
トランジスタ100bは、絶縁膜107に接する島状の半導体膜109と、半導体膜1
09に接する導電膜112、113と、半導体膜109と接する絶縁膜115と、絶縁膜
115を介して半導体膜109と重なるゲート電極117とを有する。
トランジスタ100bにおいて、絶縁膜115はゲート絶縁膜として機能する。
導電膜111は、マルチゲート構造のトランジスタ100のソース電極として機能し、
導電膜113は、マルチゲート構造のトランジスタ100のドレイン電極として機能する
マルチゲート構造のトランジスタ100は、デュアルゲート構造のトランジスタ100
a、及びシングルゲート構造のトランジスタ100bにおいて、半導体膜109、導電膜
112、及びゲート電極117が共通することで直列接続している。
図2に示すマルチゲート構造のトランジスタ100において、ゲート電極103の側面
に接して絶縁膜105が設けられている。また、ゲート電極103と絶縁膜105は、そ
の上面に平坦化処理が施され、これらの上面の高さが一致していることが好ましい。少な
くとも半導体膜109の下部を平坦化することで、半導体膜109の厚さや膜質の均一性
が高まり、トランジスタの電気特性の安定性を高めると共に、ばらつきを低減することが
できる。なお、ゲート電極103の膜厚が薄い場合は、絶縁膜105を設けずともよい。
ここで、図2(C)に示すように、トランジスタ100のチャネル幅方向の断面におい
て、半導体膜109がゲート電極103とゲート電極117に囲われた形状となっている
。また、ゲート電極117は、半導体膜109の上面だけでなく、チャネル幅方向の端部
も覆うように設けられている。このような構成とすることで、ゲート電極117からの電
界が半導体膜109に対して縦方向だけでなく横方向からもかかるため、半導体膜109
のチャネルの形成される領域が拡大し、トランジスタ100のオン電流をさらに増大させ
ることができる。
次に、マルチゲート構造のトランジスタ100の各構成要素について説明する。
<半導体膜109>
半導体膜109は、チャネルが形成される領域において、シリコンなどの半導体を含ん
で構成されうるが、シリコンよりもバンドギャップの大きな半導体を含むことが好ましい
。好適には、半導体膜109は酸化物半導体を含んで構成される。また、酸化物半導体以
外の半導体としてシリコンのほか、炭化シリコン、窒化ガリウム、またはダイヤモンドな
どのシリコンよりもバンドギャップの大きな半導体を用いることもできるが、作製の容易
性、電気特性の安定性などの観点から、酸化物半導体を用いることが好ましい。
以下では特に断りのない場合、半導体膜109に酸化物半導体を適用した場合について
説明する。
酸化物半導体として、少なくともインジウム(In)もしくは亜鉛(Zn)を含むこと
が好ましい。より好ましくはIn−M−Zn系酸化物(MはAl、Ti、Ga、Ge、Y
、Zr、Sn、La、CeまたはHf等の金属)で表記される酸化物を含む。
シリコンよりもバンドギャップの大きな酸化物半導体をチャネルが形成される半導体膜
109に適用することにより、高温であってもトランジスタの電気特性の変動を極めて小
さいものとすることができる。したがって、半導体膜109に酸化物半導体を適用するこ
とで、高温で安定した動作が可能なトランジスタを実現できる。
さらに、半導体膜109にシリコンよりもバンドギャップの大きな酸化物半導体を用い
ることにより、ホットキャリア劣化に対する耐性が高められ、トランジスタに高いドレイ
ン耐圧を付与することができる。そのため、高い駆動電圧で安定して駆動するトランジス
タを実現できる。
ここで、ホットキャリア劣化とは、高速に加速された電子がチャネル中のドレイン近傍
でゲート絶縁膜中に注入されて固定電荷となることや、ゲート絶縁膜界面にトラップ準位
を形成することにより、しきい値電圧の変動やゲートリーク等のトランジスタ特性の劣化
が生じることである。ホットキャリア劣化の要因としては、チャネルホットエレクトロン
注入(CHE注入)とドレインアバランシェホットキャリア注入(DAHC注入)がある
シリコンはバンドギャップが狭いため、アバランシェ降伏によって雪崩的に電子が発生
しやすく、ゲート絶縁膜の障壁を越えられるほど高速に加速される電子数が増加する。し
かしながら、本実施の形態で示す酸化物半導体は、バンドギャップが広いため、アバラン
シェ降伏が生じにくく、シリコンと比べてホットキャリア劣化の耐性が高い。
このように、トランジスタは高いドレイン耐圧を有すると言える。それゆえ、絶縁ゲー
ト電界効果トランジスタ(IGFET:Insulated−Gate Field−E
ffect Transistor)などのシリコンと比較して耐圧の高い高耐圧デバイ
スに好適である。
また、半導体膜109に、シリコンよりもバンドギャップが広く、且つキャリア密度の
小さい酸化物半導体を用いるとオフ状態におけるリーク電流を抑制できるため好ましい。
半導体膜109は、酸化物半導体膜を単層で用いてもよいし、組成の異なる酸化物半導
体膜を積層して用いてもよい。
例えば、酸化物半導体膜を2層積層した構成とし、ゲート電極117側に近い酸化物半
導体膜に、その伝導帯の下端のエネルギーが下層の酸化物半導体膜よりも高い材料を用い
る。または、酸化物半導体膜を3層以上積層した構成とし、内側に設けられる酸化物半導
体膜に、その伝導帯の下端のエネルギーが他に比べて低い材料を用いる。このような構成
とすることで、伝導帯の下端のエネルギーが最も低い酸化物半導体膜に主としてチャネル
が形成される。
酸化物半導体膜にIn−M−Zn酸化物膜を適用した場合、膜中のMの原子数比に対す
るInの原子数比の割合が大きいほど、伝導帯の下端のエネルギーを低いものとすること
ができる。またZnの割合が大きいほど、結晶構造の安定性が高まる。また、Mの割合が
大きいほど、酸化物半導体膜からの酸素の放出を抑制できる。
主としてチャネルが形成され、主な電流経路となる酸化物半導体膜に接して、同じ構成
元素を含む酸化物半導体膜を接して設けることで、これらの界面準位の生成が抑制され、
トランジスタの電気特性における信頼性が向上する。さらに、主としてチャネルが形成さ
れる酸化物半導体膜に対して、これに接して設けられる酸化物半導体膜には、Mの原子数
比が大きい材料を用いると、主としてチャネルが形成される酸化物半導体膜中の酸素欠損
を低減することができる。
なお、半導体膜109に適用することのできる酸化物半導体の好ましい形態とその形成
方法については、後の実施の形態で詳細に説明する。また、半導体膜109が酸化物半導
体で形成される場合、導電膜112と接することによって、半導体膜109に低抵抗領域
を形成することができる。
<基板101>
基板101の材質などに大きな制限はないが、少なくとも工程にかかる熱に耐えうる程
度の耐熱性を有する材料を用いる。例えば、ガラス基板、セラミック基板、石英基板、サ
ファイア基板、イットリア安定化ジルコニア(YSZ)基板などを、基板101として用
いてもよい。また、シリコンや炭化シリコンなどの単結晶半導体基板または多結晶半導体
基板、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを適用することも
できる。
また、各種半導体基板やSOI基板上に半導体素子が設けられたものを、基板101と
して用いてもよい。その場合、基板101上に層間絶縁膜を介してマルチゲート構造のト
ランジスタ100を形成する。このとき、当該層間絶縁膜に埋め込まれた接続電極により
、マルチゲート構造のトランジスタ100のゲート電極103、117、導電膜111、
112、113のうち少なくとも一つが、半導体基板やSOI基板上に設けられた半導体
素子と電気的に接続する構成とすればよい。半導体素子上に層間絶縁膜を介して、マルチ
ゲート構造のトランジスタ100を設けることにより、トランジスタ100を付加するこ
とによる面積の増大を抑制することができる。
<ゲート電極103、117>
ゲート電極103、117は、アルミニウム、クロム、銅、タンタル、チタン、モリブ
デン、タングステンから選ばれた金属、または上述した金属を成分とする合金か、上述し
た金属を組み合わせた合金等を用いて形成することができる。また、マンガン、ジルコニ
ウムのいずれか一または複数から選択された金属を用いてもよい。また、リン等の不純物
元素をドーピングした多結晶シリコンに代表される半導体、ニッケルシリサイド等のシリ
サイドを用いてもよい。また、ゲート電極103、117は、単層構造でも、二層以上の
積層構造としてもよい。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウ
ム膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、
窒化チタン膜上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タング
ステン膜上にタングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミ
ニウム膜を積層し、さらにその上にチタン膜を形成する三層構造等がある。また、アルミ
ニウムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジ
ウムから選ばれた一または複数の金属を組み合わせた合金膜、もしくはこれらの窒化膜を
用いてもよい。
また、ゲート電極103、117は、インジウム錫酸化物、酸化タングステンを含むイ
ンジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むイン
ジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化シリ
コンを添加したインジウム錫酸化物等の透光性を有する導電性材料を適用することもでき
る。また、上記透光性を有する導電性材料と、上記金属の積層構造とすることもできる。
<絶縁膜107、115>
絶縁膜107、115は、ゲート絶縁膜として機能する。
絶縁膜107、115は、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン
、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa−Zn系金属酸化物、窒
化シリコンなどを用いればよく、積層または単層で設ける。
また、絶縁膜107、115として、ハフニウムシリケート(HfSiO)、窒素が
添加されたハフニウムシリケート(HfSi)、窒素が添加されたハフニウム
アルミネート(HfAl)、酸化ハフニウム、酸化イットリウムなどのhig
h−k材料を用いることでトランジスタのゲートリークを低減できる。
絶縁膜107、115の少なくとも一方は、加熱により酸素を放出する膜を含むことが
好ましい。例えば、酸素過剰領域を有する絶縁膜を含む構成とすればよい。酸素過剰領域
を有する絶縁膜としては、例えば化学量論的組成を満たす酸素よりも多く酸素を含む酸化
絶縁膜を用いることが好ましい。このような酸化絶縁膜は、加熱により一部の酸素が脱離
する。
トランジスタの作製工程における熱処理により、絶縁膜107、115から放出された
酸素が半導体膜109に供給され、半導体膜109内の酸素欠損を補填する。この結果、
半導体膜109中の酸素欠損を低減することが可能となる。
<導電膜111、112、113>
導電膜111、112、113は、アルミニウム、チタン、クロム、ニッケル、銅、イ
ットリウム、ジルコニウム、モリブデン、銀、タンタル、またはタングステンからなる単
体金属、またはこれを主成分とする合金を単層構造または積層構造として用いる。例えば
、シリコンを含むアルミニウム膜の単層構造、チタン膜上にアルミニウム膜を積層する二
層構造、タングステン膜上にアルミニウム膜を積層する二層構造、銅−マグネシウム−ア
ルミニウム合金膜上に銅膜を積層する二層構造、チタン膜上に銅膜を積層する二層構造、
タングステン膜上に銅膜を積層する二層構造、チタン膜または窒化チタン膜と、そのチタ
ン膜または窒化チタン膜上に重ねてアルミニウム膜または銅膜を積層し、さらにその上に
チタン膜または窒化チタン膜を形成する三層構造、モリブデン膜または窒化モリブデン膜
と、そのモリブデン膜または窒化モリブデン膜上に重ねてアルミニウム膜または銅膜を積
層し、さらにその上にモリブデン膜または窒化モリブデン膜を形成する三層構造等がある
。なお、酸化インジウム、酸化錫または酸化亜鉛を含む透明導電材料を用いてもよい。
導電膜111は、マルチゲート構造のトランジスタ100のソース電極として機能し、
導電膜113は、マルチゲート構造のトランジスタ100のドレイン電極として機能する
<絶縁膜105>
絶縁膜105は、半導体膜109に酸素を供給する機能を有するほか、基板101に含
有される不純物が拡散することを防ぐ機能を有していてもよい。
絶縁膜105は、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜を
用いることが好ましい。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁
膜は、加熱により一部の酸素が脱離する。化学量論的組成を満たす酸素よりも多くの酸素
を含む酸化物絶縁膜は、昇温脱離ガス分光法(TDS:Thermal Desorpt
ion Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1
.0×1018atoms/cm以上、好ましくは3.0×1020atoms/cm
以上である酸化物絶縁膜である。なお、上記TDS分析時における基板温度としては1
00℃以上700℃以下、または100℃以上500℃以下の範囲が好ましい。
このような絶縁膜を、絶縁膜105に用いることで、作製工程中の加熱処理などにより
半導体膜109に酸素を供給し、半導体膜109中の酸素欠損を低減することができる。
<絶縁膜119>
絶縁膜119は、酸素を透過しにくい材料を用いることができる。また、水素や水を透
過しにくい性質を持たせることが好ましい。絶縁膜119に用いることのできる、酸素を
透過しにくい材料としては、窒化シリコン、窒化酸化シリコン、酸化アルミニウム、酸化
窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イッ
トリウム、酸化ハフニウム、酸化窒化ハフニウム等の絶縁材料を用いることができる。特
に上述の材料は、酸素、水素、水が透過しない材料である。絶縁膜119としてこのよう
な材料を用いることで、絶縁膜107、115の少なくとも一方から放出される酸素の外
部への拡散と、外部から半導体膜109等への水素、水等の侵入を同時に抑制することが
できる。
なお、導電膜111、絶縁膜115、導電膜113と、絶縁膜119との間に、絶縁膜
107、115と同様の酸素を放出する膜を設けてもよい。また、絶縁膜119よりも上
層に配線などの構造物を設ける場合には、絶縁膜119上に平坦化層として機能する絶縁
膜を設けてもよい。
以上が各構成要素についての説明である。
トランジスタ100aは、導電膜111及び導電膜112の間隔によって、チャネル長
を制御することができる。すなわち、第1のゲート電極103及び第2のゲート電極11
7のレイアウトに余裕を持たせて設計することが可能であり、トランジスタ100aのチ
ャネル長のばらつきを低減することができる。すなわち、トランジスタ100のトランジ
スタ特性のばらつきを低減することができる。
次に、マルチゲート構造のトランジスタ100の作製方法について、図3を用いて説明
する。図3は、マルチゲート構造のトランジスタ100の作製工程にかかる各段階におけ
る断面概略図である。
<第2のゲート電極の形成>
まず、基板101上にゲート電極103となる導電膜を成膜する。その後フォトリソグ
ラフィ法等を用いて導電膜上にレジストマスクを形成し、導電膜の不要な部分をエッチン
グにより除去する。その後、レジストマスクを除去することにより、ゲート電極103を
形成することができる。
ゲート電極103となる導電膜は、例えばスパッタリング法、蒸着法、CVD(Che
mical Vapor Deposition)法などにより成膜することができる。
なお、ゲート電極103となる導電膜の成膜前に、基板101上にバリア層として機能
する絶縁膜を形成しておいてもよい。
レジストマスクの形成に用いる光は、例えばi線(波長365nm)、g線(波長43
6nm)、h線(波長405nm)、またはこれらを混合させた光を用いることができる
。そのほか、紫外線やKrFレーザ光、またはArFレーザ光等を用いることもできる。
また、液浸露光技術により露光を行ってもよい。また、露光に用いる光として、極端紫外
光(EUV:Extreme Ultra−violet)やX線を用いてもよい。また
、露光に用いる光に換えて、電子ビームを用いることもできる。極端紫外光、X線または
電子ビームを用いると、極めて微細な加工が可能となるため好ましい。なお、電子ビーム
などのビームを走査することにより露光を行う場合には、フォトマスクは不要である。
続いて、絶縁膜105となる絶縁膜を成膜する。後にCMP(Chemical Me
chanical Polishing)処理を行い、ゲート電極103の頂部と絶縁膜
105の表面とを略平坦とするため、該絶縁膜はゲート電極103よりも厚く形成するこ
とが好ましい。
続いて、ゲート電極103の上面が露出するように、該絶縁膜に対してCMP法等を用
いて平坦化処理を行うことにより、絶縁膜105を形成することができる。
絶縁膜105となる絶縁膜は、スパッタリング法、CVD(Chemical Vap
or Deposition)法、MBE(Molecular Beam Epita
xy)法、ALD(Atomic Layer Deposition)法またはPLD
(Pulsed Laser Deposition)法などを用いて形成することがで
きる。
絶縁膜105に酸素を過剰に含有させるには、例えば、酸素雰囲気下にて絶縁膜105
となる絶縁膜の成膜を行えばよい。または、成膜後の絶縁膜に酸素を導入して酸素を過剰
に含有させてもよく、双方の手段を組み合わせてもよい。
例えば、成膜後の絶縁膜に酸素(少なくとも酸素ラジカル、酸素原子、酸素イオンのい
ずれかを含む)を導入して酸素を過剰に含有する領域を形成する。酸素の導入方法として
は、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、プラズマ
処理などを用いることができる。
酸素を導入する処理には、酸素を含むガスを用いることができる。酸素を含むガスとし
ては、酸素、一酸化二窒素、二酸化窒素、二酸化炭素、一酸化炭素などを用いることがで
きる。また、酸素を導入する処理において、酸素を含むガスに希ガスなどの希釈ガスを含
ませてもよい。
<絶縁膜107の形成>
続いて、絶縁膜107を形成する(図3(A)参照)。絶縁膜107は、スパッタリン
グ法、CVD法、MBE法、ALD法またはPLD法などを用いて形成することができる
絶縁膜107は、上記絶縁膜105と同様の方法により酸素を過剰に含有させることが
好ましい。
<半導体膜109の形成>
続いて、絶縁膜107上に、のちに半導体膜109となる半導体膜を成膜する。その後
フォトリソグラフィ法等を用いて半導体膜上にレジストマスクを形成し、半導体膜の不要
な部分をエッチングにより除去する。その後レジストマスクを除去することにより、島状
の半導体膜109を形成することができる(図3(B))。
半導体膜の成膜は、スパッタリング法、CVD法、MBE法、ALD法、またはPLD
法等を用いることができる。または、ゾルゲル法やスプレー法、ミスト法など、液状の材
料を用いた薄膜形成技術を用いることもできる。半導体膜の成膜は、スパッタリング法を
用いることが好ましい。スパッタリング法としては、RFスパッタリング法、DCスパッ
タリング法、ACスパッタリング法等を用いることができる。特に、成膜時に発生するゴ
ミを低減でき、且つ膜厚分布も均一とすることから、DCスパッタリング法を用いること
が好ましい。
半導体膜の成膜後、加熱処理を行ってもよい。加熱処理は、250℃以上650℃以下
、好ましくは300℃以上500℃以下の温度で、不活性ガス雰囲気、酸化性ガスを10
ppm以上含む雰囲気、または減圧状態で行えばよい。また、加熱処理の雰囲気は、不活
性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以
上含む雰囲気で行ってもよい。加熱処理により、絶縁膜105、107から半導体膜に酸
素が供給され、半導体膜109に含まれる酸化物半導体中の酸素欠損を低減できる。なお
、加熱処理は、半導体膜を成膜した直後に行ってもよいし、半導体膜を加工して島状の半
導体膜109を形成した後に行ってもよい。
また、レジストマスクとなるレジスト膜を形成する前に、被加工膜(ここでは半導体膜
)とレジスト膜との密着性を改善する機能を有する有機樹脂膜を形成してもよい。また当
該有機樹脂膜は、例えばスピンコート法などにより、その下層の段差を被覆するように形
成することができ、当該有機樹脂膜の上層に設けられるレジストマスクの厚さのばらつき
を低減できる。また特に微細な加工を行う場合には、当該有機樹脂膜として、露光に用い
る光に対する反射防止膜として機能する材料を用いることが好ましい。このような機能を
有する有機樹脂膜としては、例えばBARC(Bottom Anti−Reflect
ion Coating)膜などがある。当該有機樹脂膜は、レジストマスクの除去と同
時に除去するか、レジストマスクを除去した後に除去すればよい。
<導電膜111、112、113の形成>
続いて、絶縁膜107及び半導体膜109上に、のちに導電膜111、112、113
となる導電膜を成膜する。その後、フォトリソグラフィ法等を用いて導電膜上にレジスト
マスクを形成し、導電膜の不要な部分をエッチングにより除去する。その後レジストマス
クを除去することにより、導電膜111、112、113を形成することができる(図3
(C))。
のちに導電膜111、112、113となる導電膜は、例えばスパッタリング法、蒸着
法、CVD法などにより成膜することができる。
ここで、のちに導電膜111、112、113となる導電膜のエッチングの際に、半導
体膜109の上部の一部がエッチングされ、導電膜111、112、113と重ならない
部分が薄膜化することがある。したがって、半導体膜109となる半導体膜の厚さを、エ
ッチングされる深さを考慮して予め厚く形成しておくことが好ましい。
<絶縁膜115、ゲート電極117の形成>
続いて、絶縁膜107、半導体膜109、導電膜111、112、113上に、後に絶
縁膜115となる絶縁膜を成膜する。さらに、該絶縁膜上に、後にゲート電極117とな
る導電膜を成膜する。
後に絶縁膜115となる絶縁膜は、スパッタリング法、CVD法、MBE法、ALD法
またはPLD法などを用いて形成することができる。特に、当該絶縁膜をCVD法、好ま
しくはプラズマCVD法によって成膜すると、被覆性を向上させることができるため好ま
しい。
後にゲート電極117となる導電膜は、例えばスパッタリング法、蒸着法、CVD法な
どにより成膜することができる。
続いて、フォトリソグラフィ法等を用いて該導電膜上にレジストマスクを形成する。そ
の後、導電膜と絶縁膜の不要な部分を順にエッチングにより除去する。その後レジストマ
スクを除去することにより、絶縁膜115及びゲート電極117を形成することができる
(図3(D))。
なお、導電膜をエッチングしてゲート電極117を形成した後にレジストマスクを除去
し、ゲート電極117をハードマスクとして用いて絶縁膜115を形成してもよい。
<絶縁膜119の形成>
続いて、絶縁膜107、導電膜111、112、113、絶縁膜115、ゲート電極1
17上に絶縁膜119を形成する(図3(E))。
絶縁膜119は、スパッタリング法、CVD法、MBE法、ALD法またはPLD法な
どを用いて形成することができる。特に、絶縁膜119をCVD法、好ましくはプラズマ
CVD法によって成膜すると、被覆性を良好なものとすることができるため好ましい。
以上の工程により、マルチゲート構造のトランジスタ100を形成することができる。
<加熱処理>
絶縁膜119の形成後、加熱処理を行ってもよい。加熱処理により、絶縁膜105、1
07、115の一以上から半導体膜109に対して酸素を供給し、半導体膜109中の酸
素欠損を低減することができる。また、このとき、絶縁膜119よりも内側に絶縁膜10
5、107、115を設けることで、絶縁膜105、107、115の一以上、及び半導
体膜109から放出される酸素が効果的に閉じ込められ、当該酸素の外部への放出が抑制
される。そのため、絶縁膜105、107、115の一以上から放出され、半導体膜10
9に供給しうる酸素の量を増大させることができ、半導体膜109中の酸素欠損を効果的
に低減することができる。
以上の工程により、マルチゲート構造のトランジスタ100を作製することができる。
次に、上記トランジスタ100とは構成の一部の異なるトランジスタの構成例について
説明する。なお、上記と重複する部分については説明を省略し、相違点について詳細に説
明する。
<変形例1>
図2において、マルチゲート構造のトランジスタ100に共通して形成されるゲート電
極117が半導体膜109の上方であり、トランジスタ100に形成されるゲート電極1
03が半導体膜109と基板101の間に設けられているが、ゲート電極117が半導体
膜109と基板101の間に設けられ、ゲート電極103が半導体膜109の上方に設け
られてもよい。このような構造としても、マルチゲート構造を有するため、しきい値電圧
を増加させる(プラス方向に移動させる)ことができる。さらには、ドレイン近傍におけ
る電界集中を緩和することができ、ソース−ドレイン間の耐圧(ドレイン耐圧ともいう)
を向上させることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例2>
図4を用いてマルチゲート構造のトランジスタ130の構造を説明する。図4(A)は
、マルチゲート構造のトランジスタ130の上面概略図を示す。また、図4(B)は、図
4(A)中の切断線A−Bにおける断面概略図を示す。なお、図4(A)では明瞭化のた
め一部の構成要素を明示していない。
図4に示すトランジスタ130は、デュアルゲート構造のトランジスタ130a、及び
シングルゲート構造のトランジスタ130bが直列接続している。
トランジスタ130aは、導電膜111、112上に絶縁膜135を有し、絶縁膜13
5上にゲート電極137を有する。
トランジスタ130bは、導電膜112、113上に絶縁膜135を有し、絶縁膜13
5上にゲート電極137を有する。
なお、絶縁膜135及びゲート電極137はそれぞれ、トランジスタ100に示す絶縁
膜115及びゲート電極117と同様の材料を用いて形成することができる。
なお、絶縁膜135は、半導体膜109上で分離された第1の領域135a及び第2の
領域135bを有する。また、ゲート電極137は、半導体膜109上で分離された第1
の領域137a及び第2の領域137bを有する。すなわち、ゲート電極137は、導電
膜112上で分離されている。このため、導電膜112と、ゲート電極137の重なる面
積が低減されるため、導電膜112及びゲート電極137の間で生じる寄生容量を低減す
ることが可能である。この結果、マルチゲート構造のトランジスタ130は、高速動作が
可能である。また、トランジスタ130はマルチゲート構造を有するため、しきい値電圧
をプラスにシフトすることができる。さらには、ドレイン近傍における電界集中を緩和す
ることができ、ソース−ドレイン間の耐圧(ドレイン耐圧ともいう)を向上させることが
できる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例3>
図5を用いてマルチゲート構造のトランジスタ140の構造を説明する。図5(A)は
、マルチゲート構造のトランジスタ140の上面概略図を示す。また、図5(B)は、図
5(A)中の切断線A−Bにおける断面概略図を示す。なお、図5(A)では明瞭化のた
め一部の構成要素を明示していない。
図5に示すトランジスタ140は、デュアルゲート構造のトランジスタ140a、及び
シングルゲート構造のトランジスタ140bが直列接続している。
トランジスタ140aは、絶縁膜107及び絶縁膜115の間に半導体膜149aを有
する。
トランジスタ140bは、絶縁膜107及び絶縁膜115の間に半導体膜149bを有
する。
なお、半導体膜149a、149bは、トランジスタ100に示す半導体膜109と同
様の材料を用いて形成することができる。
半導体膜149aと半導体膜149bは分離されている。また、導電膜112が、半導
体膜149a及び半導体膜149bそれぞれと接することで、トランジスタ140aとト
ランジスタ140bが直列接続する。トランジスタ140はマルチゲート構造を有するた
め、しきい値電圧をプラスにシフトすることができる。さらには、ドレイン近傍における
電界集中を緩和することができ、ソース−ドレイン間の耐圧(ドレイン耐圧ともいう)を
向上させることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例4>
図6を用いてマルチゲート構造のトランジスタ150の構造を説明する。図6(A)は
、マルチゲート構造のトランジスタ150の上面概略図を示す。また、図6(B)及び図
6(C)はそれぞれ、図6(A)中の切断線C−D、E−Fにおける断面概略図を示す。
なお、図6(A)では明瞭化のため一部の構成要素を明示していない。
図6に示すトランジスタ150は、デュアルゲート構造のトランジスタ150a、及び
シングルゲート構造のトランジスタ150bが直列接続している。
トランジスタ150aは、絶縁膜107及び絶縁膜115の間に半導体膜159の第1
の領域159aを有する。
トランジスタ150bは、絶縁膜107及び絶縁膜115の間に半導体膜159の第2
の領域159bを有する。
なお、半導体膜159は、トランジスタ100に示す半導体膜109と同様の材料を用
いて形成することができる。
第1の領域159aと第2の領域159bは、チャネル幅方向における長さが異なる。
すなわち、第1の領域159aのチャネル幅方向における長さが、第2の領域159bよ
り長い。すなわち、トランジスタ150aのチャネル幅Waは、トランジスタ150bの
チャネル幅Wbより大きい。トランジスタ150aのチャネル幅Waをトランジスタ15
0bのチャネル幅Wbの1倍より大きく10倍以下、好ましくは1倍より大きく3倍以下
とすることで、トランジスタ150aのオン電流を増大させることが可能である。この結
果、マルチゲート構造のトランジスタ150のしきい値電圧を増大させる(プラス方向へ
移動させる)ことができるとともに、トランジスタのId−Vg特性のサブスレッショル
ド領域においてオン電流を急上昇させることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例5>
本発明の一態様の半導体装置は、半導体膜109として形成される酸化物半導体膜と、
該酸化物半導体膜と重なる絶縁膜との間に、酸化物半導体膜を構成する金属元素のうちの
少なくとも一の金属元素を構成元素として含む酸化物半導体膜を別途設けることが好まし
い。これにより、酸化物半導体膜と、該酸化物半導体膜と重なる絶縁膜との界面にトラッ
プ準位が形成されることを抑制することができる。
すなわち、本発明の一態様は、酸化物半導体膜の少なくともチャネル領域における上面
および底面が、酸化物半導体膜の界面準位形成防止のためのバリア膜として機能する酸化
物半導体膜に接する構成とすることが好ましい。このような構成とすることにより、酸化
物半導体膜中および界面においてキャリアの生成要因となる酸素欠損の生成および不純物
の混入を抑制することが可能となるため、酸化物半導体膜を高純度真性化することができ
る。高純度真性化とは、酸化物半導体膜を真性または実質的に真性にすることをいう。よ
って、当該酸化物半導体膜を含むトランジスタの電気特性の変動を抑制し、信頼性の高い
半導体装置を提供することが可能となる。
なお、本明細書等において実質的に真性という場合、酸化物半導体膜のキャリア密度は
、1×1017/cm未満、1×1015/cm未満、または1×1013/cm
未満である。酸化物半導体膜を高純度真性化することで、トランジスタに安定した電気特
性を付与することができる。
より具体的には、例えば以下の構成とすることができる。
図7に、以下で例示するトランジスタの断面概略図を示す。なお、上面概略図について
は図2(A)を援用できる。
図7(A)に示すトランジスタは、絶縁膜107及び半導体膜109の間に酸化物半導
体膜169を有することを特徴とする。
図7(B)に示すトランジスタは、絶縁膜107及び半導体膜109の間に酸化物半導
体膜169を有し、半導体膜109及び絶縁膜115の間に酸化物半導体膜179を有す
ることを特徴とする。
酸化物半導体膜169、179は、それぞれ半導体膜109と同一の金属元素を一種以
上含む金属酸化物で形成される。
なお、半導体膜109と酸化物半導体膜169の境界、及び半導体膜109と酸化物半
導体膜179の境界は不明瞭である場合がある。
例えば、酸化物半導体膜169、179は、In若しくはGaを含み、代表的には、I
n−Ga系酸化物、In−Zn系酸化物、In−M−Zn系酸化物(MはAl、Ti、G
a、Y、Zr、La、Ce、NdまたはHf)であり、且つ半導体膜109よりも伝導帯
の下端のエネルギーが真空準位に近い材料を用いる。代表的には、酸化物半導体膜169
、179の伝導帯の下端のエネルギーと、半導体膜109の伝導帯の下端のエネルギーと
の差が、0.05eV以上、0.07eV以上、0.1eV以上、または0.15eV以
上、且つ2eV以下、1eV以下、0.5eV以下、または0.4eV以下とすることが
好ましい。
半導体膜109を挟むように設けられる酸化物半導体膜169、179に、半導体膜1
09に比べてスタビライザとして機能するGaの含有量の多い酸化物を用いることにより
、半導体膜109からの酸素の放出を抑制することができる。
半導体膜109として、例えばIn:Ga:Zn=1:1:1または3:1:2の原子
数比のIn−Ga−Zn系酸化物を用いた場合、酸化物半導体膜169、179として、
例えばIn:Ga:Zn=1:3:2、1:3:4、1:3:6、1:6:4、1:6:
8、1:6:10、または1:9:6などの原子数比のIn−Ga−Zn系酸化物を用い
ることができる。なお、半導体膜109、酸化物半導体膜169、179の原子数比はそ
れぞれ、誤差として上記の原子数比のプラスマイナス40%の変動を含む。また、酸化物
半導体膜169、179は、組成の同じ材料を用いてもよいし、異なる組成の材料を用い
てもよい。
また、半導体膜109としてIn−M−Zn系酸化物を用いた場合、半導体膜109と
なる膜を成膜するために用いるターゲットは、該ターゲットが含有する金属元素の原子数
比をIn:M:Zn=x:y:zとしたときに、x/yの値が1/3以上6以
下、好ましくは1以上6以下であり、z/yが1/3以上6以下、好ましくは1以上
6以下の原子数比の金属酸化物を用いることが好ましい。なお、z/yを6以下とす
ることで、後述するCAAC−OS膜が形成されやすくなる。ターゲットの金属元素の原
子数比の代表例としては、In:M:Zn=1:1:1、3:1:2などがある。
また、酸化物半導体膜169、179としてIn−M−Zn系酸化物を用いた場合、酸
化物半導体膜169、179となる膜を成膜するために用いるターゲットは、該ターゲッ
トが含有する金属元素の原子数比をIn:M:Zn=x:y:zとしたときに、x
/y<x/yであり、z/yの値が1/3以上6以下、好ましくは1以上6
以下の原子数比の酸化物を用いることが好ましい。なお、z/yを6以下とすること
で、後述するCAAC−OS膜が形成されやすくなる。ターゲットの金属元素の原子数比
の代表例としては、In:M:Zn=1:3:4、1:3:6、1:3:8などがある。
また、酸化物半導体膜169、179に、半導体膜109に比べて伝導帯の下端のエネ
ルギーが真空準位に近い材料を用いることにより、半導体膜109に主としてチャネルが
形成され、半導体膜109が主な電流経路となる。このように、チャネルが形成される半
導体膜109を、同じ金属元素を含む酸化物半導体膜169、179で挟持することによ
り、これらの界面準位の生成が抑制され、トランジスタの電気特性における信頼性が向上
する。
なお、これに限られず、必要とするトランジスタの半導体特性及び電気特性(電界効果
移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とする
トランジスタの半導体特性を得るために、半導体膜109、酸化物半導体膜169、17
9のキャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密
度等を適切なものとすることが好ましい。
ここで、半導体膜109の厚さは、少なくとも酸化物半導体膜169よりも厚く形成す
ることが好ましい。半導体膜109が厚いほど、トランジスタのオン電流を高めることが
できる。また、酸化物半導体膜169は、半導体膜109の界面準位の生成を抑制する効
果が失われない程度の厚さであればよい。例えば、半導体膜109の厚さは、酸化物半導
体膜169の厚さに対して、1倍よりも大きく、好ましくは2倍以上、より好ましくは4
倍以上、より好ましくは6倍以上とすればよい。なお、トランジスタのオン電流を高める
必要のない場合にはその限りではなく、酸化物半導体膜169の厚さを半導体膜109の
厚さ以上としてもよい。
また、酸化物半導体膜179も酸化物半導体膜169と同様に、半導体膜109の界面
準位の生成を抑制する効果が失われない程度の厚さであればよい。例えば、酸化物半導体
膜169と同等またはそれ以下の厚さとすればよい。酸化物半導体膜179が厚いと、ゲ
ート電極117による電界が半導体膜109に届きにくくなる恐れがあるため、酸化物半
導体膜179は薄く形成することが好ましい。例えば、半導体膜109の厚さよりも薄く
すればよい。なおこれに限られず、酸化物半導体膜179の厚さは絶縁膜115の耐圧を
考慮して、トランジスタを駆動させる電圧に応じて適宜設定すればよい。
ここで、例えば半導体膜109が、構成元素の異なる絶縁膜(例えば酸化シリコン膜を
含む絶縁膜など)と接する場合、これらの界面に界面準位が形成され、該界面準位はチャ
ネルを形成することがある。このような場合、しきい値電圧の異なる新たなトランジスタ
が出現し、トランジスタの見かけ上のしきい値電圧が変動することがある。しかしながら
、本構成のトランジスタにおいては、半導体膜109を構成する金属元素を一種以上含ん
で酸化物半導体膜169を有しているため、酸化物半導体膜169と半導体膜109との
界面に界面準位を形成しにくくなる。よって酸化物半導体膜169を設けることにより、
トランジスタのしきい値電圧などの電気特性のばらつきや変動を低減することができる。
また、絶縁膜115と半導体膜109との界面にチャネルが形成される場合、該界面で
界面散乱が起こり、トランジスタの電界効果移動度が低下する。しかしながら、本構成の
トランジスタにおいては、半導体膜109を構成する金属元素を一種以上含んで酸化物半
導体膜179を有しているため、半導体膜109と酸化物半導体膜179との界面ではキ
ャリアの散乱が起こりにくく、トランジスタの電界効果移動度を高くすることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。また、本実施の形態は、本明細書中に記載する他の実施の形態と適
宜組み合わせて実施することができる。
(実施の形態2)
本実施の形態では、実施の形態1に示すマルチゲート構造のトランジスタに適宜用いる
ことが可能なトランジスタについて、図8を用いて説明する。
図8(A)乃至図8(D)は、本発明の一態様の半導体装置に含まれるマルチゲート構
造のトランジスタの上面図および断面図である。図8(A)は上面図であり、図8(B)
は図8(A)中の切断線A−Bにおける断面概略図を示し、図8(C)、図8(D)は図
8(A)中の切断線C−D、E−Fにおける断面概略図を示す。
マルチゲート構造のトランジスタ200は、デュアルゲート構造のトランジスタ200
a、及びシングルゲート構造のトランジスタ200bが直列接続している。具体的には、
マルチゲート構造のトランジスタ200は、デュアルゲート構造のトランジスタ200a
、及びシングルゲート構造のトランジスタ200bが、導電膜212、及びゲート電極2
17が共通することで直列接続している。
トランジスタ200aは、基板201上に設けられる島状の酸化物半導体膜269a及
び酸化物半導体膜209aと、基板201及び酸化物半導体膜269aの間のゲート電極
203と、ゲート電極203及び酸化物半導体膜269aの間において酸化物半導体膜2
69aと接する絶縁膜207と、酸化物半導体膜209aに接する導電膜211、212
と、酸化物半導体膜209a及び導電膜211、212と接する酸化物半導体膜279a
と、酸化物半導体膜279aと接する絶縁膜215と、絶縁膜215を介して酸化物半導
体膜209aと重なるゲート電極217とを有する。なお、トランジスタ200aにおい
て、ゲート電極217の第1の領域217aがゲート電極として機能する。
トランジスタ200bは、基板201上に設けられる島状の酸化物半導体膜269b及
び酸化物半導体膜209bと、酸化物半導体膜209bに接する導電膜212、213と
、酸化物半導体膜209b及び導電膜212、213と接する酸化物半導体膜279bと
、酸化物半導体膜279bと接する絶縁膜215と、絶縁膜215を介して酸化物半導体
膜209bと重なるゲート電極217とを有する。なお、トランジスタ200bにおいて
、ゲート電極217の第2の領域217bがゲート電極として機能する。
トランジスタ200aにおいて、絶縁膜207及び絶縁膜215はゲート絶縁膜として
機能する。トランジスタ200bにおいて、絶縁膜215はゲート絶縁膜として機能する
。また、絶縁膜207は凸部を有し、絶縁膜207の凸部上に、積層された酸化物半導体
膜269a及び酸化物半導体膜209aと、積層された酸化物半導体膜269b及び酸化
物半導体膜209bと、がそれぞれのトランジスタに設けられる。
酸化物半導体膜279aは、図8(B)に示すように、酸化物半導体膜209aの上面
、導電膜211、212の上面及び側面において接し、図8(C)に示すように、絶縁膜
207の上面及び凸部の側面、酸化物半導体膜269aの側面、酸化物半導体膜209a
の側面及び上面において接する。また、酸化物半導体膜279bは、図8(B)に示すよ
うに、酸化物半導体膜209bの上面、導電膜212、213の上面及び側面において接
し、図8(D)に示すように、絶縁膜207の上面及び凸部の側面、酸化物半導体膜26
9bの側面、酸化物半導体膜209bの側面及び上面において接する。
導電膜211は、マルチゲート構造のトランジスタ200のソース電極として機能し、
導電膜213は、マルチゲート構造のトランジスタ200のドレイン電極として機能する
図8(C)に示すように、トランジスタ200aのチャネル幅方向において、ゲート電
極217の第1の領域217aは、絶縁膜215を介して酸化物半導体膜209aの上面
および側面に面する。また、図8(D)に示すように、トランジスタ200bのチャネル
幅方向において、ゲート電極217の第2の領域217bは、絶縁膜215を介して酸化
物半導体膜209bの上面および側面に面する。
ゲート電極217の第1の領域217aは、酸化物半導体膜209aを電気的に取り囲
む。また、ゲート電極217の第2の領域は酸化物半導体膜209bを電気的に取り囲む
。この構造により、トランジスタ200a及びトランジスタ200bのオン電流を増大さ
せることができる。このようなトランジスタの構造を、Surrounded Chan
nel(S−Channel)構造とよぶ。なお、S−Channel構造では、電流は
酸化物半導体膜209a、209bの全体(バルク)を流れる。酸化物半導体膜209a
、209bの内部を電流が流れることで、界面散乱の影響を受けにくいため、高いオン電
流を得ることができる。なお、酸化物半導体膜209a、209bを厚くすると、オン電
流を向上させることができる。
また、トランジスタのチャネル長およびチャネル幅を微細化するとき、レジストマスク
を後退させながら電極や半導体膜等を形成すると、電極や半導体膜等の端部が丸みを帯び
る(曲面を有する)場合がある。このような構成になることで、酸化物半導体膜209a
、209b上に形成される酸化物半導体膜279a、279b、絶縁膜215、ゲート電
極217の被覆性を向上させることができる。また、導電膜211、212、213の端
部に生じる恐れのある電界集中を緩和することができ、トランジスタの劣化を抑制するこ
とができる。
また、トランジスタを微細化することで、集積度を高め、高密度化することができる。
例えば、トランジスタのチャネル長を100nm以下、好ましくは40nm以下、さらに
好ましくは30nm以下、より好ましくは20nm以下とし、かつ、トランジスタのチャ
ネル幅を100nm以下、好ましくは40nm以下、さらに好ましくは30nm以下、よ
り好ましくは20nm以下とする。本発明の一態様に係るトランジスタは、チャネル幅が
上記のように縮小していても、S−channel構造を有することでオン電流を高める
ことができる。
なお、基板201、ゲート電極203、絶縁膜205、絶縁膜207、酸化物半導体膜
209a、209b、導電膜211、導電膜212、導電膜213、絶縁膜215、ゲー
ト電極217、絶縁膜219はそれぞれ、実施の形態1に示す基板101、ゲート電極1
03、絶縁膜105、絶縁膜107、半導体膜109、導電膜111、導電膜112、導
電膜113、絶縁膜115、ゲート電極117、絶縁膜119の材料及び作製方法を適宜
用いることができる。
また、酸化物半導体膜269a、269bは、実施の形態1に示す酸化物半導体膜16
9a、169bの材料を適宜用いることができる。また、図3(B)において、半導体膜
109となる膜を成膜する前に、酸化物半導体膜269a、269bとなる膜を形成する
。次に、酸化物半導体膜269a、269bとなる膜及び半導体膜109となる膜を加工
することで、酸化物半導体膜269a、269b及び酸化物半導体膜209a、209b
を形成することができる。
酸化物半導体膜279a、279bは、実施の形態1に示す酸化物半導体膜179a、
179bの材料を適宜用いることができる。また、図3(D)において、絶縁膜115と
なる膜を成膜する前に、酸化物半導体膜279a、279bとなる膜を形成する。次に、
酸化物半導体膜279a、279bとなる膜及び絶縁膜115となる膜を加工することで
、酸化物半導体膜279a、279b及び絶縁膜115を形成することができる。
半導体装置を高集積化するにはトランジスタの微細化が必須である。一方、トランジス
タの微細化によりトランジスタの電気特性が悪化することが知られており、チャネル幅が
縮小するとオン電流が低下する。
しかしながら、本発明の一態様のトランジスタでは、前述したように、酸化物半導体膜
209a、209bのチャネルが形成される領域を覆うように酸化物半導体膜279a、
279bが形成されており、チャネル領域とゲート絶縁膜として機能する絶縁膜215が
接しない構成となっている。そのため、酸化物半導体膜209a、209bとゲート絶縁
膜との界面で生じるキャリアの散乱を抑えることができ、トランジスタのオン電流を高く
することができる。
また、半導体膜を真性または実質的に真性とすると、半導体膜に含まれるキャリア数の
減少により、電界効果移動度の低下が懸念される。しかしながら、本発明の一態様のトラ
ンジスタにおいては、酸化物半導体膜209a、209bに垂直方向からのゲート電界に
加えて、側面方向からのゲート電界が印加される。すなわち、酸化物半導体膜209a、
209bの全体的にゲート電界が印加させることとなり、電流は半導体膜のバルクを流れ
る。これによって、高純度真性化による、電気特性の変動の抑制を達成しつつ、トランジ
スタの電界効果移動度の向上を図ることが可能となる。
また、本発明の一態様のトランジスタは、酸化物半導体膜209a、209bを酸化物
半導体膜269a、269b上に形成することで界面準位を形成しにくくする効果や、酸
化物半導体膜209a、209bを酸化物半導体膜の間に設けることで、上下からの不純
物混入の影響を排除できる効果などを併せて有する。そのため、酸化物半導体膜209a
、209bは、酸化物半導体膜269a、269bと酸化物半導体膜279a、279b
で取り囲まれた構造(また、ゲート電極217で電気的に取り囲まれた構造)となり、上
述したトランジスタのオン電流の向上に加えて、しきい値電圧の安定化が可能である。さ
らには、マルチゲート構造を有するため、しきい値電圧をプラスにシフトすることができ
る。したがって、ゲート電極の電圧が0Vにおいてソース及びドレインの間を流れる電流
を下げることができ、消費電力を低減させることができる。また、トランジスタのしきい
値電圧が安定化することから、半導体装置の長期信頼性を向上させることができる。
<変形例1>
図8において、絶縁膜207は、凸部を有するが、凸部を有さなくともよい。すなわち
、酸化物半導体膜269a、269b、酸化物半導体膜209a、209bと、絶縁膜2
07とのエッチングにおける選択比を大きくすることで、絶縁膜207がオーバーエッチ
ングされない絶縁膜207となる。このような構造としても、トランジスタのオン電流を
増大させることができる。また、マルチゲート構造を有するため、しきい値電圧をプラス
にシフトすることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例2>
図8において、酸化物半導体膜269a、269b、及び酸化物半導体膜279a、2
79bを有さず、絶縁膜207上に酸化物半導体膜209a、209bが積層され、酸化
物半導体膜209a、209b上に絶縁膜215が形成される構造とすることができる。
このような構造としても、トランジスタのオン電流を増大させることができる。また、マ
ルチゲート構造を有するため、しきい値電圧をプラスにシフトすることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例3>
図8において、酸化物半導体膜269a、269bを有さず、絶縁膜207上に酸化物
半導体膜209a、209bが形成され、酸化物半導体膜209a、209b上に酸化物
半導体膜279a、279bが形成される構造とすることができる。このような構造とし
ても、トランジスタのオン電流を増大させることができる。また、マルチゲート構造を有
するため、しきい値電圧をプラスにシフトすることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。
<変形例4>
図8において、酸化物半導体膜279a、279bを有さず、絶縁膜207上に酸化物
半導体膜269a、269bが形成され、酸化物半導体膜269a、269b、上に酸化
物半導体膜209a、209bが形成され、酸化物半導体膜209a、209b上に絶縁
膜215が形成される構造とすることができる。このような構造としても、トランジスタ
のオン電流を増大させることができる。また、マルチゲート構造を有するため、しきい値
電圧をプラスにシフトすることができる。
なお、本変形例は、本実施の形態及び他の実施の形態、並びにそれらの変形例に適宜適
用することができる。また、本実施の形態は、本明細書中に記載する他の実施の形態と適
宜組み合わせて実施することができる。
(実施の形態3)
本実施の形態では、実施の形態1及び実施の形態2で例示したマルチゲート構造のトラ
ンジスタとは構成の一部が異なるトランジスタの構成例について、図面を参照して説明す
る。なお、上記と重複する部分については説明を省略し、相違点について詳細に説明する
。また、構成要素の位置や形状が異なる場合であっても、その機能が同等である場合には
同一の符号を付し、説明を省略する場合がある。
<構成例1>
図9(A)乃至図9(D)は、本構成例で示すトランジスタ300の上面概略図である
。また、図9(E)は、図9(A)乃至図9(D)中の切断線A−Bにおいて、すべての
膜を積層した際の断面概略図である。なお、図9(A)は、ゲート電極303の上面概略
図であり、図9(B)は、半導体膜309の上面概略図であり、図9(C)は、導電膜3
11、312、313の上面概略図であり、図9(D)は、ゲート電極317及び配線3
21、322、323の上面概略図である。
トランジスタ300は、実施の形態1及び実施の形態2で例示したトランジスタと比較
し、ゲート電極の上面形状が環状であり、半導体膜の上面形状が円形である点で主に相違
している。
図9(A)に示すように、ゲート電極303は、開口を有する環状の上面形状を有して
いる。また、ゲート電極303の一部は、上面から見て導電膜311よりも外側に引き出
されている。
図9(B)に示すように、島状の半導体膜309は、ゲート電極303の一部と重なる
ように、円形の上面形状を有する。
図9(C)に示すように、導電膜311は、ゲート電極303及び半導体膜309のそ
れぞれ一部と重なるように、環状の上面形状を有する。導電膜312は、導電膜311の
内側であって、且つ半導体膜309の一部と重なるように、環状の上面形状を有する。導
電膜313は、導電膜312の内側であって、且つ半導体膜309の一部と重なるように
、円形状の上面形状を有する。
図9(D)に示すように、ゲート電極317は、ゲート電極303、半導体膜309、
導電膜311、312、313のそれぞれ一部と重なるように、開口を有する環状の上面
形状を有する。配線321は、ゲート電極317の開口に設けられた開口331において
導電膜313と接続する。配線322は、開口332において導電膜311と接続する。
配線323は、開口333においてゲート電極317と接続する。
図9(E)に示すように、マルチゲート構造のトランジスタ300は、デュアルゲート
構造のトランジスタ300a、及びシングルゲート構造のトランジスタ300bが直列接
続している。具体的には、マルチゲート構造のトランジスタ300は、デュアルゲート構
造のトランジスタ300a、及びシングルゲート構造のトランジスタ300bが、半導体
膜309、導電膜312、及びゲート電極317が共通することで直列接続している。
トランジスタ300aは、基板301上に設けられる島状の半導体膜309と、基板3
01及び半導体膜309の間のゲート電極303と、ゲート電極303及び半導体膜30
9の間において半導体膜309と接する絶縁膜307と、半導体膜309に接する導電膜
311、312と、半導体膜309と接する絶縁膜315と、絶縁膜315を介して半導
体膜309と重なるゲート電極317とを有する。
トランジスタ300aにおいて、絶縁膜307及び絶縁膜315はゲート絶縁膜として
機能する。
トランジスタ300bは、絶縁膜307に接する島状の半導体膜309と、半導体膜3
09に接する導電膜312、313と、半導体膜309と接する絶縁膜315と、絶縁膜
315を介して半導体膜309と重なるゲート電極317とを有する。
トランジスタ300bにおいて、絶縁膜315はゲート絶縁膜として機能する。
なお、基板301、ゲート電極303、絶縁膜305、絶縁膜307、半導体膜309
、導電膜311、導電膜312、導電膜313、絶縁膜315、ゲート電極317、絶縁
膜319はそれぞれ、実施の形態1に示す基板101、ゲート電極103、絶縁膜105
、絶縁膜107、半導体膜109、導電膜111、導電膜112、導電膜113、絶縁膜
115、ゲート電極117、絶縁膜119の材料及び作製方法を適宜用いることができる
配線321、322、323は、導電膜311、312、313と同様の材料を適宜用
いることができる。また、配線321、322、323は、絶縁膜319の開口部を形成
した後、絶縁膜319上に、配線321、322、323となる膜を形成する。次に、配
線321、322、323となる膜を加工することで、配線321、322、323を形
成することができる。
このように、導電膜311の内側に導電膜312を設け、導電膜312の内側に導電膜
313を設けることで、これらを平行に配置した場合に比べて、マルチゲート構造のトラ
ンジスタ300の占有面積に対するチャネル幅を大きくとることができる。したがって、
より大きなドレイン電流を得ることが可能となる。このような構成は、大電力向けの高耐
圧デバイスに好適に適用することができる。
また、半導体膜309及び導電膜313の上面形状を円形とし、導電膜312、311
の上面形状を、半導体膜309及び導電膜313を囲う環状の形状とすることで、円周方
向にわたってチャネル長Lを一定にすることが可能となる。なお、半導体膜309の上面
形状はこれに限られず、正方形や長方形を含む多角形、楕円形、または角部が丸みを帯び
た多角形などとすることができる。また、トランジスタ300はマルチゲート構造を有す
るため、しきい値電圧をプラスにシフトすることができる。さらには、ドレイン近傍にお
ける電界集中を緩和することができ、ソース−ドレイン間の耐圧(ドレイン耐圧ともいう
)を向上させることができる。
<変形例1>
図9において、ゲート電極303を導電膜311、312のそれぞれ一部と重なる形状
であるが、導電膜312、313のそれぞれ一部と重なる形状としてもよい。この結果、
シングルゲート構造のトランジスタ300bの内側にデュアルゲート構造のトランジスタ
300aが位置する。
このような構成においても、マルチゲート構造のトランジスタ300の占有面積に対す
るチャネル幅を大きくとることができ、より大きなドレイン電流を得ることが可能となる
<変形例2>
図9において、トランジスタ300a及びトランジスタ300bに共通して形成される
ゲート電極317が半導体膜309の上方であり、トランジスタ300aに形成されるゲ
ート電極303が半導体膜309と基板301の間に設けられているが、ゲート電極31
7が半導体膜309と基板301の間に設けられ、ゲート電極303が半導体膜309の
上方に設けられてもよい。
このような構成においても、マルチゲート構造のトランジスタ300の占有面積に対す
るチャネル幅を大きくとることができ、より大きなドレイン電流を得ることが可能となる
<変形例3>
図9に示すトランジスタ300bにおいて、ゲート電極317は、導電膜312、31
3のそれぞれの端部と重なる。すなわち、半導体膜309において導電膜312、313
の間がチャネル領域となる。一方、本変形例3に示すトランジスタにおいて、ゲート電極
317は、導電膜312、313の一方とのみ重なる構造とすることができる。この結果
、半導体膜309において、ゲート電極317と重ならない領域はオフセット領域となる
。この結果、ゲート絶縁膜として機能する絶縁膜315の耐圧が低いで場合でも、オフセ
ット領域を設けることで、半導体膜309及びゲート電極317におけるリーク電流の発
生を抑制することができる。
また、マルチゲート構造のトランジスタ300の占有面積に対するチャネル幅を大きく
とることができ、より大きなドレイン電流を得ることが可能となる。
このように、本発明の一態様に示すマルチゲート構造のトランジスタは、大きなドレイ
ン電流と高いドレイン耐圧を同時に実現することが可能であるため、大電力向けの半導体
装置(シリコンと比較して耐圧の高い高耐圧デバイス等)に好適に適用することができる
。また、半導体膜にシリコンよりもバンドギャップの広い半導体材料を用いることで、高
温であっても安定して動作が可能となる。特に、本実施の形態に示すマルチゲート構造の
トランジスタは大きな電流を流すことが可能であり、駆動時の自己発熱が顕著になる場合
がある。また大電力向けの半導体装置では、他の素子からの発熱により使用環境が高温に
なってしまう場合もある。しかしながら本発明の一態様に示すマルチゲート構造のトラン
ジスタは、このような高温環境であっても安定した電気特性を維持することができ、該ト
ランジスタを適用した半導体装置の高温環境における信頼性を高めることができる。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態4)
本実施の形態では、本発明の一態様の半導体装置の半導体膜に好適に用いることのでき
る酸化物半導体について説明する。
酸化物半導体は、エネルギーギャップが3.0eV以上と大きく、酸化物半導体を適切
な条件で加工し、そのキャリア密度を十分に低減して得られた酸化物半導体膜が適用され
たトランジスタにおいては、オフ状態でのソースとドレイン間のリーク電流(オフ電流)
を、従来のシリコンを用いたトランジスタと比較して極めて低いものとすることができる
また、酸化物半導体として、InMO(ZnO)(m>0、且つ、mは整数でない
)で表記される材料を用いてもよい。なお、Mは、Ga、Fe、Mn及びCoから選ばれ
た一の金属元素または複数の金属元素、若しくは上記のスタビライザとしての元素を示す
。また、酸化物半導体として、InSnO(ZnO)(n>0、且つ、nは整数)
で表記される材料を用いてもよい。
酸化物半導体膜に水素が多量に含まれると、酸化物半導体と結合することによって、水
素の一部がドナーとなり、キャリアである電子を生じてしまう。これにより、トランジス
タのしきい値電圧がマイナス方向にシフトしてしまう。そのため、酸化物半導体膜の形成
後において、脱水化処理(脱水素化処理)を行い酸化物半導体膜から、水素、又は水分を
除去して不純物が極力含まれないように高純度化することが好ましい。
なお、酸化物半導体膜への脱水化処理(脱水素化処理)によって、酸化物半導体膜から
酸素も同時に減少してしまうことがある。よって、酸化物半導体膜への脱水化処理(脱水
素化処理)によって増加した酸素欠損を補填するため酸素を酸化物半導体膜に加える処理
を行うことが好ましい。本明細書等において、酸化物半導体膜に酸素を供給する場合を、
加酸素化処理と示す場合がある、または酸化物半導体に含まれる酸素を化学量論的組成よ
りも多くする場合を過酸素化処理と記す場合がある。
このように、酸化物半導体膜は、脱水化処理(脱水素化処理)により、水素または水分
が除去され、加酸素化処理により酸素欠損を補填することによって、i型(真性)化また
はi型に限りなく近く実質的にi型(真性)である酸化物半導体膜とすることができる。
なお、実質的に真性とは、酸化物半導体膜中にドナーに由来するキャリアが極めて少なく
(ゼロに近く)、キャリア密度が1×1017/cm以下、1×1016/cm以下
、1×1015/cm以下、1×1014/cm以下、1×1013/cm以下で
あることをいう。
またこのように、i型又は実質的にi型である酸化物半導体膜を備えるトランジスタは
、極めて優れたオフ電流特性を実現できる。例えば、酸化物半導体膜を用いたトランジス
タがオフ状態のときのドレイン電流を、室温(25℃程度)にて1×10−18A以下、
好ましくは1×10−21A以下、さらに好ましくは1×10−24A以下、または85
℃にて1×10−15A以下、好ましくは1×10−18A以下、さらに好ましくは1×
10−21A以下とすることができる。なお、トランジスタがオフ状態とは、nチャネル
型のトランジスタの場合、ゲート電圧がしきい値電圧よりも十分小さい状態をいう。具体
的には、ゲート電圧がしきい値電圧よりも1V以上、2V以上または3V以上小さければ
、トランジスタはオフ状態となる。
以下では、酸化物半導体膜の構造について説明する。
酸化物半導体膜は、非単結晶酸化物半導体膜と単結晶酸化物半導体膜とに大別される。
非単結晶酸化物半導体膜とは、CAAC−OS(C Axis Aligned Cry
stalline Oxide Semiconductor)膜、多結晶酸化物半導体
膜、微結晶酸化物半導体膜、非晶質酸化物半導体膜などをいう。
まずは、CAAC−OS膜について説明する。
なお、本明細書において、「平行」とは、二つの直線が−10°以上10°以下の角度
で配置されている状態をいう。従って、−5°以上5°以下の場合も含まれる。また、「
垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。
従って、85°以上95°以下の場合も含まれる。
また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表
す。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである
CAAC−OS膜を透過型電子顕微鏡(TEM:Transmission Elec
tron Microscope)によって観察すると、明視野像および回折パターンの
複合解析像(高分解能TEM像ともいう。)を観察することで複数の結晶部を確認するこ
とができる。一方、高分解能TEM像によっても明確な結晶部同士の境界、即ち結晶粒界
(グレインバウンダリーともいう。)を確認することが困難である。そのため、CAAC
−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
試料面と概略平行な方向から、CAAC−OS膜の断面の高分解能TEM像を観察(断
面TEM観察)すると、結晶部において、金属原子が層状に配列していることを確認でき
る。金属原子の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)また
は上面の凹凸を反映した形状であり、CAAC−OS膜の被形成面または上面と平行に配
列する。
一方、試料面と概略垂直な方向から、CAAC−OS膜の平面の高分解能TEM像を観
察(平面TEM観察)すると、結晶部において、金属原子が三角形状または六角形状に配
列していることを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則
性は見られない。
断面の高分解能TEM像および平面の高分解能TEM像より、CAAC−OS膜の結晶
部は配向性を有していることがわかる。
なお、CAAC−OS膜に含まれるほとんどの結晶部は、一辺が100nm未満の立方
体内に収まる大きさである。従って、CAAC−OS膜に含まれる結晶部は、一辺が10
nm未満、5nm未満または3nm未満の立方体内に収まる大きさの場合も含まれる。た
だし、CAAC−OS膜に含まれる複数の結晶部が連結することで、一つの大きな結晶領
域を形成する場合がある。例えば、平面の高分解能TEM像において、2500nm2以
上、5μm2以上または1000μm2以上となる結晶領域が観察される場合がある。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)
装置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS
膜のout−of−plane法による解析では、回折角(2θ)が31°近傍にピーク
が現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属され
ることから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に
概略垂直な方向を向いていることが確認できる。
一方、CAAC−OS膜に対し、c軸に概略垂直な方向からX線を入射させるin−p
lane法による解析では、2θが56°近傍にピークが現れる場合がある。このピーク
は、InGaZnOの結晶の(110)面に帰属される。InGaZnOの単結晶酸
化物半導体膜であれば、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)
として試料を回転させながら分析(φスキャン)を行うと、(110)面と等価な結晶面
に帰属されるピークが6本観察される。これに対し、CAAC−OS膜の場合は、2θを
56°近傍に固定してφスキャンした場合でも、明瞭なピークが現れない。
以上のことから、CAAC−OS膜では、異なる結晶部間ではa軸およびb軸の配向は
不規則であるが、c軸配向性を有し、かつc軸が被形成面または上面の法線ベクトルに平
行な方向を向いていることがわかる。従って、前述の断面の高分解能TEM観察で確認さ
れた層状に配列した金属原子の各層は、結晶のab面に平行な面である。
なお、結晶部は、CAAC−OS膜を成膜した際、または加熱処理などの結晶化処理を
行った際に形成される。上述したように、結晶のc軸は、CAAC−OS膜の被形成面ま
たは上面の法線ベクトルに平行な方向に配向する。従って、例えば、CAAC−OS膜の
形状をエッチングなどによって変化させた場合、結晶のc軸がCAAC−OS膜の被形成
面または上面の法線ベクトルと平行にならないこともある。
また、CAAC−OS膜中において、c軸配向した結晶部の分布が均一でなくてもよい
。例えば、CAAC−OS膜の結晶部が、CAAC−OS膜の上面近傍からの結晶成長に
よって形成される場合、上面近傍の領域は、被形成面近傍の領域よりもc軸配向した結晶
部の割合が高くなることがある。また、不純物の添加されたCAAC−OS膜は、不純物
が添加された領域の結晶化度が変質し、部分的にc軸配向した結晶部の割合の異なる領域
が形成されることもある。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane
法による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現
れる場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向
性を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍
にピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素
、シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリ
コンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸
化物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させ
る要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半
径(または分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜
の原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不
純物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化
物半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによっ
てキャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性また
は実質的に高純度真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体
膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、当
該酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノ
ーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度
真性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導体
膜を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる
。なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要する
時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が高
く、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定とな
る場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特
性の変動が小さい。
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、高分解能TEM像において、結晶部を確認することのできる
領域と、明確な結晶部を確認することの困難である領域と、を有する。微結晶酸化物半導
体膜に含まれる結晶部は、1nm以上100nm以下、または1nm以上10nm以下の
大きさであることが多い。特に、1nm以上10nm以下、または1nm以上3nm以下
の微結晶であるナノ結晶(nc:nanocrystal)を有する酸化物半導体膜を、
nc−OS(nanocrystalline Oxide Semiconducto
r)膜と呼ぶ。また、nc−OS膜は、例えば、高分解能TEMによる観察像では、結晶
粒界を明確に確認が困難である場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以
上3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異な
る結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。
従って、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かない
場合がある。例えば、nc−OS膜に対し、結晶部よりも大きいビーム径のX線を用いる
XRD装置を用いて構造解析を行うと、out−of−plane法による解析では、結
晶面を示すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプロ
ーブ径(例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。
)を行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に
対し、結晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いる電子回折を
行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を行うと
、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、nc−
OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが観測さ
れる場合がある。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。そ
のため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし
、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−
OS膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、微結晶酸化物半導体膜、C
AAC−OS膜のうち、二種以上を有する積層膜であってもよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態5)
本実施の形態では本発明の一態様の半導体装置の一形態として、上記実施の形態で例示
したトランジスタを具備するインバータ及びコンバータ等の電力変換回路の構成例につい
て説明する。
<DCDCコンバータ>
図10(A)に示すDCDCコンバータ501は、一例としてチョッパー回路を用いた
、降圧型のDCDCコンバータである。DCDCコンバータ501は、容量素子502、
トランジスタ503、制御回路504、ダイオード505、コイル506及び容量素子5
07を有する。
DCDCコンバータ501は、制御回路504によるトランジスタ503のスイッチン
グ動作により動作する。DCDCコンバータ501により、入力端子IN1とIN2に印
加される入力電圧V1は、出力端子OUT1とOUT2より降圧されたV2として負荷5
08に出力できる。DCDCコンバータ501が具備するトランジスタ503には、上記
実施の形態で例示したマルチゲート構造のトランジスタを適用することができる。そのた
め、オフ電流を低減することができる。したがって消費電力が低減されたDCDCコンバ
ータを実現できる。
図10(A)では非絶縁型の電力変換回路の一例としてチョッパー回路を用いた降圧型
のDCDCコンバータを示したが、他にもチョッパー回路を用いた昇圧型のDCDCコン
バータ、チョッパー回路を用いた昇圧降圧型のDCDCコンバータが具備するトランジス
タにも上記実施の形態で例示したマルチゲート構造のトランジスタを適用することができ
る。そのため、オフ電流を低減することができる。したがって消費電力が低減されたDC
DCコンバータを実現できる。
次いで図10(B)に示すDCDCコンバータ511は、一例として絶縁型の電力変換
回路であるフライバックコンバータの回路構成例を示す。DCDCコンバータ511は、
容量素子512、トランジスタ513、制御回路514、一次コイル及び二次コイルを具
備する変圧器515、ダイオード516及び容量素子517を有する。
図10(B)に示すDCDCコンバータ511は、制御回路514によるトランジスタ
513のスイッチング動作により動作する。DCDCコンバータ511により、入力端子
IN1とIN2に印加される入力電圧V1は、出力端子OUT1とOUT2より昇圧また
は降圧されたV2として負荷518に出力できる。DCDCコンバータ511が具備する
トランジスタ513には、上記実施の形態で例示したマルチゲート構造のトランジスタを
適用することができる。そのため、オフ電流を低減することができる。したがって消費電
力が低減されたDCDCコンバータを実現できる。
なお、フォワード型のDCDCコンバータが具備するトランジスタにも上記実施の形態
で例示したマルチゲート構造のトランジスタを適用することができる。
<インバータ>
図11に示すインバータ601は、一例としてフルブリッジ型のインバータである。イ
ンバータ601は、トランジスタ602、トランジスタ603、トランジスタ604、ト
ランジスタ605、及び制御回路606を有する。
図11に示すインバータ601は、制御回路606によるトランジスタ602乃至60
5のスイッチング動作により動作する。入力端子IN1とIN2に印加される直流電圧V
1は、出力端子OUT1とOUT2より交流電圧V2として出力することができる。イン
バータ601が具備するトランジスタ602乃至605には、上記実施の形態で例示した
マルチゲート構造のトランジスタを適用することができる。そのため、オフ電流を低減す
ることができる。したがって消費電力が低減されたインバータとすることができる。
図10及び図11で例示した回路に上記実施の形態で例示したトランジスタを適用する
場合、低電位側にソース電極、高電位側にドレイン電極がそれぞれ電気的に接続される構
成とする。さらに、制御回路により第1のゲート電極(及び第3のゲート電極)の電位を
制御し、第2のゲート電極には、ソース電極に与える電位よりも低い電位などの上記で例
示した電位を図示しない配線により入力する構成とすればよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態6)
本実施の形態では本発明の一態様の半導体装置の一形態として、上記実施の形態で例示
したトランジスタを具備する電源回路の構成例について説明する。
図12に、本発明の一態様に係る電源回路400の構成を、一例として示す。図12に
示す電源回路400は、制御回路413と、パワースイッチ401と、パワースイッチ4
02と、電圧調整部403と、を有する。
電源回路400には、電源416から電圧が供給されており、パワースイッチ401及
びパワースイッチ402は、電圧調整部403への上記電圧の入力を制御する機能を有す
る。
なお、電源416から出力される電圧が交流電圧である場合、図12に示すように、電
圧調整部403への第1電位の入力を制御するパワースイッチ401と、電圧調整部40
3への第2電位の入力を制御するパワースイッチ402とを、電源回路400に設ける。
電源416から出力される電圧が直流電圧である場合、図12に示すように、電圧調整部
403への第1電位の入力を制御するパワースイッチ401と、電圧調整部403への第
2電位の入力を制御するパワースイッチ402とを、電源回路400に設けてもよいし、
或いは、第2電位を接地電位とし、電圧調整部403への第2電位の入力を制御するパワ
ースイッチ402を設けずに、電圧調整部403への第1電位の入力を制御するパワース
イッチ401を電源回路400に設けてもよい。
そして、本発明の一態様では、パワースイッチ401及びパワースイッチ402として
、耐圧性の高いトランジスタを用いる。例えば上記トランジスタとして、上記実施の形態
で例示したトランジスタを用いることができる。
パワースイッチ401及びパワースイッチ402として、上記結晶構造を有する酸化物
半導体膜を有するマルチゲート構造のトランジスタを用いることにより、高い出力電流を
流すことが可能で、且つ耐圧を高めることができる。
上記半導体材料をチャネル領域が形成される膜に用いた電界効果トランジスタを、パワ
ースイッチ401またはパワースイッチ402に用いることで、炭化珪素や窒化ガリウム
などを活性層に用いた電界効果トランジスタよりも、パワースイッチ401またはパワー
スイッチ402のオフ電流を低減することができ、それにより、スイッチングに起因する
電力損失を小さく抑えることができる。
電圧調整部403は、パワースイッチ401及びパワースイッチ402を介して電源4
16から電圧が入力されると、当該電圧の調整を行う機能を有する。具体的に、電圧調整
部403における電圧の調整とは、交流電圧を直流電圧に変換すること、電圧の高さを変
えること、電圧の高さを平滑化すること、のいずれか一つまたは複数を含む。
電圧調整部403において調整された電圧は、負荷417と制御回路413に与えられ
る。
また、図12に示す電源回路400では、蓄電装置404と、補助電源405と、電圧
発生回路406と、トランジスタ407乃至トランジスタ410と、容量素子414と、
容量素子415とを有する。
蓄電装置404は、電圧調整部403から与えられた電力を、一時的に蓄える機能を有
する。具体的に蓄電装置404は、電圧調整部403から与えられた電圧を用いて、電力
を蓄えることができるキャパシタ、二次電池などの蓄電部を有する。
補助電源405は、蓄電装置404から出力が可能な電力が不足しているときに、制御
回路413の動作に要する電力を、補う機能を有する。補助電源405として、一次電池
などを用いることができる。
電圧発生回路406は、蓄電装置404または補助電源405から出力される電圧を用
いて、パワースイッチ401及びパワースイッチ402のスイッチングを制御するための
電圧を、生成する機能を有する。具体的に電圧発生回路406は、パワースイッチ401
及びパワースイッチ402をオンにするための電圧を生成する機能と、パワースイッチ4
01及びパワースイッチ402をオフにするための電圧を生成する機能とを有する。
無線信号入力回路411は、トランジスタ407乃至トランジスタ410のスイッチン
グに従ってパワースイッチ401及びパワースイッチ402を制御する機能を有する。
具体的に、無線信号入力回路411は、外部から与えられる、パワースイッチ401及
びパワースイッチ402の動作状態を制御するための無線信号に重畳した命令を電気信号
に変換する入力部と、上記電気信号に含まれる命令をデコードし、トランジスタ407乃
至トランジスタ410のスイッチングを、上記命令に従って制御するための信号を生成す
る信号処理部と、を有する。
トランジスタ407乃至トランジスタ410は、無線信号入力回路411において生成
された信号に従って、スイッチングを行う。具体的に、トランジスタ408及びトランジ
スタ410がオンであるとき、電圧発生回路406で生成された、パワースイッチ401
及びパワースイッチ402をオンにするための電圧が、パワースイッチ401及びパワー
スイッチ402に与えられる。また、トランジスタ408及びトランジスタ410がオフ
であるとき、パワースイッチ401及びパワースイッチ402に、パワースイッチ401
及びパワースイッチ402をオンにするための上記電圧が与えられた状態が、維持される
。また、トランジスタ407及びトランジスタ409がオンであるとき、電圧発生回路4
06で生成された、パワースイッチ401及びパワースイッチ402をオフにするための
電圧が、パワースイッチ401及びパワースイッチ402に与えられる。また、トランジ
スタ408及びトランジスタ410がオフであるとき、パワースイッチ401及びパワー
スイッチ402に、パワースイッチ401及びパワースイッチ402をオフにするための
上記電圧が与えられた状態が、維持される。
そして、本発明の一態様では、上記電圧がパワースイッチ401及びパワースイッチ4
02に与えられた状態を維持するために、トランジスタ407乃至トランジスタ410に
、オフ電流の著しく小さいトランジスタを用いる。上記構成により、電圧発生回路406
において、パワースイッチ401及びパワースイッチ402の動作状態を定めるための電
圧の生成を停止しても、パワースイッチ401及びパワースイッチ402の動作状態を維
持することができる。よって、電圧発生回路406における消費電力を削減し、延いては
電源回路400における消費電力を小さく抑えることができる。
なお、トランジスタ407乃至トランジスタ410にバックゲートを設け、バックゲー
トに電圧を与えることにより、トランジスタ407乃至トランジスタ410のしきい値電
圧を制御してもよい。
バンドギャップがシリコンの2倍以上であるワイドギャップ半導体を活性層に用いたト
ランジスタは、オフ電流が著しく小さいので、トランジスタ407乃至トランジスタ41
0に用いるのに好適である。上記ワイドギャップ半導体として、例えば、酸化物半導体な
どを用いることができる。
また、酸化物半導体の中でもIn−Ga−Zn系酸化物、In−Sn−Zn系酸化物な
どは、炭化シリコンまたは窒化ガリウムと異なり、スパッタリング法や湿式法により電気
的特性の優れたトランジスタを作製することが可能であり、量産性に優れるといった利点
がある。また、炭化シリコンまたは窒化ガリウムとは異なり、上記酸化物半導体In−G
a−Zn系酸化物は室温でも成膜が可能なため、ガラス基板上への成膜、或いはシリコン
を用いた集積回路上に電気的特性の優れたトランジスタを作製することが可能である。ま
た、基板の大型化にも対応が可能である。
容量素子414は、トランジスタ407及びトランジスタ408がオフであるとき、パ
ワースイッチ401に与えられている電圧を、保持する機能を有する。また、容量素子4
15は、トランジスタ409及びトランジスタ410がオフであるとき、パワースイッチ
402に与えられている電圧を、保持する機能を有する。容量素子414及び415の一
対の電極の一方は、無線信号入力回路411に接続される。なお、図13に示すように、
容量素子414及び415を設けなくてもよい。
そして、パワースイッチ401及びパワースイッチ402がオンであるとき、電源41
6から電圧調整部403への電圧の供給が行われる。そして、上記電圧により、蓄電装置
404には電力が蓄積される。
また、パワースイッチ401及びパワースイッチ402がオフであるとき、電源416
から電圧調整部403への電圧の供給が停止する。よって、蓄電装置404への電力の供
給は行われないが、本発明の一態様では、上述したように、蓄電装置404または補助電
源405に蓄えられている電力を用いて、制御回路413を動作させることができる。す
なわち、本発明の一態様に係る電源回路400では、制御回路413によるパワースイッ
チ401及びパワースイッチ402の動作状態の制御を行いつつ、電圧調整部403への
電圧の供給を停止することができる。そして、電圧調整部403への電圧の供給を停止す
ることで、負荷417への電圧の供給が行われないときに、電圧調整部403が有する容
量の充放電により電力が消費されるのを防ぐことができ、それにより、電源回路400の
消費電力を小さく抑えることができる。
図12及び図13で例示した回路に上記実施の形態で例示したトランジスタを適用する
場合、低電位側にソース電極(第1の電極)、高電位側にドレイン電極(第2の電極)が
それぞれ電気的に接続される構成とする。さらに、制御回路により第1のゲート電極(及
び第3のゲート電極)の電位を制御し、第2のゲート電極には、ソース電極に与える電位
よりも低い電位を図示しない配線により入力する構成とすればよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態7)
本実施の形態では、本発明の一態様のトランジスタを含むバッファ回路の構成について
説明する。
本発明の一態様のトランジスタは、パワースイッチのゲートに電圧を供給するためのバ
ッファ回路に適用することができる。
図14(A)に本発明の一態様のバッファ回路701を含む回路を示す。
バッファ回路701には、駆動回路702と、パワースイッチ721が電気的に接続さ
れている。またバッファ回路701には電源715から正の電位が、電源716から負の
電位が、それぞれ与えられている。
駆動回路702は、パワースイッチ721のオン、オフ動作を制御するための信号を出
力する回路である。駆動回路702から出力された信号は、バッファ回路701を介して
パワースイッチ721のゲートに入力される。
パワースイッチ721は、上記実施の形態で例示したトランジスタを適用することもで
きるし、半導体としてシリコン、炭化シリコン、窒化ガリウムなどを適用したパワートラ
ンジスタを用いてもよい。ここで以下では、パワースイッチ721がnチャネル型のトラ
ンジスタである場合について説明するが、pチャネル型のトランジスタであってもよい。
バッファ回路701は、トランジスタ711、トランジスタ712、及びインバータ7
13を有する。
トランジスタ711は、ソースまたはドレインの一方が電源715の高電位出力端子に
電気的に接続され、ソースまたはドレインの他方がトランジスタ712のソースまたはド
レインの一方、及びパワースイッチ721のゲートに電気的に接続され、ゲートがインバ
ータ713の出力端子に電気的に接続される。トランジスタ712は、ソースまたはドレ
インの他方が電源716の低電位出力端子に電気的に接続される。駆動回路702の出力
部は、インバータ713の入力端子、及びトランジスタ712のゲートに電気的に接続さ
れる。
駆動回路702からは、ハイレベル電位またはローレベル電位が出力される。ここでハ
イレベル電位は少なくともトランジスタ712をオン状態とする電位であり、ローレベル
電位は少なくともトランジスタ712を状態とする電位である。
駆動回路702からハイレベル電位が入力されると、インバータ713を介してトラン
ジスタ711のゲートにローレベル電位が入力され、トランジスタ711がオフ状態とな
る。同時に、トランジスタ712のゲートにハイレベル電位が入力され、トランジスタ7
12がオン状態となる。したがって、パワースイッチ721のゲートには電源716から
負の電位が入力され、パワースイッチ721がオフ状態となる。
一方、駆動回路702からローレベル電位が入力されると、インバータ713を介して
トランジスタ711のゲートにハイレベル電位が入力され、トランジスタ711がオン状
態となる。同時に、トランジスタ712のゲートにローレベル電位が入力され、トランジ
スタ712がオフ状態となる。したがって、パワースイッチ721のゲートには電源71
5から正の電位が入力され、パワースイッチ721はオン状態となる。
このように、駆動回路702からハイレベル電位またはローレベル電位をとるパルス信
号が出力されることで、パワースイッチ721のオン、オフを制御することができる。パ
ワースイッチ721を制御する制御方式としては、パルス幅変調(PWM:Pulse
Width Modulation)方式や、パルス周波数変調(PFM:Pulse
Frequency Modulation)方式などの制御方式を用いることができる
ここで、トランジスタ711及びトランジスタ712に、上記実施の形態で例示したマ
ルチゲート構造のトランジスタを適用することができる。したがって、パワースイッチ7
21を高い電位で駆動させることができる。さらに、高温で安定した動作が可能であるた
め、高温環境下であっても安定してパワースイッチの動作を制御することができ、さらに
発熱の大きなパワースイッチ721の近傍に配置することもできる。また、トランジスタ
711及びトランジスタ712のスイッチング動作により大きな出力電流を流すことがで
き、且つオフ電流を低減することができる。したがって消費電力が低減され、高速な動作
が可能なバッファとすることができる。
なお、図14では負の電位を出力する電源716を設ける構成としたが、電源716を
設けずにトランジスタ712のソースまたはドレインの他方に接地電位(または基準電位
)が入力される構成としてもよい。
また、インバータ713をトランジスタ711ではなくトランジスタ712側に電気的
に接続する構成としてもよい。その場合、上記動作において、バッファ回路701からは
上記とは反転した電位が出力される。
ここで、パワースイッチ721に換えて、バイポーラパワートランジスタ、または絶縁
ゲートバイポーラトランジスタ(IGBT:Insulated Gate Bipol
ar Transistor)、サイリスタ、ゲートターンオフサイリスタ(GTO)、
トライアック、またはMESFET(Metal Semiconductor Fie
ld Effect Transistor)などのシリコンと比較して耐圧の高い高耐
圧デバイスを用いることもできる。
このとき、駆動回路702の出力信号は上記に限られず、それぞれの素子の駆動を制御
するために適した信号を用いればよい。
図14(B)には、パワースイッチ721に換えてIGBT722を設けた場合につい
て示している。
図14で例示した回路に上記実施の形態で例示したトランジスタを適用する場合、低電
位側にソース電極(第1の電極)、高電位側にドレイン電極(第2の電極)がそれぞれ電
気的に接続される構成とする。さらに、制御回路により第1のゲート電極(及び第3のゲ
ート電極)の電位を制御し、第2のゲート電極には、ソース電極に与える電位よりも低い
電位を図示しない配線により入力する構成とすればよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態8)
本実施の形態では、本発明の一態様である酸化物半導体を備えるトランジスタを使用し
、電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が
無い半導体装置(記憶装置)の一例を、図面を用いて説明する。
図15に半導体装置の回路図を示す。
図15に示す半導体装置は、第1の半導体材料を用いたトランジスタ3200と第2の
半導体材料を用いたトランジスタ3300、および容量素子3400を有している。なお
、トランジスタ3300としては、先の実施の形態で説明したトランジスタを用いること
ができる。
ここで、第1の半導体材料と第2の半導体材料は異なる禁制帯幅を持つ材料とすること
が望ましい。例えば、第1の半導体材料を酸化物半導体以外の半導体材料(シリコン、ゲ
ルマニウム、シリコンゲルマニウム、炭化シリコン、またはガリウムヒ素等など)とし、
第2の半導体材料を先の実施の形態で説明した酸化物半導体とすることができる。酸化物
半導体以外の材料として単結晶シリコンなどを用いたトランジスタは、高速動作が容易で
ある。一方で、酸化物半導体を用いたトランジスタは、オフ電流が低い。
トランジスタ3300は、酸化物半導体を有する半導体膜にチャネル領域が形成される
トランジスタである。トランジスタ3300は、オフ電流が小さいため、これを用いるこ
とにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作
を必要としない、或いは、リフレッシュ動作の頻度が極めて少ない記憶装置とすることが
可能となるため、消費電力を十分に低減することができる。
図15において、第1の配線3001はトランジスタ3200のソース電極と電気的に
接続され、第2の配線3002はトランジスタ3200のドレイン電極と電気的に接続さ
れている。また、第3の配線3003はトランジスタ3300のソース電極またはドレイ
ン電極の一方と電気的に接続され、第4の配線3004はトランジスタ3300のゲート
電極と電気的に接続されている。そして、トランジスタ3200のゲート電極、およびト
ランジスタ3300のソース電極またはドレイン電極の他方は、容量素子3400の電極
の一方と電気的に接続され、第5の配線3005は容量素子3400の電極の他方と電気
的に接続されている。
図15に示す半導体装置では、トランジスタ3200のゲート電極の電位が保持可能と
いう特徴を活かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
情報の書き込みおよび保持について説明する。まず、第4の配線3004の電位を、ト
ランジスタ3300がオン状態となる電位にして、トランジスタ3300をオン状態とす
る。これにより、第3の配線3003の電位が、トランジスタ3200のゲート電極、お
よび容量素子3400に与えられる。すなわち、トランジスタ3200のゲート電極には
、所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位レベルを与える電
荷(以下Lowレベル電荷、Highレベル電荷という)のいずれかが与えられるものと
する。その後、第4の配線3004の電位を、トランジスタ3300がオフ状態となる電
位にして、トランジスタ3300をオフ状態とすることにより、トランジスタ3200の
ゲート電極に与えられた電荷が保持される(保持)。
トランジスタ3300のオフ電流は極めて小さいため、トランジスタ3200のゲート
電極の電荷は長時間にわたって保持される。
次に情報の読み出しについて説明する。第1の配線3001に所定の電位(定電位)を
与えた状態で、第5の配線3005に適切な電位(読み出し電位)を与えると、トランジ
スタ3200のゲート電極に保持された電荷量に応じて、第2の配線3002は異なる電
位をとる。一般に、トランジスタ3200をnチャネル型とすると、トランジスタ320
0のゲート電極にHighレベル電荷が与えられている場合の見かけのしきい値Vth_
Hは、トランジスタ3200のゲート電極にLowレベル電荷が与えられている場合の見
かけのしきい値Vth_Lより低くなるためである。ここで、見かけのしきい値電圧とは
、トランジスタ3200を「オン状態」とするために必要な第5の配線3005の電位を
いうものとする。したがって、第5の配線3005の電位をVth_HとVth_Lの間
の電位V0とすることにより、トランジスタ3200のゲート電極に与えられた電荷を判
別できる。例えば、書き込みにおいて、Highレベル電荷が与えられていた場合には、
第5の配線3005の電位がV0(>Vth_H)となれば、トランジスタ3200は「
オン状態」となる。Lowレベル電荷が与えられていた場合には、第5の配線3005の
電位がV0(<Vth_L)となっても、トランジスタ3200は「オフ状態」のままで
ある。このため、第2の配線3002の電位を判別することで、保持されている情報を読
み出すことができる。
なお、メモリセルをアレイ状に配置して用いる場合、所望のメモリセルの情報のみを読
み出せることが必要になる。このように情報を読み出さない場合には、ゲート電極の状態
にかかわらずトランジスタ3200が「オフ状態」となるような電位、つまり、Vth_
Hより小さい電位を第5の配線3005に与えればよい。または、ゲート電極の状態にか
かわらずトランジスタ3200が「オン状態」となるような電位、つまり、Vth_Lよ
り大きい電位を第5の配線3005に与えればよい。
本実施の形態に示す半導体装置では、酸化物半導体膜を半導体膜に用いた、オフ電流の
極めて小さいトランジスタを適用することで、極めて長期にわたり記憶内容を保持するこ
とが可能である。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作
の頻度を極めて低くすることが可能となるため、消費電力を十分に低減することができる
。また、電力の供給がない場合(ただし、電位は固定されていることが望ましい)であっ
ても、長期にわたって記憶内容を保持することが可能である。
また、本実施の形態に示す半導体装置では、情報の書き込みに高い電圧を必要とせず、
素子の劣化の問題もない。例えば、従来の不揮発性メモリのように、フローティングゲー
トへの電子の注入や、フローティングゲートからの電子の引き抜きを行う必要がないため
、ゲート絶縁膜の劣化といった問題が生じにくい。すなわち、開示する発明に係る半導体
装置では、従来の不揮発性メモリで問題となっている書き換え可能回数に制限はなく、信
頼性が飛躍的に向上する。さらに、トランジスタのオン状態、オフ状態によって、情報の
書き込みが行われるため、高速な動作も容易に実現しうる。
図15で例示した回路に上記実施の形態で例示したトランジスタを適用する場合、低電
位側にソース電極(第1の電極)、高電位側にドレイン電極(第2の電極)がそれぞれ電
気的に接続される構成とする。さらに、制御回路等により第1のゲート電極(及び第3の
ゲート電極)の電位を制御し、第2のゲート電極には、ソース電極に与える電位よりも低
い電位を図示しない配線により入力する構成とすればよい。
本実施の形態は、本明細書中に記載する他の実施の形態または実施例と適宜組み合わせ
て実施することができる。
(実施の形態9)
本実施の形態では、本発明の一態様の表示パネルの構成例について説明する。
<構成例>
図16(A)は、本発明の一態様の表示パネルの上面図であり、図16(B)は、本発
明の一態様の表示パネルの画素に液晶素子を適用する場合に用いることができる画素回路
を説明するための回路図である。また、図16(C)は、本発明の一態様の表示パネルの
画素に有機EL素子を適用する場合に用いることができる画素回路を説明するための回路
図である。
画素部に配置するトランジスタは、上記実施の形態に従って形成することができる。ま
た、当該トランジスタはnチャネル型とすることが容易なので、駆動回路のうち、nチャ
ネル型トランジスタで構成することができる駆動回路の一部を画素部のトランジスタと同
一基板上に形成する。このように、画素部や駆動回路に上記実施の形態に示すトランジス
タを用いることにより、信頼性の高い表示装置を提供することができる。
アクティブマトリクス型表示装置のブロック図の一例を図16(A)に示す。表示装置
の基板900上には、画素部901、第1の走査線駆動回路902、第2の走査線駆動回
路903、信号線駆動回路904を有する。画素部901には、複数の信号線が信号線駆
動回路904から延伸して配置され、複数の走査線が第1の走査線駆動回路902、及び
第2の走査線駆動回路903から延伸して配置されている。なお走査線と信号線との交差
領域には、各々、表示素子を有する画素がマトリクス状に設けられている。また、表示装
置の基板900はFPC(Flexible Printed Circuit)等の接
続部を介して、タイミング制御回路(コントローラ、制御ICともいう)に接続されてい
る。
図16(A)では、第1の走査線駆動回路902、第2の走査線駆動回路903、信号
線駆動回路904は、画素部901と同じ基板900上に形成される。そのため、外部に
設ける駆動回路等の部品の数が減るので、コストの低減を図ることができる。また、基板
900外部に駆動回路を設けた場合、配線を延伸させる必要が生じ、配線間の接続数が増
える。同じ基板900上に駆動回路を設けた場合、その配線間の接続数を減らすことがで
き、信頼性の向上、又は歩留まりの向上を図ることができる。
<液晶パネル>
また、画素の回路構成の一例を図16(B)に示す。ここでは、VA型液晶表示パネル
の画素に適用することができる画素回路を示す。
この画素回路は、一つの画素に複数の画素電極を有する構成に適用できる。それぞれの
画素電極は異なるトランジスタに接続され、各トランジスタは異なるゲート信号で駆動で
きるように構成されている。これにより、マルチドメイン設計された画素の個々の画素電
極に印加する信号を、独立して制御できる。
トランジスタ916のゲート配線912と、トランジスタ917のゲート配線913に
は、異なるゲート信号を与えることができるように分離されている。一方、データ線とし
て機能するソース電極又はドレイン電極914は、トランジスタ916とトランジスタ9
17で共通に用いられている。トランジスタ916とトランジスタ917は上記実施の形
態で説明するトランジスタを適宜用いることができる。これにより、信頼性の高い液晶表
示パネルを提供することができる。
トランジスタ916と電気的に接続する第1の画素電極と、トランジスタ917と電気
的に接続する第2の画素電極の形状について説明する。第1の画素電極と第2の画素電極
の形状は、スリットによって分離されている。第1の画素電極はV字型に広がる形状を有
し、第2の画素電極は第1の画素電極の外側を囲むように形成される。
トランジスタ916のゲート電極はゲート配線912と接続され、トランジスタ917
のゲート電極はゲート配線913と接続されている。ゲート配線912とゲート配線91
3に異なるゲート信号を与えてトランジスタ916とトランジスタ917の動作タイミン
グを異ならせ、液晶の配向を制御できる。
また、容量配線910と、誘電体として機能するゲート絶縁膜と、第1の画素電極また
は第2の画素電極と電気的に接続する容量電極とで保持容量を形成してもよい。
マルチドメイン構造は、一画素に第1の液晶素子918と第2の液晶素子919を備え
る。第1の液晶素子918は第1の画素電極と対向電極とその間の液晶層とで構成され、
第2の液晶素子919は第2の画素電極と対向電極とその間の液晶層とで構成される。
なお、図16(B)に示す画素回路は、これに限定されない。例えば、図16(B)に
示す画素に新たにスイッチ、抵抗素子、容量素子、トランジスタ、センサ、又は論理回路
などを追加してもよい。
<有機ELパネル>
画素の回路構成の他の一例を図16(C)に示す。ここでは、有機EL素子を用いた表
示パネルの画素構造を示す。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極の一方から電子が
、他方から正孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そし
て、電子および正孔が再結合することにより、発光性の有機化合物が励起状態を形成し、
その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような発
光素子は、電流励起型の発光素子と呼ばれる。
図16(C)は、適用可能な画素回路の一例を示す図である。ここではnチャネル型の
トランジスタを画素に用いる例を示す。また、当該画素回路は、デジタル時間階調駆動を
適用することができる。
適用可能な画素回路の構成及びデジタル時間階調駆動を適用した場合の画素の動作につ
いて説明する。
画素920は、スイッチング用トランジスタ921、駆動用トランジスタ922、発光
素子924及び容量素子923を有している。スイッチング用トランジスタ921は、ゲ
ート電極が走査線926に接続され、第1電極(ソース電極及びドレイン電極の一方)が
信号線925に接続され、第2電極(ソース電極及びドレイン電極の他方)が駆動用トラ
ンジスタ922のゲート電極に接続されている。駆動用トランジスタ922は、ゲート電
極が容量素子923を介して電源線927に接続され、第1電極が電源線927に接続さ
れ、第2電極が発光素子924の第1電極(画素電極)に接続されている。発光素子92
4の第2電極は共通電極928に相当する。共通電極928は、同一基板上に形成される
共通電位線と電気的に接続される。
スイッチング用トランジスタ921および駆動用トランジスタ922は上記実施の形態
で説明するトランジスタを適宜用いることができる。これにより、信頼性の高い有機EL
表示パネルを提供することができる。
発光素子924の第2電極(共通電極928)の電位は低電源電位に設定する。なお、
低電源電位とは、電源線927に設定される高電源電位より低い電位であり、例えばGN
D、0Vなどを低電源電位として設定することができる。発光素子924の順方向のしき
い値電圧以上となるように高電源電位と低電源電位を設定し、その電位差を発光素子92
4に印加することにより、発光素子924に電流を流して発光させる。なお、発光素子9
24の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向し
きい値電圧を含む。
なお、容量素子923は駆動用トランジスタ922のゲート容量を代用することにより
省略できる。駆動用トランジスタ922のゲート容量については、半導体膜とゲート電極
との間で容量が形成されていてもよい。
次に、駆動用トランジスタ922に入力する信号について説明する。電圧入力電圧駆動
方式の場合、駆動用トランジスタ922が十分にオンするか、オフするかの二つの状態と
なるようなビデオ信号を、駆動用トランジスタ922に入力する。なお、駆動用トランジ
スタ922をサブスレッショルド領域で動作させるために、電源線927の電圧よりも高
い電圧を駆動用トランジスタ922のゲート電極にかける。また、信号線925には、電
源線電圧に駆動用トランジスタ922のしきい値電圧Vthを加えた値以上の電圧をかけ
る。
アナログ階調駆動を行う場合、駆動用トランジスタ922のゲート電極に発光素子92
4の順方向電圧に駆動用トランジスタ922のしきい値電圧Vthを加えた値以上の電圧
をかける。なお、駆動用トランジスタ922が飽和領域で動作するようにビデオ信号を入
力し、発光素子924に電流を流す。また、駆動用トランジスタ922を飽和領域で動作
させるために、電源線927の電位を、駆動用トランジスタ922のゲート電位より高く
する。ビデオ信号をアナログとすることで、発光素子924にビデオ信号に応じた電流を
流し、アナログ階調駆動を行うことができる。
なお、画素回路の構成は、図16(C)に示す画素構成に限定されない。例えば、図1
6(C)に示す画素回路にスイッチ、抵抗素子、容量素子、センサ、トランジスタ又は論
理回路などを追加してもよい。
図16で例示した回路に上記実施の形態で例示したトランジスタを適用する場合、低電
位側にソース電極(第1の電極)、高電位側にドレイン電極(第2の電極)がそれぞれ電
気的に接続される構成とする。さらに、制御回路等により第1のゲート電極(及び第3の
ゲート電極)の電位を制御し、第2のゲート電極には、ソース電極に与える電位よりも低
い電位を図示しない配線により入力する構成とすればよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態10)
本発明の一態様に係る半導体装置(電力変換回路、電源回路、バッファ回路などを含む
)は、機器への電力の供給を制御するのに適しており、特に大きな電力が必要な機器に好
適に用いることができる。例えば、モーターなどの電力によりその駆動が制御される駆動
部を備える機器や、電力により加熱または冷却を制御する機器などに好適に用いることが
できる。
本発明の一態様に係る半導体装置を用いることのできる電子機器として、表示機器、パ
ーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digit
al Versatile Disc等の記録媒体を再生し、その画像を表示しうるディ
スプレイを有する装置)などがある。その他に、本発明の一態様に係る半導体装置を用い
ることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子
書籍、ビデオカメラ、デジタルスチルカメラ、ゴーグル型ディスプレイ(ヘッドマウント
ディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオ
ーディオプレイヤー等)、複写機、ファクシミリ、プリンター、プリンター複合機、現金
自動預け入れ払い機(ATM)、自動販売機、電子レンジ等の高周波加熱装置、電気炊飯
器、電気洗濯機、扇風機、ドライヤー、エアコンディショナーなどの空調設備、エレベー
タやエスカレータなどの昇降設備、電気冷蔵庫、電気冷凍庫、電気冷凍冷蔵庫、電動ミシ
ン、電動工具、半導体試験装置、などが挙げられる。また、本発明の一態様に係る半導体
装置は、電力を用いて電動機により推進する移動体に用いられていてもよい。上記移動体
には、自動車(自動二輪車、三輪以上の普通自動車)、電動アシスト自転車を含む原動機
付自転車、航空機、船舶、鉄道車両などが、その範疇に含まれる。また、食品、家電製品
、上記移動体、鉄鋼、半導体機器、土木、建築、建設などのあらゆる分野で用いられる産
業用ロボットの駆動の制御に用いることもできる。
以下では、電子機器の具体例を図17に示す。
図17(A)は電子レンジ1400であり、筐体1401と、被処理物を載置するため
の処理室1402と、表示部1403と、操作盤などの入力装置1404と、筐体140
1の内部に設置されている高周波発生装置から発生した電磁波を、処理室1402に供給
する照射部1405とを、有する。
本発明の一態様に係る半導体装置は、例えば、高周波発生装置への電力の供給を制御す
る電源回路に用いることができる。
図17(B)は洗濯機1410であり、筐体1411と、筐体1411内に設けられた
洗濯槽の入り口を、開閉させる開閉部1412と、操作盤などの入力装置1413と、洗
濯槽の給水口1414とを、有する。
本発明の一態様に係る半導体装置は、例えば、洗濯槽の回転を制御するモーターへの電
力の供給を制御する回路に用いることができる。
図17(C)は、電気冷凍冷蔵庫の一例である。図17(C)に示す電子機器は、筐体
1451と、冷蔵室用扉1452と、冷凍室用扉1453と、を備える。
図17(C)に示す電子機器は、筐体1451の内部に本発明の一態様である半導体装
置を有する。上記構成にすることにより、例えば、筐体1451内部の温度に応じて、ま
たは冷蔵室用扉1452及び冷凍室用扉1453の開閉に従って、筐体1451内の半導
体装置に対する電源電圧の供給を制御できる。
図17(D)は、エアコンディショナーの一例である。図17(D)に示す電子機器は
、室内機1460及び室外機1464により構成される。
室内機1460は、筐体1461と、送風口1462と、を備える。
図17(D)に示す電子機器は、筐体1461の内部に本発明の一態様である半導体装
置を有する。上記構成にすることにより、例えば、リモートコントローラからの信号に従
って、または室内の温度や湿度に応じて、筐体1461内の半導体装置に対する電源電圧
の供給を制御できる。
また、本発明の一態様の半導体装置は、室外機1464が有するファンの回転を制御す
るモーターへの電力の供給を制御する回路にも用いることができる。
なお、図17(D)では、室内機と室外機で構成されるセパレート型のエアコンディシ
ョナーを例示しているが、室内機の機能と室外機の機能とを1つの筐体に有するエアコン
ディショナーであってもよい。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。
(実施の形態11)
本実施の形態では、本発明の一態様の半導体装置が適用された電子機器の構成例につい
て説明する。
図18は、本発明の一態様の半導体装置を含む電子機器の外観図である。
電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン受信機と
もいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ等のカ
メラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯
型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが挙げら
れる。
図18(A)は、携帯型の情報端末であり、本体1001、筐体1002、表示部10
03a、1003bなどによって構成されている。表示部1003bはタッチパネルとな
っており、表示部1003bに表示されるキーボードボタン1004を触れることで画面
操作や、文字入力を行うことができる。勿論、表示部1003aをタッチパネルとして構
成してもよい。上記実施の形態で示したトランジスタをスイッチング素子として液晶パネ
ルや有機発光パネルを作製して表示部1003a、1003bに適用することにより、信
頼性の高い携帯型の情報端末とすることができる。
図18(A)に示す携帯型の情報端末は、様々な情報(静止画、動画、テキスト画像な
ど)を表示する機能、カレンダー、日付又は時刻などを表示部に表示する機能、表示部に
表示した情報を操作又は編集する機能、様々なソフトウェア(プログラム)によって処理
を制御する機能、等を有することができる。また、筐体の裏面や側面に、外部接続用端子
(イヤホン端子、USB端子など)、記録媒体挿入部などを備える構成としてもよい。
また、図18(A)に示す携帯型の情報端末は、無線で情報を送受信できる構成として
もよい。無線により、電子書籍サーバから、所望の書籍データなどを購入し、ダウンロー
ドする構成とすることも可能である。
図18(B)は、携帯音楽プレイヤーであり、本体1021には表示部1023と、耳
に装着するための固定部1022と、スピーカー、操作ボタン1024、外部メモリスロ
ット1025等が設けられている。上記実施の形態で示したトランジスタをスイッチング
素子として液晶パネルや有機発光パネルを作製して表示部1023に適用することにより
、より信頼性の高い携帯音楽プレイヤーとすることができる。
さらに、図18(B)に示す携帯音楽プレイヤーにアンテナやマイク機能や無線機能を
持たせ、携帯電話と連携させれば、乗用車などを運転しながらワイヤレスによるハンズフ
リーでの会話も可能である。
図18(C)は、携帯電話であり、筐体1030及び筐体1031の二つの筐体で構成
されている。筐体1031には、表示パネル1032、スピーカー1033、マイクロフ
ォン1034、ポインティングデバイス1036、カメラ用レンズ1037、外部接続端
子1038などを備えている。また、筐体1030には、携帯電話の充電を行う太陽電池
セル1040、外部メモリスロット1041などを備えている。また、アンテナは筐体1
031内部に内蔵されている。上記実施の形態で説明するトランジスタを表示パネル10
32に適用することにより、信頼性の高い携帯電話とすることができる。
また、表示パネル1032はタッチパネルを備えており、図18(C)には映像表示さ
れている複数の操作キー1035を点線で示している。なお、太陽電池セル1040で出
力される電圧を各回路に必要な電圧に昇圧するための昇圧回路も実装している。
例えば、昇圧回路などの電源回路に用いられるパワートランジスタも上記実施の形態で
説明するトランジスタを適用することができる。
表示パネル1032は、使用形態に応じて表示の方向が適宜変化する。また、表示パネ
ル1032と同一面上にカメラ用レンズ1037を備えているため、テレビ電話が可能で
ある。スピーカー1033及びマイクロフォン1034は音声通話に限らず、テレビ電話
、録音、再生などが可能である。さらに、筐体1030と筐体1031は、スライドし、
図18(C)のように展開している状態から重なり合った状態とすることができ、携帯に
適した小型化が可能である。
外部接続端子1038はACアダプタ及びUSBケーブルなどの各種ケーブルと接続可
能であり、充電及びパーソナルコンピュータなどとのデータ通信が可能である。また、外
部メモリスロット1041に記録媒体を挿入し、より大量のデータ保存及び移動に対応で
きる。
また、上記機能に加えて、赤外線通信機能、テレビ受信機能などを備えたものであって
もよい。
図18(D)は、テレビジョン装置の一例を示している。テレビジョン装置1050は
、筐体1051に表示部1053が組み込まれている。表示部1053により、映像を表
示することが可能である。また、筐体1051を支持するスタンド1055にCPUが内
蔵されている。上記実施の形態で説明するトランジスタを表示部1053およびCPUに
適用することにより、信頼性の高いテレビジョン装置1050とすることができる。
テレビジョン装置1050の操作は、筐体1051が備える操作スイッチや、別体のリ
モートコントローラにより行うことができる。また、リモコン操作機に、当該リモコン操
作機から出力する情報を表示する表示部を設ける構成としてもよい。
なお、テレビジョン装置1050は、受信機やモデムなどを備えた構成とする。受信機
により一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線
による通信ネットワークに接続することにより、一方向(送信者から受信者)または双方
向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である
また、テレビジョン装置1050は、外部接続端子1054や、記憶媒体再生録画部1
052、外部メモリスロットを備えている。外部接続端子1054は、USBケーブルな
どの各種ケーブルと接続可能であり、パーソナルコンピュータなどとのデータ通信が可能
である。記憶媒体再生録画部1052では、ディスク状の記録媒体を挿入し、記録媒体に
記憶されているデータの読み出し、記録媒体への書き込みが可能である。また、外部メモ
リスロットに差し込まれた外部メモリ1056にデータ保存されている画像や映像などを
表示部1053に映し出すことも可能である。
また、上記実施の形態で説明するトランジスタのオフリーク電流が極めて小さい場合は
、当該トランジスタを外部メモリ1056やCPUに適用することにより、消費電力が十
分に低減された信頼性の高いテレビジョン装置1050とすることができる。
本実施の形態は、本明細書中に記載する他の実施の形態と適宜組み合わせて実施するこ
とができる。

Claims (1)

  1. 基板上の第1の電極と、
    前記第1の電極上の第1の絶縁膜と、
    前記第1の絶縁膜上の酸化物半導体膜と、
    前記酸化物半導体膜上の第2の絶縁膜と、
    前記第2の絶縁膜上の第2の電極と、
    前記第2の絶縁膜上の第3の電極と、を有し、
    前記第1の電極、前記第2の電極、及び前記第3の電極の各々は、前記酸化物半導体膜と重なる領域を有し、
    前記第2の電極は、前記酸化物半導体膜と重ならない領域で前記第3の電極と電気的に接続され、
    前記第2の電極は、前記酸化物半導体膜と重なる領域で前記第3の電極と分離されており、
    前記第3の電極は、前記第2の電極と同電位であることを特徴とする半導体装置。
JP2018178306A 2013-07-31 2018-09-25 半導体装置 Active JP6663964B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013159512 2013-07-31
JP2013159512 2013-07-31

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2014140204A Division JP6410496B2 (ja) 2013-07-31 2014-07-08 マルチゲート構造のトランジスタ

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2020024438A Division JP2020077892A (ja) 2013-07-31 2020-02-17 半導体装置、及び表示装置

Publications (2)

Publication Number Publication Date
JP2018201049A true JP2018201049A (ja) 2018-12-20
JP6663964B2 JP6663964B2 (ja) 2020-03-13

Family

ID=52426831

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2014140204A Active JP6410496B2 (ja) 2013-07-31 2014-07-08 マルチゲート構造のトランジスタ
JP2018178306A Active JP6663964B2 (ja) 2013-07-31 2018-09-25 半導体装置
JP2020024438A Withdrawn JP2020077892A (ja) 2013-07-31 2020-02-17 半導体装置、及び表示装置
JP2021212979A Active JP7465253B2 (ja) 2013-07-31 2021-12-27 半導体装置
JP2024056966A Pending JP2024094328A (ja) 2013-07-31 2024-03-29 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2014140204A Active JP6410496B2 (ja) 2013-07-31 2014-07-08 マルチゲート構造のトランジスタ

Family Applications After (3)

Application Number Title Priority Date Filing Date
JP2020024438A Withdrawn JP2020077892A (ja) 2013-07-31 2020-02-17 半導体装置、及び表示装置
JP2021212979A Active JP7465253B2 (ja) 2013-07-31 2021-12-27 半導体装置
JP2024056966A Pending JP2024094328A (ja) 2013-07-31 2024-03-29 半導体装置

Country Status (3)

Country Link
US (1) US9130047B2 (ja)
JP (5) JP6410496B2 (ja)
KR (2) KR102357098B1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022521108A (ja) * 2019-02-26 2022-04-06 京東方科技集團股▲ふん▼有限公司 表示基板及びその調整方法、表示装置

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9419721B2 (en) * 2013-03-15 2016-08-16 Lawrence Livermore National Security, Llc Wide bandgap matrix switcher, amplifier and oscillator
US10529740B2 (en) * 2013-07-25 2020-01-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including semiconductor layer and conductive layer
JP6541398B2 (ja) 2014-04-11 2019-07-10 株式会社半導体エネルギー研究所 半導体装置
TWI663726B (zh) 2014-05-30 2019-06-21 Semiconductor Energy Laboratory Co., Ltd. 半導體裝置、模組及電子裝置
KR20160114511A (ko) 2015-03-24 2016-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
US9806200B2 (en) 2015-03-27 2017-10-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6565339B2 (ja) * 2015-05-29 2019-08-28 カシオ計算機株式会社 充電装置、電子機器、及び充電方法
KR102366568B1 (ko) * 2015-06-11 2022-02-25 삼성디스플레이 주식회사 박막트랜지스터 기판 및 이를 구비한 유기 발광 표시 장치
US10714633B2 (en) 2015-12-15 2020-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
KR20180123028A (ko) 2016-03-11 2018-11-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장비, 상기 반도체 장치의 제작 방법, 및 상기 반도체 장치를 포함하는 표시 장치
CN105633101A (zh) * 2016-04-01 2016-06-01 京东方科技集团股份有限公司 Tft阵列基板及其制造方法、显示装置
US20190131459A1 (en) * 2016-04-15 2019-05-02 Sharp Kabushiki Kaisha Thin film transistor
KR102384624B1 (ko) * 2016-10-21 2022-04-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP7345497B2 (ja) 2018-11-22 2023-09-15 株式会社半導体エネルギー研究所 電池パック
CN113196546A (zh) 2018-12-20 2021-07-30 株式会社半导体能源研究所 半导体装置及电池组
CN109979378B (zh) * 2019-05-15 2020-12-04 京东方科技集团股份有限公司 像素驱动电路和显示面板
CN110600488A (zh) * 2019-10-12 2019-12-20 京东方科技集团股份有限公司 一种氧化物薄膜晶体管及其驱动方法、显示装置
US11646379B2 (en) 2020-06-23 2023-05-09 Taiwan Semiconductor Manufacturing Company Limited Dual-layer channel transistor and methods of forming same
JP2022087756A (ja) * 2020-12-01 2022-06-13 株式会社ジャパンディスプレイ 表示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07273349A (ja) * 1994-02-08 1995-10-20 Semiconductor Energy Lab Co Ltd 半導体集積回路
JP2010087518A (ja) * 2008-10-01 2010-04-15 Samsung Electronics Co Ltd インバータ及びその動作方法並びにインバータを含む論理回路
WO2011027650A1 (ja) * 2009-09-01 2011-03-10 シャープ株式会社 半導体装置、アクティブマトリクス基板、及び表示装置
JP2011192979A (ja) * 2010-02-19 2011-09-29 Semiconductor Energy Lab Co Ltd 半導体装置
JP2013048219A (ja) * 2011-07-22 2013-03-07 Semiconductor Energy Lab Co Ltd 半導体装置

Family Cites Families (127)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0053878B1 (en) 1980-12-08 1985-08-14 Kabushiki Kaisha Toshiba Semiconductor memory device
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP3702096B2 (ja) * 1998-06-08 2005-10-05 三洋電機株式会社 薄膜トランジスタ及び表示装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US20070194379A1 (en) 2004-03-12 2007-08-23 Japan Science And Technology Agency Amorphous Oxide And Thin Film Transistor
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
WO2006051995A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7872259B2 (en) 2004-11-10 2011-01-18 Canon Kabushiki Kaisha Light-emitting device
EP2453480A2 (en) 2004-11-10 2012-05-16 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI390735B (zh) 2005-01-28 2013-03-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
EP1998373A3 (en) 2005-09-29 2012-10-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101103374B1 (ko) 2005-11-15 2012-01-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP2007334317A (ja) * 2006-05-16 2007-12-27 Semiconductor Energy Lab Co Ltd 液晶表示装置及び半導体装置
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) * 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP5088661B2 (ja) * 2006-12-05 2012-12-05 セイコーエプソン株式会社 半導体装置および電気光学装置
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP2009206306A (ja) 2008-02-28 2009-09-10 Seiko Epson Corp 半導体装置の製造方法及び電気光学装置の製造方法
KR100963027B1 (ko) 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
TWI518800B (zh) * 2008-08-08 2016-01-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
JP5345456B2 (ja) 2008-08-14 2013-11-20 富士フイルム株式会社 薄膜電界効果型トランジスタ
JP5339825B2 (ja) 2008-09-09 2013-11-13 富士フイルム株式会社 薄膜電界効果型トランジスタおよびそれを用いた表示装置
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US8106400B2 (en) 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101259727B1 (ko) 2008-10-24 2013-04-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011010543A1 (en) * 2009-07-18 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
WO2011027702A1 (en) * 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and method for manufacturing the same
KR101056229B1 (ko) * 2009-10-12 2011-08-11 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를 구비하는 유기전계발광 표시 장치
CN104485336B (zh) 2009-10-21 2018-01-02 株式会社半导体能源研究所 半导体器件
CN105762152B (zh) 2009-10-29 2021-03-09 株式会社半导体能源研究所 半导体器件
CN103151266B (zh) 2009-11-20 2016-08-03 株式会社半导体能源研究所 用于制造半导体器件的方法
JP5520084B2 (ja) 2010-03-03 2014-06-11 富士フイルム株式会社 電界効果型トランジスタの製造方法
TWI565001B (zh) * 2010-07-28 2017-01-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的驅動方法
KR20140054465A (ko) 2010-09-15 2014-05-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 표시 장치
KR101680768B1 (ko) 2010-12-10 2016-11-29 삼성전자주식회사 트랜지스터 및 이를 포함하는 전자장치
DE112012003074T5 (de) * 2011-07-22 2014-04-10 Semiconductor Energy Laboratory Co., Ltd. Lichtemissionsvorrichtung
US9048323B2 (en) 2012-04-30 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6204145B2 (ja) 2012-10-23 2017-09-27 株式会社半導体エネルギー研究所 半導体装置
WO2014065343A1 (en) 2012-10-24 2014-05-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6220641B2 (ja) 2012-11-15 2017-10-25 株式会社半導体エネルギー研究所 半導体装置
TWI605593B (zh) 2012-11-15 2017-11-11 半導體能源研究所股份有限公司 半導體裝置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07273349A (ja) * 1994-02-08 1995-10-20 Semiconductor Energy Lab Co Ltd 半導体集積回路
JP2010087518A (ja) * 2008-10-01 2010-04-15 Samsung Electronics Co Ltd インバータ及びその動作方法並びにインバータを含む論理回路
WO2011027650A1 (ja) * 2009-09-01 2011-03-10 シャープ株式会社 半導体装置、アクティブマトリクス基板、及び表示装置
JP2011192979A (ja) * 2010-02-19 2011-09-29 Semiconductor Energy Lab Co Ltd 半導体装置
JP2013048219A (ja) * 2011-07-22 2013-03-07 Semiconductor Energy Lab Co Ltd 半導体装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022521108A (ja) * 2019-02-26 2022-04-06 京東方科技集團股▲ふん▼有限公司 表示基板及びその調整方法、表示装置
JP7417549B2 (ja) 2019-02-26 2024-01-18 京東方科技集團股▲ふん▼有限公司 表示基板及びその調整方法、表示装置

Also Published As

Publication number Publication date
US20150034945A1 (en) 2015-02-05
JP2015046580A (ja) 2015-03-12
JP6410496B2 (ja) 2018-10-24
JP6663964B2 (ja) 2020-03-13
US9130047B2 (en) 2015-09-08
KR102357098B1 (ko) 2022-01-27
KR102419951B1 (ko) 2022-07-11
JP7465253B2 (ja) 2024-04-10
JP2020077892A (ja) 2020-05-21
JP2022034060A (ja) 2022-03-02
KR20150015383A (ko) 2015-02-10
KR20220017960A (ko) 2022-02-14
JP2024094328A (ja) 2024-07-09

Similar Documents

Publication Publication Date Title
JP6663964B2 (ja) 半導体装置
JP6741381B2 (ja) 半導体装置
JP6689358B2 (ja) 半導体装置
US9741794B2 (en) Semiconductor device and method for manufacturing semiconductor device
JP2016136622A (ja) 記憶装置および電子機器
JP2015188209A (ja) レベルシフタ回路
JP6382044B2 (ja) 半導体装置
JP6246518B2 (ja) トランジスタ
JP2014209725A (ja) 半導体装置
US20140284595A1 (en) Semiconductor device and manufacturing method of the same
JP6474280B2 (ja) 半導体装置
JP6211287B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20181022

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190723

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190725

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20190917

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191120

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200121

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200217

R150 Certificate of patent or registration of utility model

Ref document number: 6663964

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250