JP2015015401A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2015015401A5 JP2015015401A5 JP2013142151A JP2013142151A JP2015015401A5 JP 2015015401 A5 JP2015015401 A5 JP 2015015401A5 JP 2013142151 A JP2013142151 A JP 2013142151A JP 2013142151 A JP2013142151 A JP 2013142151A JP 2015015401 A5 JP2015015401 A5 JP 2015015401A5
- Authority
- JP
- Japan
- Prior art keywords
- amorphous layer
- manufacturing
- semiconductor substrate
- layer
- single crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims 22
- 239000004065 semiconductor Substances 0.000 claims 13
- 239000013078 crystal Substances 0.000 claims 12
- 238000004519 manufacturing process Methods 0.000 claims 12
- 230000003746 surface roughness Effects 0.000 claims 7
- 238000000034 method Methods 0.000 claims 5
- 239000002245 particle Substances 0.000 claims 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 claims 2
- 238000010438 heat treatment Methods 0.000 claims 2
- 229910052786 argon Inorganic materials 0.000 claims 1
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 230000001678 irradiating effect Effects 0.000 claims 1
- 230000007935 neutral effect Effects 0.000 claims 1
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013142151A JP6061251B2 (ja) | 2013-07-05 | 2013-07-05 | 半導体基板の製造方法 |
| US14/902,764 US9761479B2 (en) | 2013-07-05 | 2014-07-03 | Manufacturing method for semiconductor substrate |
| CN201480038163.7A CN105474354B (zh) | 2013-07-05 | 2014-07-03 | 半导体基板的制造方法 |
| KR1020167003236A KR101846299B1 (ko) | 2013-07-05 | 2014-07-03 | 반도체 기판의 제조 방법 |
| PCT/JP2014/067777 WO2015002266A1 (ja) | 2013-07-05 | 2014-07-03 | 半導体基板の製造方法 |
| EP14820214.6A EP3018696B8 (en) | 2013-07-05 | 2014-07-03 | Manufacturing method for semiconductor substrate |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013142151A JP6061251B2 (ja) | 2013-07-05 | 2013-07-05 | 半導体基板の製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2015015401A JP2015015401A (ja) | 2015-01-22 |
| JP2015015401A5 true JP2015015401A5 (enExample) | 2016-10-27 |
| JP6061251B2 JP6061251B2 (ja) | 2017-01-18 |
Family
ID=52143835
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013142151A Active JP6061251B2 (ja) | 2013-07-05 | 2013-07-05 | 半導体基板の製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US9761479B2 (enExample) |
| EP (1) | EP3018696B8 (enExample) |
| JP (1) | JP6061251B2 (enExample) |
| KR (1) | KR101846299B1 (enExample) |
| CN (1) | CN105474354B (enExample) |
| WO (1) | WO2015002266A1 (enExample) |
Families Citing this family (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2015156381A1 (ja) | 2014-04-10 | 2015-10-15 | 富士電機株式会社 | 半導体基板の処理方法及び該処理方法を用いる半導体装置の製造方法 |
| JP2016139655A (ja) * | 2015-01-26 | 2016-08-04 | 富士通株式会社 | 半導体装置及び半導体装置の製造方法 |
| WO2016140229A1 (ja) * | 2015-03-04 | 2016-09-09 | 有限会社Mtec | 半導体基板の製造方法及び半導体基板 |
| JP6572694B2 (ja) | 2015-09-11 | 2019-09-11 | 信越化学工業株式会社 | SiC複合基板の製造方法及び半導体基板の製造方法 |
| JP6544166B2 (ja) * | 2015-09-14 | 2019-07-17 | 信越化学工業株式会社 | SiC複合基板の製造方法 |
| JP6515757B2 (ja) | 2015-09-15 | 2019-05-22 | 信越化学工業株式会社 | SiC複合基板の製造方法 |
| JP6582779B2 (ja) * | 2015-09-15 | 2019-10-02 | 信越化学工業株式会社 | SiC複合基板の製造方法 |
| EP3417476A1 (en) * | 2016-02-16 | 2018-12-26 | G-Ray Switzerland SA | Structures, systems and methods for electrical charge transport across bonded interfaces |
| JP6619874B2 (ja) | 2016-04-05 | 2019-12-11 | 株式会社サイコックス | 多結晶SiC基板およびその製造方法 |
| CN107958839B (zh) * | 2016-10-18 | 2020-09-29 | 上海新昇半导体科技有限公司 | 晶圆键合方法及其键合装置 |
| KR102615398B1 (ko) * | 2017-02-21 | 2023-12-18 | 에베 그룹 에. 탈너 게엠베하 | 기질들을 결합하기 위한 방법 및 장치 |
| WO2018159754A1 (ja) | 2017-03-02 | 2018-09-07 | 信越化学工業株式会社 | 炭化珪素基板の製造方法及び炭化珪素基板 |
| JP7061747B2 (ja) * | 2017-07-10 | 2022-05-02 | 株式会社タムラ製作所 | 半導体基板、半導体素子、及び半導体基板の製造方法 |
| US20190019472A1 (en) * | 2017-07-13 | 2019-01-17 | Vanguard International Semiconductor Corporation | Display system and method for forming an output buffer of a source driver |
| JP6854516B2 (ja) * | 2017-07-19 | 2021-04-07 | 株式会社テンシックス | 化合物半導体基板及びその製造方法 |
| CN117542753A (zh) * | 2018-04-27 | 2024-02-09 | 东京毅力科创株式会社 | 基板处理系统和基板处理方法 |
| JP2019210162A (ja) * | 2018-05-31 | 2019-12-12 | ローム株式会社 | 半導体基板構造体及びパワー半導体装置 |
| JP2019210161A (ja) * | 2018-05-31 | 2019-12-12 | ローム株式会社 | 半導体基板構造体及びパワー半導体装置 |
| JP7024668B2 (ja) * | 2018-09-05 | 2022-02-24 | 株式会社Sumco | Soiウェーハ及びその製造方法 |
| DE102018132447B4 (de) | 2018-12-17 | 2022-10-13 | Infineon Technologies Ag | Halbleitervorrichtung und Verfahren zum Herstellen einer Halbleitervorrichtung |
| CN109986191A (zh) * | 2019-04-15 | 2019-07-09 | 上海交通大学 | 一种应用于金属/高分子连接的表面处理方法 |
| JP6737378B2 (ja) * | 2019-05-09 | 2020-08-05 | 信越化学工業株式会社 | SiC複合基板 |
| US11515683B2 (en) | 2019-06-18 | 2022-11-29 | Inter-University Research Institute Corporation National Institutes Of Natural Sciences | Method for manufacturing optical element and optical element |
| KR20230004728A (ko) | 2020-06-01 | 2023-01-06 | 미쓰비시덴키 가부시키가이샤 | 복합 기판, 복합 기판의 제조 방법, 반도체 장치 및 반도체 장치의 제조 방법 |
| JP7625248B2 (ja) * | 2021-01-20 | 2025-02-03 | 国立研究開発法人理化学研究所 | 接合体の製造方法および接合体 |
| JP2023061509A (ja) | 2021-10-20 | 2023-05-02 | 株式会社サイコックス | 多結晶炭化珪素基板の製造方法 |
| JP2023068782A (ja) * | 2021-11-04 | 2023-05-18 | 株式会社サイコックス | 半導体基板とその製造方法 |
| FR3134228B1 (fr) | 2022-03-30 | 2025-05-02 | Mersen France Gennevilliers | Procede de fabrication de carbure de silicium polycristallin utilisable pour la fabrication de substrats de circuits integres, et carbure de silicium ainsi obtenu |
| JP2024025064A (ja) | 2022-08-10 | 2024-02-26 | 株式会社サイコックス | SiC単結晶転写用複合基板、SiC単結晶転写用複合基板の製造方法、およびSiC接合基板の製造方法 |
| JP2024073797A (ja) | 2022-11-18 | 2024-05-30 | 株式会社サイコックス | 研磨組成物 |
| FR3146237A1 (fr) | 2023-02-24 | 2024-08-30 | Mersen France Gennevilliers | Plaque en SiC polycristallin dopé à planéité et conductivité électrique améliorées, et procédé de fabrication d’une telle plaque |
| JP2024121436A (ja) | 2023-02-27 | 2024-09-06 | 住友金属鉱山株式会社 | SiC半導体装置用基板、SiC接合基板、SiC多結晶基板およびSiC多結晶基板の製造方法 |
| WO2024193815A1 (de) * | 2023-03-21 | 2024-09-26 | Ev Group E. Thallner Gmbh | Verfahren zur oberflächenbehandlung eines substrats und verfahren zum bonden eines solchen substrats mit einem weiteren substrat und eine vorrichtung zur durchführung solcher verfahren |
| JP2024169169A (ja) | 2023-05-25 | 2024-12-05 | 住友金属鉱山株式会社 | SiC半導体装置用基板、SiC接合基板、SiC多結晶基板およびSiC多結晶基板の製造方法 |
| US20250308953A1 (en) * | 2024-03-26 | 2025-10-02 | Applied Materials, Inc. | In-Line Validation of Substrate Bonding Surface |
Family Cites Families (28)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2681472B1 (fr) * | 1991-09-18 | 1993-10-29 | Commissariat Energie Atomique | Procede de fabrication de films minces de materiau semiconducteur. |
| JPH05251292A (ja) * | 1992-03-06 | 1993-09-28 | Nec Corp | 半導体装置の製造方法 |
| JP2791429B2 (ja) | 1996-09-18 | 1998-08-27 | 工業技術院長 | シリコンウェハーの常温接合法 |
| US6251754B1 (en) * | 1997-05-09 | 2001-06-26 | Denso Corporation | Semiconductor substrate manufacturing method |
| US6048411A (en) * | 1997-05-12 | 2000-04-11 | Silicon Genesis Corporation | Silicon-on-silicon hybrid wafer assembly |
| JP2000091176A (ja) * | 1998-09-10 | 2000-03-31 | Toyota Central Res & Dev Lab Inc | 基板張り合わせ方法 |
| US6534381B2 (en) * | 1999-01-08 | 2003-03-18 | Silicon Genesis Corporation | Method for fabricating multi-layered substrates |
| US6881644B2 (en) * | 1999-04-21 | 2005-04-19 | Silicon Genesis Corporation | Smoothing method for cleaved films made using a release layer |
| JP4450126B2 (ja) * | 2000-01-21 | 2010-04-14 | 日新電機株式会社 | シリコン系結晶薄膜の形成方法 |
| FR2810448B1 (fr) * | 2000-06-16 | 2003-09-19 | Soitec Silicon On Insulator | Procede de fabrication de substrats et substrats obtenus par ce procede |
| FR2817395B1 (fr) * | 2000-11-27 | 2003-10-31 | Soitec Silicon On Insulator | Procede de fabrication d'un substrat notamment pour l'optique, l'electronique ou l'optoelectronique et substrat obtenu par ce procede |
| US6497763B2 (en) * | 2001-01-19 | 2002-12-24 | The United States Of America As Represented By The Secretary Of The Navy | Electronic device with composite substrate |
| US7192841B2 (en) * | 2002-04-30 | 2007-03-20 | Agency For Science, Technology And Research | Method of wafer/substrate bonding |
| JP4556158B2 (ja) * | 2002-10-22 | 2010-10-06 | 株式会社Sumco | 貼り合わせsoi基板の製造方法および半導体装置 |
| JP3929983B2 (ja) * | 2004-03-03 | 2007-06-13 | 富士通メディアデバイス株式会社 | 接合基板、弾性表面波素子および弾性表面波デバイス並びにその製造方法 |
| US8138061B2 (en) * | 2005-01-07 | 2012-03-20 | International Business Machines Corporation | Quasi-hydrophobic Si-Si wafer bonding using hydrophilic Si surfaces and dissolution of interfacial bonding oxide |
| JP4934966B2 (ja) * | 2005-02-04 | 2012-05-23 | 株式会社Sumco | Soi基板の製造方法 |
| US7462552B2 (en) * | 2005-05-23 | 2008-12-09 | Ziptronix, Inc. | Method of detachable direct bonding at low temperatures |
| JP2008263087A (ja) * | 2007-04-12 | 2008-10-30 | Shin Etsu Chem Co Ltd | Soi基板の製造方法 |
| FR2921749B1 (fr) * | 2007-09-27 | 2014-08-29 | Soitec Silicon On Insulator | Procede de fabrication d'une structure comprenant un substrat et une couche deposee sur l'une de ses faces. |
| JP2009117533A (ja) | 2007-11-05 | 2009-05-28 | Shin Etsu Chem Co Ltd | 炭化珪素基板の製造方法 |
| US8871610B2 (en) * | 2008-10-02 | 2014-10-28 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing SOI substrate |
| FR2938120B1 (fr) * | 2008-10-31 | 2011-04-08 | Commissariat Energie Atomique | Procede de formation d'une couche monocristalline dans le domaine micro-electronique |
| KR20120052160A (ko) * | 2010-11-15 | 2012-05-23 | 엔지케이 인슐레이터 엘티디 | 복합 기판 및 복합 기판의 제조 방법 |
| JP5712100B2 (ja) * | 2011-09-29 | 2015-05-07 | 富士フイルム株式会社 | 反射防止フィルムの製造方法、反射防止フィルム、塗布組成物 |
| JP5835344B2 (ja) * | 2011-11-24 | 2015-12-24 | コニカミノルタ株式会社 | ガスバリアーフィルム及び電子機器 |
| FR2983342B1 (fr) * | 2011-11-30 | 2016-05-20 | Soitec Silicon On Insulator | Procede de fabrication d'une heterostructure limitant la formation de defauts et heterostructure ainsi obtenue |
| EP2822026B1 (en) * | 2012-02-29 | 2018-03-14 | Kyocera Corporation | Composite substrate |
-
2013
- 2013-07-05 JP JP2013142151A patent/JP6061251B2/ja active Active
-
2014
- 2014-07-03 WO PCT/JP2014/067777 patent/WO2015002266A1/ja not_active Ceased
- 2014-07-03 CN CN201480038163.7A patent/CN105474354B/zh active Active
- 2014-07-03 KR KR1020167003236A patent/KR101846299B1/ko active Active
- 2014-07-03 EP EP14820214.6A patent/EP3018696B8/en active Active
- 2014-07-03 US US14/902,764 patent/US9761479B2/en active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2015015401A5 (enExample) | ||
| JP2013153148A5 (ja) | 半導体装置の作製方法 | |
| JP2012069935A5 (ja) | 半導体装置の作製方法 | |
| JP2012238851A5 (enExample) | ||
| JP2012235103A5 (ja) | 半導体装置の作製方法、及び半導体装置 | |
| JP2012009838A5 (ja) | 半導体装置の作製方法 | |
| JP2016006895A5 (enExample) | ||
| JP2013153156A5 (enExample) | ||
| JP2011205089A5 (ja) | 半導体膜の作製方法 | |
| JP2009111373A5 (enExample) | ||
| JP2012009843A5 (enExample) | ||
| JP2011146697A5 (enExample) | ||
| JP2013070070A5 (ja) | 半導体装置及びその作製方法 | |
| JP2016098166A5 (enExample) | ||
| JP2009111375A5 (enExample) | ||
| JP2014236093A5 (enExample) | ||
| JP2011135063A5 (enExample) | ||
| JP2008311621A5 (enExample) | ||
| JP2014030014A5 (enExample) | ||
| JP2011040729A5 (ja) | 半導体基板の作製方法 | |
| JP2020504069A5 (enExample) | ||
| JP2010034523A5 (enExample) | ||
| JP2013021310A5 (ja) | 半導体装置の作製方法 | |
| JP2012146838A5 (enExample) | ||
| JP2012054539A5 (enExample) |