JP2007213375A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2007213375A5 JP2007213375A5 JP2006033513A JP2006033513A JP2007213375A5 JP 2007213375 A5 JP2007213375 A5 JP 2007213375A5 JP 2006033513 A JP2006033513 A JP 2006033513A JP 2006033513 A JP2006033513 A JP 2006033513A JP 2007213375 A5 JP2007213375 A5 JP 2007213375A5
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- strobe signal
- data strobe
- signal circuit
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Priority Applications (9)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006033513A JP4662474B2 (ja) | 2006-02-10 | 2006-02-10 | データ処理デバイス |
| US11/616,966 US8091061B2 (en) | 2006-02-10 | 2006-12-28 | Microcomputer having memory interface circuits and memory devices on a module board |
| US13/310,217 US8386992B2 (en) | 2006-02-10 | 2011-12-02 | Data processing device |
| US13/748,167 US8694949B2 (en) | 2006-02-10 | 2013-01-23 | Data processing device |
| US14/182,821 US8898613B2 (en) | 2006-02-10 | 2014-02-18 | Data processing device |
| US14/519,967 US9530457B2 (en) | 2006-02-10 | 2014-10-21 | Data processing device |
| US15/351,580 US9792959B2 (en) | 2006-02-10 | 2016-11-15 | Data processing device |
| US15/351,600 US10020028B2 (en) | 2006-02-10 | 2016-11-15 | Data processing device |
| US16/010,770 US10726878B2 (en) | 2006-02-10 | 2018-06-18 | Data processing device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006033513A JP4662474B2 (ja) | 2006-02-10 | 2006-02-10 | データ処理デバイス |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010271403A Division JP4979097B2 (ja) | 2010-12-06 | 2010-12-06 | マルチチップモジュール |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2007213375A JP2007213375A (ja) | 2007-08-23 |
| JP2007213375A5 true JP2007213375A5 (enExample) | 2010-03-04 |
| JP4662474B2 JP4662474B2 (ja) | 2011-03-30 |
Family
ID=38370125
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006033513A Active JP4662474B2 (ja) | 2006-02-10 | 2006-02-10 | データ処理デバイス |
Country Status (2)
| Country | Link |
|---|---|
| US (8) | US8091061B2 (enExample) |
| JP (1) | JP4662474B2 (enExample) |
Families Citing this family (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4662474B2 (ja) * | 2006-02-10 | 2011-03-30 | ルネサスエレクトロニクス株式会社 | データ処理デバイス |
| WO2008039526A2 (en) * | 2006-09-25 | 2008-04-03 | Flextronics Ap, Llc | Bi-directional regulator |
| JP5288783B2 (ja) * | 2007-12-12 | 2013-09-11 | キヤノン株式会社 | ボンディングパッド配置方法、半導体チップ及びシステム |
| JP5197080B2 (ja) | 2008-03-19 | 2013-05-15 | ルネサスエレクトロニクス株式会社 | 半導体装置及びデータプロセッサ |
| US8031042B2 (en) | 2008-05-28 | 2011-10-04 | Flextronics Ap, Llc | Power converter magnetic devices |
| US8586873B2 (en) * | 2010-02-23 | 2013-11-19 | Flextronics Ap, Llc | Test point design for a high speed bus |
| US20140034376A1 (en) * | 2012-08-01 | 2014-02-06 | Samtec, Inc. | Multi-layer transmission lines |
| KR102032887B1 (ko) * | 2012-12-10 | 2019-10-16 | 삼성전자 주식회사 | 반도체 패키지 및 반도체 패키지의 라우팅 방법 |
| CN104636229A (zh) * | 2013-11-13 | 2015-05-20 | 华为技术有限公司 | 调整ddr线序的方法以及系统 |
| JP2015099890A (ja) * | 2013-11-20 | 2015-05-28 | 株式会社東芝 | 半導体装置、及び半導体パッケージ |
| JP2015111360A (ja) | 2013-12-06 | 2015-06-18 | ソニー株式会社 | 半導体モジュール |
| WO2016046987A1 (ja) | 2014-09-26 | 2016-03-31 | ルネサスエレクトロニクス株式会社 | 電子装置および半導体装置 |
| JP6317855B2 (ja) | 2015-06-26 | 2018-04-25 | ルネサスエレクトロニクス株式会社 | 電子装置 |
| JP6543129B2 (ja) * | 2015-07-29 | 2019-07-10 | ルネサスエレクトロニクス株式会社 | 電子装置 |
| JP6443556B2 (ja) | 2015-08-31 | 2018-12-26 | アイシン・エィ・ダブリュ株式会社 | 半導体装置及び半導体モジュール |
| JP6669547B2 (ja) * | 2016-03-23 | 2020-03-18 | 京セラ株式会社 | 配線基板 |
| KR102509048B1 (ko) | 2016-04-26 | 2023-03-10 | 에스케이하이닉스 주식회사 | 반도체 패키지 |
| WO2018063684A1 (en) * | 2016-09-30 | 2018-04-05 | Intel Corporation | 3d high-inductive ground plane for crosstalk reduction |
| CN106375525A (zh) * | 2016-11-30 | 2017-02-01 | 深圳天珑无线科技有限公司 | 一种抗扰电路 |
| KR102371893B1 (ko) * | 2017-05-18 | 2022-03-08 | 삼성전자주식회사 | 반도체 메모리 칩, 반도체 메모리 패키지, 및 이를 이용한 전자 시스템 |
| US20190115293A1 (en) * | 2018-12-12 | 2019-04-18 | Intel Corporation | Multiple ball grid array (bga) configurations for a single integrated circuit (ic) package |
| JP7279464B2 (ja) | 2019-03-28 | 2023-05-23 | 株式会社アイシン | 電子基板 |
| WO2020248125A1 (zh) * | 2019-06-11 | 2020-12-17 | 华为技术有限公司 | 电路板及电子设备 |
| CN111182722B (zh) * | 2020-02-26 | 2021-01-29 | 王致刚 | 一种模块化拼接的mcu应用电路板 |
| KR102813418B1 (ko) * | 2020-04-17 | 2025-05-27 | 에스케이하이닉스 주식회사 | 입출력 패드를 포함하는 메모리 장치 |
| WO2022003904A1 (ja) * | 2020-07-02 | 2022-01-06 | 日本電信電話株式会社 | 配線構造 |
| JP7507061B2 (ja) | 2020-10-29 | 2024-06-27 | ルネサスエレクトロニクス株式会社 | 電子装置および半導体装置 |
| CN113191110B (zh) * | 2021-05-07 | 2023-08-11 | 瓴盛科技有限公司 | 一种针对T型拓扑结构的DDR4地址控制线映射和Ball排列方法 |
| JP7681233B2 (ja) * | 2021-05-14 | 2025-05-22 | 京セラドキュメントソリューションズ株式会社 | 電子機器 |
Family Cites Families (31)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0597601A1 (en) * | 1992-11-13 | 1994-05-18 | National Semiconductor Corporation | Reflexively sizing memory bus interface |
| US5867726A (en) * | 1995-05-02 | 1999-02-02 | Hitachi, Ltd. | Microcomputer |
| JP3417808B2 (ja) * | 1997-08-25 | 2003-06-16 | 富士通株式会社 | Lsiパッケージの配線構造 |
| JP3746161B2 (ja) * | 1998-11-19 | 2006-02-15 | 富士通株式会社 | 半導体装置 |
| JP3803204B2 (ja) * | 1998-12-08 | 2006-08-02 | 寛治 大塚 | 電子装置 |
| JP2000332369A (ja) * | 1999-05-25 | 2000-11-30 | Mitsui Mining & Smelting Co Ltd | プリント回路板及びその製造方法 |
| JP2001015704A (ja) * | 1999-06-29 | 2001-01-19 | Hitachi Ltd | 半導体集積回路 |
| JP2001094032A (ja) * | 1999-09-21 | 2001-04-06 | Matsushita Electronics Industry Corp | 半導体装置 |
| US6484290B1 (en) * | 1999-11-03 | 2002-11-19 | Feiya Technology Corp. | IC package similar IDE interface solid state disk module and optimized pin design |
| JP2001217508A (ja) * | 2000-01-31 | 2001-08-10 | Toshiba Corp | プリント基板 |
| JP2002041452A (ja) * | 2000-07-27 | 2002-02-08 | Hitachi Ltd | マイクロプロセッサ、半導体モジュール及びデータ処理システム |
| US6806733B1 (en) | 2001-08-29 | 2004-10-19 | Altera Corporation | Multiple data rate interface architecture |
| CN100395715C (zh) * | 2001-11-30 | 2008-06-18 | 富士通天株式会社 | 微型计算机的逻辑开发装置 |
| US6972590B2 (en) * | 2002-05-30 | 2005-12-06 | Hewlett-Packard Development Company, L.P. | Data bus with separate matched line impedances and method of matching line impedances |
| US6807650B2 (en) * | 2002-06-03 | 2004-10-19 | International Business Machines Corporation | DDR-II driver impedance adjustment control algorithm and interface circuits |
| JP2004030438A (ja) * | 2002-06-27 | 2004-01-29 | Renesas Technology Corp | マイクロコンピュータ |
| KR100546339B1 (ko) * | 2003-07-04 | 2006-01-26 | 삼성전자주식회사 | 차동 데이터 스트로빙 모드와 데이터 반전 스킴을 가지는단일 데이터 스트로빙 모드를 선택적으로 구현할 수 있는반도체 장치 |
| US20050050375A1 (en) | 2003-08-29 | 2005-03-03 | Mark Novak | Memory interface system and method |
| JP3739375B2 (ja) * | 2003-11-28 | 2006-01-25 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
| JP4387403B2 (ja) * | 2004-03-19 | 2009-12-16 | 株式会社ルネサステクノロジ | 電子回路 |
| JP4489485B2 (ja) * | 2004-03-31 | 2010-06-23 | 株式会社ルネサステクノロジ | 半導体装置 |
| JP4647243B2 (ja) * | 2004-05-24 | 2011-03-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP4286826B2 (ja) * | 2004-10-15 | 2009-07-01 | 株式会社ソニー・コンピュータエンタテインメント | マルチプロセッサシステムで多重構成をサポートする方法及び装置 |
| US7380052B2 (en) * | 2004-11-18 | 2008-05-27 | International Business Machines Corporation | Reuse of functional data buffers for pattern buffers in XDR DRAM |
| US20060149923A1 (en) * | 2004-12-08 | 2006-07-06 | Staktek Group L.P. | Microprocessor optimized for algorithmic processing |
| US20060136658A1 (en) * | 2004-12-16 | 2006-06-22 | Simpletech, Inc. | DDR2 SDRAM memory module |
| JP4662474B2 (ja) * | 2006-02-10 | 2011-03-30 | ルネサスエレクトロニクス株式会社 | データ処理デバイス |
| JP2008299476A (ja) * | 2007-05-30 | 2008-12-11 | Fujitsu Microelectronics Ltd | 半導体集積回路 |
| JP5511823B2 (ja) * | 2009-08-07 | 2014-06-04 | パナソニック株式会社 | 半導体装置および電子装置 |
| US9412423B2 (en) * | 2012-03-15 | 2016-08-09 | Samsung Electronics Co., Ltd. | Memory modules including plural memory devices arranged in rows and module resistor units |
| US9042188B2 (en) * | 2013-04-01 | 2015-05-26 | Arm Limited | Memory controller and method of calibrating a memory controller |
-
2006
- 2006-02-10 JP JP2006033513A patent/JP4662474B2/ja active Active
- 2006-12-28 US US11/616,966 patent/US8091061B2/en active Active
-
2011
- 2011-12-02 US US13/310,217 patent/US8386992B2/en active Active
-
2013
- 2013-01-23 US US13/748,167 patent/US8694949B2/en active Active
-
2014
- 2014-02-18 US US14/182,821 patent/US8898613B2/en active Active
- 2014-10-21 US US14/519,967 patent/US9530457B2/en active Active
-
2016
- 2016-11-15 US US15/351,600 patent/US10020028B2/en active Active
- 2016-11-15 US US15/351,580 patent/US9792959B2/en not_active Expired - Fee Related
-
2018
- 2018-06-18 US US16/010,770 patent/US10726878B2/en active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2007213375A5 (enExample) | ||
| US8183688B2 (en) | Semiconductor device | |
| US8379391B2 (en) | Memory module with vertically accessed interposer assemblies | |
| CN100433324C (zh) | 具有小型、薄型化封装的叠层大规模集成电路半导体器件 | |
| US8775991B2 (en) | Interchangeable connection arrays for double-sided DIMM placement | |
| US20090019195A1 (en) | Integrated circuit, memory module and system | |
| JP2003124383A5 (enExample) | ||
| TWI398939B (zh) | 用於耦接信號至堆疊之半導體晶粒及或自堆疊之半導體晶粒耦接信號之結構及方法 | |
| JP2008016519A5 (enExample) | ||
| TWI575669B (zh) | 半導體裝置 | |
| US20070045828A1 (en) | Semiconductor device package | |
| TW201303882A (zh) | 記憶體 | |
| CN101290915B (zh) | 布局电路 | |
| CN107197595A (zh) | 一种印制电路板及其焊接设计 | |
| TWI638442B (zh) | 電子裝置及其電路基板 | |
| US20210167038A1 (en) | Dual in-line memory module | |
| US9786332B2 (en) | Semiconductor device package with mirror mode | |
| TWI444115B (zh) | 印刷電路板和晶片系統 | |
| CN114400027A (zh) | 接点排列及电子总成 | |
| CN114937733A (zh) | 布线基板及电子装置 | |
| JP2645068B2 (ja) | メモリモジュール | |
| CN108987364B (zh) | 电子装置及其电路基板 | |
| TWI586231B (zh) | 電源及訊號延伸器及電路板 | |
| JPWO2021171408A5 (enExample) | ||
| CN119092477A (zh) | 一种封装结构和半导体结构 |