JP2006505126A - 光センサパッケージ - Google Patents

光センサパッケージ Download PDF

Info

Publication number
JP2006505126A
JP2006505126A JP2004548338A JP2004548338A JP2006505126A JP 2006505126 A JP2006505126 A JP 2006505126A JP 2004548338 A JP2004548338 A JP 2004548338A JP 2004548338 A JP2004548338 A JP 2004548338A JP 2006505126 A JP2006505126 A JP 2006505126A
Authority
JP
Japan
Prior art keywords
bonding
cover
lead frame
flag
pads
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004548338A
Other languages
English (en)
Other versions
JP2006505126A5 (ja
JP4705784B2 (ja
Inventor
ウォン チョウ、ウェイ
ホン チェン、マン
クン ホー、ウェイ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
NXP USA Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP USA Inc filed Critical NXP USA Inc
Publication of JP2006505126A publication Critical patent/JP2006505126A/ja
Publication of JP2006505126A5 publication Critical patent/JP2006505126A5/ja
Application granted granted Critical
Publication of JP4705784B2 publication Critical patent/JP4705784B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14618Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0203Containers; Encapsulations, e.g. encapsulation of photodiodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/54Mounting of pick-up tubes, electronic image sensors, deviation or focusing coils
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45139Silver (Ag) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14685Process for coatings or optical elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Abstract

イメージセンサデバイスは、中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域と、を有するQFNタイプのリードフレームを含む。センサICはフラグに取り付けられる。ICは能動領域と、複数のボンディングパッドを含む周辺ボンディングパッド領域と、を有する。ワイヤはワイヤボンディングによってICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドに接続されてICとリードフレームとを電気的に接続する。スタッドバンプはICの第1表面の上に形成され、そして透明カバーはICの能動領域を覆うように配置されてスタッドバンプの上に搭置される。カバーは光を透過してICの能動領域に到達させることができる。成形用化合物はリードフレーム、ボンディングワイヤ、及びカバーの周辺部を覆うように形成される。

Description

本発明はイメージ光センサに関し、より詳細には光センサのパッケージング方法及びこの方法を用いて得られるパッケージングされたセンサ製品に関する。
デジタルカメラ、カムコーダ、オーディオプレイヤーなどのような産業用コンシューマ電子製品に対する更なる小型化かつ高性能化の要求が常にある。このような小型化及び高機能化は半導体回路及び半導体ウェハの設計及び製造の進歩によって可能になっている。また、電子製品における光イメージセンサの使用が急速に増えてきている。このようなセンサデバイスは多種多様な方法でパッケージングされる。例えば、セラミックリードレスチップキャリアに搭載される光センサは良好な光学品質を示すが、パッケージのフォームファクタが大きい。全体としてのフォームファクタが小さく、良好な光学品質を示すウェハレベルパッケージは非常に高価である。イメージセンサはモールド型クワッドフラットパッケージ(quad flat pack:QFP)として利用することもできる。QFPは中くらいのコストを要するが、光学品質が低く、かつパッケージのフォームファクタが大きい。
パッケージのフォームファクタが小さく、コストが中程度であり、高い光学品質を示すパッケージングされたイメージセンサを提供できれば非常に有利である。
添付の図とともに以下に示す詳細な記述は、本発明の現時点での好適な実施形態に関する記述として行なうものであり、本発明を実施することができる唯一の形態を表わすものではない。ここで、同じ、または等価な機能は、本発明の技術思想及び技術範囲に含まれると考えられる異なる実施形態によって実現することができることを理解されたい。
図に示される或る形状は説明を容易にするために拡大しているので、図及び図に示す構成要素は必ずしも正しい比率で示されていない。しかしながら、この技術分野の当業者であれば、このような細かな点については容易に理解できるものと考える。これらの図においては、これらの図全体を通じて同様な番号を使用して同様な構成要素を示す。
本発明は、ほぼチップサイズに近いパッケージに低いコストで、かつ高い光学品質のイメージセンサデバイスを標準の高密度配列構成のリードレス型クワッドフラット(quad flat no−lead:QFN)アセンブリ基本構造に基づいて提供する。アセンブリ高さ及び特殊な機械的構造設計における非常に厳しい許容精度によって寸法がモールドキャビティの高さと非常に精度良く一致する。パッケージングされたセンサデバイスはスタッドバンプを高精度の高さを有するスタンドオフとして使用してセンサの能動領域を覆う窓を取り付ける。組み立て中にデバイスの下方に位置する真空穴を使用してバンプを形成し、このバンプによって成形時の高さを補償し、そして高さ不一致によるクランプ傷を防止する2つの機能が実現する。この窓はモールドキャビティ面と接触するように保持され、これによって樹脂にじみ出しを最小限に抑え、そして成形後のクリーニングを容易にすることができる。
更に詳細には、一の実施形態において、本発明は、中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域と、を有するQFNタイプのリードフレームを含むイメージセンサデバイスを提供する。センサ集積回路(IC)がフラグに取り付けられる。ICは、能動領域と、ボンディングパッドを含む周辺ボンディン
グパッド領域と、を有する第1表面を有する。複数のワイヤは、ICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドにワイヤボンディングによって接続されて、ICとリードフレームとを電気的に接続する。複数のスタッドバンプはICの第1表面の上に配置され、そして透明カバーはICの能動領域を覆う形に配置され、そしてスタッドバンプの上に搭置される。このカバーは光を透過してICの能動領域に到達させることができる。成形用化合物はリードフレーム、ボンディングワイヤ、及びカバーの周辺部を覆うように形成される。
別の実施形態では、本発明は、中央チップ取り付けフラグを有するQFNタイプのリードフレームと、複数のボンディングパッドを有する外側ボンディングパッド領域と、を含むイメージセンサデバイスを提供する。フラグは、リードフレームの厚さとほぼ同じの高さを有するボンド線を形成する周辺リングを有する。センサ集積回路(IC)はフラグに、フラグの周辺リング内に配置される低弾性接着剤で取り付けられる。ICは、能動領域と、周辺ボンディングパッド領域と、を有する第1表面を有する。周辺ボンディングパッド領域は複数のボンディングパッドを含む。複数の金ワイヤは、ICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドにワイヤボンディングによって接続されてICとリードフレームとを電気的に接続する。複数の金スタッドバンプはICの第1表面の能動領域の上に形成される。透明化合物はICの能動領域を覆う形に配置される。透明ガラスカバーはICの能動領域の上の透明化合物を覆う形で配置され、そしてスタッドバンプの上に搭置される。光はカバー及び透明化合物を透過してICの能動領域に到達することができる。成形用化合物はリードフレーム、ボンディングワイヤ、及びカバーの周辺部を覆うように形成される。デバイスは約40ミル未満の高さを有する。
更に別の実施形態では、本発明は、中央チップ取り付けフラグを有するQFNタイプのリードフレームと、複数のボンディングパッドを有する外側ボンディングパッド領域と、を含むイメージセンサデバイスを提供する。センサICはフラグに取り付けられる。ICは、能動領域と、非能動領域と、ボンディングパッドを含む周辺ボンディングパッド領域と、を有する第1表面を有する。複数のワイヤは、ICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドにワイヤボンディングによって接続されてICとリードフレームとを電気的に接続する。透明化合物はICの能動領域を覆う形に配置され、そして透明ガラスカバーはICの能動領域の上の透明化合物を覆う形で配置される。光はカバー及び透明化合物を透過してICの能動領域に到達することができる。成形用化合物はリードフレーム、ボンディングワイヤ、ICボンディングワイヤ、ICの非能動領域、及びカバーの周辺部を覆うように形成される。
更に別の実施形態では、本発明はイメージセンサデバイスの形成方法を提供し、この方法は、
中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域と、を有するQFNタイプのリードフレームを設ける工程を含み、フラグは、リードフレームの厚さとほぼ同じの高さを有するボンド線を形成する周辺リングを有し、
チップ取り付け材料をフラグの上に、かつ周辺リングの内側に配置する工程と、
センサ集積回路(IC)をフラグにチップ取り付け材料で取り付ける工程と、を含み、ICは、能動領域と、複数のボンディングパッドを含む周辺ボンディングパッド領域と、を有する第1表面を有し、
ICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドを複数のワイヤでワイヤボンディングによって電気的に接続する工程と、
複数のスタッドバンプをICの第1表面の上に形成する工程と、
透明カバーをICの能動領域を覆うように配置して、カバーがスタッドバンプの上に搭置され、かつ光がカバーを透過してICの能動領域に到達することができるようにする工
程と、そして
成形用化合物をリードフレーム、ボンディングワイヤ、及びカバーの周辺部を覆うように形成する工程と、を含む。
更に別の実施形態では、本発明はイメージセンサデバイスの形成方法であり、この方法は、
中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域と、を有するQFNタイプのリードフレームを設ける工程を含み、フラグは、リードフレームの厚さとほぼ同じ高さを有するボンド線を形成する周辺リングを有し、
チップ取り付け材料をフラグの上に、かつ周辺リングの内側に配置する工程と、
センサ集積回路(IC)をフラグにチップ取り付け材料で取り付ける工程と、を含み、ICは、能動領域と、複数のボンディングパッドを含む周辺ボンディングパッド領域と、を有する第1表面を有し、
リードフレームを、フラグ下の中央位置に真空穴を有する段階的硬化ヒートブロックの上に搭載する工程と、
ICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドを複数のワイヤでワイヤボンディングによって電気的に接続する工程と、
透明化合物をICの能動領域を覆うように塗布する工程と、
透明カバーをICの能動領域を覆うように配置して、光がカバー及び化合物を透過してICの能動領域に到達することができるようにする工程と、そして
成形用化合物をリードフレーム、ボンディングワイヤ、及びカバーの周辺部を覆うように形成する工程と、を含む。
図1及び2を参照すると、図1は本発明によるイメージセンサデバイス10の拡大側面図であり、図2はセンサデバイス10の拡大展開図である。センサデバイス10は金属QFN(リードレス型クワッドフラット)リードフレーム12を含む。QFNリードフレームは、そのフォームファクタが小さく、断面形状の高さが低く(low profile)、かつ組み立てコストが低いので好適である。リードフレーム12は中央チップ取り付けフラグ14、及び複数のボンディングパッド18を含む外側ボンディングパッド領域16を有する。フラグはまた、ボンド線を形成する周辺リング20を有する。周辺リング20はリードフレーム12の厚さとほぼ同じの高さを有する。
センサ集積回路(IC)22はリードフレーム12のフラグ14に好ましくは、フラグ周辺リング20の内側に配置される低応力かつ低弾性のチップ接着剤24で取り付けられる。IC22は、能動領域26(図2)と、周辺ボンディングパッド領域28と、を有する第1表面を有する。周辺ボンディングパッド領域28は複数のボンディングパッド30を含む。IC22は、この技術分野の当業者には公知であって、容易に市販品として手に入れることができるタイプのCMOSセンサデバイスであることが好ましい。IC22は約15ミルの厚さ、または高さを有する。IC22は、受光領域(能動領域26)を含む他に、数学的動作を実行するA/D変換器及びDSPまたは論理領域のような回路及び論理を含む。複数のワイヤ32はワイヤボンディングによってICボンディングパッド30のそれぞれのパッド及びリードフレームボンディングパッド18の該当するパッドに接続されてIC22とリードフレーム12とを電気的に接続する。ワイヤ32は、この技術分野の当業者に公知のどのような導電金属、または金属の組み合わせからも形成することができる。適切なボンディングワイヤは通常、銅または金のような導電金属を含み、そして細線ワイヤ(直径50μm未満)または太線ワイヤ(直径50μm超)のいずれかとすることができる。現時点での好適な本実施形態では、ワイヤ32は金から作製される細線ワイヤである。
「ワイヤボンディング」という用語は、ワイヤを介して行なわれるチップ及び基板の相
互接続を意味するために一般的に受け入れられている表現である。ワイヤをパッドに接合させるために最も多用される方法は、超音波併用熱圧着ボンディングまたは超音波ボンディングのいずれかを用いるものである。超音波ワイヤボンディングは振動及び荷重の組み合わせを利用してワイヤとボンディングパッドとの界面を摩擦することにより温度を局所的に上昇させ、この温度上昇によって分子が界面を通過して拡散し易くなる。超音波併用熱圧着ボンディングは振動に加えて熱を利用して材料の移動を促進する。
複数のスタッドバンプ34はIC22の第1表面の上に形成される。好適な実施形態では、スタッドバンプ34はワイヤ32と同じ材料、例えば金から作製される。スタッドバンプ34は約3ミルの高さを有し、そしてICの能動領域26に近接配置される。スタッドバンプ34は、ワイヤボンディングを行なうワイヤボンダーのキャピラリィを使用してIC22の上に形成される。スタッドバンプ34はIC22の上に、ワイヤボンディングを行なう方法と同じ方法で形成、または配置される。すなわち、スタッドバンプ34の形成プロセスは金ボールを使用する普通の超音波併用熱圧着ボンディングプロセスと非常に類似するが、ループ形成工程及び第2ボンド形成工程が無いことが異なる。更に詳細には、ワイヤの先端にボール(free air ball)が電気火炎を飛ばすことによって形成され、そしてキャピラリィに捕捉され、次に第1ボンドがIC22の表面の上に形成される。第1ボンドを形成した後、テイル長部分を確保した後に第1ボンドから離れ、そしてテイル分離(第1ボンドから引き離す)を行なう。このプロセスは各スタッドバンプに対して繰り返される。
透明カバー36(図2)をICの能動領域26を覆うように配置すると、カバーがスタッドバンプ34の上に搭置される。現時点での好適な本実施形態では、カバー36は、ICの能動領域26を覆うように配置される透明化合物38と、透明化合物38を覆い、かつスタッドバンプ34の上に搭置される窓40と、を含む。従って、スタッドバンプ34は窓40のスタンドオフとして機能する。カバー36は光を透過してICの能動領域26に到達させることができる。窓40は非反射の屈折率傾斜光学ガラスであり、約15〜16ミルの厚さを有する。窓40には種々の材料をコーティングして所望通りに光をフィルタリングすることができる。透明化合物38は硬化前は液状の透明エポキシとすることができる。透明化合物38はセンサの能動領域26の上にどのような塗布システムを使用しても塗布することができる。次に、窓40を透明化合物38(及びスタッドバンプ34)の最上部に搭置する。次に熱硬化プロセスを実施してエポキシを硬化及び固化すると、窓40がICの能動領域26に接合される。
デバイス10を完成させるために、成形用化合物42をリードフレーム12、ボンディングワイヤ、及びカバー36の周辺部を覆うように形成する。スタッドバンプ34は正確な高さのスタンドオフとして機能し、そして窓40をIC22と成形用化合物42との間の位置に保持する。イメージセンサデバイス10は約40ミルの合計高さを有する。
次に図3を参照すると、本発明の別の実施形態によるイメージセンサデバイス44の拡大側面図が示されている。センサデバイス44はセンサデバイス10(図1)と同様であるが、センサデバイス44が大きな非能動領域を有するセンサIC45を有する点が異なる。すなわち、センサIC45は、能動受光領域と、フォトセルを含まない非能動領域と、周辺ボンディングパッド領域と、を有する上面を有する。透明化合物38はICの能動領域を覆って配置され、そして能動領域のみを覆う大きさのカバー46が能動領域に透明化合物38によって接着される。成形用化合物48は、リードフレーム12、ワイヤ32、IC45の非能動領域、及びカバー46の周辺部を覆って形成される。成形用化合物48がIC45の非能動領域を覆うので、IC45の能動領域のみが光に晒される。従って、IC45が感光性のメモリセルを含む場合、このようなセルを成形用化合物48によって遮光する。
ここで、センサデバイス44がスタッドバンプを含まないが、デバイスは必要に応じてスタッドバンプを含むことができることにも留意されたい。この技術分野の当業者であれば、第1の実施形態(デバイス10)はスタッドバンプ34無しで形成することもできることが分かるであろう。
次に図4A〜4Eを参照すると、図1及び2のセンサデバイス10の形成工程を示す拡大断面図が示されている。図4Aは、中央チップ取り付けフラグ14と、複数のボンディングパッドを有する外側ボンディングパッド領域と、を有する金属QFNリードフレーム12を示している。フラグ14は、リードフレーム12の厚さとほぼ同じの高さを有するボンド線を形成する周辺リング20を有する。チップ取り付け材料24はフラグ14の上に、かつ周辺リング20の内側に配置される。すなわち、フラグ14は低弾性接着剤またはチップ接着剤を収容するための中央開口を有する。チップ接着材料24は公知のタイプのものであり、そしてフラグ14の上に従来方法により塗布する。センサ集積回路(IC)22はチップ接着材料24が付着したフラグ14に接着される。リードフレーム12にはモールドから保護するためのマスキングテープを貼り付けることができる。図1及び2を参照しながら前に議論したように、IC22は、能動領域と、周辺ボンディングパッド領域と、を有する第1表面を有する。周辺ボンディングパッド領域は複数のボンディングパッドを含む。
IC22をリードフレーム12のフラグ14に接着させた後、アセンブリを真空穴52を有する段階的硬化ヒートブロック50に搬送する。図4Bに示すように、アセンブリはフラグ14が穴52を覆うようにヒートブロック50の上に位置させる。真空荷重を加えてテープ及びチップ接着材料24が真空穴に向かって崩れ落ちるようにする。この崩落現象は加える真空荷重の大きさ及び穴52のサイズによって制御する。ほとんど同時に、チップ接着材料24が硬化する。硬化サイクルが完了すると、チップ接着層から突出するバンプ54が形成される。バンプ54は通常柔らかいので下地の形状を反映する。以下に更に議論するように、バンプ54を使用して成形工程中に高さを補正する。
次に図4Cを参照すると、アセンブリを従来のワイヤボンダーの位置まで移動させる。ワイヤボンダーは、バンプ54のサイズよりも大きい穴58を有するヒートブロック56を含み、この構成によってアセンブリはヒートブロック56の上に安定して搭置される。ワイヤボンディングを行なってICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドを複数のワイヤで従来方法により電気的に接続する。また、スタッドバンプ34をIC22の第1表面の上にワイヤボンダーキャピラリィ60によって形成する。前に議論したように、スタッドバンプ34はワイヤ32と同じ材料、例えば金から作製される。更に、スタッドバンプ34を形成するためにキャピラリィ60に変更を加える必要は全くない。
次に図4Dを参照すると、透明化合物またはゲル38をセンサIC22の能動領域26を覆うように塗布する。透明化合物38のボンド線厚さはスタッドバンプ34の高さによって決まる。本発明によれば、スタッドバンプ34の高さは約3ミルである。次に窓40、好適にはガラスをICの能動領域26を覆うように搭載して窓40がスタッドバンプ34の上に搭置されるようにする。透明化合物38は窓40をICの能動領域26に固定するが、窓40がIC22からスタッドバンプ34の分だけ離れる点が異なる。アセンブリの全体としての厚さは非常に厳しい許容範囲に制御される。例えば、リードフレーム12、IC22、スタッドバンプ34、及び窓40の典型的な高さばらつきは約+/−1.5ミルである。窓40及び透明化合物38は光を透過してICの能動領域26に到達させることができる。
最後に図4Eに示すように、上部成形用化合物(図1の化合物42)をリードフレーム12、ボンディングワイヤ、及びカバー40の周辺部を覆うように形成する。モールドキャビティ深さAは、IC22とスタッドバンプ34と窓40と、を合計した厚さに等しい。バンプ54の高さは、IC22とスタッドバンプ34と窓40とを合計した分の許容誤差範囲に等しく、約3ミルである。成形用化合物をリードフレーム12、ボンディングワイヤ、及びカバー40の周辺部を覆うように形成した後、バンプ54を潰して、窓40がモールドキャビティ62と接触したままの状態を維持する荷重を生じさせる。すなわち、アセンブリがモールド封止された状態で、バンプ54を潰して生じさせた小さな荷重によりガラス窓40が上部モールドキャビティ62と接触する状態を維持する。窓40がモールドキャビティ62に押し付けられるので、流し込み樹脂の量を減らすことができる。樹脂がガラス表面に滲み出ても、続いてウォータージェット噴射による洗浄を行なうことにより全て取り除くことができる。更に、ガラス窓40に加わる接触圧が小さいので、保護テープを使用しなくても表面引っかき傷の発生を防止することもできる。複数個のデバイスを同時に形成する場合には、これらのデバイスに単体化処理を施して図1に示すデバイス10を形成する。製品デバイスは約40ミル未満の高さを有する。
本発明の好適な実施形態についての記述を提示して例示及び説明を行なってきたが、この記述によって全てを網羅するのではなく、または本発明を開示した形態に制限するものでもない。この技術分野の当業者であれば、上に記載した実施形態に本発明の広範囲に渡る新規のコンセプトから逸脱しない範囲で変更を加え得ることが分かるであろう。従って本発明は、開示した特定の実施形態に制限されるのではなく、添付の請求項に定義される本発明の技術思想内及び技術範囲内の変更を含むことを理解されたい。
本発明による光センサデバイスの拡大断面図。 本発明による光センサデバイスの拡大分解斜視図。 本発明による光センサデバイスの別の実施形態の拡大断面図。 図1,2のセンサデバイスの形成工程を示す拡大断面図。 図1,2のセンサデバイスの形成工程を示す拡大断面図。 図1,2のセンサデバイスの形成工程を示す拡大断面図。 図1,2のセンサデバイスの形成工程を示す拡大断面図。 図1,2のセンサデバイスの形成工程を示す拡大断面図。

Claims (12)

  1. 中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域とを有するQFNタイプのリードフレームと、
    前記フラグに取り付けられたセンサ集積回路(IC)と、該ICは能動領域、及び含む周辺ボンディングパッド領域を有する第1表面を有することと、前記周辺ボンディングパッド領域は複数のボンディングパッドを有することと、
    ワイヤボンディングによってICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドに接続されて前記ICと前記リードフレームとを電気接続する複数のワイヤと、
    前記ICの第1表面の上の複数のスタッドバンプと、
    前記ICの能動領域を覆うように配置され、かつスタッドバンプの上に搭置される透明カバーであって、光を透過してICの能動領域に到達させることができる透明カバーと、
    リードフレーム、ボンディングワイヤ、及びカバーの周辺部の上方に形成される成形用化合物とを備えるイメージセンサデバイス。
  2. 前記フラグは前記リードフレームの厚さとほぼ同じ高さを有したボンド線を形成する周辺リングを有する請求項1記載のイメージセンサデバイス。
  3. 前記ICは、前記フラグ周辺リングの内側に配置される低弾性接着剤によってフラグに取り付けられる、請求項2記載のイメージセンサデバイス。
  4. スタッドバンプは金を使用して形成される請求項1記載のイメージセンサデバイス。
  5. スタッドバンプは約3ミルの高さを有する請求項4記載のイメージセンサデバイス。
  6. ワイヤは金から作製される請求項4記載のイメージセンサデバイス。
  7. 更に、ICの能動領域とカバーとの間に配置される透明化合物を備える、請求項1記載のイメージセンサデバイス。
  8. カバーはガラスから作製される請求項7記載のイメージセンサデバイス。
  9. スタッドバンプはICの能動領域の上に形成される請求項1記載のイメージセンサデバイス。
  10. デバイスは約40ミルの高さを有する請求項1記載のイメージセンサデバイス。
  11. 中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域とを有するQFNタイプのリードフレームと、
    フラグに取り付けられたセンサ集積回路(IC)と、該ICは能動領域、非能動領域、及び複数のボンディングパッドを含む周辺ボンディングパッド領域を備える第1表面を有することと、
    ワイヤボンディングによってICボンディングパッドのそれぞれのパッド及びリードフレームボンディングパッドの該当するパッドに接続されて前記ICと前記リードフレームとを電気接続する複数のワイヤと、
    前記ICの能動領域の上方に配置される透明化合物と、
    前記ICの能動領域上の透明化合物の上方に配置される透明ガラスカバーであって、光がカバー及び透明化合物を透過してICの能動領域に到達することができる構成の透明ガラスカバーと、
    リードフレーム、ボンディングワイヤ、ICボンディングワイヤ、ICの非能動領域、及びカバーの周辺部を覆うように形成される成形用化合物と、を備えるイメージセンサデバイス。
  12. 中央チップ取り付けフラグと、複数のボンディングパッドを有する外側ボンディングパッド領域とを有するQFNタイプのリードフレームを、前記フラグが、前記リードフレームの厚さとほぼ同じ高さを有するボンド線を形成する周辺リングを有するように設ける工程と、
    チップ取り付け材料をフラグの上に、かつ周辺リングの内側に配置する工程と、
    能動領域と、複数のボンディングパッドを含む周辺ボンディングパッド領域とを備えた第1表面を有するセンサ集積回路(IC)を、チップ取り付け材料でフラグに取り付ける工程と、
    ICボンディングパッドのそれぞれのパッドと、リードフレームボンディングパッドの該当するパッドとをワイヤボンディングによって複数のワイヤで電気接続する工程と、
    複数のスタッドバンプを前記ICの第1表面の上に形成する工程と、
    前記ICの能動領域の上方に透明カバーを載置して前記カバーをスタッドバンプの上に、光がカバーを透過してICの能動領域に到達することができるように設ける工程と、
    成形用化合物をリードフレーム、ボンディングワイヤ、及びカバーの周辺部を覆うように形成する工程とを備える、イメージセンサデバイスの形成方法。
JP2004548338A 2002-10-29 2003-09-30 イメージセンサデバイスの製造方法 Expired - Fee Related JP4705784B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US10/282,537 2002-10-29
US10/282,537 US6667543B1 (en) 2002-10-29 2002-10-29 Optical sensor package
PCT/US2003/030866 WO2004040660A1 (en) 2002-10-29 2003-09-30 Optical sensor package

Publications (3)

Publication Number Publication Date
JP2006505126A true JP2006505126A (ja) 2006-02-09
JP2006505126A5 JP2006505126A5 (ja) 2010-04-22
JP4705784B2 JP4705784B2 (ja) 2011-06-22

Family

ID=29735714

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004548338A Expired - Fee Related JP4705784B2 (ja) 2002-10-29 2003-09-30 イメージセンサデバイスの製造方法

Country Status (7)

Country Link
US (2) US6667543B1 (ja)
JP (1) JP4705784B2 (ja)
KR (1) KR101031394B1 (ja)
CN (1) CN100452441C (ja)
AU (1) AU2003275308A1 (ja)
TW (1) TWI233685B (ja)
WO (1) WO2004040660A1 (ja)

Families Citing this family (63)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7002241B1 (en) * 2003-02-12 2006-02-21 National Semiconductor Corporation Packaging of semiconductor device with a non-opaque cover
US20060003483A1 (en) * 2003-07-07 2006-01-05 Wolff Larry L Optoelectronic packaging with embedded window
US20050009239A1 (en) * 2003-07-07 2005-01-13 Wolff Larry Lee Optoelectronic packaging with embedded window
US6995462B2 (en) * 2003-09-17 2006-02-07 Micron Technology, Inc. Image sensor packages
US7138707B1 (en) * 2003-10-21 2006-11-21 Amkor Technology, Inc. Semiconductor package including leads and conductive posts for providing increased functionality
US6905910B1 (en) * 2004-01-06 2005-06-14 Freescale Semiconductor, Inc. Method of packaging an optical sensor
US7098529B1 (en) * 2004-01-07 2006-08-29 Credence Systems Corporation System and method for packaging a semiconductor device
KR100673950B1 (ko) * 2004-02-20 2007-01-24 삼성테크윈 주식회사 이미지 센서 모듈과 이를 구비하는 카메라 모듈 패키지
US7705432B2 (en) 2004-04-13 2010-04-27 Vertical Circuits, Inc. Three dimensional six surface conformal die coating
US7215018B2 (en) 2004-04-13 2007-05-08 Vertical Circuits, Inc. Stacked die BGA or LGA component assembly
JP4055762B2 (ja) * 2004-05-25 2008-03-05 セイコーエプソン株式会社 電気光学装置の製造方法
US20050266602A1 (en) * 2004-05-28 2005-12-01 Intersil Americas, Inc. Encapsulated chip and method of fabrication thereof
US20050266592A1 (en) * 2004-05-28 2005-12-01 Intersil Americas, Inc. Method of fabricating an encapsulated chip and chip produced thereby
TWI333249B (en) * 2004-08-24 2010-11-11 Himax Tech Inc Sensor package
US20060197201A1 (en) * 2005-02-23 2006-09-07 Hsin Chung H Image sensor structure
TW200707768A (en) * 2005-08-15 2007-02-16 Silicon Touch Tech Inc Sensing apparatus capable of easily selecting the light-sensing curve
US7897920B2 (en) * 2005-09-21 2011-03-01 Analog Devices, Inc. Radiation sensor device and method
TWI285417B (en) * 2005-10-17 2007-08-11 Taiwan Electronic Packaging Co Image chip package structure and packaging method thereof
US10010494B2 (en) 2005-10-19 2018-07-03 Menni Menashe Zinger Methods for the treatment of hyperhidrosis
JP4382030B2 (ja) * 2005-11-15 2009-12-09 富士通マイクロエレクトロニクス株式会社 半導体装置及びその製造方法
JP4779614B2 (ja) * 2005-12-08 2011-09-28 ヤマハ株式会社 半導体装置
WO2008082565A1 (en) * 2006-12-29 2008-07-10 Tessera, Inc. Microelectronic devices and methods of manufacturing such devices
US8723332B2 (en) 2007-06-11 2014-05-13 Invensas Corporation Electrically interconnected stacked die assemblies
WO2008157722A1 (en) * 2007-06-19 2008-12-24 Vertical Circuits, Inc. Wafer level surface passivation of stackable integrated circuit chips
SG149725A1 (en) * 2007-07-24 2009-02-27 Micron Technology Inc Thin semiconductor die packages and associated systems and methods
SG149724A1 (en) 2007-07-24 2009-02-27 Micron Technology Inc Semicoductor dies with recesses, associated leadframes, and associated systems and methods
WO2009035849A2 (en) 2007-09-10 2009-03-19 Vertical Circuits, Inc. Semiconductor die mount by conformal die coating
US7911018B2 (en) 2007-10-30 2011-03-22 Panasonic Corporation Optical device and method of manufacturing the same
JP2009124515A (ja) * 2007-11-15 2009-06-04 Sharp Corp 撮像モジュールおよびその製造方法、電子情報機器
KR101554761B1 (ko) 2008-03-12 2015-09-21 인벤사스 코포레이션 지지부에 실장되는 전기적으로 인터커넥트된 다이 조립체
US7863159B2 (en) * 2008-06-19 2011-01-04 Vertical Circuits, Inc. Semiconductor die separation method
US9153517B2 (en) 2008-05-20 2015-10-06 Invensas Corporation Electrical connector between die pad and z-interconnect for stacked die assemblies
US8415203B2 (en) * 2008-09-29 2013-04-09 Freescale Semiconductor, Inc. Method of forming a semiconductor package including two devices
US7820485B2 (en) * 2008-09-29 2010-10-26 Freescale Semiconductor, Inc. Method of forming a package with exposed component surfaces
CN101740528B (zh) * 2008-11-12 2011-12-28 力成科技股份有限公司 增进散热的无外引脚式半导体封装构造及其组合
JP2010166021A (ja) * 2008-12-18 2010-07-29 Panasonic Corp 半導体装置及びその製造方法
WO2010151578A2 (en) * 2009-06-26 2010-12-29 Vertical Circuits, Inc. Electrical interconnect for die stacked in zig-zag configuration
US9147583B2 (en) 2009-10-27 2015-09-29 Invensas Corporation Selective die electrical insulation by additive process
TWI544604B (zh) 2009-11-04 2016-08-01 英維瑟斯公司 具有降低應力電互連的堆疊晶粒總成
US8492720B2 (en) 2010-06-08 2013-07-23 Avago Technologies General Ip (Singapore) Pte. Ltd. Small low-profile optical proximity sensor
US8742350B2 (en) 2010-06-08 2014-06-03 Avago Technologies General Ip (Singapore) Pte. Ltd. Proximity sensor
US8618620B2 (en) 2010-07-13 2013-12-31 Infineon Technologies Ag Pressure sensor package systems and methods
US8743207B2 (en) 2010-07-27 2014-06-03 Flir Systems Inc. Infrared camera architecture systems and methods
US20140175628A1 (en) * 2012-12-21 2014-06-26 Hua Pan Copper wire bonding structure in semiconductor device and fabrication method thereof
US9741591B2 (en) 2012-12-31 2017-08-22 Flir Systems, Inc. Wafer level packaging of microbolometer vacuum package assemblies
US9159852B2 (en) 2013-03-15 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. Image sensor device and method
US9368423B2 (en) 2013-06-28 2016-06-14 STATS ChipPAC Pte. Ltd. Semiconductor device and method of using substrate with conductive posts and protective layers to form embedded sensor die package
CN103996687A (zh) * 2014-06-12 2014-08-20 中国电子科技集团公司第四十四研究所 局部减薄背照式图像传感器结构及其封装工艺
US9490195B1 (en) 2015-07-17 2016-11-08 Invensas Corporation Wafer-level flipped die stacks with leadframes or metal foil interconnects
US9871019B2 (en) 2015-07-17 2018-01-16 Invensas Corporation Flipped die stack assemblies with leadframe interconnects
US9825002B2 (en) 2015-07-17 2017-11-21 Invensas Corporation Flipped die stack
KR102459731B1 (ko) 2015-09-18 2022-10-28 베이징 지오브이 테크놀로지 컴퍼니 리미티드 광학 지문 센서 패키지
US9508691B1 (en) 2015-12-16 2016-11-29 Invensas Corporation Flipped die stacks with multiple rows of leadframe interconnects
US10566310B2 (en) 2016-04-11 2020-02-18 Invensas Corporation Microelectronic packages having stacked die and wire bond interconnects
US9595511B1 (en) 2016-05-12 2017-03-14 Invensas Corporation Microelectronic packages and assemblies with improved flyby signaling operation
US9728524B1 (en) 2016-06-30 2017-08-08 Invensas Corporation Enhanced density assembly having microelectronic packages mounted at substantial angle to board
IT201700030588A1 (it) 2017-03-20 2018-09-20 Federica Livieri “composizione per uso nel trattamento dell'iperidrosi plantare predisponente alle micosi cutanee del piede”
EP3396329A1 (en) * 2017-04-28 2018-10-31 Sensirion AG Sensor package
US10177074B1 (en) 2017-10-04 2019-01-08 Semiconductor Components Industries, Llc Flexible semiconductor package
CN109346415B (zh) * 2018-09-20 2020-04-28 江苏长电科技股份有限公司 封装结构选择性包封的封装方法及封装设备
CN111584529A (zh) * 2020-05-18 2020-08-25 甬矽电子(宁波)股份有限公司 传感器封装结构及封装方法
US11747273B2 (en) * 2020-09-28 2023-09-05 Asahi Kasei Microdevices Corporation Gas sensor
US20220173256A1 (en) * 2020-12-02 2022-06-02 Texas Instruments Incorporated Optical sensor packages with glass members

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61207062A (ja) * 1985-03-12 1986-09-13 Seiko Epson Corp 固体撮像装置
JPS6365783A (ja) * 1986-09-05 1988-03-24 Olympus Optical Co Ltd 固体撮像装置
JPS63197361A (ja) * 1987-02-12 1988-08-16 Mitsubishi Electric Corp 光透過用窓を有する半導体装置とその製造方法
JPH02143466A (ja) * 1988-11-25 1990-06-01 Mitsubishi Electric Corp 半導体装置の製造方法
JPH065828A (ja) * 1992-06-16 1994-01-14 Sony Corp 超小型ccdモジュール
JP3078617U (ja) * 2000-12-27 2001-07-10 汎太半導體股▲ふん▼有限公司 イメージicパッケージング構造
JP2002062462A (ja) * 2000-08-17 2002-02-28 Sharp Corp レンズ一体型固体撮像装置の製造方法
JP2002237565A (ja) * 2001-02-08 2002-08-23 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2002270803A (ja) * 2001-03-14 2002-09-20 Ricoh Co Ltd 固体撮像装置、画像読取ユニット及び画像形成装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5940566A (ja) * 1982-08-30 1984-03-06 Canon Inc カラ−固体撮像装置の製造方法
JPS6269674A (ja) * 1985-09-24 1987-03-30 Mitsubishi Electric Corp 固体撮像素子およびその製造方法
US5264393A (en) * 1988-11-25 1993-11-23 Fuji Photo Film Co., Ltd. Solid state image pickup device and method of manufacturing the same
JPH0378617A (ja) * 1989-08-22 1991-04-03 K G S Kk 位置検出用センサ装置
JPH1197656A (ja) 1997-09-22 1999-04-09 Fuji Electric Co Ltd 半導体光センサデバイス
WO2001015237A1 (en) 1999-08-20 2001-03-01 Amkor Technology, Inc. Chip-sized optical sensor package
US6266197B1 (en) 1999-12-08 2001-07-24 Amkor Technology, Inc. Molded window array for image sensor packages
JP2001203913A (ja) * 2000-01-21 2001-07-27 Sony Corp 撮像装置、カメラモジュール及びカメラシステム
US6384472B1 (en) 2000-03-24 2002-05-07 Siliconware Precision Industries Co., Ltd Leadless image sensor package structure and method for making the same
US6492699B1 (en) * 2000-05-22 2002-12-10 Amkor Technology, Inc. Image sensor package having sealed cavity over active area
US6342406B1 (en) 2000-11-15 2002-01-29 Amkor Technology, Inc. Flip chip on glass image sensor package fabrication method
US6661083B2 (en) * 2001-02-27 2003-12-09 Chippac, Inc Plastic semiconductor package

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61207062A (ja) * 1985-03-12 1986-09-13 Seiko Epson Corp 固体撮像装置
JPS6365783A (ja) * 1986-09-05 1988-03-24 Olympus Optical Co Ltd 固体撮像装置
JPS63197361A (ja) * 1987-02-12 1988-08-16 Mitsubishi Electric Corp 光透過用窓を有する半導体装置とその製造方法
JPH02143466A (ja) * 1988-11-25 1990-06-01 Mitsubishi Electric Corp 半導体装置の製造方法
JPH065828A (ja) * 1992-06-16 1994-01-14 Sony Corp 超小型ccdモジュール
JP2002062462A (ja) * 2000-08-17 2002-02-28 Sharp Corp レンズ一体型固体撮像装置の製造方法
JP3078617U (ja) * 2000-12-27 2001-07-10 汎太半導體股▲ふん▼有限公司 イメージicパッケージング構造
JP2002237565A (ja) * 2001-02-08 2002-08-23 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2002270803A (ja) * 2001-03-14 2002-09-20 Ricoh Co Ltd 固体撮像装置、画像読取ユニット及び画像形成装置

Also Published As

Publication number Publication date
CN100452441C (zh) 2009-01-14
AU2003275308A1 (en) 2004-05-25
US20040080029A1 (en) 2004-04-29
KR101031394B1 (ko) 2011-04-26
TWI233685B (en) 2005-06-01
KR20050071637A (ko) 2005-07-07
WO2004040660A1 (en) 2004-05-13
TW200414476A (en) 2004-08-01
CN1692501A (zh) 2005-11-02
JP4705784B2 (ja) 2011-06-22
US6958261B2 (en) 2005-10-25
US6667543B1 (en) 2003-12-23

Similar Documents

Publication Publication Date Title
JP4705784B2 (ja) イメージセンサデバイスの製造方法
US7012325B2 (en) Ultra-thin semiconductor package device and method for manufacturing the same
TWI385763B (zh) 四方扁平無引腳半導體封裝及其製作方法
US6441478B2 (en) Semiconductor package having metal-pattern bonding and method of fabricating the same
JP4895506B2 (ja) イメージセンサ装置
JP3420057B2 (ja) 樹脂封止型半導体装置
JP3578770B2 (ja) 半導体装置
KR100393448B1 (ko) 반도체 패키지 및 그 제조 방법
US20080182398A1 (en) Varied Solder Mask Opening Diameters Within a Ball Grid Array Substrate
JP2005519471A (ja) 積層ダイ半導体装置
KR20050022558A (ko) Bga 패키지, 그 제조방법 및 bga 패키지 적층 구조
KR100456815B1 (ko) 반도체 패키지 및 이것의 반도체 칩 부착방법
KR100533761B1 (ko) 반도체패키지
JP2003051511A (ja) 半導体装置及びその製造方法
KR100197876B1 (ko) 반도체 패키지 및 그 제조방법
KR100308899B1 (ko) 반도체패키지및그제조방법
KR100379085B1 (ko) 반도체장치의봉지방법
KR100444175B1 (ko) 볼그리드 어레이 적층칩 패키지
JP3145892B2 (ja) 樹脂封止型半導体装置
KR100337456B1 (ko) 반도체패키지용 프레임 및 이를 이용한 반도체패키지의 제조 방법
JPH10233466A (ja) 半導体装置
JP2002217335A (ja) 半導体装置およびその製造方法
KR19990058160A (ko) 비지에이패키지 및 그 제조방법
JPH10303233A (ja) 半導体装置の製造方法
KR19980083260A (ko) 반도체 패키지의 구조 및 제조 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060811

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091106

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091117

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100217

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100224

A524 Written submission of copy of amendment under article 19 pct

Free format text: JAPANESE INTERMEDIATE CODE: A524

Effective date: 20100303

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20100706

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110215

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110314

R150 Certificate of patent or registration of utility model

Ref document number: 4705784

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees