JP2003188252A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2003188252A5 JP2003188252A5 JP2001380656A JP2001380656A JP2003188252A5 JP 2003188252 A5 JP2003188252 A5 JP 2003188252A5 JP 2001380656 A JP2001380656 A JP 2001380656A JP 2001380656 A JP2001380656 A JP 2001380656A JP 2003188252 A5 JP2003188252 A5 JP 2003188252A5
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- interlayer insulating
- wiring layer
- semiconductor device
- conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims description 39
- 239000000758 substrate Substances 0.000 claims description 18
- 238000009792 diffusion process Methods 0.000 claims description 9
- 238000002955 isolation Methods 0.000 claims description 7
- 238000005530 etching Methods 0.000 claims description 4
- 238000000034 method Methods 0.000 claims description 4
- 239000010410 layer Substances 0.000 claims 32
- 239000004020 conductor Substances 0.000 claims 27
- 239000011229 interlayer Substances 0.000 claims 25
- 230000004888 barrier function Effects 0.000 claims 16
- 238000004519 manufacturing process Methods 0.000 claims 5
- 239000000463 material Substances 0.000 claims 5
- 238000010030 laminating Methods 0.000 claims 2
- 230000005484 gravity Effects 0.000 claims 1
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2001380656A JP2003188252A (ja) | 2001-12-13 | 2001-12-13 | 半導体装置及びその製造方法 |
| KR10-2002-0079023A KR100478667B1 (ko) | 2001-12-13 | 2002-12-12 | 반도체 장치 및 그 제조 방법 |
| US10/318,257 US6943453B2 (en) | 2001-12-13 | 2002-12-13 | Superconductor device and method of manufacturing the same |
| US10/943,250 US7026241B2 (en) | 2001-12-13 | 2004-09-17 | Superconductor device and method of manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2001380656A JP2003188252A (ja) | 2001-12-13 | 2001-12-13 | 半導体装置及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2003188252A JP2003188252A (ja) | 2003-07-04 |
| JP2003188252A5 true JP2003188252A5 (enExample) | 2004-08-26 |
Family
ID=19187214
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2001380656A Pending JP2003188252A (ja) | 2001-12-13 | 2001-12-13 | 半導体装置及びその製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US6943453B2 (enExample) |
| JP (1) | JP2003188252A (enExample) |
| KR (1) | KR100478667B1 (enExample) |
Families Citing this family (51)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4102112B2 (ja) * | 2002-06-06 | 2008-06-18 | 株式会社東芝 | 半導体装置及びその製造方法 |
| JP2004281631A (ja) * | 2003-03-14 | 2004-10-07 | Renesas Technology Corp | 半導体装置の設計方法 |
| JP2005038884A (ja) | 2003-07-15 | 2005-02-10 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JP4818578B2 (ja) * | 2003-08-06 | 2011-11-16 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置およびその製造方法 |
| KR100555514B1 (ko) * | 2003-08-22 | 2006-03-03 | 삼성전자주식회사 | 저 저항 텅스텐 배선을 갖는 반도체 메모리 소자 및 그제조방법 |
| JP2005109236A (ja) | 2003-09-30 | 2005-04-21 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JP4455017B2 (ja) * | 2003-11-10 | 2010-04-21 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| KR20050056348A (ko) * | 2003-12-10 | 2005-06-16 | 매그나칩 반도체 유한회사 | 반도체소자의 금속배선 형성방법 |
| JP2005311131A (ja) * | 2004-04-22 | 2005-11-04 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JP5172069B2 (ja) * | 2004-04-27 | 2013-03-27 | 富士通セミコンダクター株式会社 | 半導体装置 |
| KR100603588B1 (ko) * | 2004-06-09 | 2006-07-24 | 주식회사 하이닉스반도체 | 낮은 콘택 저항을 갖는 반도체 소자 및 그 제조 방법 |
| JP2006073939A (ja) * | 2004-09-06 | 2006-03-16 | Toshiba Corp | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の製造方法 |
| JP2006114550A (ja) * | 2004-10-12 | 2006-04-27 | Renesas Technology Corp | 半導体装置およびその製造方法 |
| DE102004059668B3 (de) * | 2004-12-10 | 2006-07-13 | Infineon Technologies Ag | Halbleitertechnologieverfahren zur Herstellung einer leitfähigen Schicht |
| US7615821B2 (en) * | 2005-02-03 | 2009-11-10 | Seoul National University Industry Foundation | Charge trap memory with avalanche generation inducing layer |
| JP4680624B2 (ja) * | 2005-02-15 | 2011-05-11 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法 |
| KR100833201B1 (ko) * | 2007-06-15 | 2008-05-28 | 삼성전자주식회사 | 콘택 플러그 및 배선 라인 일체형 구조의 미세 패턴을가지는 반도체 소자 및 그 제조 방법 |
| JP4713936B2 (ja) * | 2005-05-09 | 2011-06-29 | 株式会社東芝 | 半導体装置 |
| US7615448B2 (en) * | 2005-12-06 | 2009-11-10 | Sandisk Corporation | Method of forming low resistance void-free contacts |
| JP4854286B2 (ja) * | 2005-12-06 | 2012-01-18 | 株式会社アルバック | 銅配線構造 |
| WO2007067860A2 (en) * | 2005-12-06 | 2007-06-14 | Sandisk Corporation | Low- resistance void-free contacts for eeprom devices |
| US7737483B2 (en) * | 2005-12-06 | 2010-06-15 | Sandisk Corporation | Low resistance void-free contacts |
| JP4155587B2 (ja) * | 2006-04-06 | 2008-09-24 | 株式会社東芝 | 半導体装置の製造方法 |
| KR100766236B1 (ko) * | 2006-05-26 | 2007-10-10 | 주식회사 하이닉스반도체 | 플래시 메모리 소자의 제조방법 |
| KR100843941B1 (ko) * | 2006-12-26 | 2008-07-03 | 주식회사 하이닉스반도체 | 반도체 소자의 제조방법 |
| US7462038B2 (en) * | 2007-02-20 | 2008-12-09 | Qimonda Ag | Interconnection structure and method of manufacturing the same |
| US20080296778A1 (en) * | 2007-05-30 | 2008-12-04 | Qimonda Ag | Interconnection Structure and Integrated Circuit |
| KR100873894B1 (ko) * | 2007-06-29 | 2008-12-15 | 삼성전자주식회사 | 반도체 장치의 제조 방법 |
| JP2009109581A (ja) * | 2007-10-26 | 2009-05-21 | Toshiba Corp | 半導体装置の製造方法 |
| JP4909912B2 (ja) * | 2008-01-10 | 2012-04-04 | 株式会社東芝 | パターン形成方法 |
| JP4907563B2 (ja) * | 2008-01-16 | 2012-03-28 | パナソニック株式会社 | 半導体記憶装置 |
| KR20090081119A (ko) * | 2008-01-23 | 2009-07-28 | 주식회사 하이닉스반도체 | 반도체 소자의 콘택 플러그 및 그의 형성 방법 |
| JP2009182181A (ja) | 2008-01-31 | 2009-08-13 | Toshiba Corp | 半導体装置 |
| JP2008205493A (ja) * | 2008-04-04 | 2008-09-04 | Toshiba Corp | 不揮発性半導体記憶装置の製造方法 |
| JP2009259975A (ja) * | 2008-04-15 | 2009-11-05 | Toshiba Corp | 半導体集積回路装置 |
| JP2009289949A (ja) * | 2008-05-29 | 2009-12-10 | Toshiba Corp | 不揮発性半導体記憶装置 |
| JP2010062369A (ja) | 2008-09-04 | 2010-03-18 | Toshiba Corp | 半導体記憶装置 |
| US20110042722A1 (en) * | 2009-08-21 | 2011-02-24 | Nanya Technology Corp. | Integrated circuit structure and memory array |
| CN102593064B (zh) * | 2012-03-11 | 2014-01-22 | 复旦大学 | 一种栅控二极管半导体存储器器件的制造方法 |
| JP2013197537A (ja) * | 2012-03-22 | 2013-09-30 | Toshiba Corp | 不揮発性半導体記憶装置およびその製造方法 |
| JP5458146B2 (ja) * | 2012-06-21 | 2014-04-02 | 株式会社東芝 | 半導体装置 |
| KR20140004343A (ko) * | 2012-07-02 | 2014-01-13 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
| DE102013109759B4 (de) | 2013-03-12 | 2025-03-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Verfahren zum Strukturieren von Vias in einem Chip und Chipstruktur mit Vias |
| US9589974B2 (en) * | 2013-09-11 | 2017-03-07 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory device and method for manufacturing same |
| WO2015099475A1 (ko) * | 2013-12-27 | 2015-07-02 | 주식회사 엘지화학 | 전도성 필름 및 그 제조방법 |
| US10090167B2 (en) * | 2014-10-15 | 2018-10-02 | Taiwan Semiconductor Manufacturing Company | Semiconductor device and method of forming same |
| US10312192B2 (en) | 2016-06-02 | 2019-06-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit having staggered conductive features |
| CN110729231A (zh) * | 2018-07-17 | 2020-01-24 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制造方法及半导体器件 |
| CN111146201B (zh) * | 2020-01-15 | 2021-04-30 | 长江存储科技有限责任公司 | 三维存储器及其制备方法 |
| CN113893846B (zh) * | 2021-11-18 | 2022-06-28 | 广东粤绿环境工程有限公司 | 一种锡、铈-钛酸锶固溶体压电制氢催化剂及其制备方法与应用 |
| CN114822627B (zh) * | 2022-02-23 | 2025-08-26 | 江南大学 | 一种降低IR Drop的存算阵列折叠布局方法 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02265243A (ja) * | 1989-04-05 | 1990-10-30 | Nec Corp | 多層配線およびその形成方法 |
| US5589413A (en) | 1995-11-27 | 1996-12-31 | Taiwan Semiconductor Manufacturing Company | Method of manufacturing self-aligned bit-line during EPROM fabrication |
| US6071810A (en) * | 1996-12-24 | 2000-06-06 | Kabushiki Kaisha Toshiba | Method of filling contact holes and wiring grooves of a semiconductor device |
| JP3600393B2 (ja) | 1997-02-10 | 2004-12-15 | 株式会社東芝 | 半導体装置及びその製造方法 |
| KR100223914B1 (ko) * | 1997-02-17 | 1999-10-15 | 구본준 | 다층배선 형성방법 |
| JP4392867B2 (ja) * | 1998-02-06 | 2010-01-06 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
| KR100259075B1 (ko) * | 1998-03-14 | 2000-06-15 | 김영환 | 반도체 소자 및 그의 제조 방법 |
| TW475267B (en) | 1999-07-13 | 2002-02-01 | Toshiba Corp | Semiconductor memory |
| JP2001332621A (ja) * | 2000-03-13 | 2001-11-30 | Toshiba Corp | 半導体装置及びその製造方法 |
-
2001
- 2001-12-13 JP JP2001380656A patent/JP2003188252A/ja active Pending
-
2002
- 2002-12-12 KR KR10-2002-0079023A patent/KR100478667B1/ko not_active Expired - Fee Related
- 2002-12-13 US US10/318,257 patent/US6943453B2/en not_active Expired - Fee Related
-
2004
- 2004-09-17 US US10/943,250 patent/US7026241B2/en not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2003188252A5 (enExample) | ||
| TWI637488B (zh) | 半導體裝置及其製造方法 | |
| US11848228B2 (en) | Semiconductor device | |
| KR100618819B1 (ko) | 오버레이 마진이 개선된 반도체 소자 및 그 제조방법 | |
| KR100487560B1 (ko) | 선택 트랜지스터를 갖는 이이피롬 및 그 제조방법 | |
| KR100971552B1 (ko) | 플래시 메모리 장치 및 그 동작 방법 | |
| KR20110028971A (ko) | 사이즈가 구별되는 2종의 콘택 홀을 1회 포토 공정으로 형성하는 반도체 소자의 제조방법 | |
| CN107017262A (zh) | 垂直存储器件 | |
| KR20130044713A (ko) | 3차원 불휘발성 메모리 소자와, 이를 포함하는 메모리 시스템과, 그 제조방법 | |
| US20120205805A1 (en) | Semiconductor device and method of manufacturing the same | |
| KR20150042378A (ko) | 반도체 소자의 미세 패턴 형성 방법 | |
| KR20150116175A (ko) | 소스라인 저항 감소를 위한 비휘발성 메모리 장치 | |
| KR20190123170A (ko) | 반도체 소자의 제조 방법 | |
| KR100500456B1 (ko) | 플래쉬 메모리 소자의 제조방법 및 그에 의해 제조된플래쉬 메모리 소자 | |
| US20050156272A1 (en) | Semiconductor devices having storage nodes | |
| JP2008103729A (ja) | 半導体素子及びその形成方法 | |
| US20100237406A1 (en) | Semiconductor memory device and manufacturing method thereof | |
| US8354752B2 (en) | Semiconductor devices | |
| KR100483588B1 (ko) | 난드형 플래시 메모리 소자의 셀렉트 라인 형성 방법 | |
| KR100985882B1 (ko) | 플래시 메모리 소자 및 제조 방법 | |
| KR20070100154A (ko) | 미세 컨택트 홀을 갖는 반도체 기억 장치 및 반도체 장치의제조 방법 | |
| KR101890817B1 (ko) | 가변 저항 메모리 장치 및 그 제조 방법 | |
| JP2009267107A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
| US20150069485A1 (en) | Semiconductor device and method of manufacturing the same | |
| KR20070082991A (ko) | 저항 소자를 구비하는 비휘발성 메모리 장치의 형성방법 |