CN118398592A - 半导体装置 - Google Patents

半导体装置 Download PDF

Info

Publication number
CN118398592A
CN118398592A CN202410490405.1A CN202410490405A CN118398592A CN 118398592 A CN118398592 A CN 118398592A CN 202410490405 A CN202410490405 A CN 202410490405A CN 118398592 A CN118398592 A CN 118398592A
Authority
CN
China
Prior art keywords
semiconductor device
layer
wiring layer
plug
memory cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410490405.1A
Other languages
English (en)
Inventor
内山泰宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kioxia Corp
Original Assignee
Kioxia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kioxia Corp filed Critical Kioxia Corp
Publication of CN118398592A publication Critical patent/CN118398592A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • H01L2224/091Disposition
    • H01L2224/0918Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/09181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/802Applying energy for connecting
    • H01L2224/80201Compression bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/8034Bonding interfaces of the bonding area
    • H01L2224/80357Bonding interfaces of the bonding area being flush with the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80895Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically conductive surfaces, e.g. copper-copper direct bonding, surface activated bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/808Bonding techniques
    • H01L2224/80894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • H01L2224/80896Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80909Post-treatment of the bonding area
    • H01L2224/80948Thermal treatments, e.g. annealing, controlled cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/80001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/80986Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06524Electrical connections formed on device or on substrate, e.g. a deposited or grown layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Bipolar Transistors (AREA)
  • Noodles (AREA)
  • Non-Volatile Memory (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明的实施方式提供一种能够容易地将衬底上的元件与存储单元阵列内的电极层连接的半导体装置。根据实施方式,半导体装置具备:第1衬底;逻辑电路,设置于所述第1衬底上;及存储单元阵列,设置于所述逻辑电路的上方,且包含被积层的多个电极层及设置于所述多个电极层上方的半导体层。所述装置还具备:第1及第2插塞,设置于所述逻辑电路的上方,且电连接于所述逻辑电路;焊盘,设置于所述第1插塞上;及金属配线层,设置于所述存储单元阵列上,电连接于所述半导体层,且电连接于所述第2插塞。

Description

半导体装置
分案申请的相关信息
本案是分案申请。该分案的母案是申请日为2020年2月14日、申请号202010093083.9、发明名称为“半导体装置及其制造方法”的发明专利申请案。
[相关申请案]
本申请案享有以日本专利申请案2019-169763号(申请日:2019年9月18日)为基础申请案的优先权。本申请案通过参考该基础申请案而包含基础申请案的全部内容。
技术领域
本发明的实施方式涉及一种半导体装置及其制造方法。
背景技术
当在衬底上方的较高的位置配置存储单元阵列的情况下,存在难以将衬底上的元件与存储单元阵列内的电极层连接的情况。
发明内容
实施方式提供一种能够容易地将衬底上的元件与存储单元阵列内的电极层连接的半导体装置及其制造方法。
根据实施方式,半导体装置具备:第1衬底;逻辑电路,设置于所述第1衬底上;及存储单元阵列,设置于所述逻辑电路上方,且包含被积层的多个电极层、及设置于所述多个电极层上方的半导体层。所述装置还具备:第1及第2插塞,设置于所述逻辑电路的上方,且电连接于所述逻辑电路;焊盘,设置于所述第1插塞上;及金属配线层,设置于所述存储单元阵列上,电连接于所述半导体层,且电连接于所述第2插塞。
附图说明
图1是表示第1实施方式的半导体装置的构造的剖视图。
图2是表示第1实施方式的柱状部的构造的剖视图。
图3~8是表示第1实施方式的半导体装置的制造方法的剖视图。
图9是表示第2实施方式的半导体装置的构造的剖视图。
图10是表示第3实施方式的半导体装置的构造的剖视图。
图11是表示第4实施方式的半导体装置的构造的剖视图。
图12是表示第5实施方式的半导体装置的构造的剖视图。
图13是表示第6实施方式的半导体装置的构造的剖视图。
图14是表示第7实施方式的半导体装置的构造的剖视图。
具体实施方式
以下,参考附图对本发明的实施方式进行说明。在图1至图14中,对相同的构成附注相同的符号,并省略重复的说明。
(第1实施方式)
图1是表示第1实施方式的半导体装置的构造的剖视图。图1的半导体装置是将阵列芯片1与电路芯片2贴合所得的三维存储器。
阵列芯片1具备包含多个存储单元的存储单元阵列11、存储单元阵列11上的绝缘膜12、及存储单元阵列11下的层间绝缘膜13。绝缘膜12是第1绝缘膜的例子。绝缘膜12例如是氧化硅膜或氮化硅膜。层间绝缘膜13例如是氧化硅膜或包含氧化硅膜及其它绝缘膜的积层膜。
电路芯片2设置于阵列芯片1下。符号S表示阵列芯片1与电路芯片2的贴合面。电路芯片2具备层间绝缘膜14、及层间绝缘膜14下的衬底15。衬底15是第1衬底的例子。层间绝缘膜14例如是氧化硅膜、或包含氧化硅膜及其它绝缘膜的积层膜。衬底15例如是硅衬底等半导体衬底。
图1表示与衬底15的表面平行且相互垂直的X方向及Y方向、及与衬底15的表面垂直的Z方向。在本说明书中,将+Z方向作为上方向,将-Z方向作为下方向。-Z方向可以与重力方向一致,也可以不一致。
阵列芯片1具备多条字线WL、及源极线SL作为存储单元阵列11内的多个电极层。图1表示存储单元阵列11的阶梯构造部21。各字线WL经由接触插塞22而与字线层23电连接。贯通多条字线WL的各柱状部CL经由介层插塞24而与位线BL电连接,且与源极线SL电连接。源极线SL设置在这些字线WL上,且与下述源极配线层46电连接。源极线SL包含作为半导体层的第1层SL1、及作为金属层的第2层SL2。第2层SL2设置于第1层SL1上,作为阻挡金属层发挥功能。第1层SL1例如是n+型多晶硅层。第2层SL2例如是钛(Ti)层、或包含钛层及氮化钛膜的积层膜。
电路芯片2具备多个晶体管31。各晶体管31具备介隔栅极绝缘膜而设置于衬底15上的栅极电极32、及设置于衬底15内的未图示的源极扩散层及漏极扩散层。此外,电路芯片2具备:多个接触插塞33,设置于这些晶体管31的源极扩散层或漏极扩散层上;配线层34,设置于这些接触插塞33上,且包含多条配线;及多条配线层35,设置于配线层34上,且各包含多条配线。
电路芯片2还具备:多个介层插塞36,设置于配线层35上;及多个金属垫37,设置于这些介层插塞36上。金属垫37例如是铜(Cu)层或铝(Al)层。金属垫37是第1垫的例子。本实施方式的电路芯片2作为控制阵列芯片1的动作的控制电路(逻辑电路)发挥功能。该控制电路由晶体管31等构成,且电连接于金属垫37。该控制电路例如包含存储单元阵列11的周边电路。
阵列芯片1具备:多个金属垫41,设置于金属垫37上;多个介层插塞42,设置于金属垫41上;及多条配线层43,设置于这些介层插塞42上,且各包含多条配线。金属垫41例如是铜层或铝层。金属垫41是第2垫的例子。此外,阵列芯片1具备设置于配线层43上的多个介层插塞44,这些介层插塞44包含多个介层插塞44a、及多个介层插塞44b。介层插塞44a是第1插塞的例子,介层插塞44b是第2插塞的例子。这些介层插塞44在存储单元阵列11的外部设置于存储单元阵列11的侧方。
阵列芯片1还具备金属垫45、源极配线层46、及钝化膜47。
金属垫45设置于介层插塞44a及绝缘膜12上,通过与介层插塞44a相接而电连接于介层插塞44a。本实施方式的金属垫45作为半导体装置的外部连接垫(焊盘)发挥功能。
源极配线层46设置于介层插塞44b、存储单元阵列11、及绝缘膜12上,通过与介层插塞44b相接而电连接于介层插塞44b。源极配线层46是金属配线层的例子。源极配线层46包含:第1部分R1,介隔绝缘膜12而设置于存储单元阵列11上;及第2部分R2,在绝缘膜12内设置于存储单元阵列11上。其结果为,源极配线层46以与源极线SL相接的方式设置于源极线SL上,且电连接于源极线SL。
本实施方式的金属垫45及源极配线层46设置于1个相同的配线层内,分别包含阻挡金属层45a、46a、及阻挡金属层45a、46a上的配线材层45b、46b。阻挡金属层45a、46a例如是氮化钛膜等金属层。配线材层45b、46b例如是铝层等的金属层。本实施方式的金属垫45及源极配线层46如下文所述通过在存储单元阵列11及绝缘膜12上形成1个配线层并对该配线层进行加工而形成,在该配线层内形成金属垫45及源极配线层46。
本实施方式的金属垫45及源极配线层46分别设置于以贯通绝缘膜12的方式设置的介层插塞44a、44b上。由此,介层插塞44a的上端或介层插塞44b的上端设置于比源极线SL的上表面更高的位置。同样地,金属垫45的下表面或源极配线层46的第1部分R1的下表面设置于比源极线SL的上表面更高的位置。另一方面,源极配线层46的第2部分R2的下表面与源极线SL的上表面相接。具体来说,源极配线层46的阻挡金属层46a与源极线SL的第2层SL2相接。
钝化膜47设置于金属垫45、源极配线层46、及绝缘膜12上。钝化膜47例如是氧化硅膜等绝缘膜,且具有使金属垫45的上表面露出的开口部P。金属垫45能够经由该开口部P利用焊接线、焊锡球、金属凸块等连接于安装衬底或其它装置。
如图1所示,存储单元阵列11经由存储单元阵列11下的金属垫41、37等而与电路芯片2电连接,例如,与构成逻辑电路的晶体管31等电连接。对于金属垫45或源极配线层46也同样如此。金属垫45经由介层插塞44a或介层插塞44a下的金属垫41、37等而与电路芯片2电连接,源极配线层46经由介层插塞44b或介层插塞44b下的金属垫41、37等而与电路芯片2电连接。在本实施方式中,在图1的截面中,存储单元阵列11与晶体管31电连接,在与图1不同的截面中,金属垫45或源极配线层46与晶体管31电连接。
图2是表示第1实施方式的柱状部CL的构造的剖视图。
如图2所示,存储单元阵列11具备交替地积层于层间绝缘膜13(图1)上的多条字线WL及多个绝缘层51。字线WL例如是W(钨)层。绝缘层51例如是氧化硅膜。
柱状部CL依次包含阻挡绝缘膜52、电荷储存层53、隧道绝缘膜54、通道半导体层55、及核心绝缘膜56。电荷储存层53例如是氮化硅膜,介隔阻挡绝缘膜52而形成于字线WL及绝缘层51的侧面。电荷储存层53也可以是多晶硅层等半导体层。通道半导体层55例如是多晶硅层,介隔隧道绝缘膜54而形成于电荷储存层53的侧面。阻挡绝缘膜52、隧道绝缘膜54、及核心绝缘膜56例如是氧化硅膜或金属绝缘膜。
图3至图8是表示第1实施方式的半导体装置的制造方法的剖视图。
图3表示包含多个阵列芯片1的阵列晶圆W1、及包含多个电路芯片2的电路晶圆W2。阵列晶圆W1也称为存储晶圆,电路晶圆W2也称为CMOS晶圆。
请留意图3的存储晶圆W1的朝向与图1的阵列芯片1的朝向相反。在本实施方式中,通过将阵列晶圆W1与电路晶圆W2贴合而制造半导体装置。图3表示为了贴合而翻转朝向之前的存储晶圆W1,图1表示为了贴合而翻转朝向且被贴合及切割之后的阵列芯片1。请留意存储晶圆W1具备设置于绝缘膜12下的衬底16。衬底16例如是硅衬底等半导体衬底。衬底16是第2衬底的例子。
在本实施方式中,首先,如图3所示,在存储晶圆W1的衬底16上形成存储单元阵列11、绝缘膜12、层间绝缘膜13、阶梯构造部21、金属垫41等,在电路晶圆W2的衬底15上形成层间绝缘膜14、晶体管31、金属垫37等。
例如,当在衬底16上形成存储单元阵列11等时,在衬底16上依次形成绝缘膜12、源极线SL的第2层SL2、及源极线SL的第1层SL1,在源极线SL上交替地形成多个绝缘层51及多个牺牲层。接下来,在这些绝缘层51及牺牲层内形成多个柱状部CL,然后,将这些牺牲层置换为多条字线WL。这样,在衬底16上介隔绝缘膜12而形成存储单元阵列11。此外,当在衬底16上形成金属垫41等时,在衬底16上依次形成介层插塞44、配线层43、介层插塞42、及金属垫41。此时,介层插塞44以贯通绝缘膜12而到达至衬底16的方式形成。
另一方面,当在衬底15上形成晶体管31或金属垫37时,在衬底15上依次形成栅极电极32、接触插塞33、配线层34、配线层35、介层插塞36、及金属垫37。
接下来,如图4所示,利用机械压力将阵列晶圆W1与电路晶圆W2贴合。由此,将层间绝缘膜13与层间绝缘膜14粘合。接下来,在400℃下将阵列晶圆W1及电路晶圆W2退火。由此,金属垫41与金属垫37接合。其结果为,衬底15与衬底16介隔层间绝缘膜13或层间绝缘膜14而贴合。图4表示该贴合的结果、配置于衬底15上方的存储单元阵列11、插塞44、衬底16等。
接下来,通过CMP(Chemical Mechanical Polishing,化学机械抛光)将衬底15薄膜化之后,通过CMP将衬底16去除,使绝缘膜12露出(图5)。接下来,通过光刻法及蚀刻在绝缘膜12形成开口部H1,使存储单元阵列11的源极线SL在开口部H1内露出(图5)。
接下来,通过溅镀在源极线SL及绝缘膜12上形成配线层48(图6)。配线层48包含形成于源极线SL及绝缘膜12上的阻挡金属层48a、及形成于阻挡金属层48a上的配线材层48b。阻挡金属层48a例如为氮化钛膜。配线材层48b例如是铝层。
接下来,通过RIE(Reactive Ion Etching,反应离子刻蚀)对配线层48进行加工(图7)。其结果为,在配线层48内形成金属垫45及源极配线层46。金属垫45形成于介层插塞44a上,源极配线层46形成于介层插塞44b及源极线SL上。图7的源极配线层46包含介隔绝缘膜12而设置于存储单元阵列11上的第1部分R1、及在绝缘膜12内设置于存储单元阵列11上的第2部分R2。
这样,本实施方式的金属垫45及源极配线层46通过对相同的配线层48进行加工而形成。金属垫45的阻挡金属层45a及源极配线层46的阻挡金属层46a来自配线层48的阻挡金属层48a,金属垫45的配线材层45b、及源极配线层46的配线材层46b来自配线层48的配线材层48b。
接下来,在金属垫45、源极配线层46、及绝缘膜12上形成钝化膜47(图8)。然后,在钝化膜47形成开口部P,使金属垫45在开口部P内露出(参考图1)。进而,将阵列晶圆W1及电路晶圆W2切断为多个芯片。这样,制造本实施方式的半导体装置。
以下,再次参考图1,对本实施方式的源极线SL或源极配线层46进行说明。
当考虑源极配线层46的配置时,考虑将源极配线层46与字线层23同样地配置于存储单元阵列11之下。在此情况下,为了将源极线SL与源极配线层46电连接,必须将贯通多条字线WL的多个接触插塞设置于源极线SL与源极配线层46之间。这种接触插塞的存在会成为提高半导体装置的集成度的阻碍。
此外,源极线SL是在将阵列晶圆W1与电路晶圆W2贴合之前形成,因此,难以使用厚金属层形成源极线SL。理由在于金属层会受到用于贴合的退火的影响。因此,考虑源极线SL是仅由半导体层形成还是由半导体层及薄金属层形成。然而,在这些情况下,源极线SL的电阻会变高,因此,要求在源极线SL与源极配线层46之间配置多数个接触插塞,抑制源极线SL的电压效应。然而,此种多数个接触插塞的存在成为提高半导体装置的集成度的较大的阻碍。
因此,在本实施方式中,通过将源极配线层46配置于存储单元阵列11上、具体而言将源极配线层46配置于源极线SL上而使之与源极线SL电连接。由此,无需将贯通多条字线WL的多个接触插塞设置于源极线SL与源极配线层46之间,从而可提高半导体装置的集成度。
在此情况下源极配线层46配置于衬底15上方的较高的位置,因此,还认为难以与晶体管31等电连接。理由在于,本实施方式的半导体装置通过阵列晶圆W1与电路晶圆W2的贴合而形成,因此,存储单元阵列11配置于衬底15上方的较高的位置,存储单元阵列11上的源极配线层46配置于衬底15上的更高的位置。如果将源极配线层46配置于存储单元阵列11上,那么与将源极配线层46配置于存储单元阵列11下的情况相比,源极配线层46与晶体管31的距离变远。
然而,本实施方式的源极配线层46配置于与金属垫(焊盘)45相同高度,因此,可以利用与金属垫45相同的方法连接于晶体管31。即,与利用介层插塞44a将金属垫45连接于晶体管31同样地,可以利用介层插塞44b将源极配线层46连接于晶体管31。由此,即便源极配线层46配置于衬底15上方的较高的位置,也可以容易地将源极配线层46与晶体管31等连接。由此,根据本实施方式,能够利用这种源极配线层46或介层插塞44b容易地将源极线SL与晶体管31等连接。
此外,因为本实施方式的源极配线层46是在将阵列晶圆W1与电路晶圆W2贴合之后形成的,所以可以避免源极配线层46受到用于贴合的退火的影响。由此,容易使用厚金属层形成源极配线层46,从而能够减少源极线SL及源极配线层46的合计电阻。由此,能够减少介层插塞44b的根数,从而提高半导体装置的集成度。
另外,在本实施方式中,已对将源极线SL与晶体管31电连接的源极配线层46进行了说明,但本实施方式也能同样地应用于将存储单元阵列11内的其它电极层与衬底15上的其它元件电连接的配线层。这种电极层的例子是字线WL或选择线等,这种元件的例子是存储单元或二极管等。
此外,本实施方式的金属垫45及源极配线层46包含于相同的配线层内,但也可包含于不同的配线层内。例如,也可形成某一配线层,对该配线层进行加工而形成金属垫45,然后,形成另一配线层,对该另一配线层进行加工而形成源极配线层46。但是,在金属垫45及源极配线层46包含于相同的配线层内的情况下,可以获得能够同时形成金属垫45及源极配线层46的优点。
如上所述,本实施方式的半导体装置具备源极配线层46,该源极配线层46设置于存储单元阵列11上,电连接于源极线SL,且电连接于介层插塞44b。由此,根据本实施方式,能够容易地将衬底15上的晶体管31等元件与存储单元阵列11内的源极线SL等电极层连接。
另外,在本实施方式中,将阵列晶圆W1与电路晶圆W2贴合,但也可以取而代之将阵列晶圆W1彼此贴合。参考图1至图8而在前文中所述的内容或参考图9至图14将在后文中所述的内容也能应用于阵列晶圆W1彼此的贴合。
此外,图1表示层间绝缘膜13与层间绝缘膜14的交界面或金属垫41与金属垫37的交界面,但通常在上述退火后无法观察到这些交界面。然而,这些交界面所在的位置例如可以通过检测金属垫41的侧面或金属垫37的侧面的斜率或金属垫41的侧面与金属垫37的位置偏移来推定。
(第2至第7实施方式)
图9是表示第2实施方式的半导体装置的构造的剖视图。
相对于第1实施方式的源极配线层46介隔绝缘膜12而形成于源极线SL上,本实施方式的源极配线层46未介隔绝缘膜12而形成于源极线SL上。这种构造例如能够通过在图3的步骤中省略形成绝缘膜12,或在图5的步骤中将绝缘膜12全部去除而实现。在这种构造中例如有可以减小源极配线层46与源极线SL的接触电阻的优点。
图10是表示第3实施方式的半导体装置的构造的剖视图。
相对于第1实施方式的源极配线层46具备一个第2部分R2,本实施方式的源极配线层46具备多个第2部分R2。这种构造例如能够通过在图5的步骤中形成多个开口部H1而实现。这种构造例如具有可以提高源极配线层46与源极线SL的接触部位的布局的自由度的优点。
图11是表示第4实施方式的半导体装置的构造的剖视图。
本实施方式的源极线SL形成于介层插塞44b上,本实施方式的源极配线层46形成于源极线SL上,经由源极线SL而电连接于介层插塞44b。即,本实施方式的源极配线层46未与介层插塞44b接触,而是经由源极线SL间接连接于介层插塞44b。这种构造例如能够通过在图3的步骤中在源极线SL上形成介层插塞44b而实现。在这种构造例如具有可以提高源极线SL的布局的自由度的优点。
图12是表示第5实施方式的半导体装置的构造的剖视图。
相对于第1实施方式的源极线SL包含作为半导体层的第1层SL1、及作为金属层的第2层SL2,本实施方式的源极线SL只包含作为半导体层的第1层SL1。这种构造例如能够通过在图3的步骤中省略形成第2层SL2而实现。在这种构造例如具有容易形成源极线SL的优点。另一方面,在如第1实施方式的构造例如具有可以减小源极配线层46与源极线SL的接触电阻的优点。
图13是表示第6实施方式的半导体装置的构造的剖视图。
本实施方式的源极配线层46与源极线SL的上表面及侧面接触。这种构造例如能够通过在图5的步骤中将源极线SL的侧方的层间绝缘膜13去除而实现。在这种构造中,例如具有可以减小源极配线层46与源极线SL的接触电阻的优点、或可以利用介层插塞44b消除GIDL(Gate Induced Drain Leakage,栅致漏极泄漏)的优点。
另外,本实施方式的源极线SL的第1层SL1例如相当于图4所示的衬底16的一部分。这种第1层SL1通过在图3的步骤中省略在衬底16上形成绝缘膜12、第2层SL2、及第1层SL1且在图5的步骤中将衬底16局部去除而形成。由此,衬底16的残余部分变为第1层SL1。然后,在图5的步骤中,在第1层SL1上形成第2层SL2。此情况下的第1层SL1例如是n-型硅层。在下述第7实施方式中也同样如此。
图14是表示第7实施方式的半导体装置的构造的剖视图。
本实施方式的源极配线层46也与第6实施方式的源极配线层46同样地,与源极线SL的上表面及侧面接触。但是,在本实施方式中,金属垫45的高度或源极配线层46的高度只在介层插塞44附近变低。这种构造例如能够通过在图5的步骤中只在介层插塞44附近将源极线SL的侧方的层间绝缘膜13去除而实现。这种构造例如具有可以减小源极配线层46与源极线SL的接触电阻的优点、或可以利用介层插塞44b消除GIDL的优点。
另外,图14的构造例如具有将层间绝缘膜13去除的区域变窄的优点。另一方面,图13的构造例如具有金属垫45内不会产生阶差的优点。
以上,对若干个实施方式进行了说明,但这些实施方式是只作为例子来提示的,并不意图限定发明的范围。在本说明书中说明的新颖的装置及方法能够以其它多种形态实施。此外,对于本说明书中说明的装置及方法的形态,可以在不脱离发明的主旨的范围内进行各种省略、置换、变更。随附的权利要求书及与其均等的范围旨在包含发明的范围或主旨所包含的这种形态或变化例。
[符号的说明]
1 阵列芯片
2 电路芯片
11 存储单元阵列
12 绝缘膜
13 层间绝缘膜
14 层间绝缘膜
15 衬底
16 衬底
21 阶梯构造部
22 接触插塞
23 字线层
24 介层插塞
31 晶体管
32 栅极电极
33 接触插塞
34 配线层
35 配线层
36 介层插塞
37 金属垫
41 金属垫
42 介层插塞
43 配线层
44 介层插塞
44a 介层插塞
44b 介层插塞
45 金属垫
45a 阻挡金属层
45b 配线材层
46 源极配线层
46a 阻挡金属层
46b 配线材层
47 钝化膜
48 配线层
48a 阻挡金属层
48b 配线材层
51 绝缘层
52 阻挡绝缘膜
53 电荷储存层
54 隧道绝缘膜
55 通道半导体层
56 核心绝缘膜

Claims (40)

1.一种半导体装置,具备:
第1衬底;
第1晶体管,设置于所述第1衬底上;
存储单元阵列,设置于所述第1晶体管的上方,且包含:被积层的多个电极层、设置于所述多个电极层的上方的半导体层、及相接于所述半导体层的上方而设置的金属层;
第1插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;及
金属配线层,相接于所述金属层的上方而设置,且电连接于所述第1插塞;且
所述金属层具有:与所述半导体层相接的第1面,及与所述第1面对向且与所述金属配线层相接的第2面,
所述金属层在所述第2面,与所述金属配线层于多个部位相接。
2.根据权利要求1所述的半导体装置,还具备:
第2插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;及
焊盘,设置于所述第2插塞上;且
所述焊盘及所述金属配线层设置于相同的配线层内。
3.根据权利要求2所述的半导体装置,其中所述第1及第2插塞在所述存储单元阵列的外部设置于所述存储单元阵列的侧方。
4.根据权利要求1或2所述的半导体装置,其中所述半导体层包含于源极线,所述金属配线层包含于源极配线层。
5.根据权利要求1或2所述的半导体装置,其中所述金属配线层设置于所述半导体层上。
6.根据权利要求5所述的半导体装置,其中所述金属配线层设置于所述半导体层的上表面及侧面。
7.根据权利要求1或2所述的半导体装置,其中所述金属配线层设置于所述半导体层上及所述第1插塞上。
8.根据权利要求1或2所述的半导体装置,其中
所述半导体层设置于所述第1插塞上,
所述金属配线层设置于所述半导体层上,经由所述半导体层而电连接于所述第1插塞。
9.根据权利要求1或2所述的半导体装置,还具备:
第1绝缘膜,设置于所述存储单元阵列上;且
所述金属配线层包含:介隔所述第1绝缘膜而设置于所述存储单元阵列上的第1部分、及在所述第1绝缘膜内设置于所述存储单元阵列上的第2部分。
10.根据权利要求2所述的半导体装置,具备
多个第1垫,设置于所述第1衬底的上方;及
多个第2垫,设置于所述第1垫上;且
所述存储单元阵列、所述第1插塞、及所述第2插塞各经由任一所述第1垫及任一所述第2垫而电连接于所述第1晶体管。
11.根据权利要求1所述的半导体装置,其中
所述存储单元阵列包含:包括通道半导体层的柱状部,
所述金属层位于所述柱状部的上方。
12.一种半导体装置,具备:
第1衬底;
第1晶体管,设置于所述第1衬底上;
存储单元阵列,设置于所述第1晶体管的上方,且包含:被积层的多个电极层、及设置于所述多个电极层的上方的半导体层;
第1插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;
第1绝缘膜,相接于所述半导体层的上方而设置;及
金属配线层,具有:介隔所述第1绝缘膜相接于所述半导体层的上方而设置的第1部分、及直接相接于所述半导体层的上方而设置的第2部分,且电连接于所述第1插塞;且
所述金属配线层的第2部分与所述半导体层于多个部位直接相接。
13.根据权利要求12所述的半导体装置,还具备:
第2插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;及
焊盘,设置于所述第2插塞上;且
所述焊盘及所述金属配线层设置于相同的配线层内。
14.根据权利要求13所述的半导体装置,其中所述第1及第2插塞在所述存储单元阵列的外部设置于所述存储单元阵列的侧方。
15.根据权利要求12或13所述的半导体装置,其中所述半导体层包含于源极线,所述金属配线层包含于源极配线层。
16.根据权利要求12或13所述的半导体装置,其中所述金属配线层设置于所述半导体层上。
17.根据权利要求16所述的半导体装置,其中所述金属配线层设置于所述半导体层的上表面及侧面。
18.根据权利要求12或13所述的半导体装置,其中所述金属配线层设置于所述半导体层上及所述第1插塞上。
19.根据权利要求12或13所述的半导体装置,其中
所述半导体层设置于所述第1插塞上,
所述金属配线层设置于所述半导体层上,经由所述半导体层而电连接于所述第1插塞。
20.根据权利要求13所述的半导体装置,具备:
多个第1垫,设置于所述第1衬底的上方;及
多个第2垫,设置于所述第1垫上;且
所述存储单元阵列、所述第1插塞、及所述第2插塞各经由任一所述第1垫及任一所述第2垫而电连接于所述第1晶体管。
21.根据权利要求12所述的半导体装置,具备
多个第1垫,设置于所述第1衬底的上方;及
多个第2垫,设置于所述第1垫上;且
所述存储单元阵列、及所述第1插塞各经由任一所述第1垫及任一所述第2垫而电连接于所述第1晶体管。
22.根据权利要求12所述的半导体装置,其中
所述存储单元阵列包含:包括通道半导体层的柱状部,
所述金属层位于所述柱状部的上方。
23.一种半导体装置,具备:
第1衬底;
第1晶体管,设置于所述第1衬底上;
存储单元阵列,设置于所述第1晶体管的上方,且包含:被积层的多个电极层、及设置于所述多个电极层的上方的半导体层;
第1插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;
金属配线层,具有:第1部分及第2部,分别相接于所述半导体层;以及第3部分,设置于所述第1部分与所述第2部分之间,且所述第3部分的底面较所述第1部分及所述第2部分的底面高;所述金属配线层设置于所述半导体层的上方,且电连接于所述第1插塞。
24.根据权利要求23所述的半导体装置,还具备:
第1绝缘膜,相接于所述半导体层的上方而设置;且
所述第3部分介隔所述第1绝缘膜相接于所述半导体层的上方而设置。
25.根据权利要求23或24所述的半导体装置,其中
所述存储单元阵列包含:包括通道半导体层的柱状部,
所述第3部分设置于所述柱状部的上方。
26.根据权利要求23或24所述的半导体装置,其中
所述存储单元阵列包含:包括通道半导体层的柱状部,
所述第1部分设置于所述柱状部的上方。
27.根据权利要求23所述的半导体装置,还具备:
第2插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;及
焊盘,设置于所述第2插塞上;且
所述焊盘及所述金属配线层设置于相同的配线层内。
28.根据权利要求27所述的半导体装置,其中所述第1及第2插塞在所述存储单元阵列的外部设置于所述存储单元阵列的侧方。
29.根据权利要求27所述的半导体装置,具备:
多个第1垫,设置于所述第1衬底的上方;及
多个第2垫,设置于所述第1垫上;且
所述存储单元阵列、所述第1插塞、及所述第2插塞各经由任一所述第1垫及任一所述第2垫而电连接于所述第1晶体管。
30.根据权利要求23所述的半导体装置,其中所述金属配线层设置于所述半导体层的上表面及侧面。
31.根据权利要求23或24所述的半导体装置,其中所述金属配线层设置于所述半导体层上及所述第1插塞上。
32.根据权利要求23或24所述的半导体装置,其中
所述半导体层设置于所述第1插塞上,
所述金属配线层设置于所述半导体层上,经由所述半导体层而电连接于所述第1插塞。
33.根据权利要求23所述的半导体装置,其中
所述第3部分与所述第1部分及所述第2部分连续地设置。
34.一种半导体装置,具备:
第1衬底;
第1晶体管,设置于所述第1衬底上;
存储单元阵列,设置于所述第1晶体管的上方,且包含:被积层的多个电极层、及包括设置于所述多个电极层的上方的半导体层的源极线;
第1插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;
金属配线层,设置于所述源极线的上方,且电连接于所述第1插塞;及
第1绝缘膜,相接于所述源极线的上方而设置;且
所述源极线具有:与所述多个电极层对向的第1面,及与所述第1面对向且与所述金属配线层于多个部位相接的第2面,
所述金属配线层具有:第1部分,设置于所述存储单元阵列的上方;及第2部分,介隔所述第1绝缘膜相接于所述源极线的上方而设置,且具有较所述第1部分高的底面。
35.根据权利要求34所述的半导体装置,其中
所述存储单元阵列包含:包括通道半导体层的第1柱状部及第2柱状部,
所述第1部分设置于所述第1柱状部及所述第2柱状部的上方,且设置于所述第1柱状部与所述第2柱状部之间。
36.根据权利要求34所述的半导体装置,其中
所述金属配线层在所述第1部分与所述源极线相接。
37.根据权利要求34所述的半导体装置,还具备:
第2插塞,设置于所述第1晶体管的上方,且电连接于所述第1晶体管;及
焊盘,设置于所述第2插塞上;且
所述焊盘及所述金属配线层设置于相同的配线层内。
38.根据权利要求37所述的半导体装置,其中所述第1及所述第2插塞在所述存储单元阵列的外部设置于所述存储单元阵列的侧方。
39.根据权利要求34所述的半导体装置,其中所述金属配线层设置于所述源极线的上表面及侧面。
40.根据权利要求34所述的半导体装置,其中所述第2部分与所述第1部分连续地设置。
CN202410490405.1A 2019-09-18 2020-02-14 半导体装置 Pending CN118398592A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2019169763A JP2021048249A (ja) 2019-09-18 2019-09-18 半導体装置およびその製造方法
JP2019-169763 2019-09-18
CN202010093083.9A CN112530900B (zh) 2019-09-18 2020-02-14 半导体装置及其制造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN202010093083.9A Division CN112530900B (zh) 2019-09-18 2020-02-14 半导体装置及其制造方法

Publications (1)

Publication Number Publication Date
CN118398592A true CN118398592A (zh) 2024-07-26

Family

ID=74868066

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202010093083.9A Active CN112530900B (zh) 2019-09-18 2020-02-14 半导体装置及其制造方法
CN202410490405.1A Pending CN118398592A (zh) 2019-09-18 2020-02-14 半导体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202010093083.9A Active CN112530900B (zh) 2019-09-18 2020-02-14 半导体装置及其制造方法

Country Status (4)

Country Link
US (2) US11688720B2 (zh)
JP (1) JP2021048249A (zh)
CN (2) CN112530900B (zh)
TW (3) TWI750576B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7421292B2 (ja) * 2019-09-11 2024-01-24 キオクシア株式会社 半導体装置の製造方法
KR102676269B1 (ko) * 2019-09-26 2024-06-19 에스케이하이닉스 주식회사 반도체 장치
KR20220015599A (ko) * 2020-07-31 2022-02-08 삼성전자주식회사 반도체 소자 및 반도체 소자의 설계 방법
CN112236858B (zh) * 2020-09-02 2024-04-05 长江存储科技有限责任公司 用于Xtacking架构的焊盘引出结构
JP2022142498A (ja) * 2021-03-16 2022-09-30 キオクシア株式会社 半導体記憶装置および半導体記憶装置の製造方法
JP2023025904A (ja) * 2021-08-11 2023-02-24 キオクシア株式会社 半導体装置およびその製造方法
US20230082971A1 (en) * 2021-09-10 2023-03-16 Kioxia Corporation Semiconductor device and method for manufacturing the same
JP2023043671A (ja) 2021-09-16 2023-03-29 キオクシア株式会社 半導体記憶装置及びその設計方法
JP2023089544A (ja) 2021-12-16 2023-06-28 キオクシア株式会社 半導体装置
JP2023137395A (ja) * 2022-03-18 2023-09-29 キオクシア株式会社 半導体装置及び半導体製造装置
JP2023140754A (ja) * 2022-03-23 2023-10-05 キオクシア株式会社 半導体記憶装置
JP2023140439A (ja) * 2022-03-23 2023-10-05 キオクシア株式会社 半導体装置、ウェハおよびウェハの製造方法
WO2024180653A1 (ja) * 2023-02-28 2024-09-06 キオクシア株式会社 半導体記憶装置およびその製造方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008021800A (ja) * 2006-07-12 2008-01-31 Sanyo Electric Co Ltd 半導体装置およびその製造方法
JP2010016165A (ja) * 2008-07-03 2010-01-21 Toshiba Corp Nand型フラッシュメモリ
JP5376916B2 (ja) 2008-11-26 2013-12-25 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP6402528B2 (ja) * 2014-08-07 2018-10-10 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US10199386B2 (en) * 2015-07-23 2019-02-05 Toshiba Memory Corporation Semiconductor memory device and method for manufacturing same
KR102372349B1 (ko) * 2015-08-26 2022-03-11 삼성전자주식회사 반도체 칩, 이의 제조방법, 및 이를 포함하는 반도체 패키지
CN205335260U (zh) * 2016-01-22 2016-06-22 中芯国际集成电路制造(天津)有限公司 半导体存储装置及其版图结构
KR102589301B1 (ko) * 2016-04-29 2023-10-13 삼성전자주식회사 비휘발성 메모리 장치
JP2018117102A (ja) * 2017-01-20 2018-07-26 ソニーセミコンダクタソリューションズ株式会社 半導体装置
JP2018148071A (ja) * 2017-03-07 2018-09-20 東芝メモリ株式会社 記憶装置
JP7304335B2 (ja) * 2017-08-21 2023-07-06 長江存儲科技有限責任公司 Nandメモリデバイスおよびnandメモリデバイスを形成するための方法
JP6976190B2 (ja) * 2018-02-20 2021-12-08 キオクシア株式会社 記憶装置
JP6922108B1 (ja) * 2018-06-28 2021-08-18 長江存儲科技有限責任公司Yangtze Memory Technologies Co.,Ltd. 3次元(3d)メモリデバイスおよびその形成方法
CN109346473B (zh) * 2018-09-21 2021-02-12 长江存储科技有限责任公司 3d存储器件及其制造方法
KR102658194B1 (ko) * 2018-12-21 2024-04-18 삼성전자주식회사 반도체 장치
US10957680B2 (en) * 2019-01-16 2021-03-23 Sandisk Technologies Llc Semiconductor die stacking using vertical interconnection by through-dielectric via structures and methods for making the same
US11355486B2 (en) * 2019-02-13 2022-06-07 Sandisk Technologies Llc Bonded three-dimensional memory devices and methods of making the same by replacing carrier substrate with source layer
US11069703B2 (en) * 2019-03-04 2021-07-20 Sandisk Technologies Llc Three-dimensional device with bonded structures including a support die and methods of making the same
US11527473B2 (en) * 2019-11-12 2022-12-13 Samsung Electronics Co., Ltd. Semiconductor memory device including capacitor
KR20210116773A (ko) * 2020-03-13 2021-09-28 삼성전자주식회사 반도체 장치

Also Published As

Publication number Publication date
TW202114071A (zh) 2021-04-01
TWI782794B (zh) 2022-11-01
CN112530900A (zh) 2021-03-19
JP2021048249A (ja) 2021-03-25
TW202209577A (zh) 2022-03-01
CN112530900B (zh) 2024-05-14
US11688720B2 (en) 2023-06-27
TWI814591B (zh) 2023-09-01
US20210082877A1 (en) 2021-03-18
US20230282621A1 (en) 2023-09-07
TW202308058A (zh) 2023-02-16
TWI750576B (zh) 2021-12-21
TW202347624A (zh) 2023-12-01

Similar Documents

Publication Publication Date Title
CN112530900B (zh) 半导体装置及其制造方法
CN111681988B (zh) 半导体装置及其制造方法
CN111653575A (zh) 半导体装置及其制造方法
CN114156192A (zh) 半导体装置及其制造方法
CN112420647B (zh) 半导体装置及其制造方法
CN210805772U (zh) 半导体装置
CN112292757B (zh) 半导体装置及其制造方法
CN114203656A (zh) 半导体装置及其制造方法
CN114156275A (zh) 半导体存储装置及其制造方法
CN112490284B (zh) 半导体装置及其制造方法
US20220302056A1 (en) Semiconductor storage device and method for fabricating semiconductor storage device
CN114639648A (zh) 半导体装置及其制造方法
TWI851373B (zh) 半導體裝置
CN112510011B (zh) 半导体装置及其制造方法
TWI854341B (zh) 半導體裝置
US20230062333A1 (en) Semiconductor device and substrate
CN117715434A (zh) 半导体装置及其制造方法
CN115799218A (zh) 半导体装置及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination