CN106057764B - 半导体封装和相关制造方法 - Google Patents
半导体封装和相关制造方法 Download PDFInfo
- Publication number
- CN106057764B CN106057764B CN201610030663.7A CN201610030663A CN106057764B CN 106057764 B CN106057764 B CN 106057764B CN 201610030663 A CN201610030663 A CN 201610030663A CN 106057764 B CN106057764 B CN 106057764B
- Authority
- CN
- China
- Prior art keywords
- lead
- sealing glue
- glue material
- insulating layer
- trace parts
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 73
- 238000004519 manufacturing process Methods 0.000 title abstract description 17
- 239000000463 material Substances 0.000 claims abstract description 113
- 239000003292 glue Substances 0.000 claims abstract description 101
- 238000007789 sealing Methods 0.000 claims abstract description 99
- 238000007639 printing Methods 0.000 claims description 16
- 238000000034 method Methods 0.000 description 28
- 239000011344 liquid material Substances 0.000 description 15
- 239000011810 insulating material Substances 0.000 description 13
- 238000005538 encapsulation Methods 0.000 description 9
- 238000007641 inkjet printing Methods 0.000 description 7
- 239000007788 liquid Substances 0.000 description 7
- 230000008901 benefit Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 239000011265 semifinished product Substances 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 229910000679 solder Inorganic materials 0.000 description 3
- 230000000712 assembly Effects 0.000 description 2
- 238000000429 assembly Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 239000000047 product Substances 0.000 description 2
- 239000012945 sealing adhesive Substances 0.000 description 2
- 238000007711 solidification Methods 0.000 description 2
- 230000008023 solidification Effects 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000006071 cream Substances 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000009429 electrical wiring Methods 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000004744 fabric Substances 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 239000012811 non-conductive material Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000006116 polymerization reaction Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000007480 spreading Effects 0.000 description 1
- 238000003892 spreading Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49503—Lead-frames or other flat leads characterised by the die pad
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/4952—Additional leads the additional leads being a bump or a wire
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49579—Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
- H01L23/49586—Insulating layers on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4803—Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4825—Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4828—Etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4828—Etching
- H01L21/4832—Etching a temporary substrate after encapsulation process to form leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49548—Cross section geometry
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49558—Insulating layers on lead frames, e.g. bridging members
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48257—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本文中描述具有绝缘层的半导体封装和其制造方法,其中半导体封装包含:裸片垫;多个引线,其环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线部分,且其中至少一个引线进一步包括迹线部分;芯片,其安置于所述裸片垫上且电连接到所述引线;封胶胶材,其囊封所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线部分和所述迹线部分的第一表面从所述封胶胶材暴露;以及绝缘层,其覆盖所述迹线部分的所述第一表面。
Description
技术领域
本发明大体上涉及四边扁平无引线(quad flat no-lead,QFN)半导体封装,且更明确地说,涉及具有绝缘层的QFN半导体封装和其制造方法。
背景技术
QFN封装为具有短信号迹线的半导体装置封装类型。短信号迹线可允许快速信号传输速度。因此,QFN封装适合于运用高频传输(例如,经由RF频宽的高频传输)的芯片封装。本发明中描述改善型QFN半导体封装。
发明内容
本发明是有关于具有绝缘层的QFN半导体封装和其制造方法。
本发明的一个方面涉及半导体封装。在一个实施例中,一种半导体封装包括:裸片垫;多个引线,其环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线部分,且其中至少一个引线进一步包括迹线部分;芯片,其安置于所述裸片垫上且电连接到所述引线中的若干者;封胶胶材,其封装所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线部分和所述迹线部分的第一表面从所述封胶胶材暴露;和绝缘层,其覆盖所述迹线部分的所述第一表面。所述外部引线部分可从所述封胶胶材的底部凸起。
在另一实施例中,一种半导体封装包括:裸片垫;多个引线,其环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线表面,且其中至少一个引线进一步包括迹线部分;芯片,其安置于所述裸片垫上且电连接到所述引线;封胶胶材,其封装所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线表面和所述迹线部分的第一表面从所述封胶胶材暴露;和绝缘层,其覆盖所述迹线部分的所述第一表面。所述外部引线表面可与所述封胶胶材的底部实质上共平面。
本发明的另一方面涉及电子装置。在一个实施例中,一种电子装置包括:半导体封装,其包括:裸片垫;多个引线,其环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线部分,且其中至少一个引线进一步包括迹线部分;芯片,其安置于所述裸片垫上且电连接到所述引线;封胶胶材,其封装所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线部分和所述迹线部分的第一表面从所述封胶胶材暴露;和绝缘层,其覆盖所述迹线部分的所述第一表面;其中所述外部引线部分从所述封胶胶材的底部凸起;和印刷电路板,其附接到所述半导体封装且电连接到所述半导体封装。
在另一实施例中,一种电子装置包括:半导体封装,其包括:裸片垫;多个引线,其环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线表面,且其中至少一个引线进一步包括迹线部分;芯片,其安置于所述裸片垫上且电连接到所述引线;封胶胶材,其封装所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线表面和所述迹线部分的第一表面从所述封胶胶材暴露;和绝缘层,其覆盖所述迹线部分的所述第一表面;其中所述外部引线表面为与所述封胶胶材的底部实质上共平面的经暴露表面;和印刷电路板,其附接到所述半导体封装且电连接到所述半导体封装。
本发明的另一方面涉及制造方法。在一个实施例中,一种制造半导体封装的方法包括:(1)提供包括裸片垫和多个引线的引线框架;(2)将芯片安置于所述裸片垫上;(3)将所述芯片电连接到所述引线框架;(4)形成封装所述芯片且部分地封装所述引线的封胶胶材;(5)蚀刻所述引线框架,使得所述引线中的每一者包括内部引线部分和外部引线部分,其中至少一个引线包括迹线部分,且所述外部引线部分和所述迹线部分的第一表面从所述封胶胶材暴露;和(6)在所述迹线部分的所述第一表面上形成绝缘层。所述外部引线部分可从所述封胶胶材的底部凸起。
在另一实施例中,一种制造半导体封装的方法包括:(1)提供包括裸片垫和多个引线的引线框架;(2)将芯片安置于所述裸片垫上;(3)将所述芯片电连接到所述引线框架;(4)形成封装所述芯片且部分地封装所述引线的封胶胶材;(5)蚀刻所述引线框架,使得所述引线中的每一者包括内部引线部分和外部引线表面,其中至少一个引线包括迹线部分,且所述外部引线表面和所述迹线部分的第一表面从所述封胶胶材暴露;和(6)在所述迹线部分的所述第一表面上形成绝缘层。所述外部引线表面可与所述封胶胶材的底部实质上共平面。
也预期本发明的其它方面和实施例。前述发明内容和以下实施方式并不希望将本发明限于任何特定实施例,而是仅希望描述本发明的一些实施例。
附图说明
为了更好地理解本发明的一些实施例的本质和目标,将参考结合随附图式而采取的以下实施方式。在图式中,除非上下文另有明确规定,否则类似参考编号表示类似元件。
图1A为根据本发明的实施例的半导体封装的仰视平面图。
图1B为沿着图1A中的线I-I'的横截面图。
图2A为图1B中的部分“B”的放大图。
图2B为图1A中的部分“A”或图2A中的部分“C”的仰视平面图。
图3A为图1B中的部分“B”的另一放大图。
图3B为图1A中的部分“A”或图3A中的部分“C”的另一仰视平面图。
图4A、4B、4C、4D和4E为根据本发明的实施例的展示制造半导体封装的方法的横截面图。
图5为根据本发明的实施例的包含半导体封装的电子装置的横截面侧视图。
图6A为根据本发明的实施例的半导体封装的仰视平面图。
图6B为根据本发明的实施例的半导体封装的横截面侧视图。
图7为图6B中的部分“D”的放大图。
图8为图7中的部分“E”的仰视平面图。
图9A、9B、9C、9D和9E为根据本发明的实施例的展示制造半导体封装的方法的横截面图。
图10为根据本发明的实施例的包含半导体封装的电子装置的横截面侧视图。
具体实施方式
以下定义适用于关于本发明的一些实施例所描述的方面中的一些。这些定义可同样地在本文中被详细叙述。
如本文中所使用,除非上下文另有明确规定,否则单数术语“一(a/an)”和“所述(the)”包含多个指示物。因此,例如,除非上下文另有明确规定,否则对一个引线的参考可包含多个引线。
如本文中所使用,术语“邻近”指靠近或邻接。邻近组件可彼此隔开,或可彼此进行实际或直接接触。在一些情况下,邻近组件可彼此连接,或可彼此整体地形成。
如本文中所使用,例如“内部”、“内”、“外部”、“外”、“顶部”、“底部”、“前部”、“背部”、“上部”、“向上地”、“下部”、“向下地”、“垂直的”、“垂直地”、“侧向的”、“侧向地”、“上方”和“下方”的相对术语指一组组件相对于彼此的定向(例如,根据图式),但在制造或使用期间并不需要那些组件的特定定向。
如本文中所使用,术语“连接(connect/connected/connection)”指操作耦合或链接。经连接组件可彼此直接地耦合,或可彼此间接地耦合,例如,经由另一组组件。
如本文中所使用,术语“约”、“实质上”和“实质”指相当大的程度或范围。当结合事件或详情而使用时,所述术语可指所述事件或详情精确地发生的例项,以及所述事件或详情以相当准确的近似值发生的例项,例如,考量本文中所描述的制造方法的典型容限等级。例如,所述术语可指小于或等于±10%,例如,小于或等于±5%、小于或等于±4%、小于或等于±3%、小于或等于±2%、小于或等于±1%、小于或等于±0.5%、小于或等于±0.1%或小于或等于±0.05%。在一些实施例中,如果两个表面之间的位移小(例如,不大于1μm、不大于5μm或不大于10μm),那么两个表面可被认为是共平面或实质上共平面。
另外,有时在本文中以范围格式来呈现量、比率和其它数值。应理解,此范围格式是出于便利和简洁起见而使用,且应被灵活地理解为不仅包含被明确地指定为一系列极限的数值,而且包含涵盖于彼范围内的所有个别数值或子范围,就如同每一数值和子范围被明确地指定一样。
本发明描述半导体封装和制造半导体封装的方法,其中使用电绝缘材料来覆盖经暴露迹线以防止短路。在一些实施例中,通过喷墨印刷而应用绝缘材料。
在本发明的图中可看出,所描述的制造技术提供薄封装的益处。根据这些制造技术而制造的封装可具有一或多个经暴露引线迹线。在一些实施例中,引线迹线可经定位成彼此接近且接近于也被暴露的其它引线部分。因此,如果引线迹线被暴露,那么存在安置于经暴露引线部分上的互连元件(例如,焊球)可无意地延伸到相邻经暴露引线迹线且在经暴露引线部分与相邻经暴露引线迹线之间造成短路的可能性。为了防止发生这些短路,制造技术包含运用绝缘材料来覆盖经暴露引线迹线。
封装的封胶胶材填充引线之间的空间;另外,封胶胶材的经延伸部分用来使经暴露引线迹线和经暴露引线部分彼此分离。在一些实施例中,可控制绝缘材料的应用以选择性地覆盖经暴露引线迹线,同时实质上使封胶胶材暴露,这是因为封胶胶材自身可为电绝缘体,且绝缘材料的另外应用可为不必要的。因此,在一些实施例中,绝缘材料的经控制应用允许将绝缘材料应用于经暴露引线迹线上,其中绝缘有用于防止短路,同时通过不遍及封胶胶材延伸绝缘材料的应用而提供节省制造时间和成本的益处。然而,应注意,在一些实施例中,应用绝缘材料以有意地覆盖引线迹线与引线部分之间暴露的封胶胶材的部分或全部。
如下文所描述,根据本发明中描述的技术而制造的半导体封装的几何形状和材料所提供的益处在于:所述几何形状和所述材料可用以出于所要覆盖范围而导引呈液态的绝缘材料。
如下文针对与经暴露引线部分接合的经暴露引线迹线所描述,绝缘材料的经控制应用的另外益处在于:经暴露引线迹线的一部分可未由绝缘材料覆盖以允许增加互连元件的将进行物理和电连接所遍及的可用表面区域。
这些和其它益处将从以下论述和诸图显而易见。
参看图1A和1B,分别说明根据本发明的一个实施例的半导体封装的仰视平面图和横截面侧视图。沿着图1A中的线I-I'截取图1B所展示的半导体封装1的横截面。
参看图1A和1B,此实施例的半导体封装1包含芯片11、裸片垫13、多个接线12、多个引线15、15',和封胶胶材18。引线15、15'实质上环绕裸片垫13且充当用于将芯片11电连接到外部电路(例如其它半导体装置或印刷电路板)的接点。每一引线15、15'具有内部引线部分151、151'和外部引线部分153、153',其中外部引线部分153、153'连接到内部引线部分151、151'。另外,至少一个引线15、15'进一步包括迹线部分155(应理解,图1B中的迹线部分155可表示(例如)图1A中的迹线部分155或迹线部分155')。迹线部分155从内部引线部分151的一侧延伸。图1B所说明的引线15的迹线部分155进一步具有在其底部处的第一表面1551,且第一表面1551邻近于内部引线部分151与外部引线部分153的相交点。
如下,参看图1A和1B,芯片11附接到裸片垫13,且接线12将芯片11电连接到相应引线15、15'的外部引线部分153、153'。在靠近封装1的外围边缘的区域中,引线15的迹线部分155电连接到接线12和内部引线部分151,且物理上从靠近裸片垫13的区域水平地延伸到外部引线部分153的内环;引线15'的迹线部分155'电连接到接线12和内部引线部分151',且物理上从靠近裸片垫13的区域水平地延伸到外部引线部分153'的外环。接线12、迹线部分155、155'和内部引线部分151、151'构成电布线以达成裸片13与外部引线部分153、153'之间的电连接。
迹线部分155、155'可经图案化以提供半导体封装1的电路设计灵活性。此电路设计灵活性也允许灵活地定位外部引线部分153、153'以与对应安装位置(例如,印刷电路板或其它装置上的特定垫)对准。另外,迹线部分155、155'作为中间体以桥接接线12与内部引线部分151、151',使得接线12的长度可受到限制;另外,接线12的弧高度可被控制且因此可缩减封装1的总厚度。
继续参看图1A和1B,封胶胶材18封装芯片11和接线12,且部分地封装引线15、15'。外部引线部分153、153'和迹线部分155的第一表面1551从封胶胶材18暴露。以此方式,内部引线部分151、151'完全地封装于封胶胶材18内,且外部引线部分153、153'从封胶胶材18的底部表面实质上凸出。另外,绝缘层17通过(例如)喷墨印刷而形成于迹线部分155的第一表面1551上。绝缘层17实质上覆盖迹线部分155的第一表面1551。绝缘层17的材料包括非导电材料,例如(例如)环氧树脂或阻焊剂,或其它聚合或非聚合绝缘材料。
图2A为图1B中的部分“B”的放大图,其中点线L1和L2为出于清晰起见而用于说明的(假想)辅助线,以区别内部引线部分151、151'、外部引线部分153、153'和迹线部分155。辅助线L1同内部引线部分151、151'的倾斜侧壁与外部引线部分153、153'的倾斜侧壁之间的界面相交。辅助线L2区分内部引线部分151和迹线部分155。
进一步参看图2A,封胶胶材18归因于半导体封装1的制造工艺中的双重蚀刻步骤而越过辅助线L1且越过迹线部分155的第一表面1551延伸达高度h1。高度h1小于或等于约70微米(μm)。例如,高度h1可小于或等于约65μm、小于或等于约60μm、小于或等于约55μm,或小于或等于约50μm。外部部分153、153'的高度h2大于高度h1。如上文所提及,绝缘层17可通过喷墨印刷而形成于迹线部分155的第一表面1551上。在形成期间,绝缘层17将散布到归因于绝缘层17的液态材料与呈固态的封胶胶材18之间的分子间力的毛细作用,其中封胶胶材18为延伸越过辅助线L1且越过迹线部分155的第一表面1551。以液态型态呈现的绝缘层17被控制以散布所遍及的区域,藉以限制绝缘材料17到外部引线部分153及封胶胶材18的散布,其中封胶胶材18系延伸越过辅助线L1且越过迹线部分155的第一表面1551。以此方式,绝缘层17暴露封胶胶材18的未经覆盖部分。因此,绝缘层17不仅覆盖外部引线部分155的第一表面1551,而且部分地覆盖延伸越过迹线部分155的第一表面1551的封胶胶材18的部分。
如图2A所展示,绝缘层17包括与迹线部分155的第一表面1551相对的第二表面172。归因于上文所提到的毛细作用,绝缘层17的轮廓为凹形。如图2A的横截面图中所展示,绝缘层17的第二表面172与迹线部分155的第一表面1551之间的最小距离d1在介于约10μm与约24μm之间的范围内。因为绝缘层17部分地覆盖延伸越过迹线部分155的第一表面1551的封胶胶材18的部分,所以第二表面172同延伸越过迹线部分155的第一表面1551的封胶胶材18相交。鉴于上文,外部引线部分153的高度h2大于绝缘层17的凹形第二表面172与迹线部分155的第一表面1551之间的任何高度h3,且高度h3小于延伸越过迹线部分155的第一表面1551的封胶胶材18的部分的高度h1。
图2B为图1A中的部分“A”或图2A中的部分“C”的仰视平面图,其与根据本发明的实施例的绝缘层17的形成一起被展示。
参看图2B,迹线部分155的第一表面1551的区域1553从绝缘层17暴露,且经暴露区域1553邻近于外部引线部分153。经暴露区域1553是在绝缘层17的形成期间形成。在迹线部分155的第一表面1551上印刷绝缘层17的液态材料以形成绝缘层17时,可控制绝缘层17的液态材料以实质上覆盖迹线部分155的第一表面1551,但不接触外部引线部分153的外围。在印刷期间,液态材料选择性地印刷于迹线部分155的第一表面1551的部分上。例如,印刷可从迹线部分的末端(如图2B所说明的最左侧边缘)开始且与外部引线部分153的外围相隔一段距离停止。归因于上文所描述的毛细作用,部分体积的液态绝缘层17可延伸于封胶胶材18的一些区域上且致使绝缘材料17暴露迹线部分155的部分,特别是邻近于外部引线部分153的部分。在完全地固化绝缘层17的液态材料之后,固定地形成绝缘层17且界定经暴露区域1553。
当绝缘层17被固化,迹线部分155的第一表面1551上的绝缘层17与外部引线部分153的外围之间的距离d2就优选地约不大于迹线部分155的第一表面1551的宽度W1,其系已被确定。因此,控制印刷以考量毛细作用。经暴露区域1553的距离d2实质上大于0(例如,实质上大于W1的1%)。另外,因为延伸越过迹线部分155的第一表面1551的封胶胶材18的部分也由绝缘层17部分地覆盖,所以当从底部观看时,绝缘层17的宽度W2将大于或等于迹线部分155的第一表面1551的宽度W1。绝缘层17的宽度W2对迹线部分155的第一表面1551的宽度W1的比率在约1:1到约1.5:1的范围内。
图3A也为图1B中的部分“B”的放大图,且图3B为图1A中的部分“A”或图3A中的部分“C”的仰视平面图。图3A和3B分别相似于图2A和2B,惟如下情形除外:绝缘层17在外部引线部分153的外围周围延伸,且因此不存在如图2B所展示的经暴露区域1553。
如图3A和3B所展示,绝缘层17的液态材料可印刷于迹线部分155的实质上整个第一表面1551上。例如,印刷可从迹线部分155的末端开始且接近于外部引线部分153的外围停止,且归因于上文所描述的毛细作用,部分体积的液态绝缘层17可延伸于封胶胶材18的一些区域上且也可延伸于外部引线部分的外围的部分上。以此方式,可控制绝缘层17的液态材料以覆盖迹线部分155的实质上整个第一表面1551。对应地,绝缘层17的第二表面172与迹线部分155的第一表面1551之间的最小距离增大(例如,与图2A中的距离d1相比较)。
图4A到4E为根据本发明的一个实施例的展示制造半导体封装的方法的横截面图。
参看图4A,提供通过蚀刻工艺而形成的引线框架10。引线框架10包含裸片垫13和环绕裸片垫13的多个半成品引线105、105'。另外,芯片11附接到裸片垫13且可电连接到裸片垫13。
参看图4B,将芯片11经由接线12而电连接到半成品引线105、105'。
参看图4C,封胶工艺形成封胶胶材18以覆盖芯片11、裸片垫13、接线12和半成品引线105、105'。明确地说,封胶胶材18填充邻近半成品引线105、105'之间和裸片垫13与半成品引线105、105'之间的空间。
参看图4D,通过另一蚀刻工艺处理引线框架10,使得半成品引线105、105'分别变为成品引线15、15'。引线15、15'中的每一者包括相应内部引线部分151、151'和相应外部引线部分153、153',其中内部引线部分151、151'封装于封胶胶材18内且外部引线部分153、153'从封胶胶材18暴露。另外,至少一个引线15(或引线15',如上文所描述)包括迹线部分155,其中迹线部分155是由封胶胶材18封装,但迹线部分155的第一表面1551从封胶胶材18暴露。另外,因为在封胶胶材18已被形成且填充邻近引线之间的空间之后进一步蚀刻引线框架10,且因为引线框架10和封胶胶材18的材料具有对蚀刻剂的不同阻抗,所以封胶胶材18延伸越过迹线部分155的第一表面1551。
参看图4E,可将绝缘层17的液体材料喷墨印刷于迹线部分155的第一表面1551的若干部分或全部上。在完全地固化绝缘层17之后,绝缘层17覆盖迹线部分155的第一表面1551的若干部分或全部。另外,在形成绝缘层17的工艺期间,可交替地印刷和固化绝缘层17的液态材料(即,重复地执行印刷和固化直到形成所要绝缘层17为止)。此外,归因于毛细作用,液态材料可散布到延伸越过迹线部分155的第一表面1551和外部引线部分153的封胶胶材18的部分上,且因此,绝缘层17在固化时不仅可覆盖迹线部分155的第一表面1551的若干部分或全部,而且可部分地覆盖延伸越过迹线部分155的第一表面1551的封胶胶材18的若干部分。以此方式,绝缘层17的宽度W2可大于第一表面1551的宽度W1;另外,可形成经暴露区域1553,如图2B的实施例中所说明。
图5为根据本发明的一个实施例的包含半导体封装的电子装置的横截面侧视图。
参看图5,半导体装置100包括半导体封装1(例如,图1A的半导体封装1)和印刷电路板7。半导体封装1通过互连元件8而附接到印刷电路板7,其中互连元件8可为(例如)焊球或焊锡膏。互连元件8物理上连接到外部引线部分153、153'、裸片垫13和印刷电路板7,使得半导体封装1、裸片11和接线12可电连接到印刷电路板7。另外,运用迹线部分155而连接到引线15(或如上文所描述的15')的互连元件8可进一步接触迹线部分155的第一表面1551的经暴露区域1553(参看图2B)。
继续参看图5,互连元件8布置于外部引线部分153、153'与印刷电路板7之间,以便将半导体封装1电连接到印刷电路板7。如图5所展示,互连元件8中具有大于相对两个邻近引线15、15'之间的距离的尺寸,其归因于用以互连外部引线部分153、153'和互连元件8经的焊料经回焊工艺。因此,当互连元件8布置于外部引线部分153、153'与印刷电路板7之间时,互连元件8可沿着外部引线部分153、153'的倾斜侧壁爬升,且进一步达到邻近引线15、15'的迹线部分(例如,迹线部分155)。如果互连元件8的体积未受到良好地控制,那么互连元件8可在两个引线之间(例如,在引线15与引线15'之间)形成桥接件(例如,短路),由此造成电子装置100发生故障。参看图1A和1B,两个相邻迹线部分155之间的间距小于两个外部引线153、153'之间的间距。为了达成较高输入/输出(I/O)计数以互连裸片11与引线15、15',可缩减迹线部分155的间距,此情形增加经由互连元件8而桥接相邻引线的风险。为了解决以上技术问题,再次参看图5,半导体封装1进一步包括覆盖迹线部分155的第一表面1551的绝缘层17。以此方式,绝缘层17将防止互连元件8连接到迹线部分155,即使互连元件8爬上外部引线部分153、153'也如此。
参看图6A和6B,说明根据本发明的另一实施例的半导体封装的仰视平面图和横截面侧视图。沿着图6A中的线II-II'截取图6B所展示的半导体封装2的横截面。
参看图6A,此实施例的半导体封装2包括芯片21、裸片垫23和封胶胶材28。半导体封装2进一步包含具有对应迹线部分的多个引线,其实质上环绕裸片垫23且充当用于将芯片21电连接到外部电路(例如,其它半导体装置或印刷电路板)的接点。沿着线II-II'的三个引线表示于引线25、25'和26。与引线26相关联的迹线表示于迹线255。
参看图6B,在由点线勾勒的区域D中展示引线25、25'、26的横截面;沿着迹线部分255展示引线26。如图6B所说明,引线25、25'具有相应内部引线部分251、251',和具有相应外部引线表面253、253'的外部引线部分。迹线部分255具有在其底部处的第一表面2551,且第一表面2551与外部引线表面253、253'实质上共平面。半导体封装2进一步包括多个接线22。芯片21附接到裸片垫23且经由接线22而电连接到引线25、25'。
继续参看图6B,封胶胶材28封装芯片21和接线22,且部分地封装引线25、25'和迹线部分255。外部引线表面253、253'和迹线部分255的第一表面2551从封胶胶材28暴露。以此方式,内部引线部分251、251'全部地封装于封胶胶材18内,且外部引线表面253、253'和迹线部分255的第一表面2551与封胶胶材28的底部表面实质上共平面。另外,绝缘层27通过(例如)喷墨印刷而形成于迹线部分255的第一表面2551上,且因此可实质上覆盖迹线部分255的第一表面2551。
图7为图6B中的部分“D”的放大图。
参看图7,外部引线表面253、253'和迹线部分255的第一表面2551与封胶胶材28的底部表面实质上共平面。封胶胶材28稍微延伸越过外部引线表面253、253'和迹线部分255的第一表面2551,这是因为引线和封胶胶材的材料具有对蚀刻剂的不同阻抗。如上文所提及,绝缘层27可通过喷墨印刷而形成于迹线部分255的第一表面2551上。迹线部分255的第一表面2551上的绝缘层27的最大厚度d3在从约10μm到约24μm的范围内。
图8为图7中的部分“E”的仰视平面图。
参看图8,迹线部分255的第一表面2551的区域2553从绝缘层27暴露,且经暴露区域2553邻近于外部引线表面253。经暴露区域2553是由绝缘层27的形成造成。在迹线部分255的第一表面2551上印刷绝缘层27的液态材料以形成绝缘层27时,绝缘层27的液态材料可实质上覆盖迹线部分255的第一表面2551而不接触外部引线表面253的外围。在印刷期间,绝缘层27的液态材料选择性地印刷于迹线部分255的第一表面2551的部分上。例如,印刷可从迹线部分的末端(如图8所说明的迹线部分255的底部)开始且与外部引线部分的外围相隔一段距离停止,从而留下经暴露外部引线表面253。在印刷期间,归因于毛细作用,部分体积的液态绝缘层27可遍及封胶胶材28的区域延伸,且造成迹线部分255的部分的暴露,特别是邻近于外部引线表面253的迹线部分255的部分的暴露。在完全地固化绝缘层27的液态材料之后,固定地形成绝缘层27,且也形成经暴露区域2553。
迹线部分255的第一表面2551上的经固化绝缘层27与外部引线表面253的外围之间的优选距离约不大于迹线部分255的第一表面2551的宽度W3系已被决定。因此,控制印刷以考量毛细作用,使得控制经暴露区域2553与外部引线表面253相隔的距离d4。距离d4实质上大于0(例如,实质上大于W3的1%),且优选地小于迹线部分255的第一表面2551的宽度W3。另外,因为绝缘层27部分地覆盖封胶胶材28,所以当从底部观看时(参见图8),绝缘层27的宽度W4将等于或大于迹线部分255的第一表面2551的宽度W3。绝缘层27的宽度W4对迹线部分255的第一表面2551的宽度W3的比率在约1:1到约1.5:1的范围内。
图9A到9E为根据另一实施例的展示制造半导体封装(例如图6A、图6B、图7和图8所说明的半导体封装)的方法的横截面图。
参看图9A,提供引线框架20。引线框架20包含载体29、裸片垫23和环绕裸片垫23的多个引线(例如,引线25、25',和与迹线255相关联的引线)。裸片垫23和引线布置于载体29的顶部上。另外,芯片21附接到裸片垫23且可电连接到裸片垫23。
参看图9B,将芯片21经由接线22而电连接到引线25、25'。
参看图9C,封胶工艺形成封胶胶材28以覆盖芯片21、裸片垫23、接线22和引线(例如,引线25、25',和与迹线255相关联的引线)。明确地说,封胶胶材28填充引线之间的空间和裸片垫23与引线之间的空间。
参看图9D,蚀刻引线框架20,使得从裸片垫21和引线(例如,25、25')去除载体29。以此方式,引线25、25'中的每一者包括相应内部引线部分251、251',和具有相应外部引线表面253、253'的外部引线部分,其中内部引线部分251、251'封装于封胶胶材28内,且外部引线表面253、253'从封胶胶材28暴露。另外,迹线部分255是由封胶胶材28封装,但迹线部分255的第一表面2551从封胶胶材28暴露。另外,外部引线表面253、253'与迹线部分255的第一表面2551实质上共平面,且可与封胶胶材28的底部表面实质上共平面。封胶胶材28可稍微延伸越过外部引线表面253、253'和迹线部分255的第一表面2551,这是因为引线和封胶胶材的材料具有对蚀刻剂的不同阻抗。
参看图9E,将绝缘层27的液态材料喷墨印刷于迹线部分255的第一表面2551上。在完全地固化绝缘层27的液态材料之后,绝缘层27形成于迹线部分255的第一表面2551上且覆盖迹线部分255的第一表面2551的若干部分或全部。另外,在形成绝缘层的工艺期间,可交替地印刷和固化绝缘层27的液体材料(即,重复地执行印刷和固化直到形成所要绝缘层27为止)。此外,归因于毛细作用,液态材料可延伸到邻近于迹线部分255的封胶胶材28和外部引线表面253、253'上,且因此,绝缘层27不仅可覆盖迹线部分255的第一表面2551的若干部分或全部,而且可在全部地固化绝缘层27的液态材料之后部分地覆盖邻近于迹线部分255的封胶胶材28。以此方式,绝缘层27的宽度W4可大于第一表面2551的宽度W3(图8);另外,可形成经暴露区域2553(参见(例如)图8)。
图10为根据另一实施例的包含半导体封装的电子装置的横截面侧视图。
参看图10,半导体装置200包括图6A和6B所说明的半导体封装2,和印刷电路板7。半导体封装2通过互连元件8而附接到印刷电路板7,其中互连元件8可为(例如)焊球或焊锡膏。互连元件8物理上连接到外部引线表面253、253'、裸片垫23和印刷电路板7,使得半导体封装2、裸片21和接线22可电连接到印刷电路板7。另外,连接到与迹线部分255相关联的引线的互连元件8可进一步接触迹线部分255的第一表面2551的经暴露区域2553(参看图8)。迹线部分(例如,图10中的迹线部分255,且更一般化地,如图6A所展示的引线的迹线部分)可经图案化以允许灵活电路设计以及外部引线表面253、253'的灵活定位;通过允许到迹线部分的导线接合而提供电路设计的进一步灵活性。
继续参看图10,互连元件8布置于外部引线表面253、253'与印刷电路板7之间,以便将半导体封装2电连接到印刷电路板7。如图10所展示,互连元件8中的每一者具有大于相对于两个邻近引线之间的距离的尺寸(例如,在图10中,引线25的外部引线表面253与迹线部分255的第一表面2551之间,或迹线部分255的第一表面2551与引线25'的外部引线表面253'之间;通常也参见图6A所说明的引线之间的距离)。因此,当互连元件8的体积未受到良好地控制时,互连元件8可在两个相邻引线之间形成桥接件(例如,短路),由此造成电子装置200发生故障。参看图6A和6B,两个相邻迹线部分之间的间距小于两个外部引线表面(例如,253、253')之间的间距。为了达成较高I/O计数以互连裸片21与引线,可缩减迹线部分的间距,此情形增加经由互连元件8而桥接相邻引线的风险。为了解决以上技术问题,半导体封装2进一步包括覆盖迹线部分255的第一表面2551的绝缘层27。以此方式,绝缘层27将防止互连元件8在迹线部分之间或更一般化地在引线之间形成桥接件。
虽然本发明已参考其特定实施例予以描述,但所属领域的技术人员应理解,在不脱离如由随附权利要求书界定的本发明的真实精神和范围的情况下,可进行各种改变且可取代等效者。另外,可进行许多修改以使特定情境、材料、物质组成、方法或工艺适应于本发明的目标、精神和范围。所有这些修改希望在此处随附的权利要求书的范围内。明确地说,虽然已参考按特定次序而执行的特定操作来描述本文中所揭示的方法,但应理解,在不脱离本发明的教示的情况下,可组合、细分或重新排序这些操作以形成等效方法。因此,除非本文中有特定指示,否则操作的次序和分组并非对本发明的限制。
Claims (18)
1.一种半导体封装,其包括:
裸片垫;
多个引线,所述多个引线环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线部分,所述内部引线及所述外部引线由同一引线框架蚀刻形成,且其中至少一个引线进一步包括迹线部分;
芯片,所述芯片安置于所述裸片垫上且电连接到所述多个引线中的若干者;
封胶胶材,所述封胶胶材封装所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线部分和所述迹线部分的底部表面从所述封胶胶材暴露;以及
绝缘层,所述绝缘层覆盖所述迹线部分的所述底部表面,且其中所述绝缘层进一步覆盖所述封胶胶材的底部表面的一部分。
2.根据权利要求1所述的半导体封装,其中所述绝缘层暴露所述迹线部分的底部表面的区域,该迹线部分邻近于所述至少一个引线的所述外部引线部分。
3.根据权利要求2所述的半导体封装,其中所述迹线部分的底部表面的经暴露区域从所述外部引线部分到所述绝缘层成锥形。
4.根据权利要求3所述的半导体封装,其中所述迹线部分的底部表面的所述经暴露区域的所述锥形的末端与所述外部引线部分的外围之间的距离小于所述迹线部分的底部表面的宽度。
5.根据权利要求1所述的半导体封装,其中所述绝缘层进一步暴露所述封胶胶材的底部表面的一部分。
6.根据权利要求1所述的半导体封装,其中所述绝缘层的宽度与所述迹线部分的底部表面的宽度的比率在1:1至1.5:1的范围内。
7.根据权利要求1所述的半导体封装,其中所述外部引线部分延伸越过所述封胶胶材的底部表面。
8.根据权利要求7所述的半导体封装,其中所述绝缘层具有底部表面,且其中所述外部引线部分的高度大于所述绝缘层的底部表面与所述迹线部分的底部表面之间的高度,且所述绝缘层的底部表面与所述迹线部分的底部表面之间的高度小于延伸越过所述迹线部分的底部表面的所述封胶胶材的一部分的高度。
9.根据权利要求1所述的半导体封装,其中所述外部引线部分是经暴露表面,所述经暴露表面与所述封胶胶材的底部表面共面。
10.一种电子装置,其包括:
半导体封装,所述半导体封装包括:
裸片垫;
多个引线,所述多个引线环绕所述裸片垫,其中所述引线中的每一者包括内部引线部分和外部引线部分,所述内部引线及所述外部引线由同一引线框架蚀刻形成,且其中至少一个引线进一步包括迹线部分;
芯片,所述芯片安置于所述裸片垫上且电连接到所述多个引线中的若干者;
封胶胶材,所述封胶胶材封装所述芯片、所述内部引线部分和所述迹线部分,其中所述外部引线部分和所述迹线部分的底部表面从所述封胶胶材暴露;以及
绝缘层,所述绝缘层覆盖所述迹线部分的底部表面,且其中所述绝缘层进一步覆盖所述封胶胶材的底部表面的一部分;以及
印刷电路板,所述印刷电路板附接到所述半导体封装且电连接到所述半导体封装。
11.根据权利要求10所述的电子装置,其中所述外部引线部分从所述封胶胶材的底部表面凸起。
12.根据权利要求10所述的电子装置,其中所述外部引线部分是经暴露表面,所述经暴露表面与所述封胶胶材的底部表面共面。
13.根据权利要求10所述的电子装置,所述电子装置进一步包括至少一个互连元件,所述至少一个互连元件物理上连接到所述外部引线部分、物理上连接到所述印刷电路板,且与所述迹线部分的经暴露区域接触。
14.根据权利要求10所述的电子装置,其中所述绝缘层进一步暴露所述封胶胶材的底部表面的一部分。
15.一种电子装置,其包括:
封胶胶材;
裸片垫,所述裸片垫从所述封胶胶材的底部表面凸起;
裸片,所述裸片安置于所述裸片垫上,所述裸片被所述封胶胶材封装;
多个引线,所述多个引线环绕所述裸片垫,所述多个引线中的每一者包括内部引线部分和外部引线部分,所述内部引线部分被所述封胶胶材封装,所述内部引线及所述外部引线由同一引线框架蚀刻形成,且所述外部引线部分从所述封胶胶材的底部表面凸起,且所述多个引线中的至少一个引线还包括暴露在所述封胶胶材的底部表面处的迹线部分;
印刷绝缘层,所述印刷绝缘层形成于所述迹线部分上,其中所述印刷绝缘层覆盖所述封胶胶材的底部表面的一部分;以及
多个接线,每一接线接合至所述裸片且接合至多个所述内部引线部分中的一者,所述多个接线被所述封胶胶材封装。
16.根据权利要求15所述的电子装置,其中包括所述至少一个引线的所述多个引线中有多个引线都包括迹线部分,以使得多个迹线部分被所述封胶胶材暴露。
17.根据权利要求16所述的电子装置,其中所述迹线部分从所述裸片垫附近的区域延伸至外部引线部分的内环或外部引线部分的外环,所述外环在所述电子装置的外围附近。
18.根据权利要求16所述的电子装置,其中每一外部引线部分包括外部引线表面,且其中两个相邻迹线部分之间的间距小于两个相邻外部引线表面之间的间距。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/677,863 | 2015-04-02 | ||
US14/677,863 US9570381B2 (en) | 2015-04-02 | 2015-04-02 | Semiconductor packages and related manufacturing methods |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106057764A CN106057764A (zh) | 2016-10-26 |
CN106057764B true CN106057764B (zh) | 2018-12-14 |
Family
ID=57016043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610030663.7A Active CN106057764B (zh) | 2015-04-02 | 2016-01-18 | 半导体封装和相关制造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9570381B2 (zh) |
CN (1) | CN106057764B (zh) |
TW (1) | TWI588952B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101747226B1 (ko) * | 2016-03-16 | 2017-06-27 | 해성디에스 주식회사 | 반도체 패키지 기판 및 그 제조 방법 |
CN109075151B (zh) | 2016-04-26 | 2023-06-27 | 亚德诺半导体国际无限责任公司 | 用于组件封装电路的机械配合、和电及热传导的引线框架 |
US10147673B2 (en) * | 2016-09-30 | 2018-12-04 | Stmicroelectronics, Inc. | Tapeless leadframe package with underside resin and solder contact |
US10115709B1 (en) * | 2017-07-07 | 2018-10-30 | Micron Technology, Inc. | Apparatuses comprising semiconductor dies in face-to-face arrangements |
US10685934B2 (en) * | 2017-07-10 | 2020-06-16 | Advanced Semiconductor Engineering, Inc. | Semiconductor package device and method of manufacturing the same |
US10497635B2 (en) | 2018-03-27 | 2019-12-03 | Linear Technology Holding Llc | Stacked circuit package with molded base having laser drilled openings for upper package |
US11410977B2 (en) | 2018-11-13 | 2022-08-09 | Analog Devices International Unlimited Company | Electronic module for high power applications |
US20200161206A1 (en) * | 2018-11-20 | 2020-05-21 | Advanced Semiconductor Engineering, Inc. | Semiconductor package structure and semiconductor manufacturing process |
US11844178B2 (en) | 2020-06-02 | 2023-12-12 | Analog Devices International Unlimited Company | Electronic component |
US11569179B2 (en) * | 2020-11-19 | 2023-01-31 | Advanced Semiconductor Engineering, Inc. | Package structure including an outer lead portion and an inner lead portion and method for manufacturing package structure |
Family Cites Families (132)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69111002T2 (de) | 1990-09-20 | 1995-11-02 | Dainippon Screen Mfg | Verfahren zur Herstellung von kleinen Durchgangslöchern in dünne Metallplatten. |
US5331200A (en) * | 1992-09-30 | 1994-07-19 | Texas Instruments Incorporated | Lead-on-chip inner lead bonding lead frame method and apparatus |
US5389739A (en) | 1992-12-15 | 1995-02-14 | Hewlett-Packard Company | Electronic device packaging assembly |
US5646831A (en) | 1995-12-28 | 1997-07-08 | Vlsi Technology, Inc. | Electrically enhanced power quad flat pack arrangement |
US7166495B2 (en) | 1996-02-20 | 2007-01-23 | Micron Technology, Inc. | Method of fabricating a multi-die semiconductor package assembly |
US6001671A (en) | 1996-04-18 | 1999-12-14 | Tessera, Inc. | Methods for manufacturing a semiconductor package having a sacrificial layer |
US5847458A (en) | 1996-05-21 | 1998-12-08 | Shinko Electric Industries Co., Ltd. | Semiconductor package and device having heads coupled with insulating material |
KR0185512B1 (ko) | 1996-08-19 | 1999-03-20 | 김광호 | 칼럼리드구조를갖는패키지및그의제조방법 |
US6201292B1 (en) | 1997-04-02 | 2001-03-13 | Dai Nippon Insatsu Kabushiki Kaisha | Resin-sealed semiconductor device, circuit member used therefor |
JP2928190B2 (ja) | 1997-04-09 | 1999-08-03 | 九州日本電気株式会社 | テーピングリードフレーム |
JP3521758B2 (ja) | 1997-10-28 | 2004-04-19 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
TWI235272B (en) | 1997-11-19 | 2005-07-01 | Toshiba Corp | Flat panel display device and manufacturing method thereof |
US6498099B1 (en) | 1998-06-10 | 2002-12-24 | Asat Ltd. | Leadless plastic chip carrier with etch back pad singulation |
US7247526B1 (en) | 1998-06-10 | 2007-07-24 | Asat Ltd. | Process for fabricating an integrated circuit package |
US7226811B1 (en) | 1998-06-10 | 2007-06-05 | Asat Ltd. | Process for fabricating a leadless plastic chip carrier |
US6585905B1 (en) | 1998-06-10 | 2003-07-01 | Asat Ltd. | Leadless plastic chip carrier with partial etch die attach pad |
US7049177B1 (en) | 2004-01-28 | 2006-05-23 | Asat Ltd. | Leadless plastic chip carrier with standoff contacts and die attach pad |
US7271032B1 (en) | 1998-06-10 | 2007-09-18 | Asat Ltd. | Leadless plastic chip carrier with etch back pad singulation |
US6635957B2 (en) | 1998-06-10 | 2003-10-21 | Asat Ltd. | Leadless plastic chip carrier with etch back pad singulation and die attach pad array |
US6989294B1 (en) | 1998-06-10 | 2006-01-24 | Asat, Ltd. | Leadless plastic chip carrier with etch back pad singulation |
US6667541B1 (en) | 1998-10-21 | 2003-12-23 | Matsushita Electric Industrial Co., Ltd. | Terminal land frame and method for manufacturing the same |
US6303985B1 (en) | 1998-11-12 | 2001-10-16 | Micron Technology, Inc. | Semiconductor lead frame and package with stiffened mounting paddle |
CN100370612C (zh) | 1998-12-02 | 2008-02-20 | 株式会社日立制作所 | 半导体装置 |
SG75154A1 (en) | 1999-02-23 | 2000-09-19 | Inst Of Microelectronics | Plastic ball grid array package |
JP3780122B2 (ja) | 1999-07-07 | 2006-05-31 | 株式会社三井ハイテック | 半導体装置の製造方法 |
US20020100165A1 (en) | 2000-02-14 | 2002-08-01 | Amkor Technology, Inc. | Method of forming an integrated circuit device package using a temporary substrate |
JP3062192B1 (ja) | 1999-09-01 | 2000-07-10 | 松下電子工業株式会社 | リ―ドフレ―ムとそれを用いた樹脂封止型半導体装置の製造方法 |
US6451627B1 (en) | 1999-09-07 | 2002-09-17 | Motorola, Inc. | Semiconductor device and process for manufacturing and packaging a semiconductor device |
TW423133B (en) | 1999-09-14 | 2001-02-21 | Advanced Semiconductor Eng | Manufacturing method of semiconductor chip package |
US6525406B1 (en) | 1999-10-15 | 2003-02-25 | Amkor Technology, Inc. | Semiconductor device having increased moisture path and increased solder joint strength |
US6333252B1 (en) | 2000-01-05 | 2001-12-25 | Advanced Semiconductor Engineering, Inc. | Low-pin-count chip package and manufacturing method thereof |
US6342730B1 (en) | 2000-01-28 | 2002-01-29 | Advanced Semiconductor Engineering, Inc. | Low-pin-count chip package and manufacturing method thereof |
US6261864B1 (en) | 2000-01-28 | 2001-07-17 | Advanced Semiconductor Engineering, Inc. | Low-pin-count chip package and manufacturing method thereof |
US7091606B2 (en) | 2000-01-31 | 2006-08-15 | Sanyo Electric Co., Ltd. | Circuit device and manufacturing method of circuit device and semiconductor module |
US6548328B1 (en) | 2000-01-31 | 2003-04-15 | Sanyo Electric Co., Ltd. | Circuit device and manufacturing method of circuit device |
JP3706533B2 (ja) | 2000-09-20 | 2005-10-12 | 三洋電機株式会社 | 半導体装置および半導体モジュール |
US7173336B2 (en) | 2000-01-31 | 2007-02-06 | Sanyo Electric Co., Ltd. | Hybrid integrated circuit device |
US6306685B1 (en) | 2000-02-01 | 2001-10-23 | Advanced Semiconductor Engineering, Inc. | Method of molding a bump chip carrier and structure made thereby |
US6238952B1 (en) | 2000-02-29 | 2001-05-29 | Advanced Semiconductor Engineering, Inc. | Low-pin-count chip package and manufacturing method thereof |
US6562660B1 (en) | 2000-03-08 | 2003-05-13 | Sanyo Electric Co., Ltd. | Method of manufacturing the circuit device and circuit device |
US6242284B1 (en) | 2000-05-05 | 2001-06-05 | Advanced Semiconductor Engineering, Inc. | Method for packaging a semiconductor chip |
JP3883784B2 (ja) | 2000-05-24 | 2007-02-21 | 三洋電機株式会社 | 板状体および半導体装置の製造方法 |
JP2001338947A (ja) | 2000-05-26 | 2001-12-07 | Nec Corp | フリップチップ型半導体装置及びその製造方法 |
US6683368B1 (en) | 2000-06-09 | 2004-01-27 | National Semiconductor Corporation | Lead frame design for chip scale package |
TW506236B (en) | 2000-06-09 | 2002-10-11 | Sanyo Electric Co | Method for manufacturing an illumination device |
TW507482B (en) | 2000-06-09 | 2002-10-21 | Sanyo Electric Co | Light emitting device, its manufacturing process, and lighting device using such a light-emitting device |
JP3650001B2 (ja) | 2000-07-05 | 2005-05-18 | 三洋電機株式会社 | 半導体装置およびその製造方法 |
US6429536B1 (en) | 2000-07-12 | 2002-08-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor device |
TW473965B (en) | 2000-09-04 | 2002-01-21 | Siliconware Precision Industries Co Ltd | Thin type semiconductor device and the manufacturing method thereof |
TW497371B (en) | 2000-10-05 | 2002-08-01 | Sanyo Electric Co | Semiconductor device and semiconductor module |
JP4417541B2 (ja) | 2000-10-23 | 2010-02-17 | ローム株式会社 | 半導体装置およびその製造方法 |
US6689640B1 (en) | 2000-10-26 | 2004-02-10 | National Semiconductor Corporation | Chip scale pin array |
JP3653460B2 (ja) | 2000-10-26 | 2005-05-25 | 三洋電機株式会社 | 半導体モジュールおよびその製造方法 |
JP3895570B2 (ja) | 2000-12-28 | 2007-03-22 | 株式会社ルネサステクノロジ | 半導体装置 |
US6720207B2 (en) | 2001-02-14 | 2004-04-13 | Matsushita Electric Industrial Co., Ltd. | Leadframe, resin-molded semiconductor device including the leadframe, method of making the leadframe and method for manufacturing the device |
US6551859B1 (en) | 2001-02-22 | 2003-04-22 | National Semiconductor Corporation | Chip scale and land grid array semiconductor packages |
US6545347B2 (en) | 2001-03-06 | 2003-04-08 | Asat, Limited | Enhanced leadless chip carrier |
JP3609737B2 (ja) | 2001-03-22 | 2005-01-12 | 三洋電機株式会社 | 回路装置の製造方法 |
US6993594B2 (en) | 2001-04-19 | 2006-01-31 | Steven Schneider | Method, product, and apparatus for requesting a resource from an identifier having a character image |
JP4034073B2 (ja) | 2001-05-11 | 2008-01-16 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
TW538658B (en) | 2001-08-27 | 2003-06-21 | Sanyo Electric Co | Manufacturing method for circuit device |
JP2003124421A (ja) | 2001-10-15 | 2003-04-25 | Shinko Electric Ind Co Ltd | リードフレーム及びその製造方法並びに該リードフレームを用いた半導体装置の製造方法 |
US7001798B2 (en) | 2001-11-14 | 2006-02-21 | Oki Electric Industry Co., Ltd. | Method of manufacturing semiconductor device |
TW523887B (en) | 2001-11-15 | 2003-03-11 | Siliconware Precision Industries Co Ltd | Semiconductor packaged device and its manufacturing method |
JP4173346B2 (ja) | 2001-12-14 | 2008-10-29 | 株式会社ルネサステクノロジ | 半導体装置 |
EP1500137A1 (en) | 2002-04-11 | 2005-01-26 | Koninklijke Philips Electronics N.V. | Carrier, method of manufacturing a carrier and an electronic device |
US7799611B2 (en) | 2002-04-29 | 2010-09-21 | Unisem (Mauritius) Holdings Limited | Partially patterned lead frames and methods of making and using the same in semiconductor packaging |
US6777265B2 (en) | 2002-04-29 | 2004-08-17 | Advanced Interconnect Technologies Limited | Partially patterned lead frames and methods of making and using the same in semiconductor packaging |
US6812552B2 (en) | 2002-04-29 | 2004-11-02 | Advanced Interconnect Technologies Limited | Partially patterned lead frames and methods of making and using the same in semiconductor packaging |
JP2004063615A (ja) | 2002-07-26 | 2004-02-26 | Nitto Denko Corp | 半導体装置の製造方法、半導体装置製造用接着シートおよび半導体装置 |
KR20040030283A (ko) | 2002-09-05 | 2004-04-09 | 신꼬오덴기 고교 가부시키가이샤 | 리드 프레임 및 그 제조 방법 |
US6818973B1 (en) | 2002-09-09 | 2004-11-16 | Amkor Technology, Inc. | Exposed lead QFP package fabricated through the use of a partial saw process |
US6927483B1 (en) | 2003-03-07 | 2005-08-09 | Amkor Technology, Inc. | Semiconductor package exhibiting efficient lead placement |
TW200425427A (en) | 2003-05-02 | 2004-11-16 | Siliconware Precision Industries Co Ltd | Leadframe-based non-leaded semiconductor package and method of fabricating the same |
TWI233674B (en) | 2003-07-29 | 2005-06-01 | Advanced Semiconductor Eng | Multi-chip semiconductor package and manufacturing method thereof |
EP1654753A4 (en) | 2003-08-14 | 2009-01-21 | Advanced Interconnect Tech Ltd | SEMICONDUCTOR APPARATUS HOUSING AND METHOD OF MANUFACTURING THE SAME |
TWI257693B (en) | 2003-08-25 | 2006-07-01 | Advanced Semiconductor Eng | Leadless package |
JP2005095977A (ja) | 2003-08-26 | 2005-04-14 | Sanyo Electric Co Ltd | 回路装置 |
US7060535B1 (en) | 2003-10-29 | 2006-06-13 | Ns Electronics Bangkok (1993) Ltd. | Flat no-lead semiconductor die package including stud terminals |
KR100568225B1 (ko) | 2003-11-06 | 2006-04-07 | 삼성전자주식회사 | 리드 프레임 및 이를 적용한 반도체 패키지 제조방법 |
JP2005166985A (ja) | 2003-12-03 | 2005-06-23 | Matsushita Electric Ind Co Ltd | 半導体レーザ装置の調整方法および調整装置 |
JP2005191240A (ja) | 2003-12-25 | 2005-07-14 | Renesas Technology Corp | 半導体装置及びその製造方法 |
JP2005191342A (ja) | 2003-12-26 | 2005-07-14 | Renesas Technology Corp | 半導体装置およびその製造方法 |
TWI254437B (en) | 2003-12-31 | 2006-05-01 | Advanced Semiconductor Eng | Leadless package |
US7122406B1 (en) | 2004-01-02 | 2006-10-17 | Gem Services, Inc. | Semiconductor device package diepad having features formed by electroplating |
JP2005203390A (ja) | 2004-01-13 | 2005-07-28 | Seiko Instruments Inc | 樹脂封止型半導体装置の製造方法 |
US7215009B1 (en) | 2004-02-23 | 2007-05-08 | Altera Corporation | Expansion plane for PQFP/TQFP IR—package design |
CN2726111Y (zh) | 2004-06-22 | 2005-09-14 | 胜开科技股份有限公司 | 堆叠集成电路封装组件 |
TWI236721B (en) | 2004-06-29 | 2005-07-21 | Advanced Semiconductor Eng | Leadframe for leadless flip-chip package and method for manufacturing the same |
TWI256096B (en) | 2004-10-15 | 2006-06-01 | Advanced Semiconductor Eng | Method for fabricating quad flat non-leaded package |
US7598606B2 (en) | 2005-02-22 | 2009-10-06 | Stats Chippac Ltd. | Integrated circuit package system with die and package combination |
US7348663B1 (en) | 2005-07-15 | 2008-03-25 | Asat Ltd. | Integrated circuit package and method for fabricating same |
TWI287275B (en) | 2005-07-19 | 2007-09-21 | Siliconware Precision Industries Co Ltd | Semiconductor package without chip carrier and fabrication method thereof |
JP3947750B2 (ja) | 2005-07-25 | 2007-07-25 | 株式会社三井ハイテック | 半導体装置の製造方法及び半導体装置 |
KR101089449B1 (ko) | 2005-08-10 | 2011-12-07 | 가부시키가이샤 미츠이하이테크 | 반도체 장치 및 그 제조 방법 |
US7262491B2 (en) | 2005-09-06 | 2007-08-28 | Advanced Interconnect Technologies Limited | Die pad for semiconductor packages and methods of making and using same |
TWI264091B (en) | 2005-09-15 | 2006-10-11 | Siliconware Precision Industries Co Ltd | Method of manufacturing quad flat non-leaded semiconductor package |
US8163604B2 (en) | 2005-10-13 | 2012-04-24 | Stats Chippac Ltd. | Integrated circuit package system using etched leadframe |
US7768618B2 (en) | 2005-12-26 | 2010-08-03 | Lg Display Co., Ltd. | Liquid crystal display device and fabrication method thereof |
TW200729444A (en) | 2006-01-16 | 2007-08-01 | Siliconware Precision Industries Co Ltd | Semiconductor package structure and fabrication method thereof |
JP2007221045A (ja) | 2006-02-20 | 2007-08-30 | Oki Electric Ind Co Ltd | マルチチップ構造を採用した半導体装置 |
US7683461B2 (en) | 2006-07-21 | 2010-03-23 | Stats Chippac Ltd. | Integrated circuit leadless package system |
US20080029855A1 (en) | 2006-08-04 | 2008-02-07 | Yi-Ling Chang | Lead Frame and Fabrication Method thereof |
CN101131978A (zh) * | 2006-08-21 | 2008-02-27 | 南茂科技股份有限公司 | 集成电路封装构造及其使用的多层导线架 |
JP4533875B2 (ja) | 2006-09-12 | 2010-09-01 | 株式会社三井ハイテック | 半導体装置およびこの半導体装置に使用するリードフレーム製品並びにこの半導体装置の製造方法 |
US20080079124A1 (en) | 2006-10-03 | 2008-04-03 | Chris Edward Haga | Interdigitated leadfingers |
US7741704B2 (en) | 2006-10-18 | 2010-06-22 | Texas Instruments Incorporated | Leadframe and mold compound interlock in packaged semiconductor device |
WO2008057770A2 (en) | 2006-10-27 | 2008-05-15 | Unisem (Mauritius) Holdings Limited | Partially patterned lead frames and methods of making and using the same in semiconductor packaging |
US7608482B1 (en) | 2006-12-21 | 2009-10-27 | National Semiconductor Corporation | Integrated circuit package with molded insulation |
US7605477B2 (en) | 2007-01-25 | 2009-10-20 | Raytheon Company | Stacked integrated circuit assembly |
US7800211B2 (en) | 2007-06-29 | 2010-09-21 | Stats Chippac, Ltd. | Stackable package by using internal stacking modules |
US7675146B2 (en) | 2007-09-07 | 2010-03-09 | Infineon Technologies Ag | Semiconductor device with leadframe including a diffusion barrier |
US8120152B2 (en) | 2008-03-14 | 2012-02-21 | Advanced Semiconductor Engineering, Inc. | Advanced quad flat no lead chip package having marking and corner lead features and manufacturing methods thereof |
TWI368983B (en) | 2008-04-29 | 2012-07-21 | Advanced Semiconductor Eng | Integrated circuit package and manufacturing method thereof |
TW200947654A (en) | 2008-05-12 | 2009-11-16 | Advanced Semiconductor Eng | Stacked type chip package structure and method of fabricating the same |
TWI372458B (en) | 2008-05-12 | 2012-09-11 | Advanced Semiconductor Eng | Stacked type chip package structure |
KR101204092B1 (ko) * | 2008-05-16 | 2012-11-22 | 삼성테크윈 주식회사 | 리드 프레임 및 이를 구비한 반도체 패키지와 그 제조방법 |
US7786557B2 (en) | 2008-05-19 | 2010-08-31 | Mediatek Inc. | QFN Semiconductor package |
US20110042794A1 (en) * | 2008-05-19 | 2011-02-24 | Tung-Hsien Hsieh | Qfn semiconductor package and circuit board structure adapted for the same |
US20100044850A1 (en) | 2008-08-21 | 2010-02-25 | Advanced Semiconductor Engineering, Inc. | Advanced quad flat non-leaded package structure and manufacturing method thereof |
US8124447B2 (en) | 2009-04-10 | 2012-02-28 | Advanced Semiconductor Engineering, Inc. | Manufacturing method of advanced quad flat non-leaded package |
TWI404175B (zh) | 2009-12-25 | 2013-08-01 | 矽品精密工業股份有限公司 | 具電性連接結構之半導體封裝件及其製法 |
US8258012B2 (en) * | 2010-05-14 | 2012-09-04 | Stats Chippac, Ltd. | Semiconductor device and method of forming discontinuous ESD protection layers between semiconductor die |
JP2012004282A (ja) * | 2010-06-16 | 2012-01-05 | Mitsubishi Electric Corp | 半導体装置 |
TWI419290B (zh) | 2010-10-29 | 2013-12-11 | Advanced Semiconductor Eng | 四方扁平無引腳封裝及其製作方法 |
US8557638B2 (en) * | 2011-05-05 | 2013-10-15 | Stats Chippac Ltd. | Integrated circuit packaging system with pad connection and method of manufacture thereof |
US20130105956A1 (en) * | 2011-10-31 | 2013-05-02 | Samsung Electro-Mechanics Co., Ltd. | Power module package and method for manufacturing the same |
CN102376656B (zh) * | 2011-11-28 | 2013-11-27 | 江苏长电科技股份有限公司 | 无基岛四面无引脚封装结构及其制造方法 |
US8513788B2 (en) * | 2011-12-14 | 2013-08-20 | Stats Chippac Ltd. | Integrated circuit packaging system with pad and method of manufacture thereof |
KR20130120762A (ko) * | 2012-04-26 | 2013-11-05 | 에스티에스반도체통신 주식회사 | 반도체 패키지 및 그 제조방법 |
US9324584B2 (en) * | 2012-12-14 | 2016-04-26 | Stats Chippac Ltd. | Integrated circuit packaging system with transferable trace lead frame |
US20140165389A1 (en) * | 2012-12-14 | 2014-06-19 | Byung Tai Do | Integrated circuit packaging system with routable grid array lead frame |
-
2015
- 2015-04-02 US US14/677,863 patent/US9570381B2/en active Active
-
2016
- 2016-01-07 TW TW105100424A patent/TWI588952B/zh active
- 2016-01-18 CN CN201610030663.7A patent/CN106057764B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN106057764A (zh) | 2016-10-26 |
US20160293531A1 (en) | 2016-10-06 |
TWI588952B (zh) | 2017-06-21 |
US9570381B2 (en) | 2017-02-14 |
TW201637146A (zh) | 2016-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106057764B (zh) | 半导体封装和相关制造方法 | |
US6395579B2 (en) | Controlling packaging encapsulant leakage | |
KR100680666B1 (ko) | 회로 장치 및 그 제조 방법과 판상체 | |
US9859197B2 (en) | Integrated circuit package fabrication | |
US11908779B2 (en) | Land structure for semiconductor package and method therefor | |
US8982577B1 (en) | Electronic component package having bleed channel structure and method | |
JP5400094B2 (ja) | 半導体パッケージ及びその実装方法 | |
CN106158774B (zh) | 半导体封装结构及其制造方法 | |
TWI565012B (zh) | 一種封裝結構及其製造方法 | |
US10373894B2 (en) | Package structure and the method to fabricate thereof | |
CN106971985A (zh) | 半导体封装及其制造方法 | |
CN108281408A (zh) | 半导体芯片封装和叠层封装 | |
US20130093069A1 (en) | Package structure and the method to fabricate thereof | |
US20100219521A1 (en) | Window type semiconductor package | |
JP2006261622A (ja) | 集積回路パッケージ構造とそのパッケージ方法 | |
CN103579029B (zh) | 封装结构及其制造方法 | |
CN105489580A (zh) | 半导体衬底及半导体封装结构 | |
US10770375B2 (en) | Semiconductor device | |
CN204361080U (zh) | 电路系统及其芯片封装 | |
US11527469B2 (en) | Semiconductor device | |
CN117529804A (zh) | 芯片封装结构和用于制备芯片封装结构的方法 | |
KR20000015580A (ko) | 반도체 패키지용 써킷테이프 | |
JP3646663B2 (ja) | 半導体装置の製造方法 | |
CN104600045A (zh) | 电路系统、芯片封装及其封装方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |