CN102063860B - 信号线驱动电路及发光装置 - Google Patents

信号线驱动电路及发光装置 Download PDF

Info

Publication number
CN102063860B
CN102063860B CN2010102519842A CN201010251984A CN102063860B CN 102063860 B CN102063860 B CN 102063860B CN 2010102519842 A CN2010102519842 A CN 2010102519842A CN 201010251984 A CN201010251984 A CN 201010251984A CN 102063860 B CN102063860 B CN 102063860B
Authority
CN
China
Prior art keywords
current source
circuit
transistor
electrically connected
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2010102519842A
Other languages
English (en)
Other versions
CN102063860A (zh
Inventor
木村肇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN102063860A publication Critical patent/CN102063860A/zh
Application granted granted Critical
Publication of CN102063860B publication Critical patent/CN102063860B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Abstract

本发明涉及信号线驱动电路及发光装置。其特征在于:在信号线驱动电路中,设置分别具有电容装置和供给装置的第1电流源电路(437)和第2电流源电路(438)。按照从移位寄存器(418)供给的采样脉冲和从外部供给的锁存脉冲,上述电容装置将把n个视频信号用恒流源(109)各自供给的电流相加后的电流变换成电压,上述供给装置供给与变换后的电压对应的电流,由此,进行与视频信号对应的电流输出,而和晶体管的特性无关。从上述n个视频信号用恒流源供给的电流值设定成20∶21∶......∶2n,由此可以表现灰度。

Description

信号线驱动电路及发光装置
本申请是下述申请的分案申请:
申请号:02826522.X
申请日:2002年10月31日
技术领域
本发明涉及信号线驱动电路的技术,此外,还涉及具有上述信号线驱动电路的发光装置的技术。
背景技术
近年来,正在兴起进行图像显示的显示装置的开发。作为显示装置,使用液晶元件进行图像显示的液晶显示装置因其高画质、薄型、轻量等优点而被广泛使用。
另一方面,近年来又兴起对采用作为自发光元件的发光元件的发光装置进行开发。发光装置除了现有的液晶显示装置的优点之外,还具有适合于动画显示的迅捷的响应速度、低电压和低功耗等特征,并作为下一代显示器件而倍受关注。
作为在发光装置上显示多灰度图像时的灰度表现方法,可以举出模拟灰度方式和数字灰度方式。前者的模拟灰度方式是模拟控制流过发光元件的电流的大小而得到灰度的方式。后者的数字灰度方式是只利用发光元件的导通状态(辉度大致是100%的状态)和截止状态(辉度大致是0%的状态)这样2个状态进行驱动的方式。在数字辉度方式中,因只能直接显示2个灰度,故提出与别的方式组合显示多灰度图像的方法。
此外,作为象素的驱动方法,若按输入象素的信号种类分类,则可以举出电压输入方式和电流输入方式。前者的电压输入方式是将向象素输入的视频信号(电压)输入到驱动元件的栅极,并使用该驱动元件去控制发光元件的辉度的方式。后者的电流输入方式是通过使发光元件流过设定的信号电流去控制该发光元件辉度的方式。
这里,使用图16(A)简单说明使用电压输入方式的发光装置中象素电路的一例及其驱动方法。图16(A)所示的象素具有信号线501、扫描线502、开关TFT503、驱动TFT504、电容元件505、发光元件506和电源507、508。
当扫描线502的电位变化,使开关TFT503导通时,输入到信号线501的视频信号输入到驱动TFT504的栅极。根据输入的视频信号的电位决定驱动TFT504的栅源极间的电压,从而决定流过驱动TFT504的源漏极间的电流。该电流供给发光元件506,使该发光元件506发光。作为驱动发光元件的半导体元件,可以使用多晶硅晶体管。但是,多晶硅晶体管因晶粒边界缺陷,容易产生阈值或导通电流等电气特性的离散。在图16(A)所示的象素中,若驱动TFT504的特性对每一个象素离散,则当输入相同的视频信号时,因与其对应的驱动TFT504的漏极电流的大小不同,故发光元件506的辉度离散。
为了解决上述问题,可以向发光元件供给所要的电流而不受驱动发光元件的TFT的特性的左右。根据这一观点提出了能控制提供给发光元件的电流的大小而不受TFT的特性左右的电流输入方式。
其次,使用图16(B)和17简单说明使用电流驱动方式的发光装置中象素电路的一例及其驱动方法。图16(B)所示的象素具有信号线601、第1~第3扫描线602~604、电流线605、TFT606~609、电容元件610和发光元件611。电流源电路612配置于各信号线(各列)。
使用图17说明从写入视频信号到发光的动作。在图17中,表示各部分的图号以图16为准。图17(A)~(C)模式地示出电流的路径。图17(D)示出视频信号写入时流过各路径的电流关系,图17(E)示出视频信号写入时电容元件610积蓄的电压、即TFT608栅源极间的电压。
首先,向第1和第2扫描线602、603输入脉冲,使TFT606、607导通。这时,将流过信号线601的信号电流记作Idata。因信号线601流过信号电流Idata,故如图17(A)所示,在象素内,电流分成I1和I2两个路径流过。它们的关系如图17(D)所示,当然是:Idata=I1+I2。
TFT606导通的瞬间,因电容元件610中电荷尚未保存,故TFT608截止。因此,I2=0,Idata=I1。在此其间,电容元件610的两电极之间流过电流,在该电容元件610中进行电荷的积蓄。
接着,电容元件610逐渐积蓄电荷,两电极间开始产生电位差(图17(E))。当两电极的电位差到达Vth(图17(E)中的A点)时,TFT608导通产生I2。如前所述,因Idata=I1+I2,故I1逐渐减小,但依然流过电流,电容元件610进一步积蓄电荷。
电容元件610继续积蓄电荷,直到该两个电极的电位差,即,TFT608的栅源极间的电压达到所要的电压。也就是说,继续积蓄电荷直至达到能够使TFT608中流过Idata电流的电压。不久,若电荷的积蓄终结(图17(E)中的B点),则不流过电流I1。因TFT608完全导通,故Idata=I2(图17(B))。通过以上动作,完成向象素写入信号的动作。最后,结束对第1和第2扫描线602、603的选择,TFT606、607截止。
接着,向第3扫描线604输入脉冲,TFT609导通。因电容元件610保持刚才已写入的VGS,故TFT608导通,从电流线605流过等于Idata的电流。因此,发光元件611发光。这时,若TFT608工作在饱和区,则即使TFT608的源漏极间的电压发生变化,流过发光元件611的发光电流IEL也不变。
如上所述,电流输入方式是指将TFT609的漏极电流设定为和电流源电路612设定的信号电流Idata相同的电流值,使发光元件611以和该漏极电流对应的辉度发光的方式。通过使用上述结构的象素,可以抑制构成象素的TFT的特性离散的影响,并向发光元件供给所要的电流。
但是,在使用电流输入方式的发光装置中,有必要向象素准确地输入与视频信号对应的信号电流。若担任向象素输入信号电流的信号线驱动电路(在图16中相当于电流源电路612)由多晶硅晶体管构成,则因其特性产生离散,故该信号电流也产生离散。
即,在使用电流输入方式的发光装置中,有必要抑制构成象素和信号线驱动电路的TFT的特性离散的影响。但是,通过使用图16(B)所示结构的象素,虽然可以抑制构成象素的TFT特性离散的影响,但要抑制构成信号线驱动电路的TFT的特性离散的影响很困难。
在此,使用图18简单说明配置在对电流输入方式的象素进行驱动的信号线驱动电路中的电流源电路的结构及其动作。
图18(A)(B)中的电流源电路612与图16(B)所示的电流源电路612相当。电流源电路612具有恒流源555~558。恒流源555~558通过经端子551~554输入的信号进行控制。从恒流源555~558供给的电流的大小各不相同,其比设定为1∶2∶4∶8。
图18(B)是表示电流源电路612的电路结构的图,图中的恒流源555~558相当于晶体管。晶体管555~558的导通电流取决于L(栅极长度)/W(栅极宽度)值的比(1∶2∶4∶8),所以变成1∶2∶4∶8。由此,电流源电路612可以按24=16级控制电流的大小。即,对4位数字视频信号,可以输出具有16级灰度模拟值的电流。再有,该电流源电路612由多晶硅晶体管构成,和象素部在同一块衬底上一体地形成。
这样,以前提出过内部装有电流源电路的信号线驱动电路的方案(例如参照非专利文献1,2)。
此外,在数字灰度方式中,为了表现多灰度的图像,而采用数字灰度方式和面积灰度方式组合的方式(以下记作面积灰度方式)及数字灰度方式和时间灰度方式组合的方式(以下记作时间灰度方式)。面积灰度方式是将一个象素分割成多个副象素,对各个副象素选择发光或不发光,利用在一个象素中发光的面积和除此之外的面积的差去表现灰度的方式。时间灰度方式是通过控制发光元件发光的时间去表现灰度的方式。具体地说,将1帧期间分割成长度不同的多个子帧期间,选择各期间的发光元件的发光或不发光,利用1帧期间内发光时间长度的差去表现灰度。在数字灰度方式中,为了表现多灰度的图像,提出数字灰度方式和时间灰度方式组合的方式(以下记作时间灰度方式)。(例如参照专利文献1)
【非专利文献1】
服部励治、其余3名,“信学技报”,ED2001-8,电流指定型多晶硅TFT有源矩阵驱动有机LED显示的电路仿真,p.7-14
【非专利文献2】
ReijiH etal.“AM-LCD’01”,OLED-4,p.223-226
【专利文献1】
特开2001-5426号公报
上述电流源电路612通过设计L/W值来设定晶体管的导通电流,使其为1∶2∶4∶8。但是,晶体管555~558因制作工序或使用衬底的不同产生的栅极长度、栅极宽度和栅极绝缘膜的厚度离散的原因,产生阈值或移动度的离散。因此,使晶体管555~558的导通电流如设计的那样准确地为1∶2∶4∶8很困难。即,供给象素的电流因所在列的不同而产生离散。
为了使晶体管555~558的导通电流如设计的那样准确地为1∶2∶4∶8,有必要使所有列的电流源电路的特性完全一样。即,虽然有必要使具有信号线驱动电路的电流源电路的特性完全一样,但实现起来非常困难。
发明内容
本发明是鉴于上述问题提出的,其目的在于提供能抑制TFT的特性离散的影响向象素供给所要的信号电流的信号线驱动电路。进而,本发明的目的在于提供一种发光装置,通过使用能抑制TFT的特性离散影响的电路结构的象素,可以抑制构成象素和驱动电路双方的TFT的特性离散的影响,向发光元件供给所要的信号电流。
本发明提供设有能抑制TFT的特性离散的影响并流过所要的恒定电流的电路(本说明书中称为电流源电路)的新结构的信号线驱动电路。进而,本发明提供具有上述信号线驱动电路的发光装置。
本发明提供对各列(各信号线等)配置了电流源电路的信号线驱动电路。
在本发明的信号线驱动电路中,使用视频信号用恒流源对各信号线配置的电流源电路设定信号电流。在设定了信号电流的电流源电路中,具有流过与视频信号用恒流源成比例的电流的能力。因此,通过使用上述电流源电路,可以抑制构成信号线驱动电路的TFT特性离散的影响。
再有,视频信号用恒流源也可以在衬底上和信号线驱动电路一体形成。此外,作为视频信号用电流,也可以使用IC等从衬底的外部输入电流。这时,作为视频信号用电流,也可以从衬底的外部向信号线驱动电路供给固定的电流或与视频信号对应的电流。
使用图1、2说明本发明的信号线驱动电路的概要。在图1、2中,示出从第i列到(i+2)列共3根信号线的外围信号线驱动电路。
在图1中,信号线驱动电路403在信号线(各列)上配置电流源电路420。电流源电路420具有端子a、端子b和端子c。从端子a输入设定信号。从与电流线连接的视频信号用恒流源109向端子b供给电流(信号电流)。此外,从端子c经开关101输出电流源电路420保持的信号。即,电流源电路420受从端子a输入的设定信号的控制,输入从端子b供给电流,从端子c输出与该信号电流成比例的电流。再有,开关101设在电流源电路420和与信号线连接的象素之间,上述开关101的通断由锁存脉冲控制。
其次,使用图2说明和图1的结构不同的本发明的信号线驱动电路。在图2中,信号线驱动电路403对每一根信号线(各列)设置2个以上的电流源电路420。而且,电流源电路420具有多个电流源电路。而且在这里,作为具有2个电流源电路,假定电流源电路420具有第1电流源电路421和第2电流源电路422。第1电流源电路421和第2电流源电路422具有端子a、端子b、端子c和端子d。从端子a输入设定信号。从与电流线连接的视频信号用恒流源109向端子b供给电流(信号电流)。从端子c输出第1电流源电路421和第2电流源电路422保持的信号。即电流源电路420由从端子a输入的设定信号和从端子d输入的控制信号控制,输入从端子b供给的信号电流,从端子c输出与该信号电流成比例的电流(信号电流)。开关101设在电流源电路420和与信号线连接的象素之间,上述开关101的通断受锁存脉冲控制。此外,从端子d输入控制信号。
再有,在本说明书中,将结束对电流源电路420的信号电流Idata的写入(设定信号电流、进行设定以便利用信号电流能输出与信号电流成比例的电流、确定电流源电路420能输出信号电流)的动作称作设定动作,将向象素输入信号电流Idata的动作(电流源电路420输出信号电流的动作)称作输入动作。在图2中,因输入第1电流源电路421和第2电流源电路422的控制信号彼此不同,故第1电流源电路421和第2电流源电路422一个进行设定动作,另一个进行输入动作。由此,可以同时进行2个动作。
在本发明中,所谓发光装置,把在覆盖材料和衬底之间封入具有发光元件的象素部和信号线驱动电路的面板、在上述面板上安装了IC等的模块以及显示器等都包含在其范畴之内,即发光装置相当于面板、模块和显示器的总称。
在本发明的信号线驱动电路中,配置了各自具有电流源电路的锁存器。本发明的信号线驱动电路可以适用于模拟灰度方式和数字灰度方式。
在本发明中,TFT可以替换使用了通常的单结晶的晶体管、使用了SOI的晶体管或有机晶体管等。
本发明是具有与多根信号线分别对应的第1和第2电流源电路、移位寄存器和n个视频信号用恒流源的信号线驱动电路(n是1以上的自然数),其特征在于:
上述第1和上述第2电流源电路分别具有电容装置和供给装置,
按照从上述移位寄存器供给的采样脉冲和从外部供给的锁存脉冲,上述第1和上述第2电流源电路的一者具有的电容装置将把从上述n个视频信号用恒流源各自供给的电流相加后的电流变换成电压,另一者具有的供给装置供给与上述变换后的电压对应的电流。
从上述n个视频信号用恒流源供给的电流值设定成20∶21∶......∶2n
本发明是具有与多根信号线分别对应的(2×n)个电流源电路、移位寄存器和n个视频信号用恒流源的信号线驱动电路(n是大于等于1的自然数),其特征在于:
上述(2×n)个电流源电路具有按照从上述移位寄存器供给的采样脉冲和从外部供给的锁存脉冲将从上述n个视频信号用恒流源中的某一个供给的电流变换成电压的电容装置和供给与上述变换后的电压对应的电流的供给装置,
从上述(2×n)个电流源电路中选出的n个电流源电路分别向上述多根信号线供给电流,
从上述n个视频信号用恒流源供给的电流值设定成20∶21∶......∶2n
具有上述结构的本发明的信号线驱动电路具有移位寄存器和配置了不低于2个的电流源电路的锁存器。具有供给装置和电容装置的电流源电路可以不受构成它的晶体管的特性离散的影响而供给规定值的电流。此外,上述信号线驱动电路配置有逻辑运算器,上述逻辑运算器的2个输入端子输入从移位寄存器供给的采样脉冲和从外部供给的锁存脉冲。而且,在本发明中,使用从上述逻辑运算器的输出端子输出的信号,控制锁存器配置的不低于2个的电流源电路。这时,在上述电流源电路中,可以花费一点时间,以便正确地进行将供给的电流变换成电压的动作。
本发明提供具有如上所述的电流源电路的信号线驱动电路。进而,本发明提供一种发光装置,通过使用具有能抑制TFT特性离散的影响的电路结构的象素,可以抑制构成象素和驱动电路双方的TFT的特性离散的影响,并向发光元件供给所要的信号电流Idata。
附图说明
图1是信号线驱动电路的图。
图2是信号线驱动电路的图。
图3是信号线驱动电路的图(1位、2位)。
图4是信号线驱动电路的图(1位)。
图5是信号线驱动电路的图(2位)。
图6是电流源电路的电路图。
图7是电流源电路的电路图。
图8是电流源电路的电路图。
图9是视频信号用恒流源的电路图。
图10是视频信号用恒流源的电路图。
图11是视频信号用恒流源的电路图。
图12是表示本发明的发光装置的外观的图。
图13是发光装置的象素的电路图。
图14是说明本发明的发光装置的驱动方法的图。
图15是表示本发明的发光装置的图。
图16是发光装置的象素的电路图。
图17是说明发光装置的象素的动作的图。
图18是电流源电路的图。
图19是说明电流源电路的动作的图。
图20是说明电流源电路的动作的图。
图21是说明电流源电路的动作的图。
图22是表示使用本发明的电子机器的图。
图23是视频信号用恒流源的电路图。
图24是视频信号用恒流源的电路图。
图25是视频信号用恒流源的电路图。
图26是信号线驱动电路的图(2位)。
图27是电流源电路的电路图。
图28是电流源电路的电路图。
图29是电流源电路的电路图。
图30是电流源电路的电路图。
图31是电流源电路的电路图。
图32是电流源电路的电路图。
图33是信号线驱动电路的图。
图34是信号线驱动电路的图。
图35是信号线驱动电路的图。
图36是信号线驱动电路的图。
图37是信号线驱动电路的图。
图38是信号线驱动电路的图。
图39是信号线驱动电路的图。
图40是信号线驱动电路的图。
图41是信号线驱动电路的图。
图42是信号线驱动电路的图。
图43是信号线驱动电路的图。
图44是视频信号用恒流源的电路图。
图45是视频信号用恒流源的电路图。
图46是视频信号用恒流源的电路图。
图47是视频信号用恒流源的电路图。
图48是信号线驱动电路的图。
图49是电流源电路的布线图。
图50是电流源电路的电路图。
具体实施方式
(实施形态1)
在本实施形态中,说明本发明的信号线驱动电路具备的电流源电路420的电路结构及其动作的例子。
在本发明中,从端子a输入的设定信号表示从逻辑运算器的输出端子输入的信号,即图1中的设定信号相当于从逻辑运算器的输出端子输入的信号。而且,在本发明中,根据从逻辑运算器的输出端子输入的信号进行电流源电路420的设定。
在上述逻辑运算器的2个输入端子中,向其中一个输入端子输入从移位寄存器来的采样脉冲,向另一个输入端子输入锁存脉冲。在逻辑运算器中,进行输入的2个信号的逻辑运算,从输出端子输出信号。而且,在电流源电路中,利用从上述逻辑运算器的输出端子输入的信号进行设定动作或输入动作。
再有,移位寄存器具有使用了多列触发电路(FF)等的结构。而且向上述移位寄存器输入时钟信号(S-CLK)、启动脉冲(S-SP)和反相时钟信号(S-CLKb),把按照这些信号的时序依次输出的信号称之为采样脉冲。
在图6(A)中,具有开关104、105a、106、晶体管102(n沟道型)和保持该晶体管102的栅源极电压VGS的电容元件103的电路相当于电流源电路420。
在电流源电路420中,利用经端子a输入的信号使开关104、105a接通。由此,从与电流线(视频线)连接的视频信号用恒流源109(以下记作恒流源109)经端子b供给电流,使电容元件103保持电荷。而且,电荷保持在电容元件103中,直到从恒流源109流出的信号电流Idata和晶体管102的漏极电流相等。
其次,利用经端子a输入的信号使开关104、105a断开。由此,因电容元件103保持规定的电荷,故晶体管102具有流过与信号电流Idata对应大小的电流的能力。而且,假如开关101、116处于导通状态,则与信号线连接的象素经端子cz流过电流。这时,因晶体管102的栅极电压通过电容元件103维持在规定的栅极电压,故该晶体管102的漏极区流过与信号电流Idata对应的漏极电流。因此,可以抑制构成信号线驱动电路的晶体管的特性离散的影响并能够控制输入到象素的电流值。
再有,开关104、105a的连接结构不限于图6(A)所示的结构。例如,也可以使开关104的一端与端子b连接,另一端连接在晶体管102的栅极之间,进而,使开关105a的一端经开关104与端子b连接,另一端与开关116连接。而且,开关104和开关105a由从端子a输入的信号控制。
或者,开关102配置在端子b和晶体管104的栅极之间,开关105a配置在端子b和开关116之间。即,可以参照图27(A)那样来配置布线和开关,从而在设定动作时象图27(A1)那样连接,在输入动作时,象图27(A2)那样连接。对布线的根数和开关的个数没有特别限定。
再有,在图6(A)所示的电流源电流420中,设定信号的动作(设定动作)和把信号输入象素的动作(输入动作)、即从电流源电路输出电流的动作不能同时进行。
在图6(B)中,具有开关124、125、晶体管122(n沟道型)、保持该晶体管122的栅源极电压VGS的电容元件123和晶体管126(n沟道型)的电路相当于电流源电路420。
晶体管126起作为开关或一部分电流源用晶体管的作用。
在图6(B)所示的电流源电路420中,利用经端子a输入的信号使开关124、125接通。这样,从与电流线(视频线)连接的恒流源109经端子b供给电流,使电容元件123保持电荷。而且,电容元件123保持规定的电荷,直到从恒流源109流出的信号电流Idata和晶体管122的漏极电流相等。再有,若开关124导通,则因晶体管126的栅源极间的电压VGS变成0V,故晶体管126截止。
其次,利用经端子a输入的信号使开关124、125断开。由此,因电容元件123中保持着规定的电荷,故晶体管122具有流过与信号电流Idata值相等的电流的能力。而且,假如开关101处于导通状态,则经端子c向与信号线连接的象素供给电流。这时,因晶体管122的栅极电压由于电容元件123而维持在规定的电压,故该晶体管122的漏极区流过与信号电流Idata对应的漏极电流。因此,可以抑制构成信号线驱动电路的晶体管的特性离散的影响并控制输入到象素的电流的大小。
再有,若开关124、125截止,晶体管126的栅极和源极的电位不相等。结果,电容元件123保持的电荷还分配给晶体126,晶体管126自动导通。这里,晶体管122、126串联连接,且栅极相互连接。因此,晶体管122、126作为多栅晶体管动作。即,在设定动作和输入动作时,晶体管的栅极长度L不同。因此,设定动作时,从端子b供给的电流值可以比输入动作时从端子c供给的电流值大。因此,配置在端子b和恒流源109之间的各种负载(布线电阻、交叉电容等)能更快充电。因此,可以使设定动作很快完成。
再有,对开关的个数、布线的根数及其连接结构没有特别的限制。即,可以参照图27(B)那样来配置布线或开关,从而在设定动作时,象图27(B1)那样连接,在输入动作时,象图27(B2)那样连接。特别是在图27(B2)中,能够使电容元件123存储的电荷不泄漏。对开关的个数、布线的根数没有特别的限制。
再有,在图6(B)所示的电流源电路420中,使设定信号的动作(设定动作)和向象素输入信号的动作(输入动作)、即从电流源电路流出电流的动作不能同时进行。
在图6(C)中,具有开关108、110、晶体管105b、106(n沟道型)和保持该晶体管105b、106的栅源极间电压VGS的电容元件107的电路相当于电流源电路420。
在图6(C)所示的电流源电路420中,利用经端子a输入的信号使开关108、110接通。这样,从与电流线连接的恒流源109经端子b供给电流,使电容元件107保持电荷。而且,电容元件107将电荷保持下来,直到从恒流源109流出的信号电流Idata和晶体管105b的漏极电流相等。这时,因晶体管105b和晶体管106的栅极相互连接,故晶体管105b和晶体管106的栅极电压可以由电容107保持。
其次,利用经端子a输入的信号使开关108、110断开。这时,因电容元件107保持规定的电荷,故晶体管106具有流过与信号电流Idata对应大小的电流的能力。而且,假如开关101处于导通状态,则经端子c向与信号线连接的象素供给电流。这时,因为晶体管106的栅极电压通过电容元件107维持在规定的栅极电压,故该晶体管106的漏极区流过与信号电流Idata对应的漏极电流。因此,可以抑制构成信号线驱动电路的晶体管的特性离散的影响并控制输入到象素的电流的大小。
这时,为了使晶体管106的漏极区准确地流过与信号电流Idata对应的漏极电流,有必要使晶体管105b和晶体管106的特性相同。更详细地说,必须使晶体管105b和晶体管106的移动度、阈值等值相同。此外,在图6(C)中,可以任意设定晶体管105b和晶体管106的W(栅极宽度)/L(栅极长度)的值,并向象素供给与从恒流源109供给的信号电流Idata成比例的电流。
此外,在晶体管105b中,通过将连接在恒流源109的晶体管的W/L设定得大些,从而可以从该恒流源109供给大电流,提高写入速度。
再有,在图6(C)所示的电流源电路420中,可以使设定信号的动作(设定动作)和向象素输入信号的动作(输入动作)同时进行。
而且,图6(D)(E)所示的电流源电路420除图6(C)所示的电流源电路420和开关110的连接结构不同之外,其他的电路元件的连接结构相同。此外,因图6(D)(E)所示的电流源电路420的动作和图6(C)所示的电流源电路420的动作相同,故在本实施形态中省略其说明。
再有,对开关的个数、布线的根数及其连接结构没有特别的限制。即,可以参照图27(C)那样来配置布线或开关,从而在设定动作时象图27(C1)那样连接,在输入动作时,象图27(C2)那样连接。特别是,在图27(C2)中,能够使电容元件107存储的电荷不泄漏。
在图28(A)中,具有开关195b、195c、195d、195f、晶体管195a和电容元件195e的电路相当于电流源电路。在图28(A)所示的电流源电路中,利用经端子a输入的信号使开关195b、195c、195d、195f接通。这一来,从与电流线连接的恒流源109经端子b供给电流,使电容元件195e保持规定的电荷,直到从恒流源109供给的信号电流和晶体管195a的漏极电流相等。
其次,利用经端子a输入的信号使开关195b、195c、195d、f断开。这时,因电容元件195e保持规定的电荷,故晶体管195a具有流过与信号电流对应大小的电流的能力。这是因为晶体管195a的栅极电压通过电容元件195e设定为规定的栅极电压,该晶体管195a的漏极区流过与电流(视频信号用电流)对应的漏极电流。在该状态下,经端子c向外部供给电流。再有,在图28(A)所示的电流源电路中,进行设定使电流源电路具有流过信号电流的能力的设定动作和向象素输入该信号电流的输入动作不能同时进行。再有,在由经端子a输入的信号所控制的开关接通、且当端子c不流过电流时,有必要将端子c和其它电位的布线连接。而且,这里设该布线的电位为Va。只要是使从端子b流过来的电流直接流过的电位,该Va取什么样的值都可以,作为一个例子,可以是电源电压Vdd等。
再有,对开关的个数、布线的根数及其连接没有特别的限制。即,可以参照图28(B)(C)那样来配置布线或开关,从而在设定动作时象(B1)(C1)那样连接,在输入动作时,象(B2)(C2)那样连接。对开关的个数、布线的根数没有特别的限制。
再有,在图6(A)(C)~(E)中,电流流动的方向(从象素向信号线驱动电路的方向)相同,晶体管102、晶体管105b、晶体管106的极性(导电类型)可以是p沟道型。
因此,图7(A)示出电流流动的方向(从象素向信号线驱动电路的方向)相同、使图6(A)所示的晶体管102为p沟道型时的电路结构。在图7(A)中,通过在栅源极间配置电容元件,即使源极电位变化,也能保持栅源极间的电压。此外,图7(B)~(D)示出电流流动的方向(从象素向信号线驱动电路的方向)相同、使图6(C)~(E)所示的晶体管105b、晶体管106为p沟道型时的电路图。
图29(A)示出在图28所示的结构中使晶体管105a为p沟道型的情况。图29(B)示出在图6(B)所示的结构中使晶体管122、126为p沟道型的情况。
在图31中,具有开关104、116、晶体管102和电容元件103等的电路与电流源电路相当。
图31(A)相当于将图6(A)的一部分变更后的电路。在图31(A)所示的电流源电路中,在电流源的设定动作时和输入动作时,晶体管的栅极宽度W不同。即,设定动作时象图31(B)那样连接,栅极宽度W大,输入动作时象图31(C)那样连接,栅极宽度W小。因此,设定动作时从端子b供给的电流值可以比输入动作时从端子c供给的电流值大。为此,配置在端子b和视频信号用恒流源之间的各种负载(布线电阻、交叉电容等)能更快充电。因此,可以使设定动作很快完成。
再有,图31示出将图6(A)的一部分变更后的电路。但是,对除图6之外的电路或图7、图28、图30、图29等电路也容易适用。
再有,在上述电流源电路中,电流从象素向信号线驱动电路方向流动。但是,电流不仅仅从象素向信号线驱动电路方向流动,有时也从信号线驱动电路向象素方向流动。电流从象素向信号线驱动电路的方向流动还是信号线驱动电路的方向流向象素的方向取决于象素的结构。并且,当电流从信号线驱动电路向象素方向流动时,可以在图6所示的电路中将Vss(低电位电源)变更成Vdd(高电位电源),使晶体管102、105b、106、122、126为p沟道型即可。此外,在图7所示的电路中将Vss变更成Vdd,使晶体管102、105b、106为n沟道型即可。
只是,可以配置布线或开关,使其在设定动作时象图30(A1)~(D1)那样连接,在输入动作时,象图30(A2)~(D2)那样连接。对开关的个数和布线的根数没有特别限制。
再有,在上述所有的电流源电路中配置的电容元件也可以不配置,而用晶体管的栅极电容等代替。
以下,在使用图6、7说明了的电流源电路中,详细说明图6(A)和图7(A)、图6(C)~(E)和图7(B)~(D)的电流源电路的动作。首先,使用图19说明图6(A)和图7(A)的电流源电路的动作。
图19(A)~(C)典型地示出电流在电路元件间流动的路径。图19(D)示出将信号电流Idata写入电流源电路时各路径流过的电流和时间的关系,图19(E)示出将信号电流Idata写入电流源电路时电容元件16积蓄的电压、即晶体管15的栅源极电压和时间的关系。在图19(A)~(C)所示的电路图中,11是视频信号用恒流源,开关12~14是具有开关功能的半导体元件,15是晶体管(n沟道型),16是电容元件,17是象素。在本实施形态中,开关14、晶体管15和电容元件16是相当于电流源电路20的电路。再有,在图19(A)中附加了引出线和符号,在图19(B)(C)中,因和图19(A)相同故省略了引出线和符号的图示。
n沟道型晶体管15的源极区与Vss连接,漏极区与视频信号用恒流源11连接。而且,电容元件16的一个电极与Vss(晶体管15的源极)连接,另一个电极与开关14(晶体管15的栅极)连接。电容元件16起保持晶体管15的栅源极间电压的作用。
再有,实际上,电流源电路20设在信号线驱动电路中,从设在信号线驱动电路中的电流源电路20经具有信号线或象素的电路元件向发光元件供给与信号电流Idata对应的电流。但是,在图19中,为了简单说明视频信号用恒流源11、电流源电路20和象素17的关系,省略详细结构的图示。
首先,使用图19(A)(B)说明电流源电路20保持信号电流Idata的动作(设定动作)。在图19(A)中,开关12、14导通,开关13截止。在该状态下,从视频信号用恒流源11输出信号电流Idata,电流从视频信号用恒流源11向电流源电路20的方向流动。这时,因从视频信号用恒流源11流出信号电流Idata,故在图19(A)所示那样的电流源电路20中,电流的路径分成I1和I2。这时的关系如图19(D)所示,当然,信号电流满足Idata=I1+I2的关系。
在从视频信号用恒流源11开始流出电流的瞬间,因电容元件16没有保存电荷,故晶体管15截止。因此,I2=0,Idata=I1。
接着,电容元件16逐渐积蓄电荷,电容元件16的两电极间开始产生电位差(图19(E))。当两电极的电位差到达Vth(图19(E)中的A点)时,晶体管15导通,I2>0。如上所述,因Idata=I1+I2,故I1逐渐减小,但依然流过电流。电容元件16进一步积蓄电荷。
电容元件16的两电极间的电位差变成晶体管15的栅源极间的电压。因此,电容元件16继续积蓄电荷,直到晶体管15的栅源极间的电压达到所要的电压,即,尽量使晶体管15流过Idata的电流的栅源极间的电压(VGS)。若电荷的积蓄终结(图19(E)中的B点),则不流过电流I2,进而,因晶体管15完全导通,故Idata=I2(图19(B))。
其次,使用图19(C)说明将信号电流Idata输入象素的动作(输入动作)。当信号电流Idata输入象素时,开关13导通,开关12、14截止。因电容元件16在上述动作中保持写入的VGS电压,故晶体管15导通,与信号电流Idata相等的电流经开关13和晶体管15向Vss方向流动,从而结束对象素的信号电流Idata的输入。这时,若晶体管工作在饱和区,即使该晶体管15的源漏间的电压变化,也能使流过象素的电流不变。
在图19所示的电流源电路20中,如图19(A)~图19(C)所示,首先分成使信号电流Idata对电流源电路20的写入结束的动作(设定动作,相当于图19(A)(B))和向象素输入信号电流Idata的动作(输入动作,相当于图19(C))。接着,根据输入到象素的信号电流Idata,向发光元件供给电流。
在图19所示的电流源电路20中,设定动作和输入动作不能同时进行。因此,当有必要使设定动作和输入动作同时进行时,最好对与多个象素连接的信号线且在象素部配置了多根的信号线中的每一根至少设置2个电流源电路。但是,如果在不向象素输入信号电流Idata的期间能够进行设定动作,则可以对每一根信号线(各列)只设置1个电流源电路。
此外,图19(A)~(C)所示的电流源电路20的晶体管15是n沟道型,当然,电流源电路20的晶体管15也可以是p沟道型。图19(F)示出晶体管15是p沟道型时的电路图。在图19(F)中,31是视频信号用恒流源,开关32~34是具有开关功能的半导体元件(晶体管),35是晶体管(p沟道型),36是电容元件,37是象素。在本实施形态中,开关34、晶体管35和电容元件36是相当于电流源电路24的电路。
晶体管35是p沟道型,晶体管35的源极区和漏极区中一个与Vdd连接,另一个与恒流源31连接。而且,电容元件36的一个电极与Vdd连接,另一个电极与开关36连接。电容元件36起保持晶体管35的栅源极间电压的作用。
图19(F)所示的电流源电路24的动作因除电流流动的方向不同之外,和上述电流源电路20的动作相同,故这里省略其说明。再有,当设计不改变电流流动的方向、而改变晶体管15的极性的电流源电路时,可以参考图7(A)所示的电路图。
再有,在图32中,电流流动的方向和图19(F)相同,设晶体管35是n沟道型。电容元件36连接在晶体管35的栅源极之间。源极电位在设定动作时和输入动作时不同。但是,即使源极电位变化,因栅源极间的电压被保持,故工作正常。
接着,使用图20、21说明图6(C)~(E)和图7(B)~(D)的电流源电路的动作。图20(A)~(C)典型地示出电流流过电路元件间的路径。图20(D)示出将信号电流Idata写入电流源电路时各路径流过的电流和时间的关系,图20(E)示出将信号电流Idata写入电流源电路时电容元件46积蓄的电压、即晶体管43、44的栅源极电压和时间的关系。此外,在图20(A)~(C)所示的电路图中,41是视频信号用恒流源,开关42是具有开关功能的元件,43、44是晶体管(n沟道型),46是电容元件,47是象素。在本实施形态中,开关42、晶体管43、44和电容元件46是相当于电流源电路25的电路。再有,在图20(A)中附加了引出线和符号,在图20(B)(C)中,因引出线和符号与图20(A)相同,故省略图示。
n沟道型晶体管43的源极区与Vss连接,漏极区与恒流源41连接。n沟道型晶体管44的源极区与Vss连接,漏极区与象素47的端子48连接。而且,电容元件46的一个电极与Vss(晶体管43、44的源极)连接,另一个电极与晶体管43、44的栅极连接。电容元件46起保持晶体管43、44的栅源极间的电压的作用。
再有,实际上,电流源电路25设在信号线驱动电路中,而且,从设在该信号线驱动电路中的电流源电路25经具有信号线或象素的电路元件等向发光元件流过与信号电流Idata对应的电流。但是,在图20中,为了简单说明视频信号用恒流源41、电流源电流25和象素47的关系,省略详细结构的图示。
在图20的电流源电路25中,晶体管43和晶体管44的尺寸很重要。因此,对于晶体管43和晶体管44的尺寸相同和不同的情况,分开符号进行说明。在图20(A)~图20(C)中,当晶体管43和晶体管44的尺寸相同时,使用信号电流Idata进行说明。当晶体管43和晶体管44的尺寸不同时,使用信号电流Idata1和信号电流Idata2进行说明。再有,晶体管43和晶体管44的尺寸使用各晶体管的W(栅极宽度)/L(栅极长度)的值来判断。
首先,说明晶体管43和晶体管44的尺寸相同的情况。接着,使用图20(A)(B)说明首先将信号电流Idata保持在电流源电路20中的动作。在图20(A)中,若开关42导通,使用视频信号用恒流源41设定信号电流Idata,从恒流源41向电流源电路25的方向流过电流。这时,因从视频信号用恒流源41流过信号电流Idata,故如图20(A)所示,在电流源电路25内,电流分成I1和I2两个路径流动。这时的关系示于图20(D),当然,信号电流满足Idata=I1+I2的关系。
从恒流源41开始流出电流的瞬间,因电容元件46没有保存电荷,故晶体管43、44截止。因此,I2=0,Idata=I1。
接着,电容元件46逐渐积蓄电荷,电容元件46的两电极间开始产生电位差(图20(E))。当两电极的电位差到达Vth(图20(E)中的A点)时,晶体管43和44导通,I2>0。如上所述,因Idata=I1+I2,故I1逐渐减小,但依然流过电流。电容元件46进一步积蓄电荷。
电容元件46的两电极间的电位差变成晶体管43和44的栅源极间的电压。因此,电容元件46继续积蓄电荷,直到晶体管43和44的栅源极间的电压达到所要的电压,即,尽量使晶体管15流过Idata的电流的栅源极间的电压(VGS)。若电荷的积蓄终结(图20(E)中的B点),则不流过电流I2,进而,因晶体管43和44完全导通,故Idata=I2(图20(B))。
其次,使用图20(C)说明将信号电流Idata输入象素的动作。首先,开关42截止。因电容元件46在上述动作中保持写入的VGS电压,故晶体管43和44导通,从象素47流过与信号电流Idata相等的电流。由此向象素输入信号电流Idata。这时,若晶体管44工作在饱和区,则即使该晶体管44的源漏极间的电压变化,也能使象素中流过的电流不变。
再有,对于图20(C)那样的电流镜电路,即使开关42截止,也能利用从恒流源41供给的电流,使电流流过象素47。即,能同时进行对电流源电路20设定信号的动作(设定动作)和向象素输入信号的动作(输入动作)。
其次,说明晶体管43和晶体管44的尺寸不同的情况。电流源电路25的动作因和上述动作相同故这里省略其说明。若晶体管43和晶体管44的尺寸不同,视频信号用恒流源41中设定的信号电流Idata必然和流过象素47的信号电流Idata不同。两者的差别取决于晶体管43和晶体管44的W(栅极宽度)/L(栅极长度)值的不同。
通常,希望使晶体管43的W/L值比晶体管44的W/L值大。这是因为若晶体管43的W/L值大,则信号电流Idata1大。这时,当用信号电流Idata1设定电流源电路时,因可以对负载(交叉电容、布线电阻)充电,故可以很快地进行设定动作。
图20(A)~(C)所示的电流源电路25的晶体管43和44是n沟道型,当然,电流源电路25的晶体管43和44也可以是p沟道型。这里,图21示出晶体管43和44是p沟道型的电路图。
在图21中,41是恒流源,开关42是具有开关功能的半导体元件,43、44是晶体管(p沟道型),46是电容元件,47是象素。在本实施形态中,开关42、晶体管43、44、电容元件46是相当于电流源电路26的电路。
p沟道型晶体管43的源极区与Vdd连接,漏极区与与恒流源41连接。p沟道型晶体管44的源极区与Vdd连接,漏极区与象素47的端子48连接。而且,电容元件46的一个电极与Vdd(源极)连接,另一个电极与晶体管43和44的栅极连接。电容元件46起保持晶体管43和44的栅源间的电压的作用。
图21所示的电流源电路26的动作因除电流流动的方向不同之外,和上述电流源电路20(A)~(C)的动作相同,故这里省略其说明。再有,当设计不改变电流流动的方向、而改变晶体管43和44的极性的电流源电路时,可以参考图7(B)、图32所示的电路图。
综上所述,在图19的电流源电路中,象素中流过和恒流源设定的信号电流Idata大小相同的电流。换言之,恒流源设定的信号电流Idata和象素中流过的电流值相同,不受设置于电流源电路中的晶体管的特性离散的影响。
此外,在图19的电流源电路和图6(B)的电流源电路等中,在进行设定动作的期间,不能从电流源电路向象素输出信号电流Idata。因此,最好对每一根信号线设置2个电流源电路,对一个电流源电路进行设定信号的动作(设定动作),使用另一个电流源电路进行对象素输入电流Idata的动作(输入动作)。
只是,当设定动作和输入动作不能同时进行时,也可以对各列只设置1个电流源电路。再有,图28(A)、图29(A)的电流源电路和图19的电流源电路除连接和电流流动的路径不同之外,其结构相同。图31(A)的电流源电路和图19的电流源电路除从恒流源供给的电流与从电流源电路流出的电流的大小不同之外,其结构相同。此外,图6(B)和图29(B)的电流源电路除从恒流源供给的电流以及从电流源电路流出的电流的大小不同之外,其结构相同。即,只是在图31(A)中,晶体管的栅极宽度W在设定动作时和输入动作时不一样,在图6(B)和图29(B)中,晶体管的栅极长度L在设定动作时和输入动作时不一样,除此之外和图19的电流源电路同样构成。
另一方面,在图20、21的电流源电路中,恒流源设定的信号电流Idata和流过象素的电流值依赖于电流源电路设置的2个晶体管的尺寸。即,可以任意设计电流源电路设置的2个晶体管的尺寸(W(栅极宽度)/L(栅极长度))来任意改变在恒流源设定的信号电流Idata和流过象素的电流。只是,当2个晶体管的阈值或移动度等特性产生离散时,很难向象素输出正确的信号电流Idata。
此外,在图20、21的电流源电路中,可以在进行设定动作的期间向象素输入信号。即,可以同时进行设定信号的动作(设定动作)和向象素输入信号的动作(输入动作)。因此,如图19的电流源电路那样,不必对1根信号线设置2个电流源电路。
具有上述结构的本发明可以抑制TFT的特性离散的影响,可以向外部供给所要的电流。
(实施形态2)
如上所述,在图6(A)所示的电路(和图19、图31(A)、图6(B)、图29(B)等)中,最好设计成对每一根信号线(各列)设置2个电流源电路,一个电流源电路进行设定信号的动作(设定动作),另一个电流源电路进行输入Idata的动作(输入动作)。这是因为不能同时进行设定动作和输入动作。因此,在本实施形态中,使用图8说明本发明的信号线驱动电路具有的图2所示的电流源电路420的电路结构。
在本发明中,从端子a输入的设定信号表示从逻辑运算器的输出端子输入的信号。即,图1的设定信号相当于从逻辑运算器输入的信号。而且,在本发明中,按照从逻辑运算器的输出端输入的信号进行电流源电路420的设定。
上述逻辑运算器的2个输入端子,一个从移位寄存器输入采样脉冲,另一个输入锁存脉冲。在逻辑运算器中进行输入的2个信号的逻辑运算,再从输出端子输出信号。而且,在电流源电路中,利用从上述逻辑运算器的输出端子输入的信号进行设定动作或输入动作。
电流源电路420由经端子a输入的设定信号控制,输入从端子b供给的信号电流,从端子c输出和该信号电流(视频信号用电流)成比例的电流。
在图8(A)中,开关134~139、晶体管132(n沟道型)和保持该晶体管132的栅源极电压VGS的电容元件133是相当于第1电流源电路421或第2电流源电路422的电路。
在第1电流源电路421或第2电流源电路422中,利用经端子a输入的信号使开关134、136接通。利用经端子d从控制线输入的信号使开关135、137接通。这样,从与电流线连接的视频信号用恒流源109经端子b供给电流(视频信号用电流),使电容元件133保持电荷。而且,电容元件133将电荷保持下来,直到从恒流源109流出的信号电流Idata和晶体管132的漏极电流相等。
其次,利用经端子a、d输入的信号使开关134~137断开。这样,因电容元件133保持规定的电荷,故晶体管132具有流过与信号电流Idata对应大小的电流的能力。而且,假如开关101、138、139处于导通状态,则经端子c向与信号线连接的象素供给电流。这时,因晶体管132的栅极电压通过电容元件133维持在规定的栅极电压上,故晶体管132的漏极区流过与信号电流Idata对应的漏极电流。因此,可以抑制构成信号线驱动电路的晶体管的特性离散的影响并控制流过象素的电流的大小。
在图8(B)中,具有开关144~147、晶体管142(n沟道型)、保持该晶体管142的栅源电压VGS的电容元件143和晶体管148(n沟道型)的电路相当于第1电流源电路421和第2电流源电路422。
在第1电流源电路421或第2电流源电路422中,利用经端子a输入的信号使开关144、146接通。利用经端子d从控制线输入的信号使开关145、147接通。这样,从与电流线连接的恒流源109经端子b供给电流,使电容元件143保持电荷。而且,电容元件143将电荷保持下来,直到从恒流源109流出的信号电流Idata和晶体管142的漏极电流相等。再有,若开关144、145导通,因晶体管148的栅源电压VGS为0V,故晶体管148自动截止。
其次,利用经端子a、d输入的信号使开关144~147断开。这样,因电容元件143中并未保持信号电流Idata,故晶体管142具有流过与信号电流Idata对应大小的电流的能力。而且,假如开关101处于导通状态,则经端子c向与信号线连接的象素供给电流。这时,因晶体管142的栅极电压通过电容元件143维持在规定的栅极电压上,故该晶体管142的漏极区流过与信号电流Idata对应的漏极电流。因此,可以抑制构成信号线驱动电路的晶体管的特性离散的影响并控制流过象素的电流的大小。
再有,若开关144、145截止,晶体管126的栅极和源极的电位不相等。结果,电容元件143保持的电荷还分配给晶体管148,晶体管148自动导通。这里,晶体管142、148串联连接,且栅极相互连接。因此,晶体管142、148作为多栅晶体管动作。即,在设定动作和输入动作时,晶体管的栅极长度L不同。因此,设定动作时,从端子b供给的电流值可以比输入动作时从端子c供给的电流值大。因此,配置在端子b和视频信号用恒流源之间的各种负载(布线电阻、交叉电容等)能更快充电。因此,可以使设定动作很快完成。
这里,图8(A)的结构相当于对图6(A)追加端子d。图8(B)的结构相当于对图6(B)追加端子d。这样,通过串联追加开关并进行修正,变成追加了端子d的结构。再有,通过在图2的第1电流源电路421或第2电流源电路422中串联配置2个开关,可以任意使用图6、7、28、29、31等所示的电流源电路的结构。
再有,在图2中,示出了对每一根信号线设置具有第1电流源电路421或第2电流源电路422两个电流源电路的电流源电路420,但本发明不限于此。例如,对每一根信号线可以设置3个电流源电路420。而且,对各电流源电流420,可以设定来自不同的恒流源109的信号电流。例如,在1个电流源电流420中,使用1位用的视频信号用恒流源设定信号电流,在1个电流源电流420中,使用2位用的视频信号用恒流源设定信号电流,在1个电流源电流420中,使用3位用的视频信号用恒流源设定信号电流。
本实施形态可以和实施形态1任意组合。即,如图4、图5、图26、图27所示,对于各列配置1个电流源电路的情况,也可以如图2所示那样对各列配置2个图6(A)所示的电流源电路。这样,例如,在图2中,若设从电流源电路421供给的电流为4.9A,从电流源电路422供给的电流为5.1A,则通过从电流源电路421和电流源电路422中的任何一方对每一帧供给电流,可以使电流源电路的特性离散均化。
本实施形态可以和实施形态1任意组合。
(实施形态3)
在本实施形态中,使用图15说明具有本发明的信号线驱动电路的发光装置的结构。
本发明的发光装置在衬底401上具有将多个象素配置成矩阵状的象素部402,在象素部402的周围具有信号线驱动电路403和第1、第2扫描线驱动电路404、405。在图15(A)中,具有信号线驱动电路403和2组扫描线驱动电路404、405,但本发明不限于此。驱动电路的个数可以根据象素的结构任意设计。经FPC406从外部向信号线驱动电路403和第1、第2扫描线驱动电路404、405供给信号。
使用图15(B)说明第1、第2扫描线驱动电路404、405的结构。第1、第2扫描线驱动电路404、405具有移位寄存器407和缓冲器408。简单说明其动作,移位寄存器407按照时钟信号(G-CLK)、启动脉冲(S-SP)和反相时钟信号(G-CLKb),依次输出采样脉冲。然后,经缓冲器408放大后的采样脉冲输入扫描线,使其逐行变成选择状态。按顺序从信号线向由选出的扫描线控制的象素写入信号电流Idata。
再有,也可以在移位寄存器407和缓冲器408之间配置电平移动电路。通过配置电平移动电路,可以使电压幅度变大。
关于信号线驱动电路403的结构,将在下面叙述。本实施形态可以和实施形态1、2任意组合。
(实施形态4)
在本实施形态中,使用图3(A)、图4说明图15(A)所示的信号线驱动电路403的结构及其动作。在本实施形态中,说明进行模拟灰度显示或1位数字灰度显示时使用的信号线驱动电路403。
图3(A)示出进行模拟灰度显示或1位数字灰度显示时的信号线驱动电路403的概略图。信号线驱动电路403具有移位寄存器418和锁存电路419。
简单说明其动作,移位寄存器418使用多列触发电路(FF)构成,输入时钟信号(G-CLK)、启动脉冲(S-SP)和反相时钟信号(G-CLKb),按照这些信号的时序依次输出采样脉冲。
移位寄存器418输出的采样脉冲输入锁存电路419。锁存电路419输入视频信号(模拟视频信号或数字视频信号),按照采样脉冲输入的时序将视频信号保持在各列中。
再有,视频信号用恒流源109和视频线连接,而且,将由上述视频信号用恒流源109设定的信号电流(相当于视频信号)保持在锁存电路419中。
此外,锁存电路419输入锁存脉冲并保持的视频信号输入与信号线连接的象素。锁存电路419有时还具有将数字信号变换成模拟信号的作用。
其次,使用图4说明锁存电路419的结构。在图4中,概略示出从第i列到第(i+2)列的3根信号线周围的信号线驱动电路403。
锁存电路419每一列都具有开关435、436、电流源电路437、438和开关439.开关435由从移位寄存器418输入的采样脉冲控制。开关436、439由锁存脉冲控制。
再有,开关436和439输入相互反相的信号。结果,电流源电路437、438,一个进行设定动作,另一个进行输入动作。
即,当电流源电路437进行设定动作时,同时,电流源电路438向象素输出信号电流,进行输入动作。这样,因能同时进行电流源电路的设定动作和输入动作,故花费一点时间,可以正确地进行设定动作。
因此,可以按线顺序进行驱动。
再有,从视频线(视频数据线)供给的信号电流具有依赖视频信号的大小。因此,因向象素供给的电流具有和信号电流成比例的大小,故可以表现图像(灰度)。
电流源电路437、438由经端子a输入的信号控制。此外,使用与视频线(电流线)连接的视频信号用恒流源109设定的电流(信号电流Idata)经端子b,保持在电流源电路437、438中。而且,在电流源电路437、438和与信号线Sn连接的象素之间设置开关439,上述开关439的通断由锁存脉冲控制。
而且,当进行1位数字灰度显示、且视频信号是明信号时,从电流源电路437或438向象素输出信号电流Idata。相反,当视频信号是暗信号时,因电流源电路437或438没有流过电流的能力,故象素不流过电流。此外,当进行模拟灰度显示时,与视频信号对应,从电流源电路433向象素输出信号电流Idata。即,电流源电路437和438由视频信号控制其流过一定电流的能力(VGS),通过控制向象素输出的电流的大小控制亮度。
在本发明中,经端子a输入的的设定信号表示从逻辑运算器输入的信号。即,图1中的设定信号相当于从逻辑运算器的输出端子输入的信号。而且,在本发明中,按照从逻辑运算器的输出端子输入的信号进行电流源电路420的设定。
上述逻辑运算器的2个输入端子,一个从移位寄存器输入采样脉冲,另一个输入锁存脉冲。在逻辑运算器中进行输入的2个信号的逻辑运算,再从输出端子输出信号。而且,在电流源电路中,利用从上述逻辑运算器的输出端子输入的信号进行设定动作或输入动作。
电流源电路437及电流源电路438可以自由使用图6、7、29、28、31等所示的电流源电路的结构。各电流源电路不仅使用1种方式,也可以采用多种方式。
此外,在图4中,从视频信号用恒流源109对锁存电路逐列地进行设定动作,但不限于此。如图33所示,也可以同时进行对多个列的设定动作,即可以使其多相化。在图33中,配置了2个视频信号用恒流源109,但也可以使用与该2个视频信号用恒流源分开配置的视频信号用恒流源进行设定动作。
下面,在图4中,说明使用电流源电路437和438的方式的组合例子及其优点。
首先,说明电流源电路437和438采用图6(A)那样的电路的情况。若使用图6(A)那样的电流源电路,因配置的晶体管的个数少,故能进一步抑制晶体管特性离散的影响。即,因进行设定动作的晶体管和进行输入动作的晶体管是同一只晶体管,故完全不受晶体管的特性离散的影响。但是,因进行设定动作时的电流不能大,故不能更快地进行设定动作。再有,设定动作时的电流相当于从视频信号用恒流源109向锁存电路供给的电流。
这时的电路图示于图34。
再有,在图34中,电流通过信号线,从象素向电流源电路流动,但是,该电流的方向因象素的结构的不同而改变。因此,图35示出从电流源电路向象素流过电流时的电路图。
这样,通过改变晶体管的极性,可以构成电流方向不同的电路。或者,通过使用图7(A)的电路去代替图6(A)的电路,可以不改变晶体管的极性,而构成电流方向不同的电路。
其次,使用图36说明电流源电路437、438采用图6(C)所示那样的电流镜电路的情况。
在图6(C)所示那样的电流镜电路的2个晶体管中,若与连接在视频信号用恒流源109的晶体管相比,和象素连接的晶体管的W(栅极宽度)/L(栅极长度)的值较小,就可以增大从视频信号用恒流源109供给的电流值。
即,进行设定动作的晶体管的W/L比进行输入动作的晶体管的W/L大。由此,能够增大用来进行设定动作的电流、即从视频信号用恒流源109向锁存电路流动的电流。若电流大,则由于可以对布线等附带产生的交叉电容等迅速充电,故,可以很快进入稳定状态。因此,可以很快进行设定动作。
再有,在图6(C)所示的电流镜电路中,至少有2个栅极共用或电连接在一起的晶体管,当上述2个晶体管的特性离散时,从上述晶体管的源极端或漏极端输出的电流也离散。但是,若上述2个晶体管的特性一致,则其输出电流也不离散。反而言之,为了使输出电流不离散,只要2个晶体管的特性一致即可。即,在图6(C)所示那样的电流镜电路中,只要栅极共用的2个晶体管之间的特性一致即可。栅极不共用的2个晶体管之间的特性不必一致。这是因为可以对各自的电流源电路进行设定动作。即,只要变成设定动作对象的晶体管和输入动作时使用的晶体管的特性相同即可。在栅极不共用的2个晶体管之间,即使特性不一致,因利用设定动作对各自的电流源电路进行设定,故可以对特性的离散进行校正。
通常,在图6(C)那样的电流镜电路中,栅极共用的2个晶体管,为了抑制2个晶体管特性的不一致,都是靠近配置。
在图36中,例如设加给象素的电流的大小是P。且假定在电流源电路(电流源电路437、438)的图6(C)那样的电流镜电路的2个晶体管中,与象素连接的晶体管的W/L的值为Wa,与视频信号线连接的晶体管的W/L的值为2×Wa。这样,电流源电路(电流源电路437、438)的电流值变成2倍。由此,从视频信号用恒流源109供给(2×P)的电流。因可以增大从视频信号用恒流源109供给的电流,故电流源电路(电流源电路437、438)的设定动作可以很快地正确进行。
总结上述内容,通过使电流源电路采用图6(C)那样的电流镜电路,进而将W/L的值设定为适当的值,可以增大视频信号用恒流源109供给的电流。结果,可以正确地进行电流源电路的设定动作。
即,若电流大,则由于可以对布线等附带产生的交叉电容等迅速充电,故,可以很快进入稳定状态。若进入稳定状态,则可以充分进行设定动作。当在某一期间内进行设定动作,若电流大,因能很快进入稳定状态,故可以充分进行设定动作。若电流小,则在进入稳定状态之前,进行设定动作的期间就已经结束。这时,因没有足够的时间,故不能进行正确的设定动作。
只是,在图6(C)那样的电流镜电路中,至少有2个栅极共用的晶体管,若上述2个晶体管的特性不一致,则其输出的电流也不一致。
但是,,通过将晶体管的沟道宽度W和沟道长度L的比率W/L在所述2个晶体管之间设定成不同的值,从而可以改变电流的大小。通常,设定动作时的电流大。结果,可以很快地进行设定动作。
再有,设定动作时的电流相当于从视频信号用恒流源109供给的电流。
另一方面,当使用图6(A)那样的的电路时,设定动作时流过的电流和输入动作时流过的电流大致相等。因此,不能增大用来进行设定动作的电流。但是,进行设定动作时供给电流的晶体管和进行输入动作时供给电流的晶体管是同一个晶体管。因此,完全不受晶体管之间不一致的影响。因此,在锁存电路中,希望进行适当的组合,对想要增大进行设定动作时的电流的部分使用图6(C)那样的电流镜电路,对想要输出更正确的电流的部分最好使用图6(A)那样的经过适当组合的电路。这样,对低位(第1位)用的电流源电路,使用图6(C)那样的电流镜电路,对高位(第2位)用的电流源电路,使用图6(A)那样的电路,图48示出这时的电路图。
再有,单纯作为开关工作的晶体管,什么样的极性都行。
在图4中,说明图3(A)的电路使用了图2的电路的情况。接着,在图37中,说明图3(A)的电路使用了图1的电路的情况。
在图37(A)中,从视频线供给的视频信号(信号电流)供给电流源电路。而且,电流源电路的设定动作按照从移位寄存器418供给的采样脉冲的时序进行。例如,在具有图37(A)的结构的情况下,在电流源电路的设定动作结束之后,开始输入动作(向象素输出电流)。因此按一列一列的顺序进行电流源电路的设定动作,接着进行输入动作,由此,可以实现点顺序驱动。
图37(A)示出模拟灰度显示或1位数字灰度的情况,图38示出2位数字灰度的情况。
此外,图39示出在图38的电路中使用了图6(A)的电路时的电路,图40示出在图38的电路中使用了图6(C)的电路时的电路。进而,图41示出1位用电流源电路使用图6(C)的电路、2位用电流源电路使用图6(A)的电路时的电路。图41所示电路的情形,通过改变1位用电流源电路的W/L,来增大视频信号用电流的大小。结果,可以在和2位用电流源电路大致相同的期间进行设定动作。
但是,当从第1列到最后一列按顺序选择时,最初一列向象素输入信号的期间长,另一方面,在最后一列,即使输入视频信号,也会立即选择下一行的象素。结果,向象素输入信号的期间变短。这时,如图37(B)所示,通过将象素部402配置的扫描线从中央分开,可以延长向象素输入信号的期间。这时,在象素部402的左侧和右侧各配置1个扫描线驱动电路,使用该扫描线驱动电路驱动象素。这样,即使是配置于同一行的象素,也可以在右侧的象素和左侧的象素中错开输入信号的期间。在图37(C)中,示出配置在第1、2的右侧和左侧的扫描线驱动电路的输出波形和移位寄存器411的启动脉冲(S-SP)。通过象图37(C)记载的波形那样进行动作,因左侧的象素也能延长向象素输入信号的期间,故容易进行点顺序驱动。
此外,在本发明的信号线驱动电路中,对于配置在锁存器的电流源电路,图49示出其布线图,图50示出其对应的电路图。
再有,本实施形态可以和实施形态1~3任意组合。
(实施形态5)
在本实施形态中,说明图15(A)所示的信号线驱动电路403的详细结构及其动作,但在本实施形态中,使用图3(B)、图5、图26,只就进行2位数字灰度显示时使用的信号线驱动电路403进行说明。
在图3(B)中,示出进行2位数字灰度显示时的信号线驱动电路403的概略图。信号线驱动电路403具有移位寄存器418和锁存电路419。
简单说明其动作,移位寄存器418使用多列触发电路(FF)构成,输入时钟信号(S-CLK)、启动脉冲(S-SP)和反相时钟信号(S-CLKb)。按照这些信号的时序,依次输出采样脉冲。
从移位寄存器418输出的采样脉冲输入锁存电路419。锁存电路419输入2位数字视频信号(数字数据1、数字数据2),按照输入采样脉冲的时序将视频信号保持在各列中。
1位数字视频信号从与1位用视频信号用恒流源109连接的电流源输入。2位数字视频信号从与2位用视频信号用恒流源109连接的电流源输入。而且,将用1位用、2位用视频信号用恒流源109设定的信号电流(相当于视频信号)保持在锁存电路419中。
此外,向锁存电路419输入锁存脉冲,锁存电路419保持的2位视频信号(数字数据1、数字数据2)输入与信号线连接的象素。再有,锁存电路419有时还具有将数字信号变换成模拟信号的作用。
其次,使用图5说明锁存电路419的结构。在图5中,概略示出从第i列到第(i+1)列的2根信号线周围的进行2位数字灰度显示的信号线驱动电路403。同样,在图26中,概略示出从第i列到第(i+1)列的2根信号线周围的进行2位数字灰度显示的信号线驱动电路。
再有,在图5中,示出配置了与各位对应的视频信号用恒流源109的情况。
在图5中,锁存电路419每一列都具有开关435a、436a、电流源电路437a、438a和开关439a。此外,每一列都具有开关435b、436b、电流源电路437b、438b和开关439b。
开关435a、435b由从移位寄存器418输入的采样脉冲控制。开关436a、439a、436b、439b由锁存脉冲控制。
再有,开关436a和439a输入相互反相的信号。结果,电流源电路437a、438a,一个进行设定动作,另一个进行输入动作。此外,开关436b和439b输入相互反相的信号。结果,电流源电路437b、438b,一个进行设定动作,另一个进行输入动作。
即,当电流源电路437进行设定动作时,同时,电流源电路438向象素输出信号电流,进行输入动作。这样,因能同时进行电流源电路的设定动作和输入动作,故花费一些时间,可以正确地进行设定动作。
再有,从视频线(视频数据线)供给的信号电流具有随视频信号而变化的值。因此,由于向象素供给的电流大小和信号电流成比例,故可以表现图像。
因此,可以按线顺序进行驱动。
再有,在图5中,电流线和视频信号用恒流源与各个位对应配置。从各个位的电流源供给的电流值的和向信号线供给,即,恒流源电路具有数模变换的功能。
各电流源电路(电流源电路437a、438a、437b、438b)具有端子a、端子b和端子c。各电流源电路(电流源电路437a、438a、437b、438b)由经端子a输入的信号控制。此外,使用经端子b与视频线连接的视频信号用恒流源109设定的电流(信号电流Idata)被保持下来。此外,在1位用恒流源109中设定的电流由电流源电路437a、和电流源电路438a保持。此外,2位用恒流源109设定的电流由电流源电路437b、和电流源电路438b保持。而且,在各电流源电路(电流源电路437a、438a、437b、438b)和与信号线连接的象素之间设置开关439a和439b,上述开关439a和439b的通断由锁存脉冲控制。
而且,当数字视频信号是明信号时,从各电流源电路(电流源电路437a、438a、437b、438b)向象素输出信号电流。相反,当视频信号是暗信号时,因各电流源电路(电流源电路437a、438a、437b、438b)不具有流动电流的能力,故象素没有电流流过。即,各电流源电路(电流源电路437a、438a、437b、438b)利用视频信号控制其流动一定电流能力(VGS),利用向象素输出的电流的大小去控制亮度。
再有,1位用电流源电路437a和438a中的某一个和2位用电流源电路437b和438b中的某一个相加的电流流过象素及与象素连接的信号线。
1位用电流源电路437a和438a中的哪一个进行设定动作、哪一个进行输入动作(向象素输出电流),由锁存脉冲控制。2位用电流源电路437b和438b也一样。
即,各位的视频信号的电流同步进行DA变换的动作是从电流源电路437a或电流源电路437b流向象素的部分。因此,这时,电流的大小只要是和各位对应的电流值即可。
其次,概略说明图26所示的信号线驱动电路。在图26中,锁存电路每一列都具有开关435c、435d、436c、电流源电路437c、438c和开关439c。开关435c、435d由从移位寄存器418输入的采样脉冲控制。开关436c、439c由锁存脉冲控制。
再有,开关436c和439c输入相互反相的信号。结果,电流源电路437c、438c,一个进行设定动作,另一个进行输入动作。
即,当电流源电路437a进行设定动作时,同时,电流源电路438a向象素输出信号电流,进行输入动作。这样,因能同时进行电流源电路的设定动作和输入动作,故花费一些时间,可以正确地进行设定动作。
即,为了正确进行设定动作,有必要持续进行设定动作,直到变成稳定状态为止。当变成稳定状态时,电流源电路中的晶体管(供给固定电流的晶体管。在图6(A)中,相当于晶体管102)的栅极没有电流,保持晶体管的栅源极间电压的电容(在图6(A)中,相当于电容元件103)的电位不变。在这种状态下,可充分进行设定动作。即,输入动作时,可以流过大小合适的电流。但是,若进行设定动作的时间短,则在变成稳定状态之前,设定动作可能就结束了。这时,保持晶体管的栅源极间电压的电容不能达到正确的电位。因此,输入动作时,不能流过大小合适的电流,并受到晶体管特性离散的影响。由上述可知,如果花费时间进行动作设定的话,则能够进行正确的动作设定。
各电流源电路437c、438c具有端子a、端子b和端子c。各电流源电路437c、438c由经端子a输入的信号控制。此外,使用经端子b与视频线连接的视频信号用恒流源109设定的电流(信号电流Idata)被保持下来。再有,对1位用和2位用恒流源109设定的电流由电流源电路437a或438a保持。而且,各电流源电路437a、438a和与信号线Sn连接的象素之间设置开关439c,上述开关439c的通断由锁存脉冲控制。
而且,当数字视频信号是明信号时,从各电流源电路437c、438c向象素输出信号电流。相反,当视频信号是暗信号时,因各电流源电路437c、438c没有流过电流的能力,故象素不流过电流。即,各电流源电路437c、438c由视频信号控制其流过一定电流的能力(VGS),通过控制向象素输出的电流的大小控制亮度。
而且,在本发明中,经端子a输入的设定信号表示从逻辑运算器的输出端子输入的信号。即,图1中的设定信号相当于从逻辑运算器的输出端子输入的信号。而且,在本发明中,按照从逻辑运算器的输出端子输入的信号进行电流源电路420的设定。
上述逻辑运算器的2个输入端子,一个从移位寄存器输入采样脉冲,另一个输入锁存脉冲。在逻辑运算器中进行输入的2个信号的逻辑运算,再从输出端子输出信号。而且,在电流源电路中,利用从上述逻辑运算器的输出端子输入的信号进行设定动作或输入动作。
这里,说明图5所示的电流源电路和图26所示的电流源电路采用图6(A)那样的电路的情况。若使用图6(A)那样的电流源电路,因配置的晶体管的个数少,故能进一步抑制晶体管特性离散的影响。即,因进行设定动作的晶体管和进行输入动作的晶体管是同一只晶体管,故完全不受晶体管的特性离散的影响。但是,因进行设定动作时的电流不能大,故不能更快地进行设定动作。再有,设定动作时的电流相当于从视频信号用恒流源109向锁存电路供给的电流。
图42表示这时的电路图。
其次,使用图43说明图5所示的电流源电路和图26所示的电流源电路采用图6(C)那样的电流镜电路的情况。
在图6(C)所示的电流镜电路的2个晶体管中,若与和视频信号用恒流源109连接的晶体管相比,和象素连接的晶体管的W(栅极宽度)/L(栅极长度)的值小,就可以增大从视频信号用恒流源109供给的电流值。
即,进行设定动作的晶体管的W/L比进行输入动作的晶体管的W/L大。这样,用来进行设定动作的电流、即从视频信号用恒流源109向锁存电路流动的电流可以大。若电流大,可以迅速地对布线等附带产生的交叉电容充电,所以可以很快进入稳定状态。因此,可以更快地进行设定动作。
再有,在图6(C)所示那样的电流镜电路中,至少有2个栅极共用或电连接在一起的晶体管,若上述2个晶体管的特性一致,从上述晶体管的源极端或漏极端输出的电流也不离散。即,为了使输出电流不离散,只要2个晶体管的特性一致即可。即,在图6(C)所示那样的电流镜电路中,只要栅极共用或电连接在一起的2个晶体管之间的特性一致即可。栅极不共用或不电连接在一起的2个晶体管之间的特性不必一致。这是因为可以对各自的电流源电路进行设定动作。即,只要变成设定动作对象的晶体管和输入动作时使用的晶体管的特性相同即可。在栅极不共用或不电连接在一起的2个晶体管之间,即使特性不一致,因利用设定动作对各自的电流源电路进行设定,故可以对特性的离散进行校正。
通常,在图6(C)那样的电流镜电路中,栅极共用或电连接在一起的2个晶体管,为了抑制2个晶体管特性的不一致,都是靠近配置。
例如,设加给象素的电流的大小是P。且假定在电流源电路的电流镜电路的2个晶体管中,与象素连接的晶体管的W/L的值为Wa,与视频信号线连接的晶体管的W/L的值为2×Wa。这样,电流源电路的电流值变成2倍。由此,从视频信号用恒流源109(1位用、2位用)供给(2×P)或(4×P)的电流。这样,因可以增大从视频信号用恒流源109供给的电流,故电流源电路的设定动作可以很快地正确地进行。
此外,在本实施形态中,因进行2位数字灰度显示,故在图5中,每一根信号线设置4个电流源电路(437a、438a、437b、438b),在图26中,每一根信号线设置2个电流源电路437c、438c。
而且,在图5中,各电流源电路(电流源电路437a、438a、437b、438b)的结构可以自由使用图6、7、29、28、31等所示的电流源电路的结构。各电流源电路(437a、438a、437B、438b)的电路结构和图26所示的各电流源电路(437c、438c)可以自由使用图6、7、29、28、31等所示的电流源电路的电路结构。各电流源电路420不仅全部使用1种方式,也可以采用多种方式。
此外,在具有锁存电路的电流源电路是图6(C)所示那样的电流镜电路的情况下,可以使晶体管的W(栅极宽度)/L(栅极长度)的值根据各位而变化。由此,可以增大低位的电流源电路的设定动作时的电流、即从低位的视频信号用恒流源109流出的电流。结果,可以加快设定动作。
即,使和视频信号用恒流源109连接的晶体管的W/L比和象素连接的晶体管的W/L还大。总之,使进行设定动作的晶体管的W/L比进行输入动作的晶体管的W/L大。由此,用来进行设定动作的电流、即能够使从视频信号用恒流源109流出的电流更大。
只是,在图6(C)所示那样的电流镜电路中,至少有2个栅极共用或电连接在一起的晶体管,当上述2个晶体管的特性离散时,其输出的电流也离散。但是,通过将晶体管的沟道宽度W和沟道长度L的比率W/L设定为和上述2个晶体管不同的值,可以改变电流的大小。通常,设定动作时的电流大。结果,可以加快设定动作。
再有,设定动作时的电流相当于从视频信号用恒流源109供给的电流。
另一方面,当使用图6(A)所示的电路时,设定动作时流过的电流和输入动作时流过的电流大致相等。因此,进行设定动作的电流不能大。但是,进行设定动作时供给电流的晶体管和进行输入动作时供给电流的晶体管是同一只晶体管。因此,完全不受晶体管的特性离散的影响。所以,在各锁存电路中,希望进行适当的组合,对想要增大进行设定动作时的电流的部分使用图6(C)那样的电流镜电路,对想要输出更正确的电流的部分使用图6(A)那样进行适当组合后使用的电路。
再有,在图6(C)所示那样的电流镜电路中,至少有2个栅极共用或电连接在一起的晶体管,当上述2个晶体管的特性离散时,其输出电流也离散。但是,若上述2个晶体管的特性一致,则从上述晶体管的源极端或漏极端输出的电流也不离散。反而言之,为了使输出电流不离散,只要上述2个晶体管的特性一致即可。即,在图6(C)所示那样的电流镜电路中,只要栅极共用或电连接在一起的2个晶体管之间的特性一致即可。栅极不共用或不电连接在一起的2个晶体管之间的特性不必一致。这是因为可以对各自的电流源电路进行设定动作。即,只要变成设定动作对象的晶体管和输入动作时使用的晶体管的特性相同即可。在栅极不共用或不电连接在一起的2个晶体管之间,即使特性不一致,因利用设定动作对各自的电流源电路进行设定,故可以对特性的离散进行校正。
通常,在图6(C)那样的电流镜电路中,栅极共用或电连接在一起的2个晶体管,为了抑制2个晶体管特性的不一致,都是靠近配置。
再有,在具有锁存电路的电流源电路中,可以使用图6(A)那样的电路或图6(C)那样的电流镜电路,也可以将2种电路混合使用。
再有,采用图6(C)那样的电流镜电路,可以是所有位用的电流源电路,也可以是部分位用的电流源电路。比较有效的是,希望对低位用电流源电路采用图6(C)那样的电流镜电路,对高位用电流源电路采用图6(A)那样的电路。
这是因为,高位电流源电路即使电流源电路的晶体管的特性有一点离散,对电流值的影响都很大,因从高位电流源电路供给的电流本身的电流值大,故因离散引起的电流差的绝对值也大。例如,若设晶体管的特性离散为10%,第1位的电流值为I,则其离散量是0.1I。另一方面,因第3位的电流值是8I,故其离散量是0.8I。这样,高位的电流源电路即使晶体管的特性有一点离散,其影响也很大。
因此,希望采用能尽量不受离散的影响的方式。此外,高位的电流,因电流值大,故容易进行设定动作。另一方面,低位的电流,因本身电流值小,不管离散多大,影响也小。此外,低位的电流,因电流值小,故不容易进行设定动作。
为了解决这一状况,希望对低位用电流源电路采用图6(C)那样的电流镜电路,对高位用电流源电路采用图6(A)那样的电路。
特别是在从视频信号用恒流源109流出的电流小的低位用电流源电路中,使用图6(C)那样的电流镜电路,对增大电流值很有效。
即,低位用电流源电路因从视频信号用恒流源109流出的电流小,故设定动作花费时间。因此,若使用图6(C)那样的电流镜电路,使电流值增大,则可以缩短设定动作花费的时间。
此外,在图6(C)那样的电流镜电路中,至少有2个栅极共用或电连接在一起的晶体管,当上述2个晶体管的特性离散时,其输出电流也离散。但是,低位用电流源电路向象素或信号线输出的电流值小,因此,即使上述2个晶体管的特性离散,其影响也小。由以上可知,在低位用电流源电路中,使用图6(C)那样的电流镜电路是很有效的。
综上所述,通过采用图6(C)那样的电流镜电路,进而将W/L设定为适当的值,可以增大从视频信号用恒流源109供给的电流。结果,可以正确地进行电流源电路的设定动作。
只是,在图6(C)那样的电流镜电路中,至少有2个栅极共用或电连接在一起的晶体管,当上述2个晶体管的特性离散时,其输出电流也离散。
另一方面,当使用图6(A)那样的电路时,设定动作时流过的电流不能大。但是,完全不受晶体管之间离散的影响。
因此,在各电路中,希望进行适当的组合,对想要大电流的部分使用图6(C)那样的电流镜电路,对想要输出更正确的电流的部分使用图6(A)那样的电流镜电路。
再有,单纯作为开关工作的晶体管,什么样的极性都可以。
再有,在图5中,1位用的视频信号用恒流源109与1位用的视频线(视频数据线)连接,2位用的视频信号用恒流源109与2位用的视频线(视频数据线)连接。而且,假定从1位用的视频信号用恒流源109供给的电流为I,从2位用的视频信号用恒流源109供给的电流为2I。但是,本发明不限于此,1位用的视频信号用恒流源109和2位用的视频信号用恒流源109供给的电流的大小可以相同。若1位用的视频信号用恒流源109和2位用的视频信号用恒流源109供给的电流的大小相同,则工作条件和负载可以相同,进而,向电流源电路写入信号的时间也可以相同。
只是这时,有必要采用图5、图26所示的各电流源电路必须采用图6(C)那样的电流镜电路。而且,在图5所示的电流源电路中,电流源电路437a和电流源电路438a具有的晶体管和电流源电路437b和电流源电路438b具有的晶体管的W/L值必须是2∶1。这样,从电流源电路437a和电流源电路438a输出的电流的大小和从电流源电路437b和电流源电路438b输出的电流的大小可以是2∶1。此外,在图26所示的电流源电路中,与视频信号线连接的晶体管和与象素连接的晶体管的W/L值必须是2∶1。
再有,在本实施形态中,说明了进行2位数字灰度显示时的信号线驱动电路的结构及其动作。但本发明不限于2位,参考本实施形态,可以设计与任意位数对应的信号线驱动电路,进行任意位数的显示。此外,本实施形态可以和实施形态1~4自由组合。
(实施形态6)
图2~5所示的视频信号用恒流源109可以在衬底上和信号线驱动电路一体形成,作为视频信号用电流109,也可以使用IC等从衬底的外部输入一定的电流。当在衬底上一体形成时,可以使用图6~8、图29、图28、图31等所示的电流源电路中的任何一个形成。或者,也可以单单配置1个晶体管,与加在栅极上的电压对应控制电流值。在本实施形态中,使用图23~25,说明用图6(C)那样的电流镜电路的电流源电路结构3位用的视频信号用恒流源109的情况。
再有,电流流动的方向因象素的结构等而改变。当电流流动的方向变化时,通过变更晶体管的极性,可以很容易地使它们对应起来。
在图23中,视频信号用恒流源109利用具有3位数字视频信号(数字数据1~数字数据3)的High或Low的信息控制是否向视频线(视频数据线、电流线)输出规定的信号电流Idata。
视频信号用恒流源109具有开关180~182,晶体管183~188和电容元件189。在本实施形态中,晶体管180~188全部是n沟道型。
开关180由1位的数字视频信号控制。开关181由2位的数字视频信号控制。开关183由3位的数字视频信号控制。
晶体管183~185的源极区和漏极区,一个与Vss连接,另一个与开关180~182的一个端子连接。晶体管186的源极区和漏极区,一个与Vss连接,另一个与晶体管188的源极区和漏极区中一方连接。
晶体管187和188的栅极经端子e从外部输入信号。此外,经端子f从外部向电流线190供给电流。
晶体管187的源极区和漏极区,一个与晶体管186的源极区和漏极区中一者连接,另一个与电容元件189的一个电极连接。晶体管188的源极区和漏极区,一个与电流线190连接,另一个与晶体管186的源极区和漏极区中一者连接。
电容元件189的一个电极与晶体管183~186的栅极连接,另一个电极与Vss连接。电容元件189起保持晶体管183~186的栅源极间的电压的作用。
而且,在视频信号用恒流源109中,当利用从端子e输入的信号使晶体管187和188导通时,从端子f供给的电流经电流线190向电容元件189流去。
而且,电容元件189逐渐积蓄电荷,开始在两极间产生电位差。当两极间的电位差达到Vth时,晶体管183~186导通。
在电容元件189中,继续积蓄电荷,直到该两电极的电位差、即晶体管183~186的栅源间电压达到所要的电压。换言之,继续积蓄电荷,直到晶体管183~186达到能流出信号电流的电压。
而且,若电荷积蓄结束,晶体管183~186完全导通。
而且,在视频信号用恒流源109中,通过3位数字视频信号选择开关180~182导通或不导通。例如,当开关180~182完全导通时,向电流线供给的电流变成晶体管183的漏极电流、晶体管184的漏极电流和晶体管185的漏极电流的总和。此外,当只有开关180处于导通状态时,只向电流线供给晶体管183的漏极电流。
这时,若将晶体管183的漏极电流、晶体管184的漏极电流和晶体管185的漏极电流设定成1∶2∶4,则可以以23=8级控制电流的大小。为此,若将晶体管183~185的W(沟道宽度)/L(沟道长度)的值设计为1∶2∶4,,则各自的导通电流变成1∶2∶4。
再有,在图23的结构中,示出1根电流线(视频)的情况。但是,配置电流线(视频线)的根数,视其是图4所示的电路,还是图26所示的电路而有所不同。因此,图44示出图23的电路有多根电流线(视频线)的情况。
其次,图24示出构成和图23不同的视频信号用恒流源109。在图24中,和图23所示的视频信号用恒流源109相比,除了构成上没有晶体管187、188,且电容元件的一个端子与电流线190连接这一点之外,和图23所示的视频信号用恒流源109的动作相同,故在本实施形态中省略其说明。
在图24的结构中,在持续向视频线(电流线)供给电流的期间必须从端子f持续输入信号(电流)。若停止从端子f输入电流,则电容元件189的电荷通过晶体管186放电。结果,晶体管186的栅极电位变小,不能从晶体管183~185输出正常的电流。另一方面,对于图23的结构的情况,因电容元件保持规定的电荷,故即使是持续向视频线(电流线)供给电流的期间,也不必从端子f持续输入信号(电流)。因此,在图24的结构中,也可以省略电容元件189。
再有,在图24的结构中,示出1根电流线(视频)的情况。但是,视其是图4那样的的电路,还是图26那样的的电路,电流线(视频线)的根数有所不同。因此,图45示出多根电流线(视频线)的情况。
其次,图25示出构成和图23、24不同的视频信号用恒流源109。在图25中,和图23所示的视频信号用恒流源109相比,除了构成上没有晶体管186、187、188和电容元件189,且经端子f从外部向晶体管183~185的栅极加一定电压这一点之外,和图23所示的视频信号用恒流源109的动作相同,故在本实施形态中省略其说明。
在图25的情况下,从端子f向晶体管183~185的栅极加电压(栅极电压)。但是,即使晶体管183~185加相同的栅极电压,若该晶体管183~185的特性离散,则流过该晶体管183~185的源漏间的电流也离散。因此,流过视频线(电流线)的电流也离散。此外,因特性还随温度变化,故从晶体管183~185供给的电流值也变化。
另一方面,在图23、24的情况下,从端子f既可以加电压,又可以加电流。当加电流时,若晶体管183~186的特性一致,则电流值不离散。此外,即使特性随温度变化,因晶体管183~186的特性变化的程度相同,故电流值不变。
再有,在图25中,从端子f向晶体管183~185加电压(栅极电压),该电压不随视频信号变化。在图25中,视频信号通过控制开关180~182,控制电流是否向电流线流去。因此,也可以如图46那样,向晶体管183~185的栅极加电压(栅极电压),使该电压随视频信号变化。因此,可以改变视频信号用电流的大小。此外,也可以如图47那样,使对晶体管183的栅极所加的电压(栅极电压)为模拟电压,根据灰度改变电压,从而改变电流。
其次,图9示出构成和图23、24、25不同的视频信号用恒流源109。在图23中,使用了图6(C)的电流源电路。在图9中,使用图6(A)的电流源电路。
在图23中,当晶体管183~186的特性离散时,电流值也离散。另一方面,在图9中,对各电流源径向设定动作。因此,可以减小晶体管离散的影响。但是,在图9中,在进行设定动作时,不能同时进行输入动作(向电流线供给电流的动作)。为了在进行输入动作的期间也能进行设定动作,可以象图10那样,配置多个电流源电路,一个电流源电路的进行设定动作,另一个电流源电路进行输入动作。
再有,本实施形态可以和实施形态1~5自由组合。
(实施形态7)
使用图11说明本发明的实施形态。在图11(A)中,在象素部的上方配置信号线驱动电路,在下方配置恒流电路,在上述信号线驱动电路中配置电流源A、在恒流电路中配置电流源B。若设从电流源A、B供给的电流为IA、IB,向象素供给的信号电流为Idata,则IA=IB+Idata成立。而且,当向象素写入信号电流时,设定从电流源A、B双方供给电流。这时,当IA、IB增大时,可以提高信号电流对象素的写入速度。
这时,使用电流源A进行电流源B的设定动作。来自电流源A的电流减去电流源B的电流后所得到的电流流过象素。因此,通过使用电流源A进行电流源B的设定动作,可以减小各种各样的噪声的影响。
在图11(B)中,视频信号用恒流源(以下记作恒流源)C、E配置在象素部的上方和下方。而且,使用电流源C、E对配置在信号线驱动电路和恒流电路配置的电流源电路进行设定动作。电流源D相当设定电流源C、E的电流源,从外部供给视频信号用电流。
再有,在图11(B)中,也可以将配置在下方的恒流电路作为信号线驱动电路。由此,可以在上方和下方配置信号线驱动电路。而且,各自担任画面(整个象素部)上下半边的控制。这样一来,可以同时控制2行象素。因此,可以延长对信号线驱动电路的电流源、象素和象素电流源等的设定动作(信号输入动作)的时间。因此,可以更正确地进行设定。
本实施形态可以和实施形态1~6任意组合。
(实施例1)
在本实施例中,使用图14详细说明时间灰度方式。通常,在液晶显示装置或发光装置等显示装置中,帧频率是60Hz左右。即,如图14(A)所示,1秒钟进行60次左右的画面扫描。由此,可以使人的眼睛感觉不出来闪烁(画面的闪光)。这时,将进行1次画面描绘的期间称作1帧期间。
在本实施例中,作为1个例子,说明专利文献1的公报中公开的时间灰度方式。在时间灰度方式中,将1帧期间分割成多个子帧期间。这时的分割数大多和灰度的位数相等。这里,为简单起见,示出分割数和灰度位数相等的情况。即,在本实施例中,因为是3位灰度,故示出分割成3个子帧期间SF1~SF3的例子(图14(B))。
各子帧期间具有地址(写入)期间Ta和保持(发光)时间Ts。地址期间是象素写入视频信号的期间,在各子帧期间中长度相等。保持期间是在地址期间根据象素写入的视频信号发光元件发光的期间。这时,保持(发光)期间SF1~SF3其长度比为Ts1∶Ts2∶Ts3=4∶2∶1。即,在表现n位灰度时,n个保持期间的长度比为2(n-1)∶2(n-2)∶......∶21∶20。而且,通过发光元件在哪个保持期间发光,决定1帧期间中各象素发光的期间的长度,由此来表现灰度。
其次,说明使用时间灰度方式的象素的具体动作,在本实施例中参照图16(B)所示的象素进行说明。图16(B)所示的象素使用电流输入方式。
首先,在地址期间Ta内进行以下动作。选择第1扫描线602和第2扫描线603,TFT606、607导通。这时,将流过信号线601的电流作为信号电流Idata。而且,当电容元件610积蓄了规定的电荷时,第1扫描线602和第2扫描线603的选择结束,TFT606、607截止。
其次,在保持期间Ts内进行以下动作。选择第3扫描线604,TFT609导通。因电容元件610保持刚才已写入的规定的电荷,故TFT608导通,从信号线605流过和信号电流Idata相等的电流。由此,发光元件611发光。
通过在各子帧期间进行以上动作来构成1帧期间。按照该方法,当想要增加显示灰度数时,可以增加子帧期间的分割数。此外,子帧期间的顺序如图14(B)(C)所示,不必按从高位到低位的顺序,在1帧期间可以随机排列。进而在各帧期间可以改变其顺序。
此外,图14(D)示出第m行扫描线的子帧期间SF2。如图14(D)所示,在象素中,地址期间Ta2一结束,便立即开始期间Ts2。
本实施例可以和实施形态1~7任意组合。
(实施例2)
在本实施例中,使用图13说明象素部设置的象素电路的构成例。
再有,若是具有包含输入电流的部分那样的结构的象素,则对什么样的象素都可以适用。
图13(A)的象素具有信号线1101、第1和第2扫描线1102、1103、电流线(电源线)1104、开关用TFT1105、保持用TFT1106、驱动用TFT1107、变换驱动用TFT1108、电容元件1109和发光元件1110。各信号线与电流源电路1111连接。
再有,电流源电路1111相当于配置在信号线驱动电路403中的电流源电路420。
开关用TFT1105的栅极与第1扫描线1102连接,第1电极与信号线1101连接,第2电极与驱动用TFT1107的第1电极和变换驱动用TFT1108的第1电极连接。保持用TFT1106的栅极与第2扫描线1103连接,第1电极与变换驱动用TFT1106的第1电极连接,第2电极与驱动用TFT1107的栅极和变换驱动用TFT1108的栅极连接。驱动用TFT1107的第2电极与电流线(电源线)1104连接,变换驱动用TFT1108的第2电极与发光元件1110的一个电极连接。电容元件1109连接在变换驱动用TFT1108的栅极和第2电极之间,保持变换驱动用TFT1108的栅源极间的电压。电流线(电源线)1104和发光元件1110的另一个电极分别输入规定的电位,相互具有电位差。
再有,图13(A)的象素相当于象素使用图29(B)的电路的情况。只是,因电流流动的方向不同,故晶体管的极性相反。图13(A)的驱动用TFT1107相当于图29(B)的TFT126,图13(A)的变换驱动用TFT1108相当于图29(B)的TFT122,图13(A)的保持用TFT1106相当于图29(B)的TFT124。
图13(B)的象素具有信号线1151、第1和第2扫描线1142、1143、电流线(电源线)1144、开关用TFT1145、保持用TFT1146、变换驱动用TFT1147、驱动用TFT1148、电容元件1149和发光元件1140。信号线1151与电流源电路1141连接。
再有,电流源电路1141相当于配置在信号线驱动电路403中的电流源电路420。
开关用TFT1145的栅极与第1扫描线1142连接,第1电极与信号线1151连接,第2电极与驱动用TFT1148的第1电极和变换驱动用TFT1147的第1电极连接。保持用TFT1146的栅极与第2扫描线1143连接,第1电极与驱动用TFT1148的第1电极连接,第2电极与驱动用TFT1148的栅极和变换驱动用TFT1147的栅极连接。变换驱动用TFT1147的第2电极与电流线(电源线)1144连接,驱动用TFT1148的第2电极与发光元件1140的一个电极连接。电容元件1149连接在变换驱动用TFT1147的栅极和第2电极之间,保持变换驱动用TFT1147的栅源极间的电压。电流线(电源线)1144和发光元件1140的另一个电极分别输入规定的电位,相互具有电位差。
再有,图13(B)的象素相当于象素使用图6(B)的电路的情况。只是,因电流流动的方向不同,故晶体管的极性相反。图13(B)的变换驱动用TFT1147相当于图6(B)的TFT122,图13(B)的驱动用TFT1148相当于图6(B)的TFT126,图13(B)的保持用TFT1146相当于图6(B)的TFT124。
图13(C)的象素具有信号线1121、第1扫描线1122、第2扫描线1123、第3扫描线1135、电流线1124、电流线1138、开关用TFT1125、消去用TFT1126、驱动用TFT1127、电容元件1128、电流源TFT1129、镜(mirror)TFT1130、电容元件1131、电流输入TFT1132、保持TFT1133和发光元件1136。各信号线与电流源电路1137连接。
开关用TFT1125的栅极与第1扫描线1122连接,开关用TFT1125的第1电极与信号线1121连接,开关用TFT1125的第2电极与驱动用TFT1127的栅极和消去用TFT1126的第1电极连接。消去用TFT1126的栅极与第2扫描线1123连接,消去用TFT1126的第2电极与电流线(电源线)1124连接。驱动用TFT1127的第1电极与发光元件1136的一个电极连接,驱动用TFT1127的第2电极与电流源TFT1129的第1电极连接。电流源TFT1129的第2电极与电流线1124连接。电容元件1131的一个电极与电流源TFT1129的栅极及镜TFT1130的栅极连接,另一个电极与电流线(电源线)1124连接。镜TFT1130的第1电极与电流线1124连接,密勒TFT1130的第2电极与电流输入TFT1132的第1电极连接。电流输入TFT1132的第2电极与电流线1138连接。电流输入TFT1132的栅极与第3扫描线1135连接。电流保持TFT1133的栅极与第3扫描线1135连接,电流保持TFT1133的第1电极与电源线1138连接,电流保持TFT1133的第2电极与电流源TFT1129的栅极及密勒TFT1130的栅极连接。电流线1124和发光元件1136的另一个电极分别输入规定的电位,相互具有电位差。
本实施例可以和实施形态1~7、实施例1任意组合。
(实施例3)
在本实施例中,说明进行彩色显示时的方法。
当发光元件是有机EL元件时,即使该发光元件流过相同大小的电流,其辉度也会因颜色而有差别。此外,当发光元件老化时,其老化的程度也因颜色而有差别。为此,在使用了发光元件的发光装置中,在进行彩色显示时,为了调节白平衡(white balance),必须想各种各样的方法。
最单纯的方法是根据颜色改变输入象素的电流的大小。为此,可以根据颜色改变视频信号用恒流源的电流的大小。
另一个方法是在象素、信号线驱动电路和视频信号用恒流源中使用图6(C)~图6(E)那样的的电路。而且,在图6(C)~图6(E)那样的的电路中,根据颜色改变构成电流镜电路的2个晶体管的W/L的比率。由此,输入象素的电流的大小因颜色而变化。
再一个方法是根据颜色改变亮灯期间的长度。该方法既适合使用时间灰度方式的情况,又适合不使用时间灰度方式的情况。利用本方法可以调节各象素的辉度。
通过使用以上的方法,或者通过组合使用,可以容易调节白平衡。
本实施例可以和实施形态1~7、实施例1、2任意组合。
(实施例4)
在本实施例中,使用图12说明本发明的发光装置(半导体装置)的外观。图12(A)是通过利用密封材料将已形成晶体管的元件衬底密封而形成的发光装置的仰视图,图12(B)是图12(A)的A-A’剖面图,图12(C)是图12(A)的B-B’剖面图。
设置密封材料4009将设在衬底4001上的象素部4002、源极信号线驱动电路4003和栅极信号线驱动电路4004a、b包围。在象素部4002、源极信号线驱动电路4003和栅极信号线驱动电路4004a、b的上面设置密封材料4008。由此,象素部4002、源极信号线驱动电路4003和栅极信号线驱动电路4004a、b利用衬底4001、密封材料4009和密封材料4008以及填充材料4210密封。
此外,设在衬底4001上的象素部4002、源极信号线驱动电路4003和栅极信号线驱动电路4004a、b具有多个TFT。在图12(B)中,示出在底层膜4010上形成的、包含在源极信号线驱动电路4003中的驱动TFT(这里,图示n沟道TFT和n沟道TFT)4201和包含在象素部4002中的消去用TFT4202。
在本实施例中,驱动TFT4201使用由公认的方法制作的p沟道TFT或n沟道TFT,消去用TFT4202使用由公认的方法制作的n沟道TFT。
在驱动TFT4201和消去用TFT4202上形成层间绝缘膜(平坦化膜)4301,在其上形成与消去用TFT4202的漏极电连接的象素电极(阳极)4203。象素电极4203使用功函数大的透明导电膜。透明导电膜可以使用氧化铟和氧化锡的化合物、氧化铟和氧化锌的化合物、氧化锌、氧化锡或氧化铟。此外,还可以使用对上述透明导电膜添加了镓的混合物。
而且,在象素电极4203上形成绝缘膜4302,绝缘膜4302在象素电极4203的上方形成开口部。在该开口部中,在象素电极4203上形成发光层4204。发光层4204可以使用周知的发光材料或无机发光材料。此外,发光材料有低分子材料(单体系)和高分子材料(聚合体系),可以使用它们之中的任何一种材料。
发光层4204的形成方法可以使用周知的蒸镀技术或涂敷技术。发光层4204的结构可以是将正孔注入层、正孔输入层、发光层、电子输送层或电子注入层任意组合的积层结构或单层结构。
在发光层4204之上形成由具有遮光性的导电膜(典型地有以铝、铜或银为主要成分的导电膜或它们与其他导电膜的积层膜)形成的阴极4205。此外,最好尽量排除存在于阴极4205和发光层4204的界面上的水份或氧。因此,有必要使发光层4204在氮气或惰性气体中形成,在不与氧或水份接触的条件下形成阴极4205。在本实施例中,通过使用多腔(multi chamber)方式(工具组(cluster tool)方式)的成膜装置,可以实现象上述那样的成膜。而且,可以对阴极4205加规定的电压。
如上所述,形成由象素电极(阳极)4203、发光层4204和阴极4205构成的发光元件4303。而且,在绝缘膜上形成保护膜,将发光元件4303覆盖。保护膜具有防止氧或水份等进入发光元件4303的效果。
4505a是与电源线连接的引线,与消去用TFT4202的源极区电连接。引线4005a在密封材料4009和衬底4001之间通过,经各向异性的导电薄膜4300与具有FPC4006的FPC用布线4301电连接。
密封材料4008可以使用玻璃材料、金属材料(比较典型的是不锈钢材料)、陶瓷材料和塑料(包含塑料薄膜)。塑料可以使用FRP(强化玻璃纤维塑料)板、PVF(聚乙烯荧石)薄膜、聚酯薄膜(mylar)、聚酯(polyester)薄膜或丙烯树脂薄膜。此外,也可以使用具有用PVF薄膜或聚酯薄膜将铝箔夹在中间的结构的薄片材料。
只是,当从发光层来的光的照射方向面向覆盖材料侧时,覆盖材料必须是透明的。这时,使用玻璃板、塑料板、聚酯(polyester)薄膜或丙烯树脂薄膜那样的透明物质。
此外,填充材料4210除了氮或氩等惰性气体之外,还可以使用紫外线硬化树脂或热硬化树脂,可以使用PVC(聚氯乙烯)、丙烯、聚酰亚胺、环氧树脂、硅树脂、PVB(聚乙烯醇缩丁醛)或EVA(乙烯基醋酸盐)。在本实施例中,使用氮作为填充材料。
此外,为了使填充材料4210进一步处于吸湿性物质(最好是氧化钡)或吸氧物质的环境中,在密封材料4008的衬底4001的侧面设置凹部4007,再配置吸湿性物质或吸氧物质4207。而且,利用凹部覆盖材料4208来保持吸湿性物质或吸氧物质4207,使吸湿性物质或吸氧物质4207不飞散。再有,凹部覆盖材料4208是格子很细的网格形状,只通过空气和水份,吸湿性物质或吸氧物质4207通不过。通过设置吸湿性物质或吸氧物质4207,可以防止发光元件4303的老化。
如图12(C)所示,在形成象素电极4203的同时,形成导电性膜4203a,使其接在引线4005a上。
此外,各向异性导电薄膜4300具有导电填料4300a。通过热压衬底4001和FPC4006,衬底4001上的导电薄膜4203a和FPC4006上的FPC用布线4301利用导电填料4300a进行电连接。
本实施例可以和实施形态1~7、实施例1~3任意组合。
(实施例5)
因使用发光元件的发光装置是自发光型,故和液晶显示器相比,在明亮的地方可视性好,视角宽。因此,可以用于各种各样的电子机器的显示部。
作为使用本发明的发光装置的电子机器,可以列举摄像机、数字照相机、目镜(goggles)型显示器(头部安装型显示器)、导航系统、音响回放装置(汽车音响、组合音响等)、笔记本电脑、游戏机、便携式信息终端(移动计算机、便携式电话、便携式游戏机或电子书刊等)和具有记录媒体的图像再生装置(具体地说是具有能对数字通用盘(DVD)等记录媒体进行再生并能够显示该图像的装置)等。特别是,从斜方向观看画面的机会较多的便携式信息终端因特别重视视角的广度,故希望使用发光装置。图22示出这些电子机器的具体例子。
图22(A)是发光装置,包括框体2001、支撑台2002、显示部2003、扬声器部2004和图像输入端子2005等。本发明的发光装置可以用于显示部2003。此外,利用本发明可以完成图22(A)所示的发光装置。因发光装置是自发光型,故不需要背景光便可作为比液晶显示器更薄的显示部。再有,计算机用、电视广播接收用和广告显示用等所有信息显示用显示装置发光装置中包含发光装置。
图22(B)是数字照相机,包括本体2101、显示部2102、图像接收部2103、操作键2104、外部接口2105和快门2106等。本发明可以用于显示部2102。此外,利用本发明可以完成图22(B)所示的数字照相机。
图22(C)是笔记本电脑,包括本体2201、框体2202、显示部2203、键盘2204、外部接口2205、和指示鼠标2206等。本发明的发光装置可以用于显示部2203。此外,利用本发明,可以完成图22(C)所示的发光装置。
图22(D)是移动计算机,包括本体2301、显示部2302、开关2303、操作键2304和红外线接口2305等。本发明的发光装置可以用于显示部2302。此外,利用本发明可以完成图22(D)所示的移动计算机。
图22(E)是具有记录媒体的便携式图像再生装置(具体地说是DVD再生装置),包括本体2401、框体2402、显示部A2403、显示部B2404、记录媒体(DVD等)读入部2405、操作键2406和扬声器部2407等。显示部A2403主要显示图像信息,显示部B2404主要显示文字信息,本发明可以用于显示部A2403、B2404。再有,具有记录媒体的图像再生装置也包含家庭用游戏机等。此外,利用本发明可以完成图22(E)所示的DVD再生装置。
图22(F)是目镜型显示器(头部安装型显示器),包括本体2501、显示部2502和臂部2503等。本发明的显示装置可以用于显示部2502。此外,利用本发明可以完成图22(F)所示的显示器。
图22(G)是摄像机,包括本体2601、显示部2602、框体2603、外部接口2604、遥控接收部2605、接收图像部2606、电池2607、声音输入部2608、操作键2609和目镜部2610等。本发明的发光装置可以用于显示部2602。此外,利用本发明可以完成图22(G)所示的摄像机。
图22(H)是便携式电话机,包括本体2701、框体2702、显示部2703、声音输入部2704、声音输出部2705、操作键2706、外部接口2707和天线2708等。本发明的发光装置可以用于显示部2703。再有,显示部2703通过在黑色背景上显示白色文字,可以降低便携式电话机的电流消耗。此外,利用本发明可以完成图22(H)所示的便携式电话机。
再有,若将来发光材料的发光辉度提高,有可能利用透镜等对输出的包含图像信息的光进行放大投影,并可以应用于前投或背投型的投影仪。此外,上述电子机器大多对通过因特网或CATV(有线电视)等电子通信线路发送的信息进行显示,特别是显示动画信息的机会增加了。因发光材料的响应速度非常快,故发光装置用于动画显示很理想。
此外,因发光装置发光的部分耗电,故在显示信息时最好尽量减小发光部分。因此,对于将发光装置用于象便携式信息终端、特别是便携式电话机或音响回放装置那样的以文字信息为主的显示部的情况,最好将不发光部分作为背景,用发光部分形成文字信息来进行驱动。
如上所述,本发明的适用范围极广,可以应用于所有领域的电子机器。此外,本实施例的电子机器也可以使用实施形态1~7、实施例1~6所示的任何一种结构的发光装置。
本发明提供一种信号线驱动电路,可以抑制TFT的特性离散的影响,可以向外部供给所要的信号电流。
本发明提供设置了具有上述那样的电流源电路的信号线驱动电路的发光装置,进而,提供一种发光装置,通过使用能抑制TFT的特性离散影响的电路构成的象素,可以抑制构成象素和驱动电路双方的TFT的特性离散的影响,向发光元件供给所要的信号电流Idata。

Claims (18)

1.一种信号线驱动电路,包括:
移位寄存器;
视频信号电流源;
用于供给锁存脉冲的电路;以及
锁存电路,包括:
第一开关,电连接到所述视频信号电流源;
第二开关,电连接到信号线;
第一逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第二逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第一电流源电路,具有:
第一端子,电连接到所述第一逻辑电路;
第二端子,电连接到所述第一开关;及
第三端子,电连接到所述第二开关;以及,
第二电流源电路,具有:
第四端子,电连接到所述第二逻辑电路;
第五端子,电连接到所述第一开关;及
第六端子,电连接到所述第二开关,
其中,所述第一电流源电路和所述第二电流源电路中至少一方包括薄膜晶体管,以及
其中,所述视频信号电流源采用一体化的电路形成。
2.如权利要求1所述的信号线驱动电路,
其中,所述第一电流源电路和所述第二电流源电路中至少一方还包括电容元件,
其中,所述电容元件在所述薄膜晶体管的漏极端子和所述栅极端子处于短路状态并且来源于所述视频信号电流源的电流流过所述薄膜晶体管时,保持所述薄膜晶体管的栅极端子和所述薄膜晶体管的源极端子间的电压。
3.一种信号线驱动电路,包括:
移位寄存器;
n个视频信号电流源;
用于供给锁存脉冲的电路;以及
n×m个锁存电路,该n×m个锁存电路中的每一个包括:
第一开关,电连接到所述n个视频信号电流源中的至少一个;
第二开关,电连接到m根信号线中对应的一根信号线;
第一逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第二逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第一电流源电路,具有:
第一端子,电连接到所述第一逻辑电路;
第二端子,电连接到所述第一开关;及
第三端子,电连接到所述第二开关;以及,
第二电流源电路,具有:
第四端子,电连接到所述第二逻辑电路;
第五端子,电连接到所述第一开关;及
第六端子,电连接到所述第二开关,
其中,n及m各自为大于1的自然数,
其中,从所述n个视频信号电流源供给的电流值被设定成20:21:......:2n-1
其中,所述第一电流源电路和所述第二电流源电路中至少一方包括薄膜晶体管,以及
其中,所述n个视频信号电流源采用一体化的电路形成。
4.如权利要求3所述的信号线驱动电路,
其中,所述第一电流源电路和所述第二电流源电路中至少一方还包括电容元件,
其中,所述电容元件在所述薄膜晶体管的漏极端子和栅极端子处于短路状态并且来源于所述n个视频信号电流源中对应的一个视频信号电流源的电流流过所述薄膜晶体管时,保持所述薄膜晶体管的栅极端子和所述薄膜晶体管的源极端子间的电压。
5.如权利要求1或3所述的信号线驱动电路,
其中,所述薄膜晶体管工作在饱和区。
6.如权利要求1或3所述的信号线驱动电路,
其中,所述薄膜晶体管的有源层包含多晶硅。
7.一种发光装置,其中,
包括如权利要求1或3的所述信号线驱动电路和具有呈矩阵排列的多个象素的象素部,其中,所述多个象素的每一个包含发光元件。
8.一种信号线驱动电路,包括:
移位寄存器;
视频信号电流源;
用于供给锁存脉冲的电路;以及
锁存电路,包括:
第一开关,电连接到所述视频信号电流源;
第二开关,电连接到信号线;
第一逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第二逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第一电流源电路,包括:
第一晶体管;及
第一电容元件,电连接到所述第一晶体管的栅极端子和所述第一晶体管的源极端子之间;以及
第二电流源电路,包括:
第二晶体管;及
第二电容元件,电连接到所述第二晶体管的栅极端子和所述第二晶体管的源极端子之间,
其中,所述第一晶体管的栅极端子和所述第一晶体管的漏极端子经由第三开关电连接,
其中,所述第一晶体管的漏极端子电连接到所述第一开关及电连接到所述第二开关,
其中,所述第三开关由所述第一逻辑电路的输出控制,
其中,所述第二晶体管的栅极端子和所述第二晶体管的漏极端子经由第四开关电连接,
其中,所述第二晶体管的所述漏极端子电连接到所述第一开关及电连接到所述第二开关,
其中,所述第四开关由所述第二逻辑电路的输出控制,
其中,所述第一电流源电路和所述第二电流源电路中至少一方包括薄膜晶体管,以及
其中,所述视频信号电流源采用一体化的电路形成。
9.一种信号线驱动电路,包括:
移位寄存器;
n个视频信号电流源;
用于供给锁存脉冲的电路;以及
n×m个锁存电路,该n×m个锁存电路中的每一个包括:
第一开关,电连接到所述n个视频信号电流源中的至少一个;
第二开关,电连接到m根信号线中对应的一根信号线;
第一逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第二逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第一电流源电路,包括:
第一晶体管;及
第一电容元件,电连接到所述第一晶体管的栅极端子和所述第一晶体管的源极端子之间;以及
第二电流源电路,包括:
第二晶体管;及
第二电容元件,电连接到所述第二晶体管的栅极端子和所述第二晶体管的源极端子之间,
其中,所述第一晶体管的栅极端子和所述第一晶体管的漏极端子经由第三开关电连接,
其中,所述第一晶体管的漏极端子电连接到所述第一开关及电连接到所述第二开关,
其中,所述第三开关由所述第一逻辑电路的输出控制,
其中,所述第二晶体管的栅极端子和所述第二晶体管的漏极端子经由第四开关电连接,
其中,所述第二晶体管的所述漏极端子电连接到所述第一开关及电连接到所述第二开关,
其中,所述第四开关由所述第二逻辑电路的输出控制,
其中,n及m各自为大于1的自然数,
其中,从所述n个视频信号电流源供给的电流值被设定成20:21:......:2n-1
其中,所述第一电流源电路和所述第二电流源电路中至少一方包括薄膜晶体管,以及
其中,所述n个视频信号电流源采用一体化的电路形成。
10.如权利要求8或9所述的信号线驱动电路,
其中,所述第一晶体管和所述第二晶体管中至少一方工作在饱和区。
11.如权利要求8或9所述的信号线驱动电路,
其中,所述第一晶体管和所述第二晶体管中至少一方包含多晶硅。
12.一种信号线驱动电路,包括:
移位寄存器;
视频信号电流源;
用于供给锁存脉冲的电路;以及
锁存电路,包括:
第一开关,电连接到所述视频信号电流源;
第二开关,电连接到信号线;
第一逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第二逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第一电流源电路,包括:
第一晶体管;
第二晶体管;及
第一电容元件,电连接到所述第一晶体管的栅极端子和所述第一晶体管的源极端子之间及所述第二晶体管的栅极端子和所述第二晶体管的源极端子之间;以及
第二电流源电路,包括:
第三晶体管;
第四晶体管;及
第二电容元件,电连接到所述第三晶体管的栅极端子和所述第三晶体管的源极端子之间及所述第四晶体管的栅极端子和所述第四晶体管的源极端子之间;
其中,所述第一晶体管的栅极端子和所述第一晶体管的漏极端子经由第三开关电连接,
其中,所述第一晶体管的漏极端子电连接到所述第一开关,
其中,所述第二晶体管的漏极端子电连接到所述第二开关,
其中,所述第三开关由所述第一逻辑电路的输出控制,
其中,所述第三晶体管的栅极端子和所述第三晶体管的漏极端子经由第四开关电连接,
其中,所述第三晶体管的所述漏极端子电连接到所述第一开关,
其中,所述第四晶体管的漏极端子电连接到所述第二开关,
其中,所述第四开关由所述第二逻辑电路的输出控制,
其中,所述第一电流源电路和所述第二电流源电路中至少一方包括薄膜晶体管,以及
其中,所述视频信号电流源采用一体化的电路形成。
13.一种信号线驱动电路,包括:
移位寄存器;
n个视频信号电流源;
用于供给锁存脉冲的电路;以及
n×m个锁存电路,该n×m个锁存电路中的每一个包括:
第一开关,电连接到所述n个视频信号电流源中的至少一个;
第二开关,电连接到m根信号线中对应的一根信号线;
第一逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第二逻辑电路,电连接到所述移位寄存器及电连接到所述用于供给锁存脉冲的电路;
第一电流源电路,包括:
第一晶体管;
第二晶体管;及
第一电容元件,电连接到所述第一晶体管的栅极端子和所述第一晶体管的源极端子之间及所述第二晶体管的栅极端子和所述第二晶体管的源极端子之间;以及
第二电流源电路,包括:
第三晶体管;
第四晶体管;及
第二电容元件,电连接到所述第三晶体管的栅极端子和所述第三晶体管的源极端子之间及所述第四晶体管的栅极端子和所述第四晶体管的源极端子之间;
其中,所述第一电容元件和所述第一晶体管的漏极端子经由第三开关电连接,
其中,所述第一晶体管的漏极端子电连接到所述第一开关,
其中,所述第二晶体管的漏极端子电连接到所述第二开关,
其中,所述第三开关由所述第一逻辑电路的输出控制,
其中,所述第二电容元件和所述第三晶体管的漏极端子经由第四开关电连接,
其中,所述第三晶体管的所述漏极端子电连接到所述第一开关,
其中,所述第四晶体管的漏极端子电连接到所述第二开关,
其中,所述第四开关由所述第二逻辑电路的输出控制,
其中,n及m各自为大于1的自然数,
其中,从所述n个视频信号电流源供给的电流值被设定成20:21:......:2n-1
其中,所述第一电流源电路和所述第二电流源电路中至少一方包括薄膜晶体管,以及
其中,所述n个视频信号电流源采用一体化的电路形成。
14.如权利要求12或13所述的信号线驱动电路,
其中,所述第一晶体管的栅极宽度/栅极长度的值等于所述第二晶体管的栅极宽度/栅极长度的值,以及
其中,所述第三晶体管的栅极宽度/栅极长度的值等于所述第四晶体管的栅极宽度/栅极长度的值。
15.如权利要求12或13所述的信号线驱动电路,
其中,所述第一晶体管的栅极宽度/栅极长度的值大于所述第二晶体管的栅极宽度/栅极长度的值,以及
其中,所述第三晶体管的栅极宽度/栅极长度的值大于所述第四晶体管的栅极宽度/栅极长度的值。
16.如权利要求12或13所述的信号线驱动电路,
其中,所述第一晶体管、所述第二晶体管、所述第三晶体管和所述第四晶体管中至少一方工作在饱和区。
17.如权利要求12或13所述的信号线驱动电路,
其中,所述第一晶体管、所述第二晶体管、所述第三晶体管和所述第四晶体管中至少一方包含多晶硅。
18.一种发光装置,其中,
包括如权利要求8、9、12及13中任一项的信号线驱动电路和具有呈矩阵排列的多个象素的象素部,其中,所述多个象素的每一个包含发光元件。
CN2010102519842A 2001-10-31 2002-10-31 信号线驱动电路及发光装置 Expired - Fee Related CN102063860B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2001335918 2001-10-31
JP2001-335918 2001-10-31
JP2002287948 2002-09-30
JP2002-287948 2002-09-30

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN02826522XA Division CN1809858B (zh) 2001-10-31 2002-10-31 信号线驱动电路及发光装置

Publications (2)

Publication Number Publication Date
CN102063860A CN102063860A (zh) 2011-05-18
CN102063860B true CN102063860B (zh) 2013-01-02

Family

ID=26624274

Family Applications (3)

Application Number Title Priority Date Filing Date
CN02826522XA Expired - Fee Related CN1809858B (zh) 2001-10-31 2002-10-31 信号线驱动电路及发光装置
CN2010102519838A Expired - Fee Related CN102005179B (zh) 2001-10-31 2002-10-31 半导体装置
CN2010102519842A Expired - Fee Related CN102063860B (zh) 2001-10-31 2002-10-31 信号线驱动电路及发光装置

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN02826522XA Expired - Fee Related CN1809858B (zh) 2001-10-31 2002-10-31 信号线驱动电路及发光装置
CN2010102519838A Expired - Fee Related CN102005179B (zh) 2001-10-31 2002-10-31 半导体装置

Country Status (7)

Country Link
US (4) US6963336B2 (zh)
EP (1) EP1486942B1 (zh)
JP (5) JP4811845B2 (zh)
KR (1) KR100924740B1 (zh)
CN (3) CN1809858B (zh)
TW (1) TWI261217B (zh)
WO (1) WO2003038797A1 (zh)

Families Citing this family (69)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FI110946B (fi) * 2000-05-25 2003-04-30 Raisio Chem Oy Uudentyyppinen kationinen tärkkelystuote, tuotteen valmistaminen ja käyttö
KR100724745B1 (ko) * 2000-09-30 2007-06-04 엘지.필립스 엘시디 주식회사 액정표시소자 및 그 검사방법
US7742064B2 (en) 2001-10-30 2010-06-22 Semiconductor Energy Laboratory Co., Ltd Signal line driver circuit, light emitting device and driving method thereof
US7180479B2 (en) 2001-10-30 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Signal line drive circuit and light emitting device and driving method therefor
US7576734B2 (en) * 2001-10-30 2009-08-18 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit, light emitting device, and method for driving the same
TWI261217B (en) * 2001-10-31 2006-09-01 Semiconductor Energy Lab Driving circuit of signal line and light emitting apparatus
TWI256607B (en) * 2001-10-31 2006-06-11 Semiconductor Energy Lab Signal line drive circuit and light emitting device
SG119186A1 (en) * 2002-05-17 2006-02-28 Semiconductor Energy Lab Display apparatus and driving method thereof
TWI360098B (en) 2002-05-17 2012-03-11 Semiconductor Energy Lab Display apparatus and driving method thereof
US7184034B2 (en) * 2002-05-17 2007-02-27 Semiconductor Energy Laboratory Co., Ltd. Display device
US7474285B2 (en) * 2002-05-17 2009-01-06 Semiconductor Energy Laboratory Co., Ltd. Display apparatus and driving method thereof
JP4046015B2 (ja) 2002-06-07 2008-02-13 セイコーエプソン株式会社 電子回路、電子装置、電気光学装置及び電子機器
JP3970110B2 (ja) 2002-06-27 2007-09-05 カシオ計算機株式会社 電流駆動装置及びその駆動方法並びに電流駆動装置を用いた表示装置
US7423617B2 (en) * 2002-11-06 2008-09-09 Tpo Displays Corp. Light emissive element having pixel sensing circuit
TWI470607B (zh) 2002-11-29 2015-01-21 Semiconductor Energy Lab A current driving circuit and a display device using the same
WO2004054114A1 (ja) 2002-12-10 2004-06-24 Semiconductor Energy Laboratory Co., Ltd. 半導体装置、デジタル・アナログ変換回路及びそれらを用いた表示装置
US7271784B2 (en) * 2002-12-18 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
KR101065659B1 (ko) * 2003-01-17 2011-09-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전류원 회로, 신호선 구동회로 및 그 구동방법과, 발광장치
JP2004254190A (ja) * 2003-02-21 2004-09-09 Seiko Epson Corp 電子回路、電子装置、電気光学装置及び電子機器
KR101101340B1 (ko) 2003-02-28 2012-01-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 구동방법
TW591586B (en) * 2003-04-10 2004-06-11 Toppoly Optoelectronics Corp Data-line driver circuits for current-programmed electro-luminescence display device
EP1619570B1 (en) * 2003-04-25 2015-07-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US7453427B2 (en) 2003-05-09 2008-11-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
WO2004107078A1 (ja) * 2003-05-14 2004-12-09 Semiconductor Energy Laboratory Co., Ltd. 半導体装置
CN100530304C (zh) * 2003-05-16 2009-08-19 东芝松下显示技术有限公司 有源矩阵显示设备和数模转换器
US7566902B2 (en) 2003-05-16 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and electronic device
CN1802681B (zh) * 2003-06-06 2011-07-13 株式会社半导体能源研究所 半导体装置
GB0315929D0 (en) * 2003-07-08 2003-08-13 Koninkl Philips Electronics Nv Display device
JP5116206B2 (ja) * 2003-07-11 2013-01-09 株式会社半導体エネルギー研究所 半導体装置
US8378939B2 (en) 2003-07-11 2013-02-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US7961160B2 (en) * 2003-07-31 2011-06-14 Semiconductor Energy Laboratory Co., Ltd. Display device, a driving method of a display device, and a semiconductor integrated circuit incorporated in a display device
US8085226B2 (en) 2003-08-15 2011-12-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101172467B1 (ko) 2003-08-29 2012-08-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US8350785B2 (en) * 2003-09-12 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of the same
KR100578911B1 (ko) 2003-11-26 2006-05-11 삼성에스디아이 주식회사 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치
KR100649244B1 (ko) * 2003-11-27 2006-11-24 삼성에스디아이 주식회사 역다중화 장치 및 이를 이용한 디스플레이 장치
KR100578913B1 (ko) 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100578914B1 (ko) 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치
KR100589381B1 (ko) 2003-11-27 2006-06-14 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100649245B1 (ko) * 2003-11-29 2006-11-24 삼성에스디아이 주식회사 역다중화 장치 및 이를 이용한 디스플레이 장치
JP2005311591A (ja) * 2004-04-20 2005-11-04 Matsushita Electric Ind Co Ltd 電流駆動装置
KR100600350B1 (ko) * 2004-05-15 2006-07-14 삼성에스디아이 주식회사 역다중화 및 이를 구비한 유기 전계발광 표시 장치
KR100622217B1 (ko) 2004-05-25 2006-09-08 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 역다중화부
KR100581799B1 (ko) 2004-06-02 2006-05-23 삼성에스디아이 주식회사 유기 전계발광 표시소자 및 역다중화부
EP1610292B1 (en) * 2004-06-25 2016-06-15 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method thereof and electronic device
JP4889205B2 (ja) * 2004-06-30 2012-03-07 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー アクティブマトリクス型表示装置
US7105855B2 (en) * 2004-09-20 2006-09-12 Eastman Kodak Company Providing driving current arrangement for OLED device
US20060066555A1 (en) * 2004-09-27 2006-03-30 Semiconductor Energy Laboratory Co., Ltd. Active display device and driving method thereof
GB0421710D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421711D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
KR100658620B1 (ko) * 2004-10-08 2006-12-15 삼성에스디아이 주식회사 전류 샘플/홀드 회로, 및 이를 이용한 표시 장치 및 그표시 패널과 구동 방법
KR100648802B1 (ko) * 2004-10-30 2006-11-23 매그나칩 반도체 유한회사 가로줄 노이즈 개선을 위한 이미지 센서
CN1822385B (zh) 2005-01-31 2013-02-06 株式会社半导体能源研究所 显示装置及含有其的电子设备
JP2006251049A (ja) * 2005-03-08 2006-09-21 Toshiba Matsushita Display Technology Co Ltd 表示装置及びアレイ基板
KR101177114B1 (ko) * 2005-06-27 2012-08-24 엘지디스플레이 주식회사 전류샘플홀드회로 및 이를 포함하는 표시장치
JP2007004035A (ja) * 2005-06-27 2007-01-11 Toshiba Matsushita Display Technology Co Ltd アクティブマトリクス型表示装置およびアクティブマトリクス型表示装置の駆動方法
EP1793367A3 (en) * 2005-12-02 2009-08-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP3848358B1 (ja) * 2006-02-15 2006-11-22 株式会社日出ハイテック マルチチャネル駆動回路
KR101186871B1 (ko) 2006-06-30 2012-10-02 엘지디스플레이 주식회사 쉬프트 레지스터
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI442368B (zh) * 2006-10-26 2014-06-21 Semiconductor Energy Lab 電子裝置,顯示裝置,和半導體裝置,以及其驅動方法
US20080252622A1 (en) * 2007-04-16 2008-10-16 Tpo Displays Corp. Systems for displaying images and driving method thereof
JP4329868B2 (ja) * 2008-04-14 2009-09-09 カシオ計算機株式会社 表示装置
US9984617B2 (en) * 2010-01-20 2018-05-29 Semiconductor Energy Laboratory Co., Ltd. Display device including light emitting element
CN102237049B (zh) * 2010-04-22 2013-03-20 北京京东方光电科技有限公司 玻璃基芯片型液晶显示器
JP6050054B2 (ja) 2011-09-09 2016-12-21 株式会社半導体エネルギー研究所 半導体装置
US10043794B2 (en) 2012-03-22 2018-08-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
TWI691947B (zh) * 2019-03-28 2020-04-21 大陸商北京集創北方科技股份有限公司 Led顯示器驅動電路及led顯示器
CN111354300A (zh) * 2019-08-14 2020-06-30 Tcl科技集团股份有限公司 一种驱动电路、驱动方法及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1122492A (zh) * 1994-07-27 1996-05-15 夏普公司 一种有源矩阵型显示装置以及驱动该装置的方法
CN1299125A (zh) * 1999-12-08 2001-06-13 三菱电机株式会社 液晶显示装置
CN1310435A (zh) * 2000-02-22 2001-08-29 株式会社半导体能源研究所 图象显示器设备及其驱动电路

Family Cites Families (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62122488A (ja) 1985-11-22 1987-06-03 Toshiba Corp X線撮影装置
JPH0542488Y2 (zh) * 1986-01-28 1993-10-26
US4967140A (en) 1988-09-12 1990-10-30 U.S. Philips Corporation Current-source arrangement
US4957140A (en) * 1989-04-21 1990-09-18 Nippon Air Brake Co., Ltd. Hydraulic pressure control valve for use with brake master cylinder
JPH0542488A (ja) 1990-09-04 1993-02-23 Masahisa Miura ロータリーホチキス
JPH06118913A (ja) 1992-08-10 1994-04-28 Casio Comput Co Ltd 液晶表示装置
JP3156522B2 (ja) 1994-09-22 2001-04-16 凸版印刷株式会社 液晶表示装置用駆動回路
JPH08101669A (ja) 1994-09-30 1996-04-16 Semiconductor Energy Lab Co Ltd 表示装置駆動回路
JPH08106075A (ja) 1994-10-06 1996-04-23 Sharp Corp 表示駆動回路
JP3311246B2 (ja) * 1995-08-23 2002-08-05 キヤノン株式会社 電子発生装置、画像表示装置およびそれらの駆動回路、駆動方法
JP3352876B2 (ja) 1996-03-11 2002-12-03 株式会社東芝 出力回路及びこれを含む液晶表示器の駆動回路
US5783952A (en) * 1996-09-16 1998-07-21 Atmel Corporation Clock feedthrough reduction system for switched current memory cells
US6229506B1 (en) 1997-04-23 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
EP0978114A4 (en) 1997-04-23 2003-03-19 Sarnoff Corp PIXEL STRUCTURE WITH LIGHT EMITTING DIODE AND ACTIVE MATRIX AND METHOD
JPH10312173A (ja) 1997-05-09 1998-11-24 Pioneer Electron Corp 画像表示装置
JP3102411B2 (ja) 1997-05-29 2000-10-23 日本電気株式会社 有機薄膜el素子の駆動回路
US6310589B1 (en) 1997-05-29 2001-10-30 Nec Corporation Driving circuit for organic thin film EL elements
JPH11231834A (ja) 1998-02-13 1999-08-27 Pioneer Electron Corp 発光ディスプレイ装置及びその駆動方法
US6504520B1 (en) * 1998-03-19 2003-01-07 Denso Corporation Electroluminescent display device having equalized luminance
JP3252897B2 (ja) 1998-03-31 2002-02-04 日本電気株式会社 素子駆動装置および方法、画像表示装置
GB9812742D0 (en) 1998-06-12 1998-08-12 Philips Electronics Nv Active matrix electroluminescent display devices
JP2000039926A (ja) * 1998-07-24 2000-02-08 Canon Inc 電流出力回路
JP3315652B2 (ja) 1998-09-07 2002-08-19 キヤノン株式会社 電流出力回路
JP2000105574A (ja) * 1998-09-29 2000-04-11 Matsushita Electric Ind Co Ltd 電流制御型発光装置
JP4138102B2 (ja) 1998-10-13 2008-08-20 セイコーエプソン株式会社 表示装置及び電子機器
JP3800831B2 (ja) 1998-10-13 2006-07-26 セイコーエプソン株式会社 表示装置及び電子機器
JP2000259124A (ja) * 1999-03-05 2000-09-22 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
JP4627822B2 (ja) 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
TW526455B (en) 1999-07-14 2003-04-01 Sony Corp Current drive circuit and display comprising the same, pixel circuit, and drive method
US7379039B2 (en) * 1999-07-14 2008-05-27 Sony Corporation Current drive circuit and display device using same pixel circuit, and drive method
JP2001034221A (ja) 1999-07-23 2001-02-09 Nippon Seiki Co Ltd 有機エレクトロルミネセンス素子の駆動回路
JP2001042822A (ja) 1999-08-03 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型表示装置
JP2001056667A (ja) 1999-08-18 2001-02-27 Tdk Corp 画像表示装置
GB9923591D0 (en) * 1999-10-07 1999-12-08 Koninkl Philips Electronics Nv Current source and display device using the same
TW484117B (en) 1999-11-08 2002-04-21 Semiconductor Energy Lab Electronic device
JP2001222256A (ja) * 1999-11-08 2001-08-17 Semiconductor Energy Lab Co Ltd 発光装置
JP2001147659A (ja) 1999-11-18 2001-05-29 Sony Corp 表示装置
KR100327374B1 (ko) * 2000-03-06 2002-03-06 구자홍 액티브 구동 회로
JP2001290469A (ja) 2000-04-06 2001-10-19 Nec Corp 液晶表示装置
TW493153B (en) * 2000-05-22 2002-07-01 Koninkl Philips Electronics Nv Display device
US7015882B2 (en) * 2000-11-07 2006-03-21 Sony Corporation Active matrix display and active matrix organic electroluminescence display
JP2003195815A (ja) * 2000-11-07 2003-07-09 Sony Corp アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置
JP2002215095A (ja) 2001-01-22 2002-07-31 Pioneer Electronic Corp 発光ディスプレイの画素駆動回路
JP2002278497A (ja) 2001-03-22 2002-09-27 Canon Inc 表示パネル及びその駆動方法
JP3610923B2 (ja) * 2001-05-30 2005-01-19 ソニー株式会社 アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置、並びにそれらの駆動方法
CN101165759B (zh) 2001-08-29 2012-07-04 日本电气株式会社 用于驱动电流负载器件的半导体器件及提供的电流负载器件
JP4193452B2 (ja) 2001-08-29 2008-12-10 日本電気株式会社 電流負荷デバイス駆動用半導体装置及びそれを備えた電流負荷デバイス
US7742064B2 (en) 2001-10-30 2010-06-22 Semiconductor Energy Laboratory Co., Ltd Signal line driver circuit, light emitting device and driving method thereof
US7180479B2 (en) 2001-10-30 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Signal line drive circuit and light emitting device and driving method therefor
US7576734B2 (en) 2001-10-30 2009-08-18 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit, light emitting device, and method for driving the same
TWI256607B (en) 2001-10-31 2006-06-11 Semiconductor Energy Lab Signal line drive circuit and light emitting device
TWI261217B (en) * 2001-10-31 2006-09-01 Semiconductor Energy Lab Driving circuit of signal line and light emitting apparatus
JP2003150112A (ja) 2001-11-14 2003-05-23 Matsushita Electric Ind Co Ltd Oled表示装置およびその駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1122492A (zh) * 1994-07-27 1996-05-15 夏普公司 一种有源矩阵型显示装置以及驱动该装置的方法
CN1299125A (zh) * 1999-12-08 2001-06-13 三菱电机株式会社 液晶显示装置
CN1310435A (zh) * 2000-02-22 2001-08-29 株式会社半导体能源研究所 图象显示器设备及其驱动电路

Also Published As

Publication number Publication date
CN102005179B (zh) 2013-08-21
JP2015007786A (ja) 2015-01-15
CN1809858B (zh) 2010-09-29
JP6077070B2 (ja) 2017-02-08
WO2003038797A1 (fr) 2003-05-08
CN1809858A (zh) 2006-07-26
US20090303213A1 (en) 2009-12-10
JP2012177924A (ja) 2012-09-13
EP1486942B1 (en) 2014-03-12
CN102063860A (zh) 2011-05-18
TWI261217B (en) 2006-09-01
JP4811845B2 (ja) 2011-11-09
KR100924740B1 (ko) 2009-11-05
JP2016021069A (ja) 2016-02-04
US20110234573A1 (en) 2011-09-29
US7583257B2 (en) 2009-09-01
KR20050042003A (ko) 2005-05-04
JPWO2003038797A1 (ja) 2005-02-24
WO2003038797B1 (fr) 2003-09-25
US20040085270A1 (en) 2004-05-06
US9076385B2 (en) 2015-07-07
EP1486942A4 (en) 2009-03-11
US6963336B2 (en) 2005-11-08
JP2009244885A (ja) 2009-10-22
CN102005179A (zh) 2011-04-06
US20060028413A1 (en) 2006-02-09
US7948453B2 (en) 2011-05-24
EP1486942A1 (en) 2004-12-15
JP5825747B2 (ja) 2015-12-02
TW200300543A (en) 2003-06-01

Similar Documents

Publication Publication Date Title
CN102063860B (zh) 信号线驱动电路及发光装置
CN100416636C (zh) 信号线驱动电路、发光装置及其驱动方法
CN100385487C (zh) 信号线驱动电路和发光装置
CN100476927C (zh) 信号线驱动电路、发光装置及其驱动方法
CN100416635C (zh) 信号线驱动电路、发光装置及其驱动方法
CN102176300B (zh) 半导体器件
CN103383833B (zh) 有机发光二极管显示器、及其驱动电路和方法
CN100444217C (zh) 显示装置及其驱动方法
CN101887689B (zh) 显示设备和显示方法
KR100742838B1 (ko) 구동 장치 및 표시 장치
CN102290005A (zh) 显示装置及其驱动方法
CN108288456A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN100403381C (zh) 显示装置及电子设备
CN1723622B (zh) 半导体装置、数字模拟转换电路和采用它们的具有灰度校正功能的显示器
CN105609048A (zh) 一种像素补偿电路及其驱动方法、显示装置
CN105609051B (zh) 一种像素电路、显示面板及显示装置
CN112017589A (zh) 多灰阶像素驱动电路及显示面板
CN108735145A (zh) 像素电路、像素驱动方法和显示装置
CN100555392C (zh) 恒流电路和平板显示设备
CN101471030B (zh) 显示装置
CN100541581C (zh) 半导体器件及其驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130102

Termination date: 20201031