CN100476927C - 信号线驱动电路、发光装置及其驱动方法 - Google Patents
信号线驱动电路、发光装置及其驱动方法 Download PDFInfo
- Publication number
- CN100476927C CN100476927C CNB028263936A CN02826393A CN100476927C CN 100476927 C CN100476927 C CN 100476927C CN B028263936 A CNB028263936 A CN B028263936A CN 02826393 A CN02826393 A CN 02826393A CN 100476927 C CN100476927 C CN 100476927C
- Authority
- CN
- China
- Prior art keywords
- signal
- circuit
- transistor
- grid
- line driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 38
- 238000005070 sampling Methods 0.000 claims abstract description 60
- 238000006243 chemical reaction Methods 0.000 claims description 21
- 238000012423 maintenance Methods 0.000 claims description 15
- 238000000576 coating method Methods 0.000 claims description 8
- 239000011248 coating agent Substances 0.000 claims description 7
- 239000013078 crystal Substances 0.000 claims description 7
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 7
- 229920005591 polysilicon Polymers 0.000 claims description 7
- 239000011159 matrix material Substances 0.000 claims description 4
- 230000009466 transformation Effects 0.000 claims 8
- 230000009471 action Effects 0.000 description 365
- 210000004027 cell Anatomy 0.000 description 125
- 238000010586 diagram Methods 0.000 description 81
- 239000000463 material Substances 0.000 description 31
- 230000008859 change Effects 0.000 description 29
- 239000010410 layer Substances 0.000 description 20
- 239000000758 substrate Substances 0.000 description 17
- 230000005611 electricity Effects 0.000 description 14
- 239000012467 final product Substances 0.000 description 12
- 230000015572 biosynthetic process Effects 0.000 description 10
- 238000005755 formation reaction Methods 0.000 description 10
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 9
- 239000001301 oxygen Substances 0.000 description 9
- 229910052760 oxygen Inorganic materials 0.000 description 9
- 238000013461 design Methods 0.000 description 8
- 230000008901 benefit Effects 0.000 description 7
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 6
- 239000008393 encapsulating agent Substances 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 230000008676 import Effects 0.000 description 5
- 238000012856 packing Methods 0.000 description 5
- 229920002799 BoPET Polymers 0.000 description 4
- 239000005041 Mylar™ Substances 0.000 description 4
- 238000005520 cutting process Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 239000004744 fabric Substances 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 229920003023 plastic Polymers 0.000 description 4
- 239000004033 plastic Substances 0.000 description 4
- 238000012797 qualification Methods 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 3
- 229910003437 indium oxide Inorganic materials 0.000 description 3
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 3
- 229910052757 nitrogen Inorganic materials 0.000 description 3
- 229920002620 polyvinyl fluoride Polymers 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011152 fibreglass Substances 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 230000005283 ground state Effects 0.000 description 2
- 229920002037 poly(vinyl butyral) polymer Polymers 0.000 description 2
- 229920000915 polyvinyl chloride Polymers 0.000 description 2
- 239000004800 polyvinyl chloride Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 2
- 229910001887 tin oxide Inorganic materials 0.000 description 2
- RNWHGQJWIACOKP-UHFFFAOYSA-N zinc;oxygen(2-) Chemical compound [O-2].[Zn+2] RNWHGQJWIACOKP-UHFFFAOYSA-N 0.000 description 2
- SMZOUWXMTYCWNB-UHFFFAOYSA-N 2-(2-methoxy-5-methylphenyl)ethanamine Chemical compound COC1=CC=C(C)C=C1CCN SMZOUWXMTYCWNB-UHFFFAOYSA-N 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N 2-Propenoic acid Natural products OC(=O)C=C NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-M Acrylate Chemical compound [O-]C(=O)C=C NIXOWILDQLNWCW-UHFFFAOYSA-M 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- VGGSQFUCUMXWEO-UHFFFAOYSA-N Ethene Chemical compound C=C VGGSQFUCUMXWEO-UHFFFAOYSA-N 0.000 description 1
- 239000005977 Ethylene Substances 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- XTXRWKRVRITETP-UHFFFAOYSA-N Vinyl acetate Chemical compound CC(=O)OC=C XTXRWKRVRITETP-UHFFFAOYSA-N 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- -1 acryl Chemical group 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 239000004411 aluminium Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000005030 aluminium foil Substances 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- QVQLCTNNEUAWMS-UHFFFAOYSA-N barium oxide Chemical compound [Ba]=O QVQLCTNNEUAWMS-UHFFFAOYSA-N 0.000 description 1
- 229910001864 baryta Inorganic materials 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 210000002858 crystal cell Anatomy 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 230000005281 excited state Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 238000007731 hot pressing Methods 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 239000000178 monomer Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920006267 polyester film Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000027756 respiratory electron transport chain Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
- G09G3/325—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3283—Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
晶体管的特性上会产生偏差。本发明是设有第一与第二移位寄存器以及与闩锁电路和多条布线各自对应的多个电流源电路的信号线驱动电路,所述多个电流源电路各自设有电容部件和供给部件。其特征在于:所述电容部件按照所述第一移位寄存器供给的取样脉冲,将供给的电流变换成电压;所述供给部件按照视频信号,供给与所述变换成的电压相应的电流;所述闩锁电路按照所述第二移位寄存器供给的取样脉冲工作。
Description
技术领域
本发明涉及信号线驱动电路的技术。还涉及有所述信号线驱动电路的发光装置的技术。
背景技术
近年来,进行图像显示的显示装置的开发正在取得进展。用液晶元件进行图像显示的液晶显示装置发挥其高图像品质、薄型、轻量等优点,作为显示装置广泛使用。
另一方面,近年来也开发以自发光元件为发光元件的发光装置。发光装置不仅具有已有的液晶显示装置的优点,还具有适合动图像显示的快速响应速度、低电压、低功耗等特征,作为下一代显示器倍受瞩目。
作为在发光装置上显示多个灰度等级图像时的灰度等级显示方法可列举模拟灰度等级方式和数字灰度等级方式。前者模拟灰度等级方式是通过模拟控制流过发光元件的电流大小而获得灰度等级的方式。而后者数字灰度等级方式是发光元件只以导通状态(亮度大致为100%的状态)和断开状态(亮度大致为0%的状态)这两种状态被驱动的方式。由于照这样的状态在数字灰度等级方式中只能显示2个灰度等级,提出了通过与别的方式组合来显示多个灰度等级图像的方法。
另外,按输入像素的信号的种类,像素的驱动方法可分为电压输入方式和电流输入方式。前者电压输入方式是将输入像素的视频信号(电压)输入到驱动用元件的栅电极,用该驱动用元件控制发光元件的亮度的方式。而后者电流输入方式是通过使经设定的信号电流流入发光元件来控制该发光元件的亮度的方式。
这里,用图16(A)就适用电压输入方式的发光装置的一例像素的电路及其驱动方法进行简单说明。图16(A)所示的像素有信号线501、扫描线502、开关用TFT503、驱动用TFT504、电容元件505、发光元件506和电源507、508。
若扫描线502的电位变化使开关用TFT503导通,则输入信号线501的视频信号输入到驱动用TFT504的栅电极。根据输入的视频信号的电位,驱动用TFT504的栅/源极间电压被确定,且流过驱动用TFT504的源/漏极间的电流也被确定。该电流被供给发光元件506,该发光元件506发光。作为驱动发光元件的半导体元件采用多晶硅晶体管。但是,由于多晶硅晶体管存在晶界的缺陷,容易在阈值、导通电流等的电特性上产生偏差。图16(A)所示的像素中,若驱动用TFT504的特性在各像素之间存在偏差,则即使输入相同视频信号时,对应于该信号的驱动用TFT504的漏极电流的大小也不同,因此发光元件506的亮度有偏差。
为了克服上述问题,最好不受驱动发光元件的TFT的特性支配地对发光元件供给所要的电流。由此提出了能不受TFT的特性支配地对供给发光元件的电流的大小进行控制的电流输入方式。
以下,用图16(B)、17就适用电流输入方式的发光装置的一例像素电路及其驱动方法进行简单说明。图16(B)所示的像素有信号线601、第一~第三扫描线602~604、电流线605、TFT606~609、电容元件610和发光元件611。电流源电路612布置于各信号线(各列)。
用图17就从视频信号的写入到发光的动作进行说明。图17中各部分的符号以图16为基准。图17(A)~(C)示意表示电流路径。图17(D)表示写入视频信号时的流过各路径的电流的关系;图17(E)表示写入相同视频信号时蓄积于电容元件610的电压即TFT608的栅/源极间电压。
首先,脉冲输入第一与第二扫描线602、603,TFT606、607导通。这时,流入信号线601的电流将信号电流表示为I data。如图17(A)所示,由于信号电流I data流入信号线601,在像素内电流分为I1和I2两个路径流过。它们的关系如图17(D)所示,显然I data=I1+I2。
在TFT606刚导通的瞬间,由于在电容元件610上尚未保存电荷,所以TFT608截止。因而,I2=0、I data=I1。在这期间,电容元件610的两电极间有电流流过,在该电容元件610上电荷蓄积。
因此电容元件610上电荷慢慢蓄积,两电极间开始产生电位差(图17(E))。当两电极的电位差成为Vth时(图17(E)中的A点)TFT608导通而产生I2。如上所述,I data=I1+I2,因此,虽然I1逐渐减少,但依然有电流流过,电荷在电容元件610上进一步蓄积。
在电容元件610上直到其两电极的电位差即TFT608的栅/源极间电压达到所要的电压为止持续蓄积电荷。就是说,该电荷的蓄积持续到能使TFT608的流过电流成为I data的电压为止。最后电荷的蓄积结束(图17(E)中的B点)时电流I2成为零。另外,由于TFT608完全导通,I data=I2(图17(B))。通过以上的动作完成对像素的信号写入动作。最后,第一与第二扫描线602、603的选择结束,TFT606、607截止。
接着,脉冲输入到第三扫描线604,TFT609导通。由于电容元件610保持着之前写入的VGS,TFT608导通,且从电流线605流过来与I data相等的电流。从而使发光元件611发光。这时,如果设置TFT608在饱和区工作,则即使TFT608的源/漏极间电压变化,流入发光元件611的发光电流I EL也不会改变。
如此,电流输入方式是指:TFT609的漏极电流被设定为用电流源电路612设定的信号电流I data相同的电流值,使发光元件611按照对应于该漏极电流的亮度进行发光的方式。通过用上述结构的像素,能够抑制构成像素的TFT的特性偏差的影响而对发光元件供给所要的电流。
但是,在采用电流输入方式的发光装置中,需要正确地向像素输入与视频信号相应的信号电流。但是,若用多晶硅晶体管形成担负将信号电流输入像素的任务的信号线驱动电路(图16中相当于电流源电路612),由于在其特性上产生偏差,在该信号电流上也产生偏差。
就是说,在采用电流输入方式的发光装置中,需要抑制构成像素与信号线驱动电路的TFT的特性偏差的影响。但是通过用图16(B)所示的结构的像素,能够抑制构成像素的TFT的特性偏差的影响,但难以抑制构成信号线驱动电路的TFT的特性偏差的影响。
这里用图18就在驱动电流输入方式的像素的信号线驱动电路上布置的电流源电路的结构及其动作进行简单说明。
图1 8(A)(B)中电流源电路612相当于图16(B)所示的电流源电路612。电流源电路612有恒流源555~558。恒流源555~558被经由端子551~554输入的信号控制。恒流源555~558供给的电流大小分别不同,按1∶2∶4∶8的比例设定。
图18(B)表示电流源电路612的电路结构,图中的恒流源555~558相当于晶体管。晶体管555~558的导通电流根据L(栅长)/W(栅宽)值的比(1∶2∶4∶8)成为1∶2∶4∶8。这样电流源电路612能够以24=16等级控制电流的大小。就是说,对于4比特(bit)的数字视频信号能够输出具有16个灰度等级的模拟值的电流。再有,该电流源电路612由多晶硅晶体管形成,在同一基板上与像素部一体形成。
如此,以往提出了将电流源电路内装的信号线驱动电路。(例如,参照非专利文献:服部励治等三人、“信学技报”、ED2001-8、电流指定型多晶硅TFT有源矩阵驱动有机LED显示器的电路模拟、p.7-14;以及Reiji H等人的“AM-LCD’01”、OLED-4、p.223-226)
另外,在数字灰度等级方式中为了显示多个灰度等级的图像,有以下方式:将数字灰度等级方式和面积灰度等级方式组合的方式(以下称为面积灰度等级方式)和将数字灰度等级方式和时间灰度等级方式组合的方式(以下称为时间灰度等级方式)。面积灰度等级方式是将一个像素划分为多个副像素,并通过选择发光或不发光各副像素来使一像素中发光面积和其它面积存在差异而显示灰度等级的方式。而时间灰度等级方式是通过控制发光元件发光的时间来显示灰度等级的方式。具体地说,将1帧期间划分为不同长度的多个子帧期间,通过选择发光或不发光各期间上的发光元件,使1帧期间内发光的时间长度存在差异而显示灰度等级。在数字灰度等级方式中为了显示多个灰度等级的图像而提出了将数字灰度等级方式和时间灰度等级方式组合的方式(以下称为时间灰度等级方式)。(例如,参照专利文献:特开2001-5426号公报)
发明的公开
上述的电流源电路612通过设计L/W值来设定晶体管的导通电流为1∶2∶4∶8。但是随着制造工序或使用基板的不同而使晶体管555~558的栅长、栅宽与栅绝缘膜的膜厚的偏差累积,会在阈值或迁移率上产生偏差。因此,很难使晶体管555~558的导通电流按设计要求正确地设为1∶2∶4∶8。就是说,列与列之间会在供给像素的电流值上产生偏差。
为了使晶体管555~558的导通电流按设计要求正确地设为1∶2∶4∶8,需将位于全部列的电流源电路的特性设为全部相同。就是说,需使信号线驱动电路含有的电流源电路的晶体管的特性全部相同,但实际上非常困难。
本发明鉴于上述的问题点构思而成,提供能够抑制TFT的特性偏差的影响,并将所要的信号电流供给像素的信号线驱动电路。而且本发明还提供能够通过用抑制了TFT的特性偏差的影响的电路结构的像素抑制构成像素与驱动电路的TFT的特性偏差的影响,并将所要的信号电流供给发光元件的发光装置。
本发明提供设置了抑制TFT的特性偏差的影响,并使所要的一定电流流过的电路(本说明书中称为电流源电路)的新结构的信号线驱动电路。而且本发明还提供备有所述信号线驱动电路的发光装置。
本发明提供在各列(各信号线等)上布置电流源电路的信号线驱动电路。
在本发明的信号线驱动电路中使用基准用恒流源,对各信号线(各列)上布置的电流源电路供给预定信号电流。设定成供给信号电流的电流源电路具有使与基准用恒流源成比例的电流流过的能力。结果,能够通过用所述电流源电路抑制构成信号线驱动电路的TFT的特性偏差的影响。而且本发明的信号线驱动电路中用视频信号控制用以决定是否将电流源电路设定的信号电流供给像素的开关。
就是说,设有需要在信号线上使与视频信号成比例的信号电流流过时决定是否从电流源电路向信号线驱动电路供给信号电流的开关,它受视频信号的控制。
再有,本说明书中将决定是否从电流源电路向信号线驱动电路供给信号电流的开关称为信号电流控制开关。
基准用恒流源可在基板上与信号线驱动电路一体形成。也可用IC等从基板的外部输入一定的电流作为基准用电流。
用图1、2就本发明的信号线驱动电路的概况进行说明。图1、2中示出了从第i列到第(i+2)列这3条信号线周围的信号线驱动电路。
首先,叙述需要在信号线上流过与视频信号成比例的信号电流的情况。
图1中,信号线驱动电路403在各信号线(各列)上配置了电流源电路420。电流源电路420有端子a、端子b与端子c。端子a上被输入设定信号。端子b上被供给来自连接到电流线的基准用恒流源109的电流(基准用电流)。而端子c经由开关101(信号电流控制开关)输出保持在电流源电路420的信号。就是说,电流源电路420受从端子a输入的设定信号的控制,接收从端子b供给的电流(基准用电流),并从端子c输出与该电流(基准用电流)成比例的电流(信号电流)。开关101(信号电流控制开关)设于电流源电路420和像素之间,而所述开关101(信号电流控制开关)的导通或断开受视频信号控制。
接着用图2说明与图1的结构不同的本发明的信号线驱动电路。图2中,信号线驱动电路403对各信号线(各列)配置至少两个电流源电路。这里假定在各列上布置两个电流源电路,电流源电路420中有第一电流源电路421和第二电流源电路422。第一电流源电路421和第二电流源电路422均有端子a~d。端子a被输入设定信号。端子b被供给来自连接于电流线的基准用恒流源109的电流(基准用电流)。而端子c经由开关101(信号电流控制开关)输出保持于第一电流源电路421与第二电流源电路422的信号(信号电流)。从端子d输入控制信号。就是说,电流源电路420受从端子a输入的设定信号与从端子d输入的控制信号的控制,且从端子b供给电流(基准用电流),从端子c输出与该电流(基准用电流)成比例的电流(信号电流)。开关101(信号电流控制开关)设于电流源电路420和像素之间,所述开关101(信号电流控制开关)的导通或断开通过视频信号进行控制。
使对电流源电路420的信号电流的写入结束的动作(设定信号电流的动作、用基准用电流设定信号电流的动作及使电流源电路420能够输出信号电流的确定动作)称为设定动作,将信号电流输入到像素的动作(电流源电路420输出信号电流的动作)称为输入动作。图2中,对第一电流源电路421和第二电流源电路422输入的控制信号相互不同,因此第一电流源电路421和第二电流源电路422其中一个进行设定动作,而另一个进行输入动作。从而能够在各列上同时进行两种动作。
设定动作可在任意时间以任意定时进行任意次数。以何种定时进行设定动作可由像素结构(配置于像素的电流源电路)、配置于信号线驱动电路的电流源电路等的结构来任意调整。至于设定动作的次数,可至少在对信号线驱动电路供给电源并开始动作时进行一次。但是,实际上通过设定动作取得的信息会有泄漏的情况,因此最好在再次取得该信息为佳时再进行一次设定动作。
图1、2所示的信号线驱动电路中,就将与视频信号成比例的信号电流供给信号线的情况进行了叙述。但是,本发明不限于这种情况。例如,可对不同于信号线的其他布线供给电流。这时,无需配置开关101(信号电流控制开关)。关于不设该开关101的情况,与图1对应的用图29表示;与图2对应的用图30表示。这时,电流输出到像素用电流线,视频信号输出到信号线。
本发明提供设有两个移位寄存器(第一与第二移位寄存器)的信号线驱动电路。该第一与第二移位寄存器中的一个为电流源电路,另一个为用以控制视频信号的电路,即为显示图像而动作的电路,例如对闩锁电路、取样开关或开关101(信号电流控制开关)等进行控制。这样就能够使第一与第二移位寄存器的动作独立进行,从而使电流源电路的设定动作和图像显示动作必然也能独立进行。电流源电路的设定动作要花费一定时间才能准确地进行,因此,能够使电流源电路和闩锁电路独立动作的本发明的结构是相当有效的。
移位寄存器由触发器电路或解码器电路等电路构成。若移位寄存器由触发器电路构成,则通常从第一列到最后一列的顺序选择多条布线。另一方面,移位寄存器由解码器电路等构成时,能够随机地选择多条布线。移位寄存器的结构可按其用途适当选择。如果能随机地选择多条布线,就能使设定信号随机输出。因此,电流源电路的设定动作也不是从第一列开始依次进行,而是可随机地进行。这样,在存在伴随设定动作的不良情况时,能够使该不良情况变得不明显。
再有,本发明中的TFT可换成普通的单晶晶体管、SOI晶体管、有机晶体管等使用。
并且,本发明中发光装置涵盖将设有发光元件的像素部与信号线驱动电路封装在基板和盖材之间的显示屏,在所述显示屏上安装了IC等的组件,以及显示器等。就是说,发光装置相当于显示屏、组件与显示器等的统称。
本发明提供有上述电流源电路的信号线驱动电路。本发明还提供通过用具有不受TFT特性支配的电路结构的像素,抑制构成像素与驱动电路这两部分的TFT的特性偏差的影响,并能够向发光元件供给所要的信号电流I data的发光装置。
附图的简单说明
图1是信号线驱动电路的电路图。
图2是信号线驱动电路的电路图。
图3是信号线驱动电路的电路图(1比特)。
图4是信号线驱动电路的电路图(3比特)。
图5是信号线驱动电路的电路图(3比特)。
图6是电流源电路的电路图。
图7是电流源电路的电路图。
图8是电流源电路的电路图。
图9是定时图。
图10是定时图。
图11是定时图。
图12是发光装置的外观示图。
图13是发光装置的像素的电路图。
图14是本发明的驱动方法的说明图。
图15是本发明的发光装置的示图。
图16是发光装置的像素的电路图。
图17是发光装置的像素的动作的说明图。
图18是电流源电路的电路图。
图19是电流源电路的动作的说明图。
图20是电流源电路的动作的说明图。
图21是电流源电路的动作的说明图。
图22是应用本发明的电子设备的示图。
图23是信号线驱动电路图(3比特)。
图24是信号线驱动电路图(3比特)。
图25是基准用恒流源的电路图。
图26是基准用恒流源的电路图。
图27是基准用恒流源的电路图。
图28是基准用恒流源的电路图。
图29是信号线驱动电路的电路图。
图30是信号线驱动电路的电路图。
图31是电流源电路的电路图。
图32是电流源电路的电路图。
图33是电流源电路的电路图。
图34是电流源电路的电路图。
图35是电流源电路的电路图。
图36是电流源电路的电路图。
图37是解码器电路。
图38是移位寄存器。
图39是信号线驱动电路的电路图。
图40是信号线驱动电路的电路图。
图41是信号线驱动电路的电路图。
图42是信号线驱动电路的电路图。
图43是信号线驱动电路的电路图。
图44是信号线驱动电路的电路图。
图45是信号线驱动电路的电路图。
图46是信号线驱动电路的电路图。
图47是信号线驱动电路的电路图。
图48是信号线驱动电路的电路图。
图49是信号线驱动电路的电路图。
图50是信号线驱动电路的电路图。
图51是信号线驱动电路的电路图。
图52是发光装置的示图。
图53是发光装置的像素的电路图。
图54是定时图。
图55是定时图。
图56是定时图。
图57是电流源电路的布图设计。
图58是电流源电路的电路图。
本发明的最佳实施方式
实施方式1
本实施方式中,就本发明的信号线驱动电路所具备的一例图1所示的电流源电路420的电路结构及其动作进行说明。
信号线驱动电路中有电流源电路420、移位寄存器与闩锁电路等。而且,本发明的信号线驱动电路设有控制电流源电路420的第一移位寄存器和控制闩锁电路等的第二移位寄存器。
本发明中从端子a输入的设定信号是指来自第一移位寄存器的取样脉冲。就是说,图1中的设定信号相当于来自第一移位寄存器的取样脉冲。而且,在本发明中,按照来自第一移位寄存器的取样脉冲的定时进行电流源电路420的设定。
本发明中,通过设置控制电流源电路420的第一移位寄存器和控制闩锁电路的第二移位寄存器,能够使第一移位寄存器的动作和第二移位寄存器的动作完全独立地进行。就是说,在使第二移位寄存器高速动作时,能够使第一移位寄存器低速动作。因此,能够在电流源电路420的设定上耗用时间而准确进行。
移位寄存器由触发器电路、解码器电路等电路构成。在移位寄存器由触发器电路构成时,通常从第一列到最后一列顺序选择多条布线。另一方面,移位寄存器由解码器电路构成时,能够随机地选择多条布线。移位寄存器的结构可按其用途适当地选择。若能将多条布线随机选择,则设定信号能随机地输出。因此,电流源电路的设定动作也不是从第一列开始依次进行,而是可随机地进行。这样,在存在伴随设定动作的不良情况时,能够使该不良情况变得不明显。移位寄存器结构可按其用途适当地选择。
移位寄存器具有采用多列触发器电路(FF)等的结构。对所述移位寄存器输入了时钟信号(S-CLK)、启动脉冲(S-SP)与时钟反相信号(S-CLKb)后按照这些信号的定时依次输出的信号被称为取样脉冲。
图6(A)中,设有开关104、105a、106,晶体管102(n沟道型),保持该晶体管102的栅/源极间电压VGS的电容元件103等的电路相当于电流源电路420。
电流源电路420中,通过经端子a输入的取样脉冲,开关104、开关105a成为导通状态。这样从连接于电流线的基准用恒流源109(以下称为恒流源109)经由端子b供给电流(基准用电流),在电容元件103上保持预定电荷。然后,直到从恒流源109流出的电流(基准用电流)等于晶体管102的漏极电流为止,电容元件103上电荷被保持。
接着,通过经由端子a输入的信号来断开开关104和开关105a。于是由于在电容元件103上保持了预定电荷,晶体管102具备能够使其大小对应于信号电流I data的电流流过的能力。若开关101(信号电流控制开关)和开关106置于导通状态,则电流经由端子c流入连接于信号线的像素。这时,由于晶体管102的栅电压由电容元件103维持在预定栅电压,在晶体管102的漏区上流过对应于信号电流I data的漏极电流。因此,能够不受构成信号线驱动电路的晶体管的特性偏差的支配,控制输入到像素的电流的大小。
若在未配置开关101(信号电流控制开关)的情况下开关116成为导通状态,则电流经由端子c流入连接于信号线的像素。
开关104与开关105a的连接结构并不限于图6(A)所示的结构。例如,可将开关104的一端连接在端子b,将另一端连接在晶体管102的栅电极之间,而且可将开关105a的一端经由开关104连接到端子b,而另一端连接到开关106。开关104和开关105a由从端子a输入的信号进行控制。
或者,可将开关104设于端子b和晶体管102的栅电极之间,将开关105a设于端子b和开关116之间。就是说,可参照图31(A)配置布线和开关,在设定动作时连接成图31(A1)所示的那样,在输入动作时连接成图31(A2)所示的那样。对布线的条数和开关的个数及其连接结构并无特别限定。
在图6(A)所示的电流源电路420中,不能同时进行设定信号的动作(设定动作)和将信号输入像素的动作(输入动作)。
图6(B)中,设有开关124、开关125、晶体管122(n沟道型)、保持该晶体管122的栅/源极间电压VGS的电容元件123和晶体管126(n沟道型)的电路相当于电流源电路420。
晶体管126可用作开关或电流源用晶体管的一部分。
电流源电路420中,通过经由端子a输入的取样脉冲,开关124、开关125成为导通状态。这样从连接于电流线的恒流源109经由端子b供给电流(基准用电流),在电容元件123上保持预定的电荷。在电容元件123上保持电荷,直到从恒流源109流出的电流(基准用电流)等于晶体管122的漏极电流为止。若开关124导通,则晶体管126的栅/源极间电压VGS成为0V,因此晶体管126截止。
接着,断开开关124和开关125。由于电容元件213保持了预定电荷,晶体管122具备能够使其大小对应于信号电流I data的电流流过的能力。假设开关101(信号电流控制开关)成为导通状态,则电流经由端子c流入连接于信号线的像素。这时,由于晶体管122的栅电压由电容元件123维持在预定栅电压,所以在晶体管122的漏区上有对应于信号电流I data的漏极电流流过。因此,能够不受构成信号线驱动电路的晶体管的特性偏差支配,控制输入像素的电流的大小。
若开关124、125断开,晶体管126的栅极和源极不成为同电位。结果,保持在电容元件123的电荷也分配给晶体管126,使晶体管126自动导通。本例中,晶体管122、126串联连接,且栅极互连。因此,晶体管122、126可作为多栅极(multi gate)的晶体管工作。就是说,在设定动作时和输入动作时会使晶体管的栅长L不同。从而能够使设定动作时从端子b供给的电流值大于输入动作时从端子c供给的电流值。因此,能够将端子b和基准用恒流源之间布置的各种负载(布线电阻、交叉电容等)更快地充电。从而能够使设定动作快速结束。再有,未设置开关101(信号电流控制开关)的场合,若晶体管126成为导通状态,则电流经由端子c流入连接于信号线的像素。
再有,对于布线的条数、开关的个数及其连接结构并无特别限制。就是说,如图31(B)所示,在设定动作时可以将布线与开关连接成如图31(B1)所示;在输入动作时可以将布线与开关连接成如图31(B2)所示。特别是,在图31(C2)中,电容元件107中蓄积的电荷不泄漏即可。
在图6(B)所示的电流源电路420中,不能使设定信号的动作(设定动作)和将信号输入像素的动作(输入动作)同时进行。
图6(C)中,设有开关108、开关110、晶体管105b、106(n沟道型)、保持该晶体管105b、106的栅/源极间电压VGS的电容元件107等的电路相当于电流源电路420。
在电流源电路420中,经由端子a输入的取样脉冲使开关108、开关110成为导通状态。这样从连接于电流线的恒流源109经由端子b供给电流(基准用电流),在电容元件107上保持预定电荷。该电容元件107上电荷一直被保持,直到从恒流源109流出的电流(基准用电流)等于晶体管105b的漏极电流。这时,由于晶体管105b与晶体管106的栅电极互连,晶体管105b与晶体管106的栅电压由电容元件107所保持。
接着,经由端子a输入的信号使开关108、开关110断开。由于在电容元件107上保持了预定电荷,晶体管106具备使其大小对应于电流(基准用电流)的电流流过的能力。因此,假设开关101(信号电流控制开关)成为导通状态,则电流经由端子c流入连接于信号线的像素。这时,由于晶体管106的栅电压由电容元件107维持在预定栅电压,在晶体管106的漏区上流过对应于电流(基准用电流)的漏极电流。因此,能够不受构成信号线驱动电路的晶体管的特性偏差支配而控制输入像素的电流大小。
在未设置开关101(信号电流控制开关)的场合,电流经由端子c流入连接于信号线的像素。
这时,为了在晶体管106的漏区上准确流过对应于信号电流I data的漏极电流,需要使晶体管105b与晶体管106的特性相同。更具体地说,需要使晶体管105b与晶体管106的迁移率、阈值等值相同。另外,在图6(C)中,可以任意设定晶体管105b与晶体管106的W(栅宽)/L(栅长)的比值,使与恒流源109供给的电流成比例的电流流入像素。
并且,通过将晶体管105b与106中连接于恒流源109的晶体管的W/L比设得较大,能够使该恒流源109供给大电流而加快写入速度。
在图6(C)所示的电流源电路420中,能够使设定信号的动作(设定动作)和将信号输入像素的动作(输入动作)同时进行。
与图6(C)所示的电流源电路420相比,图6(D)、(E)所示的电流源电路420的不同点在开关110的连接结构,其他电路元件的连接结构相同。另外图6(D)、(E)所示的电流源电路420的动作以图6(C)所示的电流源电路420的动作为准,这里省略说明。
对于开关的个数及其连接结构并无特别的限定。就是说,如图31(C)所示,在设定动作时可以将布线和开关连接成如图31(C1)所示的方式;而在输入动作时可以将布线和开关连接成如图31(C2)所示的方式。特别是,在图31(C2)中,只要电容元件107中蓄积的电荷不被泄漏即可。对于布线的条数、开关的个数及其连接结构并无特别的限定。
图32(A)中,设有开关195b、195c、195d、195f、晶体管195a、电容元件195e等的电路相当于电流源电路。在图32(A)所示的电流源电路中,根据经由端子a输入的信号使开关195b、195c、195d、195f成为导通状态。这样经由端子b从连接于电流线的恒流源109供给电流,并在电容元件195e中一直保持预定电荷,直到从恒流源109流出的信号电流和晶体管195a的漏极电流相等。
接着,经由端子a输入的信号使开关195b、195c、195d、195f成为断开状态。这时,由于电容元件195e上保持了预定电荷,晶体管195a具备使其大小对应于信号电流的电流流过的能力。这是由于晶体管195a的栅电压由电容元件195e设定于预定栅电压,且在该晶体管195a的漏区上使对应于电流(基准用电流)的漏极电流流过。在这种状态下,经由端子c向外部供给电流。在图32(A)所示的电流源电路中,不能将设定成使电流源电路具备流过信号电流的能力的设定动作和将该信号电流输入像素的输入动作同时进行。另外,在经由端子a输入的信号控制的开关导通,且无电流从端子c流出时,需要将端子c和其他电位的布线连接。这里将该布线的电位设为Va。Va是可使从端子b流入的电流原样流出的电位,例如可为电源电压Vdd等。
对于开关的个数及其连接结构并无特别限定。就是说,如图32(B)(C)所示,在设定动作时可将布线和开关连接成如图32(B1)(C1)所示的方式;在输入动作时可将布线和开关连接成如图32(B2)(C2)所示的方式。对于布线的条数和开关的个数及其连接结构也无特别限定。
另外,在图6(A)、图6(C)~(E)中,电流方向(从像素到信号线驱动电路的方向)相同时,晶体管102、晶体管105b、晶体管106的导电型均可为p沟道型。
图7(A)表示在电流方向(从像素到信号线驱动电路的方向)相同时,图6(A)所示的晶体管102设为p沟道型时的电路图。在图6(A)中,通过将电容元件设在栅/源极间,即使源极电位变化时也能保持栅/源极间电压。另外,图7(B)~(D)表示在电流方向(从像素到信号线驱动电路的方向)相同时,图6(C)~(D)所示的晶体管105b、106设为p沟道型时的电路图。
并且,图33(A)示出图32所示的结构中晶体管195a设为p沟道型时的情况。而图33(B)示出图6(B)所示的结构中晶体管122、126设为p沟道型时的情况。
图35中,设有开关104、116、晶体管102、电容元件103等的电路相当于电流源电路。
图35(A)相当于部分变更了图6(A)的电路。在图35(A)所示的电流源电路中,在电流源的设定动作时和输入动作时,晶体管的栅宽W不同。就是说,在设定动作时连接成如图35(B)所示的方式,使栅宽W较大。在输入动作时连接成如图35(C)所示的方式,使栅宽W较小。从而能够使设定动作时从端子b供给的电流值大于在输入动作时从端子c供给的电流值。因此,能够将布置在端子b和基准用恒流源之间的各种负载(布线电阻、交叉电容等)更快地充电。从而能够使设定动作快速完成。
图35中示出部分变更图6(A)的电路。但是,这种变更也容易适用于图6以外的电路或图7、图32、图33、图34等电路。
图6、图7、图32所示的电流源电路中,电流从像素流向信号线驱动电路。但是,电流不只从像素流向信号线驱动电路,也有信号线驱动电路流向像素的情况。电流的流向依赖于像素的结构。在电流从信号线驱动电路流向像素的场合,可将图6中的Vss(低电位电源)变更为Vdd(高电位电源),并将晶体管102、105b、106、122、126设为p沟道型。并且,可将图7中Vcc变更为Vdd,并将晶体管102、105b、106设为n沟道型。
在上述所有的电流源电路中,可用晶体管的栅电容取代所配置的电容元件。
再有,图7(A)~(D)、图33(A)(B)的电路,在设定动作时可将布线和开关连接成如图34(A1)~(D1)所示的方式;在输入动作时可将布线和开关连接成如图34(A2)~(D2)所示的方式。对于布线的条数和开关的个数上并无特别限定。
以下就用图6、7说明的电流源电路中图6(A)与图7(A)、图6(C)~(E)与图7(B)~(D)的电流源电路的动作进行详细说明。首先,就用图19说明图6(A)与图7(A)的电流源电路的动作。
图19(A)~图19(C)示意表示电流在电路元件之间流过的路径。图19(D)表示将信号电流I data写入电流源电路时的流过各路径的电流和时间的关系,图19(E)表示将信号电流I data写入电流源电路时蓄积于电容元件16中电压即晶体管15的栅/源极间电压和时间的关系。另外,图19(A)~图19(C)所示的电路图中,11表示基准用恒流源;开关12~开关14是具有开关功能的半导体元件;15表示晶体管(n沟道型);16表示电容元件;17表示像素。本实施方式中,由开关14、晶体管15、电容元件16构成的电路相当于电流源电路20。由于在图19(A)中已有引线和符号的表示,因此,图19(B)、(C)中均以图19(A)为准,其引线和符号的图示省略。
n沟道型晶体管15的源区与Vss相连,漏区与基准用恒流源11相连。电容元件16的一个电极与Vss(晶体管15的源极)相连,另一电极与开关14(晶体管15的栅极)相连。电容元件16承担保持晶体管15的栅/源极间电压的任务。
像素17由发光元件和晶体管等构成。发光元件含有阳极、阴极和夹于该阳极和该阴极之间的发光层。本说明书中,阳极用作像素电极时将阴极称为对置电极,阴极用作像素电极时将阳极称为对置电极。另外,发光层可用公知的发光材料制作。发光层有单层结构和叠层结构两种结构,但本发明可用公知的任何结构。发光层的发光有从单重态激发状态回到基态时的发光(萤光)和从三重态激发状态回到基态时的发光(磷光)等,本发明适用于采用其中任何一种或两种发光的发光装置。还有,发光层由有机材料或无机材料等公知的材料构成。
实际上电流源电路20设置于信号线驱动电路中。对应于信号电流I data的电流从设于信号线驱动电路的电流源电路20经由信号线和像素含有的电路元件等向发光元件流入。图19是简单说明基准用恒流源11、电流源电路20和像素17之间的关系的概况的示图,其详细结构的图示省略。
首先,用图19(A)、(B)说明电流源电路20保持信号电流I data的动作(设定动作)。在图19(A)中,开关12、开关14成为导通状态,开关13成为断开状态。在这种状态下,从基准用恒流源11输出信号电流I data,电流从基准用恒流源11流向电流源电路20。这时,由于从基准用恒流源11流出信号电流I data,如图19(A)所示,电流源电路20内电流的路径分为I1和I2。这时的关系如图19(D)所示,显然,信号电流I data=I1+I2。
从基准用恒流源11开始流出电流的瞬间,由于电容元件16上未保持电荷,晶体管15处于截止状态。因而,I2=0;I data=I1。
然后,慢慢地电容元件16上电荷蓄积,在电容元件16的两电极间开始产生电位差(图19(E))。两电极间的电位差成为Vth(图19(E)中的A点)时,晶体管15导通,成为I2>0。如上所述,I datta=I1+I2,因此I1逐渐减少,但依然有电流流过。电容元件16上进一步蓄积电荷。
电容元件16的两电极间的电位差成为晶体管15的栅/源极间电压。因此,电容元件16上的电荷一直蓄积,直到晶体管15的栅/源极间电压成为所要的电压,即可使晶体管15流过I data的电流的电压(VGS)为止。若电荷的蓄积结束(图19(E)中的B点),则无电流I1流过,晶体管15导通,因此I data=I2(图19(B))。
接着,用图19(C)说明对像素输入信号电流I data的动作(输入动作)。在对像素输入信号电流I data时,使开关13导通,并使开关12与开关14断开。由于电容元件16保持了在上述的动作中写入的VGS,晶体管15导通,与信号电流I data相等的电流经由开关13与晶体管15流向Vss,从而对像素的信号电流I data的输入完成。这时,如果预先使晶体管15在饱和区工作,则即使晶体管15的源/漏极间电压变化,也会有一定的电流供给发光元件上。
如图19(A)~图19(C)所示,图19所示的电流源电路20中,首先,分为使对电流源电路20的信号电流I data的写入结束的动作(设定动作,相当于图19(A)、(B))和对像素输入信号电流I data的动作(输入动作,相当于图19(C))。在像素上基于输入的信号电流I data对发光元件供给电流。
图19所示的电流源电路20中不能将设定动作和输入动作同时进行。因而,在需要将设定动作和输入动作同时进行的场合,最好是连接了多个像素的信号线,并且在像素部上配置的多条信号线上至少各自设置两个电流源电路。但是,在不将信号电流I data输入像素的期间内,如果能进行设定动作,只需按每一条信号线设置(各列上)一个电流源电路即可。
图19(A)~图19(C)所示的电流源电路20的晶体管15为n沟道型,当然也可以在电流源电路20中用p沟道型的晶体管15。这里,图19(F)中示出晶体管15为p沟道型时的电路图。图19(F)中,31表示基准用恒流源;开关32~开关34是具有开关功能的半导体元件(晶体管);35表示晶体管(p沟道型);36表示电容元件;37表示像素。本实施方式中,由开关34、晶体管35和电容元件36构成的电路相当于电流源电路24。
晶体管35为p沟道型,晶体管35的源区与漏区中的一方连接于Vdd,另一方连接于恒流源31。电容元件36的一个电极连接于Vdd,另一电极与开关36相连。电容元件36承担保持晶体管35的栅/源极间电压的任务。
图19(F)所示的电流源电路24的动作除了电流的流向不同以外,进行与上述的电流源电路20同样的动作,因此这里省略说明。在进行不改变电流方向而变更晶体管15极性的电流源电路设计时,可以参考图7(A)所示的电路图。
图36中电流方向与图19(F)相同,晶体管35设为n沟道型。电容元件36连接在晶体管35的栅/源极之间。晶体管35源极的电位在设定动作时与输入动作时不同。但是,由于栅/源极间电压被保持,即使改变源极的电位也正常工作。
接着,用图20、21说明图6(C)~(E)和图7(B)~(D)的电流源电路的动作。图20(A)~图20(C)示意表示电流在电路元件之间流过的路径。图20(D)表示将信号电流I data写入电流源电路时的流过各路径的电流与时间的关系;图20(E)表示将信号电流I data写入电流源电路时在电容元件46上蓄积的电压即晶体管43、44的栅/源极间电压和时间的关系。在图20(A)~图20(C)所示的电路图中,41表示基准用恒流源;开关42是具有开关功能的半导体元件;43、44表示晶体管(n沟道型);46表示电容元件;47表示像素。本实施方式中,由开关42、晶体管43、44及电容元件46构成的电路相当于电流源电路25。图20(A)中已加上引线和符号进行表示,在图20(B)、(C)中以图20(A)为准省略了引线和符号。
n沟道型的晶体管43的源区连接于Vss,漏区与恒流源41相连。n沟道型的晶体管44的源区连接于Vss,漏区与像素47的端子48相连。电容元件46的一个电极与Vss(晶体管43与44的源极)相连,另一电极与晶体管43与晶体管44的栅电极相连。电容元件46承担保持晶体管43和晶体管44的栅/源极间电压的任务。
实际上电流源电路25设于信号线驱动电路中。因此,对应于信号电流I data的电流从设于信号线驱动电路的电流源电路25经由信号线或像素中含有的电路元件等流到发光元件。但是图20只是简略表示基准用恒流源41、电流源电路25与像素47之间的关系的说明图,因此省略详细的结构图示。
在图20的电流源电路25中,晶体管43与晶体管44的尺寸很重要。在晶体管43与晶体管44的尺寸相同和不相同的场合,区分符号来说明。图20(A)~图20(C)中,晶体管43与晶体管44的尺寸相同时,用信号电流I data1进行说明。而在晶体管43与晶体管44的尺寸不同时,用信号电流I data1和信号电流I data2进行说明。晶体管43与晶体管44的尺寸是用各晶体管的W(栅宽)/L(栅长)的比值来判断。
首先,就晶体管43与晶体管44的尺寸相同的场合进行说明。先用图20(A)、(B)说明将信号电流I data保持在电流源电路20的动作。图20(A)中,若开关42导通,则由基准用恒流源41设定信号电流I data,电流从恒流源41流到电流源电路25。这时,由于从基准用恒流源41流出信号电流I data,如图20(A)所示,在电流源电路25内电流分I1和I2两个路径流过。这时的关系如图20(D)所示,显然信号电流I data=I1+I2。
电流开始从恒流源41流出的瞬间,由于电容元件46上未保持电荷,晶体管43与晶体管44截止。因而,I2=0,I data=I1。
然后,电荷慢慢地在电容元件46上蓄积,在电容元件46的两电极间开始产生电位差(图20(E))。当两电极间的电位差成为Vth时(图20(E)中的A点),晶体管43和晶体管44导通,即I2>0。如上所述,由于I data=I1+I2,虽然I1逐渐减少但依然有电流流过。在电容元件46上进一步蓄积电荷。
电容元件46的两电极间的电位差成为晶体管43与晶体管44的栅/源极间电压。因此,在晶体管43与晶体管44的栅/源极间电压达到所要的电压,即可使晶体管44上流过I data的电流的电压(VGS)为止,电容元件46持续蓄积电荷。若电荷的蓄积结束(图20(E)中的B点),电流I1成为零,而晶体管43和晶体管44导通,因此Idata=I2(图20(B))。
接着,用图20(C)说明对像素输入信号电流I data的动作。首先开关42断开。由于在电容元件46上保持了预定电荷,晶体管43与晶体管44导通,从像素47流出与信号电流I data相等的电流。从而,对像素输入信号电流I data。这时,如果使晶体管44在饱和区上工作,则即使晶体管44的源/漏极间电压发生变化,在像素中的电流也能不变地流过。
在采用图6(C)所示的电流镜电路的场合,即使不断开开关42也可以利用恒流源41供给的电流使像素47上流入电流。就是说,可将对电流源电路20设定信号的动作和将信号输入像素的动作(输入动作)同时进行。
接着,就晶体管43与晶体管44的尺寸不同的场合进行说明。电流源电路25的动作与上述动作相同,因此这里省略说明。当晶体管43与晶体管44的尺寸不同时,必然使基准用恒流源41上设定的信号电流I data1和流过像素47的信号电流I data2不同。两者的不同点依赖于晶体管43与晶体管44的W(栅宽)/L(栅长)的值的差异。
通常最好使晶体管43的W/L值大于晶体管44的W/L值。这是由于当晶体管43的W/L值大时可使信号电流I data1较大。这时,用信号电流I data1设定电流源电路时,由于可将负载(交叉电容、布线电阻)充电,可快速进行设定动作。
图20(A)~图20(C)所示的电流源电路25的晶体管43与晶体管44为n沟道型,显然电流源电路25的晶体管43与晶体管44也可为p沟道型。本例中,图21表示晶体管43与晶体管44为p沟道型时的电路图。
图21中,41表示恒流源;开关42是具有开关功能的半导体元件;43、44表示晶体管(p沟道型);46表示电容元件;47表示像素。本实施方式中,由开关42、晶体管43、44和电容元件46构成的电路相当于电流源电路26。
p沟道型的晶体管43的源区与Vdd相连,漏区与恒流源41相连。p沟道型的晶体管44的源区与Vdd相连,漏区与像素47的端子48相连。电容元件46的一个电极与Vdd(源极)相连,另一电极与晶体管43和晶体管44的栅电极相连。电容元件46承担保持晶体管43与晶体管44的栅/源极间电压的任务。
图21所示的电流源电路24的动作除了电流方向不同以外,进行与图20(A)~图20(C)相同的动作,因此这里省略说明。在设计不改变电流方向而晶体管43、晶体管44的极性改变的电流源电路时,可参考图7(B)所示的电路图。
并且,也可不改变电流方向而改变晶体管的极性。其动作以图36的动作为准,这里省略说明。
综上所述,图19的电流源电路中,在像素上流过与电流源上设定的信号电流I data相同大小的电流。换言之,在恒流源上设定的信号电流I data和流过像素的电流为相同值,不受电流源电路上设置的晶体管的特性偏差的影响。
另外,图19的电流源电路与图6(B)的电流源电路中,在进行设定动作的期间,不能从电流源电路向像素输出信号电流I data。因此,最好按每一条信号线设置两个电流源电路,在一个电流源电路上进行设定信号的动作(设定动作),在用另一电流源电路进行对像素输入I data的动作(输入动作)。
但是,在不同时进行设定动作和输入动作时,可各列设置一个电流源电路。与图19的电流源电路相比图32(A)、图33(A)的电流源电路,除了连接和电流路径不同以外其他部分相同。图35(A)的电流源电路除了恒流源供给的电流和从电流源电路流出的电流大小不同以外其他部分均相同。而且,图6(B)、图33(B)的电流源电路除了恒流源供给的电流和从电流源电路流出的电流大小不同以外其他部分均相同。就是说,图35(A)中是晶体管的栅宽W在设定动作时和输入动作时不同;图6(B)、图33(B)中是晶体管的栅长L在设定动作时和输入动作时不同,除此以外与图19的电流源电路的结构相同。
另一方面,图20、21的电流源电路中,在恒流源上设定的信号电流I data和流过像素的电流值依赖于在电流源电路上设置的两个晶体管的尺寸。就是说,通过对在电流源电路上设置的两个晶体管的尺寸(W(栅宽)/L(栅长))进行任意设计,可任意改变在恒流源上设定的信号电流I data和流过像素的电流。但是,在两个晶体管的阈值和迁移率等特性上产生偏差时,则难以将正确的信号电流I data输出到像素上。
另外,在图20、21的电流源电路中,可在进行设定动作的期间对像素输入信号。就是说,可将设定信号的动作(设定动作)和将信号输入像素的动作(输入动作)同时进行。因此,如图19的电流源电路那样,无需在一条信号线上设置两个电流源电路。
在信号线驱动电路中设置的电流源电路大致分为以下三种情况:每一条信号线设置一个图19的电流源电路、每一条信号线设置两个图19的电流源电路以及每一条信号线设置图20、21的电流源电路。
在以上描述中,每一条信号线设置一个图19的电流源电路的场合,需要使第一移位寄存器的动作在第二移位寄存器不动作的期间进行。对于除此以外的期间,可使第一移位寄存器和第二移位寄存器按相同的频率工作,也可按不同频率工作。这是由于对每一条信号线设置一个图19的电流源电路时,不能将设定动作和输入动作同时进行。就是说,在进行输入动作时用第二移位寄存器进行;在进行设定动作时用第一移位寄存器进行。即在第二移位寄存器工作的期间,由于进行输入动作,所以第一移位寄存器不能进行工作。
具有上述结构的本发明可抑制TFT的特性偏差的影响,并将所要的电流供给外部。
实施方式2
以上说明了在图19(与图6(B)、图33(B)、图35(A)等)所示的电流源电路中,最好每一条信号线(各列)设置两个电流源电路,设定成用其中的一个电流源电路进行设定动作,用其中另一个电流源电路进行输入动作。这是由于不能将设定动作和输入动作同时进行。本实施方式中,用图8说明图2所示的第一电流源电路421或第二电流源电路422的结构及其动作。
信号线驱动电路设有电流源电路420、移位寄存器与闩锁电路等。本发明的信号线驱动电路设有控制电流源电路420的第一移位寄存器和控制闩锁电路等的第二移位寄存器。
本发明中由端子a输入的设定信号表示来自第一移位寄存器的取样脉冲。就是说,图2的设定信号相当于来自第一移位寄存器的取样脉冲。本发明中,使来自第一移位寄存器的取样脉冲和控制线的定时一致,从而设定电流源电路420。
本发明中通过设置控制电流源电路420的第一移位寄存器和控制闩锁电路的第二移位寄存器,能够使第一移位寄存器的动作和第二移位寄存器的动作完全独立地进行。就是说,使第二移位寄存器高速动作时,能够使第一移位寄存器低速动作。因此,可在电流源电路420的设定上花费时间因而能准确地进行。
移位寄存器设有用多个列的触发器电路(FF)等的结构。对所述移位寄存器输入了时钟信号(S-CLK)、启动脉冲(S-SP)与时钟反相信号(S-CLKb)后根据这些信号的定时依次输出的信号被称为取样脉冲。
移位寄存器由触发器电路、解码器电路等电路构成。在移位寄存器由触发器电路构成的场合,通常多条布线从第一列到最后一列依次被选择。另一方面,在移位寄存器由解码器电路等构成的场合,多条布线可被随机地选择。移位寄存器的结构可根据其用途适当地选择。若能随机地选择多条布线,则也能随机地输出设定信号。因此,电流源电路的设定动作也不是从第一列开始依次进行,而是随机地进行。这样,在伴随设定动作产生不良情况时,也能使该不良情况不明显。移位寄存器的结构可根据其用途适当地选择。
电流源电路420通过经端子a输入的设定信号和经端子d输入的信号来控制,从端子b提供电流(基准用电流),将与该电流(基准用电流)成比例的电流从端子c输出。
图8(A)中,设有开关134~开关139、晶体管132(n沟道型)、保持该晶体管132的栅/源极间电压VGS的电容元件133的电路相当于第一电流源电路421或第二电流源电路422。
第一电流源电路421或第二电流源电路422中,通过经端子a输入的信号使开关134、开关136导通。并且,通过经端子d从控制线输入的信号使开关135、开关137导通。这样,从连接于电流线的基准用恒流源109经由端子b供给电流(基准用电流),在电容元件133上保持预定电荷。然后,直到从恒流源109流出的电流(基准用电流)与晶体管132的漏极电流相等为止,在电容元件133上保持电荷。
接着,通过经端子a、d输入的信号,使开关134~开关137断开。这样,由于电容元件133上保持了预定电荷,晶体管132具有可使对应于信号电流I data大小的电流流过的能力。假设开关101(信号电流控制开关)、开关138、开关139成为导通状态,则电流经由端子c流入连接于信号线的像素。这时,由于晶体管132的栅电压通过电容元件133维持在预定栅电压,在晶体管132的漏区上流过对应于信号电流I data的漏极电流。因此,可不受构成信号线驱动电路的晶体管的特性偏差的支配,控制像素中流过的电流大小。
再有,未设置开关101(信号电流控制开关)的场合,若开关138、139成为导通状态,则电流经由端子c流入连接于信号线的像素。
图8(B)中,设有开关144~开关147、晶体管142(n沟道型)、保持该晶体管142的栅/源极间电压VGS的电容元件143和晶体管148(n沟道型)的电路相当于第一电流源电路421或第二电流源电路422。
第一电流源电路421或第二电流源电路422中,通过经端子a输入的信号使开关144、开关146导通。并且,通过经端子d从控制线输入的信号使开关145、开关147导通。这样,从连接于电流线的恒流源109经端子b供给电流(基准用电流),在电容元件143上电荷被保持。然后,直到从恒流源109流出的电流(基准用电流)与晶体管142的漏极电流相等为止,在电容元件143上保持电荷。在开关144、开关145导通时,晶体管148的的栅/源极间电压VGS成为0V,因此晶体管148自动截止。
接着,通过经端子a、d输入的信号,使开关144~147断开。这样,由于电容元件143上保持了预定电荷,晶体管142具备可使对应于信号电流大小的电流流过的能力。假设开关101(信号电流控制开关)成为导通状态,经端子c对连接于信号线的像素供给电流。这是由于晶体管142的栅电压通过电容元件143设定为预定栅电压,且在该晶体管142的漏区上流过对应于信号电流I data的漏极电流。因此,可不受构成信号线驱动电路的晶体管的特性偏差的支配地控制在像素中流过的电流大小。
当开关144、145断开时,晶体管142的栅极和源极不成为同电位。结果,在电容元件143上保持的电荷也分配给晶体管148,晶体管148自动成为导通状态。这里,晶体管142、148串联连接,且其栅极相连。因此,晶体管142、148作为多栅极的晶体管工作。就是说,在设定动作时和输入动作时,晶体管的栅长L不同。因此,可使在设定动作时从端子b供给的电流值大于在输入动作时从端子c供给的电流值。因此,可将在端子b和基准用恒流源之间配置的各种负载(布线电阻、交叉电容等)更快地充电。从而能够快速完成设定动作。再有,未设置开关101(信号电流控制开关)的场合,若开关144、145断开,则电流经由端子c流入连接于信号线的像素。
再有,图8(A)相当于在图6(A)的结构上增加了端子d的结构。图8(B)相当于在图6(B)的结构上增加了端子d的结构。如此,通过在图6(A)(B)的结构上串联地增加开关,变更为增加了端子d的图8(A)(B)的结构。通过在第一电流源电路421或第二电流源电路422中将两个开关串联地布置,从而能够任意采用图6、图7、图33、图32、图35等所示的电流源电路的结构。
图2中,示出对每一条信号线设置含有第一电流源电路421与第二电流源电路422这两个电流源电路的电流源电路420的结构,但本发明并不限于这种结构。对每一条信号线的电流源电路的个数并无特别的限定,可任意设定。多个电流源电路可设定各自对应的恒流源,由该恒流源对电流源电路设定信号电流。例如,可以每一条信号线设置三个电流源电路420。各电流源电路420中可由不同的基准用恒流源109设定信号电流。例如,可以在一个电流源电路420中,用1比特的基准用恒流源设定信号电流,也可以在一个电流源电路420中,用2比特的基准用恒流源设定信号电流,还可以在一个电流源电路420中,用3比特的基准用恒流源设定信号电流。这样,可进行3比特显示。
设有上述结构的本发明,可抑制TFT的特性偏差的影响,将所要的电流向外部供给。
本实施方式可与实施方式1任意组合。
实施方式3
本实施方式中,用图15说明本发明的信号线驱动电路所具备的发光装置的结构。
图15(A)中,发光装置在基板401上设有多个像素矩阵状排列而成的像素部402,在像素部402的外围有信号线驱动电路403和第一与第二扫描线驱动电路404、405。图15(A)中有信号线驱动电路403和两组扫描线驱动电路404、405,但本发明并不限于这种情况。驱动电路的个数可根据像素的结构任意地设计。信号线驱动电路403和第一与第二扫描线驱动电路404、405经由FPC406从外部取得信号。
用图15(B)说明第一与第二扫描线驱动电路404、405的结构及其动作。第一与第二扫描线驱动电路404、405设有移位寄存器407和缓冲器408。移位寄存器407按照时钟信号(G-CLK)、启动脉冲(S-SP)和时钟反相信号(G-CLKb),依次输出取样脉冲。然后由缓冲器408放大的取样脉冲被输入到扫描线,逐行地设为选择状态。然后,信号依次从信号线写入由被选择的扫描线控制的像素。
再有,可在移位寄存器407和缓冲器408之间设置电平转换电路。能够通过设置电平转换电路放大电压的幅值。
本实施方式可为与实施方式1、2的任意组合。
实施方式4
本实施方式中就图15(A)所示的信号线驱动电路403的结构及其动作进行说明。本实施方式中,用图3说明在进行1比特的数字灰度等级显示时使用的信号线驱动电路403。
首先叙述与图1对应的情况。并且,这里叙述按线顺序驱动的情况。
图3(A)中简略表示进行1比特的数字灰度等级显示时的信号线驱动电路403。信号线驱动电路403设有第一移位寄存器415、第二移位寄存器411、第一闩锁电路412、第二闩锁电路413和恒流电路414。
现简单说明其动作,第一移位寄存器415与第二移位寄存器411由多个列的触发器电路(FF)等构成,根据时钟信号(S-CLK、(S1-CLK、S2-CLK))、启动脉冲(S-SP(S1-SP、S2-SP))、时钟反相信号(S-CLKb(S1-CLKb、S2-CLKb))的定时,依次输出取样脉冲。
从第一移位寄存器415输出的取样脉冲被输入到恒流电路414。从第二移位寄存器411输出的取样脉冲输入到第一闩锁电路412。第一闩锁电路412被输入数字视频信号,并按照输入的取样脉冲的定时在各列上保持视频信号。
在第一闩锁电路412中,到最后一列为止的视频信号的保持结束时,在水平回扫期间,闩锁脉冲被输入第二闩锁电路413,在第一闩锁电路412中保持的视频信号一齐转移到第二闩锁电路413。于是,在第二闩锁电路413中保持的视频信号以一行份额的信号同时输入到恒流电路414。
在第二闩锁电路413中保持的视频信号输入恒流电路414的期间,移位寄存器41 1再输出取样脉冲。之后重复该动作,进行1帧份额的视频信号的处理。也有恒流电路414具备将数字信号变换为模拟信号的能力的情况。
本发明中从第一移位寄存器415输出的取样脉冲被输入到恒流电路414。
在恒流电路414中设有多个电流源电路420。图3(B)简略地表示从第i列到第(i+2)列这三条信号线周围的信号线驱动电路。
电流源电路420受经端子a输入的信号的控制。并且,经由端子b,从连接于电流线的基准用恒流源109得到电流。在电流源电路420和连接于信号线Sn的像素之间设有开关101(信号电流控制开关),所述开关101(信号电流控制开关)由视频信号控制。在视频信号为亮信号时,从电流源电路420对像素供给信号电流。当视频信号为暗信号时,开关101(信号电流控制开关)被控制成不对像素供给电流。就是说,电流源电路420具有使预定电流流过的能力,是否将该电流供给像素则由开关101(信号电流控制开关)控制。
电流源电路420结构可任意采用图6、图7、图32、图33、图35等所示的电流源电路420的结构。所述电流源电路420不一定采用一种结构,也可用多种结构。
本发明中从端子a输入的设定信号相当于由第一移位寄存器415供给的取样脉冲。就是说电流源电路420的设定按照第一移位寄存器415供给的取样脉冲进行。
再有,电流源电路420采用图6(A)、7(A)所示的结构时,在进行输入动作的期间,不能进行设定动作。因此,需要在不进行输入动作的期间进行设定动作。但是,存在不进行输入动作的期间在1帧期间中不是连续而是分散的情况,因此,在这种情况下不能按顺序选择各列,最好选择任意列。因此,最好使用可随机选择的解码器电路等。在图37中表示一例解码器电路。并且,图38(A)中示出由触发器电路221、被输入列选择信号的闩锁器222与被输入选择控制信号的逻辑运算元件223构成的移位寄存器;图38(B)中示出由触发器电路224、被输入列选择信号的第一闩锁器225与被输入选择用闩锁信号的第二闩锁器226构成的移位寄存器。不管图38(A)(B)的哪一种结构均可随机地选择多条信号线。再有,与图37的解码器相比图38(A)(B)所示的结构可减少布线数。
就图38(A)的电路简单说明其动作。触发器电路(FF)221根据时钟信号(CLK)、启动脉冲(SP)、时钟反相信号(CLKb)的定时,依次输出取样脉冲。从触发器电路221输出的取样脉冲输入到闩锁器(LAT1)222。闩锁器222被输入列选择信号,根据取样脉冲输入的定时,只在要选择列的闩锁器222上保持选择信号。
从触发器电路221输出取样脉冲的期间,将选择控制信号设为L信号。由此,不依赖闩锁器222的状态也不输出选择信号。这是因为闩锁器(LAT1)222的输出被输入到AND电路。AND电路的另一个输入端子被输入选择控制信号。因此,作为选择控制信号输入L信号时,AND电路必会输出L信号。就是说,成为不依赖闩锁器222的状态也不输出选择信号的状态。而且,从触发器电路221取样脉冲被输出到全部的列,并通过列选择信号在要选择列的闩锁器222中保持了选择信号后,将选择控制信号设为H信号。这样,从AND电路输出闩锁器222的信号。当闩锁器222的信号为H信号时,从AND电路输出H信号,而当闩锁器222的信号为L信号时,从AND电路输出L信号。结果,只在要选择列上输出选择信号。这是因为只有要选择列的闩锁器222的信号才是H信号。在要停止选择信号的输出时,将选择控制信号设成L信号。这样就不能输出选择信号。如此,可自由控制选择布线的期间。
然后,输入启动脉冲(SP),从触发器电路(FF)输出取样脉冲等,重复同样的操作。由此,能够通过控制列选择信号的定时来随机选择任意的列,也任意地变更选择列的期间。就是说,可对任意的列的电流源电路进行设定动作,而且也可以任意地改变进行设定动作的期间。但是,采用这种电路时,最好不要在从触发器电路221输出取样脉冲的期间输出选择信号。这是因为闩锁器222有可能还保存着前1次的信息。
图38(B)所示的电路是在从触发器电路221输出取样脉冲的期间也能输出选择信号的电路。图38(B)中,从触发器电路224输出取样脉冲,第一闩锁器225被输入列选择信号。然后,取样脉冲的输出结束,对所有的第一闩锁器225输入了列选择信号后,用选择用闩锁器,将第一闩锁器225的信号一起转送到第二闩锁器226。然后,从第二闩锁器226输出选择信号。然后,从触发器电路224再次输出取样脉冲,第一闩锁器225被输入列选择信号。但是,同时从第二闩锁器226持续输出选择信号。因此,能够同时使它们各自动作。
若采用上述图37、38所记载的电路,则电流源电路的设定动作不是从第一列开始依次进行,而是随机地进行。并且,进行设定动作的时间长度也可自由确定。若能随机地进行电流源电路的设定动作,则会产生各种优点。例如,可进行设定动作的期间在1帧中分散时,能选择任意的列,这增加了选择自由度,并可延长设定动作的期间。例如,在1帧中分散的、可进行设定动作的期间内,可将该期间整个用来进行一个列的电流源电路的设定动作。
若不能指定任意列的电流源电路,且必须从第一列开始到最后一列的顺序指定时,则对于每一列的设定动作的期间会缩短。这是因为在某一确定的期间,由于必须对从第一列到最后一列的电流源电路进行设定动作,会缩短每一列的设定动作的期间。结果,不能充分地进行设定动作。
其它的优点是能够使因电流源电路420内布置的电容元件(例如,相当于图6(A)中的电容元件103;图6(B)中的电容元件123;以及图6(B)中的电容元件107等)的电荷泄漏导致的影响变得不显著。若电荷的泄漏逐列依次产生,则其影响容易被发现,但随机产生则人眼难以分辨。
在电流源电路420上设有电容元件。但是可用晶体管的栅电容取代电容元件。所述电容元件通过电流源电路的设定动作蓄积电荷。理想的电流源电路的设定动作是在输入电源时进行一次即可。就是说,使信号线驱动电路动作时,在其动作的最初的期间进行一次即可。这是因为,无需使电容元件上蓄积的电荷量按动作状态或时间等改变,并且也不会变化。但是,实际上对电容元件有各式各样的噪声输入,或流过与电容元件相连的晶体管的漏泄电流。结果,会使电容元件上蓄积的电荷量随时间变化。若电荷量改变,则从电流源电路输出的电流即输入到像素的电流也会改变。结果,像素的亮度也改变。因此,为不使电容元件上蓄积的电荷改变,必须以一定周期定期进行电流源电路的设定动作,并刷新电荷,将改变的电荷量再次恢复,重新保存正确的电荷量。
假设电容元件上蓄积的电荷的变动量大时,进行电流源电路的设定动作使该电荷更新,使改变的电荷量再次恢复,重新保存正确的电荷量,则伴随的电流源电路输出的电流量的变动也变大。因此,从第一列开始依次进行设定动作时,电流源电路输出的电流量的变动可被分辨,从而妨碍显示。就是说,从第一列开始依次产生的像素的亮度变化会达到被人眼辨认的程度,给显示带来妨碍。这时,若不作从第一列开始依次进行的设定动作而作随机地设定动作,则不易发现电流源电路输出的电流量的变动。如此,将多条布线随机地选择,可产生各种优点。
另一方面,当电流源电路420采用图6(C)~(E)所示的结构时,由于设定动作和输入动作可同时进行,设置从第一列到最后一列依次选择的通常的移位寄存器就足够。
并且,图3(B)中每次进行一列设定动作,但并不限于这种情况。如图39所示,可在多个列上同时进行设定动作。这里,在多个列上同时进行的设定动作称为多相化。图39中设有两个基准用恒流源109,也可由相对这两个基准用恒流源另外设置的基准用恒流源进行设定动作。
这里,在图40、图41中示出将图3(B)所示的恒流电路414的具体结构。图40表示在电流源电路的一部分中采用图6(C)时的电路。图41表示在电流源电路的一部分中采用图6(A)时的电路。
以上,叙述了线顺序驱动的情况。以下,叙述点顺序驱动的情况。
图42(A)中,视频线供给的视频信号,按照从第二移位寄存器411供给的取样脉冲的定时被取样。并且电流源电路420的设定按照第一移位寄存器415供给的取样脉冲的定时进行。如此,在图42(A)的结构时,进行点顺序驱动。
再有,只有在取样脉冲输出且从视频线供给视频信号的期间,开关101(信号电流控制开关)才成为导通状态,若取样脉冲未被输出、从视频线未供给视频信号,则在开关101(信号电流控制开关)成为断开状态的场合,将不会准确地动作。这是因为像素中用以输入电流的开关一直处于导通状态。在这状态下使开关101(信号电流控制开关)成为断开状态,则对像素无电流输入,因此不能将信号正确地输入。
为了保持从视频线供给的视频信号,并将开关101(信号电流控制开关)的状态维持,设置了闩锁电路452。闩锁电路452可以仅由电容元件和开关构成,也可以由SRAM电路构成。由此,取样脉冲被输出,且视频信号从视频线按每次一列依次供给,基于该视频信号,开关101(信号电流控制开关)成为导通状态或断开状态,能够通过控制对像素的电流供给来实现点顺序驱动。
但是,在从第一列到最后一列依次选择时,最初的一列中对像素输入信号的期间长。另一方面,最后的一列中即使输入视频信号也会立即选择下一行的像素。结果,对像素输入信号的期间缩短。这种情况下,如图42(B)所示,将设于像素部402的扫描线从中央分开,就能够延长对像素输入信号的期间。这时,在像素部402的左侧和右侧上各设一个扫描线驱动电路,用该扫描线驱动电路驱动像素。如此,能够在同一行中配置的像素中按其右侧像素和左侧像素将信号输入的期间错开。图42(C)中示出在第一、二行的右侧和左侧上配置的扫描线驱动电路的输出波形和第二移位寄存器411的启动脉冲(S2-SP)。如图42(C)所示的波形那样动作时,由于在左侧的像素上也能延长对像素输入信号的期间,容易进行点顺序驱动。
不管是线顺序驱动还是点顺序驱动,电流源电路420的设定动作可在任意定时、任意列上配置的电流源电路上任意次数进行。但是,只要在设于电流源电路420的晶体管的栅/源极之间连接的电容元件上保持了预定电荷,则在进行设定动作时只进行一次就行。或者,在电容元件上保持的预定电荷放电(变动)完时进行即可。并且,电流源电路420的设定动作可耗用任意的期间进行全列的电流源电路420的设定动作。就是说,可在1帧期间内进行全列的电流源电路420的设定动作。或者,可在1帧期间内进行数列的电流源电路420的设定动作,作为结果耗费数帧期间以上进行全列的电流源电路420的设定动作。
本实施方式中就各列上设置一个电流源电路的情况作了说明,但本发明并不以此为限,也可设置多个电流源电路。
作为一例,考虑在图3(B)的电流源电路的一部分中采用图2的情况。在图43中示出这时的恒流电路414的具体结构。这里,图43表示在电流源电路的一部分中采用图6(A)时的电路。图43所示的结构中,能够通过控制控制线来对一方的电流源进行设定动作,同时使另一方的电流源进行输入动作。
并且,本发明提供设了两个移位寄存器(第一与第二移位寄存器)的信号线驱动电路。该第一与第二移位寄存器其一方为电流源电路、另一方为用以控制视频信号的电路,即为显示图像而工作的电路,例如控制闩锁电路、取样开关、开关101(信号电流控制开关)等。这样,可使第一与第二移位寄存器的动作独立进行,必然可使电流源电路的设定动作和图像显示动作独立进行。由于电流源电路的设定动作需花时间进行才能正确进行,使电流源电路和闩锁电路可独立地动作的本发明的结构会很有效。
并且,本发明的信号线驱动电路的电流源电路的布图设计在图57中示出,其对应的电路图在图58中示出。
再有,本实施方式可与实施方式1~3任意组合。
实施方式5
本实施方式中,就图15(A)所示的信号线驱动电路403的具体结构及其动作进行说明,但本实施方式中只说明进行3比特的数字灰度等级显示时使用的信号线驱动电路403。
图4中示出进行3比特的数字灰度等级显示时的信号线驱动电路403的简略图。信号线驱动电路403中设有:第一移位寄存器415、第二移位寄存器411、第一闩锁电路412、第二闩锁电路413及恒流电路414。
若简单说明其动作,则第一移位寄存器415与第二移位寄存器411用多个列的触发器电路(FF)等构成,并按照时钟信号(S-CLK、(S1-CLK、S2-CLK))、启动脉冲(S-SP(S1-SP、S2-SP))、时钟反相信号(S-CLKb(S1-CLKb、S2-CLKb))的定时,按顺序输出取样脉冲。
从第一移位寄存器415输出的取样脉冲输入到恒流电路414。从移位寄存器411输出的取样脉冲输入到第一闩锁电路412。第一闩锁电路412被输入3比特的数字视频信号(Digital Data1~DigitalData3),并根据取样脉冲输入的定时,以各列保持视频信号。
在第一闩锁电路412中,若视频信号保持到最后一列而结束,则在水平回扫期间中第二闩锁电路413被输入闩锁脉冲,保持于第一闩锁电路412的3比特的数字视频信号(Digital Data1~DigitalData3),被一起转移到第二闩锁电路413。这样,保持于第二闩锁电路413的3比特的数字视频信号(Digital Data1~Digital Data3),被1行份额地同时输入到恒流电路414。
保持于第二闩锁电路413的3比特的数字视频信号(DigitalData1~Digital Data3)被输入恒流电路414的期间,移位寄存器411中再次输出取样脉冲。之后重复该动作,进行1帧份额的视频信号的处理。
也有的恒流电路414具备将数字信号变换成模拟信号的作用。并且,恒流电路414设有多个电流源电路420。图5中简略示出从第i列到第(i+2)列的3条信号线周围的信号线驱动电路。
图5示出设置对应于各比特的基准用恒流源109的情况。
各电流源电路420设有端子a、端子b与端子c。电流源电路420由经由端子a输入的信号来控制。并且,经由端子b,从连接于电流线的基准用恒流源109供给电流。在电流源电路420和与信号线Sn相连的像素之间设有开关(信号电流控制开关)111~113,所述开关(信号电流控制开关)111~113由1比特~3比特的视频信号控制。当视频信号为亮信号时,电流从电流源电路流入像素。相反地、当视频信号为暗信号时,所述开关(信号电流控制开关)111~113被控制,不向像素供给电流。就是说电流源电路420具有使预定电流流过的能力,是否向像素供给该电流由开关(信号电流控制开关)111~113控制。
图5中,电流线和基准用恒流源对应于各比特而配置。以从各比特的电流源供给的电流值的合计值供给信号线。就是说,恒流源电路414还具有数字-模拟变换功能。
再有,本发明中从端子a输入的设定信号相当于第一移位寄存器415供给的取样脉冲。就是说,电流源电路420的设定按照第一移位寄存器供给的取样脉冲进行。并且,本实施方式中,为举例说明进行3比特的数字灰度等级显示的情况,在每一条信号线(各列)上设置了三个电流源电路420。若将从连接于一条信号线上的三个电流源电路420供给的信号电流I data按1∶2∶4的比例设定,则能够以23=8级来控制电流的大小。
再有,图5所示的信号线驱动电路中分别对1比特~3比特设有专用的基准用恒流源109,但本发明并不限于此。如图44所示,可设置少于比特数的个数的基准用恒流源109。例如,只设置最上位比特(这里是3比特)的基准用恒流源109,设定由1列上配置的多个电流源电路选择的一个电流源电路。然后,也可以用已作了设定动作的电流源电路,进行其它电流源电路的动作。换言之,可以共用设定信息。
例如,只在3比特用的电流源电路420上进行设定动作。然后,用已进行了设定动作的电流源电路420,在其它1比特用和2比特用的电流源电路420上共用信息。具体地说,在电流源电路420中,将供给电流的晶体管(图6(A)中相当于晶体管102)的栅极端子连接,并将源极端子连接。结果,在共用信息的晶体管(供给电流的晶体管)的栅/源极间电压相等。
再有,图44中,不是对最下位比特(这里是1比特)的电流源电路而是最上位比特(这里是3比特)的电流源电路进行设定动作。如此,通过对值大的比特的电流源电路进行设定动作,能够减小比特间的电流源电路的特性偏差的影响。假设对最下位比特(这里是1比特)的电流源电路进行设定动作,并在上位比特的电流源电路上共用最下位比特的电流源电路进行的设定动作的信息时,若各电流源电路的特性上产生偏差,则上位比特的电流值不能成为正确的值。这是由于上位比特的电流源电路的输出的电流值大,稍有特性偏差时,其偏差的影响就大,且输出的电流值上也会发生较大的偏差。相反,对最上位比特(这里是3比特)的电流源电路进行设定动作,并在下位比特的电流源电路上共用信息时,即使在各电流源电路的特性上产生偏差,因输出的电流值小其偏差导致的电流值的差值也小,故影响较小。
于是,电流源电路420的结构可任意采用图6、图7、图32、图33、图35等所示的电流源电路420的结构。所述电流源电路420不仅可采用一个结构,也可采用多个结构。
在以设有图6(C)所示电流镜电路的结构构成电流源电路420时,如图23、24所示,可采用使各电流源电路420含有的晶体管的栅电极共同连接的结构。
以下作为一例在图23、图24、图45中示出图4、图5、图44所示的恒流电路414的具体结构。
在图23、图24、图45所示的设于各列的电流源电路420中,是否向信号线Si(1≤i≤n)输出预定信号电流I data,由从第二闩锁电路413输入的3比特的数字视频信号(Digital Data1~Digital Data3)中含有的高电平(High)或低电平(Low)的信息控制。
图45中示出在图5所示的信号线驱动电路中配置图6(A)的电流源电路时的电路图。图45中,设定动作时使晶体管A~C在截止后进行工作。这是为了防止电流泄漏。或者,可以与晶体管A~C串联地配置开关,在设定动作时将开关断开。
图23、24中示出配置个数小于比特数的基准用恒流源109的情况。具体地说,图23中示出在图44所示的信号线驱动电路上配置图6(C)的电流源电路时的电路图。图24中示出在图44所示的信号线驱动电路中配置图6(A)的电流源电路时的电路图。
图23中,电流源电路420设有晶体管180~晶体管188与电容元件189。本实施方式中晶体管180~晶体管188全部为n沟道型。
晶体管180的栅电极上从第二闩锁电路413输入1比特的数字视频信号。并且晶体管180的源区和漏区中的一方与源极信号线(Si)相连,另一方与晶体管183的源区和漏区中的一方相连。
晶体管181的栅电极上从第二闩锁电路413输入2比特的数字视频信号。并且,晶体管181的源区和漏区中的一方与源极信号线(Si)相连,另一方与晶体管184的源区和漏区中的一方相连。
晶体管182的栅电极从第二闩锁电路413输入3比特的数字视频信号。并且,晶体管182的源区和漏区中的一方与源极信号线(Si)相连,另一方与晶体管185的源区和漏区中的一方相连。
晶体管183~晶体管185的源区和漏区中的一方与Vss相连,另一方与晶体管180~晶体管182的源区和漏区中的一方相连。晶体管186的源区和漏区中的一方与Vss相连,另一方与晶体管188的源区和漏区中的一方相连。
晶体管187和晶体管188的栅电极上从第一移位寄存器415输入取样脉冲。晶体管187的源区和漏区中的一方与晶体管186的源区和漏区中的一方相连,另一方与电容元件189的一个电极相连。晶体管188的源区和漏区中的一方与电流线190相连,另一方与晶体管186的源区和漏区中的一方相连。
电容元件189的一个电极与晶体管183~晶体管186的栅电极相连,另一电极与Vss相连。电容元件189承担保持晶体管183~晶体管186的栅/源极间电压的任务。
在电流源电路420中,若晶体管187与晶体管188成为导通,则电流从连接于电流线190的基准用恒流源(未作图示)流到电容元件189。这时晶体管180~晶体管182截止。
然后在电容元件189上电荷慢慢地蓄积,在两电极间开始产生电位差。两电极间的电位差成为Vth时,晶体管183~晶体管186导通。
在电容元件189上,直到该两电极的电位差即晶体管183~晶体管186的栅/源极间电压成为所要的电压为止,持续进行电荷的蓄积。换言之,直到使晶体管183~晶体管186上流过信号电流的电压为止,持续进行电荷的蓄积。
然后,电荷的蓄积结束时,晶体管183~晶体管186成为导通。
在电流源电路420中,由3比特的数字视频信号选择晶体管180~晶体管182的导通或非导道。例如,在晶体管180~晶体管182全部成为导通状态时,供给信号线(Si)的电流是晶体管183的漏极电流、晶体管184的漏极电流和晶体管185的漏极电流的总和。并且,在只有晶体管180处于导通状态时,只有晶体管183的漏极电流供给信号线(Si)。
如此,通过连接晶体管183~185的栅极端子,可使设定动作产生的信息共用。再有,本例中在同一列的多个晶体管内共用信息,但并不限于这种情况。例如,可以与其它列的晶体管共用设定动作产生的信息。就是说,可将晶体管的栅极端子和其它列的晶体管相连。从而,可减少要设定的电流源电路的数量。因此,可缩短进行设定动作所需的时间。并且,由于可减少电路数,因此可减少布图面积。
图24中,电流源电路的设定动作时使晶体管182在截止后工作。这是为了防止电流泄漏。并且,图46中示出在图24的结构中与晶体管182串联地配置开关203时的电流源电路的电路图。图46中,在设定动作时将开关203断开,除此以外的时间导通。
这时,在图23、图24、图46中,将晶体管183的漏极电流、晶体管184的漏极电流和晶体管185的漏极电流设定为1∶2∶4时,能够以23=8级控制电流大小。为此,将晶体管183~185的W(沟道宽)/L(沟道长)值设计为1∶2∶4时,使各导通电流成为1∶2∶4。
并且,图24中示出与图23不同的电路结构的电流源电路420。图24所示的电流源电路420中,设置开关191、开关192以取代晶体管186~晶体管188。
在图24所示的电流源电路420中,若开关191与开关192成为导通,除了从连接于电流线190的基准用恒流源(未作图示)供给的电流经由晶体管185流到电容元件189这点以外,与图23所示的电流源电路420的动作相同,因此本实施方式中省略说明。
本实施方式中,图23、图24、图46所示的电流源电路420含有的晶体管全部为n沟道型,但本发明并不以此为限,也可采用p沟道型的晶体管。在采用p沟道型的晶体管时的电流源电路420的动作,除了电流方向改变和电容元件不是与Vss连接而是与Vdd相连以外,与上述的动作相同,因此本实施方式中省略说明。
在采用p沟道型的晶体管时,若不交换VSS和Vdd,即不改变电流方向时,则可将图6和图7对比,容易加以应用。
并且,图5中,对一条信号线各设一组各比特的电流源电路,但如图2所示,可对一条信号线设置多个电流源电路。这时的图如图47所示。同样地、图44所示的结构中各设一组各比特的恒流源109,但如图48所示,可在多比特上共用恒流源109。
再有,本实施方式中,就进行3比特的数字灰度等级显示时的信号线驱动电路的结构及其动作进行了说明。但是本发明并不限于3比特,能够参考本实施方式设计出对应于任意比特数的信号线驱动电路,进行任意比特数的显示。另外,本实施方式可与实施方式1~4任意组合。
进行任意比特数的显示时,可容易实现多相化和点顺序驱动。而且,电流源电路的设定动作可以不是按每次一列地进行,而是进行随机地选择。这时,可用图37所示的解码器电路或图38(A)、图38(B)所示的电路。
实施方式6
对电流源电路供给电流的基准用恒流源109,可在基板上与信号线驱动电路一体形成,也可用IC等设于基板的外部。在基板上一体形成时,可采用图6~8、图31~图35所示的任一电流源电路来形成。或者,简单地配置一个晶体管,按照栅极上施加的电压控制电流值也可。本实施方式中说明一例基准用恒流源109。
图25中作为一例示出最简单的情况。就是说,示出在晶体管的栅极上施加电压,并调整栅极的电压的方式,这时且需要三条电流线。假设只需要一条电流线时,从图25所示的结构中删除与晶体管1840、1850对应的电流线即可。图25中,通过经端子f从外部调整施加于晶体管1830、1840、1850的栅电压来控制电流大小。这时,若将晶体管1830、1840、1850的W/L值设计成1∶2∶4,则各导通电流成为1∶2∶4。
接着,用图26(A)说明就从端子f供给电流时的情况。如图25那样,在调整施加于栅极的电压时,因温度特性等,会使该晶体管的电流值变动。但是,如图26(A)那样用电流输入,则能够抑制其影响。
在图25、图26(A)所示的结构中,电流线上流过电流期间需要从端子f继续输入电压或电流。但是,无需在电流线上使电流流过时,无需从端子f输入电压或电流。
并且,如图26(B)所示,可在图26(A)的结构上增加开关1870、1880以及电容元件1890。这样,对电流线供给电流时,也可停止从基准用IC的供给(从端子f输入的电流或电压的供给),减少功耗。还有,在图25、图26中,与设于基准用恒流源的其它电流源用晶体管共用信息。就是说,晶体管1830、1840、1850的栅极相互连接。
图27中示出对各电流源电路进行设定动作时的情况。图27中,从端子f输入电流,由从端子e供给的信号控制定时。图27所示的电路是采用了图6(A)的电路的例子。因此,不能将设定动作和输入动作同时进行。因此,在该电路中,对基准用恒流源的设定动作需在无需在电流线上流过电流的定时进行。
图28中示出一例多相化的基准用恒流源109。就是说,相当于采用了图39所示结构的基准用电流源109。多相化时可采用图25、图26、图27的电路。但是,供给电流线的电流值相同,因此如图28那样,用一个电流进行对各电流源电路的设定动作时,能够减少从外部输入的电流数。
再有,本实施方式可与实施方式1~5任意组合。
实施方式7
上述实施方式中,主要就设有信号电流控制开关的场合进行了叙述。在本实施方式中,就无信号电流控制开关的场合,即对与信号线不同的其它布线供给不与视频信号成比例的电流(一定电流)的场合进行叙述。这时将无需配置开关101(信号电流控制开关)。
在无信号电流控制开关时,除了不设置信号电流控制开关以外,与设有信号电流控制开关的场合相同。因而,在本实施方式中简单说明,对同样的部分则省略说明。
将设有信号电流控制开关时和未设信号电流控制开关时进行比较,对应于图1的在图29中示出,对应于图2的在图30中示出。对应于图3(B)的在图49(A)中示出。在图1、2、3(B)的结构中,由视频信号控制信号电流控制开关,电流输出到信号线。在图29、30、49(A)的结构中,电流输出到像素用电流线,视频信号被输出到信号线。
这时的像素结构的简略示图如图49(B)所示。以下就该像素的动作方式进行简述。首先,开关用晶体管在导通状态时,通过信号线视频信号被输入到像素,并保存在电容元件中。然后,根据视频信号的值,驱动用晶体管导通或截止。另一方面,电流源电路具有使一定的电流流过的能力。因而,驱动用晶体管导通时,发光元件上有一定的电流流过而发光。而驱动用晶体管截止时,发光元件上无电流流过而不发光。如此显示图像。但是,在这种情况下只能显示发光和不发光两种状态。因此,采用时间灰度等级法或面积灰度等级法等来实现多灰度等级。
还有,在电流源电路的一部分中可采用图6~8、图31~图35中的任一电路。而且,可以为了使电流源电路流出一定的电流,进行设定动作。在设于像素的电流源电路上进行设定动作时,通过像素用电流线输入电流进行。在设于该像素的电流源电路上进行设定动作时,可在任意时刻、任意定时以任意次数进行。对该像素的电流源电路的设定动作可与用以显示图像的动作完全无关地执行。最好在设于电流源电路内的电容元件上保存的电荷有泄漏时进行设定动作。
接着,图50中示出图49(A)所示的恒流电路414的具体结构。这里,图50示出在电流源电路的一部分中采用图6(A)的电路的情况。并且,考虑在图49(A)的电流源电路中采用图30的电路的情况。将这时的恒流电路414的具体结构在图51中示出。这里,图51示出在电流源电路的一部分中采用图6(A)的电路的情况。在图51的结构中,通过对控制线的控制,能对一方的电流源进行设定动作,同时使另一方的电流源进行输入动作。
如此,不设信号电流控制开关时,除了无信号电流控制开关以外,与设有信号电流控制开关时相同。因而省略详细说明。
本实施方式可与实施方式1~6任意组合。
实施方式8
用图52就本发明的实施方式进行说明。图52(A)中,在像素部的上方配置信号线驱动电路,在下方配置恒流电路;在所述信号线驱动电路上配置电流源A,在恒流电路上配置电流源B。设电流源A、B供给的电流为IA、IB;设供给像素的信号电流为I data时,则IA=IB+I data的关系成立。而且,设定成对像素写入信号电流时从电流源A、B均有电流供给。这时,若增大IA、IB,则能加快对像素的信号电流的写入速度。
这时,用电流源A进行电流源B的设定动作。在像素上流过从电流源A的电流上减去电流源B的电流的电流。因此,通过用电流源A进行电流源B的设定动作,能够减小噪声等各种影响。
图52(B)中,基准用恒流源(以下称为恒流源)C、E设于像素部的上方和下方。然后,用电流源C、E进行设于信号线驱动电路、恒流电路的电流源电路的设定动作。电流源D相当于设定电流源C、E的电流源,从外部被供给基准用电流。
再有,图52(B)中,也可将设在下方的恒流电路作为信号线驱动电路。从而,可设置上方和下方两个信号线驱动电路。它们分别承担画面(整个像素部)的上下各一半的控制。由此,可同时进行两行的像素控制。因此,能够延长对信号线驱动电路的电流源、像素、像素的电流源等进行设定动作(信号输入动作)的时间。因此,可更准确地进行设定。
本实施方式可与实施方式1~7任意组合。
(实施例1)
本实施例中用图14就时间灰度等级方式进行详细说明。通常,在液晶显示装置或发光装置等的显示装置中,帧频率为60Hz左右。就是说,如图14(A)所示,在1秒间进行60次左右的图像扫描。从而能够不使人眼感到闪烁(图像的闪动)。这时,进行的一次图像扫描的期间称为1帧期间。
本实施例中作为一例,说明公开于专利文献特开2001-5426公报中的时间灰度等级方式。在时间灰度等级方式中将1帧期间分为多个子帧期间。这时的分割数通常与灰度等级比特数相等。为了简单期间这里示出分割数与灰度等级比特数相等的情况。就是说,本实施例中示出对应于3比特灰度等级分割为三个子帧期间SF1~SF3的例子(图14(B))。
各子帧期间有访问(写入)期间Ta和保持(发光)期间Ts。访问期间是对像素写入视频信号的期间,在各子帧期间中的长度相等。保持期间是基于在访问期间写入像素的视频信号使发光元件发光或不发光的期间。这时,保持期间Ts1~Ts3的各长度比设为Ts1∶Ts2∶Ts3=4∶2∶1。就是说,在显示n比特灰度等级时,n个的保持期间的长度比为2(n-1)∶2(n-2)∶...∶21∶20。因此,通过在哪个保持期间使发光元件发光或不发光来确定1帧期间的各像素发光的期间的长度,从而进行灰度等级显示。
接着,在本实施例中参照图16(B)所示的像素说明适用时间灰度等级方式的像素的具体动作。图16(B)所示的像素可适用于电流输入方式。
首先访问期间Ta中进行以下的动作。由于第一扫描线602与第二扫描线603被选择,TFT606、607导通。这时,流过信号线601的电流成为信号电流I data。然后,若电容元件610上蓄积了预定的电荷,则第一扫描线602与第二扫描线603的选择结束,TFT606、607截止。
接着,在保持期间Ts进行以下的动作。第三扫描线604被选择,使TFT609导通。由于在电容元件610上保持了之前写入的预定电荷,TFT608导通,在电流线605流过与信号电流I data相等的电流。从而发光元件611发光。
通过将以上的动作在各子帧期间中进行,构成1帧期间。依据该方法,在要增加显示灰度等级数时,增加子帧期间的分割数即可。并且,子帧期间的顺序如图14(B)、(C)所示,不一定是从上位比特到下位比特的顺序,可在1帧期间中随机排列。而且,也可在各帧期间内改变其顺序。
图14(D)中示出第m行的扫描线的子帧期间SF2。如图14(D)所示,在像素中访问期间Ta2结束时立即开始保持期间Ts2。
接着,就信号线驱动电路的与电流源电路关联的部分,特别是,与设定动作相关的部分的驱动方法进行叙述。
在上述实施方式中已说明了在电流源电路中可将设定动作和输入动作同时进行的方式和不能同时进行的方式。
前者设定动作和输入动作可同时进行的电流源电路中,对进行各动作的定时不作特别限定。这如图2或图44等所示,在一列上配置多个电流源电路的场合也相同。但是,在后者设定动作与输入动作不能同时进行的电流源电路中,需要对进行设定动作的定时加以处理。在采用时间灰度等级方式的场合,需要在不进行输出动作时进行设定动作。例如在设有图1的驱动部的结构和图16(B)的结构的像素时,需要在设于像素部的任意扫描线上在非访问期间Ta的期间进行设定动作。并且,在设有图30的驱动部的结构和图49(B)的结构的像素时,需要在不对设于像素的电流源电路进行设定动作的期间进行设于驱动部的电流源电路的设定动作。
这时,可将控制电流源电路的移位寄存器的频率设定为低速。这样可在电流源电路的设定动作上花费时间而准确地进行设定。
或者,可用图37~图39所示的电路作为控制电流源电路的电路(第一移位寄存器),随机地进行电流源电路的设定动作。这样的话,即使进行设定动作的期间在1帧期间内分散,也能有效利用该期间进行设定动作。并且,可以不将所有的电流源电路的设定动作在1帧期间内进行,而在数帧期间以上来执行。由此,可在电流源电路的设定动作上花费时间准确地进行设定。
本发明中,通过设置控制电流源电路420的第一移位寄存器和控制图像显示用电路的第二移位寄存器,使第一与第二移位寄存器的动作完全独立地进行。而且,在进行输入动作时用第二移位寄存器;在进行设定动作时用第一移位寄存器来进行。这样使第二移位寄存器高速动作时,可将第一移位寄存器低速动作,因此能够准确地进行电流源电路的设定动作。再有,输入动作在设有图1的驱动部的结构和图16(B)的结构的像素的场合,在像素部的扫描线被选择的期间(访问期间Ta)进行即可。并且,在设有图49(B)的结构的像素的场合,可在不对设于像素的电流源电路进行设定动作的期间,对设于驱动部的电流源电路进行设定动作。
本实施例可与实施方式1~8任意组合。
(实施例2)
本实施例中用图13、图53说明设于像素部的像素电路的结构例。
再有,凡具有含输入电流的部分的结构的像素可适用任何结构的像素。
图13(A)的像素中有:信号线1101、第一与第二扫描线1102、1103、电流线(电源线)1104、开关用TFT1105、保持用TFT1106、驱动用TFT1107、变换驱动用TFT1108、电容元件1109以及发光元件1110。信号线1101与电流源电路1111相连。
还有,电流源电路1111相当于设于信号线驱动电路403的电流源电路420。
图13(A)的像素中,开关用TFT1105的栅电极与第一扫描线1102相连,第一电极与信号线1101相连,第二电极与驱动用TFT1107的第一电极和变换驱动用TFT1108的第一电极相连。保持用TFT1106的栅电极与第二扫描线1103相连,第一电极与信号线1102相连,第二电极与驱动用TFT1107的栅电极和变换驱动用TFT1108的栅电极相连。驱动用TFT1107的第二电极与电流线(电源线)1104相连,变换驱动用TFT1108的第二电极与发光元件1110的一个电极相连。电容元件1109连接在变换驱动用TFT1108的栅电极和第二电极之间,保持变换驱动用TFT1108的栅/源极间电压。电流线(电源线)1104和发光元件1110的另一电极分别被输入预定电位,彼此间有电位差。
再有,图13(A)的像素相当于将图33(B)的电路用于像素的场合。但是,由于电流流向不同晶体管的极性成为相反。图13(A)的驱动用TFT1107相当于图33(B)的TFT126;图13(A)的变换驱动用TFT1108相当于图33(B)的TFT122;图13(A)的保持用TFT1106相当于图33(B)的TFT124。
图13(B)的像素中有:信号线1151、第一与第二扫描线1142、1143、电流线(电源线)1144、开关用TFT1145、保持用TFT1146、变换驱动用TFT1147、驱动用TFT1148、电容元件1149以及发光元件1140。信号线1151与电流源电路1141相连。
还有,电流源电路1141相当于设于信号线驱动电路403的电流源电路420。
图13(B)的像素中,开关用TFT1145的栅电极与第一扫描线1142相连,第一电极与信号线1151相连,第二电极与驱动用TFT1148的第一电极和变换驱动用TFT1148的第一电极相连。保持用TFT1146的栅电极与第二扫描线1143相连,第一电极与驱动用TFT1148的第一电极相连,第二电极与驱动用TFT1148的栅电极和变换驱动用TFT1147的栅电极相连。变换驱动用TFT1147的第二电极与电流线(电源线)1144相连,变换驱动用TFT1147的第二电极与发光元件1140的一个电极相连。电容元件1149连接在变换驱动用TFT1147的栅电极和第二电极之间,保持变换驱动用TFT1147的栅/源极间电压。电流线(电源线)1144和发光元件1140的另一电极分别被输入预定电位,彼此间有电位差。
再有,图13(B)的像素相当于将图6(B)的电路用于像素的场合。但是,由于电流流向不同而使晶体管的极性相反。图13(B)的变换驱动用TFT1147相当于图6(B)的TFT122;图13(B)的驱动用TFT1148相当于图6(B)的TFT126;图13(B)的保持用TFT1146相当于图6(B)的TFT124。
图13(C)的像素中有:信号线1121、第一扫描线1122、第二扫描线1123、第三扫描线1135、电流线(电源线)1124、开关用TFT1125、像素用电流线1138、清除用TFT1126、驱动用TFT1127、电容元件1128、电流源TFT1129、反射镜TFT1130、电容元件1131、电流输入TFT1132、保持TFT1133、发光元件1136等。像素用电流线1138与电流源电路1137相连。
图13(C)像素中,开关用TFT1125的栅电极与第一扫描线1122相连,开关用TFT1125的第一电极与信号线1121相连,开关用TFT1125的第二电极与驱动用TFT1127的栅电极和清除用TFT1126的第一电极相连。清除用TFT1126的栅电极与第二扫描线1123相连,清除用TFT1126的第二电极与电流线(电源线)1124相连。驱动用TFT1127的第一电极与发光元件1136的一个电极相连,驱动用TFT1127的第二电极与电流源TFT1129的第一电极相连。电流源TFT1129的第二电极与电流线1124相连。电容元件1131的一个电极与电流源TFT1129的栅电极与反射镜TFT1130的栅电极相连,另一电极与电流线(电源线)1124相连。反射镜TFT1130的第一电极与电流线1124相连,反射镜TFT1130的第二电极与电流输入TFT1132的第一电极相连。电流输入TFT1132的第二电极与电流线(电源线)1124相连,电流输入TFT1132的栅电极与第三扫描线1135相连。电流保持TFT1133的栅电极与第三扫描线1135相连,电流保持TFT1133的第一电极与像素用电流线1138相连,电流保持TFT1133的第二电极与电流源TFT1129的栅电极以及反射镜TFT1130的栅电极相连。电流线(电源线)1124与发光元件1136的另一电极分别被输入预定电位,彼此间有电位差。
这里,电流源电路1137相当于在信号线驱动电路403中配置的电流源电路420。
再有,图13(C)的像素相当于在图49(B)的像素中采用了图6(E)的电路的场合。但是,由于电流的流向不同而使晶体管的极性相反。再有,在图13(C)的像素中增加了清除用TFT1126。通过清除用TFT1126可自由控制点亮期间的长度。
开关用TFT1125承担对像素供给视频信号并加以控制的工作。清除用TFT1126承担将保持于电容元件1131的电荷放电的工作。驱动用TFT1127按照保持于电容元件1131的电荷,控制导通或非导通。电流源TFT1129和反射镜TFT1130形成电流镜电路。电流线1124与发光元件1136的另一电极分别被输入预定电位,彼此间有电位差。
就是说,当开关用TFT1125导通时,视频信号经信号线1121输入到像素,并保存于电容元件1128。然后,根据视频信号的值,驱动用TFT1127导通或截止。因而,驱动用TFT1127导通时,发光元件中流过一定的电流而发光。驱动用TFT1127截止时,发光元件中无电流流过而不发光。从而,图像得以显示。
图13(C)的电流源电路由电流源TFT1129、反射镜TFT1130、电容元件1131、电流输入TFT1132与保持TFT1133构成。电流源电路具有使一定电流流过的能力。该电流源电路通过像素用电流线1138被输入电流,被执行设定动作。因此,即使在构成电流源电路的晶体管的特性上存在偏差,从电流源电路供给发光元件的电流的大小不会产生偏差。对像素的电流源电路的设定动作可与开关用TFT1125或驱动用TFT1127的动作无关地进行。
图53(A)的像素相当于在图49(B)的像素中采用了图6(A)的电路的情况。但是,由于电流的流向不同而使晶体管的极性相反。图53(A)的像素设有电流源TFT1129、电容元件1131、保持TFT1133、像素用电流线1138(Ci)等。像素用电流线1138(Ci)与电流源电路1137相连。再有,电流源电路1137相当于在信号线驱动电路403中配置的电流源电路420。
图53(B)的像素相当于在图49(B)的像素中采用了图7(A)的电路的情况。但是,由于电流的流向不同而使晶体管的极性相反。图53(B)的像素中设有电流源TFT1129、电容元件1131、保持TFT1133、像素用电流线1138(Ci)等。像素用电流线1138(Ci)与电流源电路1137相连。再有,电流源电路1137相当于在信号线驱动电路403中配置的电流源电路420。
图53(A)的像素与图53(B)的像素在电流源TFT1129的极性上不同。由于极性不同,电容元件1131、保持TFT1133的连接也不同。如此,就存在各种结构的像素。但是,以上叙述的像素可分为两大类。第一类是对信号线输入对应于视频信号的电流的类型。相当于这类的有图13(A)、图13(B)等。这时,信号线驱动电路如图1或图2那样设有信号电流控制开关。
而另一类是对信号线输入视频信号,而对像素用电流线输入与视频信号无关的一定电流的类型,即相当于图49(B)那样的像素。相当于这类的有图13(C)、图53(A)、图53(B)等。这时,如图29或图30所示,信号线驱动电路中没有信号电流控制开关。
接着,用定时图就对应于各像素的类型的驱动方法进行叙述。首先,叙述将数字灰度等级和时间灰度等级组合的场合。但这随着像素的类型和信号线驱动电路的结构而改变。就是说,如已叙述的那样,在对于信号线驱动电路的电流源电路的设定动作与输入动作同时进行的场合,对于信号线驱动电路的电流源电路的设定动作的定时并无特别的限定。因此,用定时图说明将对信号线驱动电路的电流源电路的设定动作和输入动作不能同时进行时的驱动方法。
首先,就像素类型为对信号线输入对应于视频信号的电流的类型的场合进行叙述。设像素为图13(A)或图13(B)。设信号线驱动电路为图3(B)的结构。这时的定时图由图54表示。
假定显示4比特的灰度等级,为了简单起见,假定设有4个子帧。首先,最初的子帧期间SF1开始。逐行选择扫描线(图13(A)中的第一扫描线1102或图13(B)中的第一扫描线1132),从信号线(图13(A)中的1101或图13(B)中的1131)有电流输入。该电流成为对应于视频信号的值。若点亮期间Ts1结束,则下一子帧期间SF2开始,与SF1一样进行扫描。然后,开始再下一个子帧期间SF3,同样进行扫描。但是由于点亮期间的长度Ts3小于访问期间的长度Ta3,强制地使之不发光。就是说,清除输入的视频信号。或者,使发光元件上无电流流过。为了进行清除,逐行选择第二扫描线(图13(A)中的第二扫描线1103或图13(B)中的第二扫描线1133)。这样视频信号被清除,可将发光元件置于不发光状态。然后,下一子帧SF4开始。这里也进行与SF3同样的扫描,同样处于不发光状态。
以上是与图像显示动作即与像素的动作关联的定时图。接着,叙述配置于信号线驱动电路的电流源电路的设定动作的定时。这里的电流源电路中,设定动作和输入动作不能同时进行。配置于信号线驱动电路的电流源电路的输入动作在各子帧期间的访问期间(Ta1、Ta2等)进行。因此,配置于信号线驱动电路的电流源电路的设定动作最好在访问期间以外的时间进行。因而,如图54所示,作为访问期间以外的时间,可在设定动作期间Tb1、Tb2进行配置于信号线驱动电路的电流源电路的设定动作。再有,配置于信号线驱动电路的电流源电路的设定动作可在设定动作期间Tb1、Tb2中的任一期间进行,也可用该两个期间进行设定动作。
接着,就像素的类型为对信号线输入视频信号,并对像素用电流线输入与视频信号无关的一定电流的类型的场合进行叙述。信号线驱动电路采用图49(A)的结构。像素可为图13(C)、图49(B)、图53(A)、图53(B)等。但是,在该像素结构的场合,也需要对像素的电流源电路进行设定动作。因此,依照是否能将像素的电流源电路的设定动作和输入动作同时进行,驱动方法即定时图会有不同。首先,图55的定时图表示像素的电流源电路的设定动作和输入动作可同时进行的场合,即像素为图13(C)时的驱动方法。
首先,就关于图像显示动作即像素的开关用晶体管和驱动用晶体管的动作进行叙述。由于与图54的场合大致相同,因而简单叙述。
首先,最初的子帧期间SF1开始。逐行选择扫描线(图13(C)中的第一扫描线1122),从信号线(图13(C)中的1121)输入视频信号。该视频信号通常为电压,但电流也可。若点亮期间Ts1结束,则下一子帧期间SF2开始,进行与SF1同样的扫描。然后,下一子帧期间SF3开始,也进行同样的扫描。但是由于点亮期间的长度Ts3小于访问期间的长度Ta3,强制地使之不发光。就是说,清除输入的视频信号。或者,使发光元件上无电流流过。为了进行清除,逐行进行选择第二扫描线(图13(C)中的第二扫描线1123)。这样,视频信号被清除,驱动用TFT1127成为断开状态,可设置不发光状态。然后,下一子帧期间SF4开始。该子帧中,也进行与子帧期间SF3同样的扫描,同样设置不发光状态。
接着,就对像素的电流源电路的设定动作进行叙述。在图13(C)所示的电流源电路的场合,可将像素的电流源电路的设定动作和输入动作同时进行。因此,像素的电流源电路的设定动作可在任意时刻进行,即可在任意的定时进行。
并且,配置于信号线驱动电路的电流源电路的设定动作在进行像素的电流源电路的设定动作的期间以外的时间进行即可。就是说,例如将1帧期间大致分为第一与第二设定动作期间时,可在第一设定动作期间上进行像素的电流源电路的设定动作、在第二设定动作期间进行信号线驱动电路的电流源电路的设定动作。
由以上可知,只要注意不将对像素的电流源电路的设定动作和信号线驱动电路的电流源电路的设定动作同时进行,在何时进行均可。就是说,在某一期间,进行对像素的电流源电路的设定动作,而在另一期间,进行信号线驱动电路的电流源电路的设定动作即可。这里,对像素的电流源电路的设定动作在何时进行均可。图55是在子帧期间SF1进行对像素的电流源电路的设定动作,除此以外的期间进行配置于信号线驱动电路的电流源电路的设定动作时的驱动方法的定时图。
接着,在图56中示出像素类型为对信号线输入视频信号,并对像素用电流线输入与视频信号无关的一定电流的类型,且像素的电流源电路的设定动作和输入动作不能同时进行时,即像素为图53(A)、图53(B)时的驱动方法的定时图。
首先,由于图像显示动作即与像素的开关用晶体管和驱动用晶体管等关联的动作与图55的情况大致相同,就简单加以叙述。
首先,最初的子帧期间SF1开始。逐行选择扫描线(图53(A)、图53(B)中的第一扫描线1122),并从信号线(图53(A)、图53(B)中的1121)输入视频信号。该视频信号通常为电压,但电流也可。若点亮期间Ts1结束,则下一子帧期间SF2开始,进行与子帧期间SF1同样的扫描。然后,其后的子帧期间SF3开始,也进行同样的扫描。但是由于点亮期间的长度Ts3小于访问期间的长度Ta3,强制地使之不发光。就是说,清除输入的视频信号。或者,可使发光元件无电流流过。为了使发光元件无电流流过,将第二扫描线(图13(C)中的第二扫描线1123)逐行地置于非选择状态。这样,清除用TFT1127成为断开状态,电流的路径被遮断,可设于不发光状态。然后,开始下一子帧SF4。这时也进行与SF3同样的扫描,同样设于不发光状态。
接着,就对像素的电流源电路的设定动作进行叙述。在图53(A)、图53(B)的场合,像素的电流源电路的设定动作和输入动作不能同时进行。因此,像素的电流源电路的设定动作最好在像素的电流源电路不作输入动作时,即发光元件上无电流流过时进行。
信号线驱动电路的电流源电路的设定动作在进行像素的电流源电路的设定动作以外的时间进行即可。就是说,例如将1帧期间大致分为第一与第二设定动作期间时,可在第一设定动作期间进行像素的电流源电路的设定动作,在第二设定动作期间进行信号线驱动电路的电流源电路的设定动作。
由以上可知,对像素的电流源电路的设定动作可在非点亮期间(Td3、Td4)进行,而信号线驱动电路的电流源电路的设定动作可在该期间以外的时间进行。因此,图56中用定时图说明在SF3和SF4的非点亮期间(Td3、Td4)进行对像素的电流源电路的设定动作,在这以外的时间进行信号线驱动电路的电流源电路的设定动作时的驱动方法。
再有,对像素的电流源电路的设定动作只在非点亮期间进行时,会有进行设定动作的期间不足的情况。就是说,在需要花费长时间进行对像素的电流源电路的设定动作、进行充分的正确的设定动作时,需要将进行设定动作的期间设得更长。在这样的时候,如图9所示,可在各访问期间之前强制设置非点亮期间,于是进行对像素的电流源电路的设定动作。
以上,用定时图就将数字灰度等级和时间灰度等级组合后的驱动方法进行了叙述。下面,用定时图就模拟灰度等级时的驱动方法进行叙述。这里,也用定时图就不能同时进行对信号线驱动电路的电流源电路的设定动作和输入动作时的驱动方法进行叙述。
首先,设像素采用图13(A)或图13(B)。信号线驱动电路采用图5或图44的结构。对于这时的驱动方法用图10的定时图进行叙述。
逐行选择扫描线(图13(A)中的第一扫描线1102或图13(B)中的第一扫描线1132),从信号线(图13(A)中的1101或图13(B)中的1131)输入电流。该电流成为对应于视频信号的值。这要用1帧期间进行。
以上是与图像显示动作即与像素的动作有关的驱动方法。接着,就配置于信号线驱动电路的电流源电路的设定动作的定时进行叙述。这里设电流源电路不能同时进行设定动作和输入动作。信号线驱动电路的电流源电路的输入动作通常用1帧期间进行。因而,照这样就不能进行信号线驱动电路的电流源电路的设定动作。因此,如图10所示,在各扫描线被选择的期间(门脉冲选择期间、水平扫描期间),只在最初期间停止配置于信号线驱动电路的电流源电路的输入动作而进行设定动作。就是说,在各水平扫描期间配置设定动作期间Tb。再有,可使该期间与回描期间一致。
或者,如图11所示,信号线驱动电路的电流源电路的输入动作(视频信号的输入动作)可用1帧期间中的几个分割期间进行,在余下的期间进行信号线驱动电路的电流源电路的设定动作。就是说,1帧期间有多个水平扫描期间和设定动作期间。
在进行信号线驱动电路的电流源电路的设定动作时,需要无电流泄漏或其它电流流入的状态下进行。若有电流泄漏或其它电流流入,则在该状态下进行电流源电路的设定动作。这样将不能以正确的值进行设定动作。因而,图24中的晶体管182、图45中的晶体管A、B、C等,在进行信号线驱动电路的电流源电路的设定动作之前需要置于断开状态。但是,如图46那样配置了开关203,并无电流泄漏或其它电流流入时,将无需考虑。
本实施例可与实施方式1~8、实施例1进行任意组合。
(实施例3)
本实施例中就进行彩色显示时的处理方法进行叙述。
发光元件为有机EL元件时,即使对发光元件通过相同大小的电流,其亮度会因颜色而不同。并且,发光元件因老化等而恶化的场合,其恶化的程度也随颜色不同而不同。因此,在用发光元件的发光装置中进行彩色显示时,为了调整其白色平衡需要进行各种处理。
最简单的方法是将输入像素的电流大小按照颜色改变。为此,将基准信号用恒流源的电流大小按照颜色改变即可。
另外还有对像素、信号线驱动电路、基准用恒流源等上用如图6(C)~图6(E)的电路的方法。然后,在如图6(C)~图6(E)的电路中,将构成电流镜电路的两个晶体管的W/L的比率按照颜色改变。从而,可使输入像素的电流的大小按照颜色改变。
再有将点亮期间的长度按照颜色改变的方法。该方法可适用于采用时间灰度等级方式时或不采用该方式时的任意场合。通过该方法可调整各像素的亮度。
用以上的方法或将它们组合使用,能够容易地调整白色平衡。
本实施例可与实施方式1~8、实施例1、2任意组合。
(实施例4)
本实施例中用图12就本发明的发光装置(半导体装置)的外观进行说明。图12(A)是将形成了晶体管的元件基板用密封材料封装而形成的发光装置的正面图;图12(B)是图12(A)的A-A’处的截面图;图12(C)是图12(A)的B-B’处的截面图。
设置封口材料4009,包围设于基板4001上的像素部4002、源极信号线驱动电路4003、栅极信号线驱动电路4004a、b。并且在像素部4002、源极信号线驱动电路4003、栅极信号线驱动电路4004a、b之上设置密封材料4008。因而像素部4002、源极信号线驱动电路4003、栅极信号线驱动电路4004a、b等,用基板4001和封口材料4009以及密封材料4008装入填充材料4210密封。
并且,设于基板4001上的像素部4002、源极信号线驱动电路4003、栅极信号线驱动电路4004a、b等,设有多个TFT。图12(B)中代表性的示出在基层膜4010上形成的、源极信号线驱动电路4003包含的驱动TFT(这里图示了n沟道型TFT和p沟道型TFT)4201和像素部4002包含的清除用TFT4202。
本实施例中,在驱动TFT4201上采用公知方法制作的p沟道型TFT或n沟道型TFT,在清除用TFT4202上采用公知方法制作的n沟道型TFT。
在驱动TFT4201与清除用TFT4202上形成层间绝缘膜(平坦化膜)4301,其上形成与清除用TFT4202的漏极电连接的像素电极(阳极)4203。使用功函数大的透明导电膜作为像素电极4203。作为透明导电膜,可用氧化铟和氧化锡的化合物、氧化铟和氧化锌的化合物、氧化锌、氧化锡或氧化铟。并且,也可在所述透明导电膜上添加镓而使用。
然后,在像素电极4203上形成绝缘膜4302,绝缘膜4302在像素电极4203上形成开口部。在该开口部中像素电极4203上形成发光层4204。发光层4204可用公知的发光材料或无机发光材料。并且,发光材料可用低分子系(单体)材料和高分子系(聚合物)材料中的任一种。
发光层4204的形成方法可用已知的蒸镀技术或涂敷法技术。并且,发光层4204的结构可为将空穴注入层、空穴传输层、发光层、电子传输层或电子注入层任意组合的叠层结构或单层结构。
发光层4204上形成具有遮光性的导电膜(代表性的有以铝、铜或银为主成分的导电膜或它们和其它导电膜的层叠膜)构成的阴极4205。并且,最好极力排除在阴极4205和发光层4204的界面上存在的水分或氧气。因此,将发光层4204在氮气或稀有气体气氛中形成,需设法不与氧气或水分接触的状态下形成阴极4205。本实施例中通过用多室(multi chamber)方式(群组工具(cluster tool)方式)的成膜装置可形成上述那样的膜。而且阴极4205被供给预定电压。
用如上所述的方式,形成由像素电极(阳极)4203、发光层4204与阴极4205构成的发光元件4303。然后在绝缘膜上形成保护膜,覆盖发光元件4303。保护膜可有效防止氧气或水分等进入发光元件4303。
4005a表示连接于电源线的引出布线,与清除用TFT4202的源区电连接。引出布线4005a通过封口材料4009和基板4001之间,经由各向异性导电性薄膜4300与FPC4006中的FPC用布线4301电连接。
作为密封材料4008可用玻璃材料、金属材料(代表性的有不锈钢材料)、陶瓷材料、塑料材料(也含塑料薄膜)。作为塑料材料可用FRP(Fiberglass-Reinforced Plastics:玻璃纤维增强塑料)板、PVF(聚氟乙烯)薄膜、聚酯薄膜(mylar film)、聚酯(polyester)薄膜或丙烯酸树脂薄膜。并且,也可采用铝箔夹于PVF薄膜或聚酯薄膜之间构成板。
但是,来自发光层的光的放射方向朝着盖材侧时盖材必须透明。这时,用玻璃板、塑料板、聚酯薄膜或丙烯酸薄膜等透明物质。
并且,作为填充材料4210除了氮气或氩气等惰性气体以外,可用紫外线硬化树脂或热硬化树脂,PVC(聚氯乙烯)、丙烯酸、聚酰亚胺、环氧树脂、硅树脂、PVB(聚乙烯醇缩丁醛)或EVA(乙烯/乙酸乙烯酯)。本实施例中用氮气作为填充材料。
为了使填充材料4210曝露于吸湿性物质(最好是氧化钡)或可吸收氧气的物质中,在密封材料4008的基板4001侧的面上设置凹部4007,然后配置吸湿性物质或可吸收氧气的物质4207。然后用凹部盖材4208将吸湿性物质或可吸收氧气的物质4207保持在凹部4007中,以不使吸湿性物质或可吸收氧气的物质4207散开。再有,凹部盖材4208成为孔眼很小的网状,成为使空气或水分通过,使吸湿性物质或吸收氧气的物质4207不能通过的结构。通过设置吸湿性物质或吸收氧气的物质4207,能够抑制发光元件4303的恶化。
如图12(C)所示,在形成像素电极4203的同时与引出布线4005a上相接地形成导电性膜4203a。
并且,各向异性导电性薄膜4300设有导电性填料4300a。通过将基板4001和FPC4006热压粘接,使基板4001上的导电性膜4203a和FPC4006上的FPC用布线4301等通过导电性填料4300a电连接。
本实施例可实施方式1~8、实施例1~4任意组合。
(实施例5)
由于用发光元件的发光装置是自发光型,与液晶显示器相比,明亮场所的分辨率高且视角广。因此,可用于各种电子设备的显示部。
应用本发明的发光装置的电子设备有:摄像机、数字照相机、眼镜型显示器(头带显示器)、航空系统、音响重放装置(汽车音响,功放等)、笔记本型个人计算机、游戏机器、便携式信息终端(移动计算机、便携式电话、便携式游戏机或电子书等)、设有记录媒体的图像再现装置(具体有再现Digital Versatile Disc(DVD)等记录媒体,设有显示该图像的显示器的装置)等。特别是,对从斜方向观看机会多的便携式信息终端而言,广视角尤为重视,因此最好用本发明的发光装置。这些电子设备的具体例在图22中示出。
图22(A)表示发光装置,包含壳体2001、底座2002、显示部2003、扬声器部2004、视频输入端子2005等。本发明的发光装置可用于显示部2003。并且,通过本发明可完成图22(A)所示的发光装置。由于发光装置是自发光型,所以不需要背光源,其显示部可比液晶显示器薄。再有,发光装置包含个人计算机用、TV广播接收用、广告显示用等所有的信息显示用显示装置。
图22(B)表示数码相机,包含主体2101、显示部2102、受像部2103、操作键2104、外部连接端口2105、快门2106等。本发明的发光装置可用于显示部2102。并且,通过本发明可完成图22(B)所示的数码相机。
图22(C)表示笔记本型个人计算机,包含主体2201、壳体2202、显示部2203、键盘2204、外部连接端口2205、指向鼠标2206等。本发明的发光装置可用于其显示部2203。并且,通过本发明可完成图22(C)所示的发光装置。
图22(D)表示移动计算机,包含主体2301、显示部2302、开关2303、操作键2304、红外线端口2305等。本发明的发光装置可用于其显示部2302。并且,通过本发明可完成图22(D)所示的移动计算机。
图22(E)表示设有记录媒体的便携式图像再现装置(具体有DVD再现装置),包含主体2401、壳体2402、显示部A2403、显示部B2404、记录媒体(DVD等)读取部2405、操作键2406、扬声器部2407等。显示部A2403主要显示图像信息,显示部B2404主要显示文字信息,本发明的发光装置可用于这些显示部A、B2403、2404。再有,设有记录媒体的图像再现装置也包含家庭用游戏机等。并且,通过本发明可完成图22(E)所示的DVD再现装置。
图22(F)表示眼镜型显示器(头带显示器),包含主体2501、显示部2502、臂部2503。本发明的发光装置可用于显示部2502。并且,通过本发明可完成图22(F)所示的眼镜型显示器。
图22(G)表示摄像机,包含主体2601、显示部2602、壳体2603、外部连接端口2604、遥控接收部2605、受像部2606、电池2607、声音输入部2608、操作键2609、接眼部2610等。本发明的发光装置可用于显示部2602。并且,通过本发明可完成图22(G)所示的摄像机。
这里,图22(H)表示便携式电话,包含主体2701、壳体2702、显示部2703、声音输入部2704、声音输出部2705、操作键2706、外部连接端口2707、天线2708等。本发明的发光装置可用于显示部2703。再有,显示部2703可通过在黑色背景上显示白色文字来抑制便携式电话的耗电。并且,通过本发明可完成图22(H)所示的便携式电话。
将来,若发光材料的发光亮度被提高,可将包含输出的图像信息的光用透镜等放大投影,从而用于前向型或后向型投影机。
并且,上述电子设备通过互联网或CATV(有线电视)等电子通信线路显示分配的信息情况日益增多,尤其是显示动图像信息的机会增加。由于发光材料的响应速度非常高,发光装置进行动图像显示很理想。
并且,由于发光装置中发光的部分上耗电,最好尽量减少发光部分来显示信息。因此,在便携式信息终端尤其是便携式电话或音响再现装置那样以文字信息为主的显示部上用发光装置时,最好以不发光部分为背景,将文字信息形成在发光部分。
如上所述,本发明的适用范围极为广泛,可用于所有领域的电子设备上。并且,本实施例的电子设备可采用实施方式1~8、实施例1~4所示的任一结构的发光装置。
设有上述结构的本发明抑制TFT的特性偏差的影响,能够将所要的电流向外部供给。
本发明提供设有两个移位寄存器(第一与第二移位寄存器)的信号线驱动电路。该第一与第二移位寄存器,其中一个是电流源电路,另一个是用以控制视频信号的电路即为显示图像而动作的电路,例如控制闩锁电路、取样开关、开关101(信号电流控制开关)等。这样,可使第一与第二移位寄存器的动作独立地进行,必然也能够使电流源电路的设定动作和图像显示动作独立地进行。由于电流源电路的设定动作需时间进行才会正确进行,因此能够让电流源电路和闩锁电路独立工作的本发明的结构很有效。
再有,移位寄存器由触发器电路或解码器电路等电路构成。当移位寄存器由触发器电路构成时,通常将多条布线从第一列到最后一列依次选择。另一方面,当移位寄存器由解码器电路等构成时,可将多条布线随机地选择。若能将多条布线随机地选择,则也能将设定信号随机地输出。因此,电流源电路的设定动作不是从第一列开始依次进行,而是能随机地进行。若能将电流源电路的设定动作随机地进行则有各种优点。例如,若电流源电路的设定动作不是从第一列开始依次进行,而是随机地进行,则可自由延长进行设定动作的时间长度。并且,进行设定动作的期间在1帧中分散的场合,若可随机地选择任意列,则自由度上升,可延长设定动作的期间。其它还有可使设于电流源电路内的电容元件的电荷泄漏的影响不显眼的优点。如此,在伴随设定动作有不良情况时,可使该不良情况不易被发现。
Claims (82)
1.一种包含电流源电路的信号线驱动电路,其特征在于所述电流源电路中设有:
将第一电流变换为电压的部件;
将变换后的所述电压保持的部件;
将保持的所述电压变换为第二电流的部件;以及
由数字的图像信号使所述第二电流流过信号线或像素的部件,
所述第二电流与所述第一电流成比例或相对应,并且受视频信号的控制。
2.一种信号线驱动电路,其特征在于设有:
电流源电路和将数字的图像信号供给信号线或像素的部件;
所述电流源电路中设有,
将第一电流变换为电压的部件,
将变换后的所述电压保持的部件,以及
将保持的所述电压变换为第二电流,并使所述第二电流流过电流线或像素的部件;
所述第二电流与所述第一电流成比例或相对应,并且受视频信号的控制。
3.一种设有第一与第二移位寄存器以及与闩锁电路及多条布线中每一条对应的多个电流源电路的信号线驱动电路,其特征在于:
所述多个电流源电路各自设有电容部件和供给部件,还设有按照所述第一移位寄存器供给的取样脉冲,将供给的电流变换为电压的部件;
所述电容部件保持变换成的电压,所述供给部件按照视频信号供给对应于所述变换后的电压的电流;
所述闩锁电路按照所述第二移位寄存供给的取样脉冲工作。
4.如权利要求3所述的信号线驱动电路,其特征在于:
设有m个基准用恒流源,其中,m是自然数;
由所述m个基准用恒流源供给的信号电流各自对应于相互不同的比特。
5.如权利要求3所述的信号线驱动电路,其特征在于:
所述第一移位寄存器供给的取样脉冲同时输出到多个列。
6.如权利要求3所述的信号线驱动电路,其特征在于:
所述多条布线是多条信号线或多条电流线。
7.如权利要求3所述的信号线驱动电路,其特征在于:
所述第一与所述第二移位寄存器仅由触发器电路构成,依次选择所述多条布线。
8.如权利要求3所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由解码器电路构成,随机选择所述多条布线。
9.如权利要求3所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由触发器电路、输入列选择信号的第一闩锁器及输入选择控制信号的逻辑运算元件构成,随机选择所述多条布线。
10.如权利要求3所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由触发器电路、输入列选择信号的第一闩锁器及输入选择用闩锁信号的第二闩锁器构成,随机选择所述多条布线。
11.如权利要求3所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的晶体管的漏极和栅极之间处于短路状态时,由供给的电流保持该栅/源极间发生的电压。
12.如权利要求3所述的信号线驱动电路,其特征在于:
所述供给部件中设有晶体管、控制所述晶体管的栅极和漏极之间的导通的第一开关、控制基准用恒流源和所述晶体管的栅极之间的导通的第二开关以及控制所述晶体管的漏极和像素之间的导通的第三开关。
13.如权利要求3所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的第一与第二晶体管的漏极和栅极之间均处于短路状态时,由供给的电流保持所述第一或所述第二晶体管的栅/源极间发生的电压。
14.如权利要求3所述的信号线驱动电路,其特征在于:
所述供给部件中设有由第一与第二晶体管构成的电流镜电路、控制所述第一与所述第二晶体管的栅极和源极之间的导通的第一开关以及控制基准用恒流源和所述第一与所述第二晶体管的栅极之间的导通的第二开关。
15.如权利要求3所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的第一与第二晶体管中一方的漏极和栅极之间处于短路状态时,由供给的电流保持该栅/源极间发生的电压。
16.如权利要求3所述的信号线驱动电路,其特征在于:
所述供给部件中设有包含第一与第二晶体管的电流镜电路,
控制基准用恒流源和所述第一晶体管的漏极之间的导通的第一开关,以及
对从所述第一晶体管的漏极和栅极之间、所述第一晶体管的栅极和所述第二晶体管的栅极之间以及所述第一与所述第二晶体的栅极和所述基准用恒流源之间中选择的任一个的导通加以控制的第二开关。
17.如权利要求14所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
18.如权利要求14所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
19.如权利要求15所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
20.如权利要求15所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
21.如权利要求16所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
22.如权利要求16所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
23.如权利要求3所述的信号线驱动电路,其特征在于:
所述供给部件中设有晶体管、控制对所述电容部件的电流供给的第一与第二开关以及控制所述晶体管的栅极和漏极之间的导通的第三开关;
所述晶体管的栅极与所述第一开关相连,所述晶体管的源极与所述第二开关相连,所述晶体管的漏极与所述第三开关相连。
24.如权利要求3所述的信号线驱动电路,其特征在于:
所述供给部件中设有包含a个晶体管的电流镜电路,其中a是不小于2的自然数;
所述a个晶体管的栅宽/栅长设定为20∶21∶…∶2a-1;
所述a个晶体管的漏极电流设定为20∶21∶…∶2a-1。
25.如权利要求3所述的信号线驱动电路,其特征在于:
构成所述供给部件的晶体管在饱和区工作。
26.如权利要求3所述的信号线驱动电路,其特征在于:
构成所述电流源电路的晶体管的激活层由多晶硅形成。
27.如权利要求3所述的信号线驱动电路,其特征在于:
所述第一与所述第二移位寄存器以不同频率工作。
28.一种设有第一与第二移位寄存器以及与闩锁电路及多条布线中每一条对应的第一与第二电流源电路的信号线驱动电路,其特征在于:
所述第一与所述第二电流源电路各自设有电容部件和供给部件,还设有按照所述第一移位寄存器供给的取样脉冲,将供给的电流变换为电压的部件;
设于所述第一与所述第二电流源电路之一方的所述电容部件保持变换成的电压,设于另一方电流源电路的所述供给部件,按照视频信号供给对应于所述变换成的电压的电流;
所述闩锁电路按照所述第二移位寄存供给的取样脉冲工作。
29.如权利要求28所述的信号线驱动电路,其特征在于:
设有m个基准用恒流源,其中,m是自然数;
由所述m个基准用恒流源供给的信号电流各自对应于相互不同的比特。
30.如权利要求28所述的信号线驱动电路,其特征在于:
所述第一移位寄存器供给的取样脉冲同时输出到多个列。
31.如权利要求28所述的信号线驱动电路,其特征在于:
所述多条布线是多条信号线或多条电流线。
32.如权利要求28所述的信号线驱动电路,其特征在于:
所述第一与所述第二移位寄存器仅由触发器电路构成,依次选择所述多条布线。
33.如权利要求28所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由解码器电路构成,随机选择所述多条布线。
34.如权利要求28所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由触发器电路、输入列选择信号的第一闩锁器及输入选择控制信号的逻辑运算元件构成,随机选择所述多条布线。
35.如权利要求28所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由触发器电路、输入列选择信号的第一闩锁器及输入选择用闩锁信号的第二闩锁器构成,随机选择所述多条布线。
36.如权利要求28所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的晶体管的漏极和栅极之间处于短路状态时,由供给的电流保持该栅/源极间发生的电压。
37.如权利要求28所述的信号线驱动电路,其特征在于:
所述供给部件中设有晶体管、控制所述晶体管的栅极和漏极之间的导通的第一开关、控制基准用恒流源和所述晶体管的栅极之间的导通的第二开关以及控制所述晶体管的漏极和像素之间的导通的第三开关。
38.如权利要求28所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的第一与第二晶体管的漏极和栅极之间均处于短路状态时,由供给的电流保持所述第一或所述第二晶体管的栅/源极间发生的电压。
39.如权利要求28所述的信号线驱动电路,其特征在于:
所述供给部件中设有由第一与第二晶体管构成的电流镜电路、控制所述第一与所述第二晶体管的栅极和源极之间的导通的第一开关以及控制基准用恒流源和所述第一与所述第二晶体管的栅极之间的导通的第二开关。
40.如权利要求28所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的第一与第二晶体管中一方的漏极和栅极之间处于短路状态时,由供给的电流保持该栅/源极间发生的电压。
41.如权利要求28所述的信号线驱动电路,其特征在于:
所述供给部件中设有包含第一与第二晶体管的电流镜电路,
控制基准用恒流源和所述第一晶体管的漏极之间的导通的第一开关,以及
对从所述第一晶体管的漏极和栅极之间、所述第一晶体管的栅极和所述第二晶体管的栅极之间以及所述第一与所述第二晶体的栅极和所述基准用恒流源之间中选择的任一个的导通加以控制的第二开关。
42.如权利要求39所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
43.如权利要求39所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
44.如权利要求40所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
45.如权利要求40所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
46.如权利要求41所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
47.如权利要求41所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
48.如权利要求28所述的信号线驱动电路,其特征在于:
所述供给部件中设有晶体管、控制对所述电容部件的电流供给的第一与第二开关以及控制所述晶体管的栅极和漏极之间的导通的第三开关;
所述晶体管的栅极与所述第一开关相连,所述晶体管的源极与所述第二开关相连,所述晶体管的漏极与所述第三开关相连。
49.如权利要求28所述的信号线驱动电路,其特征在于:
所述供给部件中设有包含a个晶体管的电流镜电路,其中a是不小于2的自然数;
所述a个晶体管的栅宽/栅长设定为20∶21∶…∶2a-1;
所述a个晶体管的漏极电流设定为20∶21∶…∶2a-1。
50.如权利要求28所述的信号线驱动电路,其特征在于:
构成所述供给部件的晶体管在饱和区工作。
51.如权利要求28所述的信号线驱动电路,其特征在于:
构成所述电流源电路的晶体管的激活层由多晶硅形成。
52.如权利要求28所述的信号线驱动电路,其特征在于:
所述第一与所述第二移位寄存器以不同频率工作。
53.一种设有第一与第二移位寄存器以及与闩锁电路及多条布线中每一条对应的n个电流源电路的信号线驱动电路,其中n为不小于2的自然数,其特征在于:
所述n个电流源电路各自设有电容部件和供给部件,还设有按照所述第一移位寄存器供给的取样脉冲,将供给的电流变换为电压的部件;
设于所述n个电流源电路的所述电容部件保持变换成的电压,所述供给部件按照视频信号供给对应于所述变换成的电压的电流;
所述闩锁电路按照所述第二移位寄存供给的取样脉冲工作。
54.如权利要求53所述的信号线驱动电路,其特征在于:
设有m个基准用恒流源,其中,m是自然数;
由所述m个基准用恒流源供给的信号电流各自对应于相互不同的比特。
55.如权利要求53所述的信号线驱动电路,其特征在于:
所述第一移位寄存器供给的取样脉冲同时输出到多个列。
56.如权利要求53所述的信号线驱动电路,其特征在于:
所述多条布线是多条信号线或多条电流线。
57.如权利要求53所述的信号线驱动电路,其特征在于:
所述第一与所述第二移位寄存器仅由触发器电路构成,依次选择所述多条布线。
58.如权利要求53所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由解码器电路构成,随机选择所述多条布线。
59.如权利要求53所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由触发器电路、输入列选择信号的第一闩锁器及输入选择控制信号的逻辑运算元件构成,随机选择所述多条布线。
60.如权利要求53所述的信号线驱动电路,其特征在于:
所述第一或所述第二移位寄存器由触发器电路、输入列选择信号的第一闩锁器及输入选择用闩锁信号的第二闩锁器构成,随机选择所述多条布线。
61.如权利要求53所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的晶体管的漏极和栅极之间处于短路状态时,由供给的电流保持该栅/源极间发生的电压。
62.如权利要求53所述的信号线驱动电路,其特征在于:
所述供给部件中设有晶体管、控制所述晶体管的栅极和漏极之间的导通的第一开关、控制基准用恒流源和所述晶体管的栅极之间的导通的第二开关以及控制所述晶体管的漏极和像素之间的导通的第三开关。
63.如权利要求53所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的第一与第二晶体管的漏极和栅极之间均处于短路状态时,由供给的电流保持所述第一或所述第二晶体管的栅/源极间发生的电压。
64.如权利要求53所述的信号线驱动电路,其特征在于:
所述供给部件中设有由第一与第二晶体管构成的电流镜电路、控制所述第一与所述第二晶体管的栅极和源极之间的导通的第一开关以及控制基准用恒流源和所述第一与所述第二晶体管的栅极之间的导通的第二开关。
65.如权利要求53所述的信号线驱动电路,其特征在于:
所述电容部件在设于所述供给部件的第一与第二晶体管中一方的漏极和栅极之间处于短路状态时,由供给的电流保持该栅/源极间发生的电压。
66.如权利要求53所述的信号线驱动电路,其特征在于:
所述供给部件中设有包含第一与第二晶体管的电流镜电路,
控制基准用恒流源和所述第一晶体管的漏极之间的导通的第一开关,以及
对从所述第一晶体管的漏极和栅极之间、所述第一晶体管的栅极和所述第二晶体管的栅极之间以及所述第一与所述第二晶体的栅极和所述基准用恒流源之间中选择的任一个的导通加以控制的第二开关。
67.如权利要求64所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
68.如权利要求64所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
69.如权利要求65所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
70.如权利要求65所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
71.如权利要求66所述的信号线驱动电路,其特征在于:
所述第一与所述第二晶体管的栅宽/栅长设定为同值。
72.如权利要求66所述的信号线驱动电路,其特征在于:
所述第一晶体管的栅宽/栅长设定为大于所述第二晶体管的栅宽/栅长的值。
73.如权利要求53所述的信号线驱动电路,其特征在于:
所述供给部件中设有晶体管、控制对所述电容部件的电流供给的第一与第二开关以及控制所述晶体管的栅极和漏极之间的导通的第三开关;
所述晶体管的栅极与所述第一开关相连,所述晶体管的源极与所述第二开关相连,所述晶体管的漏极与所述第三开关相连。
74.如权利要求53所述的信号线驱动电路,其特征在于:
所述供给部件中设有包含a个晶体管的电流镜电路,其中a是不小于2的自然数;
所述a个晶体管的栅宽/栅长设定为20∶21∶…∶2a-1;
所述a个晶体管的漏极电流设定为20∶21∶…∶2a-1。
75.如权利要求53所述的信号线驱动电路,其特征在于:
构成所述供给部件的晶体管在饱和区工作。
76.如权利要求53所述的信号线驱动电路,其特征在于:
构成所述电流源电路的晶体管的激活层由多晶硅形成。
77.如权利要求53所述的信号线驱动电路,其特征在于:
所述第一与所述第二移位寄存器以不同频率工作。
78.一种发光装置,其特征在于:
设有如权利要求1至权利要求77中任一项所述的信号线驱动电路,以及
各自含有发光元件的多个像素矩阵状排列而成的像素部;
电流由所述信号线驱动电路供给所述发光元件。
79.一种发光装置的驱动方法,所述发光装置中设有多条布线与多条扫描线以及多个像素矩阵状排列而成的像素部和
设有与所述多条布线各自对应的多个电流源电路和第一与第二移位寄存器的信号线驱动电路,
所述多个像素各自设有发光元件、驱动用晶体管以及保持所述驱动用晶体管的栅/源极间电压的电容元件,其特征在于:
1帧期间设有多个子帧期间;
所述多个子帧期间分别设有点亮期间和访问期间;
在所述点亮期间,所述电流源电路按照所述第一移位寄存器供给的取样脉冲,将供给的电流变换为电压;
在所述访问期间,设于所述电流源电路的供给部件供给对应于所述变换成的电压的电流;
施加到所述布线或所述像素的电流与所述电流源电路的基准用恒流源电流成比例或相对应,并且受视频信号的控制。
80.如权利要求79所述的发光装置的驱动方法,其特征在于:
所述第一与所述第二移位寄存器以不同频率工作。
81.如权利要求79所述的发光装置的驱动方法,其特征在于:
所述像素部进行线顺序驱动或点顺序驱动。
82.如权利要求79所述的发光装置的驱动方法,其特征在于:
所述多条布线是多条信号线或多条电流线。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP333470/2001 | 2001-10-30 | ||
JP2001333470 | 2001-10-30 | ||
JP2002288043 | 2002-09-30 | ||
JP288043/2002 | 2002-09-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1610932A CN1610932A (zh) | 2005-04-27 |
CN100476927C true CN100476927C (zh) | 2009-04-08 |
Family
ID=26624228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB028263936A Expired - Fee Related CN100476927C (zh) | 2001-10-30 | 2002-10-30 | 信号线驱动电路、发光装置及其驱动方法 |
Country Status (8)
Country | Link |
---|---|
US (3) | US7180479B2 (zh) |
EP (1) | EP1447787A4 (zh) |
JP (2) | JPWO2003038795A1 (zh) |
KR (1) | KR100939734B1 (zh) |
CN (1) | CN100476927C (zh) |
SG (1) | SG152054A1 (zh) |
TW (1) | TWI252454B (zh) |
WO (1) | WO2003038795A1 (zh) |
Families Citing this family (72)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6777885B2 (en) * | 2001-10-12 | 2004-08-17 | Semiconductor Energy Laboratory Co., Ltd. | Drive circuit, display device using the drive circuit and electronic apparatus using the display device |
US7576734B2 (en) * | 2001-10-30 | 2009-08-18 | Semiconductor Energy Laboratory Co., Ltd. | Signal line driving circuit, light emitting device, and method for driving the same |
US7180479B2 (en) | 2001-10-30 | 2007-02-20 | Semiconductor Energy Laboratory Co., Ltd. | Signal line drive circuit and light emitting device and driving method therefor |
US7742064B2 (en) | 2001-10-30 | 2010-06-22 | Semiconductor Energy Laboratory Co., Ltd | Signal line driver circuit, light emitting device and driving method thereof |
TWI261217B (en) | 2001-10-31 | 2006-09-01 | Semiconductor Energy Lab | Driving circuit of signal line and light emitting apparatus |
TWI256607B (en) | 2001-10-31 | 2006-06-11 | Semiconductor Energy Lab | Signal line drive circuit and light emitting device |
JP3923341B2 (ja) | 2002-03-06 | 2007-05-30 | 株式会社半導体エネルギー研究所 | 半導体集積回路およびその駆動方法 |
JP4015152B2 (ja) | 2002-06-19 | 2007-11-28 | 三菱電機株式会社 | 表示装置 |
US8035626B2 (en) * | 2002-11-29 | 2011-10-11 | Semiconductor Energy Laboratory Co., Ltd. | Current driving circuit and display device using the current driving circuit |
JPWO2004054114A1 (ja) * | 2002-12-10 | 2006-04-13 | 株式会社半導体エネルギー研究所 | 半導体装置、デジタル・アナログ変換回路及びそれらを用いた表示装置 |
US7271784B2 (en) * | 2002-12-18 | 2007-09-18 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
JP4170293B2 (ja) | 2003-01-17 | 2008-10-22 | 株式会社半導体エネルギー研究所 | 半導体装置 |
CN1754316B (zh) | 2003-02-28 | 2011-07-13 | 株式会社半导体能源研究所 | 半导体装置及其驱动方法 |
WO2004097543A1 (ja) * | 2003-04-25 | 2004-11-11 | Semiconductor Energy Laboratory Co. Ltd. | 半導体装置 |
US7453427B2 (en) | 2003-05-09 | 2008-11-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
KR101089050B1 (ko) | 2003-05-14 | 2011-12-02 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
JPWO2004102516A1 (ja) * | 2003-05-16 | 2006-07-13 | 東芝松下ディスプレイテクノロジー株式会社 | アクティブマトリクス型表示装置及びデジタルアナログ変換器 |
CN1802681B (zh) * | 2003-06-06 | 2011-07-13 | 株式会社半导体能源研究所 | 半导体装置 |
GB0315929D0 (en) * | 2003-07-08 | 2003-08-13 | Koninkl Philips Electronics Nv | Display device |
US8378939B2 (en) | 2003-07-11 | 2013-02-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US7961160B2 (en) * | 2003-07-31 | 2011-06-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device, a driving method of a display device, and a semiconductor integrated circuit incorporated in a display device |
US8085226B2 (en) | 2003-08-15 | 2011-12-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
WO2005027085A1 (en) | 2003-09-12 | 2005-03-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method of the same |
JP3922246B2 (ja) | 2003-11-21 | 2007-05-30 | セイコーエプソン株式会社 | 電流生成回路、電流生成回路の制御方法、電気光学装置および電子機器 |
EP1610292B1 (en) * | 2004-06-25 | 2016-06-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device, driving method thereof and electronic device |
KR101085911B1 (ko) * | 2004-07-30 | 2011-11-23 | 매그나칩 반도체 유한회사 | 유기전계 발광장치 |
US8294648B2 (en) * | 2004-10-08 | 2012-10-23 | Samsung Display Co., Ltd. | Gray-scale current generating circuit, display device using the same, and display panel and driving method thereof |
US20070035488A1 (en) * | 2004-12-03 | 2007-02-15 | Semiconductor Energy Laboratory Co., Ltd. | Driving method of display device |
CA2490858A1 (en) | 2004-12-07 | 2006-06-07 | Ignis Innovation Inc. | Driving method for compensated voltage-programming of amoled displays |
KR100599657B1 (ko) | 2005-01-05 | 2006-07-12 | 삼성에스디아이 주식회사 | 표시 장치 및 그 구동 방법 |
US20060158399A1 (en) | 2005-01-14 | 2006-07-20 | Semiconductor Energy Laboratory Co., Ltd. | Driving method of display device |
WO2006115291A1 (en) * | 2005-04-26 | 2006-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
TW200707376A (en) | 2005-06-08 | 2007-02-16 | Ignis Innovation Inc | Method and system for driving a light emitting device display |
EP1793367A3 (en) * | 2005-12-02 | 2009-08-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US9922600B2 (en) * | 2005-12-02 | 2018-03-20 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP5164857B2 (ja) | 2006-01-09 | 2013-03-21 | イグニス・イノベイション・インコーポレーテッド | アクティブマトリクスディスプレイ回路の駆動方法および表示システム |
US9269322B2 (en) | 2006-01-09 | 2016-02-23 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
US9489891B2 (en) | 2006-01-09 | 2016-11-08 | Ignis Innovation Inc. | Method and system for driving an active matrix display circuit |
KR100719665B1 (ko) * | 2006-03-14 | 2007-05-17 | 삼성에스디아이 주식회사 | 데이터 구동회로와 이를 이용한 유기 전계발광 표시장치 |
US7940846B2 (en) * | 2007-01-08 | 2011-05-10 | International Business Machines Corporation | Test circuit for serial link receiver |
US8542167B2 (en) * | 2007-08-01 | 2013-09-24 | Himax Technologies Limited | Projection type display apparatus |
US20090046044A1 (en) * | 2007-08-14 | 2009-02-19 | Himax Technologies Limited | Apparatus for driving a display panel |
CN102057418B (zh) | 2008-04-18 | 2014-11-12 | 伊格尼斯创新公司 | 用于发光器件显示器的系统和驱动方法 |
TWI413071B (zh) | 2008-06-11 | 2013-10-21 | Novatek Microelectronics Corp | 用於液晶顯示器降低消耗功率之驅動方法及相關裝置 |
CA2637343A1 (en) | 2008-07-29 | 2010-01-29 | Ignis Innovation Inc. | Improving the display source driver |
US9370075B2 (en) | 2008-12-09 | 2016-06-14 | Ignis Innovation Inc. | System and method for fast compensation programming of pixels in a display |
US8633873B2 (en) * | 2009-11-12 | 2014-01-21 | Ignis Innovation Inc. | Stable fast programming scheme for displays |
CA2687631A1 (en) | 2009-12-06 | 2011-06-06 | Ignis Innovation Inc | Low power driving scheme for display applications |
CA2696778A1 (en) | 2010-03-17 | 2011-09-17 | Ignis Innovation Inc. | Lifetime, uniformity, parameter extraction methods |
KR101097353B1 (ko) * | 2010-05-07 | 2011-12-23 | 삼성모바일디스플레이주식회사 | 게이트 구동회로 및 이를 이용한 유기전계발광표시장치 |
US20140368491A1 (en) | 2013-03-08 | 2014-12-18 | Ignis Innovation Inc. | Pixel circuits for amoled displays |
US9351368B2 (en) | 2013-03-08 | 2016-05-24 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9886899B2 (en) | 2011-05-17 | 2018-02-06 | Ignis Innovation Inc. | Pixel Circuits for AMOLED displays |
JP2014522506A (ja) | 2011-05-28 | 2014-09-04 | イグニス・イノベイション・インコーポレーテッド | ディスプレイのピクセルの速い補償プログラミングためのシステムと方法 |
JP6080351B2 (ja) * | 2011-11-16 | 2017-02-15 | キヤノン株式会社 | 電気光学表示装置および電子機器 |
US9747834B2 (en) | 2012-05-11 | 2017-08-29 | Ignis Innovation Inc. | Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore |
US9786223B2 (en) | 2012-12-11 | 2017-10-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9336717B2 (en) | 2012-12-11 | 2016-05-10 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
CA2894717A1 (en) | 2015-06-19 | 2016-12-19 | Ignis Innovation Inc. | Optoelectronic device characterization in array with shared sense line |
US9721505B2 (en) | 2013-03-08 | 2017-08-01 | Ignis Innovation Inc. | Pixel circuits for AMOLED displays |
US9583063B2 (en) * | 2013-09-12 | 2017-02-28 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR102068589B1 (ko) * | 2013-12-30 | 2020-01-21 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 및 그의 구동 방법 |
CA2873476A1 (en) | 2014-12-08 | 2016-06-08 | Ignis Innovation Inc. | Smart-pixel display architecture |
CA2886862A1 (en) | 2015-04-01 | 2016-10-01 | Ignis Innovation Inc. | Adjusting display brightness for avoiding overheating and/or accelerated aging |
US10373554B2 (en) | 2015-07-24 | 2019-08-06 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
CA2898282A1 (en) | 2015-07-24 | 2017-01-24 | Ignis Innovation Inc. | Hybrid calibration of current sources for current biased voltage progra mmed (cbvp) displays |
US10657895B2 (en) | 2015-07-24 | 2020-05-19 | Ignis Innovation Inc. | Pixels and reference circuits and timing techniques |
CA2908285A1 (en) | 2015-10-14 | 2017-04-14 | Ignis Innovation Inc. | Driver with multiple color pixel structure |
TW202405777A (zh) | 2017-12-25 | 2024-02-01 | 日商半導體能源研究所股份有限公司 | 顯示器及包括該顯示器的電子裝置 |
CN110473493B (zh) * | 2019-08-30 | 2021-04-06 | 上海中航光电子有限公司 | 显示面板的驱动方法及显示装置 |
US11454813B2 (en) | 2019-11-07 | 2022-09-27 | GM Global Technology Operations LLC | Holographic display systems with polarization correction and distortion reduction providing enhanced image quality |
US11880036B2 (en) | 2021-07-19 | 2024-01-23 | GM Global Technology Operations LLC | Control of ambient light reflected from pupil replicator |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1102234A2 (en) * | 1999-11-18 | 2001-05-23 | Sony Corporation | Active matrix type display apparatus and drive circuit thereof |
CN1303084A (zh) * | 1999-11-08 | 2001-07-11 | 株式会社半导体能源研究所 | 电子装置 |
Family Cites Families (78)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62122488A (ja) | 1985-11-22 | 1987-06-03 | Toshiba Corp | X線撮影装置 |
JPH0542488Y2 (zh) * | 1986-01-28 | 1993-10-26 | ||
EP0249954B1 (en) * | 1986-06-17 | 1992-12-02 | Fujitsu Limited | Driving a matrix type display device |
US4967192A (en) * | 1987-04-22 | 1990-10-30 | Hitachi, Ltd. | Light-emitting element array driver circuit |
JP2653099B2 (ja) * | 1988-05-17 | 1997-09-10 | セイコーエプソン株式会社 | アクティブマトリクスパネル,投写型表示装置及びビューファインダー |
US4967140A (en) | 1988-09-12 | 1990-10-30 | U.S. Philips Corporation | Current-source arrangement |
US5041823A (en) * | 1988-12-29 | 1991-08-20 | Honeywell Inc. | Flicker-free liquid crystal display driver system |
US5266936A (en) * | 1989-05-09 | 1993-11-30 | Nec Corporation | Driving circuit for liquid crystal display |
JPH0542488A (ja) | 1990-09-04 | 1993-02-23 | Masahisa Miura | ロータリーホチキス |
JPH06118913A (ja) | 1992-08-10 | 1994-04-28 | Casio Comput Co Ltd | 液晶表示装置 |
JP3313830B2 (ja) * | 1993-07-19 | 2002-08-12 | パイオニア株式会社 | 表示装置の駆動回路 |
US5594463A (en) | 1993-07-19 | 1997-01-14 | Pioneer Electronic Corporation | Driving circuit for display apparatus, and method of driving display apparatus |
JP3156522B2 (ja) | 1994-09-22 | 2001-04-16 | 凸版印刷株式会社 | 液晶表示装置用駆動回路 |
JPH08101669A (ja) | 1994-09-30 | 1996-04-16 | Semiconductor Energy Lab Co Ltd | 表示装置駆動回路 |
JPH08106075A (ja) | 1994-10-06 | 1996-04-23 | Sharp Corp | 表示駆動回路 |
JP3619299B2 (ja) * | 1995-09-29 | 2005-02-09 | パイオニア株式会社 | 発光素子の駆動回路 |
KR100195501B1 (ko) * | 1995-11-30 | 1999-06-15 | 김영남 | 레치형 전송기를 이용한 평판 표시기 데이타 구동 장치 |
JP3507239B2 (ja) * | 1996-02-26 | 2004-03-15 | パイオニア株式会社 | 発光素子の駆動方法及び装置 |
JP3352876B2 (ja) | 1996-03-11 | 2002-12-03 | 株式会社東芝 | 出力回路及びこれを含む液晶表示器の駆動回路 |
JPH09329806A (ja) * | 1996-06-11 | 1997-12-22 | Toshiba Corp | 液晶表示装置 |
US5870049A (en) * | 1997-04-16 | 1999-02-09 | Mosaid Technologies Incorporated | Current mode digital to analog converter |
US6229506B1 (en) | 1997-04-23 | 2001-05-08 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and concomitant method |
JP4251377B2 (ja) | 1997-04-23 | 2009-04-08 | 宇東科技股▲ふん▼有限公司 | アクティブマトリックス発光ダイオードピクセル構造及び方法 |
JPH10312173A (ja) | 1997-05-09 | 1998-11-24 | Pioneer Electron Corp | 画像表示装置 |
JP3102411B2 (ja) | 1997-05-29 | 2000-10-23 | 日本電気株式会社 | 有機薄膜el素子の駆動回路 |
US6310589B1 (en) | 1997-05-29 | 2001-10-30 | Nec Corporation | Driving circuit for organic thin film EL elements |
TW432234B (en) * | 1997-08-20 | 2001-05-01 | Advantest Corp | Optical signal transmission apparatus and method |
JP3091173B2 (ja) * | 1997-10-22 | 2000-09-25 | ローム株式会社 | デジタル/アナログ変換器 |
JPH11231834A (ja) | 1998-02-13 | 1999-08-27 | Pioneer Electron Corp | 発光ディスプレイ装置及びその駆動方法 |
US6169529B1 (en) * | 1998-03-30 | 2001-01-02 | Candescent Technologies Corporation | Circuit and method for controlling the color balance of a field emission display |
JP3252897B2 (ja) | 1998-03-31 | 2002-02-04 | 日本電気株式会社 | 素子駆動装置および方法、画像表示装置 |
GB9812742D0 (en) | 1998-06-12 | 1998-08-12 | Philips Electronics Nv | Active matrix electroluminescent display devices |
JP3315652B2 (ja) | 1998-09-07 | 2002-08-19 | キヤノン株式会社 | 電流出力回路 |
JP3800831B2 (ja) | 1998-10-13 | 2006-07-26 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
JP4138102B2 (ja) * | 1998-10-13 | 2008-08-20 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
KR100438525B1 (ko) | 1999-02-09 | 2004-07-03 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
KR100281336B1 (ko) * | 1998-10-21 | 2001-03-02 | 구본준 | 쉬프트 레지스터 회로 |
GB2360650B (en) * | 1998-10-21 | 2002-03-13 | Lg Philips Lcd Co Ltd | Shift register |
JP2000305522A (ja) | 1999-02-15 | 2000-11-02 | Tdk Corp | 表示装置 |
JP3840027B2 (ja) * | 1999-02-26 | 2006-11-01 | キヤノン株式会社 | 画像表示装置及び表示制御方法 |
JP4627822B2 (ja) | 1999-06-23 | 2011-02-09 | 株式会社半導体エネルギー研究所 | 表示装置 |
US7379039B2 (en) | 1999-07-14 | 2008-05-27 | Sony Corporation | Current drive circuit and display device using same pixel circuit, and drive method |
KR100888004B1 (ko) | 1999-07-14 | 2009-03-09 | 소니 가부시끼 가이샤 | 전류 구동 회로 및 그것을 사용한 표시 장치, 화소 회로,및 구동 방법 |
JP2001034221A (ja) | 1999-07-23 | 2001-02-09 | Nippon Seiki Co Ltd | 有機エレクトロルミネセンス素子の駆動回路 |
JP2001042822A (ja) | 1999-08-03 | 2001-02-16 | Pioneer Electronic Corp | アクティブマトリクス型表示装置 |
JP2001056667A (ja) | 1999-08-18 | 2001-02-27 | Tdk Corp | 画像表示装置 |
JP3341735B2 (ja) * | 1999-10-05 | 2002-11-05 | 日本電気株式会社 | 有機薄膜el表示装置の駆動装置とその駆動方法 |
GB9923591D0 (en) * | 1999-10-07 | 1999-12-08 | Koninkl Philips Electronics Nv | Current source and display device using the same |
GB2357643A (en) * | 1999-12-21 | 2001-06-27 | Nokia Mobile Phones Ltd | A mobile phone VCO with controlled output power level |
JP2001290469A (ja) | 2000-04-06 | 2001-10-19 | Nec Corp | 液晶表示装置 |
TW493282B (en) * | 2000-04-17 | 2002-07-01 | Semiconductor Energy Lab | Self-luminous device and electric machine using the same |
US7180496B2 (en) * | 2000-08-18 | 2007-02-20 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device and method of driving the same |
JP3736399B2 (ja) * | 2000-09-20 | 2006-01-18 | セイコーエプソン株式会社 | アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置 |
JP3695307B2 (ja) * | 2000-10-25 | 2005-09-14 | セイコーエプソン株式会社 | 配線基板、表示装置、半導体チップ及び電子機器 |
JP3793016B2 (ja) | 2000-11-06 | 2006-07-05 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
US7015882B2 (en) * | 2000-11-07 | 2006-03-21 | Sony Corporation | Active matrix display and active matrix organic electroluminescence display |
JP2003195815A (ja) | 2000-11-07 | 2003-07-09 | Sony Corp | アクティブマトリクス型表示装置およびアクティブマトリクス型有機エレクトロルミネッセンス表示装置 |
JP3950988B2 (ja) * | 2000-12-15 | 2007-08-01 | エルジー フィリップス エルシーディー カンパニー リミテッド | アクティブマトリックス電界発光素子の駆動回路 |
JP2002215095A (ja) | 2001-01-22 | 2002-07-31 | Pioneer Electronic Corp | 発光ディスプレイの画素駆動回路 |
JP2002278497A (ja) | 2001-03-22 | 2002-09-27 | Canon Inc | 表示パネル及びその駆動方法 |
JP2003015613A (ja) * | 2001-06-29 | 2003-01-17 | Internatl Business Mach Corp <Ibm> | 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法 |
US6876350B2 (en) * | 2001-08-10 | 2005-04-05 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic equipment using the same |
EP1288901B1 (en) | 2001-08-29 | 2019-05-15 | Gold Charm Limited | A semiconductor device for driving a current load device and a current load device provided therewith |
JP4193452B2 (ja) | 2001-08-29 | 2008-12-10 | 日本電気株式会社 | 電流負荷デバイス駆動用半導体装置及びそれを備えた電流負荷デバイス |
JP3866069B2 (ja) * | 2001-09-26 | 2007-01-10 | 株式会社東芝 | 赤外線固体撮像装置 |
US7180479B2 (en) | 2001-10-30 | 2007-02-20 | Semiconductor Energy Laboratory Co., Ltd. | Signal line drive circuit and light emitting device and driving method therefor |
US7742064B2 (en) | 2001-10-30 | 2010-06-22 | Semiconductor Energy Laboratory Co., Ltd | Signal line driver circuit, light emitting device and driving method thereof |
US7576734B2 (en) | 2001-10-30 | 2009-08-18 | Semiconductor Energy Laboratory Co., Ltd. | Signal line driving circuit, light emitting device, and method for driving the same |
TWI261217B (en) * | 2001-10-31 | 2006-09-01 | Semiconductor Energy Lab | Driving circuit of signal line and light emitting apparatus |
TWI256607B (en) * | 2001-10-31 | 2006-06-11 | Semiconductor Energy Lab | Signal line drive circuit and light emitting device |
JP2003150112A (ja) | 2001-11-14 | 2003-05-23 | Matsushita Electric Ind Co Ltd | Oled表示装置およびその駆動方法 |
US6985072B2 (en) * | 2001-12-21 | 2006-01-10 | Maxim Integrated Products, Inc. | Apparatus and method for a low-rate data transmission mode over a power line |
JP2004139042A (ja) * | 2002-09-24 | 2004-05-13 | Seiko Epson Corp | 電子回路、電気光学装置、電気光学装置の駆動方法及び電子機器 |
JPWO2004054114A1 (ja) * | 2002-12-10 | 2006-04-13 | 株式会社半導体エネルギー研究所 | 半導体装置、デジタル・アナログ変換回路及びそれらを用いた表示装置 |
US7271784B2 (en) * | 2002-12-18 | 2007-09-18 | Semiconductor Energy Laboratory Co., Ltd. | Display device and driving method thereof |
TW594634B (en) * | 2003-02-21 | 2004-06-21 | Toppoly Optoelectronics Corp | Data driver |
TW589604B (en) * | 2003-03-07 | 2004-06-01 | Au Optronics Corp | Integrated data driver structure used in a current-driving display device |
JP3918770B2 (ja) * | 2003-04-25 | 2007-05-23 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の駆動方法および電子機器 |
-
2002
- 2002-10-29 US US10/282,004 patent/US7180479B2/en not_active Expired - Fee Related
- 2002-10-30 TW TW091132178A patent/TWI252454B/zh not_active IP Right Cessation
- 2002-10-30 KR KR1020047006293A patent/KR100939734B1/ko not_active IP Right Cessation
- 2002-10-30 CN CNB028263936A patent/CN100476927C/zh not_active Expired - Fee Related
- 2002-10-30 EP EP02775427A patent/EP1447787A4/en not_active Withdrawn
- 2002-10-30 JP JP2003540968A patent/JPWO2003038795A1/ja not_active Withdrawn
- 2002-10-30 WO PCT/JP2002/011280 patent/WO2003038795A1/ja active Application Filing
- 2002-10-30 SG SG200602382-4A patent/SG152054A1/en unknown
-
2007
- 2007-02-16 US US11/707,093 patent/US8164548B2/en not_active Expired - Fee Related
-
2008
- 2008-05-08 JP JP2008122600A patent/JP4642094B2/ja not_active Expired - Fee Related
-
2012
- 2012-03-28 US US13/432,339 patent/US8624802B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1303084A (zh) * | 1999-11-08 | 2001-07-11 | 株式会社半导体能源研究所 | 电子装置 |
EP1102234A2 (en) * | 1999-11-18 | 2001-05-23 | Sony Corporation | Active matrix type display apparatus and drive circuit thereof |
Also Published As
Publication number | Publication date |
---|---|
JP4642094B2 (ja) | 2011-03-02 |
CN1610932A (zh) | 2005-04-27 |
EP1447787A4 (en) | 2009-07-01 |
KR100939734B1 (ko) | 2010-02-01 |
KR20050042006A (ko) | 2005-05-04 |
TWI252454B (en) | 2006-04-01 |
EP1447787A1 (en) | 2004-08-18 |
JP2008203884A (ja) | 2008-09-04 |
US8624802B2 (en) | 2014-01-07 |
WO2003038795A1 (fr) | 2003-05-08 |
US20030128199A1 (en) | 2003-07-10 |
SG152054A1 (en) | 2009-05-29 |
US8164548B2 (en) | 2012-04-24 |
US20070146249A1 (en) | 2007-06-28 |
US7180479B2 (en) | 2007-02-20 |
JPWO2003038795A1 (ja) | 2005-02-24 |
US20120235974A1 (en) | 2012-09-20 |
TW200300544A (en) | 2003-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100476927C (zh) | 信号线驱动电路、发光装置及其驱动方法 | |
JP6815472B2 (ja) | 表示装置 | |
CN101325030B (zh) | 信号线驱动电路、发光装置及其驱动方法 | |
CN100416636C (zh) | 信号线驱动电路、发光装置及其驱动方法 | |
CN100444217C (zh) | 显示装置及其驱动方法 | |
CN102063860B (zh) | 信号线驱动电路及发光装置 | |
CN100385487C (zh) | 信号线驱动电路和发光装置 | |
CN103383833B (zh) | 有机发光二极管显示器、及其驱动电路和方法 | |
CN105304020B (zh) | 有机发光二极管像素驱动电路、阵列基板及显示装置 | |
JP2006071919A (ja) | 表示装置およびその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20090408 Termination date: 20201030 |