WO2005006420A1 - 窒化物半導体素子並びにその作製方法 - Google Patents

窒化物半導体素子並びにその作製方法 Download PDF

Info

Publication number
WO2005006420A1
WO2005006420A1 PCT/IB2004/000916 IB2004000916W WO2005006420A1 WO 2005006420 A1 WO2005006420 A1 WO 2005006420A1 IB 2004000916 W IB2004000916 W IB 2004000916W WO 2005006420 A1 WO2005006420 A1 WO 2005006420A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
plane
nitride semiconductor
semiconductor device
manufacturing
Prior art date
Application number
PCT/IB2004/000916
Other languages
English (en)
French (fr)
Inventor
Hiroshi Fujioka
Masaharu Oshima
Original Assignee
Kanagawa Academy Of Science And Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kanagawa Academy Of Science And Technology filed Critical Kanagawa Academy Of Science And Technology
Priority to US10/563,630 priority Critical patent/US20060145182A1/en
Priority to JP2005511452A priority patent/JPWO2005006420A1/ja
Priority to EP04723660A priority patent/EP1646077A1/en
Publication of WO2005006420A1 publication Critical patent/WO2005006420A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • C30B29/406Gallium nitride
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/024Group 12/16 materials
    • H01L21/02403Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/0242Crystalline insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Definitions

  • the present invention relates to a nitride semiconductor device having a nitride semiconductor layer made of InN or ZnO, a method for manufacturing the same, and a method for depositing the nitride semiconductor layer. And a method for manufacturing the same.
  • I n N has a forbidden band width of 1.0 eV or less.Since the emission wavelength can be set over the entire visible region, it is difficult to use it as a display element. Particularly effective.
  • I n N is also expected to be applied to high-frequency devices utilizing its high electron mobility, and further to solar cells.
  • GaN is expected to be applied to GaN-based field-effect transistors in addition to blue LEDs (Light Emitting Diodes).
  • Such nitride semiconductors have been mainly grown epitaxially on sapphire substrates by MOCVD (metal organic chemical vapor deposition) or the like.
  • an object of the present invention is to provide a group III nitride semiconductor represented by InN, GaN, and the like while suppressing generation of threading dislocations and generation of an interface layer.
  • An object of the present invention is to provide a nitride semiconductor device for growing a high-quality nitride semiconductor layer and a method for manufacturing the same, and a semiconductor substrate required for manufacturing such a nitride semiconductor device and a method for manufacturing the same.
  • the nitride semiconductor device has a hexagonal structure with respect to the (111) plane of an itrider-stabilized zirconia (hereinafter referred to as YSZ) substrate. It has a nitride semiconductor layer oriented so that the c-axis of nN is substantially perpendicular.
  • YSZ itrider-stabilized zirconia
  • the nitride semiconductor device according to the present invention is hexagonal with respect to the (0000-1) plane or the (001) plane of the Zn0 substrate. It has a nitride semiconductor layer that is oriented so that the c axis of G a N is substantially vertical. Further, in order to solve the above-mentioned problems, the nitride semiconductor device according to the present invention has a hexagonal crystal structure with respect to the (0000-1) plane or the (0000) plane of the Zn0 substrate. Has a nitride semiconductor layer oriented such that the c-axis of In X G a! _ X N (0 ⁇ x ⁇ 0.4) is substantially vertical.
  • the method for manufacturing a nitride semiconductor device includes the steps of: The method further includes a deposition step of depositing the above-mentioned InN on a (111) plane of a zirconia (hereinafter, referred to as YSZ) substrate.
  • YSZ zirconia
  • the method for manufacturing a nitride semiconductor device includes a method for manufacturing a nitride semiconductor device having a nitride semiconductor layer made of G The method further includes a vapor deposition step of vapor-depositing the GaN at a temperature of 5100 ° C. or less on the (0000-1) plane or the (001) plane of the substrate. '
  • a method for manufacturing a nitride semiconductor device in order to solve the above problems, nitride product having a nitride semiconductor layer made of I iixG a ⁇ X N (0 ⁇ x ⁇ 0. 4)
  • the above In X G a X N is applied to the (0000-1) plane or the (001) plane of the ZnO substrate at a temperature of 510 ° C or less. It has a vapor deposition step for vapor deposition.
  • the semiconductor substrate according to the present invention has an atomic step formed on the (111) plane of the yttria-stabilized zirconia substrate.
  • the semiconductor substrate according to the present invention has an atomic step formed on a (0000-1) plane or a (001) plane of a ZnO substrate.
  • the method for manufacturing a semiconductor substrate according to the present invention includes heating a yttria-stabilized zirconia substrate having a (111) plane crystal orientation at a temperature of 800 ° C. or more. It has a heat treatment step. +
  • the method for manufacturing a semiconductor substrate according to the present invention includes: converting a ZnO substrate having a (0000-1) plane or a (001) plane crystal orientation into a Zn ⁇ A heat treatment step of surrounding the sintered body with heat at a temperature of 800 ° C or more.
  • the method for manufacturing a semiconductor substrate according to the present invention includes: converting a ZnO substrate having a (0000-1) plane or a (001) plane crystal orientation into a ZnO substrate; Including And heat-treated at a temperature of 800 ° C or more.
  • FIG. 1 is a diagram showing a nitride semiconductor device using InN for a nitride semiconductor layer.
  • FIG. 2A and FIG. 2B are views for explaining the actual arrangement on the (111) plane of the YSZ substrate.
  • 3A and 3B are diagrams for explaining the atomic arrangement of InN constituting the nitride semiconductor layer.
  • FIG. 4 is a diagram showing the result of observing the (111) plane of the YSZ substrate 12 produced by heating at 125 ° C. for 2 hours with an atomic force microscope.
  • FIG. 5 is a diagram for explaining the configuration of the PLD device.
  • FIG. 6 is a diagram showing a RHEED image of the InN crystal on the (111) plane of the YSZ substrate.
  • FIG. 7 is a view showing a result of observing the manufactured nitride semiconductor device with an atomic force microscope.
  • FIGS. 8A and 8B are diagrams showing the results of X-ray diffraction measurement performed on the nitride semiconductor layer.
  • 9A and 9B are views showing the results of observing the cross sections of the YSZ substrate and the nitride semiconductor layer by TEM.
  • FIG. 10 is a diagram showing a nitride semiconductor device using GaN for the nitride semiconductor layer.
  • FIG. 11 shows a mechanically polished Z ⁇ substrate formed of a box-shaped sintered body of ZnO. It is a figure for explaining about the case where it heat-processes by surrounding.
  • FIG. 12A and FIG. 12B are views showing the results of observing the (001) plane of the heat-treated Zn substrate 52 with an atomic force microscope.
  • FIG. 13 is a diagram showing the thickness of the interface layer formed at the GaN / Zn0 heterointerface with respect to the growth temperature of the GaN crystal.
  • FIGS. 14A and 14B are diagrams showing the results of observing the RHEED image of G a N with respect to the (00001) plane or the (0000-1) plane of the Zn0 substrate 52. is there.
  • FIG. 15 is a diagram showing a profile of reflection intensity obtained by obliquely incident X-rays on the nitride semiconductor device 51 based on the GI XR method.
  • FIG. 16 shows In laminated on the ZnO substrate 52. 2 G a. . It is a diagram showing a result of observation of a RHEED oscillations of S N. BEST MODE FOR CARRYING OUT THE INVENTION
  • a nitride semiconductor device having a group III nitride semiconductor layer represented by InN, GaN, and the like.
  • FIG. 1 shows a nitride semiconductor device 11 using InN for the nitride semiconductor layer.
  • the c-axis of hexagonal I n N is substantially perpendicular to the (111) plane of the yttria-stabilized zirconia (YSZ) substrate 12.
  • Nitride semiconductor layer 13 oriented as follows.
  • the YSZ constituting the YSZ substrate 12 is, for example, a cubic stabilized zirconia constituted by doping Y 1 O 3 into Z 1 - ⁇ 2 having a fluorite structure as shown in FIG. It is constructed by replacing part of the r atom with a Y atom.
  • YS Z having such a configuration is represented by (Z 1-0 2 ) 1 -X (Y 2 O 3) x
  • the lattice constant a becomes 5. It will be 14A.
  • the YSZ substrate 12 having the above-described crystal structure is manufactured such that the (111) plane is the substrate surface.
  • FIG. 2B shows the (111) plane of the YSZ substrate having the above-mentioned crystal structure from the ⁇ 111> direction.
  • Each Zr atom (Y atom) on the (111) plane in the unit lattice of YSZ shown in Fig. 2B is located on an equilateral triangle having a side length of 2a.
  • the distance y between adjacent Zr atoms (Y atoms) among Zr atoms (Y atoms) located on this equilateral triangle is expressed by 2a / 2. If the lattice constant a is 5.14 A as described above, the distance y is 3.63 A.
  • I n N constituting the nitride semiconductor layer 13 laminated on the YSZ substrate 12 is, for example, in a unit cell having a hexagonal wurtzite structure as shown in FIG. 3A.
  • In and N atoms are arranged and become symmetrical with a period of 120 °.
  • the upper layer of the six In atoms corresponding to the lowermost layer is filled with three N atoms, and the upper layer is alternately filled with three In atoms.
  • I nN having such a crystal structure has an I.I.
  • the n atom positions match, and the lattice matching can be improved.
  • the YSZ substrate 12 cut out so that the substrate surface becomes the (111) plane is mechanically polished using, for example, diamond slurry.
  • the particle size of the diamond slurry to be used is gradually reduced, and finally, mirror polishing is performed using a diamond slurry having a particle size of about 0.5 ⁇ m.
  • the surface may be further flattened by polishing using colloidal silica until the rms of the surface roughness becomes 10 A or less.
  • FIG. 4 shows the result of observing the (111) plane of the YSZ substrate 12 produced by heat treatment at 125 ° C. for 2 hours using an atomic force microscope.
  • smooth linear atomic steps are regularly formed on the (111) plane of the YSZ substrate 12. These atomic steps are formed by crystal planes rearranged by heat treatment, and have smooth and identical crystal orientations.
  • the height of this atomic step is about 0.3 nm, which corresponds to the distance between the (111) planes of the YSZ substrate 12, in other words, the interatomic distance of Zr atoms.
  • the YSZ substrate 12 on which the atomic steps are formed can be manufactured.
  • the height of the formed atomic steps corresponds to the interatomic distance of Zr atoms as described above, and this is the minimum order unevenness that can be formed on the YSZ substrate 12.
  • the fact that such atomic steps are observed on the YSZ substrate 12 means that the substrate surface can be finished to the flattest state without any irregularities consisting of the order of the height of the atomic steps or more. This means that a good InNN thin film can be formed.
  • such an atomic step can be a nucleus in the epitaxial growth of InN, so that it is possible to create a better film formation environment.
  • the above-mentioned atomic steps can be manufactured if the temperature of the heat treatment is 800 ° C or higher, but the heat treatment for a long time is required for the lower temperature in the high-temperature oven. It becomes.
  • InN is vapor-deposited on the (111) surface of the YSZ substrate 12.
  • PVD physical vapor deposition
  • PLD pulsed laser deposition
  • a nitride semiconductor layer 13 is deposited on a YSZ substrate 12 using a PLD device 30 as shown in FIG.
  • This PLD device 30 is configured by disposing a YSZ substrate 12 and a target 32 in a chamber 31, and on the side facing the surface of the evening get 32 outside the chamber 31.
  • An optical oscillator 33 provided, a lens 34 for controlling the spot diameter of the pulsed laser light oscillated by the optical oscillator 33, and a nitrogen gas is injected into the champer 31.
  • a gas supply section 35 for the same.
  • the champers 31 are provided for equalizing the concentration of the nitrogen gas to be filled and the like.
  • the chamber 31 is provided with a regulating valve 41 for controlling the gas concentration in order to control the state of adsorption to the YSZ substrate 12 in relation to the relationship between the gas molecules and the wavelength of the pulsed laser light.
  • a pressure valve 42 for controlling the internal pressure is provided outside the chamber 31.
  • the pressure inside the chamber 31 is controlled while taking into account the PLD process for forming a film under reduced pressure. For example, nitrogen atmosphere by the mouth re-pump 4 3 It is controlled to be 5 X 1 0- 5 ⁇ 1 X 1 0- 2 T orr during air.
  • the chamber 31 further includes a window 31a on a surface facing the evening get 32, and a pulse laser beam from the optical oscillator 33 is incident through the window 31a.
  • the optical oscillator 33 oscillates, for example, a KrF excimer laser having a pulse frequency of 5 to 15 Hz, a laser power of 3 J / cm 2 , and a wavelength of 248 nm as the pulse laser light.
  • the oscillated pulse laser light is spot-adjusted by the lens 34 so that the focal position is in the vicinity of the evening get 32, and the target 3 placed in the chamber 31 through the window 31a. About 30 for 2 surfaces. At an angle of.
  • the evening get 3 2 is composed of, for example, In metal (purity 99.999 to 99.999%), and is substantially parallel to the (1 1 1) plane of the YSZ substrate 12. It is arranged so that By rotating the target 32 via the rotating shaft 4 and intermittently irradiating the above-mentioned pulse laser beam, the temperature of the surface of the evening get 32 is rapidly increased to generate abrasion plasma. be able to.
  • the In atoms contained in the ablation plasma move to the YSZ substrate 12 while gradually changing the state while repeating a collision reaction with nitrogen gas in a nitrogen atmosphere.
  • the particles containing In atoms that have reached the YSZ substrate 12 are directly diffused to the (111) plane on the YSZ substrate 12 and are thinned in the most stable state of lattice matching. Become. As a result, the nitride semiconductor device 11 having the above configuration is manufactured.
  • the nitride semiconductor device 11 is not limited to the PLD method described above, but may be formed by another physical vapor deposition (PVD) method such as a molecular beam epitaxy (MBE) method or a sputtering method. ) Although it may be manufactured based on the method, it is preferable to use the PLD method rather than the normal MBE method for growing InN. Actually, the half width of the X-ray rocking curve of the 20_24 plane by the PLD method is 0.35 °, which is significantly smaller than 0.60 ° in the MBE method. This is because, in the PLD method, for example, a group III atom such as In or the like has a large kinetic energy when entering the substrate and can move well on the substrate surface.
  • PVD physical vapor deposition
  • MBE molecular beam epitaxy
  • the nitride semiconductor device 11 is not limited to the PVD method, but may be an example.
  • it may be manufactured based on a chemical vapor deposition (CVD) method using a MOCVD method.
  • CVD chemical vapor deposition
  • the state change may be measured in real time based on the reflected light electron diffraction (RHEED) method.
  • FIG. 6 shows the result of observing the RHEED image of the InN crystal on the (111) plane of the YSZ substrate 12 based on the RHEED method.
  • a sharp streak pattern is obtained for the In nN crystal. This is because the lattice mismatch with respect to the (111) plane of the YSZ substrate 12 in InN is as small as 2.34%. That is, it is considered that a flat and high-quality crystal is grown from such a streak pattern, and the formation of the nitride semiconductor layer 12 composed of a high-quality InN thin film can be expected.
  • FIG. 7 shows the result of observing the nitride semiconductor device 11 manufactured based on the method described above using an atomic force microscope. According to FIG. 7, hexagonal columnar particles deposited on the YSZ substrate 12 are observed everywhere. This is because the c-axis of the hexagonal InN is oriented substantially perpendicular to the (111) plane of the YSZ substrate 12.
  • FIG. 8A the results of X-ray diffraction (XRD) measurement of the nitride semiconductor layer 13 of the manufactured nitride semiconductor element 11 are shown in FIG. 8A, and the results are shown in the XRD spectrum shown in FIG. 8A.
  • peaks appear at approximately 60 ° intervals, confirming that the c-axis of the hexagonal InN is oriented so as to be substantially perpendicular to the (111) plane.
  • FIG. 8B is an enlarged view of a peak generated around 82 ° in the XRD spectrum. According to the enlarged view shown in FIG. 8B, the half width of the peak is 0.45 °, and it is understood that a high-quality InN thin film having high crystallinity is obtained.
  • FIG. 9A shows a result of observing a cross section of the YSZ substrate 12 and the nitride semiconductor layer 13 of the manufactured nitride semiconductor element 11 by a TEM (Transmission Electron Microscope).
  • the direction of arrow A in the drawing is the direction of the InN that constitutes the nitride semiconductor layer 13 deposited on the YSZ12 substrate, ie, the direction of the ⁇ 001> (c-axis direction). From this TEM observation image, it can also be confirmed that high quality InN is formed.
  • the B region is further enlarged in the TEM observation results, it can be confirmed that the hexagonal In n N is oriented in the 0 ⁇ 001> direction as shown in FIG. 9B.
  • a steep hetero interface is formed between the YSZ substrate 12 and the nitride semiconductor layer 13.
  • misfit dislocations are generated at a rate of one to 47 deposited InN47.
  • This misfit dislocation is generated based on the lattice mismatch of the 1 1 1 ⁇ with respect to the ⁇ 32 (1 1 1) plane.
  • the lattice mismatch is reduced to 2 Since it can be suppressed at a very low order of 34%, it is possible to prevent the occurrence of misfit dislocations as compared with the conventional case.
  • the bandgap of I 11 N has been reported to be less than 1.0 eV in recent years. Since the emission wavelength can be set over the entire visible range, this I N N is used as a nitride semiconductor layer.
  • the nitride semiconductor device 11 configured as 13 can be applied to various uses such as a light emitting device, a communication device, and a solar cell.
  • the nitride semiconductor element 11 uses the YSZ substrate 12 that is chemically stable and lattice-matched to InN, it is possible to improve the performance of various devices applied to these elements. It becomes.
  • Is not limited to 0 8 may be configured in any stoichiometry depending on the application.
  • the lattice constant of YSZ can be controlled, so that the misfit dislocations can be further reduced by further reducing the lattice mismatch described above. It becomes possible.
  • the nitride semiconductor element 51 has a hexagonal structure with respect to the (00001) plane or the (0000-1) plane of a Zn substrate 52 composed of Zn0. It has a nitride semiconductor layer 53 that is oriented so that the c-axis of a certain G a N is substantially vertical.
  • the band gap is 3.4 eV and the binding energy of excitons is 21 meV.
  • the substrate surface is cut out so as to be a (00001) plane or a (0000-1) plane.
  • the substrate 52 is mechanically polished using, for example, a diamond slurry with a colloidal sily force, even when the surface of the substrate is flattened until the rms of the surface roughness becomes 1 OA or less. Good.
  • this mechanically polished Z ⁇ ⁇ substrate 52 was box-shaped with a sintered body of Z n 0 as shown in Fig. 11 in a high-temperature oven controlled at 800 or more at a temperature above. Surround and heat. In such a case, it is sufficient that the ZnO substrate 52 is surrounded by the ZnO sintered body, and it is not essential to surround the entire ZnO substrate 52 with the surrounding sintered body.
  • a crucible made of a ZnO sintered body may be manufactured, and the Zn0 substrate 52 may be placed therein.
  • a box made of a ZnO sintered body may be manufactured, and the Z ⁇ substrate 52 may be placed therein.
  • the vapor pressure of Zn was relatively high, there was a problem in that the Zn 0 substrate 52 used as the substrate material was decomposed when heat-treated, but as shown in Fig. 11, the Zn 0 sintered body By heating the Zn0 substrate 52 surrounded by the Zn0 substrate 52, the heat treatment can be performed while applying the so-called vapor pressure of Z11O. Decomposition can be suppressed.
  • a material containing Zn By the way, in order to suppress the escape of Zn in the gas phase from the Zn0 substrate 52, besides surrounding it with a ZnO sintered body, surround it with a material containing Zn. You may.
  • the material containing Zn for example, a Zn single crystal may be used, or a plate of Zn may be used. In such a case, the decomposition of the ZnO substrate 52 itself can be similarly suppressed.
  • the above-described heat treatment method is not limited to the ZnO substrate 52, but may be applied to a case where a substrate material made of the following compound is surrounded by a sintered body made of the same compound and heat-treated. Can be applied.
  • L i N b O 3 sintered body may be surrounded by a material containing L i. That is, the L i N B_ ⁇ 3 substrate, by heating surrounds a material containing L i, may be to suppress the decomposition of L i N B_ ⁇ 3 substrate.
  • the L i T a 0 3 substrate by as described above surrounded by L i T A_ ⁇ 3, it is possible to suppress the decomposition of L i. In such a case, by heating surrounding the L i in including material may be suppressing decomposition of L i T a 0 3 substrate. Also, the S r T i O 3 substrate, described above in S r T I_ ⁇ 3 sintered body By surrounding as described above, the decomposition of Sr can be suppressed. You can have contact In this case, by heating and surrounding material containing S r, able to suppress the decomposition of S r T i ⁇ 3 substrate.
  • the L i G A_ ⁇ 2 As for the L i G A_ ⁇ 2, by as described above surrounded by L i G A_ ⁇ 2 sintered body, it is possible to suppress the decomposition of L i. Or when mow even by heating surrounds a material containing L i, it may be to suppress the decomposition of L i G a O 2 substrate.
  • the MgO substrate by surrounding the MgO sintered body as described above, the decomposition of Mg can be suppressed. (In such a case, the MgO substrate may be heated and surrounded by a material containing Mg. makes possible to suppress the decomposition of M g O board.
  • L i a 1 O 2 substrate by as described above surrounded by L i a 1 0 2 sintered body, suppresses the degradation of L i can. in such a case, more to heat treatment surrounded by a material containing L i, it may be to suppress the decomposition of L i a 10 2 substrate.
  • L a S r a 1 T a O for 3 substrate is more to as described above surrounded by L a S r a 1 T a O 3 sintered body, it is possible to suppress the decomposition of L a. in such a case, a material containing L a by heating surrounding to be able win L a S r a l T A_ ⁇ 3 degradation of the substrate depression.
  • FIG. 12A shows the result of observing the (00001) plane of the ZnO substrate 52 heat-treated with this 115 CTC for 6.5 hours with an atomic force microscope. From FIG. 12A, it can be seen that a curved atomic step is formed on the (00001) plane of the ZnO substrate 52.
  • FIG. 12B shows the result of observing the (0000-1) plane of the Zn0 substrate 52 heat-treated at 115 ° C for 3.5 hours with an atomic force microscope. From FIG. 12B, it can be seen that smooth linear atomic steps are regularly formed on the (0000-1) plane of the Z ⁇ substrate 52. The height of each atomic step was measured using this atomic force microscope and found to be about 0.5 nm.
  • the ZnO substrate 52 on which the atomic steps are formed can be used as a substrate for crystal growth. It becomes possible. Observation of these atomic steps makes it possible to finish the substrate surface in the flattest state and to form a good GaN thin film. In addition, since this atomic step can be a nucleus in the epitaxial growth of GaN, it is possible to create a better deposition environment.
  • GaN is vapor-deposited on the (00001) plane or the (0000-1) plane.
  • the pressure in the chamber 31 in the PLD device 30 is controlled to be 1 ⁇ 10 ⁇ orr in a nitrogen atmosphere.
  • the optical oscillator 33 oscillates a KrF excimer laser with a laser power of 3 J / cm 2 as pulsed laser light.
  • the target 32 is composed of Ga metal (purity 99.9%), and the (0 0 0 1) surface of the Zn 0 substrate 52 that has been heat-treated on the surface of the target 32. Or, it is arranged so that the (0 0 0-1) planes are substantially parallel.
  • the ablation plasma generated by intermittently irradiating this evening get 32 with pulsed laser light contains Ga atoms.
  • the Ga atom gradually changes its state and moves to the ZnO substrate 52 while repeating a collision reaction with nitrogen gas in a nitrogen atmosphere. Then, the particles including the Ga atoms that have reached the ZnO substrate 52 diffuse as they are on the (00001) plane or the (0000-1) plane on the ZnO substrate 52, and lattice matching is performed.
  • the film is thinned in the most stable state. As a result, a nitride semiconductor device 51 having the above configuration is manufactured.
  • the nitride semiconductor device 51 may be similarly manufactured based on another physical vapor deposition method or a chemical vapor deposition method.
  • FIG. 13 shows the thickness of the interface layer formed at the GaN / ZnO heterointerface with respect to the GaN crystal growth temperature. As shown in FIG. 13, when the growth temperature exceeds about 550 ° C., the thickness of the interface layer formed at the hetero interface rapidly increases. That is, it can be seen that G aN and ZnO react rapidly when the growth temperature exceeds about 550 ° C.
  • FIG. 14 shows the results of observing the RHEED image of G a N on the (00001) plane or the (00001-1) plane of the Zn0 substrate 52 based on the RHEED method.
  • FIG. 14A when the growth temperature was set at 5100 ° C., the sharp A streak pattern is obtained, and it can be seen that a high-quality crystal is growing.
  • Fig. 14B when the growth temperature was set to 68 ° C, three-dimensional growth of G aN occurred as a result of the formation of the interface layer at the hetero interface, and the G It can be seen that the growth behavior of the a N crystal is different between the two.
  • the reaction between GaN and Zn 0 can be suppressed, and the interface layer can be suppressed. Can be suppressed.
  • the growth temperature of GaN is controlled to be 5 10 or lower. This makes it possible to create a steep interface between the ZnO substrate 52 and the nitride semiconductor layer 53 without an interface layer.
  • the Zn 0 substrate 52 that has been subjected to the heat treatment as described above is planarized in the nano order, it is possible to form a steeper heterointerface. Therefore, in the present invention, a higher quality GaN crystal can be deposited, and the quality of the entire nitride semiconductor device 51 can be greatly improved.
  • the growth temperature of G a N may be lowered to about room temperature.
  • the reaction is carried out at a high temperature, the thermal shock resistance accompanying the cooling after the reaction is added, and as a result, defects are generated in the crystal, which is a factor that lowers the quality of the obtained nitride semiconductor element 51.
  • the generation of such defects can be suppressed.
  • GaN can be applied to various uses such as GaN field-effect transistors in addition to blue LEDs (Light Emitting Diodes) due to its forbidden band width.
  • the nitride semiconductor device 51 formed by growing a high-quality GaN crystal it is possible to improve the performance of various devices to which these are applied.
  • the present invention relates to a method of manufacturing the nitride semiconductor
  • the description has been made by taking as an example the case where the Zn 52 substrate 52 on which the steps are formed is used, the nitride semiconductor layer 52 can be formed even by using the Zn0 substrate having no atomic steps. .
  • the nitride semiconductor device 51 to which the present invention is applied is not limited to the application to the above-described embodiment, and some of the elements constituting the nitride semiconductor layer 53 are replaced with other elements. It may be replaced.
  • an In n GaN in which a part of the Ga element constituting the nitride semiconductor layer 53 is replaced with an In element is laminated on a Zn 0 substrate 52 which is flattened at an atomic level. Is also good. Since the lattice constant of In GaN matches Z n 0 as compared with the lattice constant of GaN, higher quality crystals can be obtained. For example, 11 in which 20% of the Ga element is replaced with the In element. . 2 03 0.8? ⁇ A Ri by the be laminated onto 2 n O board 5 2, it can be more greatly improve the quality of the nitride semiconductor device 5 1.
  • the present invention is not limited to the above-described embodiment described with reference to the drawings, and various changes, substitutions, or equivalents thereof may be made without departing from the scope of the appended claims and the gist thereof. It will be clear to those skilled in the art that things can be done.
  • INDUSTRIAL APPLICABILITY As described in detail above, the nitride semiconductor device to which the present invention is applied is characterized in that the (111) plane of an itrider-stabilized zirconia (YSZ) substrate is used. And a nitride semiconductor layer that is oriented so that the c-axis of hexagonal InN is substantially perpendicular. As a result, lattice misalignment can be suppressed, and misfit dislocations Can be prevented, and thus the occurrence of threading dislocations penetrating the nitride semiconductor layer can be suppressed.
  • YSZ itrider-stabilized zirconia
  • the nitride semiconductor device to which the present invention is applied is characterized in that the c-axis of hexagonal G a N is substantially perpendicular to the (00-1) plane or the (001) plane of the Z11 substrate. It has a nitride semiconductor layer oriented as follows. That is, since the nitride semiconductor element does not have an interface layer at the hetero interface, it has a nitride semiconductor layer made of a high-quality GaN crystal, so that the performance of various devices to be applied can be improved. It becomes possible.
  • the method for manufacturing a nitride semiconductor device to which the present invention is applied is the same as the method for manufacturing a nitride semiconductor device having a nitride semiconductor layer made of InN, except that
  • the method further includes a vapor deposition step of vapor-depositing the above InN on the (I) plane.
  • a vapor deposition step of vapor-depositing the above InN on the (I) plane This makes it possible to form a nitride semiconductor layer made of a high-quality InN crystal with suppressed lattice irregularity on the (111) plane of the YSZ substrate.
  • the method for manufacturing a nitride semiconductor device to which the present invention is applied is the same as the method for manufacturing a nitride semiconductor device having a nitride semiconductor layer made of G a N, except that the (0000-1) plane or
  • the method further includes a vapor deposition step of vapor-depositing the GaN at a temperature of 510 ° C. or less on the (001) plane. Thereby, a steep interface without an interface layer can be created between the ZnO substrate and the nitride semiconductor layer, and a high-quality GaN crystal can be grown.
  • the semiconductor substrate to which the present invention is applied is the same as the semiconductor substrate of the zirconia substrate (1).
  • the semiconductor substrate to which the present invention is applied has an atomic step formed on a (0000-1) plane or a (001) plane of a Zn0 substrate. This makes it possible for the semiconductor substrate to form a good GaN thin film.
  • the method for manufacturing a semiconductor substrate to which the present invention is applied includes a heat treatment step of heating a yttria-stabilized zirconia substrate having a (111) plane crystal orientation at a temperature of 800 T or more. This makes it possible to form an atomic step on the (111) plane of the yttria-stabilized zirconia substrate in the method of manufacturing a semiconductor substrate.
  • a method for manufacturing a semiconductor substrate to which the present invention is applied is as follows: a Zn0 substrate having a (0000-1) plane or a (001) plane crystal orientation is surrounded by a Zn0 sintered body. A heat treatment step of heating at 800 and the above temperature is provided. Thus, in this method of manufacturing a semiconductor substrate, it becomes possible to form an atomic step on the (0000-1) plane or the (001) plane of the Zn0 substrate.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Ceramic Engineering (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Led Devices (AREA)
  • Physical Vapour Deposition (AREA)
  • Chemical Vapour Deposition (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)

Abstract

InN,GaN等に代表されるIII族の窒化物半導体につき、貫通転位の発生や界面層の発生を抑えつつ良質の窒化物半導体層を成長させるべく、InNからなる窒化物半導体層を有する窒化物半導体素子の作製方法において、イットリア安定化ジルコニア基板(12)の(111)面に対して、上記InNを蒸着させる蒸着工程を設けることにより、当該基板(12)の(111)面に対して、六方晶であるInNのc軸が略垂直となるように配向されてなる窒化物半導体層を形成させる。

Description

明細書 窒化物半導体素子並びにその作製方法 技術分野 本発明は、 I n Nや Z n Oからなる窒化物半導体層を有する窒化物半導体素子 及びその作製方法、並びにその窒化物半導体層を蒸着するための半導体基板及び その作製方法に関するものである。
本出願は、日本国において 2 0 0 3年 7月 1 5日に出願された日本特許出願番 号 2 0 0 3— 2 74 9 64を基礎として優先権を主張するものであり、この出願 は参照することにより、 本出願に援用される。 背景技術 一般に I n N, G a N等に代表される III族の窒化物半導体は、 禁制帯幅を大 きく変化させることが可能であり、更にへテロ構造を容易に作製することができ るため、特に赤外領域から可視領域、更には紫外領域の光を出射する発光素子や 通信デバィスの構成材料として注目されている。
中でも I n Nは、 1. 0 e V以下の禁制帯幅を有することが近年において報告 されており、発光波長を可視域全体に亘り設定することができるため、表示用素 子として用いる場合において特に有効である。 また I n Nは、 その高い電子移動 度を利用した高周波デバイス、更には太陽電池への応用も期待されている。一方、 G aNは、 青色 LED (Light Emitting Diode) に加えて、 G a N系電界効果ト ランジス夕への応用も期待されている。
このような窒化物半導体は、 主として MOCVD (有機金属気相成長法) 等に よりサファイア基板上にェピタキシャル成長させていた。
しかしながら、 上記窒化物半導体とサファイア基板の間には、極めて大きな格 子不整合が存在する。 このため、ェピタキシャル成長時において窒化物半導体の 結晶格子に加おる応力に基づきミスフィット転位が多数発生する結果、窒化物半 導体層を貫通する貫通転位が発生し、 良質の結晶を得ることができず、 ひいては 作製するデバイス全体の品質が低下してしまうという問題点が生じる。
特に I n Nについては、 各種デバイス用構造材料への期待もさることながら、 化学的に安定でかつ格子整合する基板自体が従来から存在しなかったため、上記 問題点について特に改善の要請が強かった。
また G a Nについては、 Z n〇基板を用いれば格子不整合を低減できることは 知られていたが、 G a Nと Z n〇とが激しく反応する結果、 ヘテロ界面に界面層 が形成され良質の G a N結晶を得ることができないという問題点もあった(例え ば、 非特許文献 2参照。 ) 。 一方、 この G a Nを成長させるための基板として、 G a Nに対する反応性の低い S i Cを用いられる場合もある。 しかしながら、 こ の S i C基板は、良質な G a N結晶をェピタキシャル成長させることができるが. 基板自体が高価であり、 また面積の小さい基板しか得ることができないため、量 産化の要請に応えることができないという問題点があった。 発明の開示 上述の如き従来の実状に鑑み、 本発明の目的は、 I n N, G a N等に代表され る I I I族の窒化物半導体につき、貫通転位の発生や界面層の発生を抑えつつ良質 の窒化物半導体層を成長させる窒化物半導体素子及びその作製方法、またかかる 窒化物半導体素子の作製に必要な半導体基板及びその作製方法を提供すること にある。
即ち、 本発明に係る窒化物半導体素子は、 上述の課題を解決するために、 イツ トリァ安定化ジルコニァ (以下、 Y S Zという。)基板の ( 1 1 1 )面に対して、 六方晶である I n Nの c軸が略垂直となるように配向されてなる窒化物半導体 層を有する。
また、 本発明に係る窒化物半導体素子は、 上述の課題を解決するために、 Z n 0基板の ( 0 0 0— 1 ) 面又は (0 0 0 1 ) 面に対して、 六方晶である G a Nの c軸が略垂直となるように配向されてなる窒化物半導体層を有する。 また、 本発明に係る窒化物半導体素'子は、 上述の課題を解決するために、 Z n 0基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 Γ) 面に対して、 六方晶である I n XG a !_XN ( 0≤ x≤ 0. 4) の c軸が略垂直となるように配向されてなる窒化物 半導体層を有する。
また、 本発明に係る窒化物半導体素子の作製方法は、 上述の課題を解決するた めに、 I n Nからなる窒化物半導体層を有する窒化物半導体素子の作製方法にお いて、 イツトリァ安定化ジルコニァ (以下、 Y S Zという。 ) 基板の ( 1 1 1 ) 面に対して、 上記 I nNを蒸着させる蒸着工程を有する。
また、 本発明に係る窒化物半導体素子の作製方法は、上述の課題を解決するた めに、 G a Nからなる窒化物半導体層を有する窒化物半導体素子の作製方法にお いて、 Z n O基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面に対して、 上記 G a N を 5 1 0 °C以下の温度で蒸着させる蒸着工程を有する。 '
また、本発明に係る窒化物半導体素子の作製方法は、 上述の課題を解決するた めに、 I iixG a ^ XN (0≤x≤ 0. 4) からなる窒化物半導体層を有する窒 化物半導体素子の作製方法において、 Z n O基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面に対して、 上記 I n XG a XNを 5 1 0 °C以下の温度で蒸着させる蒸 着工程を有する。
また、 本発明に係る半導体基板は、 上述の課題を解決するために、 イットリア 安定化ジルコニァ基板の ( 1 1 1) 面上に原子ステツプが形成されてなる。
また、 本発明に係る半導体基板は、 上述の課題を解決するために、 Z n O基板 の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面上に原子ステツプが形成されてなる。 また、 本発明に係る半導体基板の作製方法は、 上述の課題を解決するために、 ( 1 1 1 )面結晶方位を有するィットリァ安定化ジルコニァ基板を 8 0 0 °C以上 の温度で加熱処理する加熱処理工程を有する。 +
また、 本発明に係る半導体基板の作製方法は、 上述の課題を解決するために、 ( 0 0 0 - 1 ) 面又は ( 0 0 0 1 ) 面結晶方位を有する Z n 0基板を、 Z n〇焼 結体で包囲して 800 °C以上の温度で加熱処理する加熱処理工程を有する。
また、 本発明に係る半導体基板の作製方法は、 上述の課題を解決するために、 ( 0 0 0 - 1 ) 面又は ( 0 0 0 1 ) 面結晶方位を有する Z n 0基板を、 Z nを含 む材料で包囲して 8 0 0 °C以上の温度で加熱処理する。 図面の簡単な説明 図 1は、 窒化物半導体層に I nNを用いた窒化物半導体素子を示す図である。 図 2 A及び図 2 Bは、 Y S Z基板の ( 1 1 1 ) 面における原乎配置につき説明 するための図である。
図 3 A及び図 3 Bは、窒化物半導体層を構成する I nNの原子配置につき説明 するための図である。
図 4は、 1 2 5 0 °Cで 2時間加熱処理して作製した Y S Z基板 1 2の( 1 1 1 ) 面を原子間力顕微鏡で観察した結果を示す図である。
図 5は、 P L D装置の構成につき説明するための図である。
図 6は、 YS Z基板の ( 1 1 1) 面に対する I nN結晶の RHEED像を示す 図である。
図 7は、作製した窒化物半導体素子を原子間力顕微鏡で観察した結果を示す図 である。
図 8 A及び図 8 Bは、窒化物半導体層につき、 X線回折測定を行った結果を示 す図である。
図 9 A及び図 9 Bは、 Y S Z基板並びに窒化物半導体層の断面を T EMにより 観察した結果を示す図である。
図 1 0は、窒化物半導体層に G a Nを用いた窒化物半導体素子を示す図である, 図 1 1は、機械研磨された Z ηθ基板を、 Z n Oの焼結体で箱状に囲んで加熱 処理する場合につき説明するための図である。
図 1 2 A及び図 1 2 Bは、 加熱処理した Z n〇基板 5 2の (0 0 0 1 ) 面を原 子間力顕微鏡で観察した結果を示す図である。
図 1 3は、 G a N結晶の成長温度に対する、 G a N/Z n 0ヘテロ界面に形成 される界面層の厚さを示す図である。
図 1 4 A及び図 1 4 Bは、 Z n 0基板 5 2の( 0 0 0 1 )面又は( 0 0 0— 1 ) 面に対する G a Nの RHE ED像を観察した結果を示す図である。 図 1 5は、 G I XR法に基づき、窒化物半導体素子 5 1に対して X線を斜入射 させて得た反射強度のプロファイルを示す図である。
図 1 6は、 Z n O基板 5 2上に積層させた I n。. 2G a。. SNの RHEED振 動を観察した結果を示す図である。 発明を実施するための最良の形態 以下、本発明の実施の形態について図面を参照しながら詳細に説明する。本発 明は、 I n N, G a N等に代表される III族の窒化物半導体層を有する窒化物半 導体素子に適用される。
図 1は、この窒化物半導体層に I n Nを用いた窒化物半導体素子 1 1を示して いる。 この窒化物半導体素子 1 1は、 イッ トリァ安定化ジルコニァ (以下、 Y S Zという。 ) 基板 1 2の ( 1 1 1) 面に対して、 六方晶である I n Nの c軸が略 垂直となるように配向されてなる窒化物半導体層 1 3を有する。
Y S Z基板 1 2を構成する Y S Zは、例えば図 2 Aに示すような蛍石型構造の Z 1-〇 2に Y 2 O 3をドープすることにより構成した立方晶の安定化ジルコニァ であり、 Z r原子の一部が Y原子で置換されて構成される。 このような構成から なる YS Zを (Z 1- 02 ) 1一 X ( Y 2 O 3 ) xで表したときに、 化学量 X= 0. 0 8程度である場合において、 格子定数 aは 5. 14Aとなる。
上述した結晶構造からなる Y S Z基板 1 2は、 ( 1 1 1) 面が基板表面となる ように作製される。 図 2 Bは、 上述のような結晶構造からなる Y S Z基板の ( 1 1 1 ) 面を、 く 1 1 1〉方向から示している。 この図 2 Bに示す Y S Zの単位格 子における ( 1 1 1) 面上の各 Z r原子 (Y原子) は、 一辺の長さが 2 aであ る正三角形上に位置することになる。 またこの正三角形上に位置する Z r原子 (Y原子) のうち、 互いに隣接する Z r原子 (Y原子) 間の距離 yは、 2 a/ 2で表される。ここで格子定数 aを上述の如く 5. 14 Aとするとき、距離 yは、 3. 6 3 Aとなる。
また、 YS Z基板 1 2上に積層形成される窒化物半導体層 1 3を構成する I n Nは、例えば図 3 Aに示すような六方晶のウルッ鉱型構造からなる単位格子内に I n原子と N原子が配列されてなり、 1 2 0 ° 周期で対称となる。最下位層にあ たる 6つの I n原子の上位層には、 3つの N原子が充填され、 更にその上位層に は 3つの I n原子が交互に充填される。 この I n Nの格子定数は、 a = 3. 5 5 A, c = 5. 7 6 Aである。
このような結晶構造からなる I nNは、 YS Z基板の ( 1 1 1 ) 面に対して、 図 3 Bに示すような角度で形成される場合に、 Z r原子 (Y原子) 位置に対する I n原子位置が合致し、格子整合性を向上させることができる。 ここで隣接する Z r原子 (Y原子) 間の距離 y (= 3. 6 3 A) に対し、 格子定数 a (= 3. 5 5 A) からなる六方晶の I nNの格子不整は、 約 2. 34 %であり、 YS Z基板 1 2の ( 1 1 1 ) 面に対する他の III族の窒化物半導体の格子不整 (A 1 N: 1 4. 5 %、 G a N : 1 2. 3 % ) と比較しても極めて低く抑えることが可能とな る。
次に、この窒化物半導体層 1 3として I nNを用いた窒化物半導体素子 1 1の 作製方法につき説明をする。
先ず、 基板表面が ( 1 1 1) 面となるように切り出した YS Z基板 1 2を、 例 えばダイヤモンドスラリーを使用して機械研磨する。 この機械研磨では、使用す るダイヤモンドスラリーの粒径を徐々に微細化してゆき、最後に粒径約 0. 5 μ mのダイヤモンドスラリ一で鏡面研磨する。 このとき、更にコロイダルシリカを 用いて研磨することにより、表面粗さの rmsが 1 0 A以下となるまで平坦化させ てもよい。
次に、 このようにして機械研磨された Y S Z基板 1 2を、 8 0 0で以上の温度 に制御された高温オーブン内の空気雰囲気中に置くことにより加熱処理する。図 4は、 1 2 5 0 °Cで 2時間加熱処理して作製した Y S Z基板 1 2の ( 1 1 1 ) 面 を原子間力顕微鏡で観察した結果を示している。 この図 4によれば、 滑らかな直 線状の原子ステツプが Y S Z基板 1 2の ( 1 1 1 )面上において規則的に形成さ れている。この原子ステツプは、熱処理により再配列した結晶面により形成され、 滑らかで同一の結晶方位を有する。 この原子ステップの高さは、 約 0. 3 nmで あり Y S Z基板 1 2における ( 1 1 1 ) 面の間隔に、 換言すれば Z r原子の原子 間距離に相当する。 即ち、 上述の条件に基づいて Y S Z基板 1 2を熱処理することにより、原子ス テツプが形成された Y S Z基板 1 2を作製することができる。この形成された原 子ステツプの高さは、 上述の如く Z r原子の原子間距離に相当し、 これは Y S Z 基板 1 2上に形成され得る最小オーダの凹凸である。このような原子ステップが Y S Z基板 1 2上で観察されるということは、当該原子ステツプの高さ以上のォ —ダからなる凹凸が存在することなく、基板表面を最も平坦な状態に仕上げるこ とができたことを意味し、 良好な I n N薄膜を形成させることが可能となる。 ま た、 このような原子ステツプは、 I n Nのェピタキシャル成長における核となり うることから、 更に良好な成膜環境を作り上げることも可能となる。
なお、 上述した原子ステップは、加熱処理の温度が 8 0 0 °C以上であれば作製 することは可能であるが、高温オーブン内の温度が低くなる分につき、長時間に 亘る加熱処理が必要となる。
次に、 物理気相蒸着 (P V D ) 法に基づき、 Y S Z基板 1 2の ( 1 1 1 ) 面上 に I n Nを蒸着させる。以下の実施の形態では、 かかる蒸着をパルスレーザ堆積 (Pu l sed Laser Depos i t i on : P L D )法に基づいて実行する場合につき説明をす る。
この P L D法では、例えば図 5に示すような P L D装置 3 0を用いて窒化物半 導体層 1 3を Y S Z基板 1 2上に堆積させる。 この P L D装置 3 0は、 チャンバ 3 1内に Y S Z基板 1 2とターゲット 3 2とを配設して構成され、またこのチヤ ンバ 3 1の外部において上記夕一ゲット 3 2表面に対向する側に配設された光 発振器 3 3と、光発振器 3 3により発振されたパルスレ一ザ光のスポッ ト径を制 御するためのレンズ 3 4とを備え、さらにチャンパ 3 1内へ窒素ガスを注入する ためのガス供給部 3 5とを備えて構成されている。
チャンパ 3 1は、充填する窒素ガスの濃度等を均一化するために設けられたも のである。なお、 ガス分子とパルスレーザ光の波長との関係において Y S Z基板 1 2への吸着状態を制御すべく、チャンバ 3 1にはガスの濃度を制御するための 調整弁 4 1が付設されている。 またこのチャンバ 3 1外部には、 内部の圧力を制 御するための圧力弁 4 2が付設され、 チャンパ 3 1内の圧力は、減圧下で成膜す る P L D法のプロセスを考慮しつつ、口一夕リポンプ 4 3により例えば窒素雰囲 気中において 5 X 1 0— 5〜 1 X 1 0— 2T o r rとなるように制御される。 この チヤンバ 3 1には、夕一ゲット 3 2と対向する面において窓 3 1 aが更に配設さ れており、 窓 3 1 aを介して光発振器 3 3からのパルスレーザ光が入射される。 光発振器 3 3は、 上記パルスレーザ光として、例えばパルス周波数が 5〜 1 5 H zであり、 レーザパワーが 3 J /cm2であり、 波長が 248 n mである K r Fエキシマレーザを発振する。 この発振されたパルスレーザ光は、 レンズ 34に より焦点位置が上記夕一ゲット 3 2近傍となるようにスポッ ト調整され、窓 3 1 aを介してチャンバ 3 1内に配設されたターゲット 3 2表面に対して約 3 0。 の角度で入射される。
夕一ゲット 3 2は、 例えば I n金属 (純度 9 9. 9 9 9〜 9 9. 9 9 9 9 %) から構成され、 YS Z基板 1 2における ( 1 1 1 ) 面に対して略平行となるよう に配設される。 このターゲット 3 2を回転軸 4 を介して回転駆動させつつ、上 記パルスレーザ光を断続的に照射することにより、夕一ゲット 32表面の温度を 急激に上昇させ、 アブレ一ションプラズマを発生させることができる。 このアブ レ一シヨンプラズマ中に含まれる I n原子は、窒素棼囲気中の窒素ガスとの衝突 反応等を繰り返しながら状態を徐々に変化させて Y S Z基板 1 2へ移動する。そ して Y S Z基板 1 2へ到達した I n原子を含む粒子は、そのまま Y S Z基板 1 2 上の ( 1 1 1 ) 面に拡散し、 格子整合性の最も安定な状態で薄膜化されることに なる。その結果、上記構成からなる窒化物半導体素子 1 1が作製されることにな る。
なお、 この窒化物半導体素子 1 1は、上記説明した P LD法に限定されるもの ではなく、 例えば分子線ェピタキシャル (MB E) 法やスパッ夕リング法等、 他 の物理気相蒸着 (PVD) 法に基づいて作製してもよいが、 I nNの成長におい ては、 通常の MB E法よりも P L D法を利用する方が望ましい。実際に P L D法 による 2 0 _ 24面の X線ロッキングカーブの半値幅は、 0. 3 5 ° と MB E法 の 0. 6 0 ° に比べ大幅に小さい。 これは P L D法において例えば I n等の III 族原子が基板に入射するときの運動エネルギーが大きく、基板表面で良く動ける からであると考えられるためである。
また、 この窒化物半導体素子 1 1は、 PVD法に限定されるものではなく、 例 えば MO CVD法を利用した化学気相蒸着(C VD)法に基づいて作製してもよ い。
なお、 この P L D法に基づく I n Nの蒸着過程において、反射光速電子線回折 ( R H E E D )法に基づいて、 リアルタイムに状態変化を測定するようにしても よい。 この RHEED法に基づいて YS Z基板 1 2の ( 1 1 1) 面に対する I n N結晶の RHE ED像を観察した結果を図 6に示す。 この図 6によれば、 I nN 結晶につきシャープなストリークパターンが得られている。 これは、 I nNにお ける Y S Z基板 1 2の ( 1 1 1 ) 面に対する格子不整が 2. 34 %と小さいため である。 即ち、 このようなストリークパターンより、 平坦で良質な結晶が成長し ていることが考えられ、高品質な I n N薄膜からなる窒化物半導体層 1 2の形成 を期待することができる。
以上説明した方法に基づき作製した窒化物半導体素子 1 1を原子間力顕微鏡 で観察した結果を図 7に示す。 この図 7によれば、 YS Z基板 1 2上に堆積され た六角柱状の粒子がいたる所に観察される。 これは、 Y S Z基板 1 2の( 1 1 1 ) 面に対して、六方晶である I n Nの c軸が略垂直となるように配向しているため である。
次に、作製した窒化物半導体素子 1 1の窒化物半導体層 1 3にっき、 X線回折 (XRD)測定を行った結果を図 8 Aに示す、 この図 8 Aに示す XRDスぺクト ルによれば、 ほぼ 6 0 ° 間隔でピークが出現しており、 六方晶の I nNのc軸が ( 1 1 1) 面に対して略垂直となるように配向していることを裏付けている。 また図 8 Bは、上記 XRDスぺクトルのうち 8 2° 付近に生じたピークの拡大 図である。 この図 8 Bに示す拡大図によれば、 ピークの半値幅が 0. 4 5 ° であ り、 高い結晶性を有する良質な I nN薄膜が得られていることが分かる。
この作製した窒化物半導体素子 1 1の YS Z基板 1 2並びに窒化物半導体層 1 3の断面を T EM (Transmission Electron Microscope) により観察した結果 を図 9 Aに示す。 この図 9 Aにおける図中矢印 A方向は、 Y S Z 1 2基板上に堆 積された窒化物半導体層 1 3を構成する I n Nのく 0 0 0 1 >方向 ( c軸方向) である。 この T EM観察像より、 高品質 I n Nが形成されていることも確認する ことができる。 またこの T E M観察結果において更に B領域を拡大すると、図 9 Bに示すよう に六方晶の I n Nがく 0 0 0 1 >方向へ配向していることも確認することがで きる。特にこの Y S Z基板 1 2と窒化物半導体層 1 3との間で急峻なヘテロ界面 が形成されている。 また、堆積された I n N 4 7個に対して 1個の割合でミスフ ィッ ト転位が生じていることも確認することができる。このミスフィット転位は, 1 1 1^の¥ 3 2 ( 1 1 1 ) 面に対する格子不整に基づき生じたものであるが、 本 発明を適用した窒化物半導体素子 1 1では、 この格子不整を 2 . 3 4 %と非常に 低いオーダで抑えることができるため、従来と比較してこのミスフィット転位の 発生を防止することが可能となる。
また、 このようなミスフィット転位を大幅に抑制することにより、窒化物半導 体層 1 3を貫通する貫通転位の発生を抑えることができるため、良質の I n N結 晶を得ることができる。 また、 このような良質の結晶で構成される窒化物半導体 層 1 3を有する窒化物半導体素子 1 1全体の品質を大幅に向上させることが可 能となる。
特に I 11 Nの禁制帯幅については、 近年において 1 . 0 e V以下と報告されて おり、発光波長を可視域全体に亘つて設定することができるため、 この I n Nを 窒化物半導体層 1 3として構成する窒化物半導体素子 1 1は、発光素子や通信デ バイス、 更には太陽電池等、 様々な用途に応用することができる。 特に、 この窒 化物半導体素子 1 1は、 I n Nに対して化学的に安定でかつ格子整合する Y S Z 基板 1 2を用いているため、これら応用する各種デバイスの性能を向上させるこ とが可能となる。
なお、本発明は上述した窒化物半導体素子 1 1の作製方法において、予め原子 ステツプを形成させた Y S Z基板 1 2を用いる場合を例にとり説明をしたが、原 子ステップの存在しない Y S Z基板を用いても I n Nを成膜することは可能で ある。
また、 Z r 0 2にド一プする Y 2 0 3の化学量 Xは、 Χ = 0 . 0 8に限定される ものではなく、用途に応じていかなる化学量で構成してもよい。 この化学量: を 制御することにより Y S Zの格子定数を制御することができるため、上述した格 子不整を更に小さくすることにより、ミスフィット転位を更に低減させることも 可能となる。
次に、窒化物半導体層に G a Nを用いた窒化物半導体素子 5 1について詳細に 説明する。窒化物半導体素子 5 1は、 図 1 0に示すように Z n 0からなる Z n〇 基板 5 2の ( 0 0 0 1 ) 面又は ( 0 0 0— 1 ) 面に対して、 六方晶である G a N の c軸が略垂直となるように配向されてなる窒化物半導体層 5 3を有する。
Z n 0基板 5 2を構成する Z n〇は、上述した図 3 Aに示すようなウルッ鉱型 の結晶構造を有し、格子定数は a = 3 . 2 5 2 Aであり、禁制帯幅が 3 . 2 e V、 励起子の結合エネルギーが 6 0 m e Vである。
また、 Z n O基板 5 2上に積層形成される窒化物半導体層 5 3を構成する G a Nも同様にウルッ鉱型の結晶構造を有し、 格子定数は a = 3 . 1 8 9 Aであり、 禁制帯幅が 3 . 4 e V、 励起子の結合エネルギーが 2 1 m e Vである。
このような結晶構造からなる Z n O及び G a Nは、互いに格子定数が略等しい ため、 格子不整を極力低減させることが可能となる。
次に、この G a Nを用いた窒化物半導体素子 1 1の作製方法につき説明をする ( 先ず、 基板表面が ( 0 0 0 1 ) 面又は ( 0 0 0— 1 ) 面となるように切り出し た Z n。基板 5 2を、例えばダイヤモンドスラリ一ゃコロイダルシリ力を用いて 機械研磨する。このときも同様に表面粗さの rmsが 1 O A以下となるまで基板表 面を平坦化させてもよい。
次に、 この機械研磨された Z η θ基板 5 2を、 8 0 0で以上の温度に制御され た高温オーブン内において、図 1 1に示すように Z n 0の焼結体で箱状に囲んで 加熱処理する。かかる場合において、 Z n O基板 5 2を Z n 0焼結体により包囲 していればよく、また包囲する焼結体により Z n O基板 5 2全てを包み込むこと は必須とはならない。 また、例えば Z n O焼結体からなる坩堝を作製してその中 に Z n 0基板 5 2を載置するようにしてもよい。 また、 Z n O焼結体からなる箱 を作製してその中に Z η θ基板 5 2を載置するようにしてもよい。
特に Z nの蒸気圧は比較的高いため、基板材料として用いる Z n 0基板 5 2を 加熱処理するとこれが分解してしまうという問題点があつたが、図 1 1の如く Z n 0焼結体により包囲した Z n 0基板 5 2を加熱することにより、いわば Z 11 O の蒸気圧をかけた状態で加熱処理することができるため、 Z n 0基板 5 2自体の 分解を抑制することが可能となる。
これは、 以下に説明する理由から導くことができる。 即ち、 Z nの蒸気圧は比 較的に高いため、 周囲を Z n O焼結体で包囲しない場合には、 次の反応 2 Z n 0 = 2 Z n +〇2に基づいて Z nが効率よく Z n 0基板 5 2から除去されること になる。 これに対して、 Z n 0基板 5 2の周囲を Z n 0焼結体で包囲することに より、 かかる Z n O焼結体から Z n O基板周囲の気相中へ Z nが逃散する結果、 かかる気相中における Z n濃度が高くなる。 このため、 Z n〇基板 5 2中の Z n が気相中へ逃散するいわゆる逃散能を低くすることができる結果、 Z n O基板 5 2自体の分解を抑制することできるためである。
ちなみに、 Z n 0基板 5 2中の Z nの気相中への逃散を抑えるためには、 その 周囲を Z n O焼結体で包囲する以外に、 Z nを含む材料で包囲するようにしても よい。 Z nを含む材料の例として、 例えば Z n〇単結晶を用いてもよいし、 Z n の板を用いてもよい。かかる場合においても同様に、 Z n O基板 5 2自体の分解 を抑制することできる。
上述した加熱処理方法については、 Z n O基板 5 2のみに限定されるものでは なく、以下に示す化合物からなる基板材料を同一の化合物からなる焼結体で包囲 して加熱処理する場合にも適用することができる。
例えば、 L i N b O 3基板については、 L i N b 0 3焼結体で上述の如く包囲 することにより、 L iの分解を抑制することができる。 このようにして加熱処理 したし i N b O 3基板の表面は、 2 — 3オングストロームの高さを持つ原子層ス テツプによって区切られた原子レベルで平坦なテラスが形成されているため、こ の上に成長させる G a Nの結晶性を格段に向上させることができる。
このとき、 L i N b O 3焼結体で包囲する以外に、 L iを含む材料で包囲する ようにしてもよい。 即ち、 L i N b〇3基板を、 L i を含む材料で包囲して加熱 処理することにより、 L i N b〇3基板の分解を抑制することできる。
また、 L i T a 0 3基板については、 L i T a〇3で上述の如く包囲すること により、 L i の分解を抑制することができる。 かかる場合においても、 L i を含 む材料で包囲して加熱処理することにより、 L i T a 0 3基板の分解を抑制する ことできる。 また、 S r T i O 3基板については、 S r T i〇3焼結体で上述の 如く包囲することにより、 S rの分解を抑制することができる。かかる場合にお いても、 S rを含む材料で包囲して加熱処理することにより、 S r T i 〇3基板 の分解を抑制することできる。 また、 L i G a〇2については、 L i G a〇2焼 結体で上述の如く包囲することにより、 L iの分解を抑制することができる。か かる場合においても、 L i を含む材料で包囲して加熱処理することにより、 L i G a O 2基板の分解を抑制することできる。 また、 MgO基板については、 Mg 0焼結体で上述の如く包囲することにより、 M gの分解を抑制することができる ( かかる場合においても、 M gを含む材料で包囲して加熱処理することにより、 M g O基板の分解を抑制することできる。 また L i A 1 O 2基板については、 L i A 1 02焼結体で上述の如く包囲することにより、 L iの分解を抑制することが できる。かかる場合においても、 L iを含む材料で包囲して加熱処理することに より、 L i A 102基板の分解を抑制することできる。 また、 L a S r A 1 T a O 3基板については、 L a S r A 1 T a O 3焼結体で上述の如く包囲することに より、 L aの分解を抑制することができる。 かかる場合においても、 L aを含む 材料で包囲して加熱処理することにより、 L a S r A l T a〇 3基板の分解を抑 制することできる。
更には、 K, C a, N a, Z n , T e , M g , S r , Y b , L i , E u , C a, H g, B i 等の元素の分解を抑える場合においても上記加熱処理方法を適用することがで きる。
図 1 2Aは、 この 1 1 5 CTCで 6. 5時間加熱処理した Z n O基板 5 2の ( 0 0 0 1 ) 面を原子間力顕微鏡で観察した結果を示している。 この図 1 2 Aより、 曲線状の原子ステツプが Z n O基板 5 2の( 0 0 0 1 )面上において形成されて いるのが分かる。 図 1 2 Bは、 1 1 5 0°Cで 3. 5時間加熱処理した Z n 0基板 5 2の ( 0 0 0— 1 ) 面を原子間力顕微鏡で観察した結果を示している。 この図 1 2 Bより、 滑らかな直線状の原子ステップが Z ηθ基板 5 2の ( 0 0 0— 1 ) 面上において規則的に形成されているのが分かる。なお、 各原子ステツプの高さ をこの原子間力顕微鏡を用いて測定した結果、 約 0. 5 nmであった。
即ち、 上述の条件に基づいて Z n O基板 5 2を加熱処理することにより、原子 ステツプが形成された Z n O基板 5 2を結晶成長用基板として適用することが 可能となる。 この原子ステップが観察されることは、 基板表面を最も平坦な状態 に仕上げることができ、 良好な G a N薄膜を形成させることが可能となる。 また この原子ステツプは、 G a Nのェピタキシャル成長における核となりうることか ら、 更に良好な成膜環境を作り上げることも可能となる。
次に、 上述した P L D法により、 Z n 0基板 5 2を加熱しつつ、 その (0 0 0 1 ) 面又は (0 0 0— 1) 面上に G aNを蒸着させる。 このとき PLD装置 3 0 におけるチャンバ 3 1内の圧力は、 窒素雰囲気中において 1 X 1 0— o r r となるように制御する。 また光発振器 3 3からは、 パルスレーザ光として、 レー ザパワーが 3 J / c m2であり、 K r Fエキシマレ一ザを発振する。 またターゲ ット 3 2は、 G a金属 (純度 9 9. 9 9 %) で構成し、 このターゲット 3 2表面 に対して加熱処理された Z n 0基板 5 2の (0 0 0 1 ) 面又は (0 0 0— 1) 面 が略平行となるように配設される。
この夕一ゲット 3 2に対してパルスレーザ光を断続的に照射することにより 発生させられるアブレーションプラズマには、 G a原子が含まれている。 G a原 子は、窒素雰囲気中の窒素ガスとの衝突反応等を繰り返しながら状態を徐々に変 化させて Z n O基板 5 2へ移動する。そして Z n 0基板 5 2へ到達した G a原子 を含む粒子は、 そのまま Z n O基板 5 2上の ( 0 0 0 1 ) 面又は ( 0 0 0— 1 ) 面上に拡散し、格子整合性の最も安定な状態で薄膜化されることになる。その結 果、 上記構成からなる窒化物半導体素子 5 1が作製されることになる。
なお、 この窒化物半導体素子 5 1についても同様に他の物理気相蒸着法、化学 気相蒸着法に基づいて作製してもよい。
図 1 3は、 G a N結晶の成長温度に対し、 G a N/Z n Oヘテロ界面に形成さ れる界面層の厚さを示している。 この図 1 3に示すように、成長温度が 5 5 0 °C 付近を超えるとへテロ界面に形成される界面層の厚みが急激に増加する。 即ち、 G a N及び Z n Oは、成長温度が 5 5 0 °C付近を超えると急激に反応することが 分かる。
ここで RHE ED法に基づいて Z n 0基板 5 2の ( 0 0 0 1 ) 面又は (0 0 0 一 1 )面に対する G a Nの RHE E D像を観察した結果を図 1 4に示す。 図 14 Aによれば、成長温度を 5 1 0 °Cとした場合において、 G aNにっきシャープな ストリークパターンが得られており、 良質な結晶が成長していることが分かる。 これに対して、 図 1 4 Bによれば、 成長温度を 6 8 ◦ °Cとした場合には、 ヘテロ 界面において界面層が生成される結果 G a Nの三次元成長が生じ、明らかに G a N結晶の成長挙動が両者間で異なることが分かる。
次に、 G I XR (Grazing Incidence X-ray Reflectivity)法に基づき、成長温 度を 5 1 0°Cとして作製した窒化物半導体素子 5 1に対して X線を斜入射させ て反射強度のプロフアイルを解析した結果を図 1 5に示す。この反射強度のプロ ファイルから、成長温度を 5 1 0°Cとした場合において、 ヘテロ界面に界面層が 全く形成されていないことが分かる。
即ち、 上記 RHEED像や G I XRのプロファイルより、 G a Nの成長温度を 5 1 0 °C以下とした場合に、 G a Nと Z n 0との反応を抑制することができ、界 面層の生成を抑えることができることが示される。
このため、本発明に係る窒化物半導体素子 5 1を作製する場合において、 G a Nの成長温度が 5 1 0 以下となるように制御する。 これにより、 Z n O基板 5 2と窒化物半導体層 5 3との間において界面層の存在しない急峻な界面を作り 出すことが可能となる。 特に、 上述の如く加熱処理された Z n 0基板 5 2は、 ナ ノオーダで平坦化されているため、更に急峻なヘテロ界面を形成させることも可 能となる。このため本発明では、より良質の G a N結晶を蒸着させることができ、 窒化物半導体素子 5 1全体の品質を大幅に向上させることが可能となる。
ちなみに、 G a Nの Z n 0に対する反応容易性を利用し、 この G a Nの成長温 度を室温程度まで下げるようにしてもよい。高温で反応させた場合には、 反応後 の冷却に伴う熱衝撃抵抗が加わる結果、結晶に欠陥が生じ、得られる窒化物半導 体素子 5 1の品質を下げてしまう要因にもなるが、 G a Nの成長温度を室温まで 下げることにより、 かかる欠陥の発生を抑えることができる。
特に G a Nは、 その禁制帯幅により、 青色 L E D (Light Emitting Diode) に 加えて、 G a N系電界効果トランジス夕等様々な用途に適用することができるが, Z ηθ基板 5 2上に良質の G a N結晶を成長させて構成した窒化物半導体素子 5 1では、 これら応用する各種デバイスの性能を向上させることが可能となる。 なお、 本発明は上述した窒化物半導体素子 5 1の作製方法において、予め原子 ステップを形成させた Z n〇基板 52を用いる場合を例にとり説明をしたが、原 子ステップの存在しない Z n 0基板を用いても窒化物半導体層 5 2を成膜する ことは可能である。
また、 本発明を適用した窒化物半導体素子 5 1は、 上述した実施の形態への適 用に限定されるものではなく、窒化物半導体層 5 3を構成する元素の一部を他の 元素に置換するようにしてもよい。
例えば、窒化物半導体層 5 3を構成する G a元素の一部を I n元素に置換した I n G a Nを、原子レベルで平坦化した Z n 0基板 5 2上に積層させるようにし てもよい。 I n G a Nの格子定数は、 G a Nの格子定数と比較して Z n 0と整合 するため、 より良質の結晶を得ることができる。 例えば、 G a元素の 2 0 %を I n元素に置換した 1 1 。.2030.8?^を2 n O基板 5 2上に積層させることによ り、 窒化物半導体素子 5 1の品質をより大幅に向上させることができる。
Z n O基板 5 2上に積層させた I n 0. 2 G a 0. 8 Nの R H E E D振動を観察し た結果を図 1 6に示す。 この図 1 6によれば、 成長初期から強い R EHHD振動 が観察され、 結晶性を格段に向上できていることが分かる。 なお、 この Z nO基 板 5 2上に積層させた I n。.2G a。.8Nの上に更に G a Nを積層させるように してもよいことは、 勿論である。
なお、 I n XG a i— XNで表す場合に、 0≤x≤ 0. 4の範囲であれば上述の 作用効果を得ることができる。
また、 本発明は、 図面を参照して説明した上述の実施例に限定されるものではな く、 添付の請求の範囲及びその主旨を逸脱することなく、 様々な変更、 置換又はそ の同等のものを行うことができることは当業者にとって明らかである。 産業上の利用の可能性 以上詳細に説明したように、 本発明を適用した窒化物半導体素子は、 イツ トリ ァ安定化ジルコニァ (以下、 YS Zという。 ) 基板の ( 1 1 1 ) 面に対して、 六 方晶である I n Nの c軸が略垂直となるように配向されてなる窒化物半導体層 を有する。 これにより、 格子不整を抑えることができるため、 ミスフィ ッ ト転位 の発生を防止することが可能となり、ひいては窒化物半導体層を貫通する貫通転 位の発生を抑えることも可能となる。
本発明を適用した窒化物半導体素子は、 Z 11〇基板の(0 0 0— 1 )面又は(0 0 0 1 )面に対して、 六方晶である G a Nの c軸が略垂直となるように配向され てなる窒化物半導体層を有する。 即ち、 この窒化物半導体素子は、 ヘテロ界面に 界面層が形成されていないため、良質の G a N結晶からなる窒化物半導体層を有 しており、 適用する各種デバイスの性能を向上させることが可能となる。
また、本発明を適用した窒化物半導体素子の作製方法は、 I n Nからなる窒化 物半導体層を有する窒化物半導体素子の作製方法において、 丫 3 2基板の( 1 1
I ) 面に対して、 上記 I n Nを蒸着させる蒸着工程を有する。 これにより、 Y S Z基板の( 1 1 1 )面において格子不整を抑えた良質の I n N結晶からなる窒化 物半導体層を形成させることが可能となる。
また、本発明を適用した窒化物半導体素子の作製方法は、 G a Nからなる窒化 物半導体層を有する窒化物半導体素子の作製方法において、 Z n O基板の( 0 0 0 - 1 ) 面又は ( 0 0 0 1 ) 面に対して、 上記 G a Nを 5 1 0 °C以下の温度で蒸 着させる蒸着工程を有する。 これにより、 Z n O基板と窒化物半導体層との間に おいて界面層の存在しない急峻な界面を作り出すことができ、良質の G a N結晶 を成長させることが可能となる。
また、本発明を適用した半導体基板は、ィッ トリァ安定化ジルコニァ基板の( 1
I I ) 面上に原子ステップが形成されてなる。 これにより、 この半導体基板は、 良好な I n N薄膜を形成させることが可能となる。
また、本発明を適用した半導体基板は、 Z n 0基板の( 0 0 0— 1 )面又は(0 0 0 1 )面上に原子ステップが形成されてなる。これにより、この半導体基板は、 良好な G a N薄膜を形成させることが可能となる。
また、 本発明を適用した半導体基板の作製方法は、 ( 1 1 1 ) 面結晶方位を有 するィットリァ安定化ジルコニァ基板を 8 0 0 T以上の温度で加熱処理する加 熱処理工程を有する。 これにより、 この半導体基板の作製方法では、 イットリア 安定化ジルコニァ基板の( 1 1 1 )面上に原子ステツプを形成することが可能と なる。 また、 本発明を適用した半導体基板の作製方法は、 ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面結晶方位を有する Z n 0基板を、 Z n 0焼結体で包囲して 8 0 0で以 上の温度で加熱処理する加熱処理工程を有する。 これにより、 この半導体基板の 作製方法では、 Z n 0基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面上に原子ステ ップを形成することが可能となる。

Claims

請求の範囲
1. イツ トリァ安定化ジルコニァ (以下、 Y S Zという。 ) 基板の ( 1 1 1 ) 面 に対して、六方晶である I n Nの c軸が略垂直となるように配向されてなる窒化 物半導体層を有することを特徴とする窒化物半導体素子。
2. 上記 Y S Z基板の ( 1 1 1) 面には、 原子ステツプが形成されていることを 特徴とする請求の範囲第 1項記載の窒化物半導体素子。
3. Z n O基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面に対して、 六方晶である G a Nの c軸が略垂直となるように配向されてなる窒化物半導体層を有するこ とを特徴とする窒化物半導体素子。
4. 上記 Z n O基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面には、 原子ステツプ が形成されていることを特徴とする請求の範囲第 3項記載の窒化物半導体素子。
5. Z n O基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面に対して、 六方晶である I 11 XG a !_X ( 0≤ x≤ 0. 4 ) の c軸が略垂直となるように配向されてな る窒化物半導体層を有することを特徴とする窒化物半導体素子。
6. I nNからなる窒化物半導体層を有する窒化物半導体素子の作製方法におい て、 イットリァ安定化ジルコニァ (以下、 YS Zという。 ) 基板の ( 1 1 1 ) 面 に対して、上記 I n Nを蒸着させる蒸着工程を有することを特徴とする窒化物半 導体素子の作製方法。
7. 上記蒸着工程では、 物理気相蒸着 (PVD) 法又は化学気相蒸着 (CVD) 法に基づいて上記 I n Nをェピタキシャル成長させることを特徵とする請求の 範囲第 6項記載の窒化物半導体素子の作製方法。
8. 上記 YS Z基板の ( 1 1 1 ) 面上に予め原子ステップを形成するステップ形 成工程を更に有し、上記蒸着工程では、上記原子ステツプが形成された Y S Z基 板に対して、上記 I nNを蒸着させることを特徴とする請求の範囲第 6項記載の 窒化物半導体素子の作製方法。
9. 上記ステップ形成工程では、 ( 1 1 1 ) 面結晶方位を有する Y S Z基板を、 80 0 °C以上の温度で加熱処理することを特徴とする請求の範囲第 8項記載の 窒化物半導体素子の作製方法。
1 0. G a Nからなる窒化物半導体層を有する窒化物半導体素子の作製方法にお いて、 Z n〇基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面に対して、 上記 G a N を 5 1 0 °C以下の温度で蒸着させる蒸着工程を有することを特徴とする窒化物 半導体素子の作製方法。
1 1. 上記蒸着工程では、 物理気相蒸着 (P VD)法又は化学気相蒸着(CVD) 法に基づいて上記 G a Nをェピタキシャル成長させることを特徴とする請求の 範囲第 1 0項記載の窒化物半導体素子の作製方法。
1 2. 上記 Z n O基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面上に予め原子ステ ップを形成するステップ形成工程を更に有し、 上記蒸着工程では、 上記原子ステ ップが形成された Z n O基板に対して、上記 G a Nを蒸着させることを特徴とす る請求の範囲第 1 0項記載の窒化物半導体素子の作製方法。
1 3. 上記ステップ形成工程では、 (0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面結晶方 位を有する Z n O基板を、 Z 11 Oの焼結体で包囲して 8 0 0 °C以上の温度で加熱 処理することを特徴とする請求の範囲第 1 2項記載の窒化物半導体素子の作製 方法。 .
1 . 上記ステップ形成工程では、 (0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面結晶方 位を有する Z n O基板を、 Z nを含む材料で包囲して 8 0 0 X:以上の温度で加熱 処理することを特徴とする請求の範囲第 1 2項記載の窒化物半導体素子の作製 方法。
1 5. 上記蒸着工程では、 上記 G a Nを室温で蒸着させることを特徵とする請求 の範囲第 1 0項記載の窒化物半導体素子の作製方法。
1 6. I n XG a !_X ( 0≤ x≤ 0. 4) からなる窒化物半導体層を有する窒 化物半導体素子の作製方法において、 Z n 0基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面に対して、 上記 I n XG a — XNを 5 1 0で以下の温度で蒸着させる蒸 着工程を有することを特徴とする窒化物半導体素子の作製方法。
1 7. イツトリァ安定化ジルコニァ基板の ( 1 1 1 ) 面上に原子ステツプが形成 されてなることを特徴とする半導体基板。
1 8. Z n 0基板の ( 0 0 0— 1 ) 面又は ( 0 0 0 1 ) 面上に原子ステツプが形 成されてなることを特徴とする半導体基板。
1 9. ( 1 1 1 )面結晶方位を有するィッ トリァ安定化ジルコニァ基板を 8 0 0 °C 以上の温度で加熱処理する加熱処理工程を有することを特徴とする半導体基板 の作製方法。
2 0. (0 0 0— 1) 面又は (0 0 0 1 ) 面結晶方位を有する Z n 0基板を、 Z ηθ焼結体で包囲して 8 0 0 °C以上の温度で加熱処理する加熱処理工程を有す ることを特徴とする半導体基板の作製方法。
2 1. (0 0 0— 1 ) 面又は (0 0 0 1 ) 面結晶方位を有する Z n O基板を、 Z nを含む材料で包囲して 8 0 0 °C以上の温度で加熱処理することを特徴とする 半導体基板の作製方法。
PCT/IB2004/000916 2003-07-15 2004-03-26 窒化物半導体素子並びにその作製方法 WO2005006420A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/563,630 US20060145182A1 (en) 2003-07-15 2004-03-26 Nitride semiconductor element and method for manufacturing thereof
JP2005511452A JPWO2005006420A1 (ja) 2003-07-15 2004-03-26 窒化物半導体素子並びにその作製方法
EP04723660A EP1646077A1 (en) 2003-07-15 2004-03-26 Nitride semiconductor element and method for manufacturing thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003274964 2003-07-15
JP2003-274964 2003-07-15

Publications (1)

Publication Number Publication Date
WO2005006420A1 true WO2005006420A1 (ja) 2005-01-20

Family

ID=34056102

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2004/000916 WO2005006420A1 (ja) 2003-07-15 2004-03-26 窒化物半導体素子並びにその作製方法

Country Status (7)

Country Link
US (1) US20060145182A1 (ja)
EP (1) EP1646077A1 (ja)
JP (1) JPWO2005006420A1 (ja)
KR (1) KR20060084428A (ja)
CN (1) CN1823400A (ja)
RU (1) RU2006104625A (ja)
WO (1) WO2005006420A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006080586A1 (ja) * 2005-01-31 2006-08-03 Kanagawa Academy Of Science And Technology GaN膜生成方法及び半導体素子並びにIII族窒化物の薄膜生成方法及びIII族窒化物の薄膜を有する半導体素子
WO2006088261A1 (ja) * 2005-02-21 2006-08-24 Kanagawa Academy Of Science And Technology InGaN層生成方法及び半導体素子
US7811902B2 (en) 2005-02-22 2010-10-12 Samsung Electro-Mechanics Co., Ltd. Method for manufacturing nitride based single crystal substrate and method for manufacturing nitride based light emitting diode using the same
KR20220117889A (ko) 2019-12-20 2022-08-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 무기 발광 소자, 반도체 장치, 무기 발광 소자의 제작 방법

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2007119433A1 (ja) * 2006-03-20 2009-08-27 財団法人神奈川科学技術アカデミー Iii−v族窒化物層およびその製造方法
US8716678B2 (en) * 2008-02-18 2014-05-06 Fujimi Incorporated Method of manufacturing microstructure and substrate provided with the microstructure
TWI557910B (zh) * 2011-06-16 2016-11-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
FR3032555B1 (fr) * 2015-02-10 2018-01-19 Soitec Procede de report d'une couche utile
CN104694884A (zh) * 2015-03-03 2015-06-10 安阳工学院 一种氮化铟(InN)薄膜的极性控制方法
CN104882534B (zh) * 2015-05-20 2017-12-29 中国科学院上海微系统与信息技术研究所 一种钇掺杂氧化锆单晶衬底的处理方法
KR102380306B1 (ko) * 2021-01-14 2022-03-30 (재)한국나노기술원 나노 스케일 박막 구조의 구현 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08255932A (ja) * 1995-01-19 1996-10-01 Matsushita Electric Ind Co Ltd 半導体発光素子およびその製造方法
JPH0945960A (ja) * 1995-07-27 1997-02-14 Nec Corp 半導体発光素子及びその製造方法
JPH11162852A (ja) * 1997-11-28 1999-06-18 Tdk Corp 電子デバイス用基板およびその製造方法
JP2003328113A (ja) * 2002-05-07 2003-11-19 National Institute Of Advanced Industrial & Technology 固体ターゲットパルスレーザ蒸着法によるGaN結晶性薄膜の作製方法及び同法で作製した薄膜

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6291257B1 (en) * 1991-07-21 2001-09-18 Murata Manufacturing Co., Ltd. Semiconductor photonic device having a ZnO film as a buffer layer and method for forming the ZnO film
JP3015261B2 (ja) * 1994-09-12 2000-03-06 科学技術振興事業団 表面特性を改善するサファイア単結晶基板の熱処理方法
JP3813740B2 (ja) * 1997-07-11 2006-08-23 Tdk株式会社 電子デバイス用基板
DE19855476A1 (de) * 1997-12-02 1999-06-17 Murata Manufacturing Co Lichtemittierendes Halbleiterelement mit einer Halbleiterschicht auf GaN-Basis, Verfahren zur Herstellung desselben und Verfahren zur Ausbildung einer Halbleiterschicht auf GaN-Basis
US6342313B1 (en) * 1998-08-03 2002-01-29 The Curators Of The University Of Missouri Oxide films and process for preparing same
JP3424814B2 (ja) * 1999-08-31 2003-07-07 スタンレー電気株式会社 ZnO結晶構造及びそれを用いた半導体装置
JP3398638B2 (ja) * 2000-01-28 2003-04-21 科学技術振興事業団 発光ダイオードおよび半導体レーザーとそれらの製造方法
JP3531865B2 (ja) * 2000-07-06 2004-05-31 独立行政法人 科学技術振興機構 超平坦透明導電膜およびその製造方法
FR2840731B3 (fr) * 2002-06-11 2004-07-30 Soitec Silicon On Insulator Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees
JP3754897B2 (ja) * 2001-02-09 2006-03-15 キヤノン株式会社 半導体装置用基板およびsoi基板の製造方法
JP3969959B2 (ja) * 2001-02-28 2007-09-05 独立行政法人科学技術振興機構 透明酸化物積層膜及び透明酸化物p−n接合ダイオードの作製方法
US7061014B2 (en) * 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP3749498B2 (ja) * 2002-03-26 2006-03-01 スタンレー電気株式会社 結晶成長用基板およびZnO系化合物半導体デバイス

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08255932A (ja) * 1995-01-19 1996-10-01 Matsushita Electric Ind Co Ltd 半導体発光素子およびその製造方法
JPH0945960A (ja) * 1995-07-27 1997-02-14 Nec Corp 半導体発光素子及びその製造方法
JPH11162852A (ja) * 1997-11-28 1999-06-18 Tdk Corp 電子デバイス用基板およびその製造方法
JP2003328113A (ja) * 2002-05-07 2003-11-19 National Institute Of Advanced Industrial & Technology 固体ターゲットパルスレーザ蒸着法によるGaN結晶性薄膜の作製方法及び同法で作製した薄膜

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006080586A1 (ja) * 2005-01-31 2006-08-03 Kanagawa Academy Of Science And Technology GaN膜生成方法及び半導体素子並びにIII族窒化物の薄膜生成方法及びIII族窒化物の薄膜を有する半導体素子
JP2006237556A (ja) * 2005-01-31 2006-09-07 Kanagawa Acad Of Sci & Technol GaN膜生成方法及び半導体素子並びにIII族窒化物の薄膜生成方法及びIII族窒化物の薄膜を有する半導体素子
WO2006088261A1 (ja) * 2005-02-21 2006-08-24 Kanagawa Academy Of Science And Technology InGaN層生成方法及び半導体素子
JPWO2006088261A1 (ja) * 2005-02-21 2008-07-17 財団法人神奈川科学技術アカデミー InGaN層生成方法及び半導体素子
US7811902B2 (en) 2005-02-22 2010-10-12 Samsung Electro-Mechanics Co., Ltd. Method for manufacturing nitride based single crystal substrate and method for manufacturing nitride based light emitting diode using the same
KR20220117889A (ko) 2019-12-20 2022-08-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 무기 발광 소자, 반도체 장치, 무기 발광 소자의 제작 방법

Also Published As

Publication number Publication date
JPWO2005006420A1 (ja) 2006-09-28
CN1823400A (zh) 2006-08-23
US20060145182A1 (en) 2006-07-06
KR20060084428A (ko) 2006-07-24
EP1646077A1 (en) 2006-04-12
RU2006104625A (ru) 2006-07-10

Similar Documents

Publication Publication Date Title
JP4493646B2 (ja) 後続のターゲット材堆積のためのシリコン基板を改質するバッファ構造および該バッファ構造を形成する方法
JP5451280B2 (ja) ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US5530267A (en) Article comprising heteroepitaxial III-V nitride semiconductor material on a substrate
TWI312535B (ja)
Xiao et al. Growth of c‐axis oriented gallium nitride thin films on an amorphous substrate by the liquid‐target pulsed laser deposition technique
JP5122738B2 (ja) ZnO結晶またはZnO系半導体化合物結晶の製造方法、及びZnO系発光素子の製造方法
KR102383837B1 (ko) 3a족 질화물 성장 시스템 및 방법
JP4298194B2 (ja) 自然超格子ホモロガス単結晶薄膜の製造方法。
WO2005006420A1 (ja) 窒化物半導体素子並びにその作製方法
KR101458629B1 (ko) ZnO계 화합물 반도체 층의 제조방법
JP7352271B2 (ja) 窒化物半導体基板の製造方法
JPH11135889A (ja) 結晶成長用基板及びそれを用いた発光装置
US20170279003A1 (en) Group iii nitride semiconductor and method for producing same
WO2006088261A1 (ja) InGaN層生成方法及び半導体素子
US8529699B2 (en) Method of growing zinc-oxide-based semiconductor and method of manufacturing semiconductor light emitting device
JP5071215B2 (ja) 半導体素子
JP3951013B2 (ja) 固体ターゲットパルスレーザ蒸着法によるGaN結晶性薄膜の作製方法及び同法で作製した薄膜
Murata et al. Crystal Growth and Optical Property of GaN on Silica Glass by Electron-Cyclotron-Resonance Plasma-Excited Molecular Beam Epitaxy (ECR-MBE)
JP2008053703A (ja) AlN層およびAlGaN層並びにそれらの製造方法
CN109637925B (zh) 氧化镁锌薄膜及其制备方法
JP4137042B2 (ja) 半導体素子
JP2008053640A (ja) Iii−v族窒化物層およびその製造方法
JP4069949B2 (ja) 半導体素子
YOO Study on Epitaxial Growth of Lattice-Matched InGaN through AlN Protection Layer on ZnO Substrate
JP5424476B2 (ja) 単結晶基板、その製造方法、当該単結晶基板上に形成してなる半導体薄膜、および半導体構造

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200480020041.1

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1020067000335

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2005511452

Country of ref document: JP

Ref document number: 2004723660

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2006104625

Country of ref document: RU

ENP Entry into the national phase

Ref document number: 2006145182

Country of ref document: US

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 10563630

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 2004723660

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 10563630

Country of ref document: US

WWW Wipo information: withdrawn in national office

Ref document number: 2004723660

Country of ref document: EP