WO2004051726A1 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2004051726A1
WO2004051726A1 PCT/JP2003/015322 JP0315322W WO2004051726A1 WO 2004051726 A1 WO2004051726 A1 WO 2004051726A1 JP 0315322 W JP0315322 W JP 0315322W WO 2004051726 A1 WO2004051726 A1 WO 2004051726A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring
nanomaterial
semiconductor device
metal
manufacturing
Prior art date
Application number
PCT/JP2003/015322
Other languages
English (en)
French (fr)
Inventor
Toshitsugu Sakamoto
Hisao Kawaura
Toshio Baba
Fumiyuki Nihey
Yukinori Ochiai
Hiroo Hongo
Original Assignee
Nec Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Corporation filed Critical Nec Corporation
Priority to US10/536,993 priority Critical patent/US7518247B2/en
Priority to JP2004556872A priority patent/JP4683188B2/ja
Publication of WO2004051726A1 publication Critical patent/WO2004051726A1/ja
Priority to US12/406,487 priority patent/US20090181535A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/288Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76871Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
    • H01L21/76876Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for deposition from the gas phase, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53276Conductive materials containing carbon, e.g. fullerenes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1068Formation and after-treatment of conductors
    • H01L2221/1094Conducting structures comprising nanotubes or nanowires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a semiconductor device and a method of manufacturing the same, and more particularly, to a semiconductor device having a connection plug or a wiring and a method of manufacturing the same.
  • Low resistance metals such as Cu and AI are used for wiring materials and connection plugs for connecting wiring in semiconductor devices. As semiconductor devices become finer, the cross-sectional areas of wiring and wiring plugs decrease. As a result,
  • Electromigration and stress migration cause problems such as a change in resistance of metal wiring and connection plugs with time, and disconnection.
  • wiring material A e.g., Cu or AI
  • wiring material B e.g., titanium, tungsten, etc.
  • this method is effective for wiring, but not for wiring plugs.
  • wiring does not lead to disconnection, there is a problem that wiring resistance increases. Furthermore, it is not effective for stress migration.
  • a carbon nanotube is formed in a via hole, and is used as a connection plug connecting an upper wiring layer and a lower wiring layer.
  • About 1000 carbon nanotubes are formed in a 5 ⁇ 30 ⁇ m square via hole.
  • the method of combining wiring materials cannot prevent voids (holes) from being generated by migration at the connection plug. Also, in the wiring, the resistance change due to the disconnection of some of the wiring due to elect opening migration and stress migration is inevitable.
  • connection plugs using multi-walled carbon nanotubes have high resistance. The reason is that the contact resistance between the carbon nanotube and the metal wiring is large, and even if the resistance of the carbon nanotube is small, the contact resistance increases the resistance of the connection plug.
  • An object of the present invention is to provide a highly reliable wiring structure of a semiconductor device which has a low resistance value even when miniaturized and does not cause electrification port migration and stress migration, and a method of manufacturing the same. Disclosure of the invention
  • FIG. 1 is a schematic cross-sectional view showing a wiring structure according to a first embodiment of the present invention.
  • FIG. 2 is a diagram showing each step of a wiring manufacturing method according to the first embodiment of the present invention.
  • FIG. 3 is a schematic cross-sectional view for explaining.
  • FIG. 3 is a schematic sectional view showing a wiring structure by a single damascene method according to a second embodiment of the present invention
  • FIG. 4 is a second embodiment of the present invention.
  • FIG. 5 is a schematic cross-sectional view for explaining each step of a method of manufacturing a wiring by a single damascene method according to the present invention.
  • FIG. 5 is a connection plug according to a single damascene method according to a second embodiment of the present invention.
  • FIG. 2 is a schematic sectional view showing the structure of FIG.
  • FIG. 6 is a schematic cross-sectional view for explaining each step of a method of manufacturing a connection plug by a single damascene method according to the second embodiment of the present invention.
  • FIG. 7 is a schematic cross-sectional view for explaining wiring and connection plugs by a dual damascene method according to a third embodiment of the present invention
  • FIG. 8 is a third embodiment of the present invention.
  • FIG. 3 is a schematic cross-sectional view for explaining each step of a method for manufacturing a wiring and a connection plug by a dual damascene method according to the embodiment.
  • Reference numeral 10 denotes an insulating film
  • reference numerals 11 and 5 1 denote wirings
  • reference numerals 12, 29, 42, 49, and 52 denote interlayer insulating films
  • 3, 48 are barrier metal layers
  • reference numerals 14, 24, 44 are carbon nanotubes
  • reference numerals 17, 55 are wiring grooves
  • reference numerals 15, 25, 45 are Particles
  • symbols 18, 32, 57 are seed layers
  • symbols 19, 33, 39, 58 are metal layers
  • symbols 26, 46 are connection plugs
  • symbol 1 6, 27, 30, 40, 47, 50, 53 are etching stopper layers
  • 31, 56 are via holes
  • 54 are holes
  • 34, 59 are Reference numerals 35 and 60 denote connection plug layers
  • reference numeral 61 denotes a second wiring layer.
  • the present invention is an optimum wiring structure for a semiconductor device manufactured according to a design rule with a line and space of 0.1 jtm or less.
  • a semiconductor device characterized in that a nano material is disposed substantially uniformly on a cross section of a connection plug made of metal, and the nano material is formed substantially uniformly on a bottom surface of a wiring made of metal.
  • the nanomaterial is a fibrous carbon nanomaterial, a particulate carbon nanomaterial, or a silicon fine wire.
  • nanomaterials are oriented substantially perpendicular to the substrate. Furthermore, it is preferable that these nanomaterials are disposed on the entire connection plug. It is preferable that the material is disposed near the upper surface of the wiring.
  • the metal is formed by the MOCVD method or the plating method.
  • the insulating substrate has a wiring or an element formed in the semiconductor substrate in the lower layer, and at least a part of the lower wiring or the element is exposed in a part of the bottom of the groove formed in the insulating substrate. May be.
  • the nanometer-sized metal serves as a nucleus for growing the nanomaterial, and the nanometer-sized metal is iron, platinum, nickel, cobalt, a silicide of nickel and cobalt, or iron oxide.
  • the nanomaterial is a fibrous carbon nanomaterial, a particulate carbon nanomaterial, or a silicon fine wire.
  • the step of depositing a metal it is more advantageous to deposit the metal by a plating method or an MOCVD method in terms of voids.
  • Metals with low electrical resistance such as gold, silver, copper, and aluminum, used for wiring and connecting plugs in current semiconductor devices, have atoms bonded by metal bonds.
  • the atoms that make up nanomaterials such as fullerenes, carbon nanotubes, carbon nanohorns, and silicon wires, are linked by covalent bonds.
  • a type of carbon nanomaterial in which only carbon nanotubes have a structure in which only the tip of the carbon nanotube protrudes from the carbon lump, is used to manufacture carbon materials such as carbon nanohorns disclosed in JP-A-2001-64004. , Has been found.
  • Carbon nanomaterials are composed of covalent bonds. Covalent bonds have stronger bonding force than metal bonds, and require large energy to separate them. Therefore, both mechanical strength and electrotron migration resistance are higher than metal bonds.
  • Table 1 compares the Young's modulus, which indicates mechanical strength, between Cu and AI used in the conventional example and carbon nanotubes.
  • Nanomaterials include carbon fibers typified by single-walled carbon nanotubes and multi-walled carbon nanotubes, and nano-sized carbon typified by fullerenes and carbon nanohorns. Elemental materials and silicon fine wires.
  • the carbon nanotube may have a diameter of 100 nm or less and an aspect ratio of 10 or more.
  • the silicon thin wire is a fibrous material made of silicon having a diameter of 1 to 100 nm and an aspect ratio of 10 or more.
  • a fibrous material in particular has a function of preventing breakage of connection plugs and wiring caused by mechanical stress and temperature stress during manufacturing. Since the metal that forms the connection plugs and wiring includes a structure on a fiber with high mechanical strength, the fibrous structure (rebar) is similar to the relationship between the reinforcing bar and concrete in a building. It increases the strength of metal (building framework) and protects connecting plugs and wiring (building) from external vibration and heat shrinkage.
  • multi-walled carbon nanotubes exhibit metallic properties.
  • single-walled carbon nanotubes exhibit metallic properties and a very low resistivity by choosing the chirality, which is how the carbon sheet is wound.
  • Table 1 shows the resistivity of the carbon nanotube when indicating the metallic properties.
  • connection plug and wiring of the present invention are made of a mixed material of carbon nanotubes and a metal, and a current can flow through the metal to prevent an increase in resistance. Also, since the surface of the carbon nanotube is covered with metal, the contact resistance between the connection plug and the wiring can be reduced.
  • the carbon nanotube used in the present invention may be either a multi-walled carbon nanotube or a single-walled carbon nanotube.
  • Multi-walled carbon nanotubes can be easily produced by the CVD method.
  • FIG. 1 is a schematic sectional view.
  • a wiring 11 is formed on a metal layer 39, an insulating film 10 formed on a semiconductor substrate (not shown) on which an element or a wiring is formed.
  • the carbon layer 14 is mixed in the metal layer 39 constituting the wiring 11.
  • the carbon nanotubes 14 are formed on particles 15 of nickel formed on the insulating film 10. The particles 15 act as a catalyst for the growth of the carbon nanotubes, and the carbon nanotubes 14 grow with the particles 15 as nuclei.
  • the insulating film 10 is formed on a silicon substrate (not shown) on which a semiconductor element is formed.
  • the insulating film 10 is a 20-nm-thick film formed by a thermal oxidation method or a CVD method, and is a film made of an oxide film, a nitride film, an oxynitride film, or the like.
  • particles 15 are formed on the insulating film 10 using Ni having a thickness of 2 to 1 Onm formed by sputtering.
  • carbon nanotubes 14 are grown on the particles 15 with the particles 15 as nuclei (FIG. 2 (a)).
  • the particles 15 are in the form of nanometer-sized particles, and metals, metal silicides, and metal oxides can be used.
  • metals, metal silicides, and metal oxides can be used.
  • nickel, iron, platinum, cobalt, silicide of cobalt and nickel, iron oxide, and the like are known.
  • Granular particles 15 of nanometer size can be obtained by forming a film of 2 to 10 nm.
  • a vapor deposition method or a vapor phase growth method may be used.
  • carbon nanotubes 14 include fibrous carbon nanomaterials such as single-walled carbon nanotubes and multi-walled carbon nanotubes, carbon nanomaterials such as carbon nanohorns and fullerenes, and silicon fine wires. Alright. Carbon nanotubes are grown by thermal CVD or plasma CVD. Using thermal CVD, the nanotubes tend to become entangled. Distribution In order to increase the strength of the wire, it is advantageous that the nanotubes are entangled. On the other hand, using a plasma CVD method, the carbon nanotubes can be oriented perpendicular to the substrate.
  • the growth conditions by the plasma CVD method are exemplified below.
  • Process gas mixed gas of acetylene and ammonia
  • Substrate temperature 400 to 500 degrees
  • the growth conditions by the thermal CVD method are exemplified below.
  • an AI-Cu alloy (Cu 5%), which is an AI-based alloy, was deposited on the insulating film 10 to a thickness of 600 nm by a sputtering method (FIG. 2 (b)).
  • Metal layer 39 A l, Cu, Ag, AI-based alloys (e.g., AI- S i, AI- S ⁇ one Cu, etc.), there is a Cu-based alloy (01_1- eight ⁇ etc.) and the like. Meshing method other than sputtering method. MOCVD (metal organic chemical vapor deposition) may be used.
  • MOCVD metal organic chemical vapor deposition
  • the density of carbon nanotubes can be controlled by changing the thickness of Ni and the like. For example, reducing the thickness of nickel reduces the density of carbon nanotubes.
  • the wiring 11 is formed using known lithography technology and etching technology. (Fig. 2 (c)) 0
  • the stress migration resistance of the carbon nanotubes in the wiring increases as the carbon nanotubes are arranged near the upper surface of the wiring.
  • the resistance to electromigration is effective as long as it is disposed substantially uniformly on the bottom surface, so that a granular carbon nanomaterial such as a carbon nanohorn may be used.
  • the second embodiment of the present invention is a trench wiring structure by a single damascene method.
  • Figure 3 shows the wiring structure using the single damascene method.
  • the wiring 11 is formed in a groove formed in the interlayer insulating film 12 and the etching stopper layer 16.
  • the wiring 11 has particles 15 formed on the barrier metal layer 13 and carbon nanotubes 14 grown on the particles 15, and is buried in the metal layer 39.
  • the particles 15 may be Fe or Ni, and the carbon nanotubes 14 may be, for example, carbon fiber-silicon fine wires such as carbon nanohorns.
  • the contact layer 16 is formed on a silicon substrate (not shown) on which semiconductor elements are formed.
  • the etching stopper layer 16 also functions as a diffusion preventing film for preventing a metal serving as a wiring from diffusing into the insulating film.
  • the insulating film 10 is an oxide film formed by thermally oxidizing a silicon substrate, an oxide film, a nitride film, and an oxynitride film formed by a CVD method (chemical vapor deposition). It may be a membrane.
  • the interlayer insulating film 1 2 (600 nm thick) is made of, for example, silicon formed by CVD.
  • the etching stopper layer 16 has a higher etching rate than the interlayer insulating film. Further, the etching stopper layer 16 needs to function as a diffusion preventing film for preventing metal atoms from diffusing into the insulating film. In addition, a silicon nitride film, silicon oxynitride film, etc. are preferred (Fig. 4 (a)).
  • a wiring groove 17 is formed by using a known photolithography technique and etching technique (FIG. 4B).
  • the barrier metal layer 13 is a film that prevents metal atoms from diffusing into the insulating film.
  • T i, T i N, or ⁇ ⁇ and ⁇ ⁇ 2 two-layer structure ( ⁇ i is the lower layer) or Ta, Ta N, or Ta and Ta N two-layer structure (T a is the lower layer) are preferred.
  • the particles 15 are formed at the bottom of the wiring groove 17 by using Ni having a thickness of 2 to 1 O nm and formed by sputtering. Thereafter, carbon nanotubes are grown on the particles 15 with the particles 15 as nuclei. The carbon nanotubes are grown to the extent that they protrude from the wiring groove 17 (about 80 O nm) (Fig. 4 (d)).
  • the seed layer 18 may be formed by MOCVD (metal organic chemical vapor deposition).
  • MOCVD metal organic chemical vapor deposition
  • the plating method and the MOCVD method are less likely to generate voids than the sputtering method.
  • the wiring 11 includes a seed layer 18 and a metal layer 19.
  • the seed layer 18 may have the same composition as the metal layer 19 or a different composition from the metal layer 19.
  • connection plug for connecting the lower wiring and the upper wiring
  • connection plug layer 35 connected to the wiring 11 formed on the first wiring layer 34 (formed on the interlayer insulating film 12).
  • connection plug connected to the lower wiring 11 Referring to FIG. 5, the structure of the connection plug connected to the lower wiring 11 will be described.
  • the same components as those in the figure are denoted by the same numbers.
  • the carbon nanotubes are not mixed in the wiring 11 in FIG. 5, the carbon nanotubes 14 may be mixed as shown in FIG.
  • the first wiring layer 34 includes an interlayer insulating film 12, a wiring 11, a barrier metal layer 13, and etching stopper layers 16 and 27.
  • connection plug layer 35 on the first wiring layer 34 includes an interlayer insulating film 29, a connection plug 26, a barrier metal layer 28, particles 25, and an etching stopper layer 30. Carbon nanotubes 24 are mixed in the connection plug 26.
  • the upper wiring connected to the connection plug is not formed in FIG. 5, the upper wiring can be formed by the same manufacturing method as in FIG.
  • connection plug contains a structure with high mechanical strength such as carbon nanotubes and high electromigration resistance
  • the upper wiring and the lower wiring have high mechanical strength such as carbon nanotubes and electromigration. Elect port migration does not occur even if a structure having high resistance is not included.
  • connection plug having a wiring structure according to the second embodiment will be described with reference to FIGS. 6 (a) to 6 (g).
  • the wiring 11 formed in the formed groove is made of a barrier metal layer 13 and a metal.
  • Etching stopper layers 16 and 27 are formed on interlayer insulating film 12.
  • An interlayer insulating film 29 and an etching stopper layer 30 are formed on the etching stopper layer 16 (FIG. 6 (a)).
  • the interlayer insulating layer 29 is formed similarly to the interlayer insulating film 12.
  • a via hole 31 is formed by using a known photolithography technique and an etching technique (FIG. 6B).
  • Ta having a film thickness of 10 to 30 nm is formed as a barrier metal layer 28 on the entire surface of the substrate including the via hole 31 by a sputtering method (FIG. 6C).
  • the carbon nanotubes 24 are formed as N particles that become the particles 25.
  • the carbon nanotube is grown to the extent that it protrudes from the via hole 31 (about 800 nm) (Fig. 6 (d)).
  • a Cu layer having a thickness of 30 nm is formed as a seed layer 32 by a sputtering method (FIG. 6 (e)), and a metal layer 33 of Cu of 670 nm is deposited by a plating method to form a Cu layer having a total thickness of 700 nm. It is formed on the Ta film (Fig. 6 (f)).
  • the seed layer and the Cu layer may be formed by MOCVD (metal-organic chemical vapor deposition).
  • the extra Cu layer, carbon nanotubes and Ni other than in the via hole are removed by the conventional CMP method to form the connection plug 26 (Fig. 6 (g)).
  • the connection plug 26 can be manufactured in the same manner as the wiring 11 described with reference to FIG.
  • the carbon nanotubes are not mixed in the wiring 11 in FIG. 7, the carbon nanotubes 14 may be mixed in as shown in FIG.
  • the first wiring layer 59 includes an interlayer insulating film 12, a wiring 11, a barrier metal layer 13, and etching stopper layers 16 and 47.
  • This embodiment provides a first wiring layer 59, a connection plug layer 60, and a second wiring layer 61 on an insulating film 10 formed on a substrate (not shown) including a semiconductor element. It is what you do.
  • the first wiring layer 59 includes an interlayer insulating film 12, a wiring 11, a barrier metal layer 13, and etching stopper layers 16 and 47.
  • connection plug layer 60 on the first wiring structure includes an interlayer insulating film 49, a connection plug 46, a barrier metal layer 48, particles 45, and an etching stopper layer 50.
  • the carbon nanotubes 44 are mixed in the connection plugs 46.
  • the second wiring layer 61 is composed of an interlayer insulating film 52, wiring 51, a rear metal layer 48, and an etching stopper layer 53.
  • the wiring 51 has carbon nanotubes 44 mixed therein.
  • the first wiring layer 59 excluding the etching stopper layer 47 is formed.
  • an etching stopper layer 47, 51, 53 made of a 30 nm thick SiC film, and an interlayer insulating film 49, 5 made of a 600 nm thick silicon oxide film formed by plasma CVD. 2 is formed in the order of an etching stopper layer 47, an interlayer insulating film 49, an etching stopper layer 51, an interlayer insulating film 52, and an etching stopper layer 53 (FIG. 8). (a)).
  • Hole 54 has the same pattern as via hole 56.
  • a wiring groove 55 is formed in the second wiring layer 61 by using a photolithography technique and an etching technique.
  • the pattern of the holes 54 is transferred to the interlayer insulating film 49 to form the via holes 56 (FIG. 8C).
  • a Ta film having a thickness of 10 to 30 nm is formed as a barrier metal layer 48 over the entire surface of the substrate including the wiring groove 55 and the via hole 56 by a sputtering method (FIG. 8D).
  • N ⁇ that becomes the particles 45 forms carbon nanotubes 44.
  • the carbon nanotubes 44 are grown to the extent that they protrude from the via holes 56 (about 800 nm) (Fig. 8 (e)).
  • a 30 nm-thick Cu is formed as a seed layer 57 by sputtering (FIG. 8 (f)), and a metal layer 58 of 1370 nm Cu is deposited by a plating method to form a total of 1400 nm Cu layer. Is formed on the Ta film (FIG. 8 (g)).
  • the seed layer and the Cu layer may be formed by MOCVD (metal-organic chemical vapor deposition).
  • the generation of voids can be suppressed by the method described above.
  • a particle serving as a nucleus is formed on a bottom surface of a groove or a via serving as a wiring, a carbon nanotube is grown on the nucleus, and then a metal film is formed.
  • a trench wiring structure was formed.
  • the carbon nano material single-layer / multi-layer metal, semiconductor-like, insulating carbon nanotube, etc.
  • a fibrous nanomaterial, a carbon nanohorn, a particulate carbon nanomaterial such as fullerene, and a nanomaterial such as a silicon wire may be used.
  • a wiring containing carbon nanotubes is formed.
  • the steps of forming particles and carbon nanotubes described in the first to third embodiments are omitted. can do.
  • an ordinary copper sulfate-based plating solution can be used as the plating solution.
  • a solution containing 0.1 M of copper sulfate and 1.O gZ of carbon nanotubes and a surfactant mixed with each other perform ultrasonic waves for 10 minutes so that the carbon nanotubes are sufficiently dispersed in the plating solution before plating. After that, electrolysis plating was performed under normal conditions. The dispersion by ultrasonic waves may be performed during the plating.
  • the content of carbon nanotubes in the plating solution differs depending on the content of carbon nanotubes required depending on the characteristics of the film formed by plating, but is 0.2 g / L or more, preferably 0.5 gZL or more.
  • the upper limit is 25 gZL or less, preferably 15 g / L, more preferably 1 OgZL or less. If it is 25 gZL or less, the carbon nanotubes are uniformly dispersed in the plating film.
  • the copper plating is exemplified.
  • other metals such as gold, silver, etc., which are usually plated, can be plated similarly to copper.
  • the electrolytic plating liquid it is not particularly necessary to use a plating liquid unique to the present embodiment, and it is possible to use a plating liquid commercially available.
  • carbon nanotubes were used as the nanomaterials.
  • Etc Carbon nanomaterials and nanomaterials such as silicon fine wires.
  • Carbon nanomaterials (Single-layered) Multilayer Z Fibrous nanomaterials such as metallic, semiconducting, and insulating carbon nanotubes, particulate carbon nanomaterials such as carbon nanohorns and fullerenes, and silicon
  • voids are generated in a metal film formed as a wiring or a via.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

微細化により、配線構造の抵抗値の増大および、エレクトロンマイグレーション及びストレスマイグレーション耐性の低下が問題となっている。 本発明は、微細化しても抵抗値が低く、エレクトロマイグレーションおよびストレスマイグレーションを生じない高い信頼性をもつ半導体装置の配線構造およびその製造方法を提供することにある。 半導体素子が形成された基板上の絶縁膜上に形成された配線溝あるいはビアホールにメタルとカーボンナノチューブの混合体を材料とした配線あるいは接続プラグを有する半導体装置と、その製造方法である。

Description

明 細 書 半導体装置およびその製造方法 技術分野
本発明は、 半導体装置とその製造方法に関し、 さらに詳しくは、 接続プラグま たは配線を有する半導体装置とその製造.方法に関するものである。 背景技術
半導体装置の配線材料および配線を接続する接続プラグには C u、 A Iなどの 低抵抗金属が用いられている。 半導体装顰の微細化の進行に伴って、 配線および 配線プラグの断面積が縮小する。 この結果、
( 1 ) 配線、 接続プラグの抵抗値の増大
( 2 ) 増大した電流密度によるメタルイオンのエレクトロマイグレーション ( 3 ) プロセス中に受ける熱サイクルや動作中の発熱等によるストレスマイグレ ーシヨン
が深刻化してきた。 エレクトロマイグレーションおよびス卜レスマイグレーシ ヨンにより金属配線および接続プラグの抵抗の経時変化や、 断線といった問題が 発生する。
エレクトロマイグレーションにより配線が断線することを防止するために、 低 抵抗であるがマイグレーションに弱い配線材料 A (例えば C uや A I ) と高抵抗 であるがマイグレーションに強い配線材料 B (例えばチタン、 タングステンやそ れらのシリサイド物) を組み合わせて用いる方法がある。 この場合、 配線材料 B の冗長効果によって配線の断線を防止できる。 しかしながら.この方法は、 配線に は有効ではあるが、 配線プラグには有効ではない。 また、 配線においては断線に は至らないものの、 配線抵抗が増大する問題がある。 さらに、 ストレスマイグレ ーシヨンに対しては有効でない。
これに対して、 エレクトロマイグレーションに対して耐性のあるカーボンナノ チューブを接続プラグに用いた半導体素子が提案されている (ジャパニーズ'ジ ヤーナル■ォブ■アプライド■フィジックス誌 第 4 1巻、 ページ 4 3 7 0 - 4 3 7 4、 2 0 0 2年)。
この例は、 ビアホール中にカーボンナノチューブを形成し、 上部配線層と下部 配線層間を繋ぐ接続プラグとしている。 5 X 3 0ミクロンメートル四方のビアホ ール中にカーボンナノチューブが 1 0 0 0本程度形成されている。
カーボンナノチューブはマイグレーション耐性が高く容易にマイグレーション が生じないことが知られている。
配線材料を組み合わせる方法では、 接続プラグにおけるエレク卜口マイグレー シヨンによるボイド (空孔) の発生を防ぐことができない。 また、 配線において は、 エレクト口マイグレーションやストレスマイグレーションによって、 一部の 配線が切れることによる抵抗変化は免れない。
しかしながら、 多層カーボンナノチューブが金属的な性質をもち、 抵抗が低い にもかかわらず多層カーボンナノチューブを用いた接続プラグは、 抵抗値が高い。 理由は、 カーボンナノチューブと金属配線との間の接触抵抗が大きく、 カーボン ナノチューブの抵抗が小さくとも、 接触抵抗によって接続プラグの抵抗が大きく なることが原因である。
本発明は、 微細化しても抵抗値が低く、 エレクト口マイグレーションおよびス トレスマイグレーションを生じない高い信頼性をもつ半導体装置の配線構造およ びその製造方法を提供することにある。 発明の開示
本発明によると、 エレクトロマイグレーションおよびス卜レスマイグレーショ ンに対して耐性のある配線構造を備えた半導体装置を提供することが可能となる。 図面の簡単な説明
第 1図は、 本発明の第 1の実施の形態の配線構造を示す模式的な断面図であり、 第 2図は、 本発明の第 1の実施の形態の配線の製造方法の各工程を説明するため の模式的な断面図である。
更に第 3図は、 本発明の第 2の実施の形態であるシングルダマシン法による配 線構造を示す模式的な断面図であり、 第 4図は、 本発明の第 2の実施の形態であ るシングルダマシン法による配線の製造方法の各工程を説明するための模式的な 断面図であり、 更に、 第 5図は、 本発明の第 2の実施の形態であるシングルダマ シン法による接続プラグの構造を示す模式的な断面図である。 更に、 第 6図は、 本発明の第 2の実施の形態であるシングルダマシン法による接続プラグの製造方 法の各工程を説明するための模式的な断面図である。
また、 第 7図は、 本発明の第 3の実施形態であるデュアルダマシン法による配 線及び接続プラグを説明するための模式的な断面図であり、 第 8図は、 本発明の 第 3の実施形態であるデュアルダマシン法による配線及び接続プラグの製造方法 の各工程を説明するための模式的な断面図である。
以下、 図中で用いている符合を説明する。
符号 1 0は、 絶縁膜を、 符号 1 1、 5 1は、 配線を、 符号 1 2、 2 9、 4 2、 4 9、 5 2は、 層間絶縁膜を、 符号 1 3、 2 8、 4 3、 4 8は、 バリアメタル層 を、 符号 1 4、 2 4、 4 4は、 カーボンナノチューブを、 符号 1 7、 5 5は、 配 線溝を、 符号 1 5、 2 5、 4 5は、 粒子を、 符号 1 8、 3 2、 5 7は、 シード層 を、 符号 1 9、 3 3、 3 9、 5 8は、 金属層を、 符号 2 6、 4 6は、 接続プラグ を、 符号 1 6、 2 7、 3 0、 4 7、 5 0、 5 3は、 エッチングストッパ層を、 符 号 3 1、 5 6は、 ビアホールを、 符号 5 4は、 ホールを、 符号 3 4、 5 9は、 第 1配線層を、 符号 3 5、 6 0は、 接続プラグ層を、 符号 6 1は、 第 2配線層を示 す。 発明を実施するための最良の形態
本発明は、 ライン アンド スペースが 0 . 1 jt m以下の設計ルールで製造さ れる半導体装置に最適な配線構造である。 本発明では、 金属からなる接続プラグ の断面に略均一にナノ材料が配置され、 更に、 金属からなる配線の底面に略均一 にナノ材料が形成されていることを特徴とする半導体装置である。
ここでナノ材料とは、 繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料 またはシリコン細線である。
これらのナノ材料が基板に対して略垂直に配向している。 更に、 これらのナノ 材料は、 接続プラグ全体に配されていることが好ましく、 配線の場合は、 ナノ材 料が、 配線の上面近傍まで配されていることが好ましい。
更に、 金属は M O C V D法または、 メツキ法で形成されている方がポイドの点 で有利である。
第 1の製造方法としては、
絶縁性の基体上にナノメータサイズの金属を形成する工程と、
ナノメータサイズの金属上にナノ材料を成長させる工程と、
ナノ材料が成長した基体上に金属を堆積させる工程と、
ナノ材料を含む前記金属を配線に加工する工程と、 を有することを特徴とする 半導体装置の製造方法である。
第 2の製造方法としては、 以下の工程で製造することができる。
絶縁性の基体に溝を形成する工程と、
少なくとも前記溝の底部にナノメータサイズの金属を形成する工程と、 ナノメータサイズの金属上にナノ材料を成長させる工程と、
少なくとも前記溝を埋め込むように金属を堆積させる工程と、
ナノ材料を含む前記金属を配線に加工する工程と、 を有することを特徴とする 半導体装置の製造方法である。
この場合、 絶縁性の基体は下層に配線あるいは半導体基板に形成された素子を 有し、 絶縁性の基体に形成された溝の底部の一部に下層配線あるいは素子の少な くとも一部が露出していても良い。
ナノメートルサイズの金属は前記ナノ材料を成長させる核となり、 ナノメート ルサイズの金属は鉄、 白金、 ニッケル、 コバルトあるいは、 ニッケルおよびコバ ル卜のシリサイド物あるいは、 酸化鉄のいずれかである。
ナノ材料は繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料または、 シ リコン細線である。
金属を堆積させる工程はメツキ法または M O C V D法により金属を堆積させる 方がボイドの点で有利である。
本発明の実施の形態を説明する。
金属のみからなる配線や接続プラグに過度の電流を流すと、 電子流によってメ タルイォンが移動する現象であるェレケトロマイグレーションが起こる。 一方、 メタルイオンの移動先に機械的強度が高い、 例えばカーボンナノチューブのよう なナノ材料が存在すると、 メタルイオンの移動は抑制される。 つまリエレクト口 マイグレーションは抑制される。
現在の半導体素子の配線や接続プラグに使用されている金、 銀、 銅および、 ァ ルミのような電気抵抗の低い金属は、 原子が金属結合により結合されている。 こ れに対し、 フラーレン、 カーボンナノチューブ、 カーボンナノホーン、 シリコン 細線のようなナノ材料を構成する原子は、 共有結合により結合している。
カーボンナノ材料の一形態で、 カーボンナノチューブの先端のみが炭素塊から 突出した構造をした特開 2 0 0 1 - 6 4 0 0 4号公報に示される力一ボンナノホ ーン等のカーボン材料が製造,発見されている。
カーボンナノ材料は、 共有結合からなり、 共有結合は金属結合よりも結合力が 強いために、 引き離すのに大きなエネルギーが必要なため、 機械強度もエレク ト ロンマイグレーション耐性も金属結合よりも高い。
表 1は、 機械強度を示すヤング率を、 従来例で用いられている C uおよび A I とカーボンナノチューブとを比較したものである。
【表 1】
材料
. (
Figure imgf000006_0001
AI 2.74 0.068
Cu 1.70 0.126
カーボンナノチューブ < 0.1 ~ 1
ナノ材料は、 単層カーボンナノチューブ、 多層カーボンナノチューブに代表さ れる炭素繊維、 フラーレン、 カーボンナノホーン等で代表されるナノサイズの炭 素材料及び、 シリコン細線があげられる。
ここでカーボンナノチューブとは直径が 1 0 0 n m以下でァスぺク ト比が 1 0 以上あればよい。
シリコン細線とは、 シリコンからなる直径 1〜 1 0 0 n m、 ァスぺク卜比が 1 0以上の繊維状の材料をいう。
この中で特に繊維状の材料は、 製造時の機械的ス卜レスや温度ス卜レスによリ 発生する接続プラグおよび配線の破断を防ぐ働きがある。 接続プラグや配線を形 成する金属の中に機械的強度が高い繊維上の構造体が含まれているので、 建築物 における鉄筋とコンクリー卜の関係と同様に、 繊維状構造体 (鉄筋) は、 金属 (建物の骨組) の強度を増し、 外部からの振動や熱収縮から接続プラグや配線 (建物) を守る働きをする。
また、 カーボンナノチューブの場合、 多層カーボンナノチューブは金属的性質 を示す。 一方、 単層力一ボンナノチューブは、 炭素シートの巻き方であるカイラ リ亍ィを選ぶことで、 金属的性質を示し、 抵抗率は極めて小さくなる。
金属的性質を示す際のカーボンナノチューブの抵抗率を表 1に示す。
カイラリティが異なると、 単層力一ボンナノチューブは、 金属的性質または半 導体的性質を持つようになる。 現在の技術では、 カイラリティを制御することは 困難であるが、 適当な割合で半導体的な単層カーボンナノチューブが含まれてい るとしても、 本発明の優位性を覆すものではない。 なぜなら、 本発明の接続ブラ グおよび配線は、 カーボンナノチューブと金属の混合材料から成っており、 金属 の部分を電流が流れることにより、 抵抗増大を防ぐことができるからである。 ま た、 カーボンナノチューブの表面が金属で覆われるために、 接続プラグと配線と の接触抵抗を小さくできる。
本発明で用いるカーボンナノチューブは多層カーボンナノチューブあるいは単 層カーボンナノチューブのいずれでもよい。 多層カーボンナノチューブは、 C V D法によって容易に生成できる。 また、 細線であるがゆえの量子化の制約をうけ ることがないために、 常に金属的な性質を持つといった利点がある。
次に、 本発明の実施の形態について図面を参照して詳細に説明する。
(第 1の実施形態) 第 1の実施の形態の半導体装置における配線構造を模式的な断面図である図 1 を用いて説明する。
図 1において、 配線 1 1は金属層 3 9からなリ、 素子または配線が形成された 半導体基板 (図示せず) 上に形成された絶縁膜 1 0上に形成されている。 配線 1 1を構成する金属層 3 9にはカーボンナノチューブ 1 4が混入されている。 カー ボンナノチューブ 1 4は、 絶縁膜 1 0上に形成されたニッケルからなる粒子 1 5 上に形成されている。 粒子 1 5は、 カーボンナノチューブの成長の際の触媒とし て働き、 粒子 1 5を核としてカーボンナノチューブ 1 4が成長している。
第 1の実施の形態の半導体装置の製造方法を図 2 ( a ) から (c ) を参照して 用いて説明する。
(基板の形成およびカーボンナノチューブの形成)
絶縁膜 1 0は、 半導体素子が形成されたシリコン基板 (図示せず) 上に形成さ れている。
絶縁膜 1 0は熱酸化法または、 C V D法で形成された膜厚 2 0 n mの膜で、 酸 化膜、 窒化膜、 酸窒化膜等からなる膜である。
次に、 絶縁膜 1 0上にスパッタ法で形成した膜厚が 2〜 1 O n mの N iを用い 粒子 1 5を形成する。
その後、 該粒子 1 5を核として粒子 1 5上にカーボンナノチューブ 1 4を成長 させる (図 2 ( a ) )。
粒子 1 5は、 ナノメートルサイズの粒状であり、 金属、 金属シリサイド、 金属 酸化物が使用できる。 ニッケル以外にも鉄、 白金、 コバルトあるいは、 コバルト およびニッケルのシリサイド物あるいは、 酸化鉄等が知られている。
ナノメートルサイズの粒状の粒子 1 5は、 2〜 1 0 n mの膜を形成することで 得られる。 スパッタ法以外にも蒸着法、 気相成長法であっても良い。
ここでカーボンナノチューブ 1 4は、 単層カーボンナノチューブ、 多層カーボ ンナノチューブ等に代表される繊維状のカーボンナノ材料、 力一ボンナノホーン、 フラーレンで代表される粒子状のカーボンナノ材料及び、 シリコン細線でもよし、。 カーボンナノチューブは、 熱 C V D法あるいはプラズマ C V D法により成長を 行う。 熱 C V D法を用いるとナノチューブは絡まった状態になる傾向がある。 配 線の強度を高めるには、 ナノチューブは絡まった状態である方が有利である。 一方、 プラズマ CVD法を用いるとカーボンナノチューブを基板に対して垂直 に配向させることもできる。
プラズマ C V D法による成長条件を以下に例示する。
プロセスガス:アセチレンとアンモニアの混合ガス
ガス圧: 3から 20 T o r r
基板温度: 400度から 500度
D Cパワー: 1 00から 20 OW
熱 CVD法による成長条件を以下に例示する。
プロセスガス: メタン
ガス圧: 0. 1から 1気圧
成長温度: 500から 800度
(配線の形成)
金属層 39として A I系合金である A I— C u合金 (Cu 5%) をスパッタ法 により膜厚 600 nmで絶縁膜 1 0上に堆積させた (図 2 (b))。
金属層 39は、 A l、 Cu、 Ag、 A I系合金 (例えば、 A I— S i、 A I— S ί一 Cu等)、 Cu系合金 (01_1—八§等) 等がある。 スパッタ法以外にもメッ キ法。 MOCVD (有機金属化学気相成長) 法であってもかまわない。
カーボンナノチューブの密度と金属層 39を堆積する際のボイドの発生頻度と は相関があり、 密度が高い程ボイドの発生頻度は高くなる。 ボイドは熱膨張によ つて破裂する場合があり、 半導体装置の信頼性を低下させる。 ポイドの生成を抑 制しなければならない。
ポイドの発生を抑制するには、 (1) カーボンナノチューブを垂直に配向させる 方法と (2) カーボンナノチューブの密度を下げる方法がある。 (1 ) と (2) を 併用してもよい。
カーボンナノチューブの密度は、 N iの膜厚などを変えることにより制御でき る。 例えば、 ニッケルの膜厚を薄くすればカーボンナノチューブの密度は低くな る。
最後に、 公知のリソグラフィー技術と、 エッチング技術を用いて配線 1 1を形 成する (図 2 (c))0
本第 1の実施の形態の場合、 配線中のカーボンナノチューブは、 配線の上面近 傍まで配されている方がストレスマイグレーション耐性は大きくなる。 一方、 ェ レクトロマイグレーションに対する耐性は、 底面に略均一に配されていれば効果 があるので、 カーボンナノホーンのような粒状のカーボンナノ材料であってもか まわない。
(第 2の実施の形態)
本発明の第 2の実施形態は、 シングルダマシン法による溝配線構造である。 図 3は、 シングルダマシン法による配線構造である。
シングルダマシン法による配線構造を説明する。 素子または配線が形成された 半導体基板 (図示せず) 上に形成された絶縁膜 1 0と絶縁膜 1 0上に形成された 層間絶縁膜 1 2及びエッチングストツバ層 1 6が形成されている。
配線 1 1は層間絶縁膜 1 2及びエッチングストツバ層 1 6に形成した溝の中に 形成されている。 配線 1 1は、 バリアメタル層 1 3上に形成された粒子 1 5と、 粒子 1 5上に成長されたカーボンナノチューブ 1 4を有し、 金属層 39によリ埋 め込まれている。
粒子 1 5は F eまたは N i、 カーボンナノチューブ 1 4は例えばカーボンナノ ホーンなどのカーボンファイバーゃシリコン細線などでよい。
次に図 4を用いてシングルダマシン法による配線構造の製造方法を説明する。 (配線溝 1 7の形成)
絶縁膜 1 0と、 絶縁膜 1 0上に形成された層間絶縁膜 1 2および、 層間絶縁膜 1 2上にプラズマ CVD法で形成された S i C (膜厚 3 Q nm) からなるエツ チンダス卜ツバ層 1 6とが、 半導体素子が形成されたシリコン基板 (図示せず) 上に形成されている。 エッチングストッパ層 1 6は、 配線となる金属が絶縁膜中 に拡散することを防止する拡散防止膜としても働く。
絶縁膜 1 0 (膜厚 300 nm) はシリコン基板を熱酸化することで形成した 酸化膜であっても、 CVD法 (化学気相法) で成膜された酸化膜、 窒化膜及び、 酸窒化膜であってもかまわない。
層間絶縁膜 1 2 (膜厚 600 nm) は例えば C V D法で形成されたシリコン 酸化膜、 シリコン窒化膜、 シリコン酸窒化膜、 あるいは低誘電率で電圧耐性が高 い例えば特開平 2002—1 1 81 69号公報に示される、 ジビニルシロキサン ベンゾシクロブテンのような有機物であってもかまわない。 微細化に伴い配線の 間隔が狭くなつているために、 配線間容量を下げるために低誘電率で電圧耐性の 高い有機物材料の研究が広く行われている。
エッチングストツバ層 1 6は、 層間絶縁膜よりもエッチングレートが高いもの が好ましく、 更に、 金属原子が絶縁膜中に拡散するのを防止する拡散防止膜とし ても働く必要があり、 S ί C以外にシリコン窒化膜、 シリコン酸窒化膜等が好ま しい (図 4 (a))。
その後公知のフォトリソグラフィ技術およびエッチング技術を用いて、 配線溝 1 7を形成する (図 4 (b))。
(バリアメタルの形成)
配線溝 1 7を含む基板 1 0全面にバリアメタル層 1 3として膜厚 50 n mの T aをスパッタ法により成膜する (図 4 (c))0
バリアメタル層 1 3は、 金属原子が絶縁膜中に拡散するのを防止する膜である。
T i、 T i N、 または Τ ίと Τ ί Νの 2層 (Τ iが下層) 構造、 あるいは T a、 Ta N、 または T aと T a Nの 2層 (T aが下層) 層構造等が好ましい。
(カーボンナノチューブの形成)
第 1の実施の形態と同様に、 スパッタ法で形成した膜厚が 2〜1 O nmの N i を用い粒子 1 5を配線溝 1 7の底部に形成する。 その後、 粒子 1 5を核として粒 子 1 5上にカーボンナノチューブを成長する。 カーボンナノチューブは配線溝 1 7からはみ出す程度 (80 O nm程度) まで成長させる (図 4 (d))。
(配線の形成)
シード層 1 8として膜厚 5 O nmの Cuをスパッタ法により形成し (図 4 (f ))、 メツキ法によって Cuからなる 650 nmの金属層 1 9を堆積させ、 総 計 700 nmの Cu層からなる金属層をバリアメタル層 1 3上に形成する。
シード層 1 8の形成には、 MOCVD法 (有機金属化学気相成長法) を用いて もよい。
金属層 1 9を MOCVD法 (有機金属化学気相成長法) で形成する場合シード 層 1 8の形成を省略してもかまわない。
メツキ法や M O C V D法は、 スパッタ法よりもボイドが生じにくい。
配線 1 1は、 シード層 1 8及び金属層 1 9で構成される。
溝配線の場合、 A Iや A I系合金よりも、 C uiや A gあるいは、 C u系合金 ( 0 ^1— £等)、 A g系合金 (A g— C u等) 等が用いられていることが多い。 最後に、 公知の C M P法 (化学機械的研磨法) によって配線溝 1 7中以外の余 分な C u層、 カーボンナノチューブ、 N i を削り取り、 配線 1 1を形成する。 C M Pでは、 シリカを主成分とする研磨剤に過酸化水素を混合した研磨溶液 (スラ リー) を用いる (図 4 ( g ) ) 0
シード層 1 8は、 金属層 1 9と同一組成であっても金属層 1 9と異なった組成 であってもかまわない。
次に、 下層配線と上層配線とを接続する接続プラグの構造を図面を用いて説明 する。
第 1層配線層 3 4 (層間絶縁膜 1 2に形成された) に形成された配線 1 1と接 続する接続プラグ層 3 5を提供するものである。
図 5をもちいて、 下層の配線 1 1に接続する、 接続プラグの構造を説明する。 図 5において図 と同じものは同一番号を用いている。
尚、 図 5における配線 1 1にはカーボンナノチューブを混入していないが、 図 3のようにカーボンナノチューブ 1 4を混入してあっても良い。
第 1配線層 3 4は、 層間絶縁膜 1 2、 配線 1 1、 バリアメタル層 1 3、 エッチ ングス卜ツバ層 1 6及び 2 7から構成されている。
第 1配線層 3 4上の接続プラグ層 3 5は、 層間絶縁膜 2 9、 接続プラグ 2 6、 バリアメタル層 2 8、 粒子 2 5、 エッチングストッパ層 3 0から構成されている。 接続プラグ 2 6中にはカーボンナノチューブ 2 4が混入している。
図 5には接続プラグと接続される上層配線が形成されていないが、 上層配線も 図 4と同様な製造方法で形成できる。
接続プラグにカーボンナノチューブのような機械的強度が高く、 エレクトロマ ィグレーシヨン耐性の高い構造体が含まれることで、 上層配線及び、 下層配線に カーボンナノチューブのような機械的強度が高く、 エレクトロマイグレーション 耐性の高い構造体を含ませなくてもエレクト口マイグレーションは生じない。
—方、 ストレスマイグレーションは、 配線を構成する金属に機械的強度が高い 構造体を混入させた方が効果的である。
以下、 図 6 (a) から (g) を参照して、 第 2の実施の形態の配線構造の接続 プラグの製造方法を説明する。
(第 1配線層およびビアホールの形成)
半導体素子が形成されたシリコン基板 (図示せず) 上に形成された絶縁膜 1 0 と、 絶縁膜 1 0上に形成された層間絶縁膜 1 2と該第 1の層間絶縁膜 1 2に形成 された溝部に形成された配線 1 1はバリアメタル層 1 3と金属とからなつている。 層間絶縁膜 1 2上にエッチングストッパ層 1 6および 27が形成されている。 ェ ツチングストツパ層 1 6上に層間絶縁膜 29とエッチングストツパ層 30が形成 されている (図 6 (a))。
層間絶縁層 29は層間絶縁膜 1 2と同様に形成される。
その後公知のフォトリソグラフィ技術およびエッチング技術を用いて、 ビアホ ール 31を形成する (図 6 (b))。
(バリアメタルの形成)
溝配線と同様にビアホール 31を含む基板全面にバリアメタル層 28として膜 厚 1 0から 30 nmの Taをスパッタ法により成膜する (図 6 (c))。
(カーボンナノチューブの形成)
粒子 25となる N ί、 カーボンナノチューブ 24を形成する。 カーボンナノチ ユーブはビアホール 31からはみ出す程度 (800 nm程度) まで成長させる (図 6 (d))。
(配線の形成)
シード層 32として膜厚 30 nmの C uをスパッタ法により形成し (図 6 (e))、 メツキ法によって 670 nmの Cuからなる金属層 33を堆積させ、 総 計 700 nmの C u層を T a膜上に形成する (図 6 ( f ))。 シード層および C u 層の形成には、 MOCVD法 (有機金属化学気相成長法) を用いてもよい。 最後 に、 従来技術である CMP法にょづてビアホール中以外の余分な Cu層、 カーボ ンナノチューブ、 N iを削り取り、 接続プラグ 26を形成する (図 6 (g))。 接続プラグ 2 6は図 4で説明した配線 1 1と同様に製造できる。
(第 3の実施の形態)
第 3の実施の形態は、 配線と接続プラグとを同時に形成するデュアルダマシン 法による溝配線構造について説明する。
図 7をもちいてデュアルダマシン法による配線構造を説明する。
図 7においても図 3、 図 5と同じものは同一番号を用いている。
尚、 図 7における配線 1 1にはカーボンナノチューブを混入していないが、 図 3のようにカーボンナノチューブ 1 4が混入してあっても良い。
第 1配線層 5 9は、 層間絶縁膜 1 2、 配線 1 1、 バリアメタル層 1 3、 エッチ ングス卜ツバ層 1 6及び 4 7から構成されている。
本実施の形態は、 半導体素子を含む基板 (図示せず) 上に形成された絶縁膜 1 0上に、 第 1層配線層 5 9、 接続プラグ層 6 0および第 2配線層 6 1を提供する ものである。 第 1配線層 5 9は、 層間絶縁膜 1 2、 配線 1 1、 バリアメタル層 1 3、 エッチングストッパ層 1 6及び 4 7から構成されている。
第 1配線構造上の接続プラグ層 6 0は、 層間絶縁膜 4 9、 接続プラグ 4 6、 バ リアメタル層 4 8、 粒子 4 5、 エッチングストツバ層 5 0から構成されている。 接続プラグ 4 6中にはカーボンナノチューブ 4 4が混入している。
第 2配線層 6 1は、 層間絶縁膜 5 2、 配線 5 1、 ノ《リアメタル層 4 8、 エッチ ングス卜ツバ層 5 3から構成されている。 配線 5 1中にはカーボンナノチューブ 4 4が混入している。
以下、 図 8 ( a ) から (h ) を参照して、 本発明の第 3の実施の形態であるデ ュアルダマシン法の製造方法を説明する。
(第 1配線層およびビアホールの形成)
第 2の実施の形態と同様な方法を用いてエッチングストツバ層 4 7を除いた第 1配線層 5 9を形成する。
次に、 膜厚 3 0 n mの S i C膜からなるエッチングストッパ層 4 7、 5 1、 5 3、 プラズマ C V D法により膜厚 6 0 0 n mのシリコン酸化膜からなる層間絶縁 膜 4 9、 5 2をエッチングストッパ層 4 7、 層間絶縁膜 4 9、 エッチングストツ パ層 5 1、 層間絶縁膜 5 2、 エッチングストツバ層 5 3の順に形成する (図 8 (a))。
その後フォトリソグラフィ技術およびエッチング技術を用いて、 エッチングス トツパ層 51、 層間絶縁膜 52、 エッチングストツバ層 53を貫通するホール 5 4を形成する (図 8 (b))。
ホール 54はビアホール 56と同一パターンにしておく。 次に、 フォトリソグ ラフィ技術およびエッチング技術を用いて、 第 2配線層 61中に配線溝 55を形 成する。 このとき、 ホール 54のパターンは層間絶縁膜 49に転写されビアホー ル 56が形成される (図 8 (c))。
(バリアメタルの形成)
配線溝 55、 ビアホール 56を含む基板全面にバリアメタル層 48として膜厚 1 0から 30 nmの T aをスパッタ法により成膜する (図 8 (d))。
(カーボンナノチューブの形成)
粒子 45となる N ί、 カーボンナノチューブ 44を形成する。 カーボンナノチ ユーブ 44はビアホール 56からはみ出す程度 (800 nm程度) まで成長させ る (図 8 (e))。
(配線及び、 接続プラグの形成)
シード層 57として膜厚 30 nmの C uをスパッタ法により形成し (図 8 ( f ))、 メツキ法によって 1 370 nmの C uからなる金属層 58を堆積させ、 総計 1 400 nmの Cu層を T a膜上に形成する (図 8 (g))。
シード層および Cu層の形成には、 MOCVD法 (有機金属化学気相成長法) を用いてもよい。
ボイド発生の抑制は、 前述の方法で行える。
最後に、 従来技術である CM P法 (化学機械的研磨法) によってビアホール 5 5中以外の余分な Cu層、 カーボンナノチューブ、 N i を削り取り、 配線 51お よび接続プラグ 46を形成する (図 8 (h))。
(第 4の実施の形態)
第 1の実施形態からだ 3の実施の形態では、 配線となる溝あるいはビアの底面 に、 核となる粒子を形成後、 該核にカーボンナノチューブを成長させ、 その後、 金属膜を成膜して、 溝配線構造を形成していた。 本実施の形態においては、 例えば、 図 4 (c) で配線となる溝を形成し、 バリ ァメタル層を形成後、 カーボンナノ材料 (単層 ·多層 金属的、 半導体的、 絶縁 的カーボンナノチューブ等に代表される繊維状のナノ材料、 カーボンナノホーン およびフラーレン等に代表される粒子状のカーボンナノ材料および、 シリコン細 線のようなナノ材料であっても良い) を含んだメツキ液を用いたメツキ法によつ てカーボンナノチューブを含む配線を形成するものである。
本実施の形態の、 カーボンナノチューブを含んだメツキ液を用いたメツキ法を 用いることで、 第 1〜3の実施の形態で説明した、 粒子を形成する工程、 カーボ ンナノチューブを形成する工程を省略することができる。
メツキ液は、 溝配線構造に銅を用いる場合、 通常の硫酸銅系のメツキ液を用い ることができる。 例えば、 硫酸銅 0. 1 M、 カーボンナノチューブ 1. O gZし、 界面活性剤を混合した溶液を用い、 メツキを行う前に、 カーボンナノチューブが メツキ液に十分分散するよう超音波を 1 0分間行った後、 通常の条件で電解メッ キを行った。 尚、 超音波による分散は、 メツキを行っている間、 行っても良い。 メツキ液中のカーボンナノチューブの含有量は、 メツキにより形成される膜の 特性により要求されるカーボンナノチューブの含有量で異なるが、 0. 2 g/L 以上、 好ましくは、 0. 5 gZL以上、 より好ましくは 1. O gZLである。 0. 2 gZL以上であれば、 膜中にカーボンナノチューブが分散される。 上限は特に 設ける必要はないが、 25 gZL以下、 好ましくは 1 5 g/L、 より好ましくは 1 O gZL以下である。 25 gZL以下であれば、 メツキ膜中にカーボンナノチュ ーブが均一に分散する。
尚、 本実施の形態では、 銅の電解メツキを例示したが、 通常メツキが行われる 金■銀等の他の金属でも銅と同様に、 メツキすることができる。
電解メツキ液は、 特に本実施の形態に特有なメツキ液を用いる必要はなく、 市 販のメツキ液を用いて行うことができる。
更に、 無電解メツキに対応することもできる。
本実施の形態においては、 ナノ材料として、 カーボンナノチューブを用いたが、 単層■多層 Z金属的、 半導体的、 絶縁的カーボンナノチューブ等に代表される繊 維状のナノ材料、 カーボンナノフォーンおよびフラーレン等に代表される粒子状 のカーボンナノ材料およびシリコン細線のようなナノ材料であっても良い。 カーボンナノ材料 (単層 '多層 Z金属的、 半導体的、 絶縁的カーボンナノチュー ブ等に代表される繊維状のナノ材料、 カーボンナノホーンおよびフラーレン等に 代表される粒子状の力ーボンナノ材料および、 シリコン細線のようなナノ材料で あっても良い) を含んだメツキ液を用いたメツキ法によってカーボンナノチュー ブを含む配線を形成すると、 配線やビアとして形成される金属膜中にボイドが発 生することがないという格別な効果を奏するものである。

Claims

請求の範囲
I . 金属からなる接続プラグの断面に略均一にナノ材料が配置されていること を特徴とする半導体装置。
2. 金属からなる配線の底面に略均一にナノ材料が形成されていることを特徴 とする半導体装置。
3. 前記ナノ材料が繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料ま たはシリコン細線である請求項 1に記載の半導体装置。
4. 前記ナノ材料が繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料ま たはシリコン細線である請求項 2に記載の半導体装置。
5. 前記ナノ材料が基板に対して略垂直に配向していることを特徴とする請求 項 1に記載の半導体装置。
6. 前記ナノ材料が基板に対して略垂直に配向していることを特徴とする請求 項 2に記載の半導体装置。
7. 前記ナノ材料は、 前記接続プラグ全体に配されていることを特徴とする請 求項 1に記載の半導体装置。
8. 前記ナノ材料が、 前記配線の上面近傍まで配されていることを特徴とする 請求項 2に記載の半導体装置。
9. 前記金属が MOCVD法または、 メツキ法で形成されているこ^を特徴と する請求項 1に記載の半導体装置。
1 0. 前記金属が MOCVD法または、 メツキ法で形成されていることを特徴 とする請求項 2に記載の半導体装置。
I I . 絶縁性の基体上にナノメータサイズの粒子を形成する工程と、
前記ナノメータサイズの粒子上にナノ材料を成長させる工程と、
前記ナノ材料が成長した基体上に金属を堆積させる工程と、
前記ナノ材料を含む前記金属を配線に加工する工程と、
を有することを特徴とする半導体装置の製造方法。
1 2. 絶縁性の基体に溝を形成する工程と、
少なくとも前記溝の底部にナノメータサイズの粒子を形成する工程と、 前記ナノメータサイズの粒子上にナノ材料を成長させる工程と、
少なくとも前記溝を埋め込むように金属を堆積させる工程と、
前記ナノ材料を含む前記金属を配線に加工する工程と、
を有することを特徴とする半導体装置の製造方法。
1 3 . 前記絶縁性の基体は下層に配線あるいは半導体基板に形成された素子を 有し、
前記絶縁性の基体に形成された溝の底部の一部に前記下層配線あるいは前記素 子の少なくとも一部が露出していることを特徴とする請求項 1 2に記載の半導体 装置の製造方法。
1 4 . 前記ナノメートルサイズの粒子は鉄、 白金、 ニッケル、 コバルトあるい は、 ニッケルおよびコバルトのシリサイド物あるいは、 酸化鉄のいずれかである ことを特徴とする請求項 1 1に記載の半導体装置の製造方法。
1 5 . 前記ナノメートルサイズの粒子は鉄、 白金、 ニッケル、 コバルトあるい は、 ニッケルおよびコバルトのシリサイド物あるいは、 酸化鉄のいずれかである ことを特徴とする請求項 1 2に記載の半導体装置の製造方法。
1 6 . 前記ナノ材料は繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料 または、 シリコン細線であることを特徴とする請求項 1 1に記載の半導体装置の 製造方法。
1 7 . 前記ナノ材料は繊維状のカーボンナノ材料、 粒子状の力一ボンナノ材料 または、 シリコン細線であることを特徴とする請求項 1 2に記載の半導体装置の 製造方法。
1 8 . 前記金属を堆積させる工程はメツキ法または M O C V D法により金属を 堆積させることを特徴とする請求項 1 1に記載の半導体装置の製造方法。
1 9 . 前記金属を堆積させる工程はメツキ法または M O C V D法により金属を 堆積させることを特徴とする請求項 1 2に記載の半導体装置の製造方法。
2 0 . 前記金属からなる接続プラグが、 ナノ材料を含んだメツキ液を用いたメ ツキ法によって形成されたことを特徴とする請求項 1に記載の半導体装置。
2 1 . 前記金属からなる配線が、 ナノ材料を含んだメツキ液を用いたメツキ法 によって形成されたことを特徴とする請求項 2に記載の半導体装置。
2 2 . 絶縁性の基体上にナノ材料を含んだメツキ液を用い、 ナノ材料を含んだ 金属メツキ膜を形成する工程と、
前記ナノ材料を含む前記金属メツキ膜を配線に加工する工程と、
を有することを特徴とする半導体装置の製造方法。
2 3 . 絶縁性の基体に溝を形成する工程と、
少なくとも前記溝を埋め込むように、 ナノ材料を含んだメツキ液を用い、 ナノ 材料を含んだ金属メツキ膜を形成する工程と、
前記ナノ材料を含む前記金属メツキ膜を配線に加工する工程と、
を有することを特徴とする半導体装置の製造方法。
2 4 . 前記絶縁性の基体は下層に配線あるいは半導体基板に形成された素子を有 し、
前記絶縁性の基体に形成された溝の底部の一部に前記下層配線あるいは前記素 子の少なくとも一部が露出していることを特徴とする請求項 2 3に記載の半導体 装置の製造方法。
2 5 . 前記ナノ材料は繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料 または、 シリコン細線であることを特徴とする請求項 2 2に記載の半導体装置の 製造方法。
2 6 . 前記ナノ材料は繊維状のカーボンナノ材料、 粒子状のカーボンナノ材料 または、 シリコン細線であることを特徴とする請求項 2 3に記載の半導体装置の 製造方法。
PCT/JP2003/015322 2002-11-29 2003-12-01 半導体装置およびその製造方法 WO2004051726A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/536,993 US7518247B2 (en) 2002-11-29 2003-12-01 Semiconductor device and its manufacturing method
JP2004556872A JP4683188B2 (ja) 2002-11-29 2003-12-01 半導体装置およびその製造方法
US12/406,487 US20090181535A1 (en) 2002-11-29 2009-03-18 Method of manufacturing a semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002347753 2002-11-29
JP2002-347753 2002-11-29

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/406,487 Division US20090181535A1 (en) 2002-11-29 2009-03-18 Method of manufacturing a semiconductor device

Publications (1)

Publication Number Publication Date
WO2004051726A1 true WO2004051726A1 (ja) 2004-06-17

Family

ID=32462892

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/015322 WO2004051726A1 (ja) 2002-11-29 2003-12-01 半導体装置およびその製造方法

Country Status (4)

Country Link
US (2) US7518247B2 (ja)
JP (1) JP4683188B2 (ja)
CN (1) CN1720606A (ja)
WO (1) WO2004051726A1 (ja)

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005109465A (ja) * 2003-09-12 2005-04-21 Semiconductor Energy Lab Co Ltd 半導体装置、及びその作製方法
WO2005083776A1 (en) * 2004-02-26 2005-09-09 International Business Machines Corporation Integrated circuit chips utilizing carbon nanotube composite interconnection vias
WO2005091345A1 (ja) * 2004-03-24 2005-09-29 Japan Science And Technology Agency カーボンナノチューブ含有金属薄膜
JP2006339552A (ja) * 2005-06-06 2006-12-14 Fujitsu Ltd 電気的接続構造、その製造方法および半導体集積回路装置
JP2007115798A (ja) * 2005-10-19 2007-05-10 Fujitsu Ltd カーボンナノチューブパッド及び電子デバイス
JP2008091517A (ja) * 2006-09-29 2008-04-17 Fujitsu Ltd 電子デバイス及びその製造方法
CN101208793A (zh) * 2005-06-08 2008-06-25 英特尔公司 碳纳米管互连接触
JP2008251963A (ja) * 2007-03-30 2008-10-16 Fujitsu Ltd カーボンナノチューブ金属複合材料によるデバイス構造
JP2008258187A (ja) * 2007-03-30 2008-10-23 Fujitsu Ltd 電子デバイス及びその製造方法
CN100431106C (zh) * 2005-09-26 2008-11-05 财团法人工业技术研究院 形成纳米碳管与金属复合材料的电镀互连导线的方法
US7578909B2 (en) 2004-09-08 2009-08-25 Hitachi Cable, Ltd. Method of forming CNT containing wiring material and sputtering target material used for the method
JP2009531864A (ja) * 2006-03-31 2009-09-03 インテル コーポレイション インターコネクト用カーボンナノチューブはんだ組成物構造、当該はんだ組成物構造の作製方法、当該はんだ組成物構造を含むパッケージ、及び当該はんだ組成物構造を含むシステム
CN101095230B (zh) * 2004-11-04 2010-09-01 Nxp股份有限公司 用于集成电路器件的碳纳米管基传导连接
JP2010263227A (ja) * 2010-06-16 2010-11-18 Fujitsu Ltd 電気的接続構造の製造方法
WO2011062072A1 (ja) * 2009-11-19 2011-05-26 株式会社 村田製作所 電子デバイス
JP2011204769A (ja) * 2010-03-24 2011-10-13 Toshiba Corp 半導体装置及びその製造方法
US8053678B2 (en) 2007-04-05 2011-11-08 Kabushiki Kaisha Tohshiba Interconnection, electronic device and method for manufacturing an electronic device
JP2013503465A (ja) * 2009-08-28 2013-01-31 インターナショナル・ビジネス・マシーンズ・コーポレーション カーボン・ナノチューブを選択的に成長させる方法
US8399772B2 (en) 2006-09-04 2013-03-19 Nxp B.V. Control of carbon nanostructure growth in an interconnect structure
JP2016500582A (ja) * 2012-09-17 2016-01-14 ザ・ボーイング・カンパニーTheBoeing Company バルクカーボンナノチューブ及び金属複合材並びに製造方法
JP2016006902A (ja) * 2007-09-12 2016-01-14 スモルテック アーベー ナノ構造体による隣接層の接続および接合
JP2016012448A (ja) * 2014-06-27 2016-01-21 Tdk株式会社 導電線
US9620840B2 (en) 2014-06-27 2017-04-11 Tdk Corporation High-frequency transmission line, antenna and electronic circuit board
US9627737B2 (en) 2014-06-27 2017-04-18 Tdk Corporation High-frequency transmission line, antenna and electronic circuit board

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4026573B2 (ja) * 2003-09-24 2007-12-26 株式会社デンソー 電子装置を収納するパッケージの製造方法
US20050112791A1 (en) * 2003-09-30 2005-05-26 Davis Robert C. Method and apparatus for fabricating commercially feasible and structurally robust nanotube-based nanomechanical devices
DE10359424B4 (de) * 2003-12-17 2007-08-02 Infineon Technologies Ag Umverdrahtungsplatte für Halbleiterbauteile mit engem Anschlussraster und Verfahren zur Herstellung derselben
US7312155B2 (en) * 2004-04-07 2007-12-25 Intel Corporation Forming self-aligned nano-electrodes
JP3935479B2 (ja) * 2004-06-23 2007-06-20 キヤノン株式会社 カーボンファイバーの製造方法及びそれを使用した電子放出素子の製造方法、電子デバイスの製造方法、画像表示装置の製造方法および、該画像表示装置を用いた情報表示再生装置
JP5374801B2 (ja) * 2004-08-31 2013-12-25 富士通株式会社 炭素元素からなる線状構造物質の形成体及び形成方法
JP2006108210A (ja) * 2004-10-01 2006-04-20 Fujitsu Ltd 配線接続構造およびその形成方法
US7989349B2 (en) 2005-04-15 2011-08-02 Micron Technology, Inc. Methods of manufacturing nanotubes having controlled characteristics
US7777291B2 (en) 2005-08-26 2010-08-17 Smoltek Ab Integrated circuits having interconnects and heat dissipators based on nanostructures
TWI298520B (en) * 2005-09-12 2008-07-01 Ind Tech Res Inst Method of making an electroplated interconnection wire of a composite of metal and carbon nanotubes
KR100721020B1 (ko) * 2006-01-20 2007-05-23 삼성전자주식회사 콘택 구조체를 포함하는 반도체 소자 및 그 형성 방법
DE102006043163B4 (de) * 2006-09-14 2016-03-31 Infineon Technologies Ag Halbleiterschaltungsanordnungen
US8174084B2 (en) * 2006-09-19 2012-05-08 Intel Corporation Stress sensor for in-situ measurement of package-induced stress in semiconductor devices
KR100827524B1 (ko) * 2007-04-06 2008-05-06 주식회사 하이닉스반도체 반도체 소자의 제조 방법
JP5273050B2 (ja) * 2007-09-07 2013-08-28 日本電気株式会社 スイッチング素子及びその製造方法
JP2009117591A (ja) * 2007-11-06 2009-05-28 Panasonic Corp 配線構造及びその形成方法
US8299605B2 (en) * 2007-11-14 2012-10-30 International Business Machines Corporation Carbon nanotube structures for enhancement of thermal dissipation from semiconductor modules
US8283786B2 (en) * 2007-12-21 2012-10-09 Advanced Micro Devices, Inc. Integrated circuit system with contact integration
KR101638463B1 (ko) 2008-02-25 2016-07-11 스몰텍 에이비 나노구조 프로세싱을 위한 도전성 보조층의 증착과 선택적 제거
US20090294966A1 (en) * 2008-05-27 2009-12-03 Unidym, Inc. Carbon nanotubes as interconnects in integrated circuits and method of fabrication
US7858506B2 (en) 2008-06-18 2010-12-28 Micron Technology, Inc. Diodes, and methods of forming diodes
US20100224998A1 (en) * 2008-06-26 2010-09-09 Carben Semicon Limited Integrated Circuit with Ribtan Interconnects
US8531042B2 (en) * 2009-06-30 2013-09-10 Oracle America, Inc. Technique for fabricating microsprings on non-planar surfaces
EP2541581A1 (en) * 2011-06-29 2013-01-02 Khalid Waqas Device comprising nanostructures and method of manufacturing thereof
US8716863B2 (en) * 2011-07-13 2014-05-06 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for high performance interconnect
US20130047348A1 (en) * 2011-08-31 2013-02-28 Charles Robert Smith Method and Kit For Depilation
CN102403304B (zh) * 2011-12-06 2016-03-16 上海集成电路研发中心有限公司 一种互连结构及其制作方法
JP5624600B2 (ja) * 2012-12-27 2014-11-12 株式会社東芝 配線及び半導体装置の製造方法
US9406888B2 (en) * 2013-08-07 2016-08-02 GlobalFoundries, Inc. Carbon nanotube device
RU2593415C1 (ru) * 2015-07-15 2016-08-10 Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" (МИЭТ) Способ изготовления межсоединений полупроводниковых приборов
RU2593416C1 (ru) * 2015-07-15 2016-08-10 Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский университет "Московский институт электронной техники" (МИЭТ) Способ изготовления межсоединений полупроводниковых приборов
CN105070767B (zh) * 2015-08-05 2018-04-20 西安电子科技大学 一种基于碳基复合电极的高温SiC JFET器件
US9994741B2 (en) * 2015-12-13 2018-06-12 International Business Machines Corporation Enhanced adhesive materials and processes for 3D applications
CN106910687B (zh) * 2015-12-23 2019-11-26 上海新昇半导体科技有限公司 垂直真空密封碳纳米管场效应晶体管及其制造方法
US10141528B1 (en) 2017-05-23 2018-11-27 International Business Machines Corporation Enhancing drive current and increasing device yield in n-type carbon nanotube field effect transistors

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001283716A (ja) * 2000-03-31 2001-10-12 Toshiba Corp 電界放出型冷陰極、その製造方法及び真空マイクロ装置
JP2002329723A (ja) * 2001-05-02 2002-11-15 Fujitsu Ltd 集積回路装置及び集積回路装置製造方法
US20030211724A1 (en) * 2002-05-10 2003-11-13 Texas Instruments Incorporated Providing electrical conductivity between an active region and a conductive layer in a semiconductor device using carbon nanotubes

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02222148A (ja) * 1989-02-22 1990-09-04 Yamaha Corp 半導体装置
KR0148325B1 (ko) 1995-03-04 1998-12-01 김주용 반도체 소자의 금속 배선 형성방법
US5913147A (en) * 1997-01-21 1999-06-15 Advanced Micro Devices, Inc. Method for fabricating copper-aluminum metallization
JP3363759B2 (ja) 1997-11-07 2003-01-08 キヤノン株式会社 カーボンナノチューブデバイスおよびその製造方法
KR20000074609A (ko) * 1999-05-24 2000-12-15 김순택 카본 나노 튜브를 이용한 전계 방출 어레이 및 그 제조방법
JP4403618B2 (ja) 1999-12-21 2010-01-27 パナソニック株式会社 カーボンナノチューブの製造方法
DE10006964C2 (de) * 2000-02-16 2002-01-31 Infineon Technologies Ag Elektronisches Bauelement mit einer leitenden Verbindung zwischen zwei leitenden Schichten und Verfahren zum Herstellen eines elektronischen Bauelements
JP2002008523A (ja) 2000-06-22 2002-01-11 Hitachi Ltd 画像表示装置
US7084507B2 (en) * 2001-05-02 2006-08-01 Fujitsu Limited Integrated circuit device and method of producing the same
JP4229648B2 (ja) * 2002-06-25 2009-02-25 富士通株式会社 電子デバイスの製造方法
JP2004076031A (ja) * 2002-08-09 2004-03-11 Ishikawajima Harima Heavy Ind Co Ltd 電解めっき用めっき浴及び複合めっき用めっき浴並びにこれらの製造方法
JP2004067485A (ja) * 2002-08-09 2004-03-04 National Institute Of Advanced Industrial & Technology カーボンナノチューブの導電性改善方法
JP4032116B2 (ja) * 2002-11-01 2008-01-16 国立大学法人信州大学 電子部品およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001283716A (ja) * 2000-03-31 2001-10-12 Toshiba Corp 電界放出型冷陰極、その製造方法及び真空マイクロ装置
JP2002329723A (ja) * 2001-05-02 2002-11-15 Fujitsu Ltd 集積回路装置及び集積回路装置製造方法
US20030211724A1 (en) * 2002-05-10 2003-11-13 Texas Instruments Incorporated Providing electrical conductivity between an active region and a conductive layer in a semiconductor device using carbon nanotubes

Cited By (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005109465A (ja) * 2003-09-12 2005-04-21 Semiconductor Energy Lab Co Ltd 半導体装置、及びその作製方法
JP4689218B2 (ja) * 2003-09-12 2011-05-25 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4776613B2 (ja) * 2004-02-26 2011-09-21 インターナショナル・ビジネス・マシーンズ・コーポレーション カーボンナノチューブ複合材相互接続ビアを用いた集積回路チップ
JP2007525030A (ja) * 2004-02-26 2007-08-30 インターナショナル・ビジネス・マシーンズ・コーポレーション カーボンナノチューブ複合材相互接続ビアを用いた集積回路チップ
WO2005083776A1 (en) * 2004-02-26 2005-09-09 International Business Machines Corporation Integrated circuit chips utilizing carbon nanotube composite interconnection vias
US7473633B2 (en) 2004-02-26 2009-01-06 International Business Machines Corporation Method for making integrated circuit chip having carbon nanotube composite interconnection vias
WO2005091345A1 (ja) * 2004-03-24 2005-09-29 Japan Science And Technology Agency カーボンナノチューブ含有金属薄膜
US7578909B2 (en) 2004-09-08 2009-08-25 Hitachi Cable, Ltd. Method of forming CNT containing wiring material and sputtering target material used for the method
CN101095230B (zh) * 2004-11-04 2010-09-01 Nxp股份有限公司 用于集成电路器件的碳纳米管基传导连接
JP2006339552A (ja) * 2005-06-06 2006-12-14 Fujitsu Ltd 電気的接続構造、その製造方法および半導体集積回路装置
US8338822B2 (en) 2005-06-06 2012-12-25 Fujitsu Limited Electrical connection structure having elongated carbon structures with fine catalyst particle layer
CN101208793A (zh) * 2005-06-08 2008-06-25 英特尔公司 碳纳米管互连接触
DE112006001397B4 (de) * 2005-06-08 2012-10-18 Intel Corporation Kohlenstoff-Nanoröhren-Verdrahtungskontakte und Verfahren zu deren Herstellung
CN100431106C (zh) * 2005-09-26 2008-11-05 财团法人工业技术研究院 形成纳米碳管与金属复合材料的电镀互连导线的方法
JP2007115798A (ja) * 2005-10-19 2007-05-10 Fujitsu Ltd カーボンナノチューブパッド及び電子デバイス
JP2009531864A (ja) * 2006-03-31 2009-09-03 インテル コーポレイション インターコネクト用カーボンナノチューブはんだ組成物構造、当該はんだ組成物構造の作製方法、当該はんだ組成物構造を含むパッケージ、及び当該はんだ組成物構造を含むシステム
US9214420B2 (en) 2006-03-31 2015-12-15 Intel Corporation Carbon nanotube-solder composite structures for interconnects, process of making same, packages containing same, and systems containing same
US8344483B2 (en) 2006-03-31 2013-01-01 Intel Corporation Carbon nanotube-solder composite structures for interconnects, process of making same, packages containing same, and systems containing same
US8399772B2 (en) 2006-09-04 2013-03-19 Nxp B.V. Control of carbon nanostructure growth in an interconnect structure
JP2008091517A (ja) * 2006-09-29 2008-04-17 Fujitsu Ltd 電子デバイス及びその製造方法
JP2008251963A (ja) * 2007-03-30 2008-10-16 Fujitsu Ltd カーボンナノチューブ金属複合材料によるデバイス構造
JP2008258187A (ja) * 2007-03-30 2008-10-23 Fujitsu Ltd 電子デバイス及びその製造方法
US8053678B2 (en) 2007-04-05 2011-11-08 Kabushiki Kaisha Tohshiba Interconnection, electronic device and method for manufacturing an electronic device
JP2016006902A (ja) * 2007-09-12 2016-01-14 スモルテック アーベー ナノ構造体による隣接層の接続および接合
JP2013503465A (ja) * 2009-08-28 2013-01-31 インターナショナル・ビジネス・マシーンズ・コーポレーション カーボン・ナノチューブを選択的に成長させる方法
WO2011062072A1 (ja) * 2009-11-19 2011-05-26 株式会社 村田製作所 電子デバイス
JP5339222B2 (ja) * 2009-11-19 2013-11-13 株式会社村田製作所 電子デバイス
JP2011204769A (ja) * 2010-03-24 2011-10-13 Toshiba Corp 半導体装置及びその製造方法
JP2010263227A (ja) * 2010-06-16 2010-11-18 Fujitsu Ltd 電気的接続構造の製造方法
JP2016500582A (ja) * 2012-09-17 2016-01-14 ザ・ボーイング・カンパニーTheBoeing Company バルクカーボンナノチューブ及び金属複合材並びに製造方法
JP2016012448A (ja) * 2014-06-27 2016-01-21 Tdk株式会社 導電線
US9620840B2 (en) 2014-06-27 2017-04-11 Tdk Corporation High-frequency transmission line, antenna and electronic circuit board
US9627737B2 (en) 2014-06-27 2017-04-18 Tdk Corporation High-frequency transmission line, antenna and electronic circuit board

Also Published As

Publication number Publication date
US7518247B2 (en) 2009-04-14
US20090181535A1 (en) 2009-07-16
JPWO2004051726A1 (ja) 2006-04-06
CN1720606A (zh) 2006-01-11
JP4683188B2 (ja) 2011-05-11
US20060091557A1 (en) 2006-05-04

Similar Documents

Publication Publication Date Title
WO2004051726A1 (ja) 半導体装置およびその製造方法
US9085831B2 (en) Bundle of long thin carbon structures, manufacturing method therefor, and electronic device
JP4212258B2 (ja) 集積回路装置及び集積回路装置製造方法
TWI406361B (zh) 於互連應用中形成可靠介層接觸之結構及方法
US7625817B2 (en) Method of fabricating a carbon nanotube interconnect structures
JP4549002B2 (ja) カーボンナノチューブからなる電気的に導電性の接続を有する電子部品とその製造方法
US8338822B2 (en) Electrical connection structure having elongated carbon structures with fine catalyst particle layer
KR100881621B1 (ko) 반도체 장치 및 그 형성방법
EP1361608A2 (en) Providing electrical connection between an active region and a conductive layer in a semiconductor device using carbon nanotubes
JP4208668B2 (ja) 半導体装置およびその製造方法
US8710672B2 (en) Semiconductor device and method of manufacturing the same
US8053678B2 (en) Interconnection, electronic device and method for manufacturing an electronic device
US20090266590A1 (en) Interconnect structure and method for fabricating the same
JP2010503191A (ja) 相互接続構造内におけるカーボンナノ構造成長の制御
TW201234607A (en) Semiconductor device
US8533945B2 (en) Wiring structure and method of forming the same
US20060071344A1 (en) Wiring connection structure and method for forming the same
TWI280606B (en) Integrated circuit and fabrication method thereof
JP4735314B2 (ja) 半導体装置およびその製造方法
TW200816372A (en) Interconnection structure and manufacturing method thereof
US20090019690A1 (en) Fabrication method of a nanotube-based electric connection having air gaps
US20240014071A1 (en) Cmos-compatible graphene structures, interconnects and fabrication methods
RU2593416C1 (ru) Способ изготовления межсоединений полупроводниковых приборов
Thompson et al. Carbon Nanotube Interconnects
KR20080032518A (ko) 나노 물질이 채워진 콘택구조체 및 그의 형성방법들.

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP US

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
WWE Wipo information: entry into national phase

Ref document number: 2004556872

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 20038A46267

Country of ref document: CN

ENP Entry into the national phase

Ref document number: 2006091557

Country of ref document: US

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 10536993

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 10536993

Country of ref document: US