WO2002082455A1 - Memoire vive dynamique et procede et rafraichissement de memoire vive dynamique - Google Patents

Memoire vive dynamique et procede et rafraichissement de memoire vive dynamique Download PDF

Info

Publication number
WO2002082455A1
WO2002082455A1 PCT/JP2002/002092 JP0202092W WO02082455A1 WO 2002082455 A1 WO2002082455 A1 WO 2002082455A1 JP 0202092 W JP0202092 W JP 0202092W WO 02082455 A1 WO02082455 A1 WO 02082455A1
Authority
WO
WIPO (PCT)
Prior art keywords
puncture
address
refreshed
refresh
execution
Prior art date
Application number
PCT/JP2002/002092
Other languages
English (en)
French (fr)
Inventor
Toshio Sunaga
Shinpei Watanabe
Original Assignee
International Business Machines Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corporation filed Critical International Business Machines Corporation
Priority to US10/473,875 priority Critical patent/US7093067B2/en
Priority to KR1020037010320A priority patent/KR100560579B1/ko
Priority to JP2002580335A priority patent/JPWO2002082455A1/ja
Publication of WO2002082455A1 publication Critical patent/WO2002082455A1/ja
Priority to US11/424,861 priority patent/US20060239098A1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40603Arbitration, priority and concurrent access to memory cells for read/write or refresh operations
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40618Refresh operations over multiple banks or interleaving

Definitions

  • the present invention relates to a DRAM with puncture and a DRAM with puncture.
  • FIG. 4 shows the configuration diagram. If there are many punctures, the RAC indicates the puncture R-bank and row address R-row to refresh.
  • the puncture address R-bank output from the RAC is input to BS (bank selector), and the row address R-row is input to RS (row selector).
  • the puncture address bank to be accessed input to A I (address input) is input to B S, and the row address row to be accessed input to A I is input to R S.
  • RT includes a timer circuit, and instructs the output of R-bank and R-row at predetermined time intervals. This instruction is also sent to C E (colum n enable) to which the column input to A I is input. CE suspends the output of column address column while the output of R-bank and R-row is instructed.
  • Punctuating punk ⁇ Either the address or the raw address is sent to the memory array. Since the same puncture and row address are switched for the entire chip, only one bank can be accessed at a time. Even if there are many punks that have not been accessed, they cannot be refreshed at the same time. When performing refresh, normal read / write access is not performed, and refresh is given priority. At the time of refresh, the availability of the memory 14 decreases and the data rate decreases.
  • An object of the present invention is to provide a DRAM which can reduce the loss time of an access at the time of refresh, refresh another puncture at the same time as a normal access, and can replace the SRAM.
  • the gist of the DRAM of the present invention is a DRAM (dynamic random access memory) that accesses a memory cell specified by a puncture number, a row address, a column, and an address.
  • Execution instruction means for instructing the actual j3 ⁇ 4r, puncture designation means for specifying the puncture number of the memory cell to be refreshed, address designation means for specifying the memory 'cell row' address to be refreshed within the specified puncture, and execution instruction And executing means for refreshing the memory of the row address memory designated by the address designation means in the puncture designated by the puncture designation means when the execution of the refresh is instructed by the indication means.
  • the gist of the DRAM refresh method of the present invention is that a DRAM (dynamic random access memory) refresh method for accessing a memory cell by specifying a puncture number, a row address, and a column address.
  • An execution instructing step for instructing execution of refresh, a puncture specifying step for specifying a memory bank number of a cell to be refreshed, and a memory 'cell row' for refreshing within a specified puncture An address specifying step for specifying an address, and an execution step for refreshing a memory-cell at a specified row 'address in a specified puncture when the execution of refresh is instructed.
  • FIG. 1 is a block diagram showing a configuration example of a DRAM according to the present invention.
  • FIG. 2 is a circuit diagram showing a configuration example of the ZLC shown in FIG.
  • FIG. 3 is a timing chart showing the operation of the circuit shown in FIG.
  • FIG. 4 is a block diagram showing a configuration example of a conventional DRAM.
  • a DRAM 10 of the present invention includes an RTE (refresh timer & enable: execution instruction means) for instructing execution of a refresh, and a BAC (bank) for specifying a puncture number of a memory cell to be refreshed.
  • address counter Punk specifying means
  • ZLC Z-line counter: Address specifying means
  • execution means for refreshing the memory cell at the row address specified by the ZLC in the puncture specified by the BAC.
  • the BAC includes a holding unit for holding a puncture number of a memory cell to be refreshed, and a unit for updating the puncture number held in the holding unit when the execution of refresh is instructed from the RTE.
  • ZLC includes a holding unit that holds a row address of a memory cell to be refreshed for each puncture, a unit that updates a row address held in the holding unit when the execution of refresh is instructed by the RTE, including.
  • the above execution means includes a BCRB I (bank compare & refresh bank indicator), which is a means for detecting a match between a puncture number to be accessed and a puncture number to be refreshed, and a row to be accessed based on a match between the puncture numbers and the puncture numbers to be refreshed.
  • ZLS Z-line selector
  • CP c, a means for temporarily stopping the specification of a column address when a row address to be refreshed is selected.
  • olumn predocoder 3 ⁇ 4 ⁇ are included.
  • selection of a row address to be accessed and a row address to be refreshed are performed by ZLS included in puncture.
  • the row address to be refreshed from the ZLC and the row address to be accessed from the RP (row predecoder) are input to the ZLS.
  • the column address to be accessed is input to CP.
  • the ZLC holds the row address to be refreshed, and updates the held row address each time the refresh is performed.
  • RP and CP can hold the row address and column address to be accessed.
  • Row address and column address input to RP and CP are sent from AI (ad dress input for bank, row & column).
  • the puncture number input to AI is sent to each memory puncture, and the puncture of that number is accessed.
  • the puncture number entered in AI is also sent to BCRB I.
  • BCRB I is supplied with a signal from the RTE to instruct execution of refresh and a signal from BAC to instruct puncture to be refreshed.
  • BCRB I detects a match between the punk to be accessed and the punk to be refreshed. The detection result of the puncture match is sent to the ZLC and CP of each puncture.
  • a puncture to refresh and a puncture to access are specified.
  • a signal is input to ZLC and CP, CP suspends the output of the column address, and ZLS specifies the row address held in ZLC and performs refresh.
  • the puncture to be accessed the memory cell specified by the row address output from the RP via the ZLS and the column address output from the CP is accessed.
  • a puncture match is detected, access and refresh are directed to the same puncture.
  • the ZLS selects the row address to be refreshed, the column address output of the CP is suspended, and the refresh is performed. During the refresh, the row address and column address to be accessed are held in RP and CP. When the refresh is completed, the row address and the column address to be accessed are output from RP and CP, and ZLS selects the row 'address to be accessed, and the access is performed.
  • B CRBI notifies the memory controller that a puncture match has been detected.
  • Predecoder uses the 2-bit TC of the address to create four Z-Lines, and only one of the four lines goes high.
  • the address counts up, the high of the Z-Line by the lower 2 addresses moves to the upper position. This operation is used as a counter by turning the Z-Line high every refresh.
  • FIG. 2 shows the lower 4 bits, and it is assumed that a similar configuration has the required low address.
  • Reset initializes the top address in the Counter. The address can be started anywhere.
  • the reset of Z01 / 11 and Z23 / 11, which are the most significant bits of each 2 bits, is latched high.
  • the ZLC with the least significant 2 bits counts up every refresh, but above those, it counts up only when the most significant bit is high.
  • PH1 and PH2 operate so that Z23 / 00-11 counts up when Z01 / 11, which is the lower most significant, is only high. Therefore, the initial values are chosen so that Z01 / 11 and Z23 / 11 are high.
  • PH2 and PH2 are latches, and PH1 and PH1 are non-overlapping clocks that perform the transfer function. , From Z01 / 11, count up every refresh to Z01 / 00 and Z01 / 01. In a few more cases, Z23 / 11 is forced to Z23 / 00 only when Z01 / 11 is high.
  • the puncturing for refreshing and the timing for refreshing are determined in the memory chip, but these are provided in the memory controller so that the puncturing for refreshing and the puncturing for access for reading and writing are performed separately. It is also possible that they do not match.
  • the signal that specifies the puncture to be refreshed and the puncture number, row address, and column address from external access are sent to the bank to be refreshed or accessed, respectively.
  • the access to the bank specified by AI and the refresh of the bank specified by BAC are performed simultaneously.
  • the puncture to be refreshed is the same as the puncture to be accessed, the puncture is given priority to refresh.
  • the BCRBI notifies the memory controller that access is delayed by one cycle. While the refresh is being performed, the row 'address, column' address is latched in RP and CP. Upon completion of the refresh, access to the latched address starts immediately.
  • refresh can be performed concurrently with normal access. If the punk to refresh and the punk to access overlap, Perform fresh and access in order. At this time, the memory controller is notified that the access is delayed by one cycle. When consecutive accesses to the same puncture are performed after a refresh, their access timing is also delayed by one cycle. The effect of refresh on normal access can be reduced to the shortest time loss of one cycle of access delay due to refresh. When the number of punctures increases, the probability that refresh and external access overlap in the same bank decreases, so that refresh can be performed with almost no loss in data transfer rate.
  • the refresh can be performed almost simultaneously with the data access, and the refresh operation can be hidden from the outside. Since the refresh does not seem to have been performed, it can be treated in the same way as SRAM.
  • the present invention is not limited thereto.
  • the present invention can be implemented in various modified, modified, and modified modes based on the knowledge of those skilled in the art without departing from the spirit of the present invention.
  • refresh and normal access can be performed simultaneously.
  • the reduction of the memory transfer rate due to the refresh operation can be improved.
  • the refresh operation can be made invisible from the outside, can be handled in the same way as SRAM, and can be replaced with SRAM.

Description

明細書
D RAM及び D RAMのリフレッシュ方法 技術分野
本発明は、 パンクを備えた D R AM及ぴパンクを備えた D R AMのリ
-方法に関する。
背景技術
D R AMでは、 RAS- Only=Refresh (通常のリフレッシュ) の他に、 R T (Refresh Timer)と R A C (Row Address Counter)により、 定期的に口 ゥ · アドレスを更新しながら順次リフレッシュを行う方式がある。 図 4 にその構成図を示す。 パンクが多数の場合、 R A Cはリフレッシュする パンク ' ァドレス R - bankとロウ ' ァドレス R - rowを指示する。 R A Cから 出力されたパンク■ァドレス R- bankは B S (bank selector)に入力され、 ロウ 'ァドレス R- rowは R S (row selector)に入力される。 B Sには A I ( address input)に入力されたアクセスするパンク ·了ドレス bankが入力 され、 R Sには A Iに入力されたアクセスするロウ ·ァドレス rowが入力 される。
B Sからはパンク · ァドレス R- bank, bankのいずれかが出力され、 R S からはロウ 'ァドレス R - row, rowのいずれかが出力される。 bank及び row の出力と R- bank及ぴ R- rowの出力の選択は、 R Tが指示する。 R Tはタイ マー回路を含み、 所定時間間隔で R- bank及び R-rowの出力を指示する。 こ の指示は、 A Iに入力されたカラム .了ドレスが入力される C E (colum n enable)にも送られる。 C Eは、 R - bank及ぴ R-rowの出力が指示されて いる間は、 カラム 'ァドレス columnの出力を一時中止する。
アクセスするパンク,ロウ .ァドレス,カラム ·アドレスと、 リフレツ シュするパンク ■ ァドレス,ロウ 'ァドレスのどちらかがメモリ ·アレー に送られる。 チップ全体に共通のパンク,ロウ 'ァドレスを切り換えてい るので、 一度に 1バンクしかアクセスできない。 アクセスされていない パンクが多くあっても、 それらにリフレッシュを同時にかけることはで きない。 リフレッシュをかけるときは、 通常の読み書きのアクセスは行 わず、 リフレッシュが優先して行われる。 リフレッシュ時は、 メモリの 可用 14の低下、 データ■ レートの低下が起こる。
本発明の目的は、 リフレッシュ時のアクセスのロス時間を低減させ、 通常のアクセスと同時に別のパンクのリフレッシュを行い、 S R AMと 置き換えが可能な D R AMを提供することにある。
発明の開示
本発明の D R AMの要旨とするところは、 パンク番号とロウ ·ァドレ スとカラム ·了ドレスで指定されるメモリ 'セルにアクセスを行う D R AM (dynamic random access memory)で ¾>つて、 リフレツンュの実 j¾r 指示する実行指示手段と、 リフレッシュするメモリ 'セルのパンク番号 を指定するパンク指定手段と、 指定されたパンク内でリフレッシュする メモリ 'セルのロウ 'アドレスを指定するァドレス指定手段と、 実行指 示手段からリフレッシュの実行を指示されると、 パンク指定手段に指定 されたパンク内の、 ァドレス指定手段に指定されたロウ ·ァドレスのメ モリ 'セルをリフレッシュする実行手段と、 を含むことにある。
また、 本発明の D R AMのリフレッシュ方法の要旨とするところは、 パンク番号とロウ ·ァドレスとカラム .ァドレスを指定してメモリ ·セ ノレにアクセスする D R AM (dynamic random access memory)のリフレツ シュ方法であって、 リフレッシュの実行を指示する実行指示ステップと、 リフレッシュするメモリ 'セルのバンク番号を指定するパンク指定ステ ップと、 指定されたパンク内でリフレッシュするメモリ 'セルのロウ ' ァドレスを指定するァドレス指定ステップと、 リフレッシュの実行が指 示されると、 指定されたパンク内の指定されたロウ 'アドレスのメモリ - セルをリフレッシュする実行ステップと、 を含むことにある。
図面の簡単な説明
図 1は本発明に係る DRAMの一構成例を示すプロック図である。 図 2は図 1に示す Z L Cの一構成例を示す回路図である。
図 3は図 2に示す回路の動作を示すタイミング ·チャートである。 図 4は従来の D RAMの一構成例を示すプロック図である。
発明を実施するための最良の態様
次に、 本発明に係る DRAM及ぴ DRAMのリフレッシュ方法の実施 の形態について、 図面に基づいて詳しく説明する。
図 1に示すように、 本発明の DRAM 10は、 リフレッシュの実行を指 示する R T E (refresh timer & enable:実行指示手段)と、 リフレツシ ュするメモリ ·セルのパンク番号を指定する B AC (bank address coun ter:パンク指定手段)と、 指定されたパンク内でリフレッシュするメモ リ ·セルの口ゥ ·ァドレスを指定する Z L C (Z-line counter: アドレス 指定手段)と、 RTEからリフレッシュの実行を指示されると、 BACに 指定されたパンク内の、 ZLCに指定されたロウ .アドレスのメモリ · セルをリフレッシュする実行手段とを含む。
BACには、 リフレッシュするメモリ .セルのパンク番号を保持する 保持手段と、 RTEからリフレッシュの実行が指示されると、 保持手段 に保持されているパンク番号を更新する手段とを含む。
ZLCは、 パンク毎にリフレッシュするメモリ ·セルのロウ ·ァドレ スを保持する保持手段と、 R T Eからリフレッシュの実行が指示される と、 保持手段に保持されているロウ ·アドレスを更新する手段と、 を含 む。 上記の実行手段は、 アクセスするパンク番号とリフレッシュするパンク 番号との一致を検出する手段である BCRB I (bank compare & refres h bank indicator)と、 ノ ンク番号の一致に基づいて、 アクセスするロウ ' ァドレスまたはリフレッシュするロウ■ァドレスを選択する手段である Z L S (Z - line selector)と、 リフレッシュするロウ 'アドレスが選択さ れると、 カラム ·ァドレスの指定を一時的に中止する手段である CP (c olumn predocoder)と、 ¾■含む。
本発明の DRAM 10の作用は、 アクセスするロウ .ァドレスとリフ レッシュするロウ ·ァドレスの選択を、 パンクに含まれる Z LSで行う。 ZLSには、 Z LCからのリフレッシュするロウ ·ァドレスと、 RP(r owpredecoder)からのアクセスするロウ ·ァドレスとが入力される。 C Pには、 アクセスするカラム ·ァドレスが入力される。 ZLCはリフレ ッシュするロウ ·了ドレスを保持し、 リフレツシュを行う毎に保持して いるロウ 'アドレスを更新する。 RP, CPは、 アクセスするロウ 'アド レス,カラム ·ァドレスを保持できる。
RP, CPに入力されるロウ ·ァドレス,カラム ·ァドレスは、 A I (a d dress input for bank, row & column)力 ら送られる。 A Iに入力され たパンク番号は、 各メモリ 'パンクに送られ、 その番号のパンクにァク セスが行われる。 A Iに入力されたパンク番号は、 BCRB Iにも送ら れる。 BCRB Iには、 RTEからのリフレッシュの実行を指示する信 号と、 BACからのリフレッシュするパンクを指示する信号が入力され る。 BCRB Iは、 アクセスするパンクとリフレッシュするパンクとの 一致を検出する。 パンクの一致の検出結果は、 各パンクの ZLC, CPに 送られる。
パンクの一致が検出されない場合は、 リフレッシュするパンクとァク セスするパンクがそれぞれ指定される。 リフレッシュするパンクでは、 Z LC及ぴ CPに信号が入力され、 CPはカラム 'ァドレスの出力を一 時中止し、 Z L Sは Z LCに保持されているロウ ·ァドレスを指定し、 リフレッシュを行う。 アクセスするパンクでは、 RPから ZLSを介し て出力されるロウ ·アドレスと、 CPから出力されるカラム ·アドレス で指定されるメモリ ·セルにアクセスする。
パンクの一致が検出された場合は、 同じパンクにアクセスとリフレツ シュが指示される。 ZLSはリフレッシュするロウ .ァドレスを選択し、 CPのカラム 'アドレス出力は一時中止され、 リフレッシュが行われる。 リフレッシュが行われている間は、 アクセスするロウ ·ァドレス,カラム ' アドレスは RP, CPに保持される。 リフレッシュが完了すると、 RP, C Pからアクセスするロウ ·ァドレス,カラム ·ァドレスが出力され、 Z L Sはアクセスするロウ 'アドレスを選択し、 アクセスが行われる。 B CRB Iは、 パンクの一致が検出されたことをメモリ 'コントローラに 知らせる。
図 2及ぴ図 3に示すように、 Predecoderはアドレスの 2ビットの TCを 用いて、 4本の Z- Lineを作っており、 この 4本のうち一本のみはハイに なる。 了ドレスがービットカウントアップすると、 下位 2アドレスによ る Z- Lineのハイが上位の隣に動く。 この動作を Z- Lineのハイをリフレツ シュごとに回していくことにより、 カウンターとしている。
図 2は下位 4ビット分が図示されており、 同様な構成が、 必要なロウ · ァドレス分あることを前提としている。 Resetは Counterに先頭ァドレス を Initializeするもので、 アドレスとしては、 何処から開始してもよい 各 2ビットの最上位である Z01/11及ぴ Z23/11の Resetをハイにしてラ ツチする。 最下位 2ビットによる ZLCは毎リフレッシュごとにカウントァ ップするが、 それらより上位では、 下位に最上位がハイの場合のみカウ ントアップする。 図 3では Z23/00- 11はその下位の最上位である Z01/11がハイのみのとき にカウントアップすることになるよう、 PH 1,及び PH2,が動作する。 従つ て初期値を Z01/11及ぴ Z23/11がハイとなるよう選んである。 PH2及ぴ PH2 ,がラッチ、 PH1及ぴ ΡΉ1,がトランスファーの機能をする Non- overlapのク ロックであり、 図 4に示す様にハイレベルが、 最下位 2ビットの Predec oderの 0, 1では、 Z01/11から 台まって、 Z01/00及び Z01/01へとリフレ ッシュごとにカウントアップする。 その上の 2, 3では Z01/11がハイの ときのみ Z23/11から Z23/00へ力ゥントァップしている。
上述の方式では、 リフレッシュするパンクおよぴリフレツシするタイミ ングはメモリーチップ内で決定されるが、 これらはメモリ .コントロー ラ内に設けて、 リフレッシュするパンクと読み書きのためのアクセスの パンクが、 かち合わない様にすることも可能である。
次に、 このような D R AMを用いたリフレッシュ方法について説明す る。 リフレッシュするパンクを指定する信号と、 外部からのアクセスに よるパンク番号,ロウ 'ァドレス,カラム■ァドレスは、 それぞれリフレ ッシュする又はアクセスすべきバンクに送られる。 A Iに指定されたパ ンクへのアクセスと、 B A Cで指定されたバンクのリフレッシュとが同 時に行われる。
もし、 リフレッシュするパンクとアクセスするパンクとが同じであれ ば、 そのパンクではリフレッシュを優先して行う。 B C R B Iからメモ リ ' コントローラには、 アクセスの実行が 1サイクル遅れることが通知 される。 リフレッシュが行われている間は、 ロウ 'アドレス,カラム 'ァ ドレスは、 R P及ぴ C Pにラッチされている。 リフレッシュが終了する と、 直ちにラッチされていたァドレスへアクセスを開始する。
このように、 リフレッシュを通常アクセスと同時並行で行うことがで きる。 リフレッシュするパンクとアクセスするパンクとが重なると、 リ フレッシュとアクセスを順に行う。 この時、 メモリ . コントローラには アクセスが 1サイクル遅れることが知らせている。 リフレツシュ後に同 —パンクに連続してアクセスを行う場合は、 それらのアクセス ·タイミ ングもそれぞれ 1サイクル遅らせる。 リフレッシュによる通常アクセス への影響が、 リフレッシュによる 1サイクルのアクセス遅延という、 最 も短いタイム ' ロスに抑えることができる。 パンク数が多くなると、 リ フレッシュと外部からのアクセスが同じバンクに重なる確率は低くなる ので、 データ転送レートのロスを殆どゼロにしながらリフレッシュを行 うことができる。
リフレッシュをデータ 'アクセスとほぼ同時に行うことができ、 外部 からリフレッシュ動作を見えなくすることができる。 リフレッシュがあ たかも行われていないように見えるため、 S R AMと同様に扱うことが できる。
以上、 本発明の D RAM及び D R AMのリフレッシュ方法について一 実施例を説明したが、 本発明はこれらに限定されるものではない。 本発 明はその趣旨を逸脱しない範囲で当業者の知識に基づき種々なる改良, 修正, 変形を加えた態様で実施できるものである。
本発明によれば、 リフレッシュと通常のアクセスとを同時進行させる ことができる。 リフレッシュ動作によるメモリ転送レートの低下を改善 できる。 リフレッシュ動作を外部から見えなくすることができ、 S R A Mと同様に扱うことが可能であり、 S R AMと置き換えることができる。

Claims

請求の範囲
1 . バンク番号とロウ■ァドレスとカラム .ァドレスで指定されるメモ リ ·セノレにアクセス ¾r行つ D R AM Adynamic random access memory)で あって、
リフレツシュの実行を指示する実行指示手段と、
リフレッシュするメモリ .セルのパンク番号を指定するパンク指定手 段と、
指定されたパンク内でリフレッシュするメモリ 'セルのロウ 'アドレ スを指定するアドレス指定手段と、
実行指示手段からリフレッシュの実行を指示されると、 パンク指定手 段に指定されたパンク内の、 アドレス指定手段に指定されたロウ ·アド レスのメモリ .セルをリフレッシュする実行手段とを含む D R AM。
2 . 前記パンク指定手段が、 リフレッシュするメモリ 'セルのパンク番 号を保持する保持手段と、 前記実行指示手段からリフレッシュの実行が 指示されると、 前記保持手段に保持されているパンク番号を更新する手 段とを含み、
前記アドレス指定手段が、 パンク毎にリフレッシュするメモリ 'セル のロウ ·ァドレスを保持する保持手段と、 前記実行指示手段からリフレ ッシュの実行が指示されると、 前記保持手段に保持されているロウ ·ァ ドレスを更新する手段とを含む請求項 1の D R AM。
3 . 前記実行手段が、 アクセスするパンク番号とリフレッシュするパン ク番号との一致を検出する手段と、 パンク番号の一致に基づいて、 ァク セスするロウ ·ァドレスまたはリフレッシュするロウ ·了ドレスを選択 する手段と、 リフレッシュするロウ 'アドレスが選択されると、 カラム ァドレスの指定を一時的に中止する手段とを含む請求項 1又は請求項 2 の D R AM0
4 . パンク番号とロウ 'アドレスとカラム ·アドレスを指定してメモリ · セノレにアクセスする D R AM (dynamic random access memory)のリフレ ッシュ方法であって、
リフレッシュの実行を指示する実行指示ステップと、
リフレッシュするメモリ .セルのパンク番号を指定するパンク指定ス テツプと、
指定されたパンク内でリフレッシュするメモリ ·セルの口ゥ ·ァドレ スを指定するアドレス指定ステップと、
リフレツシュの実行が指示されると、 指定されたパンク内の指定され た口ゥ ·ァドレスのメモリ ·セルをリフレツシュする実行ステップとを 含む D RAMのリフレッシュ方法。
5 . 前記パンク指定ステップが、 リフレッシュの実行が指示されると、 リフレッシュするメモリ ·セルのパンク番号を保持するパンク番号保持 手段に保持されているパンク番号を読み出すステップと、 前記読み出し た後に、 パンク番号保持手段に保持されているパンク番号を更新するス テツプとを含み、
前記ァドレス指定ステップが、 リフレッシュの実行が指示されると、 リフレッシュするメモリ ·セルの口ゥ ·ァドレスを保持するァドレス保 持手段に保持されているロウ■アドレスを読み出すステップと、 前記読 み出した後に、 アドレス保持手段に保持されているロウ■アドレスを更 新するステップとを含む請求項 4の D R AMのリフレッシュ方法。
6 . 前記実行ステップが、 アクセスするパンク番号とリフレッシュす るパンク番号との一致を検出するステップと、 パンク番号の一致に基づ いて、 アクセスするロウ · ァドレスまたはリフレッシュするロウ .ァド レスを選択する選択ステップと、 リフレッシュするロウ ·アドレスが選 択されると、 カラム 'ァドレスの指定を一時的に中止するステップとを 含む請求項 4又は請求項 5の DRAMのリフレッシュ方法。
7. 前記選択ステップが、 リフレッシュするロウ 'アドレスを選択して リフレッシュするステップと、 前記リフレッシュの後、 アクセスする口 ゥ■ァドレスを選択してアクセスするステップと、 ロウ 'ァドレスへの アクセスが遅れることをメモリ · コントローラに通知するステップとを 含む請求項 6の DRAMのリフレッシュ方法。
PCT/JP2002/002092 2001-03-30 2002-03-06 Memoire vive dynamique et procede et rafraichissement de memoire vive dynamique WO2002082455A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US10/473,875 US7093067B2 (en) 2001-03-30 2002-03-06 DRAM architecture enabling refresh and access operations in the same bank
KR1020037010320A KR100560579B1 (ko) 2001-03-30 2002-03-06 동일한 뱅크에서 리프레시 및 액세스 동작을 가능하도록 하는 dram 아키텍쳐
JP2002580335A JPWO2002082455A1 (ja) 2001-03-30 2002-03-06 Dram及びdramのリフレッシュ方法
US11/424,861 US20060239098A1 (en) 2002-03-06 2006-06-17 Dram architecture enabling refresh and access operations in the same bank

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001097911A JP2004288226A (ja) 2001-03-30 2001-03-30 Dram及びdramのリフレッシュ方法
JP2001-97911 2001-03-30

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/424,861 Division US20060239098A1 (en) 2002-03-06 2006-06-17 Dram architecture enabling refresh and access operations in the same bank

Publications (1)

Publication Number Publication Date
WO2002082455A1 true WO2002082455A1 (fr) 2002-10-17

Family

ID=18951619

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/002092 WO2002082455A1 (fr) 2001-03-30 2002-03-06 Memoire vive dynamique et procede et rafraichissement de memoire vive dynamique

Country Status (6)

Country Link
US (1) US7093067B2 (ja)
JP (2) JP2004288226A (ja)
KR (1) KR100560579B1 (ja)
CN (1) CN100545941C (ja)
TW (1) TWI276102B (ja)
WO (1) WO2002082455A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7586805B2 (en) 2004-05-27 2009-09-08 Qualcomm Incorporated Method and system for providing directed bank refresh for volatile memories
JP2011210350A (ja) * 2010-03-30 2011-10-20 Hynix Semiconductor Inc 半導体メモリ装置
CN1839446B (zh) * 2003-07-01 2012-09-05 英特尔公司 Dram部分刷新的方法和装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7433996B2 (en) * 2004-07-01 2008-10-07 Memocom Corp. System and method for refreshing random access memory cells
US7313047B2 (en) 2006-02-23 2007-12-25 Hynix Semiconductor Inc. Dynamic semiconductor memory with improved refresh mechanism
JP4912718B2 (ja) * 2006-03-30 2012-04-11 富士通セミコンダクター株式会社 ダイナミック型半導体メモリ
US8345685B2 (en) * 2006-06-09 2013-01-01 Ethernety Networks Ltd Method and device for processing data packets
US20080270683A1 (en) * 2007-04-25 2008-10-30 International Business Machines Corporation Systems and methods for a dram concurrent refresh engine with processor interface
CN102081964B (zh) * 2009-11-30 2014-12-10 国际商业机器公司 动态随机访问存储器刷新的方法和系统
TWI442232B (zh) 2011-08-03 2014-06-21 Novatek Microelectronics Corp 動態存取記憶體的更新裝置與方法
KR20160132243A (ko) * 2015-05-08 2016-11-17 에스케이하이닉스 주식회사 반도체 메모리 장치
US10332580B2 (en) * 2017-10-12 2019-06-25 Nanya Technology Corporation DRAM and method for determining binary logic using a test voltage level

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10247384A (ja) * 1997-03-03 1998-09-14 Mitsubishi Electric Corp 同期型半導体記憶装置
JPH11505056A (ja) * 1996-02-16 1999-05-11 マイクロン・テクノロジー・インコーポレーテッド 指定バンクに対するオートリフレッシュ
JP2001332084A (ja) * 2000-05-22 2001-11-30 Fujitsu Ltd 半導体記憶装置及び半導体記憶装置のリフレッシュ方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5265231A (en) * 1991-02-08 1993-11-23 Thinking Machines Corporation Refresh control arrangement and a method for refreshing a plurality of random access memory banks in a memory system
JPH06111570A (ja) * 1992-09-30 1994-04-22 Kawasaki Steel Corp Dram制御回路
KR950014089B1 (ko) * 1993-11-08 1995-11-21 현대전자산업주식회사 동기식 디램의 히든 셀프 리프레쉬 방법 및 장치
JP2590712B2 (ja) * 1993-12-02 1997-03-12 日本電気株式会社 メモリ制御装置
JP3220586B2 (ja) * 1993-12-28 2001-10-22 富士通株式会社 半導体記憶装置
JPH08129881A (ja) * 1994-10-31 1996-05-21 Ricoh Co Ltd Sdram制御装置
US5999474A (en) * 1998-10-01 1999-12-07 Monolithic System Tech Inc Method and apparatus for complete hiding of the refresh of a semiconductor memory
US6603683B2 (en) * 2001-06-25 2003-08-05 International Business Machines Corporation Decoding scheme for a stacked bank architecture

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11505056A (ja) * 1996-02-16 1999-05-11 マイクロン・テクノロジー・インコーポレーテッド 指定バンクに対するオートリフレッシュ
JPH10247384A (ja) * 1997-03-03 1998-09-14 Mitsubishi Electric Corp 同期型半導体記憶装置
JP2001332084A (ja) * 2000-05-22 2001-11-30 Fujitsu Ltd 半導体記憶装置及び半導体記憶装置のリフレッシュ方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1839446B (zh) * 2003-07-01 2012-09-05 英特尔公司 Dram部分刷新的方法和装置
US7586805B2 (en) 2004-05-27 2009-09-08 Qualcomm Incorporated Method and system for providing directed bank refresh for volatile memories
JP2011210350A (ja) * 2010-03-30 2011-10-20 Hynix Semiconductor Inc 半導体メモリ装置

Also Published As

Publication number Publication date
KR20030088026A (ko) 2003-11-15
US20040133735A1 (en) 2004-07-08
US7093067B2 (en) 2006-08-15
CN100545941C (zh) 2009-09-30
JPWO2002082455A1 (ja) 2004-10-21
KR100560579B1 (ko) 2006-03-14
TWI276102B (en) 2007-03-11
JP2004288226A (ja) 2004-10-14
CN1524270A (zh) 2004-08-25

Similar Documents

Publication Publication Date Title
US10067890B2 (en) Apparatuses and methods for variable latency memory operations
JP4609813B2 (ja) 半導体装置
CA1165451A (en) Refresh and error detection and correction technique for a data processing system
JP2007226934A (ja) 向上されたリフレッシュメカニズムを有するダイナミック半導体メモリ
WO2002082455A1 (fr) Memoire vive dynamique et procede et rafraichissement de memoire vive dynamique
JP2003007054A (ja) 半導体記憶装置
JPH0312395B2 (ja)
JP2004259343A (ja) 半導体記憶装置
US9514800B1 (en) DRAM and self-refresh method
KR970051291A (ko) 반도체 기억장치
US20060044914A1 (en) Semiconductor memory devices in which the number of memory banks to be refreshed may be changed and methods of operating the same
JPH06139191A (ja) バスサイクルタイミング制御回路
JP5144556B2 (ja) 半導体記憶装置及びその制御方法
KR100482380B1 (ko) 메모리 뱅크별 기입 동작의 수행이 가능한 에스램 호환 메모리 및 그 구동방법
JPH10134569A (ja) 同期型ダイナミック・ランダム・アクセス・メモリ
JPH0419896A (ja) ダイナミックメモリのリフレッシュ方法
JP2000268566A (ja) 同期型半導体記憶装置
JP4071930B2 (ja) シンクロナスdram
JPH0689571A (ja) ダイナミック型メモリ装置
JP2606675B2 (ja) 半導体記憶装置
US20060239098A1 (en) Dram architecture enabling refresh and access operations in the same bank
JP2868464B2 (ja) 半導体記憶装置およびそのリフレッシュ制御方法
JPS63114000A (ja) ダイナミツク・ランダム・アクセス・メモリの制御方式
JP2829998B2 (ja) リフレッシュ制御装置
JP2002298574A (ja) Dram及びdramのリフレッシュ方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ OM PH PL PT RO RU SD SE SG SI SK SL TJ TM TN TR TT TZ UA UG US UZ VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
WWE Wipo information: entry into national phase

Ref document number: 1020037010320

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2002580335

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 02805931X

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 10473875

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020037010320

Country of ref document: KR

REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

122 Ep: pct application non-entry in european phase
WWG Wipo information: grant in national office

Ref document number: 1020037010320

Country of ref document: KR