WO1984002417A1 - Method of recording pcm signal - Google Patents

Method of recording pcm signal Download PDF

Info

Publication number
WO1984002417A1
WO1984002417A1 PCT/JP1983/000430 JP8300430W WO8402417A1 WO 1984002417 A1 WO1984002417 A1 WO 1984002417A1 JP 8300430 W JP8300430 W JP 8300430W WO 8402417 A1 WO8402417 A1 WO 8402417A1
Authority
WO
WIPO (PCT)
Prior art keywords
recording
pcm
tracks
pcm signal
data
Prior art date
Application number
PCT/JP1983/000430
Other languages
English (en)
French (fr)
Inventor
Toshitada Doi
Claudia Brandes
Roger Lagadec
Original Assignee
Sony Corp
Studer Willi Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp, Studer Willi Ag filed Critical Sony Corp
Priority to DE8383903827T priority Critical patent/DE3381912D1/de
Priority to AT83903827T priority patent/ATE57037T1/de
Publication of WO1984002417A1 publication Critical patent/WO1984002417A1/ja

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Definitions

  • the present invention relates to a PCM signal recording method for distributing and recording a PCM signal for one channel to a plurality of recording tracks, and in particular, distributing and recording the PCM signal.
  • the PCM signal recording method does not reduce the effect of encoding processing such as adding an interleaving error correction code. It is known that a so-called code error occurs due to a defect of a recording medium, disturbance of a recording / reproducing operation, disturbance noise, or the like.
  • the recording side is provided with an encoder for performing inter-leave processing (arrangement of array) ⁇ ⁇ addition of parity and error correction code, and the reproduction side detects errors and performs error correction.
  • a decoder is provided that performs the interleave processing and the reverse operation (the reverse operation of the interleave processing).
  • the PCM signal which has been subjected to the above-described encoding processing is used.
  • the data is distributed and supplied to a plurality of recording heads by switching distribution means such as a multiplexer.
  • the present invention has been made in view of such circumstances, and when distributing and recording a plurality of tracks for one channel of a PCM signal, the above-described interleaving and error correction code addition and other encoders are used.
  • the purpose of the present invention is to provide a PCM signal recording method that enhances the effectiveness of data processing and enables higher quality PCM signal recording and reproduction.
  • a PCM signal recording method according to the present invention provides a PCM signal recording method in which at least one channel of a PCM signal is distributed to a plurality of recording tracks and recorded.
  • each mode of the PCM signal of one channel is switched and distributed by means of the switching and distribution means so that a plurality of PCM signals corresponding to the above-mentioned plurality of recording tracks can be corrected independently of each other in accordance with a predetermined matrix pattern. It supplies a plurality of recording heads via an encoder of this type, and performs recording to form a plurality of recording tracks on a recording medium.
  • continuous input PCM signals --A means for distributing a predetermined number of tracks as a unit according to each of the plurality of recording tracks, or a plurality of continuous tracks equal to the number of recording tracks for one channel of the input PCM signal. Means for distributing the data in accordance with each recording track for each word can be considered.
  • the code sequence corresponding to one distributed recording track is separated into an odd-numbered sequence code and an even-numbered sequence code in an input order, and the separated odd-even code is separated. Are time-separated from each other by a predetermined amount, the odd-even code is subjected to independent code error coding, and these time-separated and coded odd-even codes are combined and output.
  • FIG. 1 is a schematic plan view showing an example of a track pattern to which the present invention can be applied, and FIG. 2 is recorded on a data track and a control track.
  • FIG. 3 shows a configuration example of a head arrangement
  • FIGS. 4 and 5 are block diagrams showing a configuration example of a recording system and a reproduction system for A-format recording.
  • Fig. 6, Fig. 6 is a block diagram showing an example of the configuration of the encoder
  • Figs. 7 and 8 are schematic diagrams used to explain the signal configuration of one block and the interleave
  • Fig. 9 is FIG. 10 and FIG.
  • FIGS. 12, 13 and 13 show another embodiment of the present invention, in which a C format record is shown. It is a professional-click view showing a recording system you and reproduction system of. --
  • the recording format such as the number of occupied tracks per channel
  • the recording format be unified, because the fixed head type PCM recording / reproducing apparatus is widely used.
  • the number of tracks and the tape speed are inversely proportional.
  • the method of recording one channel of PCM signal as one track is advantageous in that many channels are recorded, but the tape speed is increased, the recording time for a predetermined amount of magnetic tape is shortened, There is an inconvenience that the design of the tape drive mechanism for controlling the tape running in a predetermined manner is troublesome.
  • the method of recording one channel of the PCM signal by dividing it into multiple tracks can reduce the tape speed-but cannot increase the number of channels.
  • the PCM signal is recorded in three types of recording formats in which the number of occupied tracks per channel is different.
  • the number of data tracks formed on a magnetic tape depends on the width of the magnetic tape. For example, as shown in Fig. 1,
  • OMPI On the magnetic tape 1 having a width, eight data tracks TDo ⁇ > 7 are formed. Tracks ⁇ ⁇ and TA2 on which analog signals are recorded are formed along the upper and lower edges of the magnetic tape 1, and eight data tracks TD are provided between the analog tracks ⁇ and TA2.
  • TD7, control track TC, and time code track TT In this case, the control track TC is located above the center of the magnetic tape 1 (indicated by the dashed line), and the analog track TC
  • ⁇ TDs are located, and the time code track TT is located below the center of the magnetic tape 1 and the data track is located between this track TT and the analog track TA2.
  • T £ to TD 7 are located.
  • the magnetic tape 1 is "inch width, analog preparative rack TAi along the edge of the bottom on the magnetic tape, TA 2 is - formed, 1 in the upper half of two data Bok La A track TDo to TD "and a control track TC are formed, and a time code track TT and 12 data tracks TDU TD are formed in the lower half.
  • the magnetic tape 1 I inch width, Anarogu tiger along the top and bottom edges of the magnetic tape Ichipu click Tauarufa TA2 is formed, the upper of the two four half portion data track TDO ⁇ TD 23 A control track TC is formed, and a time code track TT and 24 data tracks TD24 to TD47 are formed in the lower half.
  • the recording format of the tape width of ⁇ inch is shown in Table 1 below.
  • the above tape speed is a value when the sampling frequency / s of the PCM signal is 50.4 [kHz].
  • Other possible sampling frequencies fs are 44.1 [kHz] and 32.0 [kHz], and the tape speed in that case is slightly different from the above value.
  • the code configuration and modulation format of the PCM signal are common to each format.
  • Table 2 below shows an example of the correspondence between TDma and channels. 2 I
  • the data track is recorded as one channel of power data
  • one data channel is recorded as two data tracks.
  • one channel is recorded as four data tracks A, B, C, and D in the C format.
  • the data tracks D (TD. To TD7) and the control track TC are recorded on a sector-by-sector basis. Match in the width direction.
  • One sector of the data track TD contains four blocks of data.
  • 16 words of data with one word being 16 bits, the data synchronization signal added at the beginning (indicated by diagonal lines) and the data added at the end
  • One transmission block (referred to simply as one block) is composed of the CHC code.
  • a 3-bit block address signal is inserted, and both the block address signal and data are subjected to error detection by CRC.
  • One sector of the control track TC is composed of a 4-bit synchronization signal (indicated by the shaded area), a 16-bit control word, and a 28-bit sector address. Address and a 16-bit CRC code. Control words are recorded
  • OMPI This is for discriminating the sampling frequency and recording format of the PCM audio signal to be recorded.
  • the sector address is an absolute address that advances from address 0, and this control Address and sector address are subject to error detection by CHC.
  • a modulation method for recording on the data track TD a method capable of high-density recording such as a 3PM method is used, and as a modulation method for recording on the control track TC, an FM method is used. Etc. are used.
  • the least significant bit So of the sector address signal is set to match the most significant bit of each of the four block address signals included in the sector. That is, block-a-dress! : B 2 Bi Bo] is [S. 0 0], [S. 0 1], [S. 10], [S. 1 1] '.
  • the head is arranged such that the recording head HR, the reproducing head HP, and the recording head H ⁇ are sequentially located in the running direction of the magnetic tape 1.
  • Each head has 10 magnetic gaps for recording or playback arranged inline in the width direction of the magnetic tape 1, and 8 of them correspond to the data tracks TDQ to TJ7. The other two correspond to the control track TC and the time code track TT, respectively.
  • the first recording on the magnetic tape 1 is performed by the recording head HR, and in the case of sink recording, cut-in Z out, etc., the recording head HR is used.
  • the control track TC once formed by the recording head HR is not rewritten, and only the data track is rewritten.
  • FIG. 4 shows the configuration of the recording system
  • FIG. 5 shows the configuration of the reproducing system.
  • PCM signals are supplied to encoders 3a to 3h.
  • Each of the encoders 3a to 3h has an interleave circuit, a parity generation circuit, a CRC addition circuit, a synchronization signal addition circuit, etc., and a 6-word PCM word.
  • the above-described signal is recorded on the control track TC by the recording control head HRc.
  • the signal recorded on the TC is recorded by the control encoder 8 based on the timing signal and the discrimination signal from the terminal 7, and is modulated by the modulator 9 and the recording amplifier 10. Supplied to the recording control head HRc via.
  • a playback control head HPc which is connected to the control track TC and the control track TC, is provided. As shown in Fig. 5, the playback head HP. To H; P7 and HPc are supplied to clock extraction circuits 13a to 13h and 14 via reproduction amplifiers 11a to 11h and 12 respectively. The clock extraction circuits 13a to 13h and 14 are for extracting a pit clock synchronized with the reproduced signal.
  • the output of the clock extraction circuit 13a to 13h passes through the demodulator 15a to 15h, and the data sequence of each channel becomes TBC (time axis correction circuit) 17a to 17h Supplied to
  • TBC time axis correction circuit
  • the output from the clock extraction circuit 14 is supplied to a demodulator 18 to obtain a reproduction control signal, which is used as a control decoder.
  • a data synchronization signal separation circuit is provided in connection with the demodulators 15a to 15h.
  • a signal for capstan servo is generated from the control decoder 19.
  • the TBC uses the block addresses recorded in each of the data tracks TDo to TD? As described in Japanese Patent Publication No. 57-503 It is made to specify the write address of the memory of TBC 17a to 17h.
  • the reading of TBC 17 a to 17 h is performed by the reference clock pulse, and the data sequence from which the time axis fluctuation is removed appears in the output of TBC 17 a to 17 h.
  • the output sequence of TBC 17a to 17h is supplied to decoders 20a to 20 ⁇ .
  • Each of the decoders 20a to 20h has a CRC chip force, a deinterleave circuit, an error correction circuit, an error correction circuit, etc., and output terminals 21a to 2h.
  • the playback audio PCM signal appears.
  • Encoders 3a to 3h provided in the recording system have the same configuration, and FIG. 6 shows an example thereof.
  • a PCM data series of one channel in which each mode Wi is continuous from the terminal 22 is supplied to the even-odd distribution circuit 23 and divided into 12 data series.
  • W (6) , W (8), W M, and W W and from 0 _ odd Wa one de separated into de one data sequence, the data sequence consisting of the even-numbered Wa de For each, error correction coding is performed separately.
  • These data series include the following codes.
  • W (l) C Wl, Wl3, W25,)
  • W (3) (W3, Wl5, W27,)
  • W (2) CW 2 , Wl4, W26, '..')
  • W (4) C W4, Wl6, W28, .
  • W (12) C Wl2, W24, W36,)
  • the 6 words extracted from the data series W (1) to W (ii) consisting of odd-numbered words are added to the adder of (mod.2).
  • the supply forms the first parity data sequence.
  • (P i Wi ⁇ W 3 @Ws ⁇ ⁇ W9 ⁇ W11).
  • These data series are supplied to the interleaver 24A.
  • the interleaver 24 A has a delay having a delay amount of 0, d, 2 d, 3 d, 5 d, 6 d, and 7 d, where d (proc) is the table delay amount. Equipped with a circuit.
  • a delay amount of 3 d is added to the parity data series P (D.
  • Each mode extracted from each of the data series appearing at the output of this interleaver 24 A is ( The power of mod.2) is supplied to the arithmetic unit to form a second parity data sequence Q).
  • These six data sequences W (1) to W (11) and the parity data sequences P (i) and Q (i) are supplied to the interleaver 25A.
  • the interleaver 25A includes a delay circuit having delay amounts of 0, (D-d), 2 (D-d), and 7 (D-d), and the parity data series P (i) and Q (i) are assigned delay amounts of 3 (D-d) and 4 (D-d).
  • a total of eight data, W) to W (n) obtained from this interleaving circuit 25A
  • two interleavers 24 A and 25 A are cascaded, and delay units 0, D, 2 D,... Parity data is formed from the code extracted from each data series appearing at a point, and is called a cross interleave.
  • the values of the unit delays d and D are selected such that the least common multiple of d and (D-d) exceeds 7D, whereby the code block of the first and second parity data is selected.
  • the maximum number of words that can be overlapped with each code block among multiple words included in a packet is 1 word at maximum.
  • the data series W (2) to W appearing at the output thereof are supplied to the delay circuit 27 for delaying each of the data sequences ( ⁇ block ), and supplied to the synthesizing circuit 26.
  • the reason for uniformly delaying the data series consisting of the third mode by K is to edit the splice as described in the previously filed application No. 516-54140. In this case, even if errors frequently occur near the editing point, error correction or correction is effectively performed.
  • the coded data series as described above is supplied to the synthesis circuit 26, and the 12-word PCM data and the 4-word parity data extracted from each series constitute one block.
  • the data is converted to a CRC code, added to the CRC code by the CRC generator 28, and output to the output terminal 29. Is done.
  • the output terminal 29 is provided with a synchronization adding circuit (not shown), and a signal having a signal configuration as shown in FIG. 7 as one block is formed.
  • the data sequence composed of the odd-numbered PCM code and the data sequence composed of the even-numbered JP CM code are separately coded.
  • the inter-leave mode is described with reference to FIG.
  • the PCM word as the interleaved output is based on the timing at which the data of C Wx, Wa, Ws, Pi, Qi, W 7 , W 9 , and W 3 appears.
  • a code block including a code is formed by a plurality of codes indicated by a mark and a plurality of codes indicated by an X mark.
  • the data sequence is supplied to the distribution circuit 3 1. This reproduced data sequence is subjected to error detection power s for each transmission block by the CRC checker in the previous stage, and the detection result is output as a 1-bit error flag for each bit. Has been added.
  • the distribution circuit 31 generates a set of six PCM data ⁇ ⁇ sequences Wd) to W (u) and two parity data sequences Pw and QW.
  • Sequences are divided into sets of P ( 2 ) and Q ( 2 ), each of which is separately error-corrected.
  • C a data sequence associated with the odd-numbered code is supplied to the delay circuit ⁇ 32.
  • the delayer 33 A is a delay of 7 (D ⁇ d), 6 (D ⁇ d), 5 CD ⁇ d) ⁇ 0 so as to cancel the delay added by the interleaver 25 A. The amount is given for each data series.
  • the output sequence of the interleaver 33 A is supplied to the Q decoder 34 A, and error correction is performed using the second parity data sequence Q (1).
  • the other data series except Qw is supplied to the interleaver 35A.
  • a data receiver 35A is configured to give each delay amount of 0 to the data sequence, and the output thereof is supplied to a P decoder 36A ; error correction is performed. Due to the error correction in the Q decoder 34A and the P decoder 36A, the error flag relating to the corrected word is cleared to indicate that there is no error.
  • PCM data series W d) to W (u) composed of odd-numbered codes appear.
  • the output is supplied to the correction circuit 37, and the error code that could not be corrected is interpolated with the average value of the correct codes located before and after the error code.
  • the output of the correction circuit 37 is output to the output terminal 39? ] ⁇ Obtained as an audio signal.
  • the Q decoders 34A and 34B, the P decoders 36A and 36B, and the P decoders 36A and 36B are provided, and error correction is performed twice to increase the error correction capability. Can be improved.
  • Japanese Patent Application No. 5 7- 2 7 4 10 shows a technology in which one channel signal is encoded by an encoder and then distributed by a demultiplexer to two or four tracks for each block. Have been.
  • FIG. 1 shows the configuration of a recording system in the case of the B format recording of Table 1 described above, and FIG. 11 shows the configuration of the reproducing system.
  • the audio PCM signal of CHt CHa is supplied from each of the input terminals 2a to 2d to the matrix circuits 41a to 41d as switching distribution means.
  • These matrix circuits 41a to 41d perform a kind of matrix conversion.
  • each input PCM signal is distributed to two tracks A and B on one channel according to the specified matrix 0 turn, where the input PCM signal is input.
  • Table 3 shows an example of the code sequence of each PCM signal distributed to tracks A and B by the above matrix circuit, where the sequence of the codes is W 2 , W s,,. Shown in
  • the odd-even alternating relationship of the M signal's lead is maintained after distribution. This is because, as described above, during the interleaving in the encoder, the data series consisting of the odd-numbered code and the data series consisting of the even-numbered code are separated and error correction is performed separately. This is in consideration of coding.
  • the PCM signals of two tracks each from the matrix circuits 41a to 41d are divided into eight lines according to the assignment of the B format in Table 2 above.
  • the data is supplied to eight encoders 3a to 3b corresponding to the data tracks TDo to TJ, respectively. That is, the PC iVI signals of the respective tracks A of the respective matrix circuits 41a to 41d are supplied to the encoders 3a to 3d, respectively, and the matrix circuits 41a to 4d are respectively supplied to the encoders 3a to 3d.
  • the PCM signal of each track B of 1d is supplied to the encoders 3e to 3h, respectively.
  • These encoders 3a to 3h operate in the same manner as the encoders 3a to 3h in FIG. 4 described in lif, and have the same configuration. It has the configuration of FIG. In this case, the card numbers of the PCM signals supplied to the encoders 3a to 3h in FIG. 10 are handled independently of the card numbers of the original PCM signals of the respective channels. For example, even if the words of WW 2 , Ws, W 6 ,... Are sequentially and continuously supplied by the distribution of Table 3, the encoder will not be able to provide the first, second, third, fourth,. As an input, the above-mentioned processing such as interleaving and error correction coding is performed. The encoding process in each of the encoders 3a to 3h is performed in the same manner as described with reference to FIGS.
  • the signal recorded on the control track TC is formed in the control opening / closing encoder 8 based on the timing signal from the terminal 7 and the discrimination signal.
  • the playback head HPQ ⁇ ! The outputs of IP? And HPc are supplied to clock extraction circuits 13a to 13h and 14 via reproduction amplifiers 11a to 11h and 12 respectively.
  • Outputs of the clock extraction circuits 13 to 13 h are supplied to TBCs (time axis correction circuits) 17 a to 17 h via demodulators 15 a to 15 h.
  • the output from the clock extraction circuit 14 is supplied to a demodulator 18 to obtain a reproduction control signal, which is supplied to a control decoder 19.
  • the output data sequence of TBC 17a to 17h is supplied to decoders 20a to 20h.
  • These TBC 17a to 17h and decoders 20a to 2Qh have the same functions as those described in FIGS. 5 and 9 described above.
  • the PCM signals from the decoders 20a to 20h appear in the same way as the signals supplied to the encoders 3a to 3h from the above-described matrix circuits 41a to 4id on the recording side.
  • the signals for each track correspond to one channel for every two tracks, thus forming a total of four channels of JP CM signal.
  • the eight tracks from each decoder 20a to 20h Matrix circuit that performs the reverse operation of the above matrix circuits 41a to 41d in order to combine the two signals into two tracks and convert them into four-channel PCM signals. 2a to 42d are provided. These inverse matrix circuits 42a to 42d have the same configuration, respectively.
  • Outputs from the inverse matrix circuits 42a to 42d are sent to the code error correction and correction circuits 43a to 43d, respectively, and are completely corrected by the decoders 20a to 20h.
  • the missing data is interpolated. This enables interpolation to be performed based on the playback signal of the other track even if the playback signal for one track is lost for a long time. Then, the playback audio signal of each channel CH CHA is extracted from the output terminals 21a to 21d.
  • the first 2 drawing shows an example of a PCM signal recording system configuration according to the C off O Matsu DOO, input terminal 2 a, 2 1 from> (:? 11 1, (11 2 O - Di O 0 M signal These are supplied to matrix circuits 44a and 44b as switching distribution means, respectively.
  • the matrix circuits 44a and 44b have the same configuration, respectively.
  • the 16 words of the signal are distributed to four tracks A, B, C, and D according to a 4x4 matrix, and the sequence of the input PCM signal is divided into Wi. , W 2 , W 3 , W 4 ,..., Table 5 shows the read sequence of the signals of the tracks A, B, C, and JD distributed by the matrix circuit.
  • the output of these matrix circuits 44 a and 44 3 ⁇ 4> 2 channels and 8 tracks CHL—A to CH 2 —D is determined according to the C format assignment in Table 2 above. Finally, it is recorded in each data track TDQ to TD7. That is, the eight encoders 3a to 3h correspond to eight data tracks TD. Respectively correspond to ⁇ TD 7, Conclusions Li hex circuit 4 4 a force these first channel CHi each track A, B, C, the output of D is encoder 3 a, 3 e, 3 c, 3 g are supplied to, Conclusions Li click. scan circuit 4 4 b force these second channels CH each track a of 2, B, C, the output of D is encoder 3 b, 3 f, 3d, and 3h, respectively.
  • the encoders 3a to 3h are provided in the above-mentioned FIG. 4, FIG. 6 to FIG.
  • the same function as that of the encoder of the above may be performed, and the configuration may be the same.
  • the above-described encoder may be used. Processing is performed.
  • the outputs from the encoders 3a to 3h are output to the recording head HR via the modulators 5a to 5h and the recording amplifiers 6a to 6h, respectively.
  • HR7 to record and form the data track TDo to TD7.
  • the control signal recording system is the same as that shown in FIG. 4 and FIG.
  • the first 3 figures an example of playing the C follower Matsu preparative recorded data Bok rack at TDQ ⁇ TD7, original 2 tea down channel CHi, the reproducing system for obtaining a PCM signal of CH 2 structure It shows.
  • FIG. 13 the above data track TD is shown. Playheads that face each of ⁇ TI> 7 .
  • Each reproduction output from ⁇ > 7 is supplied to the click Kuchi' click extraction circuit 1 1 '3 a ⁇ 1 3 h via a reproduction amplifier 1 1 a ⁇ 1 1 h.
  • Outputs of the clock extraction circuits 13a to 13h are supplied to TBC (time axis correction circuits) 17a to 17b via demodulators 15a to 15h.
  • the outputs from these TBCs 17a to 17h are supplied to decoders 20a to 20h that perform the reverse processing of the above encoder.
  • the outputs from the decoders 20a to 20h are transmitted from the matrix circuits 44a and 44b of the recording system shown in FIG.
  • the outputs of the decoders 20a, 20e, 20c, and 20g are the outputs of tracks A, B, C, and D in Table 5 above for the first channel CHi.
  • the signals are in a negative order and are supplied to an inverse matrix circuit 45a that performs the reverse operation of the matrix circuit 44a.
  • the output from 20 ⁇ is supplied to the inverse matrix circuit 45b as signals of the tracks, ⁇ , C, and D for the second channel CH2.
  • the signals of the tracks A, B, C and D of the respective channels CHi and CH2 are shown in Table 5 above. Take out in the order of ⁇ -, W2, s, W4, ... and use them as PCM signals for each channel.
  • the outputs from the inverse matrix circuits 44a and 45b are supplied to the code error correction Z correction circuits 46a and 4Sb, respectively, and the data cannot be corrected by the decoders 20a to 20h.
  • control signal reproduction system can be configured in the same manner as in FIGS. 5 and 11 and is not shown and will not be described.
  • the eight encoders 3a to 3h corresponding to the eight tracks and the decoders 2'0a to 20h of 8 ⁇ need not be provided with independent circuits.
  • a high-speed arithmetic processing circuit may be configured to operate equivalently as eight encoders ⁇ eight decoders by using time division.
  • the discrimination between each of the three types of recording formats A, B, and C may be automatically performed.
  • the selected recording format may be used.
  • the matrix circuit on the recording side is selectively operated according to the type of the recording format, and the discrimination bits C "to (9 in the control mode are determined according to the type of the recording format.
  • the discrimination of the recording format from this discrimination bit automatically selects the reverse matrix circuit on the playback side. Any record format However, it can be reproduced without any trouble.
  • the PCM signal recording method of the present invention after distributing each channel of the PCM signal of one channel to each track according to a fixed distribution method, Since the signals for each track are processed by independent encoders, errors can be corrected by decoding processing for each recording track. Even if one recording track is in a state where data cannot be reproduced for a long time, the data interpolation operation can be used effectively, and one encoder or one decoder per channel can be used.
  • the M signal recording method is preferable when applied to a fixed head type PCM recording / reproducing apparatus.
  • the PCM recording method can effectively cope with a long-term drop due to a scratch on a tape or the like. This makes it possible to realize a recording and reproducing device.

Description

' 明 細 書 ·
P C M 信 号 記 録 方 法 技 術 分 野 本発明は、 1 チ ャ ン ネル分の P C M信号を複数の記録ト ラックに 振り分けて記録する P C M信号記録方法に関し、 特に、 上記振り分 けて記録する際にィ ンタ — リ ーブゃ誤り訂正符号付加等のェ ンコ― ド処理の効果が減殺されることのない P C M信号記録方法に関する, 景 技 術 一般に ; P C M信号を記録再生する際には、 記録媒体の欠陥、 記録 再生動作の乱れ、 又は外乱雑音等の原因により、 いわゆる符号誤り が発生することが知られている。 このため、 記録側にイ ン タ — リ— ブ処理( 配列の並びかえ)ゃパリティ付加、 誤り訂正符号付加等を 行なうエ ン コーダを設け、 再生側には誤りを検出 して誤り訂正ゃデ —タ補間処理とともに、 ディ ンター リ ーブ処理 上記イ ンタ一 リ 一 ブ処理と逆の操作)を行なぅデコーダを設けている。
ところで、 1 チ ャ ン ネル以上の P C M信号の各チヤ ン ネル毎に、 それぞれ複数の記録 ト ラックを対応させて記録 · 再生する場合には、 一般に上記ェン コ — ド処理済の P C M信号をマルチプレクサ等の切 換分配手段により複数の記録ヘッ ドに分配して供給している。 この
O ?I 場合、 ェン コ— ド処理時に一定の法則に従って上記ィ ンタ — リーブ を行なっても、 上記マルチプレクサ等での各卜 ラックへの分配に該 イ ンタ ー リーブの効果が低減されることがあり、 また、 複数ト ラ ッ クにわたつて配されるヮー ド列に対して誤り訂正符号ヮー ドが設け られることになるため、 1本の トラックの信号が長期間欠落した場 合に正常な誤り訂正動作が行なえなくなり、 さらに、 誤り発生許容 範囲も全体的に狭くなる。
本発明はこのような実情に鑑みてなされたものであり、 P C M信 号の 1 チャンネル分について複数ト ラックに分配して記録する際に、 上記ィンター リ ーブゃ誤り訂正符号付加等のェンコ一 ド処理の有効 性を高め、 より高品質の P C M信号記録、 再生を可能とする P C M 信号記録方法の提供を目的とする。 発 明 の 開 示 上記目的を達成するために、 本発明に係る P C M信号記録方法は、 少なくとも 1 チャンネル以上の P C M信号の各チヤン ネルについて それぞれ複数の記録トラックに分配して記録する P C M信号記録方 法において、 1 チャ ンネルの P C M信号の各ヮ― ドを切換分配手段 により一定のマ 卜 リ クスパターンに従って上記複数の記録ト ラッ ク に対応する複数の P C M信号をそれぞれ独立の符号誤り訂正のため のエン コーダを介して複数の記録へッ ドに供給し、 記録媒体に対し て複数の記録トラックを形成するように記録することを特徵として いる。
ここで、 上記切換分配手段としては、 入力 P C M信号の連続する - - 所定数のヮ— ドを単位として上記複数の各記録 卜 ラックに応じて 分配する手段、 または入力 P C M信号の上記 1 チャンネル分の記 録卜 ラック数に等しい複数の連続するヮ一 ドをそれぞれ 1 ワー ド 毎に各記録 トラックに応じて分配する手段等が考えられる。 また、 上記ェンコーダとしては、 上記分配された 1記録 ト ラックに対応 するヮー ド列を入力順序の奇数番目系列ヮ一 ドと偶数番目系列ヮ 一 ドとに分離し、 分離された奇数偶数ヮー ドを決められた量だけ 互いに時間分離し、 奇数偶数ヮ一 ドにそれぞれ独立した符号誤り 訌正コ— ド化を施し、 これらの時間分離されコー ド化された奇数 偶数ヮー ドを合成して出力するエン コーダが好ましい。 図 面の 簡単 な 説 明 第 1 図は本発明を適用し得る ト ラックパタ—'ンの一例を示す概 略平面図、 第 2図はデータ ト ラ ックおよびコ ン ト ローノレ 卜 ラック に記録される信号構成を示す図、 第 3図はへッ ド配置の構成例を 示す図、 第 4図および第 5図は Aフ ォ ーマツ ト記録のための記録 系および再生系の構成例を示すブロック図、 第 6図はエン コーダ の構成例を示すプロ ッ ク図、 第 7図および第 8図は 1 ブロ ックの 信号構成およびイ ンタ ー リーブの説明に用いる概略線図、 第 9図 はデコ一ダの構成例を示すブロッ ク図、 第 1 0図および第 1 1図 は本発明の一実施例として Bフ ォ ーマツ 卜記録のための記録系お よび再生系の構成を示すブロッ ク図、 第 1 2図および第 1 3図は 本発明の他の実施例と して C フォ ーマツ 卜記録のための記録系お よび再生系を示すプロ ッ ク図である。 - -
発明を実施するための最良の形態 - 以下、 本発明を固定へッ ド式の P C M録音機に適用した一実施例 について説明する。
まず、 同出願人が先に提出した出願、 特開昭 5 7— 2 7 4 1 0号 に記載されている固定へッ ド式の P C M録音機を例に説明する。
1 チャンネル当りの占有ト ラ ック数などの記録フ ォーマ ツ 卜が統 一されていることは、 固定へッ ド式の P C M記録再生装置が広範に 用いられるうえで望ましい。 ところが、 同一の冗長度の符号化が施 された P C M信号を同一の線密度で記録するときは、 卜ラッ ク数と テ一プ速度とが反比例する関係にあるので、 使用目的を考慮した場 合、 ひとつの記録フォ ーマツ 卜に統一することが難しい。 例えば 1 チャンネルの P C M信号を 1 ト ラックとして記録する方法は、 多く のチャンネルの記録を行なう点で有利な反面、 テープ速度が早くな り、 所定量の磁気テープに対する記録時間が短かくなつたり、 所定 の態様にテープ走行を制御するためのテープ駆動機構の設計が面倒 となる不都合が生じる。 これと逆に 1 チャンネルの P C M信号を複 数の ト ラックに分けて記録する方法は、 テープ速度を遅くできるが-, チ ャンネル数を多くできない。
以下に説明する例では、 1 チャンネル当りの占有 ト ラ ック数が異 なる 3種類の記録フォーマツ トでもって P C M信号を記録するよう にしたものである。
磁気テープに何本のデータ トラックが形成されるかは、 磁気テー プの幅によって異なる。 たとえば、 第 1図に示すように、 イ ンチ
OMPI 幅の磁気テ―プ 1 には、 8本のデータ 卜ラ ック TDo〜 ΤΓ>7が形成 される。 磁気テープ 1 の上下の縁に沿ってアナ口グ信号が記録さ れる トラ ッ ク ΤΑ^ , TA2が形成され、 アナログト ラ ック ΤΑ^及び TA2の間に、 8本のデータ ト ラック TD。〜 TD7と、 コ ン ト ロール トラック T Cと、 タ イ ム コー ド 卜 ラ ッ ク T Tとが位置するように なされる。 この場合、 磁気テープ 1 の中心〔 1点鎖線で示す)の 上側にコン ト ロ一ノレ ト ラック T Cが位置し、 アナログト ラック
ΤΑι及び ト ラック T Cの間にデータ 卜ラ ック TD。〜 TDsが位置す るようになされ、 磁気テープ 1 の中心の下側にタ イ ムコー ド ト ラ ック T Tが位置し、 この 卜 ラック T T及びアナログトラ ック TA2 の間にデータ ト ラ ック T£ 〜 TD7が位置するようになされる。
また、 磁気テープ 1 が "イ ンチ幅の場合には、 磁気テープの上 下の縁に沿ってアナログト ラ ック TAi, TA2が-形成され、 上半部 に 1 2本のデータ 卜 ラ ック TDo〜 TD"と コン ド ロ 一 ノレ ト ラッ ク T Cとが形成され、 下半部にタ イ ムコー ド ト ラック T Tと 1 2本の データ ト ラ ッ ク TDU TD が形成される。 更に、 磁気テープが 1 ィ ンチ幅の場合、 磁気テ一プの上下の縁に沿ってァナログ トラ ッ ク ΤΑ , TA2が形成され、 上半部に 2 4本のデータ ト ラック TDo 〜 TD23 とコン ト ロール ト ラ ック T Cとが形成され、 下半部にタ ィ ムコー ド トラ ッ ク T Tと 2 4本のデータ ト ラック TD24 〜 TD47 が形成される。
当然であるが、 磁気テープ 1 の幅が異なる場合の互換性は、 考 慮する必要がない。
以下、 一例と して ^イ ンチのテープ幅の記録フ ォーマツ トを下 記第 1表に示す。
OMPI 一
Figure imgf000008_0002
上述のテープ速度は、 ; P C M信号のサンプリング周波数/ sが 5 0.4 〔kHz〕の場合の値である。 サンプリング周波数 fs としては、 他 に 4 4.1 〔kHz〕 , 3 2. 0 〔 k H z〕が可能で、 その場合のテープ速 度は、 上述の値とやや異なる。 また、 P C M信号の符号構成及び変 調形式は、 各フォーマツ 卜で共通とされている。 次に、 これらの各 フォーマツ 卜のデータ ト ラッ ク TD。〜 TDマとチャンネルとの対応関 係の一例を下記第 2表に示す。 2 我
Figure imgf000008_0003
Figure imgf000008_0001
一 Ί一 すなわち、 Αフ ォーマツ 卜の場合では、 1 チャ ンネル力 本のデ ータ ト ラ ックとして記録され、 Bフ ォ ーマツ 卜の場合では、 1 チャ ンネルが 2本のデータ ト ラ ッ ク A , Bと して記録され、 Cフォーマ ッ 卜の場合では、 1 チャンネルが 4本のデ一タ ト ラック A , B , C , Dとして記録される。
次に、 デ一タ ト ラック T D , コン ト ロール ト ラ ッ ク T C , タ イ ム コー ド トラ ック T Tの対応関係について説明する。
1 チャンネルの信号を 1 ト ラ ッ クに記録する Aフ ォ ーマ ツ 卜を イ ンチ幅の磁気テープに適用した場合、 第 1 図に示された 8本のデ —タ ト ラッ ク T Do〜 TD 7には、 CHi〜CHsの計 8 チャ ン ネルの各ォ 一ディォ P C M信号が所定のコ一 ド化によつて記録される。
各 卜 ラックの形成は、 第 2図 Aに示すように、 データ トラ ック D ( TD。〜 TD7 ) とコン ト ロール ト ラッ ク T Cとは、 互いの記録位 置が 1 セクタ一を単位として幅方向で一致している。 データ ト ラッ ク T Dの 1 セクタ一内には、 4ブロ ックのデータが含まれる。 第 2 図 Bに示すように、 1 ワー ドを 1 6 ビッ ト とする 1 6 ワ ー ドのデ一 タとその最初に付加されたデータ同期信号(斜線で示す) とその終 わりに付加された C H C コー ドとによって 1伝送ブロッ ク (単に 1 ブロックと称する )が構成されている。 データ同期信号区間には、 3 ビッ 卜のブロックァ ドレス信号が揷入されており、 このブロ ック ァ ドレス信号とデータ との両者が C R Cによるエラ一検出の対象と されている。 また、 コン トロール ト ラッ ク T Cの 1 セクタ 一は、 4 ビッ トの同期信号〔斜線区間で示す) と、 1 6 ビッ トのコン トロ ー ノレワー ドと、 2 8 ビッ トのセク タ 一ア ド レス信号と、 1 6 ビッ トの C R C コ — ドとから構成されている。 コ ン ト ロールワ ー ドは、 記録
OMPI 一 — される P C Mオーディオ信号のサンプリ ング周波数、 記録フ ォ ーマ ッ トの判別用のもので、 セクタ一ア ドレスは、 0番地から歩進する 絶対番地であり、 このコン ト口一ルヮ一 ド及びセクタ一ア ドレスが C H Cによるエラー検出の対象とされている。 データ ト ラッ ク T D に記録するための変調法としては、 3 P M方式などの高密度記録が 可能なものが用いられ、 コ ン ト口ールト ラック T Cに記録するため の変調法としては、 FM方式などのものが用いられる。 セクターァ ドレス信号の最下位ビッ ト So がそのセクタ一内に含まれる 4 ブロ ックの各ブロ ックア ドレス信号の最上位ビッ トと一致するようにさ れている。 つまり、 ブロックア ドレス !: B2 Bi Bo 〕は、 そのセ クタ一内において〔S。 0 0 〕 , 〔S。0 1 〕 , 〔S。 1 0 〕 , 〔S。 1 1 〕 'と順次変化する。
第 3図に示すように、 磁気テープ 1 の走行方向に対して記録へッ ド H R、 再生へッ ド H P、 記録へッ ド H βが順次位置するようなへ ッ ド配置とされている。 各ヘッ ドは、 磁気テープ 1 の幅方向にィ ン ライ ンに配列された 1 0個の記録又は再生用の磁気ギヤップを有し ており、 そのうちの 8個がデータ トラック TDQ〜 TJ 7と対応し、 他 の 2個がコ ン 卜ロ ールト ラック T C及びタイ ムコ ー ド ト ラック T T と夫々対応している。 磁気テープ 1 に対する最初の記録は、 記録へ ッ ド H Rによりなされ、 シ ン ク録音、 カッ トイ ン Zアウ トなどのと きは、 記録へッ ド H Rが用いられる。 記録へッ ド HRによって一旦 形成されたコン 卜 ロールトラ ック T Cは、 書き換えがなされず、 デ ータ ト ラックのみが書き換えられる。
第 4図は、 記録系の構成を示し、 第 5図は、 再生系の構成を示し ている。 入力端子 2 a〜2 hの夫々から、 CH CHsのオーディ ォ P C M信号がエン コーダ 3 a〜 3 hに供給される。 エ ン コーダ 3 a 〜 3 hの夫々は、 イ ン タ 一 リ ーブ回路、 バリ ティ 発生回路、 C R C 付加回路、 同期信号付加回路等を備え、 6ワ ー ドの P C Mワー ドと
2ヮー ドのバリティ ヮー ドとからなる符号ブ口ックを形成する。 ェ ン コーダ 3 a〜 3 hからのデータ系列が夫々変調器 5 a〜 5 h , 記 録アンプ 6 a 〜 6 hを介して記録へッ ド HRo〜: HR7に供給される。 記録へッ ド HR。 〜HR?は、 磁気テープ 1 の幅方向にイ ン ライ ンに配 設されている。
また、 コン ト ロール ト ラック T Cには、 前述のような信号が記録 コ ン ト ロ ールヘ ッ ド HRcによって記録される。 コ ン ト 口 一ノレ ト ラ ッ ク T Cに記録される信号は、 端子 7からのタイ ミ ング信号、 判別信 号にもとづいてコン ト ロールエン コーダ 8において形成され、 変調 器 9、 記録アンプ 1 0を介して記録コン ト口一ルへッ ド HRc に供 給される。
磁気テープ 1 のデータ ト ラッ ク TDQ〜 ΤΓ>7の夫々と対接する再生 へッ ド ΗΡ。〜ΗΡ7とコ ン ト ロ ーノレ トラッ ク T Cと対接する再生コ ン ト ロ ールへッ ド HPc とが設けられている。 第 5図に示すように、 再生へッ ド HP。〜H;P7 , HPc の各出力が再生アンプ 1 1 a〜 1 1 h , 1 2を介してクロ ック抽出回路 1 3 a〜 1 3 h , 1 4に供給さ れる。 ク ロック抽出回路 1 3 a 〜 1 3 h , 1 4は、 再生信号に同期 したピッ ト クロ ックを抽出するためのものである。 クロ ック抽出回 路 1 3 a 〜 1 3 hの出力が復調器 1 5 a〜 l 5 hを介して各チャ ン ネルのデータ系列が T B C (時間軸補正回路) 1 7 a〜 1 7 hに供 給される。 クロッ ク抽出回路 1 4からの出力が復調器 1 8に供給さ れ、 再生コ ン ト ロ ール信号が得られ、 これがコ ン ト ロ ールデコーダ 一 —
1 9に供給される。
なお、 復調器 1 5 a〜 1 5 hに関連してデータ同期信号分離回路 が設けられている。
コン トロールデコーダ 1 9からキヤプスタ ンサーボ用の信号が発 生する。 T B Cは先に提出している特 昭 5 7— 5 0 3 0 7号に記 載されているようにデータ ト ラッ ク TDo〜 TD?の夫々に記録されて いるブロ ッ クア ドレスを用いて、 T BC 1 7 a〜 1 7 hのメ モ リ ー の書込みァドレスを規定するようになされる。 T B C 1 7 a〜 1 7 hの読出しは、 基準のク口 ックパルスによって行なわれ、 T B C 1 7 a〜 1 7 hの出力には、 時間軸変動分が除去されたデータ系列が 現れる。 この T B C 1 7 a〜 1 7 hの出力系列がデコーダ 2 0 a〜 2 0 ίιに供給される。 デ:コーダ 2 0 a〜 2 0 hの夫々は'、 C RCチ エツ力 , ディ ンターリ ーブ回路, エラ一訂正回路,—エラー補正回路 等を備えており.、 出力端子 2 1 a〜 2 1 hに再生オーディ ォ P C M 信号が現れる。
記録系に設けられたェンコーダ 3 a〜 3 hは、 夫々同様の構成と されており、 第 6図にその一例を示す。 端子 2 2から各ヮー ド Wi が連続している 1チャンネルの P C Mデータ系列が偶奇分配回路 2 3に供給され、 1 2個のデータ系列に分けられる。 この場合、 奇数 番目のヮー ドからなるデータ系列 WW , W(3) , W(5) , W(7) , W(9) , と偶数番目のヮー ドからなるデータ系列 W(2) , W(4) , W(6) , W (8), WM , WWとに分離される 0_奇数番目のヮ一 ドからなるデ一タ 系列と、 偶数番目のヮー ドからなるデータ系列とは、 夫々別個にェ ラー訂正コー ド化がなされる。 これらのデータ系列には、 下記のよ うなヮー ドが含まれる。 W(l) = C Wl , Wl3 , W25 , )
W(3) = ( W3 , Wl5 , W27 , )
W(1X) = C Wll , W23 , Was , ··'··· )
W(2) = C W2 , Wl4 , W26 , ··'..' )
W(4) = C W4 , Wl6 , W28 , ……)
W(12) = C Wl2 , W24 , W36 , ) 奇数番目のヮ— ドからなるデータ系列 W(1)〜 W(ii) から取り出された 6 ヮ— ドを(mod.2)の加算器に供給することで、 第 1 のパリテイ デ —タ系列 が形成される。 例えば( P i = Wi ㊉ W 3 @Ws ㊉ ㊉ W9 φ W11 )である。 これらのデータ系列がィ ンター リ ーバ 2 4 Aに供給される。 イ ンタ— リ ーバ 2 4 Aは、 卓位遅延量を d 〔 プロ ック ) とすると、 0 , d , 2 d , 3 d , 5 d , 6 d , 7 dの各遅延 量を有する遅延回路を備え、 ノ、。リティデータ系列 P(Dに対しては 3 dの遅延量が付加される。 このイ ンタ — リ ーバ 2 4 Aの出力に現れ る各データ系列の夫々から取り出された各ヮ— ドが(mod.2 )の力 [1 算器に供給され、 第 2のパリティデータ系列 Q )が形成される。 こ の 6個のデータ系列 W(1)〜 W(11) とパリティ データ系列 P(i) , Q(i) と がィ ンタ一リ ーバ 2 5 Aに供給される。 イ ンタ 一 リ —パ 2 5 Aは、 0 , ( D- d ) , 2 ( D- d ) , 7 ( D- d )の各遅延量を有する 遅延回路を備えており、 パリ ティデータ系列 P(i) , Q(i) に対しては、 3 ( D- d ) , 4 ( D - d ) の遅延量が割当てられている。 このィ ンタ― リ 一ブ回路 2 5 Aから得られる W )〜W(n) の計 8個のデータ
CMPI - - 系列が合成回路 2 6に供給される-。
上述のイ ンタ 一 リーブ回路は、 2個のイ ンター リ ーバ 2 4 A , 2 5 Aが縦続接続され、 各系列に対する遅延屋 0 , D , 2 D , … 7 D が分割され、 この分割点に現れる各データ系列から取出されたヮ一 ドからパリティ データが形成されるもので、 クロスイ ンター リーブ と称されている。 単位遅延量 d , Dの値は、 dと( D— d ) との最 小公倍数が 7 Dを越えるものとなるように選ばれ、 これによつて第 1及び第 2のパリティ データの符号ブロ ッ クに含まれる複数ヮー ド 同士で各符号ブ口ッ クに重複するヮ一 ドが最大 1 ワー ドとなるよう にされている。 一例として、 ( d =2 ) ( D = 1 7 ) とされている ( 偶奇分配回路 2 3からの偶数ヮー ドからなる P CMデータ系列 W (2)〜W ( は、 縦続接続されたィ ンタ ーリ ーバ 2 4 B , 2 5 Bと ( mod.2)の加算器とによって上述と同様のクロスイ ンタ ーリ ーブを 用いたエラー訂正コー ド化がされている。 そしてコー ド化されたデ —タ系列の各々を κ ςブロッ ク )遅延させる遅延回路 2 7に供給さ れ、 その出力に現れるデータ系列 W(2)〜W が合成回路 2 6に供給 される。 このように偶数番目のヮー ドからなるデータ系列を一様に K遅延させるのは、 先に提出している出願獰開昭 5 6 — 5 4 1 4 0 号にて記載されているようにスプライ ス編集を行なった場合に、 編 集点付近でエラーが多発するときでも、 エラー訂正或いは補正を効 果的に行なうためである。
以上のようなコ一ド化がなされたデータ系列が合成回路 2 6に供 給され、 各系列から取り出された 1 2 ワー ドの P CMデータ と 4ヮ ー ドのパリティ データ とが 1 ブロックのデータとなされ、 C R C発 生器 28において C R Cコー ドが付加され、 出力端子 2 9に取り出 される。 出力端子 2 9には、 図示せずも同期付加回路が設けられて おり、 第 7図に示すような信号構成を 1 ブロ ックとする信号が形成 される。
上述の本発明の一実施例において、 奇数番目の P C Mヮ— ドから なるデータ系列と偶数番目の JP C Mヮー ドからなるデータ系列とは、 別個のコー ド化が行なわれているから、 その一方例えば奇数データ 系列に注目 した場合、 イ ンタ — リ ーブの態様は、 第 8図によって説 明される。 イ ンタ ー リーブされた出力として、 第 8図に示すように C Wx , Wa ,Ws , Pi , Qi ,W7 ,W9 , W 3 のデータが現れるタ イ ミ ングを基準とすると、 P C Mワー ド を含む符号ブロ ックは、 〇 印で示す複数ヮー ドと X印で示す複数ヮ一 ドとによって形成される。 つまり、 ノ、0リ ティ ワー ド P 1 を生成する符号ブロ ックは、 〔 , W3,W5 , Pi , W7 ,W9〕であり、 パリティ ワー ド を生成する符 号ブロ ックは、 〔 , W3 , , P i , , W7; W9 , W"〕 である。 磁気テープに記録されたときのこれらの符号ブロッ クを生成する複 数ワー ドは、 ( D = 1 7ブロ ッ ク )又は ( D— d = 1 5 ブロ ッ ク ) 毎の間隔で分布する。 このようなクロスィ ンタ一 リ ーブにおいて、 符号系列長は、 ( 7 D = 1 1 9ブロ ック ) となる。 また、 再生系に設けられたデコーダ 2 0 a〜 2 O hは夫々同様の 構成とされており、 第 9図にその一例を示す。 端子 3 0から再生デ
—タ系列が分配回路 3 1 に供給される。 この再生データ系列は、 前 段において C R Cチヱ ッカにより各伝達ブ口 ック毎にエラー検出力 s なされ、 その検出結果が 1 ビッ トのエラ一フラ ッグと して各ヮ一 ド 毎に付加されている。 分配回路 3 1 によって、 6個の P C Mデータ 〃 〃 系列 Wd)〜W(u)及び 2個のパリティ ーデータ系列 P w , Q Wの組と
OM?l 他の 6個の P C Mデータ系列 W (2)〜 及び 2個のパリティ データ
// /
系列 P (2), Q (2)の組とに分けられ、 夫々が別個にエラー訂正される c まず、 奇数番目のヮー ドと闋連するデータ系列が遅延回 ^ 3 2に供 給されることにより、 一度に Kブロック遅延されてからディ ンター リーバ 3 3 Aに供給される。 ディ ンタ ーリーバ 3 3 Aは、 イ ンター リーバ 2 5 Aにより付加された遅延量をキャ ンセルするように、 7 ( D— d ) , 6 ( D - d ) , 5 C D - d ) - 0の遅延量を各データ 系列に対して与える。 このディンター リーバ 3 3 Aの出力系列が Q デコーダ 3 4 Aに供給され、 第 2のパリティデータ系列 Q (1)を用い たエラー訌正がなされる。 この Q wを除く他のデータ系列がディ ン ターリ ーバ 3 5 Aに供給される。 記録系のィ ンター リ ーバ 2 4 Δで 与えられた遅延量をキャンセルするように、 7 d , 6 <! … 0の各遅 延量をデータ系列に与えるようにディ ンタ ーリ ーバ 3 5 Aが構成さ れ、 その出力が Pデコーダ 3 6 Aに供給されて ;ェラ—訂正がなされ る。 Qデコーダ 3 4 A及び Pデコーダ 3 6 Aにおけるエラ—訂正に よって、 訂正がされたワー ドに関するエラ一フラ ッグは、 エラ—が ないことを示すものにク リアされる。 この Pデコーダ 3 6 Aの出力 には、 奇数番目のヮー ドからなる P C Mデータ系列 W d)〜 W (u)が現 われる。
偶数番巨のヮ― ドからなる P C Mデータ系列及びこれと関連する ノヽ0リティデータ系列 W (2)〜W ^についても、 ディ ンターリ ーバ 3 3 B , Qデコーダ 3 4 B , ディ ンター リ ーバ 3 5 B , Pデコーダ 3 6 Bが設けられて Pデコーダ 3 6 Bの出力にエラー訂正がなされた P C Mデータ系列が得られる。 そして Pデコーダ 3 6 A , 3 6 Bから 現れる P C Mデータ系列 W d)〜W ( が偶奇合成回路 3 8に供給され
OMPI その出力が補正回路 3 7に供給され、 訂正できなかったエラーヮー ドがその前後に位置する正しいヮ一 ドの平均値でもつて補間される この補正回路 3 7の出力が出力端子 3 9に? ]^ォ—ディォ信号と して得られる。 Qデコーダ 3 4 A , 3 4 Bと Pデコーダ 3 6 A , 3 6 Bと Pデコーダ 3 6 A , 3 6 Bとを設け、 2度のエラー訂正を行 なうことにより、 エラ一訂正能力を向上させることができる。
次に 1 チャ ンネル信号を 2 ト ラッ クに分配して記録する Bフ ォー マッ ト及び 1 チャ ンネル信号を 4 ト ラックに分配して記録する C フ ォーマツ トの場合、 前記出願特開昭 5 7— 2 7 4 1 0号では 1 チヤ ンネル信号をェン コーダによりェン コ 一 ドしたのちデマルチプレク サによりブロ ック毎に 2 ト ラ ック又は 4 ト ラッ クに分配する技術が 示されている。
この場合誤り訂正の系列が複数 卜 ラッ クにまたがつているため、 テープ上の傷などによって長期間の ド口ップアゥ 卜が生じた場合、 ひとつの ト ラ ックのデータが破壊されている状態となり、 その上 他の トラ ックに短い ドロップァゥ 卜が生じると誤り訂正補正が不 可能となる事がまれにある。 この為オーディ ォ信号の再生音が一 時的に得られないことがある。
この欠点を解消した本発明の実施例について次に説明する。
第 1 ひ図は、 前記第 1表の B フ ォ ーマ ッ ト記録の場合の記録系 の構成を示し、 第 1 1図は同再生系の構成を示している。
先ず第 1 0図において、 入力端子 2 a〜 2 dのそれぞれから、 CH t CH a のオーディオ P C M信号が切換分配手段と してのマ ト リ クス回路 4 1 a〜 4 1 dに供給される。 これらのマ ト リ クス 回路 4 1 a〜 4 1 dは、 一種のマ ト リ クス変換を行なうものであ
OMPI
/4>r ιρο - - り、 入力 P C M信号の各ヮ一 ドは所定のマ ト リ クスノヽ0ターンに従つ てそれぞれ 1 チャ ンネルにっき 2本の ト ラック A ,. Bに分配される ここで、 入力 P C M信号のヮ一 ドシーケン スを , W 2,W s, , …とするとき、 上記マ ト リ クス回路により ト ラック A , Bに分配さ れた各 P C M信号のヮー ドシーゲン スの一例を下記第 3表に示す。
Figure imgf000018_0001
この第 3表の例においては、 入力 P C M信号の連続する 2ワー ド を一方の ト ラ ックに、 それぞれ分配することにより、 元の入力: P C
M信号のヮ一 ドの奇数偶数交互の関係が分配後も保たれるようにし ている。 これは、 前述したように、 エン コーダでのイ ン ター リーブ の際に、 奇数番目のヮー ドからなるデータ系列と偶数番目のヮ一 ド からなるデータ系列とを分離し、 それぞれ別個にェラー訂正コ一 ド 化等を行なうことを考慮したものである。
この他、 入力 P C M信号のヮ一 ドの偶奇順を保ち得る分配方法と しては、 下記第 4表のものも考えられる。 第 4 表
Figure imgf000018_0002
O PI
雷 o . 次に、 マ ト リ クス回路 4 1 a〜 4 1 dからのそれぞれ 2 ト ラ ック ずつの P CM信号は、 前記第 2表の Bフ ォ ーマツ トの割り当てに応 じて、 8本のデータ ト ラック TDo〜 TJ にそれぞれ対応する 8個の エン コーダ 3 a〜 3 bに供給される。 すなわち、 各マ ト リ クス回路 4 1 a〜 4 1 dのそれぞれト ラッ ク Aの P C iVI信号は、 エン コーダ 3 a 〜 3 dにそれぞれ供給され、 またマ ト リ クス回路 4 1 a〜 4 1 dのそれぞれト ラック Bの P C M信号は、 エンコーダ 3 e 〜 3 hに それぞれ供給される。
これらのエン コーダ 3 a〜 3 hは、 lif述した第 4図の各ェン コ 一 ダ 3 a〜 3 hと同様の作用をなすものであり、 それぞれ同様の構成 とされており、 例えば前記第 6図の構成を有している。 この場合、 第 1 0図の各エン コーダ 3 a 〜 3 hに供給される P C M信号のヮ一 ド番号は、 元の各チャ ン ネルの P C M信号のヮ.— ド番号とは独立に 取り扱われ、 例えば第 3表の分配によって W W2 ,Ws ,W6,… の ワー ドが順次連続して供給されても、 エンコーダは第 1番目 , 第 2 番目 , 第 3番目 , 第 4番目…のヮ一 ドと して前述のィ ンター リ ーブ やエラ一訂正コ一 ド化等の処理を行なう。 各エン コーダ 3 a 〜 3 h におけるェン コ一 ド処理は、 前述した第 6図ないし第 8図の説明と 同様に行われる。
エン コーダ 3 a〜 3 hからのデータ系列は、 それぞれ変調器 5 a 〜 5 h、 記録アンプ 6 a〜 6 hを介して記録へッ ド HRo〜HR7に供 eれ 。
また、 コ ン ト ロ ール ト ラッ ク T Cに記録される信号は、 端子 7力 らのタイ ミ ング信号、 判別信号にもとづいてコ ン ト 口一ルェン コ一 ダ 8において形成され、 変調器 9 , 記録アンプ 1 0を介して記録コ
C PI WIPO - - ン ト ロールへ ッ ド HRcに供耠される。
次に、 第 1 1図の再生系において、 再生へッ ド HPQ〜! IP? ,HPc の各出力が再生ァンプ 1 1 a〜 1 1 h , 1 2を介してクロ ック抽出 回路 1 3 a〜 1 3 h , 1 4に供給される。 クロッ ク抽出回路 1 3 〜 1 3 hの出力が復調器 1 5 a〜 1 5 hを介して T B C (時間軸補 正回路) 1 7 a〜 1 7 hに供給される。 クロ ック抽出回路 1 4から の出力が復調器 1 8に供給され、 再生コン ト ロール信号が得られ、 これがコン トロールデコーダ 1 9に供給される。 T B C 1 7 a〜 1 7 hの出力データ系列がデコーダ 2 0 a〜 2 0 hに供給される。 こ れらの T B C 1 7 a〜 1 7 hおよびデコーダ 2 0 a〜 2 Q hは、 前 述した第 5図や第 9図の説明と同様な作用をなすものである。
デコーダ 2 0 a〜 2 0 hからの P C M信号は、 上記記録側のマ ト リ クス回路 4 1 a〜 4 idからエンコーダ 3 a〜 3 hに供給される 信号と同様に表われ、 8 ト ラ ッ ク分の信号が 2 ト ラ ックずつ 1チャ ンネルに対応することで、 計 4チャ ンネルの JP C M信号を構成する < このように、 各デコーダ 2 0 a〜 2 0 hからの 8 トラック分の信号 を 2 ト ラック分ずつ合成して 4 チャ ンネルの P C M信号に変換する ために、 上記マ ト リ クス回路 4 1 a〜 4 1 dの逆の動作を行なう逆 マ ト リ クス回路 4 2 a〜 4 2 dが設けられている。 これらの逆マ ト リ クス回路 4 2 a〜 4 2 dはそれぞれ同様な構成を有し、 入力され る 2つの トラッ ク A , Bの信号のヮ一 ドについて、 例えば上記第 3 表のヮ一 Wi , W2 , W3 , W4 ,… の順に取り出して 1 チャンネル分 の P C Μ信号とする。 この場合の 8個のデコーダ 2 0 a〜 2 0 hと 4個の逆マ ト リ クス回路 4 2 a〜 4 2 d との対応関係は、 訪記第 2 表の Bフ ォ ーマツ トの 8本のデ一タ ト ラック TDo〜TD? ^ 4つのチ
OMFI
V> 雷。 ヤンネル CH 〜 CH4との対応関係に等しい。
逆マ ト リ クス回路 4 2 a〜 4 2 dからの出力は、.符号誤り訂正 補正回路 4 3 a〜 4 3 dにそれぞれ送られ、 上記各デコーダ 2 0 a 〜 2 0 hでは訂正しきれないデータ欠落部分の補間を行なう。 これ は、 1 トラ ック分の再生信号が長時間にわたって欠落した場合でも、 もう一方の ト ラックの再生信号にもとづいて補間を行なうことを可 能とするものである。 そして、 出力端子 2 1 a〜 2 1 dから各チヤ ンネル CH CHAの再生ォ—ディ ォ P C M信号を取り出す。
以上は前記第 1表、 第 2表の Bフ ォ ーマツ トによる P C M信号の 記録および再生系の一例である力 次に、 Cフ ォーマ ッ トによる記 録および再生系について、 第 1 2図および第 1 3図を参照しながら 説明する。
第 1 2図は前記 Cフ ォ ーマツ トによる P C M信号記録系の構成の 一例を示し、 入力端子 2 a , 2 1>から(:111 , ( 112のォ—ディ ォ? 0 M信号がそれぞれ切換分配手段と してのマ ト リ クス回路 4 4 a , 4 4 bに供給される。 マ ト リ ク ス回路 4 4 a , 4 4 bはそれぞれ同様 な構成を有し、 入力: P C M信号の 1 6 ワー ドを 4 X 4のマ ト リ ク ス ノ、。タ ーンに従って 4つのト ラ ッ ク A , B , C , Dに分配する。 入力 P C M信号のヮ一 ドシーケン スを Wi , W2, W3, W4 ,… とするとき、 マ ト リ クス回路により分配された各トラ ック A , B , C , JDの信号 のヮ— ドシーケンスを第 5表に示す。
REACT OMPI 第 5· 表
Figure imgf000022_0001
この第 5表の分配方法において、 入力 P C M信号のヮ― ドの奇数 •偶数交互の関係が、 各ト ラック A, β , C , Dのそれぞれの出力 信号についても保たれており、 後段のエン コーダでのワー ドの奇数 •偶数番目を考慮したィ ンター リ ーブ処理等が有効に作用するよう になっている。
なお、 このようなヮー ドの奇数 ·偶数交互の関係を満足する分配 方法を決定する 4 X 4のマ 卜 リ クスパタ —ンほ、 上記第 5表の例以 外にも種々考えられる。
これらのマ ト リ クス回路 4 4 a , 4 4 ¾>力 らの 2チャ ンネル 8 ト ラッ ク CHL— A〜 CH2— Dの出力は、 前記第 2表の C フ ォーマ ッ ト の割り当てに従って最終的に各データ ト ラック TDQ〜TD7に記録さ れる。 すなわち、 8個のエンコーダ 3 a 〜 3 hは 8本のデータ トラ ック TD。 〜TD7にそれぞれ対応しており、 マ ト リ クス回路 4 4 a力 らの第 1のチャ ンネル CHiの各 トラッ ク A , B , C , Dの出力は、 エン コーダ 3 a , 3 e , 3 c , 3 gにそれぞれ供給され、 マ ト リ ク . ス回路 4 4 b力 らの第 2のチャンネル CH2の各ト ラック A , B , C , Dの出力は、 エン コーダ 3 b , 3 f , 3 d , 3 hにそれぞれ供給さ れる。 エンコーダ 3 a 〜 3 hは、 前記第 4図, 第 6図ないし第 8図
_O PI ノノ 、 WIPO , , のエンコーダと同様な作用をなし、 同様の構成とすればよく、 入力 される信号のヮ― ドの順序に従って(元のチャ ンネルのヮ— ド順と は独立に) 前述のェン コ一 ド処理が行なわれる。 エン コーダ 3 a 〜 3 hからの出力は、 それぞれ変調器 5 a 〜 5 h、 記録アンプ 6 a〜 6 hを介して記録ヘッ ド HR。〜HR7に供給され、 前記データ ト ラッ ク TDo〜 TD7を記録形成する。 なお、 コ ン トロール信号記録系は、 前述の第 4図や第 1 0 図と同様であるため、 図示せず説明を省略す 0
第 1 3図は、 上記 Cフォ ーマツ トにて記録されたデータ 卜 ラック TDQ〜 TD7を再生して、 元の 2 チャ ン ネル CHi , CH2の P C M信号 を得るための再生系の構成の一例を示すものである。
この第 1 3図において、 上記データ ト ラック TD。〜TI>7のそれぞ れと対接する再生へッ ド ΗΡ。〜ΗΙ>7からの各再生出力が、 再生アン プ 1 1 a 〜 1 1 hを介してク 口ッ ク抽出回路 11' 3 a 〜 1 3 hに供給 される。 クロ ック抽出回路 1 3 a 〜 1 3 hの出力が復調器 1 5 a〜 1 5 hを介して T B C (時間軸補正回路) 1 7 a〜 1 7 bに供給さ れる。 これらの T B C 1 7 a 〜 1 7 hからの出力が、 上記ェン コ一 ダと逆の処理を行なうデコーダ 2 0 a 〜 2 0 hに供袷される。 デコ —ダ 2 0 a〜 2 0 hからの出力は、 上記第 1 2図の記録系のマ 卜 リ クス回路 4 4 a , 4 4 bカ らエン コーダ 3 a 〜 3 hに供給される信 号と等しいものとなっている。 たとえばデコ一ダ 2 0 a , 2 0 e , 2 0 c , 2 0 g力 らの出力は第 1のチャ ンネル CHiについての上記 第 5表の各 ト ラッ ク A , B , C , Dの各ヮ— ド順の信号となってお り、 上記マ ト リ クス回路 4 4 a と逆の動作を行なう逆マ ト リ クス回 路 4 5 aに供給される。 また、 デコーダ 2 0 b , 2 0 f , 2 0 d , -
2 0 ίιからの出力が第 2のチャ ンネル CH2についての各ト ラック , Β , C , Dの信号として逆マ ト リ ク ス回路 4 5 bに供給される。 こ れらの逆マ ト リ クス回路 4 4 a , 4 4 bにより、 それぞれのチャン ネル CHi, CH2の各ト ラック A, B , C , Dの信号のヮ一 ドについ て、 上記第 5表のヮ― , W2 , s , W4 ,… の順に取り出して、 それぞれのチヤンネルの P C M信号とする。 逆マ ト リ クス回路 4 4 a , 4 5 bからの出力は符号誤り訂正 Z補正回路 4 6 a , 4 S bに それぞれ供給され、 上記デコーダ 2 0 a〜 2 0 hで補正しきれない データ欠落部分の補間が行われ、 出力端子 2 1 a , 2 1 bにそれぞ れチャンネル CH , CH2の再生オーディ オ P C M信号が現れる。 な お、 コン トロール信号の再生系は、 前記第 5図や第 1 1図と同様に 構成でき、 図示せず説明を省略する。
以上説明した本発明の実施例において、 8 ト ラックに対応する 8 個のエン コーダ 3 a〜 3 hや 8儸のデコーダ 2' 0 a〜 2 0 h等は、 それぞれ独立の回路を設ける必要はなく、 たとえば高速演算処理回 路を時分割使用して等価的に 8個のェンコ一ダゃ 8個のデコ一ダと して作用するように構成してもよい。
また、 前記 3種類の記録フォ—マツ トである A , B , Cの各フォ —マ ツ ト間の判別を自動的に行なわせるようにしてもよく、 たとえ ば、 選択された記録フ ォーマッ トに応じて上記の記録側のマ ト リ ク ス回路を選択的に動作させるようになし、 この記録フォ ーマツ トの 種類に応じて前記コン トロールヮー ド中の判別ビッ ト C "〜 ( 9 を 所定のものに設定するとともに、 再生時には、 この判別ビッ トから 記録フ ォ—マツ トを識別することにより、 再生側の逆マ ト リ クス回 路を自動的に選択し、 上記 3種類のうちの何れの記録フ ォーマツ ト でも支障な く再生できるようにすることが可能である。
以上の説明からも明らかなように、 本発明に係る P C M信号記録 方法によれば、 1 チ ャン ネルの P C M信号の各ヮ一 ドを一定の分配 方式に従って各 ト ラックに分配した後、 これらの各ト ラッ クについ ての信号をそれぞれ独立のェンコーダによりェン コ — ド処理を行な つているため、 記録 ト ラッ ク毎にそれぞれデコ— ド処理によるェラ —訂正等が可能であり、 1本の記録 ト ラッ クが長時間にわたってデ ータ再生不能状態に陥っても、 データ補間操作を有効に利用でき、 さらに、 1 チャ ン ネルにつき 1個のエン コーダあるいは 1個のデコ ーダを用いるものに比べ、 エラ—発生許容範囲あるいはエラー補正 能力が拡大され、 より高品質の P C M信号記録、 再生を可能と して い O o 産業上の利用 可能性 ' _ 以上のように、 本発明に係る P C M信号記録方法は、 固定へッ ド 式の P C M記録再生装置に適用 して好ましく、 特に、 テープ上の傷 などによって長期間の ドロ ップァゥ トが生じた場合にも有効に対処 し得るような P C M記録再生装置の実現を可能とするものである。
Ο.ίΡΙ

Claims

請 求 の 範 囲
1. 少な くとも 1 チャンネル以上の各チヤンネルについてそれぞれ 複数の記録ト ラックに分配して記録する P C M信号記録方法にお いて、 1 チャンネルの P C M信号の各ヮ一 ドを切換分配手段によ り一定のマ ト リ クスパタ一ンに従って上記複数の記録トラックに 対応するように分配し、 これらの分配されたヮー ドより成る各ト ラ ックに対応する複数の P C M信号をそれぞれ独立の符号誤り訂 正のためのェンコーダを介して複数の記録へッ ドに供給し、 記録 媒体に対して複数の記録ト ラックを形成するように記録すること を特徵とする P C M信号記録方法。
2. 上記各エン コーダは、 入力されるワー ドを奇数系列ワー ドと偶 数系列ヮ一 ドに分離し、 分離された奇数偶数ヮ一 ドを決められた 量だけ互いに時間分離し、 奇数偶数ヮ - ドにそれぞれ独立した符 号誤り訂正コ― ド化を施し、 これらの時間分離されコ― ド化され た奇数偶数ヮー ドを合成して出力することを特徵とする請求の範 囲第 1項記載の P C M信号記録方法。
3. 上記分配手段は、 入力される P C M信号の連続する所定ワー ド を一の記録ト ラックに、 次の連続する所定ヮ― ドを他の記録ト ラ ックに、 それぞれ順次記録されるように分配することを特徵とす る請求の範囲第 1項記載の P C M信号記録方法。
4. 上記切換分配手段は、 入力される P C M信号の連続するワー ド が順次一の記録ト ラック、 他の記録ト ラックに跨って記録される ように分配することを特徵とする請求の範囲第 1項記載の P C M
OMPI _ 目じ録方法。
5. 上記切換分配手段は、 入力される P C M信号の所定数の連続す るヮ— ドに対して、 各ヮ― ドが各記録 卜 ラッ クに順次分配される とともに、 1つの記録 ト ラッ ク内に記録されるヮ一 ドの順序が変 更されていることを特徴とする請求の範囲第 1項記載の P C M信 号記録方法。
6. 上記切換分配手段は、 一定のマ ト リ クスパタ ーンに従って入力 ヮー ド系列をマ ト リ クス変換して複数の出力ヮ一 ド系列を出力す るためのマ ト リ クス回路より成ることを特徵とする請求の範囲第 1項記載の P C M信号記録方法。
__ΟΜΡΙ
PCT/JP1983/000430 1982-12-06 1983-12-06 Method of recording pcm signal WO1984002417A1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE8383903827T DE3381912D1 (de) 1982-12-06 1983-12-06 Verfahren zur aufzeichnung von pcm-signalen.
AT83903827T ATE57037T1 (de) 1982-12-06 1983-12-06 Verfahren zur aufzeichnung von pcm-signalen.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57213613A JPH07118159B2 (ja) 1982-12-06 1982-12-06 Pcm信号記録方法

Publications (1)

Publication Number Publication Date
WO1984002417A1 true WO1984002417A1 (en) 1984-06-21

Family

ID=16642071

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1983/000430 WO1984002417A1 (en) 1982-12-06 1983-12-06 Method of recording pcm signal

Country Status (6)

Country Link
US (1) US4622598A (ja)
EP (1) EP0127687B1 (ja)
JP (1) JPH07118159B2 (ja)
CA (1) CA1252201A (ja)
DE (1) DE3381912D1 (ja)
WO (1) WO1984002417A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0234852A1 (en) * 1986-02-20 1987-09-02 Injectall Limited Injection of substances into high temperature liquids

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07111815B2 (ja) * 1984-07-23 1995-11-29 株式会社日立製作所 デイジタル信号記録方式
JPH0681332B2 (ja) * 1984-09-19 1994-10-12 株式会社日立製作所 画像信号の分配記録方式
JPH0731766B2 (ja) * 1984-12-26 1995-04-10 キヤノン株式会社 回転ヘッド型記録再生装置
JPS61177884A (ja) * 1985-02-04 1986-08-09 Hitachi Denshi Ltd 画像データ記録再生方法
FR2583240B1 (fr) * 1985-06-05 1994-02-04 France Telediffusion Procede de transmission en blocs de mots d'information numerique
CA1303729C (en) * 1985-09-03 1992-06-16 Tetsuro Kato Method and apparatus for recording and/or reproducing a pcm signal
EP0220033B1 (en) * 1985-10-11 1993-07-14 Mitsubishi Denki Kabushiki Kaisha A pcm recording and reproducing apparatus
US4722085A (en) * 1986-02-03 1988-01-26 Unisys Corp. High capacity disk storage system having unusually high fault tolerance level and bandpass
US4709367A (en) * 1986-03-31 1987-11-24 International Business Machines Corporation Method and apparatus for distinguishing between diskettes in a diskette drive
USRE34100E (en) * 1987-01-12 1992-10-13 Seagate Technology, Inc. Data error correction system
JPS63274222A (ja) * 1987-05-01 1988-11-11 Matsushita Electric Ind Co Ltd インタ−リ−ブ方法
US5065260A (en) * 1988-01-22 1991-11-12 Sony Corporation Method for recording/reproducing expanded digital signals in conventional format
US5031218A (en) * 1988-03-30 1991-07-09 International Business Machines Corporation Redundant message processing and storage
JPH0211053A (ja) * 1988-03-30 1990-01-16 Internatl Business Mach Corp <Ibm> メッセージ処理方法
EP0397472B1 (en) * 1989-05-12 1995-11-29 Mitsubishi Denki Kabushiki Kaisha Rotary head recording and playback apparatus and method
US5257271A (en) * 1989-07-29 1993-10-26 Sony Corporation Sample data transmission apparatus
US5115240A (en) * 1989-09-26 1992-05-19 Sony Corporation Method and apparatus for encoding voice signals divided into a plurality of frequency bands
US5101311A (en) * 1989-11-09 1992-03-31 Archive Corporation Tape and mechanism protection methods for DAT drives
US5072378A (en) * 1989-12-18 1991-12-10 Storage Technology Corporation Direct access storage device with independently stored parity
JPH04286777A (ja) * 1991-03-17 1992-10-12 Sony Corp 磁気記録装置
JPH05109196A (ja) * 1991-10-14 1993-04-30 Sony Corp 記録方法
US5453802A (en) * 1992-06-10 1995-09-26 Sony Electronics Inc. Method and apparatus for photographically recording digital audio and a medium having photographically recorded digital sountracks
US5327182A (en) * 1992-06-10 1994-07-05 Sony Electronics, Inc. Method and apparatus for reading photographically recorded digital audio soundtracks
JP3153933B2 (ja) * 1992-06-16 2001-04-09 ソニー株式会社 データ符号化装置及び方法並びにデータ復号化装置及び方法
FR2693824B1 (fr) * 1992-07-20 1994-10-21 Kudelski Sa Fabrique Enregistr Procédé et dispositif d'enregistrement et de reproduction d'un signal d'information.
JP3186292B2 (ja) * 1993-02-02 2001-07-11 ソニー株式会社 高能率符号化方法及び装置
JP3186307B2 (ja) * 1993-03-09 2001-07-11 ソニー株式会社 圧縮データ記録装置及び方法
JPH06332084A (ja) * 1993-05-25 1994-12-02 Sony Corp 映画フィルム用ディジタル情報再生装置
US5581654A (en) * 1993-05-25 1996-12-03 Sony Corporation Method and apparatus for information encoding and decoding
US5608713A (en) * 1994-02-09 1997-03-04 Sony Corporation Bit allocation of digital audio signal blocks by non-linear processing
JP3186412B2 (ja) * 1994-04-01 2001-07-11 ソニー株式会社 情報符号化方法、情報復号化方法、及び情報伝送方法
JP3277699B2 (ja) * 1994-06-13 2002-04-22 ソニー株式会社 信号符号化方法及び装置並びに信号復号化方法及び装置
JP3277705B2 (ja) 1994-07-27 2002-04-22 ソニー株式会社 情報符号化装置及び方法、並びに情報復号化装置及び方法
JP3341474B2 (ja) * 1994-07-28 2002-11-05 ソニー株式会社 情報符号化方法及び復号化方法、情報符号化装置及び復号化装置、並びに情報記録媒体
JP3557674B2 (ja) * 1994-12-15 2004-08-25 ソニー株式会社 高能率符号化方法及び装置
US5671439A (en) * 1995-01-10 1997-09-23 Micron Electronics, Inc. Multi-drive virtual mass storage device and method of operating same
US5639585A (en) * 1995-08-31 1997-06-17 Sony Corporation System for photographically recording digital data and analog soundtrack, and medium having digital data and analog soundtrack recorded thereon
US6021010A (en) * 1996-03-21 2000-02-01 Sony Corporation Recording method and apparatus for digital signals in which lower order bits are separated into upper and lower side bits and separately recorded
JP3470490B2 (ja) * 1996-04-08 2003-11-25 ソニー株式会社 デジタル信号の記録装置、記録方法及び再生方法
US7058086B2 (en) * 1999-05-26 2006-06-06 Xm Satellite Radio Inc. Method and apparatus for concatenated convolutional encoding and interleaving
US6154452A (en) 1999-05-26 2000-11-28 Xm Satellite Radio Inc. Method and apparatus for continuous cross-channel interleaving
US6229824B1 (en) 1999-05-26 2001-05-08 Xm Satellite Radio Inc. Method and apparatus for concatenated convolutional endcoding and interleaving
US7850517B2 (en) * 2005-07-19 2010-12-14 Multimedia Games, Inc. Electronic lottery system for increasing the usage of tickets in a lottery game
US7421640B2 (en) * 2005-08-17 2008-09-02 International Business Machines Corporation Method and apparatus for providing error correction capability to longitudinal position data
US20170323240A1 (en) 2016-05-06 2017-11-09 General Electric Company Computing system to control the use of physical state attainment with inspection

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5654140A (en) * 1979-10-09 1981-05-14 Sony Corp Transmission method for pcm signal
JPS5727410A (en) * 1980-07-26 1982-02-13 Sony Corp Recording method of pcm signal

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5328409A (en) * 1976-08-27 1978-03-16 Mitsubishi Electric Corp Pcm recorder/repeoducer
JPS5857781B2 (ja) * 1978-01-17 1983-12-21 三菱電機株式会社 符号化復号化方式
JPS54137204A (en) * 1978-04-17 1979-10-24 Sony Corp Digital signal transmission method
US4211997A (en) * 1978-11-03 1980-07-08 Ampex Corporation Method and apparatus employing an improved format for recording and reproducing digital audio
US4375100A (en) * 1979-10-24 1983-02-22 Matsushita Electric Industrial Company, Limited Method and apparatus for encoding low redundancy check words from source data
CA1161946A (en) * 1980-07-26 1984-02-07 Sony Corporation Method and apparatus for recording digitized information on a record medium
JPS5727411A (en) * 1980-07-26 1982-02-13 Sony Corp Multichannel recording method
JPS5744272A (en) * 1980-08-28 1982-03-12 Sony Corp Electronic editing method
JPS5750307A (en) * 1980-09-05 1982-03-24 Sony Corp Time base correcting device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5654140A (en) * 1979-10-09 1981-05-14 Sony Corp Transmission method for pcm signal
JPS5727410A (en) * 1980-07-26 1982-02-13 Sony Corp Recording method of pcm signal

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0234852A1 (en) * 1986-02-20 1987-09-02 Injectall Limited Injection of substances into high temperature liquids
TR23123A (tr) * 1986-02-20 1989-03-01 Injectall Ltd Yueksek isi derecesinde sivilar icerisine maddeler siringalanmasi

Also Published As

Publication number Publication date
JPS59104714A (ja) 1984-06-16
DE3381912D1 (de) 1990-10-31
US4622598A (en) 1986-11-11
EP0127687A1 (en) 1984-12-12
EP0127687A4 (en) 1987-03-16
CA1252201A (en) 1989-04-04
EP0127687B1 (en) 1990-09-26
JPH07118159B2 (ja) 1995-12-18

Similar Documents

Publication Publication Date Title
WO1984002417A1 (en) Method of recording pcm signal
US4389681A (en) Method and apparatus for recording digitized information on a record medium
EP0146639B1 (en) Method and apparatus for recording digital data signal
KR850001677B1 (ko) Pcm신호 기록방법
US4646170A (en) Method and apparatus for recording and reproducing a digital signal with a stationary head
US4685004A (en) Rotary head type PCM recording and reproduction method and system
US4429390A (en) Digital signal transmitting system
JPH0445907B2 (ja)
NL192706C (nl) Werkwijze voor het redigeren van een naast een besturingssignaal op een registratiemedium opgenomen, digitaal signaal.
EP0213961B1 (en) Methods of and apparatus for recording and/or reproducing a digital signal
EP0395125A2 (en) A PCM recording and reproducing apparatus
JPH0377589B2 (ja)
US4438464A (en) Method for editing of PCM signal and apparatus thereof
KR970008641B1 (ko) 부호화 디지탈 신호의 기록 방법
JPS6135620B2 (ja)
JPH053773B2 (ja)
KR920008226B1 (ko) 디지탈테이프레코더
EP0744070B1 (en) Multitrack recording/reproducing arrangement
JPH0158578B2 (ja)
JPS60247866A (ja) デイジタルテ−プレコ−ダ
JP2675085B2 (ja) 回転ヘッド形pcmレコーダの記録再生方法
KR870000853B1 (ko) 전자편집방법
JP2586488B2 (ja) ディジタル信号処理装置
JPS62239487A (ja) デイジタルオ−デイオ信号の記録装置
Davies Formatting and Coding the Audio in the DTTR

Legal Events

Date Code Title Description
AK Designated states

Designated state(s): US

AL Designated countries for regional patents

Designated state(s): AT CH DE FR GB NL

WWE Wipo information: entry into national phase

Ref document number: 1983903827

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1983903827

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1983903827

Country of ref document: EP