KR920008226B1 - 디지탈테이프레코더 - Google Patents

디지탈테이프레코더 Download PDF

Info

Publication number
KR920008226B1
KR920008226B1 KR1019850003624A KR850003624A KR920008226B1 KR 920008226 B1 KR920008226 B1 KR 920008226B1 KR 1019850003624 A KR1019850003624 A KR 1019850003624A KR 850003624 A KR850003624 A KR 850003624A KR 920008226 B1 KR920008226 B1 KR 920008226B1
Authority
KR
South Korea
Prior art keywords
track
symbols
tracks
recording
encoder
Prior art date
Application number
KR1019850003624A
Other languages
English (en)
Other versions
KR850008732A (ko
Inventor
쥰 나까이
에이이찌 오오사와
Original Assignee
쏘니 가부시기가이샤
오오가 노리오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쏘니 가부시기가이샤, 오오가 노리오 filed Critical 쏘니 가부시기가이샤
Priority to KR1019850003624A priority Critical patent/KR920008226B1/ko
Publication of KR850008732A publication Critical patent/KR850008732A/ko
Application granted granted Critical
Publication of KR920008226B1 publication Critical patent/KR920008226B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

내용 없음.

Description

디지탈테이프레코더
제1도는 디지탈오디오테이프레코더에 있어서의 20트랙모드와 10트랙모드의 트랙배치를 나타낸 테이프패턴도.
제2도는 본원 발명의 실시예를 나타낸 디지탈테이프레코더의 기록계의 요부블록도.
제3도는 제2도의 12-16콘버터에 있어서의 데이터처리를 나타낸 데이터포맷도.
제4도 및 제5도는 제2도의 엔코드부 및 10트랙분배기의 블록도.
제6도는 기록데이터의 1블록의 구성을 이루는 약선도.
제7도, 제8도 및 제9도는 트랙모드의 경우의 기록포맷의 설명을 위한 약선도.
제10도는 10트랙모드의 경우의 기록포맷을 나타낸 제8도와 대응하는 약선도.
제11도는 10트랙분배기의 구성의 일예를 나타낸 블록도.
* 도면의 주요부분에 대한 부호의 설명
6 : C2엔코더 10 : C1엔코더
12 : 시프트레지스터군 20 : 12-16콘버터
30 : 엔코드부 40 : 10트랙분배기
50 : 기록헤드 60 : 자기테이프
본원 발명은 오디오 PCM신호 등의 디지탈 정보신호를 자기테이프 등의 테이프형 기록매체에 기록하는 디지탈테이프레코더에 관한 것이다.
콤팩트카세트를 사용하여 오디오 PCM신호 등을 멀티트랙에 기록하는 고정헤드형 디지탈오디오테이프레코더가 개발되어 있다. 표준방식으로서는, 20트랙, 샘플링레이트 44.1KHZ,양자화수(量子化數) 16비트, 2채널스테레오이며, 테이프스피드 4.76㎝/초로 약 1.4M비트/초의 전송레이트를 얻는 방식이 제안되어 있다. 또한, 더욱 상위 기능의 방식으로서, 20트랙, 샘플링레이트 48KHZ, 16비트양자화, 테이프스피으 5.18㎝/초, 2채널·스테레오, 전송레이트 1.8M비트/초의 방식(이하 2M 모드라고 함)도 제안되어 있다. 또한, 가청대역에서의 녹음 및 재생에는 실질적으로 지장이 생기는 일이 없는 더욱 하위 기능의 방식으로서, 샘플링레이트 32 KHZ, 12비트양자화, 2채널·스테레오로 약 0.9비트/초의 전송레이트를 얻는 방식(이하1M 모드라고 함)도 제안되어 있다.
하위의 1M 모드의 방식의 경우에는, 20트랙에서 테이프속도를 2M 모드의 반속(半速)(2.6㎝/초)으로 하여 정시간 기록이 가능해진다. 한편, 1M 모드의 방식에서 테이프속도를 2M 모드와 같게 하고, 트랙수를 10트랙으로 반감하는 방식도 제안되어 있다. 후자의 10트랙·1M모드형의 테이프레코더는 멀티트랙헤드의 제조의 용이성 및 재생시의 트래킹의 용이성을 이점으로서 가지고, 20트랙형보다 먼저 보급된 것으로 생각된다. 그러나, 20트랙형의 성능(주파수 대역 또는 기록시간길이)의 우위성을 생각하면, 10트랙형은 시대에 뒤진 방식으로서의 외면당할 가능성이 있다.
따라서, 10트랙·1M모드에서의 기록테이프를 20트랙·2M모드의 데이터레코더에 재생가능하게 하는 호환성(互換性)을 유지하지 않으면 안 된다. 이 경우, 트랙패턴 뿐만 아니라, 에레정정의 부호방식에 대하여도 2M모드와 1M모드로 통일되어 있지 않으면, 데이터처리 시스템의 하드웨어가 매우 복잡해진다.
그런데, 20트랙의 시스템에서는, 부호방식으로(20,16)부호기를 사용한 리드솔로몬 부호가 제안되어 있다. 이 방식은 크로스인터리브 수법에 의해 16데이터심볼에 대해 4검사심볼을 부가하는 부호방식이며, 부호간 최소거리는 5분이고, 2중심볼 에러정정, 4중심볼 에러검출, 4중심볼 소실정정의 능력을 가지고 있다.
그래서, 10트랙의 시스템에서 (10,8)부호기를 사용한 리드솔로몬 부호를 채용하면, 1M모드와 2M모드에서 같은 부호기를 사용할 수 없는데다, 1M모드의 에러정정능력이 현저하게 저하되는 문제점이 있다. 1M모드의 경우에 (20,16)부호기를 사용하여, 입력데이터(심볼)에 0데이터를 사이에 삽입하여 부호화함으로써 부호기를 공용하는 것도 생각되지만, 검사워드가 4심볼로 되기 때문에, 10트랙시스템으로 기록하는 것은 곤란하다.
다른 방식으로서, 10트랙·1M모드일 때에는 8데이터워드(심볼)로부터 2개의 P, 계열 및 R계열의 단순 패리티를 생성하고, 20트랙·2M모드일 때에는 16데이터워드(심볼)로부터 다시 다른 계열의 패리티 심볼Q,S을 생성하는 방식도 제안되어 있다. 이 방식은 이른바 CIC(크로스인터리브부호)이지만, 같은 검사심볼수(용장도)를 갖는 CIRC(크로스인터리브·리드솔로몬부호)에 대하여는 에러정정능력이 현저하게 낮고, 하드웨어적으로 대규모 집적회로의 레벨에서 생각하면 현저한 이점은 없다. 또한, 10트랙·1M 모드의 재생에서는 2패리티의 복호(復號)로 되므로, 검사부호의 능력은 매우 낮으며, 하드웨어가 어느 정도 간단해지는 정도의 이점밖에 없다.
본원 발명은 전술한 문제를 감안하여, 20(2n)트랙의 모드와 10(n)트랙의 모드에서 에러정정부호를 통일할 수 있고, 따라서 하드웨어를 공용한 다음 n트랙모드의 기록테이프르 2n 트랙모드로 재생할 수 있는 호환성이 유지되고, 더욱이 n 트랙모드에서도 강력한 에러정정 능력이 얻어지도록 하는 것을 목적으로 한다.
본원 발명은 디지탈정보신호를 테이프형 기록매체의 길이방향으로 형성되는 서로 평행인 n개의 트랙에 기록하는 디지탈테이프레코더에 있어서, 입력된 디지탈정보신호를 짝수번호째 신호와 홀수번째 신호로 인터리브하는 인터리브수단과, 최소한 제1,제2의 에러검출·정정부호를 발생하는 엔코더수단과, 인터리브된 신호와 제1,제2의 부호신호에 의해 2n개의 트랙에 분배하여 얻는 디지탈데이터를 형성하는 엔코드수단과, 상기 엔코드수단의 출력을 받아 n개의 트랙에 기록할 수 있는 데이터로 변환하는 시분할다중수단과, 시분할다중수단의 출력신호를 n개의 트랙에 기록하는 기록수단을 구비하고 있다.
이 구성에 의해, 2n 트랙의 테이프레코더로 n 트랙모드의 기록테이프를 재생할 수 있어서, 호환성을 도모할 수 있는 동시에, 2n 트랙보드와 동등한 에러정정 성능이 얻어진다.
다음에, 본원 발명의 실시예에 대하여 설명한다.
제1도 A는 편면(片面)20트랙으로 왕복녹음 및 재생할 수 있는 디지탈테이프레코더에 의한 녹음 및 재생트랙의 배치도이고, 테이프폭 방향으로 배열된 20트랙분의 박막헤드에 의해 자기테이프(60)의 중심선 C의 한쪽 영역의 T1, T2,…T20에 나타낸 위치에 왕로(往路)의 트랙이 형성된다. 또한, 카세트를 반전시킴으로써, 중심선 C의 다른쪽 영역에 복로(復路)의 트랙이 대칭적으로 형성된다. 제1오는 B는 10트랙으로 왕복녹음 및 재생할 때의 트랙의 배치도이고, 트랙폭 및 피치는 제1도 A의 약 2배로 되므로, 헤드의 정밀도 및 트래킹의 정밀도는 보다 낮아도 좋고, 따라서 기술적 및 코스트적으로 제조하기 용이하다.
이 실시예는 제1도 B의 트랙패턴으로 녹음 및 재생하는 디지탈테이프레코더이지만, 제1도 A의 트랙패턴을 갖는 디지탈테이프레코더로도 재생할 수 있도록 양 트랙패턴이 위치적으로 정합되어 있다.
제2도는 실시예의 10트랙형 디지탈테이프레코더의 기록계(記錄係)의 개략블록도이고, 샘플링레이트 32KHZ, 12비트 양자화의 스테레오(2채널) 디지탈오디오신호를 입력으로 하여, 에러검출·정정부호를 갖는 PCM 신호로 엔코드하고, 10트랙분의 파라렐기록데이터를 도출하는 기능을 갖는다. 엔코드수단인 엔코드부(30)에는 20트랙용의 신호처리회로가 사용되어 있고, 이것에 의해 1M 모드와 2M 모드와의 부호계(符號係)의 통일이 도모되어 있다.
엔코드부(30)의 본래의 입력인 샘플링레이트 48KHZ, 2채널 16비트 양자화의 데이터와 정합시키기 위해 12비트의 입력데이터워드를 16비트의 타임슬롯으로 분할하는 12-16콘버터(20)가 엔코드부(30)의 앞에 설치되어 있다. 또한, 엔코드부(30)의 출력으로서 20트랙분의 데이터(16심볼+4검사심볼)가 얻어지므로, 이것을 10트랙분의 기록헤드(50)에 분배하기 위한 시분할다중수단인 분배기(40)가 설치되어 있다. 이 분배기(40)는 예를들면 버퍼메모리이며, 2개의 트랙에 기록해야 할 데이터를 하나의 트랙에 기록하도록 하는 시분할다중 처리를 행한다.
엔코드부(30)는 기본적으로는 CIRC 부호기(크로스인터리브·리드솔로몬부후기)이고, 크로스인터리브와, 4차(최소거리가 5)의 리드솔로몬부호를 조합한(20,16)의 엔코드처리를 행한다(4패리티심볼+16정보심볼).엔코드부(30)는 인터리브수단인 짝홀수인터리브딜레이부(4), 엔코더수단인 C2엔코더(6), 인터리브딜레이부(12), 엔코더수단인 C1엔코더(10)로 이루어져 있다.
다음에, 제3도에 의거하여 12-16콘버턴(20)에 있어서의 변환처리에 대해 설명한다. 제3도 A는 1채널의 오디오 PCM 신호의 워드(12비트) LO', L1'…L7'의 각각을 2분한 6비트씩의 심볼(LO,A: L2,A:…L5,B)이 제3도 D에 나타낸 것처럼 본래의 순번으로 다시 배열되고, 전술한 기록엔코드부(30)에 입력된다. 이 비트변환을 행함으로써, 1워드가 16비트인 경우와 마찬가지로 짝홀수인터리브를 행할 수 있고, 에러보정능력의 저하를 방지할 수 있다.
제4도 및 제5도는 엔코드부(30)의 상세를 나타낸다. 제4도에 있어서, (1)은 기록되는 오디오 PCM 신호의 입력심볼을 나타낸다.1채널당 8워드, 즉(좌측채널의 L8n, L8n+1…L8n+7) 및 (우측채널의 L8n, L8N+1…L8n+7)의 각 워드가 2심볼씨으로 분활된 계 32심볼이 동기하여 입력된다. 제4도에 나타낸 것처럼, W16n+1(단, i=0,1,4,5,8,9,12,13)의 심볼이 짝수번워드의 심볼이고, W16n+j(단, j=2,3,6,7,10,11,14,15)의 심볼이 홀수번워드의 심볼이다. 또, A의 서픽스가 붙여진 심볼은 1워드의 상위측 8비트의 심볼을 의미하고, B의 서픽스가 붙여진 심볼은 그 하위측 8비트의 심볼을 의미한다.
전술한 입력심볼이 지연소자군(2)에 공급된다. 이 지연소자군(2)은 B의 서픽스가 붙여진 심볼만을 1심볼지연시키는 16개의 지연소자로 구성된다. 지연소자군(2)의 출력이 스위치회로(3)에 공급된다. 스위치회로(3)는 입력된 A의 서픽스를 갖는 16개의 심볼과 1심볼 지연된 B의 서픽스를 갖는 16개의 심볼을 교대로 선택하여 출력하고, 후단(後段)의 C2엔코더(6)를 시분할로 동작시킨다.
이 스위치회로(3)의 출력이 지연소자군(4)에 공급된다. 지연소자군(4)은 짝수번워드의 심볼[W16n+1,A]또는 [W16n+1,B],을 지연시키지 않고 C2엔코더(6)에 공급하고, 이와 동시에 홀수번워드의 심볼[W16n+j,A]또는 [W16n+j,B]을 DO만큼 지연시켜 C2엔코더(6)에 공급하는 구성으로 되어 있다. 지연소자군(4)에 의해, 인접하는 짝수 번워드의 심볼과 홀수번워드의 심볼이 자기테이프의 길이방향에 있어서, D0만큼 떨어진 위치에 기록된다. 이 처리를 길이방향의 짝홀수 인터리브라고 칭한다. D0는 예를들어 900심볼로 된다.
지연소자군(4)의 출력의 신호선(5)이 교체되어서, C2엔코더(6)에 접속된다. 이 신호선(5)의 교체 후에도 홀수번워드의 심볼과 짝수번워드의 심볼이 교대로 위치하고 있다. 제4도에 도시되어 있는 C2엔코더(6)에의 16심볼은 스위치회로(3)가 A의 서픽스를 갖는 심볼을 선택하고 있을 때의 것이다.
C2엔코더(6)는 (20,16)리드솔로몬부호 C2의 부호화를 행하는 것으로서, C2엔코더(6)의 출력에는 Q4n,Q4n+2,Q4n+3의 4개의 패리티심볼과 16개의 정보심볼로 이루어지는 20심볼이 출력된다. 이 에러정정 부호 C2의 거리는 (d=5)이다. 또한, C2엔코더(6)의 출력은 4개마다의 정보심볼의 앞에 패리티심볼 Q4n…Q4n+3이 위치하는 것으로 된다.
이 C2엔코더(6)의 출력이 지연소자군(7)에 공급된다. 지연소자군(7)은 단위지연량을 D1이라고 하면, 20심볼의 각각을 O, D1,2D1…19D1으로 D1씩 증가하는 양만큼 지연시킨다. 이 지연소자군(7)에 의해 C2엔코더(6)로부터의 동일한 부호계열을 형성하는 20심볼이 자기테이프의 길이방향으로 D1씩의 거리를 두고 기록되도록 인터리브된다. D1은 예를들면 30심볼로 된다.
지연소자군(7)의 출력이 시프트레지스터회로군(8)에 공급된다. 시프트레지스터회로군(8)은 (8비트×30스테이지)의 시프트레지스터를 20개 갖는 것이다. 이 시프트레지스터회로군(8)의 파라렐출력이 스위치회로(9)를 통해 C1엔코더(10)에 공급된다. 스위치회로(9)는 20개의 시프트레지스터의 각각에 축적된 30개의 심볼을 순으로 선택하여 C1엔코더(10)에 공급한다.
이 예에서는, 1블록중에 각 시프트레지스터에서 취출된 30개의 심볼이 포함되도록 하며, 이 블록의 단위로 에러정정부호 C1의 부호화개 행해진다. 에러정정부호 C1로서는 (32,30)리드솔로몬부호가 사용되고 있다. 이 에러정정부호 C1의 거리는 (d=3)이다. C1엔코더(10)의 출력에는 패리티심블로(P로 나타냄)을 2개포한하는 32개의 심볼이 나타난다. 제4도에 도시되어 있는 심볼은 스위치회로(9)가 도시와 같이 패리티심볼 Q4n,Q4n-4… Q4n-116이 축적되어 있는 시프트레지스터의 출력을 선택할 때에 발생하는 것이다.
C1엔코더(10)의 출력에 나타나는 32개의 심볼은 제5도에 나타낸 것처럼 스위치회로(11)를 통해 시프트레지스터회로군(12)에 공급된다. 시프트레지스터회로군(12)은 (8비트×32스테이지+323비트)의 시프트레지스터를 20개 갖는다. 즉, 이 시프트레지스터회로군(12)의 각 시프트레지스터는 1블록의 길이와 같은 288비트의 것이다. 시프트레지스터의 최초에 시리얼출력으로서 취출되는 32비트에는 블록동기신호 등을 부가하기위한 파라렐입력이 가해져 있다. 제5도에 있어서는, 이 부가를 위한 구성이 1개의 시프트레지스터에 대하여만 도시되어 있으며, 다른 것의 도시가 생략되어 있다.
단자(13)에는 각 블록 또는 각 트랙의 데이터의 처리에 필요한 콘트롤정보를 나타내는 플랙신호가 공급된다. 예를들어 기록되어 있는 오디오 PCM신호의 표본화워드의 비트수, 샘플링주파수, 프리엠퍼시스의 온/오프, 기록밀도, 20트랙, 10트랙의 모드의 식별 등이 플랙신호에 의해 표시된다. 단자(14)에는 트랙번호를 나타내는 트랙어드레스가 공급된다. 단자(15)에는 블록어드레스가 공급되고, 단자(16)에는 블록 동기신호가 공급된다. 이를 플랙신호, 트랙어드레스, 블록어드레스가 시프트레지스터 및 CRC 부호기(17)에 공급되고, 에러검출용의 CRC 부호의 부호화가 이루어진다. 이 CRC 부호의 용장(冗長)코드(CRC 코드라고 함)도 시프트레지스터에 공급된다. 시프트레지스터회로군(12)의 각 시프트레지스터로부터 시리얼아웃되는 1블록의 데이터구성을 제6도에 나타낸다.
1블록의 선두에 8비트의 블록동기신호가 위치하고, 그 뒤에 4비트의 플랙신호, 2비트의 트랙어드레스, 8비트의 블록어드레스, 12비트의 CRC코드가 순차 위치하고 있다. 이들의 합계가 32비트이다. 트랙어드레스는 인접하는 수트랙을 구별하면 된다. 이 32비트의 뒤에 30개(240비트)의 정보심볼이 위치하고, 이 정보심볼에 대한 에러정정 부호 C1의 패리티 P의 2개의 심볼이 1블록의 최후에 배치되어 있다. 이 1블록(288비트)을 단위로 하여 자기테이프에의 기록이 이루어진다.
시프트레지스터회로군(12)의 각 시프트레지스터로부터 도출된 신호선(18)이 교체의 처리를 받아서, 20트랙시스템이면 20트랙분의 기록회로에 결합되지만, 이 실시예에서는 신호선(18)의 출력이 10트랙분에 시분할 다중된다. 즉, 인접하는 2개의 신호선(18)이 하나로 정리된다. 이 처리는 스위치회로(41) 및 버퍼메모리(42)로 이루어지는 시분할다중수단인 10트랙분배기(40)에 의해 행해진다. 스위치로(41)는 인접하는 홀수번째와 짝수번째의 신호선(18)에 생기는 신호를 시프트레지스터군(12)의 송출타이밍에 맞추어 선택하고, 버퍼메모리(42)의 전반부분(42A) 및 후반부분(42B)에 순차로 기억시킨다. 이들 전반 및 후반의 메모리부분(42A),(42B)의 내용은 시리얼로 독출되고, 각 트랙에 대응하는 디지탈변조기(48), 기록앰프(49)를 통해 기록수단인 기록헤드(50)에 공급된다.
전술한 엔코드부(30)에 있어서의 지연처리, 신호선의 교체처리, 시프트레지스터의 처리 및 전환스위치(41)와 버퍼메모리(42)에 의한 시분할다중처리는 실제로는 마이크로프로그램으로 제안된 RAM에 의해 행해진다. 따라서, 시프트레지스터군(12)이나 버퍼메모리(42) 등에서는 하나의 RAM으로 구성할 수 있다.
다음에, 전술한 부호시스템에 의한 데이터포맷을 20트랙모드와 10트랙모드와의 비교에 의해 설명하면, 먼저 20트랙모드에 있어서 시프트레지스터군(12)의 출력으로서 신호선(18)에 도출되는 데이터는 지연소자군(7)에 의한 테이프 길이방향의 인터리브를 무시하면, C2엔코더(6)의 출력에 나타나는 데이터와 기본적으로 동일한 관계를 갖고 있다. 즉, 20개의 신호선(18)의 가장 윗쪽의 것으로부터 번호를 붙이면, 제1번, 제6번, 제11번, 제16번의 각 신호선에 에러정정부호 C2의 패리티 Q가 취출된다. 또, 제3번, 제5번, 제8번, 제10번, 제11번, 제16번의 각 신호선에 에러정정부호 C2의 패리티 Q가 취출된다. 또, 제3번, 제5번, 제8번, 제10번, 제13번, 제15번, 제18번, 제20번의 8개의 신호선의 각각에 짝수워드의 심볼이 취출된다. 또한, 상기 이외의 제2번, 제4번, 제7번, 제9번, 제12번, 제14번, 제19번의 각 신호선에 홀수워드의 심볼이 출력된다.
전술한 신호선(18)의 교체에 의해 제8도의 기록패턴에 나타낸 것처럼, 20트랙의 경우 윗쪽 에지에 가까운 1번에서 4번까지의 트랙에 에러정정부호 C2의 패리티 Q가 기록되고, 다음의 5번에서 12번까지의 트랙에 홀수워드의 심볼이 기록되고, 아래쪽 에지에 가까운 13번에 20번까지의 트랙에 짝수워드의 심볼이 기록된다.
이와 같이, 신호선(18)의 교체의 의해 자기테이프의 폭방향의 윗쪽에 위치하는 8개의 트랙에 홀수워드의 심볼이 기록되고, 그 아래쪽에 위치하는 8개의 트랙에 짝수워드의 심볼이 기록된다. 이 처리를 폭방향의 짝홀수인터리브라고 칭힌다. 용장(冗長)데이터인 패리티 Q는 정보제이터보다는 중요도가 낮으므로, 에지가 말리거나, 손상 등에 의해 에러가 발생하기 쉬운 에지에 가까운 트랙에 기록된다.
제7도는 자기테이프에 기록된 상태의 데이터를 나타내고 있다. C2패리티로 이루어지는 블록 및 정보심볼로 이루어지는 블록의 1블록마다 에러정정부호 C1의 부호화가 행해지고, 2심볼의 C1패리티(P)가 부가된다. 따라서, 테이프폭방향으로 정렬하는 20블록은 (30×4=120심볼)의 C2(수직)패리티(Q)와, (30×16=480심볼)의 정보심볼과, (2×20=40심볼)의 C1(수평)패리티에 의해 구성된다.
또한, 1워드를 구성하는 2개의 심볼이 지연소자군(2)에 의해 1심볼의 지연이 부가되어 있으므로, 이 2개의 심볼이 동일블록내에서 인접하는 심볼로서 기록된다. 그리고, 서픽스 A를 갖는 16개의 심볼과 서픽스B를 갖는 16개의 심볼의 각각에서 에러정정보호화가 이루어지고, 제7도에 있어서 사선으로 나타낸 C2계열(A) 및 C2계열(B)이 생성된다. 예를들어 제7도에 있어서, △로 표시된 4개의 심볼은 (C4n: Q4n+4,W16n+2-16DO,A: W16n+2-16DO,B)이고, Q4n및 W16n+2-16DO가 C6계열(A)에 포함되고, 다른 2개의 심볼이 C2계열(B)에 포함된다.
제9도에 나타낸 것처럼, 오디오 PCM 신호가 연속하는 8워드/1채널과 대응하는 32개의 심볼중에서, A의 서픽스를 갖는 16개의 심볼을 각각 DO,D1…D15라고 하면, 이 16개의 심볼이 제8도에 나타낸 것처럼 자기테이프에 기록된다. 엔코드부(30)의 지연소자군(4)(DO딜레이)에 의해 홀수번워드의 심볼이 지연됨으로써, 짝수번워드의 심볼 D1(i=0,1,4,5,8,9,12,13)에 대해, 홀수번워드의 심볼 Dj(j=2,3,6,7,10,11,14,15)이 보다 뒤의 위치에 기록된다. 이 예에서는 양자의 시간차 DO가 30블록으로 된다.
또, 신호선(5)의 교체에 의해 공통의 C2계열(A)을 형성하는 20개의 심볼을 잇는 선이 제8도에 나타낸바와 같은 절선으로 된다. 도시되어 있는 2개의 C2계열(A)에 있어서, 심볼 Di또는 Dj의 부호가 붙여져있지 않은 것은 지연소자군(4)으로부터 출력되는 다른 심볼을 의미하고 있다. 1개의 C2계열(A)은 테이프길이방향의 20블록과 대응하는 구간에 분포하여 기록된다. 따라서, 테이프길이방향의 10블록과 대응하는 가드스페이스를 두고, 심볼 Di의 집합 및 심볼 Dj의 집합이 기록되는 길이방향의 짝홀수인터리브가 이루어진다.
신호선(18)의 교체의 처리에 의해 1번에서 4번까지의 트랙에 C2계열의 패리티(Q)가 기록되고, 5번에서 12번까지의 트랙에 심볼 Dj이 기록되고, 13번에서 20번까지의 트랙에 심볼 Dj이 기록되며, 폭방향의 짝홀수인터리브가 이루어진다. 또, 제9도에 나타낸 서픽스 B가 붙여진 심볼에 의해 형성되는 C2계열(B)은 제7도에 나타낸 C1계열 (A)의 1블록 뒤에 평행하는 절선으로 나타낼 수 있다. 제7도는 이 평행하는 절선중의 1번의 트랙에서 9번의 트랙으로 이행하는 부분을 확대한 것이다.
10트랙·1M모드의 시스템에서는 이미 설명한 바와 같이 엔코드부(30)의 20개의 출력이 10트랙분배기(40)에 있어서 시분할다중처리를 받아서, 10개의 트랙에 기록된다. 따라서, 제8도의 기록패턴의 트랙을 하나 걸러 제거하고, 또한 제거한 트랙에 포함되는 데이터 Q1,Q3,D8,D9등을 바로 위의 트랙에 시프트한것과 같은 제10도에 나타낸 기록패턴으로 기록된다. 즉, 2i(i=1…10)트랙에 있는 데이터를 2i-1(i=1…10)트랙에 옮기고, 2i-1트랙을 i(i=1…10)으로 번호를 붙이면 된다.
그리고, 제10도는 제9도의 서픽스 A가 붙여진 심볼의 짝수번워드에 의해 형성되는 C2계열(A)을 나타내고, 제8도와 마찬가지로 홀수번워드의 심볼에 의한 C2계열(A)은 도시하지 않지만 30블록 늦게 형성된다. 따라서 10트랙패턴에 있어서도 테이프폭방향의 짝홀수인 터리브 및 테이프길이방향의 짝홀수인터리브가 행해진다.
10트랙·1M모드로 기록된 데이터는 자기테이프(60)로부터 재생되고, 재생앰프 및 복조기를 거쳐 데이터 배열변환기에 공급되어 10트랙분의 데이터로부터 20트랙분의 데이터로 데이터포맷이 변환된다. 변환된 데이터는 엔코드부(30)와 역의 처리를 행하는 재생디코더에 주어진다. 이 재생디코더는 20트랙·2M모드의 디지탈테이프레코더에서 사용되는 것과 같은 것으로서, 20트랙분의 데이터에 대해 에러정정 및 디인터리브의 처리를 행한다. 2개의 에러정정부호 C1및 C2를 사용하고 있으므로, 먼저 에러정정부호 C1및 C2를 사용하고 있으므로, 먼저 에러정정부호 C1에 의해 1블록마다 에러검출을 행한다. 이 경우, 에러정정부호 C1에 의해 에러정정 또는 에러검출동작을 행한다. 그리고, 이 에러검출의 결과를 나타낸 에러 포인터를 사용하여, 에러정정부호 C2에 의항 에러정정을 행한다. 에러정정할 수 없는 심볼을 포한하는 에러워드는 에러보정회로에 의해 평균치보간된다. 이들 처리는 10트랙기(機) 및 20트랙기에서 전적으로 같다.
본 실시예의 디지탈테이프레코더는 20트랙모드와 하드웨어의 주요부가 공용으로 되므로, LSI화할 때에는 제11도와 같이 10트랙분배기(40)의 부분을 바이패스하는 스위치 및 짝수번째의 엔코드출력을 20트랙기의 짝수번헤드(20T2), (20T4)…의 기록회로에 도출하는 스위치(46)가 설치된다. 20트랙기에 있어서 2M모드로 동작할 때에는 스위치(45),(46)가 닫혀진다.
본원 발명은 전술한 바와 같이 2n 트랙용의 엔코드수단과, 그 출력을 n 트랙에 시분할다중하는 분배수단을 구비하고 있으므로, 2n트랙의 모드와 n 트랙의 모드로 에러정정부호를 통일할 수 있고, 따라서 하드웨어를 공용하는데다 n 트랙모드의 기록테이프를 2n트랙모드로도 재생할 수 있는 호환성이 유지되고, 더욱이 n트랙모드에서도 강력한 에러정정능력이 얻어진다.

Claims (1)

  1. 디지탈정보신호를 테이프형 기록매체의 길이방향으로 형성되는 서로 평행인 n개의 트랙에 기록하는 디지탈테이프레코더에 있어서, 입력된 디지탈정보신호를 짝수번째 신호와 홀수번째 신호로 인터리브하는 인터리브수단(4)과, 최소한 제1, 제2의 에러검출·정정부호를 발생하는 엔코더수단(6,10)과, 인터리브된 신호와 제1,제2의 부호신호에 의해 2n개의 트랙에 분배하여 얻는 디지탈데이터를 형성하는 엔코드수단과, 상기 엔코드수단의 출력을 받아 n개의 트랙에 기록할 수 있는 데이터로 변환하는 시분할다중수단(40)과, 시분할다중수단의 출력신호를 n개의 트랙에 기록하는 기록수단(50)을 구비한 것을 특징으로 하는 디지탈테이프레코더.
KR1019850003624A 1985-05-25 1985-05-25 디지탈테이프레코더 KR920008226B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019850003624A KR920008226B1 (ko) 1985-05-25 1985-05-25 디지탈테이프레코더

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019850003624A KR920008226B1 (ko) 1985-05-25 1985-05-25 디지탈테이프레코더

Publications (2)

Publication Number Publication Date
KR850008732A KR850008732A (ko) 1985-12-21
KR920008226B1 true KR920008226B1 (ko) 1992-09-25

Family

ID=19241084

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850003624A KR920008226B1 (ko) 1985-05-25 1985-05-25 디지탈테이프레코더

Country Status (1)

Country Link
KR (1) KR920008226B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101667327B1 (ko) 2014-12-10 2016-10-18 장준 연초 공급장치

Also Published As

Publication number Publication date
KR850008732A (ko) 1985-12-21

Similar Documents

Publication Publication Date Title
KR920008229B1 (ko) 디지탈정보신호의 기록방법
EP0127687B1 (en) Method of recording pcm signal
US4646170A (en) Method and apparatus for recording and reproducing a digital signal with a stationary head
US4238852A (en) Error correcting system
US4541093A (en) Method and apparatus for error correction
US4688225A (en) Method for uniformly encoding data occurring with different word lengths
KR850001677B1 (ko) Pcm신호 기록방법
US4685004A (en) Rotary head type PCM recording and reproduction method and system
US4630272A (en) Encoding method for error correction
KR850000165B1 (ko) Pcm신호 전송방법
US4429390A (en) Digital signal transmitting system
EP0074644A2 (en) A PCM type recording and reproducing apparatus having a dropout-immune data recording format
CA1171538A (en) Method and apparatus for editing digital signal
EP0397472B1 (en) Rotary head recording and playback apparatus and method
EP0395125B1 (en) A PCM recording and reproducing apparatus
EP0323119B1 (en) Method for transmitting digital data
EP0615382A2 (en) Recording apparatus of digital signal
JPH0377589B2 (ko)
KR920008226B1 (ko) 디지탈테이프레코더
JPH0642297B2 (ja) 符号化デイジタル信号の記録及び再生のための方法及び装置
KR970008641B1 (ko) 부호화 디지탈 신호의 기록 방법
JPS60247866A (ja) デイジタルテ−プレコ−ダ
JPH0634311B2 (ja) デイジタル情報信号の記録方法
JPS6137688B2 (ko)
JPH0646490B2 (ja) デイジタル再生装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040819

Year of fee payment: 13

EXPY Expiration of term