TWI683543B - 半導體裝置、無線感測器及電子裝置 - Google Patents

半導體裝置、無線感測器及電子裝置 Download PDF

Info

Publication number
TWI683543B
TWI683543B TW104131039A TW104131039A TWI683543B TW I683543 B TWI683543 B TW I683543B TW 104131039 A TW104131039 A TW 104131039A TW 104131039 A TW104131039 A TW 104131039A TW I683543 B TWI683543 B TW I683543B
Authority
TW
Taiwan
Prior art keywords
transistor
circuit
semiconductor device
drain
oxide
Prior art date
Application number
TW104131039A
Other languages
English (en)
Other versions
TW201622359A (zh
Inventor
塩野入豊
加藤清
熱海知昭
Original Assignee
日商半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源研究所股份有限公司 filed Critical 日商半導體能源研究所股份有限公司
Publication of TW201622359A publication Critical patent/TW201622359A/zh
Application granted granted Critical
Publication of TWI683543B publication Critical patent/TWI683543B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/002Provisions or arrangements for saving power, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains or by selectively turning on stages when needed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • H03M1/1245Details of sampling arrangements or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/38Analogue value compared with reference values sequentially only, e.g. successive approximation type
    • H03M1/46Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
    • H03M1/466Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter using switched capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Analogue/Digital Conversion (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本發明的一個實施方式的目的是降低類比數位轉換電路的功耗。將由感測器等取得的類比電位保持在包括關態電流極低的電晶體的取樣保持電路中。在取樣保持電路中,將類比電位保持在藉由使電晶體關閉來能夠保持電荷的節點中。由此,藉由停止向取樣保持電路所包括的緩衝電路等供電來降低功耗。再者,在由各節點保持電位的結構中,將保持比較器、逐次逼近暫存器及數位類比轉換電路等的電位的節點連接到關態電流極低的電晶體,並停止向各電路供電,由此降低功耗。

Description

半導體裝置、無線感測器及電子裝置
本發明的一個實施方式係關於一種半導體裝置、無線感測器及電子裝置。
本發明的一個實施方式不侷限於上述技術領域。本說明書等所公開的發明的技術領域係關於一種物體、方法或製造方法。另外,本發明的一個實施方式係關於一種製程(process)、機器(machine)、產品(manufacture)或組合物(composition of matter)。因此,明確而言,作為本說明書所公開的本發明的一個實施方式的技術領域的例子可以舉出半導體裝置、顯示裝置、發光裝置、蓄電裝置、攝像裝置、記憶體裝置、這些裝置的驅動方法或這些裝置的製造方法。
利用半導體特性的半導體裝置的一種的類比數位轉換電路(以下,AD轉換器)被安裝在各種各樣的裝置中。專利文獻1公開了關於降低功耗的AD轉換器的結構。
[專利文獻1]美國專利申請公開第2012/0112937號說明書
通常AD轉換器一直被供電,在輸入類比資料期間,一直輸出數位資料。換 而言之,在供電期間,AD轉換器一直消耗功率。
作為降低功耗的方法,可以舉出降低驅動電壓、降低驅動頻率或者間歇性地停止供電等方法。然而,降低驅動電壓或頻率直接影響AD轉換器的解析度和取樣頻率,因此會導致性能下降。另外,為了實現間歇性地停止供電可以使用用來保持類比資料的快閃記憶體,但是需要專用的高壓發生電路或週邊電路,反而會導致功耗增加。
另外,在包括AD轉換器的無線感測器等中,發生由於AD轉換器的功耗增加而引起的通信距離縮短等問題。
本發明的一個實施方式的目的之一是提供一種新穎的半導體裝置、新穎的電子裝置等。
另外,本發明的一個實施方式的目的之一是提供一種能夠降低功耗的新穎結構的半導體裝置等。另外,本發明的一個實施方式的目的之一是提供一種不降低解析度或取樣頻率等AD轉換器的性能的新穎結構的半導體裝置等。另外,本發明的一個實施方式的目的之一是提供一種不需要用來保持類比資料的專用的高壓發生電路或週邊電路的新穎結構的半導體裝置等。另外,本發明的一個實施方式的目的之一是提供一種能夠延長通信距離的新穎結構的包括AD轉換器的無線感測器等。
注意,本發明的一個實施方式的目的不侷限於上列目的。上列目的並不妨礙其他目的的存在。注意,其他目的是下面記載的在本節中未說明的目的。所屬技術領域的普通技術人員可以從說明書或圖式等的記載導出並適當地抽出該在本節中未說明的目的。注意,本發明的一個實施方式至少實現上列目的和/或其他目的中一個目的。
本發明的一個實施方式是一種半導體裝置,該半導體裝置包括:取樣保持電路;比較器;逐次逼近暫存器;數位類比轉換電路;以及時序控制器,其中,取樣保持電路包括緩衝電路及第一電路,第一電路包括第一電晶體及第一電容器,從緩衝電路輸出的類比電位供應到第一電晶體的源極和汲極中的一個,藉由使第一電晶體關閉,在第一電晶體的源極和汲極中的另一個保持對應於類比電位的電荷,並且,在保持類比電位之後,停止向緩衝電路供應電源電壓。
在本發明的一個實施方式的半導體裝置中,時序控制器較佳為輸出控制第一電晶體的導通/關閉的信號。
在本發明的一個實施方式的半導體裝置中,第一電晶體較佳為在通道形成區中包含氧化物半導體。
本發明的一個實施方式是一種半導體裝置,該半導體裝置包括:取樣保持電路;比較器;逐次逼近暫存器;數位類比轉換電路;以及時序控制器,其中,取樣保持電路包括緩衝電路及第一電路,數位類比轉換電路包括多 個選擇器及第二電路,第一電路包括第一電晶體及第一電容器,從緩衝電路輸出的類比電位供應到第一電晶體的源極和汲極中的一個,藉由使第一電晶體關閉,在第一電晶體的源極和汲極中的另一個保持對應於類比電位的電荷,在保持類比電位之後,停止向緩衝電路供應電源電壓,第二電路包括第二電晶體及第二電容器,從逐次逼近暫存器輸出的數位信號的電位供應到第二電晶體的源極和汲極中的一個,藉由使第二電晶體關閉,在第二電晶體的源極和汲極中的另一個保持對應於數位信號的電位的電荷,並且,在保持類比電位之後,停止向逐次逼近暫存器、比較器及數位類比轉換電路供應電源電壓。
在本發明的一個實施方式的半導體裝置中,時序控制器較佳為輸出控制第一電晶體及第二電晶體的導通/關閉的信號。
在本發明的一個實施方式的半導體裝置中,第一電晶體及第二電晶體較佳為在通道形成區中包含氧化物半導體。
本發明的一個實施方式是一種包括上述半導體裝置及顯示部的電子裝置。
本發明的一個實施方式是一種無線感測器,該無線感測器包括:上述半導體裝置;天線;積體電路部;以及感測器電路,其中,積體電路部包括記憶體電路,並且,感測器電路輸出類比信號。
在本發明的一個實施方式的無線感測器中,較佳的是,記憶體電路包括第 三電晶體及第四電晶體,第三電晶體的源極和汲極中的一個與第四電晶體的閘極電連接,藉由使第三電晶體關閉,在第三電晶體的源極和汲極中的一個保持對應於資料的電荷,並且第三電晶體在通道形成區中包含氧化物半導體。
在本發明的一個實施方式的無線感測器中,第四電晶體較佳為在通道形成區中包含矽。
注意,本發明的其他實施方式記載於下面所述的實施方式中的說明及圖式中。
本發明的一個實施方式能夠提供一種新穎的半導體裝置、新穎的電子裝置等。
另外,本發明的一個實施方式能夠提供一種能夠降低功耗的新穎結構的半導體裝置等。另外,本發明的一個實施方式能夠提供一種不降低解析度或取樣頻率等AD轉換器的性能的新穎結構的半導體裝置等。另外,本發明的一個實施方式能夠提供一種不需要用來保持類比資料的專用的高壓發生電路或週邊電路的新穎結構的半導體裝置等。另外,本發明的一個實施方式能夠提供一種能夠延長通信距離的新穎結構的包括AD轉換器的無線感測器等。
注意,本發明的一個實施方式的效果不侷限於上列效果。上列效果並不妨 礙其他效果的存在。注意,其他效果是在下文記載中說明的本節中未說明的效果。所屬技術領域的普通技術人員可以從說明書或圖式等的記載導出並適當地抽出該在本節中未說明的效果。注意,本發明的一個實施方式至少具有上列效果和/或其他效果中一個效果。因此,本發明的一個實施方式有時根據情況而不具有上列效果。
C70‧‧‧電容器
M70‧‧‧電晶體
M71‧‧‧電晶體
M72‧‧‧電晶體
S1‧‧‧控制信號
S1_B‧‧‧控制信號
S2‧‧‧控制信號
Tp1‧‧‧期間
T1‧‧‧時刻
Tp2‧‧‧期間
T2‧‧‧時刻
Tp3‧‧‧期間
T3‧‧‧時刻
Tp4‧‧‧期間
Tp5‧‧‧期間
10‧‧‧電路
20‧‧‧電路
60‧‧‧光電轉換元件
100‧‧‧半導體裝置
101‧‧‧取樣保持電路
101A‧‧‧取樣保持電路
101B‧‧‧取樣保持電路
102‧‧‧比較器
103‧‧‧逐次逼近暫存器
104‧‧‧數位類比轉換電路
105‧‧‧時序控制器
106‧‧‧振盪電路
111‧‧‧緩衝電路
112‧‧‧電晶體
113‧‧‧電容器
114‧‧‧反相器電路
115‧‧‧反相器電路
116‧‧‧MOS電容器
121‧‧‧感測器電路
121A‧‧‧感測器電路
121B‧‧‧感測器電路
122‧‧‧選擇器
131A‧‧‧取樣保持電路
131B‧‧‧取樣保持電路
131C‧‧‧取樣保持電路
135‧‧‧電晶體
136‧‧‧電晶體
137‧‧‧電晶體
141‧‧‧電晶體
153‧‧‧電晶體
154‧‧‧電晶體
166‧‧‧電晶體
167‧‧‧電阻器
171‧‧‧電晶體
172‧‧‧反相器電路
173‧‧‧電晶體
174‧‧‧偏置電壓產生電路
176‧‧‧電晶體
181‧‧‧電晶體
183‧‧‧電晶體
188‧‧‧電晶體
189‧‧‧電阻器
190‧‧‧電容器
193‧‧‧電容器
194‧‧‧選擇器
195‧‧‧選擇器
196‧‧‧選擇器
197‧‧‧電晶體
198‧‧‧反相器電路
200‧‧‧半導體裝置
211‧‧‧電晶體
212‧‧‧電容器
221‧‧‧暫存器
222‧‧‧暫存器
230‧‧‧邏輯部
231‧‧‧陰影線部
360‧‧‧控制器
361‧‧‧行解碼器電路
362‧‧‧行驅動電路
363‧‧‧列驅動電路
364‧‧‧AD轉換器
370‧‧‧記憶單元陣列
371‧‧‧記憶單元陣列
380‧‧‧記憶單元
400‧‧‧無線感測器
400A‧‧‧無線感測器
400B‧‧‧無線感測器
400C‧‧‧無線感測器
401‧‧‧天線
402‧‧‧積體電路部
403‧‧‧整流電路
404‧‧‧解調變電路
405‧‧‧調變電路
406‧‧‧恆壓電路
407‧‧‧控制電路
408‧‧‧振盪電路
409‧‧‧記憶體電路
409F‧‧‧記憶體電路
409OS‧‧‧記憶體電路
410‧‧‧介面
411‧‧‧AD轉換器
412‧‧‧感測器電路
413‧‧‧詢問器
500n‧‧‧n型井
500p‧‧‧p型井
501‧‧‧通道形成區
502‧‧‧低濃度雜質區
503‧‧‧高濃度雜質區
504a‧‧‧閘極絕緣膜
504b‧‧‧閘極絕緣膜
505a‧‧‧閘極電極
505b‧‧‧閘極電極
506a‧‧‧源極電極
506b‧‧‧汲極電極
506c‧‧‧源極電極
506d‧‧‧汲極電極
507‧‧‧導電區
508a‧‧‧側壁絕緣膜
508b‧‧‧側壁絕緣膜
509‧‧‧元件分離絕緣膜
510‧‧‧電晶體
511‧‧‧通道形成區
512‧‧‧低濃度雜質區
513‧‧‧高濃度雜質區
517‧‧‧導電區
520‧‧‧電晶體
521‧‧‧層間絕緣膜
522‧‧‧層間絕緣膜
523‧‧‧佈線
524‧‧‧絕緣膜
525a‧‧‧導電層
525b‧‧‧導電層
526‧‧‧絕緣膜
530‧‧‧電晶體
531‧‧‧絕緣膜
532‧‧‧絕緣膜
533‧‧‧半導體膜
534a‧‧‧源極電極
534b‧‧‧汲極電極
534c‧‧‧導電層
535‧‧‧閘極絕緣膜
536a‧‧‧閘極電極
536b‧‧‧導電層
537‧‧‧層間絕緣膜
538‧‧‧層間絕緣膜
539‧‧‧佈線
540‧‧‧電容器
601‧‧‧脈衝電壓輸出電路
602‧‧‧電流檢測電路
611‧‧‧電容器
612‧‧‧佈線
613‧‧‧佈線
621‧‧‧緩衝電路
622‧‧‧電壓保持電路
623‧‧‧參考電壓產生電路
624‧‧‧數位類比轉換電路
625‧‧‧比較器
626‧‧‧控制電路
701‧‧‧外殼
702‧‧‧外殼
703a‧‧‧顯示部
703b‧‧‧顯示部
704‧‧‧選擇按鈕
705‧‧‧鍵盤
711‧‧‧外殼
712‧‧‧外殼
713‧‧‧顯示部
714‧‧‧顯示部
715‧‧‧軸部
716‧‧‧電源開關
717‧‧‧操作鍵
718‧‧‧揚聲器
721‧‧‧外殼
722‧‧‧顯示部
723‧‧‧揚聲器
724‧‧‧麥克風
725‧‧‧操作按鈕
731‧‧‧外殼
732‧‧‧顯示部
800‧‧‧無線感測器
801‧‧‧天線
802‧‧‧積體電路部
803‧‧‧電路
804‧‧‧端子部
805‧‧‧感測器電路
811‧‧‧無線信號
821‧‧‧物品
822‧‧‧詢問器
831‧‧‧電極
832‧‧‧佈線
833‧‧‧顯示部
900‧‧‧無線感測器
901‧‧‧天線
902‧‧‧電路部
903‧‧‧感測器
910‧‧‧輸入/輸出部
911‧‧‧整流電路
912‧‧‧限制器電路
913‧‧‧解調變電路
914‧‧‧調變電路
920‧‧‧類比部
921‧‧‧電源電路
922‧‧‧振盪電路
923‧‧‧電壓檢測電路
924‧‧‧重設電路
925‧‧‧緩衝電路
930‧‧‧記憶體部
931‧‧‧電荷泵電路
940‧‧‧邏輯部
950‧‧‧AD轉換器
961‧‧‧電壓產生電路
962‧‧‧電壓產生電路
971‧‧‧電壓產生電路
981‧‧‧CRC電路
982‧‧‧解碼器電路
983‧‧‧控制器
984‧‧‧輸出信號產生電路
985‧‧‧選擇器電路
986‧‧‧CRC暫存器
987‧‧‧時脈生成電路
1100‧‧‧層
1200‧‧‧層
1300‧‧‧層
1400‧‧‧層
1500‧‧‧絕緣層
1510‧‧‧遮光層
1520‧‧‧有機樹脂層
1540‧‧‧微透鏡陣列
1550‧‧‧光學轉換層
1600‧‧‧支撐基板
在圖式中:圖1為用來說明本發明的一個實施方式的方塊圖;圖2A和圖2B為用來說明本發明的一個實施方式的方塊圖;圖3為用來說明本發明的一個實施方式的方塊圖;圖4A和圖4B為用來說明本發明的一個實施方式的方塊圖及波形圖;圖5A和圖5B為用來說明本發明的一個實施方式的電路圖及時序圖;圖6為用來說明本發明的一個實施方式的電路圖;圖7A和圖7B為用來說明本發明的一個實施方式的電路圖;圖8A至圖8C為用來說明本發明的一個實施方式的電路圖;圖9為用來說明本發明的一個實施方式的方塊圖;圖10為用來說明本發明的一個實施方式的方塊圖;圖11A和圖11B為用來說明本發明的一個實施方式的電路圖;圖12為用來說明本發明的一個實施方式的方塊圖;圖13為用來說明本發明的一個實施方式的方塊圖;圖14為用來說明本發明的一個實施方式的時序圖; 圖15為用來說明本發明的一個實施方式的方塊圖;圖16為用來說明本發明的一個實施方式的方塊圖;圖17為用來說明本發明的一個實施方式的方塊圖;圖18為用來說明本發明的一個實施方式的方塊圖;圖19為用來說明本發明的一個實施方式的電路圖;圖20為用來說明本發明的一個實施方式的電路圖;圖21為用來說明本發明的一個實施方式的時序圖;圖22為用來說明本發明的一個實施方式的電路圖;圖23為用來說明本發明的一個實施方式的時序圖;圖24為用來說明本發明的一個實施方式的剖面圖;圖25A至圖25D示出用來說明本發明的一個實施方式的電子裝置;圖26A至圖26C為用來說明本發明的一個實施方式的示意圖;圖27A和圖27B為用來說明本發明的一個實施方式的示意圖;圖28A和圖28B為用來說明本發明的一個實施方式的示意圖;圖29A和圖29B為用來說明本發明的一個實施方式的方塊圖及時序圖;圖30為用來說明本發明的一個實施方式的電路圖;圖31A至圖31C為用來說明本發明的一個實施方式的方塊圖;圖32A和圖32B為用來說明本發明的一個實施方式的示意圖;圖33A至圖33C示出用來說明本發明的一個實施方式的功率的時間依賴性;圖34為用來說明本發明的一個實施方式的圖表;圖35為用來說明本發明的一個實施方式的圖表;圖36為用來說明本發明的一個實施方式的示意圖; 圖37A至圖37B2為用來說明本發明的一個實施方式的方塊圖;圖38為用來說明本發明的一個實施方式的方塊圖;圖39A和圖39B為用來說明本發明的一個實施方式的電路圖;圖40A至圖40C為用來說明本發明的一個實施方式的電路圖;圖41A和圖41B為用來說明本發明的一個實施方式的電路圖;圖42為用來說明本發明的一個實施方式的電路圖;圖43為用來說明本發明的一個實施方式的電路圖;圖44為用來說明本發明的一個實施方式的電路圖;圖45為用來說明本發明的一個實施方式的電路圖;圖46為用來說明本發明的一個實施方式的電路圖;圖47A和圖47B為用來說明本發明的一個實施方式的方塊圖及時序圖;圖48為用來說明本發明的一個實施方式的圖表。
下面,參照圖式對實施方式進行說明。但是,實施方式可以以多個不同方式來實施,所屬技術領域的普通技術人員可以很容易地理解到,其方式和詳細內容可以在不脫離本發明的精神及其範圍的情況下被變更為各種各樣的形式。因此,本發明不應該被解釋為僅限定在以下所示的實施方式所記載的內容中。
注意,在本說明書等中,“第一”、“第二”、“第三”等序數詞是為了避免構成要素的混淆而附加上的。因此,這不是為了限定構成要素的個數 而附加上的。此外,這不是為了限定構成要素的順序而附加上的。
在圖式中,有時使用同一元件符號表示同一構成要素、具有相同功能的構成要素、由同一材料構成的構成要素或者同時形成的構成要素等,並且有時省略重複說明。
實施方式1
參照圖1對本發明的一個實施方式的半導體裝置的結構進行說明。
在本說明書等中,半導體裝置是指具有半導體特性的所有裝置。另外,半導體裝置有時是指利用半導體特性的電路或包括該電路的系統整體。
圖1是示出本發明的一個實施方式的半導體裝置的結構的方塊圖。
半導體裝置100包括取樣保持電路101(也稱為取樣和保持電路。在圖式中記為S&H)、比較器102(在圖式中記為COMP.)、逐次逼近暫存器103(在圖式中記為SAR)、數位類比轉換電路104(也稱為DA轉換器。在圖式中記為DAC)、時序控制器105(在圖式中記為T_Con)及振盪電路106(在圖式中記為Osci.)。
取樣保持電路101被輸入類比資料的電位(類比電位Vin)且根據控制信號S1的控制保持對應於類比電位Vin的電荷。控制信號S1由時序控制器105供應。
取樣保持電路101例如包括緩衝電路111、電晶體112及電容器113。取樣保持電路101的輸入端子連接到電晶體112的源極和汲極中的一個。取樣保持電路101的輸出端子連接到電晶體112的源極和汲極中的另一個。為了便於說明,將電晶體112的源極和汲極中的另一個的節點稱為節點ND。
緩衝電路111放大並輸出被輸入到取樣保持電路101的類比資料等信號。在圖1中,示出將緩衝電路111設置在取樣保持電路101的輸入端子與電晶體112的源極和汲極中的一個之間的結構,但是不侷限於此,也可以將緩衝電路111連接到電晶體112的閘極。
電晶體112為在關閉狀態下流過源極與汲極之間的電流極低的電晶體。作為這種電晶體,較佳為使用在通道形成區中包含氧化物半導體的電晶體(OS電晶體)。關於OS電晶體,將在下面的實施方式中進行詳細說明。在圖式中,為了明確示出OS電晶體,對OS電晶體的電路符號附加“OS”。電晶體112的源極和汲極中的一個與緩衝電路111的輸出端子連接。電晶體112的閘極與供應控制信號S1的佈線連接。電晶體112的源極和汲極中的另一個與取樣保持電路101的輸出端子及節點ND連接。
電容器113在電晶體112處於關閉狀態時保持對應於類比電位Vin的電荷。在圖1中,示出將電容器113連接到電晶體112的源極和汲極中的另一個,亦即連接到節點ND的結構,但是不需要必須設置電容器113,藉由利用比較器102的輸入端子中的閘極電容等可以省略電容器113。在圖式中,將保持對應於類比電位Vin的電荷的包括電晶體112及電容器113的電路表示為第一電 路10。
比較器102比較保持於取樣保持電路101中的類比電位Vin與從數位類比轉換電路104輸出的類比電位DACout並根據比較結果輸出信號cmpout。
逐次逼近暫存器103保持根據類比電位DACout而變化的信號cmpout作為N位元(N為2以上的自然數)的數位資料,並輸出該數位資料。N位元,亦即第0位元至第(N-1)位元的數位資料(在圖式中,記為value[N-1:0])作為Vout被輸出到外部,此外,還被輸出到數位類比轉換電路104。逐次逼近暫存器103由包括對應於各個位元的暫存器的邏輯電路構成,並可以根據控制信號S2輸出數位資料。控制信號S2由時序控制器105供應。
數位類比轉換電路104根據數位資料生成並輸出類比電位DACout。數位類比轉換電路104可以採用電容式轉換方式(C-DAC)或電阻式轉換方式(R-DAC)。尤其是當採用C-DAC時,藉由使用OS電晶體可以保持數位值,所以是較佳的。關於包括OS電晶體的C-DAC的結構,將在下面的實施方式中舉出具體的電路結構而說明。
時序控制器105根據信號SADC及時脈信號CLK生成並輸出控制信號S1、S2。時序控制器105由邏輯電路構成,可以根據時脈信號CLK及信號SADC輸出控制信號S1、S2。如圖9所示,可以將由邏輯電路構成的時序控制器105與由邏輯電路構成的逐次逼近暫存器103一體化。有時將時序控制器105稱為控制電路。
振盪電路106生成並輸出時脈信號CLK。振盪電路106既可以為水晶振盪器,又可以為環形振盪器。
圖1所示的起到AD轉換器的作用的半導體裝置100將由感測器電路等取得的類比電位Vin保持在包括關態電流極低的電晶體112的取樣保持電路101中。在取樣保持電路101中,將類比電位Vin保持在藉由使電晶體112關閉來能夠保持電荷的節點ND中。在本發明的一個實施方式中,可以藉由停止向取樣保持電路101所包括的緩衝電路111等供電來降低功耗。
此外,在本發明的一個實施方式中,可以在不降低驅動電壓或時脈信號的頻率的情況下降低功耗,所以可以避免降低解析度或取樣頻率等AD轉換器的性能。此外,在本發明的一個實施方式中,可以在不使用快閃記憶體等的情況下保持類比資料,所以可以在不設置專用的高壓發生電路或週邊電路的情況下降低功耗。
接著,對半導體裝置100的工作實例尤其是對取樣保持電路101的工作進行說明,並對本發明的一個實施方式的效果進行詳細說明。
圖2A和圖2B示出生成類比電位Vin的感測器電路121(在圖式中記為Sensor)、取樣保持電路101及比較器102。取樣保持電路101包括控制向緩衝電路111供電的開關SW。
開關SW的導通/關閉由控制信號PSW控制。當開關SW成為導通狀態時,節點 VVDD的電位成為電位VDD,可以供應電位VDD與接地電位GND的電位差作為電源電壓。當開關SW成為關閉狀態時,節點VVDD的電位成為接地電位GND,可以停止供電。
如圖2A所示,使開關SW導通並根據控制信號S1使電晶體112導通,由此類比電位Vin傳輸至節點ND(圖式中的虛線箭頭)。接著,如圖2B所示,在使電晶體112關閉(圖式中的叉號)之後使開關SW關閉,由此停止向緩衝電路111供電。如上所述,電晶體112在關閉狀態下的關態電流極低,所以即使停止向緩衝電路111供電,藉由維持電晶體112的關閉狀態,也可以保持傳輸至節點ND的類比電位Vin。因此,也可以停止向供應類比電位的感測器電路121供電。
感測器電路121將熱資料或電磁資料等各種資料作為類比資料輸出。作為感測器電路,只要是能夠輸出類比電位的感測器,就可以使用各種各樣的感測器。例如,圖28A和圖28B示出光感測器的一個例子,圖29A和圖29B示出觸控感測器的一個例子。感測器電路與半導體裝置既可以藉由同一製程製造,也可以利用不同的製程製造。
圖28A所示的光感測器包括:包括Si電晶體及光電轉換元件60的層1100;與層1100接觸且包括佈線層的層1200;與層1200接觸且包括OS電晶體的層1300;以及與層1300接觸且包括佈線層的層1400。層1100中的光電轉換元件60上形成有絕緣層1500。另外,設置有與層1400接觸的支撐基板1600。如圖28B所示,也可以不設置層1200、層1300及層1400。
在絕緣層1500上形成有遮光層1510。在絕緣層1500及遮光層1510上作為平坦化膜形成有有機樹脂層1520。在有機樹脂層1520上形成有光學轉換層1550。在光學轉換層1550上設置有微透鏡陣列1540,穿過一個透鏡的光穿過其下方的光學轉換層1550照射到光電轉換元件60。注意,也可以不設置絕緣層1500之上的遮光層1510、有機樹脂層1520、光學轉換層1550和/或微透鏡陣列1540。
層1300所包括的OS電晶體與半導體裝置所包括的電晶體也可以設置在同一層中。此時,可以藉由同一製程製造感測器電路及半導體裝置,因此可以實現低成本化、小型化。
圖29A是示出互電容式觸控感測器的結構的方塊圖。在圖29A中,示出脈衝電壓輸出電路601和電流檢測電路602。在圖29A中,以6個佈線X1至X6表示被施加脈衝電壓的佈線612,並以6個佈線Y1至Y6表示檢測電流變化的佈線613。此外,在圖29A中,示出佈線612與佈線613重疊所形成的電容器611。
脈衝電壓輸出電路601是用來依次將脈衝電壓施加到佈線X1至X6的電路。當對佈線X1至X6施加脈衝電壓時,在形成電容器611的佈線612與佈線613之間產生電場。當在該佈線之間產生的電場被遮蔽等時,產生電容器611的互電容變化,藉由利用該變化,可以檢測檢測物件的靠近或接觸。
電流檢測電路602是用來檢測電容器611的互電容變化所引起的佈線Y1至 Y6的電流變化的電路。在佈線Y1至Y6中,如果沒有檢測物件的靠近或接觸,則檢測不到電流值的變化,另一方面,在由於檢測物件的靠近或接觸而互電容減少的情況下,所檢測的電流值減少。另外,藉由積分電路等檢測電流即可。
接著,圖29B示出圖29A所示的互電容式觸控感測器部中的輸入/輸出波形的時序圖。在圖29B中,在一個圖框(1F)期間中進行各行列中的檢測物件的檢測。另外,在圖29B中,分開示出檢測出檢測物件時和沒有檢測出檢測物件時的情況。此外,佈線Y1至Y6的波形表示對應於所檢測出的電流值的電壓值。
依次對佈線X1至X6施加脈衝電壓,佈線Y1至Y6的波形根據該脈衝電壓而變化。當不存在檢測物件的靠近或接觸時,佈線Y1至Y6的波形根據佈線X1至X6的電壓變化而變化。另一方面,當存在檢測物件的靠近或接觸時,存在檢測物件的靠近或接觸的部分的電流值減少,因而電壓值的波形也產生變化。
如此,可以藉由檢測互電容的變化來檢測檢測物件的靠近或接觸。注意,不侷限於圖29A和圖29B所示的結構,也可以使用其他的觸控感測器。
雖然在圖2A和圖2B中示出設置一個感測器電路的結構,但是也可以設置多個感測器電路。如圖3所示,當設置感測器電路121A、121B時,設置取樣保持電路101A、101B。在取樣保持電路101A、101B與比較器102之間設置選 擇器122(也稱為多工器。在圖式中記為MPX)。
選擇器122根據選擇信號SEL選擇取樣保持電路101A、101B中的任一個的類比電位並輸出到比較器102。取樣保持電路101A、101B都是圖1、圖2A和圖2B所示的取樣保持電路101,因此可以保持感測器電路121A、121B所得到的類比電位Vin_A、Vin_B,而可以停止向緩衝電路供電。因此,可以降低功耗。在取樣保持電路101A、101B中對類比電位Vin_A、Vin_B進行取樣之後,為了使感測器電路121A、121B停止供應類比電位Vin_A、Vin_B,可以停止向感測器電路121A、121B供電。由此可以降低感測器電路121A、121B的功耗。
由感測器電路得到的類比電位可能為恆定,也可能一直變動。當對變動的類比電位進行取樣時,使用相關雙取樣(CDS:Correlated Double Sampling)電路進行取樣即可。相關雙取樣電路藉由獲得兩個時間點的電位的相對差,來去除雜訊。
圖4A示出相關雙取樣電路的一個例子。相關雙取樣電路包括取樣保持電路131A至131C。取樣保持電路131A至131C可以使用與圖1等所示的取樣保持電路101同樣的電路。控制信號φ1被輸入到取樣保持電路131A的電晶體,控制信號φ2被輸入到取樣保持電路131B、131C的電晶體。
藉由作為根據控制信號φ1及φ2處於關閉狀態的電晶體使用OS電晶體,可以降低為了檢測差異而取樣的電位的變動。因此,可以提高相關雙取樣電路 的精度。另外,當對電位進行取樣之後,可以停止向取樣保持電路131A至131C所包括的緩衝電路供電,而可以降低功耗。
圖4B為示出圖4A所示的相關雙取樣電路的工作的一個例子的時序圖。電位VSensor是由感測器電路121獲得的變動的電位,電位Vin為經過相關雙取樣電路的類比電位。如圖4B所示,即使電位VSensor變動,藉由每隔一定週期進行取樣而獲得差異,作為電位Vin也可以獲得電壓為△V的恆定的類比電位。
接著,圖5A示出與圖1至圖4B不同的取樣保持電路的結構實例。圖5A所示的取樣保持電路101除了電晶體112和電容器113以外還包括反相器電路114、115以及MOS電容器116。藉由設置MOS電容器116,取樣保持電路101可以抑制電荷注入。
反相器電路114、115與圖2A和圖2B所示的緩衝電路111同樣地連接到開關SW,根據控制信號PSW控制是否進行供電。控制信號S1的邏輯被反轉的控制信號S1_B被輸入到反相器電路114,經過反相器電路114控制信號S1被輸入到電晶體112的閘極。控制信號S1經過反相器電路115而反轉並被輸入到MOS電容器116的閘極。MOS電容器116的半導體層連接到節點ND。
圖5B為示出圖5A所示的取樣保持電路的工作的一個例子的時序圖。
首先,在時刻T1將控制信號PSW設定為高位準。藉由將控制信號PSW設定為高位準,向反相器電路114、115供電。當將控制信號PSW設定為低位準時, 停止向反相器電路114、115供電。並且,將控制信號S1設定為高位準,將控制信號S1_B設定為低位準。此時,電晶體112成為導通狀態,因此節點ND的電位上升至輸入端子IN的電位Vin。
接著,在時刻T2將控制信號S1設定為低位準,將控制信號S1_B設定為高位準。此時,電晶體112成為關閉狀態。因此,節點ND的電位Vin被保持。
接著,在時刻T3將控制信號PSW設定為低位準。此時,將控制信號S1設定為低位準,將控制信號S1_B設定為高位準,因此節點ND的電位Vin仍被保持。
以上說明的是圖5A的取樣保持電路的工作的一個例子。
接著,圖6示出比較器102的電路結構的一個例子。圖6所示的比較器102包括P通道電晶體141至153、N通道電晶體154至166以及電阻器167。在圖6中,端子INP相當於非反相輸入端子,端子INM相當於反相輸入端子。
接著,圖7A示出振盪電路106的電路結構的一個例子。圖7A所示的振盪電路106包括P通道電晶體171、反相器電路172、N通道電晶體173及偏置電壓產生電路174。在圖7A和圖7B中,端子BIASP相當於供應正偏置電壓的端子,端子BIASN相當於供應負偏置電壓的端子。
圖7B示出圖7A所示的偏置電壓產生電路174的電路結構的一個例子。圖7B所示的偏置電壓產生電路174包括P通道電晶體176至181、N通道電晶體183至188、電阻器189及電容器190至193。
接著,圖8A示出數位類比轉換電路104的電路結構的一個例子。圖8A示出10位元的C-DAC。在圖8A中,為了便於說明,除了數位類比轉換電路104之外,還示出取樣保持電路101及比較器102。圖8A所示的數位類比轉換電路104包括電容器193、選擇器194、195、196及電晶體197。電容器193具有對應於位元數的電容值。圖8A示出對電容器193附加上電容值的一個例子。對應於電容器193設置選擇器194、195。
圖8B示出圖8A所示的選擇器194、195、196的電路結構的一個例子。對選擇器195、196的端子SEL供應控制信號S2。對選擇器194、195的端子A供應由選擇器196選擇的電位。對選擇器196的端子A供應參考電位Vref。對選擇器194、195、196的端子B供應接地電位。參考電位Vref既可以為在半導體裝置的外部的恆壓電路等中生成的電位,又可以為由從外部的恆壓電路等供應的電位在半導體裝置的內部生成的電位。
圖8C示出圖8B所示的選擇器的更具體的電路結構的一個例子。圖8C所示的選擇器包括反相器電路198、N通道電晶體135、136、P通道電晶體137、138。
如上所述的起到AD轉換器的作用的本實施方式的半導體裝置將由感測器等取得的類比電位Vin保持在包括關態電流極低的電晶體的取樣保持電路101中。在取樣保持電路101中,將類比電位Vin保持在藉由使電晶體112關閉來能夠保持電荷的節點ND中。在本發明的一個實施方式中,可以藉由停止向取樣保持電路101所包括的緩衝電路111等供電來降低功耗。
此外,在本實施方式的半導體裝置中,可以在不降低驅動電壓或時脈信號的頻率的情況下降低功耗,所以可以避免降低解析度或取樣頻率等AD轉換器的性能。此外,在本實施方式的半導體裝置中,可以在不使用快閃記憶體等的情況下保持類比資料,所以可以在不設置專用的高壓發生電路或週邊電路的情況下降低功耗。
實施方式2
在本實施方式中,對與實施方式1所示的半導體裝置不同的電路結構及工作進行說明。
圖10所示的半導體裝置200包括取樣保持電路101、逐次逼近暫存器103、數位類比轉換電路104、時序控制器105及振盪電路106。
圖10所示的半導體裝置200與圖1所示的半導體裝置的不同之處在於在數位類比轉換電路104中設置有用來保持數位資料的電晶體211及電容器212。從時序控制器105對電晶體211的閘極供應對應於各個位元的用來控制導通/關閉的控制信號S3value[N-1:0]。在本實施方式中,對與實施方式1不同的點進行詳細說明,關於與實施方式1相同的點省略說明。
電晶體211及電容器212利用電晶體211處於關閉狀態時在節點NDDAC中保持對應於數位資料的電位的電荷來保持數位資料。與電晶體112同樣地,電晶體211為在關閉狀態下流過源極與汲極之間的電流極低的電晶體,較佳為使 用OS電晶體作為電晶體211。
當在數位類比轉換電路104中保持數位資料時,採用對圖8A至圖8C所示的選擇器194追加電晶體211及電容器212的結構即可。圖11A和圖11B示出對選擇器194追加電晶體211及電容器212時的電路圖的一個例子。圖11A和圖11B示出作為控制信號S3value[N-1:0]對電晶體211的閘極供應第0位元的控制信號S3value[0]的例子。
藉由採用圖10所示的結構,可以停止向取樣保持電路101、比較器102、逐次逼近暫存器103及數位類比轉換電路104供電,由此可以降低功耗。明確而言,如圖12所示,藉由將類比電位Vin保持在取樣保持電路101中,可以停止向緩衝電路111供電。此外,每當數位類比轉換電路104內的某個位元的數位資料確定時可以停止向逐次逼近暫存器103或逐次逼近暫存器103內的暫存器供電。另外,可以停止向比較器102及數位類比轉換電路104供電。
為了說明具體的工作,圖13示出使用圖10的結構構成2位元的AD轉換器時的電路結構。在圖13中,示出逐次逼近暫存器103包括保持第0位元的數位資料的暫存器221及保持第1位元的數位資料的暫存器222的情況。此外,示出控制是否向暫存器221進行供電的控制信號Pvalue[0]及控制是否向暫存器222進行供電的控制信號Pvalue[1]。還示出控制是否向緩衝電路111進行供電的控制信號P111、控制是否向數位類比轉換電路104進行供電的控制信號PDAC以及控制是否向比較器102進行供電的控制信號PComp
接著,參照圖14所示的時序圖對圖13的半導體裝置200的工作進行說明。例如,將VDD設定為3V,將VSS設定為0V,將Vref設定為2V,將Vin設定為1.5V。在此,對“00”、“01”、“10”及“11”的數字值分別對應於0.5V、1.0V、1.5V及2.0V的類比值的情況進行說明。注意,圖式中的陰影線部231表示保持上一個資料的狀態。
當信號SADC輸入時序控制器105時,時序控制器105使振盪電路106開始工作,並使其輸出時脈信號CLK。當信號SADC輸入時序控制器105時,時序控制器105向取樣保持電路101輸出控制信號S1。時序控制器105向數位類比轉換電路104及逐次逼近暫存器103輸出控制信號S2。時序控制器105向數位類比轉換電路104及逐次逼近暫存器103輸出控制信號S3value[1:0]
在圖14中,控制信號S1的波形與信號SADC相同,但是只要在半導體裝置200能進行正常工作的範圍內,控制信號S1也可以是其他波形。根據控制信號S1,取樣保持電路101開始工作。輸入到取樣保持電路101的1.5V的類比電位Vin在緩衝電路111中被放大,並且當使電晶體112導通時,該類比電位Vin供應到節點ND。當使電晶體112關閉時,1.5V的類比電位保持在節點ND中。
在圖14中,控制信號S2的波形與信號CLK相同,但是只要在半導體裝置200能進行正常工作的範圍內,控制信號S2也可以是其他波形。根據控制信號S2,逐次逼近暫存器103被重設。根據控制信號S1及控制信號S2,數位類比轉換電路104被重設。
在圖14中,直到各個位元的數位資料確定為止,控制信號S3value[1:0]保持高位準,但是只要在半導體裝置200能進行正常工作的範圍內,控制信號S3value[1:0]也可以是其他波形。在根據控制信號S3value[1:0]確定各個位元的數位資料之後,控制電晶體211的導通/關閉,以保持數位資料。
在根據控制信號S1使電晶體112關閉來在節點ND中保持1.5V的類比電位之後,根據控制信號P111停止向取樣保持電路101的緩衝電路111供電。即使停止向緩衝電路111供電,由於電晶體112處於關閉狀態,也可以在降低功耗的同時保持類比電位。
當根據控制信號S2使逐次逼近暫存器103重設時,暫存器221及暫存器222被初始化為“00”。暫存器221及暫存器222也可以被初始化為“11”。
當根據控制信號S3value[1:0]使電晶體211導通時,各個位元的數位資料被供應到數位類比轉換電路104。
接著,在時脈信號CLK的第一週期的上升沿,時序控制器105將逐次逼近暫存器103的暫存器222中的最高階位元的第1位元的數位資料設定為“1”。另外,利用控制信號S2數位類比轉換電路104將逐次逼近暫存器103的數位資料“10”轉換為1.5V的類比電位DACout,並將其輸出到比較器102。比較器102對保持在節點ND中的類比電位Vin的1.5V與經過數位類比轉換的類比電位DACout的1.5V進行比較,當類比電位Vin為類比電位DACout以上時輸出高位準的信號cmpout,當類比電位Vin低於類比電位DACout時輸出低位準 的信號cmpout。在此,由於對1.5V的兩個類比電位進行比較,因此信號cmpout成為高位準。信號cmpout輸入逐次逼近暫存器103。
接著,由於高階位元的第1位元的數位資料被確定為“1”,因此時序控制器105在時脈信號CLK的第一週期的下降沿將控制信號S3value[1]設定為低位準,使電晶體211關閉,來在數位類比轉換電路104內保持第1位元的數位資料。另外,藉由將控制信號Pvalue[1]設定為低位準,來停止向逐次逼近暫存器103的暫存器222供電。即使停止向暫存器222供電,由於電晶體211處於關閉狀態,也可以在降低功耗的同時在數位類比轉換電路104內保持數位資料。
接著,在時脈信號CLK的第二週期的上升沿,時序控制器105將逐次逼近暫存器103的暫存器221中的最低階位元的第0位元的數位資料設定為“1”。另外,利用控制信號S2數位類比轉換電路104將逐次逼近暫存器103的數位資料“11”轉換為2.0V的類比電位DACout,並將其輸出到比較器102。比較器102對保持在節點ND中的類比電位Vin的1.5V與經過數位類比轉換的類比電位DACout的2.0V進行比較,當類比電位Vin為類比電位DACout以上時輸出高位準的信號cmpout,當類比電位Vin低於類比電位DACout時輸出低位準的信號cmpout。在此,對1.5V的類比電位Vin與2.0V的類比電位DACout進行比較,因此信號cmpout成為低位準。信號cmpout輸入逐次逼近暫存器103。
接著,由於低階位元的第0位元的數位資料被確定為“0”,因此時序控制器105在時脈信號CLK的第二週期的下降沿將控制信號S3value[0]設定為低位 準,使電晶體211關閉,來在數位類比轉換電路104內保持第0位元的數位資料。另外,藉由將控制信號Pvalue[0]設定為低位準,來停止向逐次逼近暫存器103的暫存器221供電。即使停止向暫存器221供電,由於電晶體211處於關閉狀態,也可以在降低功耗的同時在數位類比轉換電路104內保持數位資料。
時序控制器105在時脈信號CLK的第二週期的下降沿將控制信號PComp及PADC設定為低位準,來停止向比較器102及數位類比轉換電路104供電。即使停止向比較器102及數位類比轉換電路104供電,由於電晶體211處於關閉狀態,也可以在降低功耗的同時在數位類比轉換電路104內保持數位資料。
如此,1.5V的類比電位Vin被轉換為2位元的數位資料“10”。
在本實施方式所公開的結構中,在停止供電之後也可以利用OS電晶體保持類比資料或數位資料的電位,因此可以停止向各電路供電,而可以降低功耗。另外,藉由在數位資料確定之後,停止向起到AD轉換器的作用的半導體裝置整體供電,直到輸入下一個類比電位Vin為止,可以降低功耗。
上面說明的起到AD轉換器的作用的本實施方式的半導體裝置與上述實施方式1同樣地將由感測器等取得的類比電位Vin保持在包括關態電流極低的電晶體的取樣保持電路101中。此外,將已確定的數位資料保持在數位類比轉換電路中。在本發明的一個實施方式中,可以藉由停止向半導體裝置所包括的各電路供電來降低功耗。
此外,在本實施方式的半導體裝置中,可以在不降低驅動電壓或時脈信號的頻率的情況下降低功耗,所以可以避免降低解析度或取樣頻率等AD轉換器的性能。此外,在本實施方式的半導體裝置中,可以在不使用快閃記憶體等的情況下保持類比資料,所以可以在不設置專用的高壓發生電路或週邊電路的情況下降低功耗。
實施方式3
在本實施方式中,作為可使用上述實施方式1、2所說明的起到AD轉換器的作用的半導體裝置的例子,以無線感測器為一個例子進行說明。無線感測器也被稱為RF(Radio Frequency:射頻)感測器等。
無線感測器從無線通訊裝置接收無線信號並將由感測器電路獲得的資料發送到無線通訊裝置。無線通訊裝置只要是能夠發送/接收無線信號的裝置即可,作為一個例子,可以舉出詢問器、智慧電表、行動電話、個人電腦或收集資料的無線終端等。
無線感測器較佳為以所接收的無線信號為電力而工作的被動型無線感測器。被動型無線感測器沒有安裝二次電池,因此可以實現小型化,從而可以提高設置的彈性。無線感測器也可以安裝有能夠由所接收的無線信號生成功率而進行充電的二次電池。
無線信號的頻帶根據法令等適當地選擇即可,例如可以使用135kHz波段的 長波段、13.56MHz波段的短波段、900MHz波段的UHF波段、2.45GHz波段的微波段等。根據無線信號的頻帶,選擇無線感測器所包括的天線的結構即可。
無線感測器的方塊圖
圖15示出無線感測器400的方塊圖。無線感測器大致分為天線401及積體電路部402(也稱為IC部或電路部)。
天線401將無線信號轉換為電信號或者將電信號轉換為無線信號,並與外部的詢問器等終端進行信號的發送/接收。可以按傳輸信號的無線信號的頻帶設置多個天線。調變方式例如有類比調變或者數位調變,可以使用調幅、調頻、調相及擴頻中的任一個。
積體電路部402包括利用藉由接收無線信號而生成的電壓及電信號來進行工作的電路。積體電路部402還包括經由天線401發送藉由上述電路工作而獲得的電信號的電路。
積體電路部402例如包括整流電路403、解調變電路404、調變電路405、恆壓電路406、控制電路407、振盪電路408、記憶體電路409、AD轉換器411及感測器電路412。
整流電路403對來自天線401的電信號進行整流及平滑化。被整流及平滑化的無線信號成為具有恆電位的電壓VIN。電壓VIN輸出到恆壓電路406。
整流電路403也可以包括保護電路(限制器電路)。保護電路在來自天線401的電信號具有大電壓時保護積體電路部402的各電路免受損壞。
解調變電路404對來自天線401的電信號進行解調。被解調的信號輸出到控制電路407。
調變電路405對由控制電路407生成的電信號進行調變。被調變的電信號利用載波經由天線401作為無線信號被發送。
恆壓電路406根據電壓VIN生成電壓。在恆壓電路406中生成的電壓VDD供應到積體電路部402中的各電路。注意,恆壓電路406所生成的電壓不侷限於一個,也可以為多個。
控制電路407生成輸入到積體電路部402中的各電路的信號、從積體電路部402中的各電路輸出的信號、用來使積體電路部402中的各電路進行工作的信號等並對積體電路部402中的各電路進行控制。
振盪電路408生成基準的時脈信號。例如,時脈信號供應到控制電路407、記憶體電路409和AD轉換器411。
記憶體電路409保持由感測器電路412取得且由AD轉換器411從類比資料轉換為數位資料的資料。由於向無線感測器400的供電在接收無線信號時進行,因此是間歇性的。在此情況下,向記憶體電路409的供電也間歇性地進行。因此,記憶體電路409較佳為包括即使在間歇性地進行供電的情況下也 可以保持資料的非揮發性記憶元件。作為非揮發性記憶元件,除了快閃記憶體之外,例如,還可以使用鐵電隨機存取記憶體(FeRAM)、磁阻式隨機存取記憶體(MRAM)、相變化記憶體(PRAM)、阻變記憶體(ReRAM)等。或者,也可以使用利用OS電晶體的關態電流極低的特性藉由保持電荷來保持資料的電路作為記憶元件。當使用OS電晶體形成記憶元件時,可以層疊該電晶體與包含矽層的電晶體。
記憶體電路409也可以具有無線感測器400的識別號碼(ID)。藉由使無線感測器400具有識別號碼,可以實現一個詢問器與多個無線感測器之間的通信。例如,藉由指定識別號碼,可以僅讀出具有所需資料的無線感測器的資料。記憶體電路409也可以寫入、讀出及保持從外部的詢問器等接收的無線信號所具有的資料。此時,可以寫入對應於無線感測器400的使用環境的條件等,所以可以擴大用途。
AD轉換器411使用上述實施方式所說明的半導體裝置。包括AD轉換器411的無線感測器400藉由將上述實施方式所說明的半導體裝置用於AD轉換器411來降低功耗,可以提供不降低解析度或取樣頻率等AD轉換器的性能或者不需要用來保持類比資料的專用的高壓發生電路或週邊電路的無線感測器。另外,如在上述實施方式中所說明的那樣,藉由AD轉換器的工作可以控制向各電路的供電。因此,在接收無線信號期間不需要一直向AD轉換器供電。因此,可以降低無線感測器400中的AD轉換器所消耗的功率的比率,而可以增加從無線感測器400向外部發送無線信號時消耗的功率的比率,由 此可以提高無線感測器400的方便性,例如可以延長通信距離等。
在上述實施方式中,示出半導體裝置具備時序控制器和振盪電路等的結構,但是也可以將時序控制器和振盪電路等設置在AD轉換器411的外部。例如,也可以使用積體電路部402中的振盪電路408代替AD轉換器411所包括的振盪電路。
AD轉換器411也可以具備用來與外部進行信號的輸入/輸出的輸入輸出介面、控制電路等。
感測器電路412將熱資料或電磁資料等各種資料作為類比資料輸出。感測器電路包括各種感測器。例如,可以使用溫度感測器、光學感測器、氣體感測器、火焰感測器、煙霧感測器、濕度感測器、壓力感測器、流量感測器、振動感測器、觸控感測器、聲音感測器、磁感測器、輻射感測器、氣味感測器、花粉感測器、加速度感測器、傾斜度感測器、陀螺儀感測器、方位感測器、功率感測器等。
如圖16所示,也可以將感測器電路412設置在積體電路部402的外部。可以分開地形成感測器電路412及積體電路部402。由此,可以提高感測器電路412的設計彈性,而可以擴大由感測器電路取得的資料的選擇範圍。
記憶體電路的結構
在此,舉出多個具體例子對上述記憶體電路409的結構實例進行說明。注 意,記憶體電路409具有使用OS電晶體形成記憶元件的電路結構(也稱為OS記憶體)。
圖17為示出記憶體電路409的結構實例的方塊圖。記憶體電路409包括控制器360、行解碼器電路361、行驅動電路362、列驅動電路363及記憶單元陣列370。
控制器360為記憶體電路409的控制電路,根據邏輯部的訪問要求生成用來控制行解碼器電路361、行驅動電路362及列驅動電路363的控制信號。行解碼器電路361、行驅動電路362及列驅動電路363根據控制器360的控制信號生成用來驅動記憶單元陣列370的驅動信號。
當在記憶單元陣列370中儲存多值資料時,如圖18所示,也可以採用具備AD轉換器364的記憶體電路409_A的結構。AD轉換器364可以採用快速型、Delta-Sigma(Σ-△)型、管線型、積分型、逐次逼近型等方式。在採用逐次逼近型的情況下,較佳為使用上述實施方式所說明的半導體裝置。包括AD轉換器411的無線感測器400藉由將上述實施方式所說明的半導體裝置用於AD轉換器411來降低功耗,可以提供不降低解析度或取樣頻率等AD轉換器的性能或者不需要用來保持類比資料的專用的高壓發生電路或週邊電路的無線感測器。
記憶單元陣列370是以陣列狀配置有多個記憶單元的電路。圖19是示出記憶單元陣列370的結構實例的電路圖。在圖19中,典型地示出[2j-1,2k-1]至 [2j,2k](j和k是1以上的整數)這4個記憶單元380。
記憶單元380包括電晶體M70至電晶體M72和電容器C70。在此,電晶體M70是n通道型OS電晶體。電晶體M71和電晶體M72是p通道型Si電晶體。節點FN是將資料作為電荷保持的記憶單元陣列370的資料容納部,在該例子中,相當於電晶體M72的閘極。
注意,M71和M72也可以是n通道電晶體。圖20所示的記憶單元371為其一個例子。當M71和M72為n通道電晶體時,也可以省略與電容器C70連接的佈線CWL而將電容器C70連接到佈線SL。圖30示出該種情況的電路圖。圖30所示的記憶體電路373可以省略佈線CWL,所以可以縮小電路面積。
在記憶單元陣列370中,對應於記憶單元380的排列而配置有佈線(WWL、RWL、CWL、SL、WBL、RBL)。記憶單元380與相對應的列及行的佈線連接。另外,設置有佈線BGL作為記憶單元陣列370的公共佈線。佈線BGL與記憶單元380中的電晶體M70的背閘極連接。
佈線WWL和佈線RWL分別用作寫入字線、讀出字線,並且它們都與行驅動電路362連接。佈線CWL用作供應對電容器C70施加的電壓的佈線。
佈線SL用作源極線,並且每2列設置佈線SL。佈線WBL用作寫入位元線,對記憶單元380寫入的儲存資料從列驅動電路363供應到佈線WBL。佈線RBL用作讀出位元線,從記憶單元380讀出的儲存資料輸出到佈線RBL。佈 線SL、佈線WBL及佈線RBL與列驅動電路363連接。
佈線RBL的輸出與時脈反相器CINV連接。設置時脈反相器CINV是因為從佈線RBL讀出的信號的電壓位準與被寫入的資料的電壓位準相反。在圖19的例子中,在被寫入的資料的電壓為低位準時佈線RBL的電壓處於高位準,並且在被寫入的資料的電壓為高位準時佈線RBL的電壓為低位準。佈線OE和佈線OEB是供應用來控制時脈反相器CINV的輸出信號的信號的佈線。時脈反相器CINV的輸出信號(儲存資料)從佈線DO輸出。
電容器C70被用作保持節點FN的電荷的電容器。電容器C70的一個端子與節點FN連接,另一個端子與佈線CWL連接。佈線CWL與行驅動電路362連接。在可以由記憶單元380的佈線間電容器而保持節點FN的電荷的情況下,也可以不設置電容器C70和佈線CWL。
藉由使電晶體M70導通,對應於資料值(“0”、“1”)的電壓施加到節點FN。藉由使電晶體M70關閉,節點FN處於電浮動狀態,記憶單元380處於資料保持狀態。因為電晶體M70是OS電晶體,所以電晶體M70在關閉狀態下流過源極與汲極之間的洩漏電流極低。因此,記憶單元380可以在不進行更新工作的情況下將資料保持數年(例如10年間左右),所以可以將記憶單元380用作非揮發性記憶單元。藉由對背閘極施加VBG使電晶體M70的Vth向正方向漂移,因此在資料保持狀態下,可以進一步確實地對電晶體M70的閘極施加小於Vth的電壓,而可以得到資料保持錯誤少的記憶單元380。
因此,即使在無線感測器400沒有接收電波的狀態下,也可以在記憶體電路409中保持資料。以下,參照圖21詳細地說明記憶單元陣列370(記憶體電路409)的工作。
在OS電晶體中,在利用關態電流極低的特性的記憶體電路的情況下,在保持資料期間有時對電晶體持續供應一定的電壓。例如,有時對電晶體的閘極持續供應完全使電晶體關閉的電壓。或者,有時對電晶體的背閘極持續供應使電晶體的臨界電壓漂移而使電晶體處於常關閉狀態的電壓。在此情況下,在保持資料期間,對記憶體電路供應電壓,但是幾乎沒有電流流過,因此幾乎不消耗功率。因為幾乎不消耗功率,所以即使記憶體電路被供應一定的電壓也可以說該記憶體電路實質上是非揮發性的。
圖21是示出記憶單元陣列370(記憶體電路409)的工作的一個例子的時序圖。明確而言,在圖21中示出輸入到記憶單元陣列370的信號波形,還示出記憶單元陣列370中的佈線及節點的高位準(“H”)和低位準(“L”)的電壓。在該例子中,佈線CWL、佈線SL和佈線BGL被施加固定電壓。
在期間Tp1,記憶體電路409處於待命狀態(Stdby)。待命狀態是指在無線感測器400中生成VIN的狀態,此時記憶體電路409處於資料保持狀態。佈線WWL、佈線WBL及佈線RBL處於低位準,並且佈線RWL處於高位準。當記憶單元380被寫入“1”時節點FN的電壓是“H”,並且在記憶單元380被寫入“0”時節點FN的電壓是“L”。
期間Tp2是寫入工作期間。要寫入資料的行的佈線WWL變為“H”,由此使電晶體M70導通,節點FN與佈線WBL導通。當寫入“1”時,佈線WBL變為“H”,節點FN也變為“H”。另一方面,當寫入“0”時,佈線WBL是“L”,節點FN也變為“L”。藉由使佈線WWL變為“L”而使電晶體M70關閉,資料寫入工作結束,記憶單元380處於待命狀態。
在期間Tp3(待命期間),電晶體M70從導通切換為關閉,節點FN的電壓下降,下降值相當於電晶體M70的臨界電壓。如上所述,藉由對背閘極施加負電壓VBG,使電晶體M70的Vth向正方向漂移,因此其洩漏電流變極低,在節點FN中,可以保持可識別為“1”的電壓數年(例如,10年間左右)。
期間Tp4是讀出工作期間。讀出資料的行的佈線RWL變為“L”,該行的電晶體M71導通。其他行的佈線RWL維持“H”。在記憶單元380中儲存“1”時,電晶體M72處於關閉狀態,佈線RBL維持“L”。在記憶單元380中儲存“0”時,電晶體M72也處於導通狀態,因此佈線RBL藉由電晶體M71和電晶體M72與佈線SL連接,佈線RBL的電壓位準變為“H”。讀出到佈線RBL的信號的電壓位準被時脈反相器CINV反轉並輸出到佈線DO。
在期間Tp5中,記憶體電路409處於待命狀態,節點FN和佈線的電壓位準與期間Tp1相同。
圖22示出記憶單元陣列的其他結構實例。圖22所示的記憶單元陣列372是記憶單元陣列370的變形例子。記憶單元陣列372與記憶單元陣列370的不同之 處在於一個佈線BL具有佈線WBL和佈線RBL的功能。就是說,在圖19的例子中設置有寫入用位元線和讀出用位元線的兩個位元線,而在圖22的例子中設置有一個位元線。
圖23是示出記憶單元陣列372的工作例子的時序圖。如圖23所示那樣,可以與記憶單元陣列370同樣地驅動記憶單元陣列372。佈線BL具有佈線WBL和佈線RBL兩者的功能。在寫入工作期間(Tp2)中,在對記憶單元380寫入“1”時佈線BL變為“H”,在對記憶單元380寫入“0”時佈線BL變為“L”。在讀出工作期間(Tp4),在記憶單元380儲存“1”時,電晶體M72處於關閉狀態,因此佈線BL維持“L”。在儲存單元380儲存“0”時,電晶體M72也處於導通狀態,因此佈線BL藉由電晶體M71和電晶體M72與佈線SL連接,佈線BL的電壓位準變為“H”。讀出到佈線BL的信號的邏輯值被時脈反相器CINV反轉並輸出到佈線DO。
有關將OS記憶體安裝在無線感測器中的優點
在此,對將作為記憶體電路409的一個例子進行了詳細說明的OS記憶體安裝在無線感測器400中的優點進行詳細的說明。
為了說明安裝OS記憶體的優點,作為比較對象,舉出不包括記憶體電路409的無線感測器400及包括快閃記憶體的記憶體電路409而進行說明。圖31A是示出不包括記憶體電路409的無線感測器400A的結構的方塊圖,圖31B是示出安裝有包括快閃記憶體(FLASH)的記憶體電路409F的無線感測器400B的結構的方塊圖,圖31C是示出安裝有包括OS記憶體(OS)的記憶體電路 409OS的無線感測器400C的結構的方塊圖。在圖31A至圖31C中示出詢問器413與無線感測器400A至400C之間進行無線信號的傳輸的例子。
圖31A所示的無線感測器400A不包括記憶體電路。因此,不能在無線感測器400A中保持由感測器電路412取得的資料。因此,接收無線信號並進行感測之後,需要立刻向詢問器413發送資料。因此,詢問器413與無線感測器400A的通信時間增大,資料處理的最大功率也增加。在此,“感測”是指由無線感測器內的感測器電路取得資料的一連串的工作,“一連串的工作”例如是指取得並保持類比資料以及根據類比資料取得數位資料的工作。
圖32A示出將感測及與詢問器之間的資料的發送/接收(Sensing+Data transmission/reception)作為一連串的工作進行時的示意圖。無線感測器的最大功率越大詢問器413與無線感測器400A的距離R越短。當距離R短時,能夠通信的範圍變窄且通信時間變短。
圖33A示出將感測及與詢問器之間的資料的發送/接收(Sensing+Data transmission/reception)作為一連串的工作進行時的功率的時間依賴性。無線感測器400A的AD轉換器為逐次逼近型,並以如下條件估計功耗:解析度為10位元,取樣頻率為2kSps,潛伏(latency)為500μs,驅動電壓為3.3V,放大器增益為26dB。
在圖式中,PComp表示比較器的功耗,PS&H表示取樣保持電路的功耗,PCON 表示控制電路的功耗,PSensor表示感測器電路的功耗。“wake”、“Query”、“ACK”、“Req_RN”、“SenseADC”、“Read”為無線感測器與詢問器之間進行的通信的指令名稱。
根據圖33A所示的功率的時間依賴性估計通信時間為16.5ms,最大功率為58μW。通信時間長是因為從詢問器413接收無線信號、進行感測及向詢問器發送無線信號這一連串的工作需要時間。可知取樣保持電路及比較器對最大功率造成很大影響。比較器的功耗包括生成參考電位Vref的電路的功耗。由於最大功率大,所以在圖31A的結構中難以延長圖32A中的距離R。另外,由於距離R短,所以能夠通信的範圍變窄而難以確保通信時間。
圖31B所示的無線感測器400B具備包括快閃記憶體(FLASH)的記憶體電路409F。因此,可以在無線感測器400B中保持由感測器電路412取得的資料。因此,在接收無線信號而進行感測之後不需要立刻向詢問器413發送資料,所以可以分開進行感測及資料發送。因此,可以縮短詢問器413與無線感測器400B之間的一次通信時間。
圖32B示出分開進行感測(Sensing)及與詢問器之間的資料的發送/接收(Data transmission/reception)時的示意圖。由於可以分開進行感測及與詢問器413之間的資料的發送/接收,因此可以降低最大功率。當最大功率降低時,感測時的詢問器413與無線感測器400B之間的距離Rs、進行與詢問器413之間的資料的發送/接收時的詢問器413與無線感測器400B之間的距離RDT可以比圖32A中的距離R長。
圖33B示出分開進行感測(Sensing)及與詢問器之間的資料的發送/接收(Data transmission/reception)時的功率的時間依賴性。無線感測器400B的AD轉換器與無線感測器400A相同。圖式中的符號及指令的說明與圖33A相同。圖式中的PWRITE表示為了將資料寫入記憶體電路409F中所需的功耗。
從圖33B所示的功率的時間依賴性估計感測時的通信時間為9.5ms,最大功率為65μW,進行與詢問器之間的資料的發送/接收時的通信時間為10.5ms,最大功率為15μW。通信時間比圖31A的情況短。然而,可知在感測時為了將資料寫入記憶體電路409F中所需的功耗對最大功率造成很大影響。因此,雖然通信時間變短,但是在感測時的最大功率大的圖31B的結構中,難以延長圖32B中的距離Rs。
圖31C所示的無線感測器400C具備包括OS記憶體的記憶體電路409OS。因此,可以在無線感測器400C中保持由感測器電路412取得的資料。因此,與圖31B同樣地可以分開進行感測及資料發送。
圖32B示出分開進行感測及與詢問器之間的資料的發送/接收時的示意圖。與無線感測器400B同樣地,由於可以分開進行感測及與詢問器413之間的資料的發送/接收,可以降低最大功率。當最大功率降低時,距離Rs及RDT可以比圖32A中的距離R長。
圖33C示出分開進行感測及與詢問器之間的資料的發送/接收時的功率的時 間依賴性。無線感測器400C的AD轉換器具有實施方式1所說明的結構。圖式中的符號及指令的說明也與圖33A和圖33B相同。圖式中的PWRITE表示為了將資料寫入記憶體電路409OS中所需的功耗。
從圖33C所示的功率的時間依賴性估計感測時的通信時間為6.1ms,最大功率為46μW,進行與詢問器之間的資料的發送/接收時的通信時間為10.5ms,最大功率為15μW。通信時間比圖31A和圖31B的情況短,最大功率也比圖31A和圖31B的情況小。通信時間變短是因為藉由將OS記憶體安裝在記憶體電路409OS中,寫入資料所需的時間被縮短了的緣故。最大功率小是因為藉由採用實施方式1所說明的AD轉換器,可以停止向取樣保持電路供電而相應地降低了功耗的緣故。因此,在通信時間短且最大功率小的圖31C的結構中,可以延長圖32B中的距離Rs及距離RDT
在圖31C的結構中,進行與詢問器之間的資料的發送/接收時的最大功率比感測時的最大功率小。因此,距離RDT可以比距離Rs長。因此,可以在移動的同時取得資料,諸如在靠近無線感測器的同時進行感測而在離開無線感測器的同時與詢問器之間進行資料的發送/接收。此外,感測時的通信時間比與詢問器之間的資料的發送/接收時的通信時間短。因此,可以說圖31C的結構適合在移動的同時進行感測並進行與詢問器之間的資料的發送/接收的情況。
圖34和圖35示出一次性地進行上述感測及與詢問器之間的資料的發送/接收時以及分兩部進行感測及與詢問器之間的資料的發送/接收時的通信距離及 通信時間的圖表,其中,圖34示出無線感測器的功耗為10μW的情況,圖35示出無線感測器的功耗為30μW的情況。在圖式中,虛線曲線示出假設以時速100km進行移動時能夠通信的區域的界線。在圖式中,短劃線曲線示出假設以時速300km進行移動時能夠通信的區域的界線。另外,實線曲線示出假設以時速500km進行移動時能夠通信的區域的界線。在圖式中,方塊表示圖31A所示的無線感測器一次性地進行感測及資料的發送/接收時的值。菱形表示圖31B所示的無線感測器分開進行感測及資料的發送/接收時的感測時(第一次)的值。三角形表示圖31C所示的無線感測器分開進行感測及資料的發送/接收時的感測時(第一次)的值。圓圈表示圖31C所示的無線感測器分開進行感測及資料的發送/接收時的與詢問器之間的資料的發送/接收時(第二次)的值。各曲線的下側為能夠通信的區域。注意,通信距離為1m以上。
由圖34和圖35可知,圖31C所示的包括OS記憶體的無線感測器能夠應對假設以時速500km進行移動時的通信距離及通信時間的情況。由該結果可知,圖31C的結構即使在高速移動的情況下也可以進行感測及與詢問器之間的資料的發送/接收。
實施方式4
在本實施方式中,參照圖24對半導體裝置的剖面結構的一個例子進行說明。在本實施方式的例子中,在由使用矽等的電晶體(Si電晶體)形成的電路上層疊OS電晶體。
圖24示出半導體裝置的一部分的剖面。圖24所示的半導體裝置在其下部包括使用第一半導體材料(例如,矽)的n型電晶體及p型電晶體,在其上部包括使用第二半導體材料(例如,氧化物半導體)的電晶體及電容器。
下部的電晶體的結構
n型電晶體510包括:設置在p型井500p中的通道形成區501;夾持通道形成區501的低濃度雜質區502及高濃度雜質區503(將這些雜質區簡單地總稱為雜質區);與該雜質區接觸的導電區507;設置在通道形成區501上的閘極絕緣膜504a;設置在閘極絕緣膜504a上的閘極電極505a;以及與導電區507接觸的源極電極506a及汲極電極506b。在閘極電極505a的側面設置有側壁絕緣膜508a。以覆蓋電晶體510的方式設置有層間絕緣膜521及層間絕緣膜522。源極電極506a及汲極電極506b與導電區507是藉由形成在層間絕緣膜521及層間絕緣膜522中的開口連接著的。導電區507可以使用金屬矽化物等。
p型電晶體520包括:設置在n型井500n中的通道形成區511;夾持通道形成區511的低濃度雜質區512及高濃度雜質區513(將這些雜質區簡單地總稱為雜質區);與該雜質區接觸的導電區517;設置在通道形成區511上的閘極絕緣膜504b;設置在閘極絕緣膜504b上的閘極電極505b;以及與導電區517接觸的源極電極506c及汲極電極506d。在閘極電極505b的側面設置有側壁絕緣膜508b。以覆蓋電晶體520的方式設置有層間絕緣膜521及層間絕緣膜522。源極電極506c及汲極電極506d與導電區517是藉由形成在層間絕緣膜521及層間絕緣膜522中的開口連接著的。
以圍繞電晶體510及電晶體520的方式設置有元件分離絕緣膜509。
雖然圖24示出三井結構,但是也可以採用二井(double-well)結構、雙井(twin-well)結構、單井(single-well)結構。另外,圖24示出電晶體510及電晶體520分別是在形成在基板中的p型井500p和n型井500n中形成通道的電晶體的情況,但是,也可以是在形成在絕緣表面上的非晶半導體膜或多晶半導體膜中形成通道的電晶體。此外,如使用SOI基板的情況那樣,也可以是在單晶半導體膜中形成通道的電晶體。
藉由作為半導體基板使用單晶半導體基板,可以使電晶體510及電晶體520高速工作,另外,可以精確地控制臨界電壓。因此,較佳為使用單晶半導體基板形成所有上述實施方式所示的半導體裝置中的取樣保持電路、比較器、逐次逼近暫存器、類比數位轉換電路、時序控制器以及振盪電路或者其一部分。
電晶體510藉由佈線523與電晶體520連接,在佈線523上設置有絕緣膜524。在絕緣膜524上設置有導電層525a、525b及絕緣膜526。絕緣膜526較佳為以如下方法形成:在絕緣膜524上形成導電層525a、525b,然後在導電層525a、525b上形成絕緣膜526,對絕緣膜526進行拋光處理直到導電層525a、525b的頂面露出為止。
上部的電晶體的結構
上部的電晶體530為OS電晶體。電晶體530包括:設置在絕緣膜524上的導電 層525b;設置在導電層525b上的絕緣膜531及絕緣膜532;設置在絕緣膜532上的半導體膜533;與半導體膜533接觸的源極電極534a、汲極電極534b;設置在半導體膜533、源極電極534a及汲極電極534b上的閘極絕緣膜535;以及設置在閘極絕緣膜535上的閘極電極536a。注意,導電層525b被用作閘極電極。
圖24示出以夾持半導體膜的方式設置上下兩個閘極電極的情況。可以對兩個閘極電極都施加用來控制導通狀態/關閉狀態的信號,也可以僅對一個閘極電極施加接地電位等固定電位。藉由控制固定電位的位準,可以控制電晶體的臨界電壓。
在絕緣膜532上設置有導電層534c,在導電層534c上設置有閘極絕緣膜535,在閘極絕緣膜535上設置有導電層536b。由導電層534c、閘極絕緣膜535及導電層536b構成電容器540。
另外,以覆蓋電晶體530及電容器540的方式設置有層間絕緣膜537及層間絕緣膜538。源極電極534a藉由形成在層間絕緣膜537及層間絕緣膜538中的開口與佈線539連接。
半導體膜533使用氧化物半導體。關於氧化物半導體的詳細結構將在下面的實施方式中詳細說明。
絕緣膜532可以具有對作為氧化物半導體的半導體膜533供應氧的功能。因 此,絕緣膜532較佳為包含氧的絕緣膜,更佳為包含比化學計量組成多的氧的絕緣膜。絕緣膜532還用作層間絕緣膜。當絕緣膜532的表面形成有凹凸時,較佳為利用CMP(Chemical Mechanical Polishing:化學機械拋光)法等進行平坦化處理,以使其表面平坦。
閘極絕緣膜535可以使用包含氧化鎂、氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化鉿、氧化鋁、矽酸鋁、氧化釹和氧化鉭中的一種以上的絕緣膜。當作為閘極絕緣膜535的材料使用相對介電常數大的材料時,可以將閘極絕緣膜535形成得較厚。例如,藉由使用相對介電常數為16的氧化鉿,可以使絕緣膜的厚度為使用相對介電常數為3.9的氧化矽的絕緣膜的厚度的4倍左右。由此,可以抑制流過閘極絕緣膜535的洩漏電流。
例如,如氧化矽及氧化鉿的疊層那樣,也可以使用其一部分包含氧化鉿、氧化鋁、氧化鉭、氮化矽等電子俘獲能階多的材料的層,在更高溫度(比半導體裝置的使用溫度或保管溫度高的溫度或者125℃以上且450℃以下,典型的是150℃以上且300℃以下)下,將閘極電極536a的電位保持為高於源極電極534a或汲極電極534b的電位的狀態1秒以上,典型的是1分鐘以上。另外,也可以使用浮動閘極代替包含電子俘獲能階多的材料的層。
由此,電子從半導體膜533向閘極電極536a移動,其一部分被電子俘獲能階俘獲。如此,使電子俘獲能階俘獲所需要的量的電子的電晶體的臨界電壓向正方向漂移。藉由控制閘極電極536a的電壓可以控制電子的俘獲量,由 此可以控制臨界電壓。俘獲電子的處理在電晶體的製造過程中進行即可。
例如,在前製程(晶圓處理)結束之後、晶圓切割製程之後或者封裝之後等發貨之前的任一個步驟進行俘獲電子的處理即可。不管在上述哪一種情況下,都較佳為在該處理之後不將電晶體放置在125℃以上的溫度下1小時以上。
作為閘極電極536a及導電層536b,可以使用Al、Ti、Cr、Co、Ni、Cu、Y、Zr、Mo、Ru、Ag、Ta和W等的導電膜。此外,閘極電極536a及導電層536b也可以是上述材料的疊層。另外,閘極電極536a及導電層536b可以使用包含氮的導電膜。例如,作為閘極電極536a及導電層536b,可以使用在氮化鈦膜上層疊有鎢膜的疊層、在氮化鎢膜上層疊有鎢膜的疊層、在氮化鉭膜上層疊有鎢膜的疊層等。
作為層間絕緣膜537,可以使用包含氧化鎂、氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹和氧化鉭中的一種以上的絕緣膜。此外,該層間絕緣膜也可以是上述材料的疊層。
層間絕緣膜537較佳為包含過量氧的氧化物絕緣膜。包含過量氧的氧化物絕緣膜是指因加熱處理等而能夠釋放氧的氧化物絕緣膜。較佳的是,藉由利用熱脫附譜分析(TDS),換算為氧原子時的氧的釋放量為1.0×1019atoms/cm3以上的膜。上述TDS分析時的膜表面溫度較佳為在100℃以上且700℃以下的範圍內,或者在100℃以上且500℃以下的範圍內。能夠將該氧化物絕緣膜 釋放的氧擴散到作為氧化物半導體的半導體膜533的通道形成區,因此即使在通道形成區形成氧缺陷的情況下也能夠補充氧。因此,能夠獲得穩定的電晶體電特性。
實施方式5
在本實施方式中,對上述實施方式所說明的OS電晶體進行說明。
OS電晶體的特性
在OS電晶體中,藉由減少氧化物半導體中的雜質濃度,使氧化物半導體成為本質或實質上本質,可以減少關態電流。在此,“實質上本質”是指氧化物半導體中的載子密度低於1×1017/cm3,較佳為低於1×1015/cm3,更佳為低於1×1013/cm3。在氧化物半導體中,氫、氮、碳、矽以及除了主要成分以外的金屬元素都是雜質。例如,氫和氮引起施體能階的形成,而增高載子密度。
使用本質或實質上本質的氧化物半導體的電晶體的載子密度低,因此該電晶體很少具有負臨界電壓的電特性。使用該氧化物半導體的電晶體的氧化物半導體的載子陷阱少,因此可以實現電特性的變動小的可靠性高的電晶體。使用該氧化物半導體的電晶體可以使關態電流非常小。
在減少了關態電流的OS電晶體中,在室溫(25℃左右)下可以將每通道寬度1μm的正規化的關態電流設定為1×10-18A以下,較佳為1×10-21A以下,更佳為1×10-24A以下,或者,在85℃的溫度下可以設定為1×10-15A以下,較佳 為1×10-18A以下,更佳為1×10-21A以下。
關態電流
在本說明書中,在沒有特別的說明的情況下,關態電流是指電晶體處於關閉狀態(也稱為非導通狀態、遮斷狀態)的汲極電流。在沒有特別的說明的情況下,在n通道電晶體中,關閉狀態是指閘極與源極間的電壓Vgs低於臨界電壓Vth的狀態,在p通道電晶體中,關閉狀態是指閘極與源極間的電壓Vgs高於臨界電壓Vth的狀態。例如,n通道電晶體的關態電流有時是指閘極與源極間的電壓Vgs低於臨界電壓Vth時的汲極電流。
電晶體的關態電流有時取決於Vgs。因此,當存在使電晶體的關態電流成為I以下的Vgs時,有時稱該電晶體的關態電流為I以下。電晶體的關態電流有時是指:當Vgs為預定的值時的關態電流;當Vgs為預定範圍內的值時的關態電流;或者當Vgs為能夠獲得充分低的關態電流的值時的關態電流。
作為一個例子,設想一種n通道電晶體,該n通道電晶體的臨界電壓Vth為0.5V,Vgs為0.5V時的汲極電流為1 10-9A,Vgs為0.1V時的汲極電流為1 10-13A,Vgs為-0.5V時的汲極電流為1 10-19A,Vgs為-0.8V時的汲極電流為1 10-22A。在Vgs為-0.5V時或在Vgs為-0.5V至-0.8V的範圍內,該電晶體的汲極電流為1 10-19A以下,所以有時稱該電晶體的關態電流為1 10-19A以下。由於存在使該電晶體的汲極電流成為1 10-22A以下的Vgs,因此有時稱該電晶體的關態電流為1 10-22A以下。
在本說明書中,有時以每通道寬度W的值表示具有通道寬度W的電晶體的關態電流。另外,有時以每預定的通道寬度(例如1μm)的電流值表示具有通道寬度W的電晶體的關態電流。在為後者時,關態電流的單位有時以電流/長度(例如,A/μm)表示。
電晶體的關態電流有時取決於溫度。在本說明書中,在沒有特別的說明的情況下,關態電流有時表示在室溫、60℃、85℃、95℃或125℃下的關態電流。或者,有時表示在保證包括該電晶體的半導體裝置等的可靠性的溫度下或者在包括該電晶體的半導體裝置等被使用的溫度(例如,5℃至35℃中的任一溫度)下的關態電流。在室溫、60℃、85℃、95℃、125℃、保證包括該電晶體的半導體裝置等的可靠性的溫度或者在包括該電晶體的半導體裝置等被使用的溫度(例如,5℃至35℃中的任一溫度)下,當存在使電晶體的關態電流成為I以下的Vgs時,有時稱該電晶體的關態電流為I以下。
電晶體的關態電流有時取決於汲極與源極間的電壓Vds。在本說明書中,在沒有特別的說明的情況下,關態電流有時表示Vds的絕對值為0.1V、0.8V、1V、1.2V、1.8V、2.5V、3V、3.3V、10V、12V、16V或20V時的關態電流。或者,有時表示保證包括該電晶體的半導體裝置等的可靠性的Vds時或者包括該電晶體的半導體裝置等所使用的Vds時的關態電流。當在Vds為預定的值的情況下存在使電晶體的關態電流成為I以下的Vgs時,有時稱該電晶體的關態電流為I以下。在此,例如,預定的值是指:0.1V、0.8V、1V、1.2V、1.8V、2.5V、3V、3.3V、10V、12V、16V、20V、保證包括該電晶體的半 導體裝置等的可靠性的Vds的值或包括該電晶體的半導體裝置等被使用的Vds的值。
在上述關態電流的說明中,可以將汲極換稱為源極。也就是說,關態電流有時指電晶體處於關閉狀態時的流過源極的電流。
在本說明書中,有時將關態電流記作洩漏電流。
在本說明書中,關態電流例如有時指當電晶體處於關閉狀態時流在源極與汲極間的電流。
氧化物半導體的組成
用於OS電晶體的半導體層的氧化物半導體較佳為至少包含銦(In)或鋅(Zn)。尤其較佳為包含In及Zn。此外,除了上述元素以外,較佳為還包含使氧堅固地結合的穩定劑(stabilizer)。作為穩定劑,包含鎵(Ga)、錫(Sn)、鋯(Zr)、鉿(Hf)和鋁(Al)中的至少一種即可。
另外,作為其他穩定劑,也可以包含鑭系元素的鑭(La)、鈰(Ce)、鐠(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)、鎦(Lu)中的一種或多種。
例如,作為用於電晶體的半導體層的氧化物半導體,例如可以使用氧化銦、氧化錫、氧化鋅、In-Zn類氧化物、Sn-Zn類氧化物、Al-Zn類氧化物、Zn-Mg類氧化物、Sn-Mg類氧化物、In-Mg類氧化物、In-Ga類氧化物、In-Ga-Zn類 氧化物(也稱為IGZO)、In-Al-Zn類氧化物、In-Sn-Zn類氧化物、Sn-Ga-Zn類氧化物、Al-Ga-Zn類氧化物、Sn-Al-Zn類氧化物、In-Hf-Zn類氧化物、In-Zr-Zn類氧化物、In-Ti-Zn類氧化物、In-Sc-Zn類氧化物、In-Y-Zn類氧化物、In-La-Zn類氧化物、In-Ce-Zn類氧化物、In-Pr-Zn類氧化物、In-Nd-Zn類氧化物、In-Sm-Zn類氧化物、In-Eu-Zn類氧化物、In-Gd-Zn類氧化物、In-Tb-Zn類氧化物、In-Dy-Zn類氧化物、In-Ho-Zn類氧化物、In-Er-Zn類氧化物、In-Tm-Zn類氧化物、In-Yb-Zn類氧化物、In-Lu-Zn類氧化物、In-Sn-Ga-Zn類氧化物、In-Hf-Ga-Zn類氧化物、In-Al-Ga-Zn類氧化物、In-Sn-Al-Zn類氧化物、In-Sn-Hf-Zn類氧化物、In-Hf-Al-Zn類氧化物等。
例如,可以使用其原子個數比為In:Ga:Zn=1:1:1、In:Ga:Zn=3:1:2或In:Ga:Zn=2:1:3的In-Ga-Zn類氧化物或具有與其類似的組成的氧化物。
氧化物半導體中的雜質
當構成半導體層的氧化物半導體膜含有多量的氫時,該氫與氧化物半導體鍵合而使該氫的一部分成為施體,因此產生作為載子的電子。其結果是,導致電晶體的臨界電壓向負方向漂移。因此,較佳為藉由在形成氧化物半導體膜之後進行脫水化處理(脫氫化處理),從氧化物半導體膜中去除氫或水分以使其儘量不包含雜質來實現高度純化。
另外,有時在對氧化物半導體膜進行脫水化處理(脫氫化處理)時,氧也同時減少。因此,較佳的是為了填補因對氧化物半導體膜進行脫水化處理(脫氫化處理)而增加的氧缺陷而進行將氧添加到氧化物半導體膜的處理。
如上所述,藉由進行脫水化處理(脫氫化處理)從氧化物半導體膜中去除氫或水分,並進行加氧化處理以填補氧缺陷,可以實現i型(本質)化的氧化物半導體膜或無限趨近於i型而實質上呈i型(本質)的氧化物半導體膜。注意,“實質上本質”是指:在氧化物半導體膜中,來自於施體的載子極少(近於零),載子密度為1×1017/cm3以下,1×1016/cm3以下,1×1015/cm3以下,1×1014/cm3以下,1×1013/cm3以下。
氧化物半導體的結構
對氧化物半導體的結構進行說明。
在本說明書中,“平行”是指兩條直線形成的角度為-10°以上且10°以下的狀態。因此,也包括該角度為-5°以上且5°以下的狀態。另外,“大致平行”是指兩條直線形成的角度為-30°以上且30°以下的狀態。此外,“垂直”是指兩條直線的角度為80°以上且100°以下的狀態。因此,也包括該角度為85°以上且95°以下的狀態。另外,“大致垂直”是指兩條直線形成的角度為60°以上且120°以下的狀態。
在本說明書中,六方晶系包括三方晶系和菱方晶系。
氧化物半導體膜可以分為非單晶氧化物半導體膜和單晶氧化物半導體膜。或者,氧化物半導體例如可以分為結晶氧化物半導體和非晶氧化物半導體。
作為非單晶氧化物半導體,可以舉出CAAC-OS(C-Axis Aligned Crystalline Oxide Semiconductor:c軸配向結晶氧化物半導體)、多晶氧化物半導體、微晶氧化物半導體以及非晶氧化物半導體等。作為結晶氧化物半導體,可以舉出單晶氧化物半導體、CAAC-OS、多晶氧化物半導體以及微晶氧化物半導體等。
首先,對CAAC-OS膜進行說明。
CAAC-OS膜是包含呈c軸配向的多個結晶部的氧化物半導體膜之一。
根據利用穿透式電子顯微鏡(TEM:Transmission Electron Microscope)觀察CAAC-OS膜的明視野影像及繞射圖案的複合分析影像(也稱為高解析度TEM影像),可以觀察到多個結晶部。但是,在高解析度TEM影像中觀察不到結晶部與結晶部之間的明確的邊界,亦即晶界(grain boundary)。因此,在CAAC-OS膜中,不容易發生起因於晶界的電子移動率的降低。
根據從大致平行於樣本面的方向觀察的CAAC-OS膜的高解析度剖面TEM影像可知在結晶部中金屬原子排列為層狀。各金屬原子層具有反映了形成有CAAC-OS膜的面(也稱為被形成面)或CAAC-OS膜的頂面的凸凹的形狀並以平行於CAAC-OS膜的被形成面或CAAC-OS膜的頂面的方式排列。
另一方面,根據從大致垂直於樣本面的方向觀察的CAAC-OS膜的高解析度平面TEM影像可知在結晶部中金屬原子排列為三角形狀或六角形狀。但是,在不同的結晶部之間金屬原子的排列沒有規律性。
使用X射線繞射(XRD:X-Ray Diffraction)裝置對CAAC-OS膜進行結構分析。例如,當利用out-of-plane法分析包括InGaZnO4結晶的CAAC-OS膜時,在繞射角(2θ)為31°附近時會出現峰值。由於該峰值來源於InGaZnO4結晶的(009)面,由此可知CAAC-OS膜中的結晶具有c軸配向性,並且c軸朝向大致垂直於CAAC-OS膜的被形成面或頂面的方向。
注意,當利用out-of-plane法分析包括InGaZnO4結晶的CAAC-OS膜時,除了在2θ為31°附近的峰值之外,有時還在2θ為36°附近觀察到峰值。2θ為36°附近的峰值意味著CAAC-OS膜的一部分中含有不呈c軸配向性的結晶。較佳的是,在CAAC-OS膜中在2θ為31°附近時出現峰值而在2θ為36°附近時不出現峰值。
CAAC-OS膜是雜質濃度低的氧化物半導體膜。雜質是指氫、碳、矽、過渡金屬元素等氧化物半導體膜的主要成分以外的元素。尤其是,矽等元素因為其與氧的結合力比構成氧化物半導體膜的金屬元素與氧的結合力更強而成為因從氧化物半導體膜奪取氧而打亂氧化物半導體膜的原子排列使得結晶性降低的主要因素。此外,鐵或鎳等重金屬、氬、二氧化碳等因為其原子半徑(分子半徑)大而在包含在氧化物半導體膜內部時成為打亂氧化物半導體膜的原子排列使得結晶性降低的主要因素。注意,包含在氧化物半導體膜中的雜質有時成為載子陷阱或載子發生源。
此外,CAAC-OS膜是缺陷態密度低的氧化物半導體膜。例如,氧化物半導體膜中的氧缺陷有時成為載子陷阱或者藉由俘獲氫而成為載子發生源。
將雜質濃度低且缺陷態密度低(氧缺陷少)的狀態稱為“高純度本質”或“實質上高純度本質”。高純度本質或實質上高純度本質的氧化物半導體膜具有較少的載子發生源,因此可以具有較低的載子密度。因此,使用該氧化物半導體膜的電晶體很少具有負臨界電壓的電特性(也稱為常導通特性)。此外,高純度本質或實質上高純度本質的氧化物半導體膜具有較少的載子陷阱。因此,使用該氧化物半導體膜的電晶體的電特性變動小,而成為高可靠性的電晶體。此外,被氧化物半導體膜的載子陷阱俘獲的電荷到被釋放需要長時間,有時像固定電荷那樣動作。因此,使用雜質濃度高且缺陷態密度高的氧化物半導體膜的電晶體的電特性有時不穩定。
此外,在使用CAAC-OS膜的電晶體中,起因於可見光或紫外光的照射的電特性的變動小。
接著,對微晶氧化物半導體膜進行說明。
在微晶氧化物半導體膜的高解析度TEM影像中有觀察到結晶部的區域及觀察不到明確的結晶部的區域。包含在微晶氧化物半導體膜中的結晶部的尺寸大多為1nm以上且100nm以下,或1nm以上且10nm以下。尤其是,將具有尺寸為1nm以上且10nm以下或1nm以上且3nm以下的微晶的奈米晶(nc:nanocrystal)的氧化物半導體膜稱為nc-OS(nanocrystalline Oxide Semiconductor:奈米晶氧化物半導體)膜。另外,例如在nc-OS膜的高解析度TEM影像中,有時觀察不到明確的晶界。
nc-OS膜在微小區域(例如1nm以上且10nm以下的區域,特別是1nm以上且3nm以下的區域)中其原子排列具有週期性。另外,nc-OS膜在不同的結晶部之間觀察不到晶體配向的規律性。因此,在膜整體上觀察不到配向性。所以,有時nc-OS膜在某些分析方法中與非晶氧化物半導體膜沒有差別。例如,在藉由利用使用其束徑比結晶部大的X射線的XRD裝置的out-of-plane法對nc-OS膜進行結構分析時,檢測不出表示結晶面的峰值。此外,在對nc-OS膜進行使用其束徑比結晶部大(例如,50nm以上)的電子射線的電子繞射(選區電子繞射)時,觀察到類似光暈圖案的繞射圖案。另一方面,在對nc-OS膜進行使用其束徑近於結晶部或者比結晶部小的電子射線的奈米束電子繞射時,觀察到斑點。另外,在nc-OS膜的奈米束電子繞射圖案中,有時觀察到如圓圈那樣的(環狀的)亮度高的區域。而且,在nc-OS膜的奈米束電子繞射圖案中,有時還觀察到環狀的區域內的多個斑點。
nc-OS膜是其規律性比非晶氧化物半導體膜高的氧化物半導體膜。因此,nc-OS膜的缺陷態密度比非晶氧化物半導體膜低。但是,nc-OS膜在不同的結晶部之間觀察不到晶體配向的規律性。所以,nc-OS膜的缺陷態密度比CAAC-OS膜高。
接著,對非晶氧化物半導體膜進行說明。
非晶氧化物半導體膜是具有無序的原子排列並不具有結晶部的氧化物半導體膜。其一個例子為具有如石英那樣的無定形態的氧化物半導體膜。
在非晶氧化物半導體膜的高解析度TEM影像中,觀察不到結晶部。
使用XRD裝置對非晶氧化物半導體膜進行結構分析。當利用out-of-plane法分析時,檢測不到表示結晶面的峰值。另外,在非晶氧化物半導體膜的電子繞射圖案中,觀察到光暈圖案。另外,在非晶氧化物半導體膜的奈米束電子繞射圖案中,觀察不到斑點,而觀察到光暈圖案。
此外,氧化物半導體膜有時具有呈現nc-OS膜與非晶氧化物半導體膜之間的物性的結構。將具有這種結構的氧化物半導體膜特別稱為amorphous-like氧化物半導體(a-like OS:amorphous-like Oxide Semiconductor)膜。
在a-like OS膜的高解析度TEM影像中,有時觀察到空洞(也稱為空隙)。此外,在a-like OS膜的高解析度TEM影像中,有明確地確認到結晶部的區域及確認不到結晶部的區域。a-like OS膜有時因TEM觀察時的微量的電子照射而產生晶化,由此觀察到結晶部的生長。另一方面,在良好的nc-OS膜中,幾乎觀察不到因TEM觀察時的微量的電子照射而產生的晶化。
此外,a-like OS膜及nc-OS膜的結晶部的尺寸的測量可以使用高解析度TEM影像進行。例如,InGaZnO4結晶具有層狀結構,在In-O層之間具有兩個Ga-Zn-O層。InGaZnO4結晶的單位晶格具有三個In-O層和六個Ga-Zn-O層的一共九個層在c軸方向上重疊為層狀的結構。因此,這些彼此相鄰的層之間的間隔與(009)面的晶格表面間隔(也稱為d值)大致相等,從晶體結構 分析求出其值,亦即0.29nm。因此,著眼於高解析度TEM影像的晶格條紋,在晶格條紋的間隔為0.28nm以上且0.30nm以下的區域中,每個晶格條紋都對應於InGaZnO4結晶的a-b面。
有時氧化物半導體膜的密度因結構而不同。例如,當已知某個氧化物半導體膜的組成時,藉由與具有相同組成的單晶氧化物半導體膜的密度進行比較,可以推測出該氧化物半導體膜的結構。例如,a-like OS膜的密度為單晶氧化物半導體膜的密度的78.6%以上且小於92.3%。例如,nc-OS膜的密度和CAAC-OS膜的密度為單晶氧化物半導體膜的密度的92.3%以上且小於100%。注意,形成其密度小於單晶氧化物半導體膜的密度的78%的氧化物半導體膜是很困難的。
使用具體例子對上述內容進行說明。例如,在原子個數比滿足In:Ga:Zn=1:1:1的氧化物半導體膜中,具有菱方晶系結構的單晶InGaZnO4的密度為6.357g/cm3。因此,例如,在原子個數比滿足In:Ga:Zn=1:1:1的氧化物半導體膜中,a-like OS膜的密度為5.0g/cm3以上且小於5.9g/cm3。另外,例如,在原子個數比滿足In:Ga:Zn=1:1:1的氧化物半導體膜中,nc-OS膜的密度和CAAC-OS膜的密度為5.9g/cm3以上且小於6.3g/cm3
注意,有時不存在相同組成的單晶氧化物半導體膜。此時,藉由以任意比例組合組成不同的單晶氧化物半導體膜,可以算出相當於所希望的組成的單晶氧化物半導體膜的密度。根據組成不同的單晶氧化物半導體膜的組合比例使用加權平均計算所希望的組成的單晶氧化物半導體膜的密度即可。 注意,較佳為儘可能以少的所組合的單晶氧化物半導體膜的種類來計算密度。
注意,氧化物半導體膜例如可以是包括非晶氧化物半導體膜、a-like OS膜、微晶氧化物半導體膜和CAAC-OS膜中的兩種以上的疊層膜。
如上所述,OS電晶體能夠實現極為優良的關態電流特性。
實施方式6
在本實施方式中,對具備上述實施方式所說明的半導體裝置的電子裝置進行說明。作為電子裝置的一個例子,可以舉出電腦、可攜式資訊終端(包括行動電話、可攜式遊戲機以及音頻再生裝置等)、電子書閱讀器終端、無線鍵盤等具有無線通訊單元的設備。此外,也可以在冰箱、空調、汽車、洗衣機、烹調設備(微波爐等)中設置具備上述實施方式所說明的無線感測器的無線通訊單元,並利用電腦、各種可攜式資訊終端對其進行遙控。
圖25A示出可攜式資訊終端,其包括外殼701、外殼702、第一顯示部703a和第二顯示部703b等。在外殼701和外殼702中的至少一部分中設置有上述實施方式所示的半導體裝置。因此,可以實現低功耗的可攜式資訊終端。
第一顯示部703a為具有觸摸輸入功能的面板,例如如圖25A的左圖所示,可以由第一顯示部703a顯示的選擇按鈕704選擇是進行“觸摸輸入”還是進行“鍵盤輸入”。由於可以以各種各樣的尺寸顯示選擇按鈕,所以各個年 齡層的人都能容易使用。在此,例如在選擇“鍵盤輸入”的情況下,如圖25A的右圖所示,在第一顯示部703a中顯示鍵盤705。由此,與習知的資訊終端同樣可以利用鍵盤迅速地進行文字輸入等。
另外,圖25A所示的可攜式資訊終端如圖25A的右圖所示,可以將第一顯示部703a和第二顯示部703b中的一個卸下。藉由作為第二顯示部703b採用具有觸摸輸入功能的面板,可以減輕攜帶時的重量,並可以用一隻手拿著外殼702而用另一隻手進行操作,所以很方便。
圖25A所示的可攜式資訊終端可具有:顯示各種資訊(例如靜態影像、動態影像和文字影像等)的功能;在顯示部上顯示日曆、日期、時間等的功能;操作或編輯顯示在顯示部上的資訊的功能;利用各種軟體(程式)控制處理的功能等。另外,也可以在外殼的背面或側面設置外部連接端子(耳機端子、USB端子等)、儲存介質插入部等。
圖25A所示的可攜式資訊終端可以採用以無線方式從電子書籍伺服器購買並下載所希望的書籍資料等的結構。再者,也可以使圖25A所示的外殼702具有天線、麥克風功能或無線通訊功能,來將其用作行動電話。在外殼701與外殼702分離的狀態下可以藉由無線通訊互相交換資料。
圖25B示出安裝有電子紙的電子書閱讀器終端,該電子書閱讀器終端由外殼711及外殼712這兩個外殼構成。在外殼711及外殼712中分別設置有顯示部713及顯示部714。例如,也可以由電子紙構成顯示部714,並由液晶顯示裝 置或有機發光顯示裝置等回應速度快且適於顯示動態影像的顯示裝置構成顯示部713。
外殼711及外殼712由軸部715連接,並且可以以該軸部715為軸進行開閉動作。此外,外殼711包括電源開關716、操作鍵717以及揚聲器718等。在外殼711和外殼712中的至少一個中設置有上述實施方式所示的半導體裝置。因此,可以實現低功耗的電子書閱讀器終端。
例如,藉由分別對外殼711和外殼712設置二次電池,可以如圖25B的右圖所示地對外殼711和外殼712進行分開驅動。例如,可以在外殼712中設置可連接於行動電話線路的通信設備及符合近距離無線通訊規格(例如,無線網路或藍牙)的設備,並在外殼711中設置近距離無線通訊設備。此時,外殼712從行動電話線路接收的資料以近距離無線通訊規格傳送到外殼711。被輸入外殼711的資料以近距離無線通訊規格發送到外殼712,並從外殼712發送到行動電話線路。亦即,外殼712用作無線數據機。
注意,藉由使外殼711與外殼712在其距離遠到通信被非意圖地中斷(或有可能中斷)的情況下發出警告音或在顯示部713上顯示通知,可以降低其遺失風險。
在上述使用方法中,例如,藉由平時將外殼712放在包裡並手裡拿著外殼711或者將外殼711放在容易拿出的位置(例如,衣服的口袋裡等),就可以由外殼711進行簡單的操作。例如,可以將資料的一部分或全部儲存在外殼712 中,根據需要以近距離無線通訊規格將該資料發送到外殼711,可以在外殼711上進行閱覽或視聽。
圖25C示出智能手機,其外殼721設置有顯示部722、揚聲器723、麥克風724和操作按鈕725等。上述實施方式所示的半導體裝置設置在外殼721中。因此,可以實現低功耗的智慧手機。
圖25D示出手錶型顯示裝置,其包括外殼731和顯示部732等。上述實施方式所示的半導體裝置設置在外殼731中。因此,可以實現低功耗的手錶型顯示裝置。
實施方式7
在本實施方式中,參照圖26A至圖27B對應用了上述實施方式所說明的半導體裝置的無線感測器的應用實例進行說明。
圖26A示出上述實施方式所說明的無線感測器的示意圖。如圖26A所示,無線感測器800包括天線801、積體電路部802及感測器電路805。
天線801具有無線電法規所規定的範圍內的適於目的的尺寸和形狀即可。例如,可以使用偶極天線、貼片天線(patch antenna)、環形天線、八木天線等。
積體電路部802包括由Si電晶體及OS電晶體構成的電路803及與天線連接的端子部804。電路803經過形成Si電晶體及OS電晶體的前製程形成。端子部 804經過利用切割製程或接合製程形成晶片的後製程形成。積體電路部802也被稱為半導體封裝或IC用封裝。感測器電路805設置在積體電路部802中或者外部。
感測器電路805將熱資料或電磁資料等各種資料作為類比資料輸出。有時根據感測器電路805的尺寸將感測器電路805設置在無線感測器800的外部。
圖26B示出圖26A的無線感測器800接收無線信號811時的示意圖。無線感測器800響應從外部發出的無線信號811生成電力。接收電力而處於能夠工作的狀態的感測器電路805及具備AD轉換器的無線感測器800內的積體電路部802根據需要控制向各電路供電。如在上述實施方式中所說明的那樣,藉由該AD轉換器的工作,可以控制向各電路的供電。因此,在接收無線信號811期間不需要一直向AD轉換器供電。因此,可以降低無線感測器800中的AD轉換器所消耗的功率的比率,而可以增加從無線感測器800向外部發送信號時消耗的功率的比率,由此可以提高無線感測器800的方便性,例如可以延長通信距離等。
圖26C示出這種無線感測器的應用方式的示意圖。例如,將無線感測器800貼合到物品821或者設置在其內部,從外部的詢問器822發送無線信號811。接收無線信號811的無線感測器800以不觸摸物品821的方式利用感測器取得溫度等的資料,並將其發送到詢問器822。如上所述,可以降低用來在AD轉換器中將由感測器取得的類比電位轉換為數位信號的功耗,因此可以延長通信距離,而可以提高方便性。
圖27A示出無線感測器的其他的應用方式的示意圖。例如,將無線感測器800嵌在穿隧壁面中,從外部發送無線信號811。接收無線信號811的無線感測器800可以由感測器取得穿隧壁面的資料並發送該資料。如上所述,可以降低用來在AD轉換器中將由感測器取得的類比電位轉換為數位信號的功耗,因此可以延長通信距離,而可以提高方便性。因此,可以以不直接接觸的方式取得穿隧壁面內的資料。
圖27B示出無線感測器的其他的應用方式的示意圖。例如,將無線感測器800嵌在橋樑支柱的壁面中,從外部發送無線信號811。接收無線信號811的無線感測器800可以由感測器取得橋樑支柱內的資料並發送該資料。如上所述,可以降低用來在AD轉換器中將由感測器取得的類比電位轉換為數位信號的功耗,因此可以延長通信距離,而可以提高方便性。因此,可以以不直接接觸的方式取得橋樑支柱內的資料。
圖36示出無線感測器的其他的應用方式的示意圖。例如,利用黏貼墊將無線感測器800貼在人體上,從詢問器822發送無線信號811。接收無線信號811的無線感測器800可以經過佈線832對黏貼於人體上的電極831等供應信號來取得生物資料等資料並發送該資料。可以在詢問器822的顯示部833上確認所取得的資料。如上所述,可以降低用來在AD轉換器中將由感測器取得的類比電位轉換為數位信號的功耗,因此可以延長通信距離,而可以提高方便性。因此,可以以不直接接觸的方式取得人體的生物資料。
實施方式8
圖38是安裝有上述實施方式所說明的OS記憶體及起到AD轉換器的作用的半導體裝置的無線感測器的方塊圖。在本實施方式中,尤其對與上述實施方式所說明的無線感測器不同結構的無線感測器進行說明。
無線感測器900包括天線901、電路部902及感測器903。電路部902對天線901所接收的信號進行處理,然後根據所接收的信號生成回應資料,並將回應資料從天線901發送。電路部902例如包括輸入/輸出部(IN/OUT)910、類比部920、記憶部930、邏輯部940以及AD轉換器950。
〈輸入/輸出部〉
輸入/輸出部910包括整流電路911、限制器電路912、解調變電路913及調變電路914。圖39A是示出整流電路911及限制器電路912的結構實例的電路圖。圖39B是示出解調變電路913及調變電路914的結構實例的電路圖。
整流電路911是對來自天線901的輸入信號(載波ANT)進行整流來生成電壓VIN的電路。電壓VIN被輸出到類比部920的各電路。
限制器電路912是用來防止電壓VIN變成大電壓的保護電路。
解調變電路913是用來解調天線901所接收的載波ANT的電路。解調變電路913生成被解調的信號DEMOD_OUT並將其輸出到類比部920。
調變電路914是用來對從邏輯部940輸出的回應資料(數位信號)MOD_OUT 進行調變並將其利用載波ANT發送的電路。作為調變方式例如採用ASK(Amplitude Shift Keying:幅移鍵控)方式即可。
〈類比部〉
類比部920包括電源電路921、振盪電路922、電壓檢測電路923、重設電路924及緩衝電路925。
圖40A是示出電源電路921的結構實例的方塊圖。電源電路921是生成記憶部930、邏輯部940及AD轉換器950的工作電壓的電路。在此,電源電路921由電壓VIN生成兩個工作電壓(VDD、VDD_ADC)。電源電路921包括:由電壓VIN生成偏壓電壓BIAS及參考電壓REF的電壓產生電路961;以及由電壓BIAS、參考電壓REF及電壓VIN生成工作電壓的電壓產生電路962、963。
圖40B為示出電壓產生電路961的結構實例的電路圖。圖40C為示出電壓產生電路962、963的結構實例的電路圖。
振盪電路922是從由電源電路921生成的電壓VDD生成基準時脈信號(ORIGIN_CLK)的電路。圖41A示出振盪電路922的結構實例,圖41B示出振盪電路922中的生成偏壓電壓(BIASP、BIASN)的電壓產生電路971的結構實例。
圖42是示出電壓檢測電路923的結構實例的電路圖。電壓檢測電路923判斷電壓VIN是否大於規定值並生成對應於判斷結果的數位信號。將該數位信號 用作使邏輯部940工作的觸發信號。電壓BIAS、REF從電源電路921的電壓產生電路961輸入到電壓檢測電路923的比較器。圖42示出電壓檢測電路923包括比較器的例子。比較器生成並輸出信號VIN_SENSE。
重設電路924監視在電源電路921中生成的電壓並生成對邏輯部940進行重設的重設信號。圖43是示出重設電路924的結構實例的電路圖。在該例子中,重設電路924檢測出電壓VDD的上升,生成重設信號INI_RESET。
緩衝電路925是用來將在解調變電路913中被解調的信號DEMOD_OUT傳送到邏輯部940的電路。圖44是示出緩衝電路925的結構實例的電路圖。在緩衝電路925中,信號DEMOD_OUT經由第二級反相器成為信號DEMOD_SIG0,而被輸入到邏輯部940。
記憶體部
記憶體部930除了記憶體電路之外,還包括電荷泵電路931。關於記憶體電路的結構可以參照上述實施方式3的“記憶體電路的結構實例”。
電荷泵電路931是對工作電壓VDD進行升壓而生成用來驅動記憶體部930的電壓的電路。圖45為示出電荷泵電路931的結構實例的電路圖。在電荷泵電路931中,工作電壓VDD被升壓至電壓VMEM並被輸入到記憶體電路。
藉由利用電荷泵電路931生成供應到記憶體部930的電壓,可以降低無線感測器900的功耗。記憶體部930以比其他的電路高的電壓(2.5V至4V)進行 工作。雖然也可以採用預先在電源電路921中生成高電壓並供應到記憶體部930的結構,但是在該結構中電源電路921、振盪電路922或電壓檢測電路所消耗的功率較大,因此效率低。另一方面,在圖38所示的結構中,在電源電路921中生成低電壓(1.2V)並在記憶體部930之前的電荷泵電路931中對該電壓進行降壓或升壓。因此,電源電路921所消耗的功率低,所以效率高。
邏輯部
圖46為示出邏輯部940的結構實例的方塊圖。邏輯部940包括CRC電路981、解碼器電路982、控制器983、輸出信號產生電路984、選擇器電路985、CRC暫存器986及時脈生成電路987。
解碼器電路982是進行信號DEMOD_SIG0的解碼的電路。將被解碼的信號輸入控制器983、CRC電路981。
CRC電路981是根據來自解碼器電路982的輸入信號算出CRC(循環冗餘校驗:Cyclic Redundancy Check)碼的電路。CRC電路981所算出的CRC碼被輸出到控制器983。
控制器983是控制邏輯部940整體的電路。
CRC暫存器986是用作儲存CRC碼的CRC區域的暫存器。
時脈生成電路987由信號ORIGIN_CLK生成在邏輯部940中使用的時脈信號。
對記憶部930及CRC暫存器986的訪問經過選擇器電路985進行。控制器983及輸出信號產生電路984對選擇器電路985輸出訪問要求信號(Acc_Rq)。選擇器電路985根據訪問要求信號對記憶部930或CRC暫存器986寫入儲存資料(Mem_D)或者從記憶部930或CRC暫存器986讀出儲存資料(Mem_D)。
AD轉換器
AD轉換器950將從感測器903輸出的類比電壓的感測器信號SENSOR轉換為數位信號並輸出。
作為AD轉換器950可以使用上述實施方式1的起到AD轉換器的作用的半導體裝置即可。藉由在實施方式1的起到AD轉換器的作用的半導體裝置中使用OS電晶體,可以在不降低解析度或取樣頻率等AD轉換器的性能的情況下降低功耗。
以上說明的無線感測器包括使用OS電晶體的記憶體部及AD轉換器。因此,可以實現低功耗化。
實施方式9
參照與上述實施方式所使用的圖式不同的圖式對本發明的一個實施方式所說明的起到AD轉換器的作用的半導體裝置進行說明。圖37A示出一種半導體裝置的方塊圖,該半導體裝置包括緩衝電路621、包括OS電晶體的電壓保持電路622、參考電壓產生電路623、數位類比轉換電路624、比較器625及 控制電路626。
圖37A所示的緩衝電路621及電壓保持電路622構成取樣保持電路。電壓保持電路622由電晶體及電容器構成。圖37A所示的控制電路626包括上述實施方式所說明的時序控制器、逐次逼近暫存器及位準轉移器等的電路。圖37A所示的參考電壓產生電路623生成並輸出數位類比轉換電路624中使用的參考電壓Vref。
由於電壓保持電路622包括OS電晶體,因此即使在沒有供電時電壓保持電路622也可以保持類比電位。因此,可以暫時停止向緩衝電路621供電。其結果,與使用Si電晶體的情況相比可以降低功耗。
如上所述,OS電晶體的關態電流小。因此,即使電壓保持電路622的容量為0.5pF,電壓保持電路622的類比電位的保持期間也可以長達500μs以上。在容量小時,可以減少容量的充放電所需要的電流量。此外,由於可以延長類比電位的保持期間,因此可以減少用於取樣的時脈信號的頻率。其結果,可以減少流過緩衝電路621的洩漏電流,而可以降低取樣保持電路的功耗。
另外,由於OS電晶體的關態電流小,所以藉由使電晶體關閉可以保持電位。因此,當類比電位被電壓保持電路622保持後,停止向緩衝電路621供電,由此可以使取樣保持電路的功耗為零。
由於OS電晶體的關態電流小,因此即使在500μs以上的期間保持類比電位的 情況下,也可以使電壓保持電路622的容量為0.5pF。同樣地,當由Si電晶體保持類比電位時,需要14pF左右的容量。因此,將OS電晶體用於取樣保持電路的半導體裝置可以實現小面積化。
接著,圖37B1和圖37B2示出對資料進行A/D轉換時的功率的時間依賴性。注意,AD轉換器為逐次逼近型,並以如下條件估計功耗:設計規格為0.18μm,解析度為10bit,取樣頻率為2kSps,電源電壓為3.3V,動態範圍為0V至3.3V,增益為26dB,潛伏為500μs,時脈頻率為26kHz。圖37B1示出包括具備OS電晶體的取樣保持電路的半導體裝置的估計結果,圖37B2示出包括具備Si電晶體的取樣保持電路的半導體裝置的估計結果。
在圖式中PComp表示比較器625的功耗,PS&H表示取樣保持電路的功耗,PVref表示參考電壓產生電路623的功耗,PDAC表示數位類比轉換電路624的功耗,PCON表示控制電路626的功耗。
可從圖37B1所示的功率的時間依賴性估計功耗為16.5μW。由於控制電路626控制各電路,因此消耗一定功率。在具備OS電晶體的取樣保持電路中,可以保持所取樣的類比電位500μs以上。因此,保持類比電位之後的功耗為0。在比較器625、參考電壓產生電路623及數位類比轉換電路624中,在由取樣保持電路保持類比電位之後的10時脈週期左右的期間將類比電位轉換為數位信號。在圖37B1的例子中,取樣保持電路消耗功率的期間與比較器625、參考電壓產生電路623及數位類比轉換電路624消耗功率的期間不重疊,因此可以降低最大功耗。
另一方面,可從圖37B2所示的功率的時間依賴性估計功耗為27.5μW。由於控制電路626控制各電路,因此消耗一定功率。在具備Si電晶體的取樣保持電路中,難以保持所取樣的類比電位500μs以上。因此,需要一直進行取樣。在比較器625、參考電壓產生電路623及數位類比轉換電路624中,在10時脈週期左右的期間將類比電位轉換為數位信號。在該期間,取樣保持電路仍進行類比電位的取樣。在圖37B2的例子中,取樣保持電路消耗功率的期間與比較器625、參考電壓產生電路623及數位類比轉換電路624消耗功率的期間重疊,因此最大功耗增大。
如上所述,使用OS電晶體的取樣保持電路比使用Si電晶體的取樣保持電路在功耗及小面積化上佔優勢。
實施方式10
參照與上述實施方式所使用的圖式不同的圖式對本發明的一個實施方式的起到AD轉換器的作用的半導體裝置進行說明。圖47A示出其一部分與上述實施方式9中說明的圖37A不同的結構。在圖47A中,對與圖37A相同的構成要素附加相同的符號並省略對其的說明。
圖47A示出一種半導體裝置的方塊圖,該半導體裝置包括緩衝電路621、包括OS電晶體的電壓保持電路622、622A、622B、參考電壓產生電路623A、623B、數位類比轉換電路624、比較器625及控制電路626。圖47A所示的參考電壓產生電路623A生成並輸出緩衝電路621中使用的參考電壓Vref_A。圖 47A所示的參考電壓產生電路623B生成並輸出電壓保持電路622及數位類比轉換電路624中使用的參考電壓Vref_B。
圖47A所示的622A和622B構成取樣保持電路。電壓保持電路622A、622B由電晶體及電容器構成。
由於電壓保持電路622A、622B包括OS電晶體,因此即使在沒有供電時也可以保持類比電位。因此,可以暫時停止向參考電壓產生電路623A、623B供電。其結果,功耗可以比使用Si電晶體的情況低。
圖47B是說明電壓保持電路622A、622B的工作的時序圖。在圖47B中,縱軸表示供應到電壓保持電路622A、622B中的電晶體的信號φ1、φ2的電壓V的變化的波形及被用作緩衝電路621的放大器的功耗(在圖式中為AMP's power consumption)P,橫軸表示時間。
如圖47B所示,藉由週期性地將信號φ1、φ2設定為高位準,來在電壓保持電路622A、622B中保持參考電壓Vref_A、Vref_B。如上所述,OS電晶體在沒有供電的情況下也能夠保持類比電位。因此,可以延長信號φ1、φ2為低位準的期間(在圖式中為Hold Period)。由此在信號φ1、φ2為低位準期間,可以降低緩衝電路621的功耗。同樣地,數位類比轉換電路624也可以獲得同樣的效果。
接著,為了估計半導體裝置的功耗下降效果進行了模擬。
表1示出模擬中的半導體裝置的規格。圖48所示的圖表示出設置有電壓保持電路622、622A的情況(在圖式中為With CAAC-OS)以及沒有設置電壓保持電路622、622A的情況(在圖式中為Without CAAC-OS)的消耗電流的評估結果,其中縱軸表示消耗電流。
Figure 104131039-A0202-12-0074-1
如圖48所示,藉由設置電壓保持電路622、622A,可以大幅度地降低占消耗電流較大部分的放大器的消耗電流及其週邊電路的消耗電流(在圖式中由AMP+Its peripheral circuits power consumption表示)。
如上所述,即使將使用OS電晶體的取樣保持電路設置於參考電壓產生電路與需要參考電壓的電路之間,也可以獲得降低功耗的效果。
(關於本說明書等的記載的附記)
下面,對上述實施方式及實施方式中的各結構的說明附加注釋。
關於實施方式中說明的本發明的一個實施方式的附記
各實施方式所示的結構可以與其他實施方式所示的結構適當地組合而構成本發明的一個實施方式。另外,當在一個實施方式中示出多個結構實例時,可以適當地組合這些結構實例。
另外,可以將某一實施方式中說明的內容(或其一部分)應用/組合/替換成該實施方式中說明的其他內容(或其一部分)及/或另一個或多個其他實施方式中說明的內容(或其一部分)。
注意,實施方式中說明的內容是指各實施方式中利用各種圖式所說明的內容或者利用說明書所記載的文章而說明的內容。
另外,藉由將某一實施方式中示出的圖式(或其一部分)與該圖式的其他部分、該實施方式中示出的其他圖式(或其一部分)及/或另一個或多個其他實施方式中示出的圖式(或其一部分)組合,可以構成更多圖。
雖然在各實施方式中對本發明的一個實施方式進行了說明,但是本發明的一個實施方式不侷限於此。例如,作為本發明的一個實施方式,在實施方式1中示出利用電晶體112在取樣保持電路101中保持類比電位並停止向緩衝電路111等供電的例子,但是本發明的一個實施方式不侷限於此。例如,根據情況,本發明的一個實施方式也可以採用不利用電晶體112也可以在取 樣保持電路101中保持類比電位並停止向緩衝電路111等供電的結構。或者,根據情況,本發明的一個實施方式也可以採用不停止向緩衝電路111等供電的結構。
關於說明圖式的記載的附記
在本說明書等中,“上”“下”等表示配置的詞句是為了方便參照圖式對構成要素的位置關係進行說明而使用的。構成要素的位置關係根據描述各構成要素的方向適當地改變。因此,表示配置的詞句不侷限於本說明書中所示的記載,根據情況可以適當地更換表達方式。
“上”或“下”這樣的詞句不限定於構成要素的位置關係為“正上”或“正下”且直接接觸的情況。例如,當記載為“絕緣層A上的電極B”時,不一定必須在絕緣層A上直接接觸地形成有電極B,也可以包括絕緣層A與電極B之間包括其他構成要素的情況。
在本說明書等中,根據功能對構成要素進行分類並在方塊圖中以彼此獨立的方塊表示。然而,在實際的電路等中難以根據功能分類構成要素,有時一個電路涉及到多個功能或者多個電路涉及到一個功能。因此,方塊圖中的方塊的分割不侷限於說明書中說明的構成要素,而可以根據情況適當地不同。
為了便於說明,在圖式中,任意示出尺寸、層的厚度或區域。因此,本發 明的一個實施方式並不侷限於圖式中的尺寸。圖式是為了明確起見而示意性地示出的,而不侷限於圖式所示的形狀或數值等。例如,可以包括雜波或定時偏差等所引起的信號、電壓或電流的不均勻等。
在俯視圖(也稱為平面圖、佈局圖)或透視圖等的圖式中,為了明確起見,有時省略部分構成要素的圖示。
關於可以換個方式表述的記載的附記
在本說明書等中,當說明電晶體的連接關係時,記載為“源極和汲極中的一個”(或者第一電極或第一端子)或“源極和汲極中的另一個”(或者第二電極或第二端子)。這是因為電晶體的源極和汲極根據電晶體的結構或工作條件等改變。注意,根據情況可以將電晶體的源極和汲極適當地換稱為源極(汲極)端子或源極(汲極)電極等。
注意,在本說明書等中,“電極”或“佈線”這樣的詞語不在功能上限定其構成要素。例如,有時將“電極”用作“佈線”的一部分,反之亦然。再者,“電極”或“佈線”這樣的詞語還包括多個“電極”或“佈線”被形成為一體的情況等。
另外,在本說明書等中,可以適當地調換電壓和電位。電壓是指與參考電位之間的電位差,例如在參考電位為接地電位時,可以將電壓換稱為電位。接地電位不一定意味著0V。注意,電位是相對的,對佈線等供應的電位有 時根據基準電壓而變化。
在本說明書等中,根據情況或狀態,可以互相調換“膜”和“層”等詞句。例如,有時可以將“導電層”換稱為“導電膜”。此外,有時可以將“絕緣膜”換稱為“絕緣層”。
另外,在本說明書等中,示出由具備一個OS電晶體及一個電容器的電路結構保持電荷的結構,但是本發明的一個實施方式不侷限於此。也可以由具備兩個以上的電晶體及兩個以上的電容器的電路結構保持電荷,也可以採用形成有其他的佈線的各種電路結構。
關於詞句的定義的附記
下面,對上述實施方式中沒有涉及到的詞句的定義進行說明。
開關
在本說明書等中,開關是指具有藉由變為導通狀態(開啟狀態)或非導通狀態(關閉狀態)來控制是否使電流流過的功能的元件。或者,開關是指具有選擇並切換電流路徑的功能的元件。
例如,可以使用電開關或機械開關等。換而言之,開關只要可以控制電流,就不侷限於特定的元件。
電開關的例子包括電晶體(例如雙極電晶體或MOS電晶體)、二極體(例如PN二極體、PIN二極體、肖特基二極體、金屬-絕緣體-金屬(MIM)二極體、 金屬-絕緣體-半導體(MIS)二極體或者二極體接法的電晶體)或者組合這些元件的邏輯電路。
當作為開關使用電晶體時,電晶體的“導通狀態”是指電晶體的源極與汲極在電性上短路的狀態。另外,電晶體的“非導通狀態”是指電晶體的源極與汲極在電性上斷開的狀態。當僅將電晶體用作開關時,對電晶體的極性(導電型)沒有特別的限制。
機械開關的例子包括像數位微鏡裝置(DMD)那樣的利用MEMS(微機電系統)技術的開關。該開關具有以機械方式可動的電極,並且藉由移動該電極來控制導通和非導通而進行工作。
通道長度
在本說明書等中,例如,通道長度是指在電晶體的俯視圖中,半導體(或在電晶體處於開啟狀態時,在半導體中電流流過的部分)和閘極重疊的區域或者形成通道的區域中的源極和汲極之間的距離。
另外,在一個電晶體中,通道長度不一定在所有的區域中成為相同的值。也就是說,一個電晶體的通道長度有時不限於一個值。因此,在本說明書中,通道長度是形成通道的區域中的任一個值、最大值、最小值或平均值。
通道寬度
在本說明書等中,例如,通道寬度是指半導體(或在電晶體處於開啟狀態 時,在半導體中電流流過的部分)和閘極重疊的區域、或者形成通道的區域中的源極和汲極相對的部分的長度。
另外,在一個電晶體中,通道寬度不一定在所有的區域中成為相同的值。也就是說,一個電晶體的通道寬度有時不限於一個值。因此,在本說明書中,通道寬度是形成通道的區域中的任一個值、最大值、最小值或平均值。
另外,根據電晶體的結構,有時實際上形成通道的區域中的通道寬度(下面稱為實效的通道寬度)和電晶體的俯視圖所示的通道寬度(下面稱為外觀上的通道寬度)不同。例如,在具有立體結構的電晶體中,有時實效的通道寬度大於電晶體的俯視圖所示的外觀上的通道寬度,而不能忽略其影響。例如,在具有微型且立體結構的電晶體中,有時形成在半導體的側面上的通道區域的比例較大。在此情況下,實際形成通道時獲得的實效的通道寬度大於俯視圖所示的外觀上的通道寬度。
在具有立體結構的電晶體中,有時難以藉由實測估計實效通道寬度。例如,為了根據設計值估計實效通道寬度,需要假定預先知道半導體的形狀。因此,當不清楚半導體的形狀時,難以正確地測量實效通道寬度。
因此,在本說明書中,有時將在電晶體的俯視圖中半導體和閘極電極重疊的區域中的源極與汲極相對的部分的長度,亦即外觀上的通道寬度稱為“圍繞通道寬度(SCW:Surrounded Channel Width)”。此外,在本說明書中,在簡單地描述為“通道寬度”時,有時是指圍繞通道寬度或外觀上的 通道寬度。或者,在本說明書中,在簡單地描述為“通道寬度”時,有時是指實效通道寬度。注意,藉由取得剖面TEM影像等並對其進行分析等,可以決定通道長度、通道寬度、實效通道寬度、外觀上的通道寬度、圍繞通道寬度等的值。
另外,在藉由計算求得電晶體的場效移動率或每個通道寬度的電流值等時,有時使用圍繞通道寬度來計算。在此情況下,該值有時與使用實效通道寬度計算的值不同。
連接
在本說明書等中,“A與B連接”除了包括A與B直接連接的情況以外,還包括A與B電連接的情況。在此,“A與B電連接”是指當在A與B之間存在具有某種電作用的物件時,能夠在A和B之間進行電信號的授受。
注意,例如,在電晶體的源極(或第一端子等)藉由Z1(或沒有藉由Z1)與X電連接,電晶體的汲極(或第二端子等)藉由Z2(或沒有藉由Z2)與Y電連接的情況下以及在電晶體的源極(或第一端子等)與Z1的一部分直接連接,Z1的另一部分與X直接連接,電晶體的汲極(或第二端子等)與Z2的一部分直接連接,Z2的另一部分與Y直接連接的情況下,可以表達為如下。
例如,可以表達為“X、Y、電晶體的源極(或第一端子等)、電晶體的汲極(或第二端子等)互相電連接,並以X、電晶體的源極(或第一端子等)、電晶體的汲極(或第二端子等)、Y的順序依次電連接”。或者,可以表達 為“電晶體的源極(或第一端子等)與X電連接,電晶體的汲極(或第二端子等)與Y電連接,並以X、電晶體的源極(或第一端子等)、電晶體的汲極(或第二端子等)、Y的順序依次電連接”。或者,可以表達為“X藉由電晶體的源極(或第一端子等)及汲極(或第二端子等)與Y電連接,並按照X、電晶體的源極(或第一端子等)、電晶體的汲極(或第二端子等)、Y的連接順序進行設置”。藉由使用與這些例子相同的表達方法規定電路結構中的連接順序,可以區別電晶體的源極(或第一端子等)與汲極(或第二端子等)而確定技術範圍。
另外,作為其他表達方法,例如可以表達為“電晶體的源極(或第一端子等)至少藉由第一連接路徑與X電連接,所述第一連接路徑不具有第二連接路徑,所述第二連接路徑是電晶體的源極(或第一端子等)與電晶體的汲極(或第二端子等)之間的路徑,所述第一連接路徑是藉由Z1的路徑,電晶體的汲極(或第二端子等)至少藉由第三連接路徑與Y電連接,所述第三連接路徑不具有所述第二連接路徑,所述第三連接路徑是藉由Z2的路徑”。或者,也可以表達為“電晶體的源極(或第一端子等)至少經過第一連接路徑,藉由Z1與X電連接,所述第一連接路徑不具有第二連接路徑,所述第二連接路徑具有藉由電晶體的連接路徑,電晶體的汲極(或第二端子等)至少經過第三連接路徑,藉由Z2與Y電連接,所述第三連接路徑不具有所述第二連接路徑”。或者,也可以表達為“電晶體的源極(或第一端子等)至少經過第一電路經,藉由Z1與X電連接,所述第一電路經不具有第二電路經,所述第二電路經是從電晶體的源極(或第一端子等)到電晶體 的汲極(或第二端子等)的電路經,電晶體的汲極(或第二端子等)至少經過第三電路經,藉由Z2與Y電連接,所述第三電路經不具有第四電路經,所述第四電路經是從電晶體的汲極(或第二端子等)到電晶體的源極(或第一端子等)的電路經”。藉由使用與這些例子同樣的表達方法規定電路結構中的連接路徑,可以區別電晶體的源極(或第一端子等)和汲極(或第二端子等)來確定技術範圍。
注意,這些表達方法只是一個例子而已,不侷限於上述表達方法。在此,X、Y、Z1及Z2為物件(例如,裝置、元件、電路、佈線、電極、端子、導電膜和層等)。
10‧‧‧電路
100‧‧‧半導體裝置
101‧‧‧取樣保持電路
102‧‧‧比較器
103‧‧‧逐次逼近暫存器
104‧‧‧數位類比轉換電路
105‧‧‧時序控制器
106‧‧‧振盪電路
111‧‧‧緩衝電路
112‧‧‧電晶體
113‧‧‧電容器
S1‧‧‧控制信號
S2‧‧‧控制信號

Claims (15)

  1. 一種半導體裝置,包括:取樣保持電路,該取樣保持電路包括緩衝電路、電晶體及電容器,其中該電晶體在通道形成區中包含氧化物半導體,且該氧化物半導體含有銦和氧化物;比較器;逐次逼近暫存器;數位類比轉換電路;以及時序控制器,其中,該電晶體的源極和汲極中的一個與該緩衝電路電連接,藉由使該電晶體關閉,使該電晶體的該源極和該汲極中的另一個保持電荷,並且,在保持該電荷之後,該半導體裝置停止向該緩衝電路供應電源電壓。
  2. 一種半導體裝置,包括:取樣保持電路,該取樣保持電路包括緩衝電路、第一電晶體及第一電容器,其中該第一電晶體在通道形成區中包含氧化物半導體,且該氧化物半導體含有銦和氧化物;比較器;逐次逼近暫存器;數位類比轉換電路,該數位類比轉換電路包括多個選擇器、第二電晶體及第二電容器;以及時序控制器,其中,該第一電晶體的源極和汲極中的一個與該緩衝電路電連接,藉由使該第一電晶體關閉,使該第一電晶體的該源極和該汲極中的另一個保持第一電荷,該第二電晶體的源極和汲極中的一個與該逐次逼近暫存器電連接,藉由使該第二電晶體關閉,使該第二電晶體的該源極和該汲極中的另一個保持第二電荷,並且,在保持該第一電荷之後,該半導體裝置停止向該緩衝電路、該逐次逼近暫存器、該比較器及該數位類比轉換電路供應電源電壓。
  3. 根據申請專利範圍第2項之半導體裝置,其中該時序控制器輸出控制 該第一電晶體及該第二電晶體的導通/關閉的信號。
  4. 根據申請專利範圍第2項之半導體裝置,其中在室溫下該第一電晶體的每通道寬度1μm的正規化的關態電流為1×10-18A以下。
  5. 一種半導體裝置,包括:取樣保持電路,該取樣保持電路包括緩衝電路、電晶體及電容器,其中該電晶體在通道形成區中包含氧化物半導體,且該氧化物半導體含有銦和氧化物;比較器,該比較器與該電晶體的源極和汲極中的一個及該電容器電連接;逐次逼近暫存器,該逐次逼近暫存器與該比較器電連接;數位類比轉換電路,該數位類比轉換電路與該逐次逼近暫存器及該比較器電連接;以及時序控制器,該時序控制器與該電晶體的閘極、該逐次逼近暫存器及該數位類比轉換電路電連接,其中,該電晶體的該源極和該汲極中的另一個與該緩衝電路電連接。
  6. 一種半導體裝置,包括:取樣保持電路,該取樣保持電路包括電晶體及電容器,該電晶體在通道形成區中包含氧化物半導體,且該氧化物半導體含有銦和氧化物;比較器,該比較器與該電晶體的源極和汲極中的一個及該電容器電連接;逐次逼近暫存器,該逐次逼近暫存器與該比較器電連接;數位類比轉換電路,該數位類比轉換電路與該逐次逼近暫存器及該比較器電連接;以及時序控制器,該時序控制器與該電晶體的閘極、該逐次逼近暫存器及該數位類比轉換電路電連接,其中,該電晶體的該源極和該汲極中的另一個與該取樣保持電路的輸入端子電連接。
  7. 一種半導體裝置,包括:取樣保持電路,該取樣保持電路包括電晶體及電容器,該電晶體在通道形成區中包含氧化物半導體,且該氧化物半導體含有銦和氧化物;比較器;逐次逼近暫存器;數位類比轉換電路;以及 時序控制器,其中,該電晶體的該源極和該汲極中的一個與該取樣保持電路的輸入端子電連接,藉由使該電晶體關閉,使該電晶體的該源極和該汲極中的另一個保持電荷;以及並且,在保持該電荷之後,該半導體裝置停止向該取樣保持電路供應電源電壓。
  8. 根據申請專利範圍第1與5至7項中任一者之半導體裝置,其中該時序控制器輸出控制該電晶體的導通/關閉的信號。
  9. 一種電子裝置,包括:申請專利範圍第1、2、以及5至7項中任一者之半導體裝置;以及顯示部。
  10. 一種無線感測器,包括:申請專利範圍第1、2、以及5至7項中任一者之半導體裝置;天線;包括記憶體電路的積體電路部;以及感測器電路。
  11. 根據申請專利範圍第10項之無線感測器,其中該記憶體電路包括第三電晶體及第四電晶體,該第三電晶體的源極和汲極中的一個與該第四電晶體的閘極電連接,該第三電晶體的該源極和該汲極中的該一個保持第三電荷,並且該第三電晶體的通道形成區包含氧化物半導體。
  12. 根據申請專利範圍第11項之無線感測器,其中該第四電晶體的通道形成區包含矽。
  13. 根據申請專利範圍第1以及5至7項中任一者之半導體裝置,其中在室溫下該電晶體的每通道寬度1μm的正規化的關態電流為1×10-18A以下。
  14. 根據申請專利範圍第1、2、以及5至7項中任一者之半導體裝置,其中該氧化物半導體包含結晶。
  15. 根據申請專利範圍第6項或第7項中任一者之半導體裝置,其中該取樣保持電路進一步包括第一反相器、第二反相器、以及MOS電容器。
TW104131039A 2014-09-26 2015-09-18 半導體裝置、無線感測器及電子裝置 TWI683543B (zh)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP2014-195976 2014-09-26
JP2014195976 2014-09-26
JP2014199685 2014-09-30
JP2014-199685 2014-09-30
JP2014-208851 2014-10-10
JP2014208851 2014-10-10
JP2014242747 2014-12-01
JP2014-242747 2014-12-01

Publications (2)

Publication Number Publication Date
TW201622359A TW201622359A (zh) 2016-06-16
TWI683543B true TWI683543B (zh) 2020-01-21

Family

ID=55585569

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104131039A TWI683543B (zh) 2014-09-26 2015-09-18 半導體裝置、無線感測器及電子裝置

Country Status (4)

Country Link
US (2) US9859905B2 (zh)
JP (2) JP2016111677A (zh)
KR (1) KR20160037085A (zh)
TW (1) TWI683543B (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102267237B1 (ko) * 2014-03-07 2021-06-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 전자 기기
JP6615565B2 (ja) 2014-10-24 2019-12-04 株式会社半導体エネルギー研究所 半導体装置
DE102016207737A1 (de) * 2015-05-11 2016-11-17 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung, Verfahren zum Herstellen der Halbleitervorrichtung, Reifen und beweglicher Gegenstand
WO2017081847A1 (ja) * 2015-11-12 2017-05-18 パナソニックIpマネジメント株式会社 光検出装置
US10334196B2 (en) 2016-01-25 2019-06-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI739796B (zh) 2016-02-12 2021-09-21 日商半導體能源硏究所股份有限公司 半導體裝置及電子裝置及半導體晶圓
JP6906978B2 (ja) 2016-02-25 2021-07-21 株式会社半導体エネルギー研究所 半導体装置、半導体ウェハ、および電子機器
US10236875B2 (en) * 2016-04-15 2019-03-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for operating the semiconductor device
KR102367787B1 (ko) 2016-06-30 2022-02-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 동작 방법
KR102490159B1 (ko) * 2016-10-31 2023-01-20 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 인셀 터치 센서를 갖는 표시장치
TWI610078B (zh) * 2016-11-15 2018-01-01 國立中山大學 氣體檢測模組及其氣體感測器
KR102487750B1 (ko) 2017-03-03 2023-01-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 구동 방법
US11457167B2 (en) 2017-05-31 2022-09-27 Semiconductor Energy Laboratory Co., Ltd. Comparison circuit, semiconductor device, electronic component, and electronic device
US10276578B2 (en) * 2017-06-25 2019-04-30 United Microelectronics Corp. Dynamic oxide semiconductor random access memory(DOSRAM) having a capacitor electrically connected to the random access memory (SRAM)
WO2019092994A1 (en) 2017-11-10 2019-05-16 Sony Semiconductor Solutions Corporation Solid-state imaging apparatus
JP2019092143A (ja) * 2017-11-10 2019-06-13 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法
TWI666859B (zh) 2017-12-29 2019-07-21 新唐科技股份有限公司 電壓保持電路及使用其之電子裝置
CN108492840B (zh) * 2018-03-12 2020-11-13 武汉新芯集成电路制造有限公司 灵敏放大器
USD863268S1 (en) 2018-05-04 2019-10-15 Scott R. Archer Yagi-uda antenna with triangle loop
JP7254826B2 (ja) * 2018-09-28 2023-04-10 株式会社半導体エネルギー研究所 半導体装置
US11476862B2 (en) 2018-10-18 2022-10-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including signal holding circuit
WO2020157553A1 (ja) * 2019-01-29 2020-08-06 株式会社半導体エネルギー研究所 記憶装置
US10897264B2 (en) * 2019-06-24 2021-01-19 Booz Allen Hamilton Inc. Data receiver for communication system
US11212467B2 (en) 2019-07-18 2021-12-28 Omnivision Technologies, Inc. Sample and hold switch driver circuitry with slope control
TWI749728B (zh) * 2020-08-24 2021-12-11 和碩聯合科技股份有限公司 可攜式電子裝置
US11239856B1 (en) * 2020-12-23 2022-02-01 Semiconductor Components Industries, Llc Metal-oxide-semiconductor capacitor based charge sharing successive approximation register data converter
CN114500201B (zh) * 2022-04-01 2022-07-12 浙江地芯引力科技有限公司 Ask数据解码装置、方法、微控制器及设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101207384A (zh) * 2006-12-18 2008-06-25 财团法人工业技术研究院 模/数转换系统
US20100109003A1 (en) * 2008-10-31 2010-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same

Family Cites Families (149)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2006102A (en) 1929-06-13 1935-06-25 Junkers Hugo Booster brake for vehicles
US2007102A (en) 1930-07-18 1935-07-02 Aeriet Air Conditioner Company Apparatus for heating rooms
US2009100A (en) 1931-01-08 1935-07-23 Bendix Brake Co Brake
US2002100A (en) 1932-06-27 1935-05-21 Smith Sheffield Shock absorber
US2006101A (en) 1932-07-05 1935-06-25 Meaf Mach En Apparaten Fab Nv Reversing mechanism for dry gas meters
US2009101A (en) 1932-08-19 1935-07-23 Bendix Aviat Corp Brake
US2008100A (en) 1933-05-16 1935-07-16 Ford Henry Pipe cleaning apparatus
US2008101A (en) 1934-02-08 1935-07-16 George W Haury Valve washer
US2001100A (en) 1934-05-03 1935-05-14 Kaplan Alexander Spool holder
US2008102A (en) 1934-05-14 1935-07-16 Velsicol Corp Rubber plasticizer
US2007101A (en) 1935-02-19 1935-07-02 Arthur L Vonderembse Keyhole illuminator
JPS58111528A (ja) * 1981-12-25 1983-07-02 Pioneer Electronic Corp ロ−パスフイルタ
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
US4728819A (en) * 1986-08-27 1988-03-01 Honeywell Inc. Switching network
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
US5059982A (en) * 1989-04-20 1991-10-22 Harris Corporation Back-sampling analog to digital converter
TW399774U (en) * 1989-07-03 2000-07-21 Gen Electric FET, IGBT and MCT structures to enhance operating characteristics
JPH05183436A (ja) * 1991-12-27 1993-07-23 Sony Corp 集積回路装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
KR100198617B1 (ko) * 1995-12-27 1999-06-15 구본준 모오스 캐패시터의 누설전압감지회로
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH1078836A (ja) 1996-09-05 1998-03-24 Hitachi Ltd データ処理装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
DE60232907D1 (zh) 2001-11-19 2009-08-20 Rohm Co Ltd
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7187045B2 (en) * 2002-07-16 2007-03-06 Osemi, Inc. Junction field effect metal oxide compound semiconductor integrated transistor devices
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
US6788567B2 (en) 2002-12-02 2004-09-07 Rohm Co., Ltd. Data holding device and data holding method
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7129883B2 (en) * 2004-02-23 2006-10-31 Sony Corporation Method and apparatus for AD conversion, semiconductor device for detecting distribution of physical quantity, and electronic apparatus
EP1737044B1 (en) 2004-03-12 2014-12-10 Japan Science and Technology Agency Amorphous oxide and thin film transistor
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006029931A (ja) 2004-07-15 2006-02-02 Hitachi Ltd 建築構造物損傷検知装置
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
CA2585071A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7872259B2 (en) 2004-11-10 2011-01-18 Canon Kabushiki Kaisha Light-emitting device
AU2005302962B2 (en) 2004-11-10 2009-05-07 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI445178B (zh) 2005-01-28 2014-07-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US7659892B2 (en) 2005-03-17 2010-02-09 Semiconductor Energy Laboratory Co., Ltd. Display device and portable terminal
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
JP2007006290A (ja) 2005-06-24 2007-01-11 Toshiba Corp デジタル集積回路およびその制御方法
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
EP1998375A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7965180B2 (en) 2006-09-28 2011-06-21 Semiconductor Energy Laboratory Co., Ltd. Wireless sensor device
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
EP1936541B1 (fr) 2006-12-22 2017-08-30 EM Microelectronic-Marin SA Chargeur de batterie fonctionnant par "tout ou rien" avec circuit de protection d'alimentation pour circuits intégrés monolithiques utilisant l'énergie de l'antenne
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP4977570B2 (ja) * 2007-10-03 2012-07-18 株式会社日立製作所 デジタルキャリブレーション型アナログデジタル変換器及びそれを用いた無線受信回路及び無線送受信回路
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US7821441B2 (en) * 2008-12-19 2010-10-26 Silicon Laboratories Inc. SAR analog-to-digital converter having variable currents for low power mode of operation
US8411707B2 (en) * 2009-10-07 2013-04-02 Texas Instruments Incorporated Low power, high speed multi-channel data acquisition system and method
EP2489075A4 (en) 2009-10-16 2014-06-11 Semiconductor Energy Lab LOGIC CIRCUIT AND SEMICONDUCTOR DEVICE
WO2011052351A1 (en) 2009-10-29 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101824854B1 (ko) * 2009-11-06 2018-02-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102668077B (zh) 2009-11-20 2015-05-13 株式会社半导体能源研究所 非易失性锁存电路和逻辑电路,以及使用其的半导体器件
KR101720072B1 (ko) 2009-12-11 2017-03-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
WO2011074408A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Non-volatile latch circuit and logic circuit, and semiconductor device using the same
EP2517255B1 (en) * 2009-12-25 2019-07-03 Ricoh Company, Ltd. Field-effect transistor, semiconductor memory, display element, image display device, and system
KR101861991B1 (ko) 2010-01-20 2018-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 신호 처리 회로 및 신호 처리 회로를 구동하기 위한 방법
JP2012044347A (ja) * 2010-08-17 2012-03-01 Seiko Epson Corp 集積回路装置及び電子機器
JP5561055B2 (ja) * 2010-09-15 2014-07-30 株式会社リコー 温度センサ付き無電池rfidタグ
US8289198B2 (en) * 2010-11-02 2012-10-16 Texas Instruments Incorporated Low power bit switches and method for high-voltage input SAR ADC
JP5299404B2 (ja) 2010-11-10 2013-09-25 日本電気株式会社 アナログデジタル変換装置及びアナログデジタル変換方法
US8610611B2 (en) * 2011-01-31 2013-12-17 Qualcomm Incorporated Analog-to-digital converter for biomedical signals
JP6001900B2 (ja) * 2011-04-21 2016-10-05 株式会社半導体エネルギー研究所 信号処理回路
US8446171B2 (en) 2011-04-29 2013-05-21 Semiconductor Energy Laboratory Co., Ltd. Signal processing unit
US8669781B2 (en) * 2011-05-31 2014-03-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8836555B2 (en) * 2012-01-18 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Circuit, sensor circuit, and semiconductor device using the sensor circuit
JP5881585B2 (ja) * 2012-11-27 2016-03-09 株式会社東芝 アナログデジタル変換器
JP6615565B2 (ja) 2014-10-24 2019-12-04 株式会社半導体エネルギー研究所 半導体装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101207384A (zh) * 2006-12-18 2008-06-25 财团法人工业技术研究院 模/数转换系统
US20100109003A1 (en) * 2008-10-31 2010-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
MT-090 TUTORIAL, " Sample-and-Hold Amplifiers," Analog Devices,2009. *

Also Published As

Publication number Publication date
US20160094236A1 (en) 2016-03-31
TW201622359A (zh) 2016-06-16
US20180109267A1 (en) 2018-04-19
US9859905B2 (en) 2018-01-02
KR20160037085A (ko) 2016-04-05
US10193563B2 (en) 2019-01-29
JP2016111677A (ja) 2016-06-20
JP2021010176A (ja) 2021-01-28

Similar Documents

Publication Publication Date Title
TWI683543B (zh) 半導體裝置、無線感測器及電子裝置
US10500908B2 (en) Semiconductor device, method for manufacturing semiconductor device, tire, and moving object
JP6896827B2 (ja) 半導体装置
TWI668956B (zh) 振盪電路以及包括該振盪電路的半導體裝置
US10002656B2 (en) Semiconductor device and electronic device
JP5426796B2 (ja) 半導体装置
JP2020102227A (ja) 半導体装置、センサ装置及び電子機器
TW201521341A (zh) 電荷泵電路以及具備電荷泵電路的半導體裝置
US9755643B2 (en) Semiconductor device including buffer circuit and level shifter circuit, and electronic device including the same
JP6419419B2 (ja) 強誘電体メモリの書き込みおよび非破壊的な読み込みを行うシステムおよび方法
JP2017055338A (ja) 半導体装置、及び電子機器
JP2016115388A (ja) 記憶装置、およびそれを有する半導体装置
JP2019195087A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees