TWI638445B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TWI638445B
TWI638445B TW103140874A TW103140874A TWI638445B TW I638445 B TWI638445 B TW I638445B TW 103140874 A TW103140874 A TW 103140874A TW 103140874 A TW103140874 A TW 103140874A TW I638445 B TWI638445 B TW I638445B
Authority
TW
Taiwan
Prior art keywords
coil
wiring
insulating film
semiconductor device
film
Prior art date
Application number
TW103140874A
Other languages
English (en)
Other versions
TW201530735A (zh
Inventor
五十嵐孝行
船矢琢央
Original Assignee
日商瑞薩電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商瑞薩電子股份有限公司 filed Critical 日商瑞薩電子股份有限公司
Publication of TW201530735A publication Critical patent/TW201530735A/zh
Application granted granted Critical
Publication of TWI638445B publication Critical patent/TWI638445B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5227Inductive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/10Inductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53223Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本發明提高半導體裝置之特性。半導體裝置包含形成於層間絕緣膜IL2上之線圈CL1及配線M2、形成於層間絕緣膜IL3上之配線M3、以及形成於層間絕緣膜IL4上之線圈CL2及配線M4。而且,線圈CL2與配線M4之距離DM4大於線圈CL2與配線M3之距離DM3(DM4>DM3)。又,線圈CL2與配線M3之距離DM3大於等於位於線圈CL1與線圈CL2之間之層間絕緣膜IL3之膜厚與層間絕緣膜IL4之膜厚之和。藉此,可提高容易產生高電壓差之線圈CL2與配線M4之間等之絕緣耐壓。又,設置包圍變壓器形成區域1A及周邊電路形成區域1B之密封環形成區域1C,而謀求提高耐濕性。

Description

半導體裝置
本發明係關於一種半導體裝置,例如係關於一種應用於包含線圈之半導體裝置較為有效之技術。
作為於所輸入之電氣信號之電位互不相同之2個電路之間傳輸電氣信號之裝置,存在使用光電耦合器之裝置。光電耦合器包含發光二極體等發光元件及光電晶體等受光元件,藉由利用發光元件將所輸入之電氣信號轉換成光,並利用受光元件將該光復原成電氣信號,而傳輸電氣信號。
又,開發有一種藉由使2個線圈電感耦合而傳輸電氣信號的技術。例如於專利文獻1(日本專利特開2009-302418號公報)中揭示有一種包含第1線圈、第1絕緣層、及第2線圈之電路裝置。
又,於專利文獻2(日本專利特開2003-309184號公報)中揭示有一種複合模組,該複合模組於同一基板上形成線圈與電容器,且具有複數個積層之線圈圖案。
又,於專利文獻3(日本專利特開2009-141011號公報)、專利文獻4(日本專利特開2004-311655號公報)及專利文獻5(日本專利特開2004-281838號公報)中,分別揭示有密封環、金屬柵欄、保護環。
先前技術文獻 專利文獻
專利文獻1:日本專利特開2009-302418號公報
專利文獻2:日本專利特開2003-309184號公報
專利文獻3:日本專利特開2009-141011號公報
專利文獻4:日本專利特開2004-311655號公報
專利文獻5:日本專利特開2004-281838號公報
作為於所輸入之電氣信號之電位互不相同之2個電路之間傳輸電氣信號的技術,存在使用上述“光電耦合器”之技術。然而,光電耦合器由於包含發光元件與受光元件,故而難以小型化。又,於電氣信號之頻率較高之情形時無法追隨電氣信號,且於125℃以上之高溫下無法進行動作等,其採用存在限度。
另一方面,於藉由使2個線圈電感耦合而傳輸電氣信號之半導體裝置中,可利用半導體裝置之微細加工技術形成線圈,可謀求裝置之小型化,且電氣特性亦良好,而期望對其進行開發。
因此,於藉由使2個線圈電感耦合而傳輸電氣信號之半導體裝置中,亦期望儘可能地提高性能。
其他課題與新穎之特徵當根據本說明書之記載及隨附圖式而變得明確。
若對本案中揭示之實施形態中代表性之實施形態之概要簡單地進行說明,則如下所述。
本案中揭示之一實施形態所表示之半導體裝置包含:第1線圈及第1配線,其等形成於第1絕緣膜上;第2絕緣膜,其形成於第1線圈及第1配線上;第2配線,其形成於第2絕緣膜上;第3絕緣膜,其形成於第2配線上;及第2線圈及第3配線,其等形成於第3絕緣膜上。而且,使第2線圈與第3配線之距離大於第2線圈與上述第2配線之距離。又, 將第2線圈與第2配線之距離設大於等於位於第1線圈與第2線圈之間之第2絕緣膜及第3絕緣膜之膜厚之和。
根據本案中揭示的以下所示之代表性之實施形態所表示之半導體裝置,可提高半導體裝置之特性。
1A‧‧‧變壓器形成區域
1B‧‧‧周邊電路形成區域
1C‧‧‧密封環形成區域
BA‧‧‧塊區
BE‧‧‧元件形成區域
BP‧‧‧墊形成區域
CC‧‧‧控制電路
CH1‧‧‧晶片
CH2‧‧‧晶片
CL1‧‧‧線圈
CL2‧‧‧線圈
CL3‧‧‧線圈
CL4‧‧‧線圈
CL5‧‧‧線圈
CL6‧‧‧線圈
DM3‧‧‧距離
DM4‧‧‧距離
DMM3‧‧‧虛設配線
DMM4‧‧‧虛設配線
DP1‧‧‧晶片座
DP2‧‧‧晶片座
DT‧‧‧槽
DTI‧‧‧深溝絕緣膜
GE‧‧‧閘極電極
GI‧‧‧閘極絕緣膜
HC‧‧‧高電壓區域
IL1‧‧‧層間絕緣膜
IL2‧‧‧層間絕緣膜
IL3‧‧‧層間絕緣膜
IL4‧‧‧層間絕緣膜
IL4a‧‧‧HDP膜
IL4b‧‧‧P-TEOS膜
IL4c‧‧‧P-TEOS膜
L1‧‧‧線
L2‧‧‧線
LC‧‧‧低電壓區域
Logic‧‧‧邏輯電路
M1‧‧‧配線
M2‧‧‧配線
M3‧‧‧配線
M4‧‧‧配線
NL‧‧‧n型半導體區域
NT‧‧‧MISFET
NW‧‧‧n型井
OA‧‧‧開口部
OA1‧‧‧開口部
OA2‧‧‧開口部
OA3‧‧‧開口部
P1‧‧‧插塞
P2‧‧‧插塞
P3‧‧‧插塞
PC‧‧‧周邊電路
PD1‧‧‧墊區域
PD2‧‧‧墊區域
PL‧‧‧p型半導體區域
PRO‧‧‧保護膜
PROa‧‧‧氮化矽膜
PROb‧‧‧聚醯亞胺膜
PT‧‧‧MISFET
PW‧‧‧p型井
RD‧‧‧引線
Rx‧‧‧接收電路
Rxa‧‧‧接收電路
S‧‧‧基板
Sa‧‧‧支持基板
Sb‧‧‧絕緣層
Sc‧‧‧矽層
SD‧‧‧源極/汲極區域
ST‧‧‧元件分離區域
TP‧‧‧錐面
Tx‧‧‧發送電路
Txa‧‧‧發送電路
W‧‧‧導線
圖1係表示實施形態1之半導體裝置之構成的概念圖。
圖2係表示實施形態1之半導體裝置之構成的剖視圖。
圖3係表示實施形態1之半導體裝置之線圈之構成例的俯視圖。
圖4係表示實施形態1之半導體裝置之構成的俯視圖。
圖5係表示上層之線圈附近之構成的剖視圖。
圖6係表示上層之線圈附近之構成的俯視圖。
圖7係表示實施形態1之半導體裝置之製造步驟的剖視圖。
圖8係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖7之後之製造步驟的剖視圖。
圖9係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖8之後之製造步驟的剖視圖。
圖10係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖9之後之製造步驟的剖視圖。
圖11係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖10之後之製造步驟的剖視圖。
圖12係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖11之後之製造步驟的剖視圖。
圖13係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖12之後之製造步驟的剖視圖。
圖14係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係 表示繼圖13之後之製造步驟的剖視圖。
圖15係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖14之後之製造步驟的剖視圖。
圖16係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖15之後之製造步驟的剖視圖。
圖17係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖16之後之製造步驟的剖視圖。
圖18係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖17之後之製造步驟的剖視圖。
圖19係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖18之後之製造步驟的剖視圖。
圖20係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖19之後之製造步驟的剖視圖。
圖21係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖20之後之製造步驟的剖視圖。
圖22係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖21之後之製造步驟的剖視圖。
圖23係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖22之後之製造步驟的剖視圖。
圖24係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖23之後之製造步驟的剖視圖。
圖25係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖24之後之製造步驟的剖視圖。
圖26係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖25之後之製造步驟的剖視圖。
圖27係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係 表示繼圖26之後之製造步驟的剖視圖。
圖28係表示實施形態1之半導體裝置之製造步驟的剖視圖,且係表示繼圖27之後之製造步驟的剖視圖。
圖29係表示實施形態2之半導體裝置之構成的方塊圖。
圖30係表示實施形態2之半導體裝置之構成的俯視圖。
圖31係表示實施形態3之應用例1之線圈之構成的俯視圖。
圖32係表示實施形態3之應用例1之線圈之其他構成的俯視圖。
圖33係使用雙線圈之情形時之半導體裝置的主要部分剖視圖。
圖34係使用雙線圈之情形時之半導體裝置的主要部分俯視圖。
圖35係表示使用雙線圈之情形時之半導體裝置(封裝體)之構成例的俯視圖。
圖36係表示實施形態3之應用例2之半導體裝置之構成的主要部分剖視圖。
圖37係表示實施形態3之應用例3之線圈之構成的俯視圖。
圖38(A)、(B)係表示墊區域上之開口部之形狀與配線之形狀之關係的圖。
圖39係表示墊區域上之開口部之剖面形狀的圖。
圖40係表示實施形態4之半導體裝置之構成的剖視圖。
圖41係表示實施形態4之半導體裝置之虛設配線之形狀的俯視圖。
圖42係表示實施形態4之半導體裝置之其他構成的剖視圖。
圖43係表示實施形態5之半導體裝置之構成的方塊圖。
圖44係表示實施形態5之半導體裝置之構成的俯視圖。
圖45係表示實施形態5之半導體裝置之構成的俯視圖。
於以下之實施形態中,為了方便起見且有這個必要時,分割成 複數個部分或實施形態進行說明,但除特別明示之情形以外,其等之間並非相互無關係,而具有一者為另一者之一部分或全部之變化例、應用例、詳細說明、補充說明等的關係。又,於以下之實施形態中,除提及要素之數等(包含個數、數值、量、範圍等)之情形、特別明示之情形及理論上明確限定於特定之數之情形等以外,並不限定於上述特定之數,可為特定之數以上,亦可為特定之數以下。
進而,於以下之實施形態中,除特別明示之情形及認為理論上明確為必需之情形等以外,其構成要素(亦包含要素步驟等)不一定為必需。同樣地,於以下之實施形態中,當提及構成要素等之形狀、位置關係等時,除特別明示之情形及認為理論上明確並非如此之情形等以外,實質上包含與其形狀等近似或類似者等。上述情況於上述數等(包含個數、數值、量、範圍等)而言,亦同樣。
以下,基於圖式詳細地說明本發明之實施形態。再者,於用以說明實施形態之所有圖中,對具有相同功能之構件標註相同或相關之符號,並省略其重複之說明。又,於存在複數個類似之構件(部位)之情形時,存在對總稱之符號追加記號而表示個別或特定之部位的情況。又,於以下之實施形態中,除特別有必要之情形以外,原則上不重複相同或同樣之部分之說明。
又,亦存在如下情況:於實施形態所使用之圖式中,即便是剖視圖,為了容易觀察圖式而亦省略影線。又,亦存在如下情況:即便是俯視圖,為了容易觀察圖式而亦標註影線。
又,於剖視圖及俯視圖中,各部位之大小並非與實際器件相對應,存在為了易於理解圖式而相對較大地表示特定部位的情況。又,於俯視圖與剖視圖對應之情形時,亦存在改變各部位之大小進行表示之情況。
(實施形態1)
[構造說明]
圖1係表示本實施形態之半導體裝置之構成的概念圖。圖1所示之半導體裝置係使2個晶片(CH1、CH2)單封裝(one package)化而成之半導體裝置。
晶片(半導體晶片、半導體片)CH1搭載於晶片座DP1上。晶片CH1包含包括下層之線圈(電感器)CL1、及上層之線圈(電感器)CL2之變壓器。上層之線圈CL2經由導線W與晶片CH2之墊區域PD2連接。下層之線圈CL1經由未圖示之配線與周邊電路PC連接。於周邊電路PC,形成有包括MISFET(Metal Insulator Semiconductor Field Effect Transistor,金屬絕緣體半導體場效電晶體)等元件(主動元件)之邏輯電路。該周邊電路PC經由未圖示之配線而與配置於晶片CH1之端部之墊區域PD2連接。該墊區域PD2經由導線W及未圖示之引線等與包含能夠以低電壓(例如,50V以下)驅動之電路之低電壓區域LC連接。
晶片CH2搭載於晶片座DP2上。晶片CH2包含包括下層之線圈CL1、及上層之線圈CL2之變壓器。上層之線圈CL2經由導線W與晶片CH1之墊區域PD2連接。下層之線圈CL1經由未圖示之配線與周邊電路PC連接。於周邊電路PC,形成有包括MISFET等元件之邏輯電路等。該周邊電路PC經由未圖示之配線與配置於晶片CH2之端部之墊區域PD2連接。該墊區域PD2經由導線W及未圖示之引線等與包含能夠以高電壓(例如,交流執行值為100Vrms以上)驅動之電路之高電壓區域HC連接。
例如,晶片CH1之周邊電路PC中之發送電路使線圈CL1中流通脈衝狀之電流。此時,電氣信號(發送信號、資料)藉由‘1’或‘0’改變線圈CL1中流通之電流之方向。藉由該線圈CL1之電流,於上層之線圈CL2中產生感應電壓。經由導線W將該電壓向晶片CH2傳輸,並利用晶片CH2之周邊電路PC中之接收電路放大,進而進行鎖存。如 此,可使用磁性電感耦合無線傳輸電氣信號。換言之,藉由經由變壓器將經電性絕緣之低電壓區域LC與高電壓區域HC連接,可於該等區域(LC、HC)之間傳輸電氣信號。
又,利用用以形成半導體裝置之微細加工,與配線等同樣地形成構成變壓器之線圈(CL1、CL2),藉此可將周邊電路PC與線圈(CL1、CL2)集成形成於同一晶片上。
作為構成變壓器之導電圖案之形狀,如圖1所示,可設為螺旋狀之導電圖案(參照圖3)。
圖2係表示本實施形態之半導體裝置之構成的剖視圖。圖2所示之半導體裝置係包含變壓器之半導體裝置,例如與圖1之A-A剖面部相對應。
本實施形態之半導體裝置係利用SOI(Silicon on Insulator,絕緣體上矽)基板而形成。SOI基板於半導體裝置之製造步驟中,為大致圓形之晶圓狀態,具有複數個大致矩形狀之晶片區域。晶片區域包含形成變壓器之區域即變壓器形成區域1A、形成周邊電路之區域即周邊電路形成區域1B、及形成密封環之區域即密封環形成區域1C。又,周邊電路形成區域1B包含主要形成MISFET等元件之元件形成區域BE、及形成墊區域PD2之墊形成區域BP。所謂密封環,係指以包圍變壓器形成區域1A及周邊電路形成區域1B之方式形成的水分等之遮蔽壁(參照圖4)。又,該密封環亦發揮防止切晶時之裂縫之傳播之作用。此處,如下所述,包括以包圍變壓器形成區域1A及周邊電路形成區域1B之方式形成之包圍配線及包圍插塞等積層部。
SOI基板S包含:支持基板Sa;絕緣層(絕緣膜、埋入式絕緣層、BOX(Buried Oxide,埋入氧化層))Sb,其形成於上述支持基板Sa上;及半導體層(例如,矽層Sc),其形成於絕緣層Sb上。
於周邊電路形成區域1B之元件形成區域BE,形成有 MISFET(Metal Insulator Semiconductor Field Effect Transistor)等半導體元件。該MISFET例如構成圖1所示之周邊電路PC。再者,此處,作為半導體元件,例示MISFET,但除此以外,亦可於周邊電路形成區域1B形成電容器或記憶體元件或者其他構成之電晶體等。
又,於MISFET(NT、PT)上,形成有層間絕緣膜IL1,於該層間絕緣膜IL1上,形成有配線M1。MISFET(NT、PT)與配線M1經由插塞P1而連接。又,於配線M1上,形成有層間絕緣膜IL2,於該層間絕緣膜IL2上,形成有配線M2。該配線M1與配線M2經由形成於層間絕緣膜IL2中之插塞P2而連接。又,於配線M2上,形成有層間絕緣膜IL3,於該層間絕緣膜IL3上,形成有配線M3。該配線M2與配線M3經由形成於層間絕緣膜IL3中之插塞P3而連接。又,配線M3之膜厚大於配線M2之膜厚,且相對較厚地(例如,膜厚為3μm以上)形成。
於配線M3上,形成有層間絕緣膜IL4,於該層間絕緣膜IL4上,形成有配線M4。該層間絕緣膜IL4為了確保下述之線圈CL1、CL2間之耐壓而相對較厚地形成。例如,對線圈CL1、CL2間要求2.5kVrms下60秒鐘之耐壓。又,該層間絕緣膜IL4包括氧化矽膜或氮化矽膜等無機絕緣膜。例如,層間絕緣膜IL4包括HDP(high density plasma,高密度電漿)膜IL4a與P-TEOS膜IL4b、IL4c之積層膜。HDP膜係藉由高密度電漿CVD(Chemical Vapor Deposition,化學氣相沈積)而形成之膜,P-TEOS膜IL4b係藉由以TEOS(tetraethylorthosilicate,四乙氧基矽烷)為原料氣體之普通之電漿CVD而形成之膜。藉由使用HDP膜IL4a,可將配線M3間高精度地埋入。又,如隨後詳細地說明般,HDP膜IL4a有於配線M3間及配線M3上分割成膜之傾向。因此,於配線M3之角部難以形成膜,而主要形成於配線M3間及配線M3上(參照圖20)。因此,與於配線M3上形成P-TEOS膜之情形相比,當於配線M3上形成HDP膜IL4a時,膜被分割,而可緩和膜應力。又,由於設 為將下述之配線M4與配線M3在開口部OA1之底面連接的構成,故而層間絕緣膜IL4被以相對較大之面積構成之開口部OA1分割。藉此,可緩和膜應力。開口部OA1之平面形狀例如為20μm×20μm之大致矩形。又,藉由設為增大配線M4與配線M3之配線寬度並介隔上述開口部OA1之底面積層的構成,可降低配線M4及配線M3之配線電阻。例如,配線M4及配線M3之配線寬度大於配線M2之配線寬度,配線M4之配線寬度例如為4μm左右,配線M3之配線寬度為4μm左右。其中,於配線M4及配線M3,開口部(OA1、OA2)之形成區域之寬度例如為40μm以上。又,藉由以A1配線、即含有鋁之材料構成該等配線,與使用例如銅材料之情形相比,能夠低成本地藉由簡單之製程形成。
該配線M4係將作為配線M3之一部分之區域PD1引出至晶片之理想區域(墊區域PD2)的配線。即,上述區域(形成墊區域PD2之區域)對應於墊形成區域BP。該配線M4之膜厚大於配線M2之膜厚,且相對較厚地(例如,膜厚為3μm以上)形成。
於配線M4上,作為保護膜PRO,例如形成有氮化矽膜PROa與聚醯亞胺膜PROb之積層膜。於保護膜PRO,設置有開口部OA2,使配線M4露出。該配線M4之露出部成為墊區域PD2。
於變壓器形成區域1A,形成有包含線圈CL1與線圈CL2之變壓器。下層之線圈CL1與配線M2形成於同層。
上層之線圈CL2與配線M4形成於同層。於該線圈CL1與線圈CL2之間,形成有層間絕緣膜IL4與層間絕緣膜IL3。層間絕緣膜1L4及層間絕緣膜IL3包括氧化矽膜或氮化矽膜等無機絕緣膜。又,層間絕緣膜IL4為了確保線圈CL1、CL2間之耐壓,而相對較厚地形成。層間絕緣膜IL4形成得比層間絕緣膜IL2厚。再者,此處,層間絕緣膜IL3與層間絕緣膜IL2為相同程度之膜厚。例如,層間絕緣膜IL4之膜厚為8 μm左右,層間絕緣膜IL3之膜厚為1.5μm左右。又,位於線圈CL1與線圈CL2之間之層間絕緣膜IL4與層間絕緣膜IL3之膜厚之和較佳為設為5μm以上。
圖3係表示本實施形態之半導體裝置之線圈之構成例的俯視圖。圖3所示之線圈例如與上層之線圈CL2相對應。於圖3中,當自上面俯視時,線圈CL2包括螺旋狀之導電性膜,螺旋狀之導電性膜之內側之端部連接於墊區域PD2,螺旋狀之導電性膜之外側之端部連接於其他墊區域PD2。各墊區域PD2例如經由導線(W)等與其他晶片之接收電路(Rx)連接(參照圖29、圖30等)。
下層之線圈CL1與上層之線圈CL1同樣地包括螺旋狀之導電性膜。例如,可設為當自上面俯視時為圖3所示之螺旋狀之形狀。於下層之線圈CL1,螺旋狀之導電性膜之端部(墊區域)經由與線圈CL1為同層或下層之配線(例如,配線M2、配線M1)與發送電路(Tx)連接(參照圖29、圖30等)。例如,構成線圈CL1之螺旋狀之導電性膜之內側之端部經由線圈CL1之下層之配線(例如配線M1)與構成發送電路(Tx)之MISFET連接,外側之端部經由與線圈CL1為同層之配線(例如配線M2)與構成發送電路(Tx)之MISFET連接。
再者,較佳為不於變壓器形成區域1A形成構成周邊電路PC之MISFET等元件。於變壓器形成區域1A,形成於其上部之上層之線圈CL2之墊區域PD2經由導線W等與其他晶片連接(接合)。為了避免上述接合時之按壓力對元件之影響,而較佳為不於變壓器形成區域1A形成元件。又,根據同樣之理由,較佳為亦不於墊形成區域BP形成元件。又,於變壓器形成區域1A中,亦為了防止線圈間之電氣信號與施加至元件之電氣信號相互干擾,而較佳為不形成元件。
於密封環形成區域1C之半導體層(矽層Sc),形成有p型半導體區域PL,於該p型半導體區域PL上,形成有複數根配線M1~M4(參照圖 2)。又,p型半導體區域PL與配線M1經由形成於層間絕緣膜IL1中之插塞P1而連接。又,配線M1與配線M2經由形成於層間絕緣膜IL2中之插塞P2而連接。又,配線M2與配線M3經由形成於層間絕緣膜IL3中之插塞P3而連接。又,配線M3與配線M4經由開口部OA1之底面而連接。密封環形成區域1C之配線M4與周邊電路形成區域1B之配線M4及上層之線圈CL2形成於同層。配線M4之寬度例如為2.8μm左右。
圖4係表示本實施形態之半導體裝置之構成例的俯視圖。如圖4所示,密封環形成區域1C係沿大致矩形之半導體裝置之外周配置。換言之,密封環形成區域1C係以包圍變壓器形成區域1A及周邊電路形成區域1B之方式配置。於該密封環形成區域1C之內部,配置有線圈CL2及複數個墊區域PD2。又,於線圈CL2之外周,配置有複數個構成周邊電路PC之電路區塊(未圖示)。
因此,形成於密封環形成區域1C之配線M1~M4及插塞P1~P3係以包圍變壓器形成區域1A及周邊電路形成區域1B之方式構成。換言之,形成於密封環形成區域1C之配線M1~M4係包圍配線,插塞P1~P3係包圍插塞。包圍配線例如係沿密封環形成區域1C形成為包圍變壓器形成區域1A及周邊電路形成區域1B之形狀的配線。包圍插塞例如係沿密封環形成區域1C形成為包圍變壓器形成區域1A及周邊電路形成區域1B之形狀且埋入至接觸孔內的導電膜。藉由遍及複數層而積層此種包圍配線與包圍插塞,可構成遮蔽壁。
藉由如此般沿半導體裝置(晶片區域)之外周配置形成有複數層配線(M1~M4)及插塞(P1~P3)之密封環形成區域1C,可防止水分自半導體裝置之外周滲入,而可提高半導體裝置之耐濕性。又,藉由該密封環形成區域1C,於SOI基板S(半導體晶圓)之每一個晶片區域,將層間絕緣膜(IL1~IL4)呈格子狀分割。可緩和施加至晶圓狀態之SOI基板S之膜應力。藉此,可減少SOI基板S之翹曲,而避免曝光不良或搬 送不良等。
尤其是,於為了確保線圈CL1、CL2間之耐壓而於該等之間形成較厚之層間絕緣膜IL4、IL3的情形時,膜應力容易變大。於此種情形時,亦可藉由設置上述密封環形成區域1C而對層間絕緣膜IL4、IL3進行分割,而可緩和膜應力。又,由於設為在密封環形成區域1C將配線M3與配線M4在開口部OA之底面連接的構成,故而層間絕緣膜IL4被以相對較大之面積構成之開口部OA分割。藉此,亦可緩和膜應力。可將該開口部OA設為例如寬度8μm之條狀。
又,於密封環形成區域1C上,僅形成氮化矽膜PROa,而去除聚醯亞胺膜PROb。藉由如此般將位於半導體裝置(晶片區域)之外周之密封環形成區域1C上之聚醯亞胺膜PROb去除,可於下述之基板之切斷(切晶)時防止聚醯亞胺膜PROb之剝落,且可防止聚醯亞胺膜PROb捲繞至切片機(dicer)。
圖5係表示上層之線圈CL2附近之構成的剖視圖,圖6係表示上層之線圈CL2附近之構成的俯視圖。如圖5所示,上層之線圈CL2與配線M4之距離DM4大於上層之線圈CL2與配線M3之距離DM3(DM4>DM3)。又,上層之線圈CL2與配線M3之距離DM3為上層之線圈CL2與下層之線圈CL1之間之距離(層間絕緣膜IL3與IL4之膜厚之和,例如為5μm左右)以上。距離DM4及距離DM3係俯視下之距離、即俯視圖中之最短距離。
圖6所示之線L1係表示上層之線圈CL2與配線M4之間隔之框。線L2係表示上層之線圈CL2與配線M3之間隔之框。換言之,配線M4配置於較線L1更靠外側(與線圈CL2側為相反側之區域),配線M3配置於較線L1更靠外側。
如此,使上層之線圈CL2與配線M4之距離DM4大於上層之線圈CL2與配線M3之距離DM3,進而使上層之線圈CL2與配線M3之距離 DM3為上層之線圈CL2與下層之線圈CL1之間之距離(層間絕緣膜IL3與IL4之膜厚之和)以上。藉此,可提高容易產生較高之電壓差之線圈CL2與配線M4之間、或線圈CL2與配線M3之間之絕緣耐壓。
又,於本實施形態中,由於設為利用貫通矽層Sc之深溝絕緣膜DTI包圍變壓器形成區域1A、元件形成區域BE及墊形成區域BP之各者之構成(參照圖2),故而可抑制變壓器形成區域1A之p型井PW之電位之變動。其結果,可減小下層之線圈CL1與p型井PW間之電容之變動,而可提高線圈間之電氣信號之傳輸精度,從而謀求動作之穩定化。
[製法說明]
繼而,一面參照圖7~圖28,一面說明本實施形態之半導體裝置之製造方法,並且使該半導體裝置之構成更明確。圖7~圖28係表示本實施形態之半導體裝置之製造步驟的剖視圖。
如圖7所示,作為半導體基板,例如準備SOI基板S。SOI基板S包括:支持基板Sa,其包含單晶矽基板(半導體膜);絕緣層(埋入式絕緣層、BOX)Sb,其形成於上述支持基板Sa上;及矽層(半導體層、半導體膜、薄膜半導體膜、薄膜半導體區域)Sc,其形成於絕緣層Sb上。
SOI基板S具有形成變壓器之區域即變壓器形成區域1A、形成周邊電路之區域即周邊電路形成區域1B、及形成密封環之區域即密封環形成區域1C。又,周邊電路形成區域1B包含主要形成MISFET等元件之元件形成區域BE、及形成墊區域之墊形成區域BP。
繼而,如圖8所示,於SOI基板S之主面,形成元件分離區域ST。例如,使用LOCOS(local Oxidation of silicon,矽局部氧化)法形成元件分離區域ST。例如,於SOI基板S上形成在元件分離區域開口之掩膜(例如,氮化矽膜),並實施熱處理,藉此形成包括氧化矽膜之元件分離區域ST。繼而,將上述掩膜(未圖示)去除。
繼而,如圖9所示,於元件分離區域,形成到達至絕緣層Sb之較深之槽(深溝)DT,並於其內部埋入絕緣膜,藉此形成深溝絕緣膜DTI。例如,於元件分離區域ST及矽層Sc上,形成在形成槽DT之區域具有開口之光阻膜(未圖示),將該光阻膜作為掩膜,利用乾式蝕刻將元件分離區域ST及其下層之矽層Sc去除。藉此,可形成貫通元件分離區域ST及矽層Sc並到達至絕緣層Sb之槽DT。繼而,將上述光阻膜(未圖示)去除。
繼而,於槽DT、元件分離區域ST及矽層Sc上,例如利用CVD(Chemical Vapor Deposition:化學氣相沈積)法等沈積氧化矽膜作為絕緣膜。藉此,槽DT之內部被氧化矽膜埋入。繼而,利用CMP(Chemical Mechanical Polishing:化學機械研磨)法等對上述氧化矽膜進行研磨直至元件分離區域ST露出為止。藉此,形成在槽DT之內部埋入有氧化矽膜等絕緣膜之深溝絕緣膜DTI。
該深溝絕緣膜DTI係以包圍變壓器形成區域1A、元件形成區域BE及墊形成區域BP各者之方式形成(參照圖2)。
繼而,如圖10所示,於周邊電路形成區域1B,形成MISFET等元件。以下,對MISFET(NT、PT)之形成步驟進行說明。MISFET之形成方法並無限制,例如可利用以下之步驟形成。
首先,於SOI基板S之矽層Sc中,形成p型井PW及n型井NW。此時,於周邊電路形成區域1B之元件形成區域BE形成p型井PW及n型井NW,於墊形成區域BP形成p型井PW。於元件形成區域BE之p型井PW上形成MISFET(NT),於元件形成區域BE之n型井NW上形成MISFET(PT)。又,於變壓器形成區域1A及密封環形成區域1C形成p型井PW。
p型井PW及n型井NW分別藉由離子佈植而形成,自SOI基板S之矽層Sc之主面遍及特定之深度而形成。
繼而,於SOI基板S之主面上,介隔閘極絕緣膜GI形成閘極電極GE。例如,藉由對矽層Sc之表面進行熱氧化,而形成包括氧化矽膜之閘極絕緣膜GI。作為閘極絕緣膜GI,除氧化矽膜以外,亦可使用氮氧化矽膜。又,亦可使用高介電常數膜(所謂的high-k膜)作為閘極絕緣膜GI。又,除熱氧化法以外,亦可使用CVD法等其他成膜方法形成閘極絕緣膜GI。
繼而,於閘極絕緣膜GI上,例如使用CVD法等形成多晶矽膜,並使用光微影技術及蝕刻技術將該多晶矽膜圖案化,藉此形成閘極電極GE。再者,亦可根據各MISFET(NT、PT)之特性而向構成閘極電極GE之材料(此處為多晶矽膜)中佈植雜質。
繼而,於各閘極電極GE之兩側之矽層Sc中,形成源極/汲極區域SD。
首先,於閘極電極GE之兩側之p型井PW,離子佈植n型雜質,藉此形成n+型半導體區域(源極、汲極區域)SD。又,於閘極電極GE之兩側之n型井NW,離子佈植p型雜質,藉此形成p+型半導體區域(源極、汲極區域)SD。此時,於密封環形成區域1C之p型井PW中,形成p+型半導體區域PL。再者,亦可將源極、汲極區域SD設為LDD(Lightly Doped Drain,輕微摻雜的汲極)構造之源極、汲極區域。LDD構造之源極、汲極區域包括低濃度雜質區域與高濃度雜質區域。例如,於在閘極電極GE之兩側之井離子佈植雜質而形成低濃度雜質區域之後,於閘極電極GE之側壁形成側壁膜,並於閘極電極GE與側壁膜之合成體之兩側之井中,形成高濃度雜質區域。
繼而,進行退火處理(熱處理),該退火處理係用以使至此為止之以離子佈植之方式導入之雜質活化。
以此方式,可於周邊電路形成區域1B形成MISFET(NT、PT)。然後,亦可視需要於閘極電極GE或源極/汲極區域SD上,使用自對準矽 化物(Salicide:Self Aligned Silicide)技術形成金屬矽化物層(未圖示)。
繼而,如圖11所示,於SOI基板S之主面(整個主面)上,形成層間絕緣膜IL1。層間絕緣膜IL1係以覆蓋形成於SOI基板S之MISFET(NT、PT)之方式形成。例如,於利用CVD法沈積氧化矽膜之後,視需要使用CMP法等使層間絕緣膜IL1之表面平坦化。
繼而,如圖12所示,於層間絕緣膜IL1中,形成插塞P1。例如,將使用光微影技術形成於層間絕緣膜IL1上之光阻層(未圖示)用作蝕刻掩膜,對層間絕緣膜IL1進行乾式蝕刻,藉此於層間絕緣膜IL1形成接觸孔(貫通孔、孔)。繼而,於該接觸孔內埋入導電膜,藉此形成導電性插塞(連接用導體部)P1。例如,於包含接觸孔之內部之層間絕緣膜IL1上,利用濺鍍法等沈積鈦膜與氮化鈦膜之積層膜作為障壁膜。繼而,於障壁膜上,使用CVD法等以將接觸孔埋入之程度之膜厚沈積鎢(W)膜作為主導電性膜。繼而,使用CMP法等將層間絕緣膜IL1上之多餘之障壁膜及主導電性膜去除。藉此,形成插塞P1。例如,該插塞P1係形成於源極、汲極區域SD及密封環形成區域1C之p+型半導體區域PL上。再者,亦可於閘極電極GE上形成插塞P1。
繼而,如圖13所示,於插塞P1上,形成包括導電性膜之配線M1。例如,於層間絕緣膜IL1及插塞P1上,作為導電性膜,使用濺鍍法等依次沈積鋁膜、及包括鈦/氮化鈦膜之積層膜。鈦/氮化鈦膜之積層膜亦稱為障壁導體膜。繼而,藉由使用光微影技術及蝕刻技術將上述積層膜圖案化,而於插塞P1上形成配線M1。
用以形成配線M1之上述鋁膜並不限定於純鋁膜,可使用以鋁為主成分之導電材料膜(其中,表現出金屬傳導性之導電材料膜)。例如,可使用Al(鋁)與Si(矽)之化合物膜或合金膜。又,該鋁膜中之Al(鋁)之組成比較理想為大於50原子%(即富含Al)。上述情況不僅適 用於用以形成配線M1之上述鋁膜,對用以形成配線M2、配線M3或配線M4之鋁膜而言,亦同樣。
又,此處,於元件形成區域BE及密封環形成區域1C形成配線M1,但亦可於其他區域形成配線M1。例如,亦可於變壓器形成區域1A形成配線M1。此種形成於變壓器形成區域1A之配線M1例如成為將線圈CL1與周邊電路電性連接之配線。
繼而,如圖14所示,於配線M1上形成層間絕緣膜IL2。例如,於配線M1上,利用CVD法等沈積氧化矽膜。
繼而,如圖15所示,藉由將層間絕緣膜IL2圖案化,而於配線M1上形成接觸孔,進而藉由於接觸孔之內部埋入導電性膜,而於層間絕緣膜IL2中形成插塞P2。該插塞P2可與插塞P1同樣地形成。
繼而,如圖16所示,於插塞P2上形成包括導電性膜之配線M2。例如,於層間絕緣膜IL2及插塞P2上,作為導電性膜,使用濺鍍法等依次沈積鋁膜、及包括鈦/氮化鈦膜之積層膜。繼而,藉由使用光微影技術及蝕刻技術將上述積層膜圖案化,而於上述插塞P2上形成配線M2。
此處,於變壓器形成區域1A,將下層之線圈CL1與配線M2形成於同層。即,當將上述積層膜圖案化時,於變壓器形成區域1A,形成上述之螺旋狀之導電性膜(線圈CL1)(參照圖3)。
當然,除線圈CL1以外,亦可於變壓器形成區域1A形成配線M2(例如,將下層之線圈CL1與周邊電路電性連接之配線)。
繼而,如圖17所示,於配線M2上形成層間絕緣膜IL3。例如,於配線M2上,利用CVD法等沈積氧化矽膜。
繼而,如圖18所示,藉由將層間絕緣膜IL2圖案化,而於配線M2上形成接觸孔,進而藉由於接觸孔之內部埋入導電性膜,而於層間絕緣膜IL3中形成插塞P3。該插塞P3可與插塞P1同樣地形成。
繼而,如圖19所示,於插塞P3上形成包括導電性膜之配線M3。例如,於層間絕緣膜IL3及插塞P3上,作為導電性膜,使用濺鍍法等依次沈積鋁膜、及包括鈦/氮化鈦膜之積層膜。繼而,藉由使用光微影技術及蝕刻技術將上述積層膜圖案化,而於上述插塞P3上形成配線M3。該配線M3之膜厚大於配線M1、M2之膜厚(例如,0.4~1.0μm),為3~4μm左右。此處,於密封環形成區域1C,以包圍配線之形式形成配線M3。
繼而,如圖20~圖24所示,於配線M3上形成層間絕緣膜IL4。該層間絕緣膜IL4包括HDP膜IL4a與P-TEOS膜IL4b、IL4c之積層膜。
此處,於CVD法中,根據原料氣體之反應所需之能量之種類,分成熱CVD、電漿CVD等。又,於電漿CVD中,亦分成使用工業用頻率(13.56MHz)之高頻之放電之普通的電漿CVD、及較上述電漿CVD提高電漿密度之高密度電漿CVD。因此,HDP膜係藉由高密度電漿CVD而形成之膜,P-TEOS膜係藉由以TEOS為原料氣體之普通之電漿CVD而形成之膜。
首先,如圖20所示,於配線M3及層間絕緣膜IL4上,使用高密度電漿CVD法形成氧化矽膜作為HDP膜IL4a。藉由使用高密度電漿CVD法,即便於配線M3之膜厚相對較厚而配線M3與層間絕緣膜IL4之階差(縱橫比)較大的情形時,亦可高精度地且高平坦性地利用HDP膜IL4a將配線M3間埋入。尤其是,於使用高密度電漿CVD法之情形時,如上所述,主要於配線M3間及配線M3上形成膜。
繼而,如圖21所示,於HDP膜IL4a上形成P-TEOS膜IL4b。即,於HDP膜IL4a上,藉由以TEOS為原料氣體之電漿CVD沈積P-TEOS膜(氧化矽膜)IL4b。
然後,使用CMP法等使P-TEOS膜IL4b之表面平坦化,但預先藉由乾式蝕刻將俯視下較大(寬度較寬)之配線M3上之HDP膜IL4a及P- TEOS膜IL4b去除。此處,如圖22所示,藉由乾式蝕刻將墊形成區域BP之配線M3及密封環形成區域1C之配線M3上之HDP膜IL4a及P-TEOS膜IL4b去除,而形成開口部OA3。
繼而,如圖23所示,使用CMP法等使HDP膜IL4a及P-TEOS膜IL4b之表面平坦化。繼而,如圖24所示,於HDP膜IL4a及P-TEOS膜IL4b上形成P-TEOS膜IL4c。即,於HDP膜IL4a及P-TEOS膜IL4b上,藉由以TEOS為原料氣體之電漿CVD沈積P-TEOS膜IL4c。藉此,於配線M3上,形成包括HDP膜IL4a與P-TEOS膜IL4b、IL4c之積層膜之層間絕緣膜IL4。該層間絕緣膜IL4之膜厚為8μm左右,較佳為4μm以上。
繼而,如圖25所示,藉由將墊形成區域BP之配線M3及密封環形成區域1C之配線M3上之層間絕緣膜IL4去除,而形成開口部OA1、OA。例如,於層間絕緣膜IL4上形成在開口部OA1、OA之形成區域具有開口部之光阻膜,將該光阻膜作為掩膜並對層間絕緣膜IL4進行蝕刻,藉此形成開口部OA1、OA。於墊形成區域BP之開口部OA1之底面,配線M3露出。
繼而,如圖26所示,於包含開口部OA1、OA內之層間絕緣膜IL4上形成配線M4。例如,於包含開口部OA1、OA內之層間絕緣膜IL4上,作為導電性膜,使用濺鍍法等依次沈積鋁膜、及包括鈦/氮化鈦膜之積層膜。繼而,藉由使用光微影技術及蝕刻技術將上述積層膜圖案化,而形成配線M4。該配線M4之膜厚為3~4μm左右。
此處,於變壓器形成區域1A,將上層之線圈CL2與配線M4形成於同層。即,當將上述積層膜圖案化時,於變壓器形成區域1A,形成上述之螺旋狀之導電性膜(線圈CL2)(參照圖3)。又,於本實施形態中,如上所述,於密封環形成區域1C之配線M3上以包圍配線之形式形成與上述周邊電路形成區域1B之配線M4為同層之配線M4。
繼而,如圖27及圖28所示,於線圈CL2及配線M4上,形成絕緣膜作為保護膜PRO。此處,作為絕緣膜,例如形成氮化矽膜PROa與聚醯亞胺膜PROb之積層膜。首先,如圖27所示,於線圈CL2及配線M4上,使用CVD法等沈積氮化矽膜PROa。繼而,如圖28所示,將氮化矽膜PROa上之未圖示之光阻膜作為掩膜而蝕刻去除配線M4之墊區域PD2上之氮化矽膜PROa,藉此使墊區域PD2之配線M4露出。
繼而,於墊區域PD2及氮化矽膜PROa上,塗佈感光性之聚醯亞胺膜PROb。例如,於SOI基板S之表面,旋轉塗佈聚醯亞胺之前體液體之後,使其乾燥,藉此形成聚醯亞胺膜PROb。繼而,藉由將感光性之聚醯亞胺膜PROb曝光、顯影,而將墊區域PD2上之聚醯亞胺膜PROb去除,形成開口部OA2(參照圖2)。此時,亦將密封環形成區域1C之配線M3之上方之聚醯亞胺膜PROb去除。然後,實施熱處理,使聚醯亞胺膜PROb硬化。
然後,將晶圓狀之SOI基板S於每一個晶片區域切斷(切晶),而分割(單片化)成複數個半導體晶片。藉此,自SOI基板S(半導體晶圓)之各晶片區域獲取半導體晶片。再者,亦可於切晶之前進行SOI基板S之背面研削而使SOI基板S薄膜化。
然後,藉由利用導線等將切割出之半導體晶片之墊區域PD2與其他半導體晶片之墊區域之間連接,而形成2個半導體晶片間電性連接之半導體裝置(參照圖1)。
(實施形態2)
於本實施形態中,對實施形態1中所說明之半導體裝置之應用部位例進行說明。圖29係表示本實施形態之半導體裝置之構成之方塊圖。圖30係表示本實施形態之半導體裝置之構成之俯視圖。
圖29所示之半導體裝置係將晶片CH1與晶片CH2單封裝化。
晶片CH1包含包括連接於發送電路Tx之線圈CL1、及線圈CL2之 變壓器。線圈CL2經由墊區域PD2及導線W連接於晶片CH2之接收電路Rx。再者,於圖29及圖30中,以四方形表示墊區域PD2。
又,晶片CH1包含接收電路Rx及邏輯電路Logic。邏輯電路Logic與晶片CH1之發送電路Tx及接收電路Rx連接,且邏輯電路Logic與複數個墊區域PD2連接。
晶片CH2包含包括連接於發送電路Tx之線圈CL4、及線圈CL3之變壓器。線圈CL3經由墊區域PD2及導線W連接於晶片CH1之接收電路Rx。
又,晶片CH2包含接收電路Rx及邏輯電路Logic。邏輯電路Logic與晶片CH2之發送電路Tx及接收電路Rx連接,且邏輯電路Logic與複數個墊區域PD2連接。
如圖30所示,晶片CH1之線圈CL2經由導線W與晶片CH2之接收電路Rx連接。於線圈CL2之下層,配置有未圖示之線圈(CL1),且經由未圖示之配線與晶片CH1之發送電路Tx連接。
又,晶片CH2之線圈CL3經由導線W與晶片CH1之接收電路Rx連接。於線圈CL3之下層,配置有未圖示之線圈(CL4),且經由未圖示之配線與晶片CH2之發送電路Tx連接。
例如,於晶片CH2,配置有邏輯電路Logic。於晶片CH2,包括邏輯電路Logic、發送電路Tx及接收電路Rx等之周邊電路經由未圖示之配線與複數個墊區域PD2連接。又,於晶片CH1,包括邏輯電路Logic、發送電路Tx及接收電路Rx等之周邊電路經由未圖示之配線與複數個墊區域PD2連接。
晶片CH1及CH2之墊區域PD2經由導線W與引線RD連接。
於此種半導體裝置中,可對晶片CH2之包括邏輯電路Logic、發送電路Tx及接收電路Rx等之周邊電路部及變壓器(線圈CL1、CL2)部應用實施形態1之構成(參照圖2等)。
又,可對晶片CH1之包括邏輯電路Logic、發送電路Tx及接收電路Rx等之周邊電路部及變壓器(線圈CL3、CL4)部應用實施形態1之構成(參照圖2等)。
(實施形態3)
於本實施形態中,對實施形態1之各種應用例進行說明。
<應用例1>
於實施形態1中,例示了具有大致以墊區域PD2為中心右卷之一串線圈部之線圈CL2(單線圈,參照圖3),但線圈CL2之形狀並無限制,可使用各種形狀之線圈。
圖31係表示本實施形態之應用例1之線圈之構成的俯視圖。圖31所示之線圈CL2包含2個線圈部。即,包含大致以第1墊區域PD2為中心右卷之一串線圈部、及大致以第2墊區域PD2為中心左卷之一串線圈部,該等2個線圈部之外側之端部分別與第3墊區域PD2連接。
圖32係表示本實施形態之應用例1之線圈之其他構成的俯視圖。圖32所示之線圈CL2包含2個線圈部。即,包含大致以第1墊區域PD2為中心右卷之一串線圈部、及大致以第2墊區域PD2為中心右卷之一串線圈部,該等2個線圈部之外側之端部分別與第3墊區域PD2連接。
亦可如此般使用包含2個線圈部及3個墊區域PD2之上層之線圈CL2。於此情形時,下層之線圈CL1構成為包含與上層之線圈相同之2個線圈部。將此種包含2個線圈部之線圈稱為「雙線圈」。
圖33係使用雙線圈之情形時之半導體裝置之主要部分剖視圖,圖34係使用雙線圈之情形時之半導體裝置之主要部分俯視圖。
如圖33所示,上層之線圈CL2與配線M4之距離DM4大於上層之線圈CL2與配線M3之距離DM3(DM4>DM3)。又,上層之線圈CL2與配線M3之距離DM3為上層之線圈CL2與下層之線圈CL1之間之距離(層間絕緣膜IL3與IL4之膜厚之和,例如為5μm左右)以上。
圖34所示之線L1係表示上層之線圈CL2與配線M4之間隔之框。線L2係表示上層之線圈CL2與配線M3之間隔之框。換言之,配線M4配置於較線L1更靠外側(與線圈CL2側為相反側之區域),配線M3配置於較線L1更靠外側。
如此,使上層之線圈CL2與配線M4之距離DM4大於上層之線圈CL2與配線M3之距離DM3,進而使上層之線圈CL2與配線M3之距離DM3為上層之線圈CL2與下層之線圈CL1之間之距離(層間絕緣膜IL3與IL4之膜厚之和)以上。藉此,於使用雙線圈之情形時,亦可與實施形態1之情形同樣地提高容易產生較高之電壓差之線圈CL2與配線M4之間、或線圈CL2與配線M3之間之絕緣耐壓。
圖35係表示使用雙線圈之情形時之半導體裝置(封裝體)之構成例的俯視圖。圖35所示之半導體裝置使晶片CH1與晶片CH2單封裝化。再者,由於除使用雙線圈作為線圈而具有2個線圈部(未圖示)及3個墊區域PD2以外,與實施形態2(圖30)之情形相同,故而省略其詳細之說明。
<應用例2>
於實施形態1中,設為利用貫通矽層Sc之深溝絕緣膜DTI包圍變壓器形成區域1A等之構成,而抑制變壓器形成區域1A之井電位之變動,但亦可進而將變壓器形成區域1A之井電位固定。
圖36係表示本實施形態之應用例2之半導體裝置之構成的主要部分剖視圖。如圖36所示,於應用例2之半導體裝置中,在變壓器形成區域1A之矽層Sc中,形成有n型井NW。
而且,於該n型井NW中,形成有n型半導體區域NL,該n型半導體區域NL經由插塞P1與配線M1連接。例如,經由該配線M1將接地電位線與n型半導體區域NL連接。藉此,將變壓器形成區域1A之n型井NW固定為接地電位。如此般,設為利用貫通矽層Sc之深溝絕緣膜 DTI包圍變壓器形成區域1A之構成,進而將變壓器形成區域1A之n型井NW固定為特定之電位(例如接地電位),藉此,可進一步減小下層之線圈CL1與p型井PW間之電容之變動,而可提高線圈間之電氣信號之傳輸精度,從而謀求動作之穩定化。
n型半導體區域NL例如可利用與實施形態1中所說明之MISFET(NT)之源極、汲極區域SD相同之離子佈植步驟形成。又,與n型半導體區域NL連接之插塞P1、配線M1可與實施形態1中所說明之插塞P1、配線M1同樣地形成。
又,亦可對支持基板Sa施加特定之電位(例如接地電位)。藉由如此般將支持基板Sa之電位固定為特定之電位(例如接地電位),亦可減小變壓器形成區域1A之井之電位之變動。
又,藉由將n型半導體區域NL、n型井NW及矽層Sc全部設為n型,可對電位之固定進行鞏固。又,即便將與n型半導體區域NL、n型井NW及矽層Sc對應之區域設為p型,亦可對電位之固定進行鞏固。
<應用例3>
圖37係表示本實施形態之應用例3之線圈之構成的俯視圖。圖37所示之線圈CL2包含2個線圈部。即,包含大致以第1墊區域PD2為中心右卷之一串線圈部、及大致以第2墊區域PD2為中心左卷之一串線圈部,該等2個線圈部之外側之端部分別與第3墊區域PD2連接。
而且,於該圖37中,墊區域PD2之形狀為八邊形。亦可如此般將一卷線圈之形狀設為八邊形,並且亦將配置於其內部之墊區域PD2之形狀與一卷線圈之形狀對應地設為八邊形。進而,亦可將設置於2個線圈部間之墊區域PD2以與2個線圈之最外周之線圈之捲繞形狀對應之方式設為八邊形。
藉由如此般使配置於線圈部內及線圈部間之墊區域PD2之形狀與線圈之捲繞形狀相對應,可縮小線圈面積。
再者,於本應用例中,作為墊區域PD2之形狀,以八邊形為例進行了說明,但亦可設為六邊形等、邊數多於四邊形之其他多邊形。又,較佳為於多邊形中各邊之長度之差較小而更接近於正多邊形狀。
<應用例4>
於本應用例中,對墊區域PD1上之開口部OA1之形狀進行說明。圖38係表示墊區域上之開口部之形狀與配線之形狀之關係的圖。圖38(A)表示將墊區域PD1上之開口部OA1之平面形狀設為八邊形狀之情形,(B)表示將墊區域PD1上之開口部OA1之平面形狀設為四邊形狀之情形。
於如圖38(B)所示般將墊區域PD1上之開口部OA1之平面形狀設為四邊形狀之情形時,存在如下情況:於四邊形之角部(C-C部),配線M4成為懸突形狀,於覆蓋配線M4之絕緣膜(此處為氮化矽膜PROa)產生破裂。另一方面,於四邊形之直線部(B-B部),配線M4之膜厚差較小。
與此相對,於如圖38(A)所示般將墊區域PD1上之開口部OA1之平面形狀設為八邊形狀之情形時,於八邊形之角部(C-C部),配線M4之懸突形狀得以改善,與八邊形之直線部(B-B部)之形狀差得以緩和。
藉由如此般將墊區域PD1上之開口部OA1之平面形狀設為八邊形或六邊形等邊數多於四邊形之其他多邊形,可增大角部之角度,而可減少角部中之絕緣膜(此處為氮化矽膜PROa)之破裂之產生。
尤其是,於為了確保線圈CL1、CL2間之絕緣耐壓而增大線圈CL1、CL2間之絕緣膜之膜厚之情形時,必須使墊區域PD1上之開口部OA1之平面形狀形成得較大且較深。因此,於墊區域PD1上之開口部OA1之平面形狀中,圓形化之角部之比率相對於直線部變小,故而角部中之絕緣膜(此處為氮化矽膜PROa)容易產生破裂。又,於使用Al 材料作為配線M4之材料之情形時,由於Al材料較形成於其上部之絕緣膜(此處為氮化矽膜PROa)柔軟,故而絕緣膜(此處為氮化矽膜PROa)之變化無法追隨Al材料之變化,而容易產生破裂。
與此相對,藉由將墊區域PD1上之開口部OA1之平面形狀設為邊數多於四邊形之其他多邊形,可增大角部之角度,而可減少角部中之絕緣膜之破裂之產生。
圖39係表示墊區域上之開口部之剖面形狀之圖。如參照圖38(B)所說明般,於將墊區域PD1上之開口部OA1之平面形狀設為四邊形狀之情形時,在角部(C-C部),配線M4成為懸突形狀,容易於覆蓋配線M4之絕緣膜(此處為氮化矽膜PROa)產生破裂。因此,亦可如圖39所示般將開口部OA1之側面之上部設為錐形狀。換言之,於開口部OA1之側面之上部設置錐面TP。該錐面TP與配線M3之角度(錐角度)例如為45°左右,較佳為於20°以上且未達90°之範圍內進行調整。
若如此般將開口部OA1之側面之上部設為錐形狀,則即便開口部OA1之平面形狀為四邊形狀,亦可減少覆蓋配線M4之絕緣膜(此處為氮化矽膜PROa)之破裂之產生。
為了如此般將開口部OA1之側面之上部設為錐形狀,例如,於上述蝕刻步驟中,藉由以光阻膜(未圖示)為掩膜之濕式蝕刻,將層間絕緣膜IL4蝕刻0.2μm~0.3μm(此處為0.25μm(約3%))左右之膜厚量之後,藉由以光阻膜為掩膜之乾式蝕刻,對剩餘之層間絕緣膜IL4進行蝕刻直至配線M3(墊區域PD1)露出為止。例如,可於濕式蝕刻時使用氫氟酸溶液(氫氟酸),於乾式蝕刻時使用氟系氣體。
再者,亦可將開口部OA1之整個側面設為錐形狀。又,亦可將開口部OA1之平面形狀設為八邊形狀,並且將開口部OA1之側面之上部設為錐形狀。
(實施形態4)
於本實施形態中,對用以分割HDP膜IL4a或層間絕緣膜IL4之虛設配線進行說明。圖40係表示本實施形態之半導體裝置之構成的剖視圖。圖41係表示本實施形態之半導體裝置之虛設配線之形狀的俯視圖。虛設配線DMM3以外之構成由於與實施形態1之情形相同,故而省略其說明。
如圖40所示,於本實施形態中,在元件形成區域BE,配置有與配線M3為同層之配線即虛設配線DMM3。如圖41所示,例如可將虛設配線DMM3之平面形狀設為格子狀。例如,以包圍構成周邊電路之複數個邏輯電路之塊區BA之方式將虛設配線DMM3設置成格子狀。於塊區BA形成MISFET(NT、PT)等元件。
藉由如此般設置虛設配線DMM3,可對HDP膜IL4a進行分割,而可緩和因HDP膜IL4a而產生之膜應力。再者,虛設配線DMM3之平面形狀並不限定於上述格子狀,亦可利用邏輯電路之塊區BA間而散佈於邏輯電路之塊區BA間。此種虛設配線DMM3進行MISFET等半導體元件之接線,而並非構成邏輯電路者。因此,虛設配線DMM3無助於電路動作,而固定為例如浮動狀態或特定之電位。
圖42係表示本實施形態之半導體裝置之其他構成的剖視圖。圖42所示之半導體裝置包含與配線M3為同層之配線即虛設配線DMM3和與配線M4為同層之配線即虛設配線DMM4之積層配線。藉由如此般設置由積層配線構成之虛設配線(DMM3、DMM4),可對層間絕緣膜IL4整體進行分割,而可緩和因相對較厚地形成之層間絕緣膜IL4而產生之膜應力。由該積層配線構成之虛設配線(DMM3、DMM4)之平面形狀並無限定,例如可設為如圖41所示之格子狀。
(實施形態5)
圖43係表示本實施形態之半導體裝置之構成的方塊圖。圖44及圖45係表示本實施形態之半導體裝置之構成的俯視圖。圖44為使用實 施形態1中所說明之單線圈之情形,圖45為使用實施形態3中所說明之雙線圈之情形。
於圖43及圖44所示之半導體裝置中,亦與實施形態2之情形同樣地使晶片CH1與晶片CH2單封裝化。
如圖43及圖44所示,晶片CH1包含包括連接於發送電路Tx之線圈CL1、及線圈CL2之變壓器。線圈CL2經由墊區域PD2及導線W連接於晶片CH2之接收電路Rx。
又,晶片CH1與實施形態2之情形同樣地包含接收電路Rx及邏輯電路Logic。邏輯電路Logic與晶片CH1之發送電路Tx及接收電路Rx連接,且邏輯電路Logic與複數個墊區域PD2連接。
晶片CH2與實施形態2之情形同樣地包含包括連接於發送電路Tx之線圈CL4、及線圈CL3之變壓器。線圈CL3經由墊區域PD2及導線W連接於晶片CH1之接收電路Rx。又,晶片CH2包含接收電路Rx及邏輯電路Logic。邏輯電路Logic與晶片CH2之發送電路Tx及接收電路Rx連接,且邏輯電路Logic與複數個墊區域PD2連接。
此處,於本實施形態之半導體裝置中,追加進行溫度控制信號之收發之功能,且設置有變壓器(CL5、CL6)、接收電路Rxa及發送電路Txa。再者,其他構成由於與實施形態2之情形相同,故而省略其詳細之說明。
即,於晶片CH2,追加有包括連接於發送電路Txa之線圈CL6、及線圈CL5之變壓器。又,於晶片CH2追加有發送電路Txa。該發送電路例如進行溫度控制信號之發送。
如此,於本實施形態中,於高電壓區域HC側之晶片CH2設置有2個變壓器,於低電壓區域LC側之晶片CH1設置有1個變壓器(CL1、CL2)。晶片CH2大於晶片CH1。
此處,於本實施形態中,於晶片CH1,1個變壓器配置於晶片 CH1之長邊側之大致中央部,與該變壓器連接之晶片CH2之接收電路Rx配置於晶片CH2之長邊側之大致中央部。又,晶片CH2之2個變壓器配置於配置在晶片CH2之長邊側之大致中央部之接收電路Rx之兩側。而且,在配置於晶片CH1之長邊側之大致中央部之變壓器之兩側,配置有2個接收電路Rx、Rxa。晶片CH2之2個變壓器與晶片CH1之2個接收電路Rx、Rxa分別對向配置。
如圖43所示,例如,自IGBT(Insulated Gate Bipolar Transistor,絕緣閘雙極電晶體)電路之溫度感測器輸出之溫度控制信號經由墊區域PD2而輸入至晶片CH2。該溫度控制信號經由控制電路CC而輸入至邏輯電路Logic,進而被傳送至發送電路Txa。然後,溫度控制信號經由包括線圈CL5及線圈CL6之變壓器而輸入至晶片CH2之接收電路Rxa。
於如此般包含3個變壓器之情形時,將發送側之墊區域PD2即連接於變壓器之墊區域PD2與接收側之墊區域PD2即接收電路Rx之組合以對應之方式配置。藉此,將發送側之墊區域PD2與接收側之墊區域PD2連接之導線W不會交叉,而可防止導線W間之短路,且利用導線W進行之連接變得容易。又,可利用較短之導線W進行電性連接。
使用圖45所示之雙線圈之情形時亦同樣。即,於晶片CH1,1個變壓器配置於晶片CH1之長邊側之大致中央部,與該變壓器連接之晶片CH2之接收電路Rx配置於晶片CH2之長邊側之大致中央部。又,晶片CH2之2個變壓器配置於配置在晶片CH2之長邊側之大致中央部之接收電路Rx之兩側。而且,在配置於晶片CH1之長邊側之大致中央部之變壓器之兩側,配置有2個接收電路Rx、Rxa。晶片CH2之2個變壓器與晶片CH1之2個接收電路Rx、Rxa分別對向配置。於如此般使用雙線圈之情形時,藉由設為上述佈局,亦可防止導線W交叉配置,且可利用較短之導線W進行電性連接。再者,使用單線圈之情形與使用雙 線圈之情形相比,因可謀求半導體裝置之省面積化之方面而更有利。
以上,針對由本發明者完成之發明基於其實施形態具體進行了說明,但本發明並不限定於上述實施形態,當然可於不脫離其主旨之範圍內進行各種變更。
例如,於實施形態1中,藉由圖案化而形成配線M1~配線M3,但亦可使用在設置於層間絕緣膜中之配線槽埋入導電性膜的所謂“金屬鑲嵌法”而形成配線M1~配線M3。
又,於實施形態1中,以SOI基板為例進行了說明,但亦可使用所謂的“塊狀基板”。
[附記1]
一種半導體裝置,其包含:基板,其具有第1區域、第2區域、及包圍上述第1區域與上述第2區域之第3區域;第1絕緣膜,其形成於上述基板之上方;第1線圈及第1配線,其等形成於上述第1絕緣膜上;第2絕緣膜,其形成於上述第1線圈及上述第1配線上;第2配線,其形成於上述第2絕緣膜上;第3絕緣膜,其形成於上述第2配線上;及第2線圈及第3配線,其等形成於上述第3絕緣膜上;上述第1線圈及上述第2線圈形成於上述第1區域;上述第2配線及與上述第2配線連接之主動元件形成於上述第2區域;且上述半導體裝置包含第1包圍配線,該第1包圍配線於上述第3區域形成為包圍上述第1區域與上述第2區域之形狀,且包括與上述第2配線為同層之配線。
[附記2]
如附記1之半導體裝置,其包含第2包圍配線,該第2包圍配線形成於上述第1包圍配線上,於上述第3區域形成為包圍上述第1區域與上述第2區域之形狀,且包括與上述第3配線為同層之配線。
[附記3]
一種半導體裝置,其係包含第1半導體晶片及第2半導體晶片者;且上述第1半導體晶片包含:第1發送電路;第1變壓器,其包含與上述第1發送電路連接之第1線圈、及第2線圈;第1接收電路;第1接收墊,其與上述第1接收電路連接;第2接收電路;及第2接收墊,其與上述第2接收電路連接;上述第2半導體晶片包含:第3接收電路;第3接收墊,其與上述第3接收電路連接;第2發送電路;第2變壓器,其包含與上述第2發送電路連接之第3線圈、及第4線圈;第3發送電路;及第3變壓器,其包含與上述第3發送電路連接之第5線圈、及第6線圈;於上述第1半導體晶片之上述第2線圈之兩側,配置上述第1接收墊與上述第2接收墊;於上述第2半導體晶片之上述第3接收墊之兩側,配置上述第4線 圈與上述第6線圈;上述第2線圈與上述第3接收墊經由導電性之第1連接用構件而電性連接;上述第4線圈與上述第1接收墊經由導電性之第2連接用構件而電性連接;上述第6線圈與上述第2接收墊經由導電性之第3連接用構件而電性連接;上述第1連接用構件、上述第2連接用構件及上述第3連接用構件不交叉。

Claims (19)

  1. 一種半導體裝置,其包含:基板,其具有主面;第1絕緣膜,其形成於上述基板之上述主面;第1線圈及第1配線,其等形成於上述第1絕緣膜上;第2絕緣膜,其形成於上述第1線圈及上述第1配線上;第2配線,其形成於上述第2絕緣膜上;第3絕緣膜,其形成於上述第2配線上;及第2線圈及第3配線,其等形成於上述第3絕緣膜上;其中於俯視(plan view)時,上述第1線圈與上述第2線圈重疊;於剖視(cross section view)時,上述第2線圈與上述第3配線間之最短距離大於上述第1線圈與上述第2線圈間之最短距離;且於上述剖視時,一配線(a wiring)不沿上述第2線圈與上述第3配線間之上述最短距離而配置。
  2. 如請求項1之半導體裝置,其中於上述剖視時,上述第2線圈與上述第2配線間之最短距離大於上述第1線圈與上述第2線圈間之上述最短距離;且一配線不沿上述第2線圈與上述第2配線間之上述最短距離而配置。
  3. 如請求項2之半導體裝置,其中於上述剖視時,一配線不配置於上述第1線圈與上述第2線圈間。
  4. 如請求項1之半導體裝置,其中於上述基板之厚度方向(thickness direction),上述第2配線、上述第2線圈及上述第3配線之各者具有3μm以上之膜厚。
  5. 如請求項4之半導體裝置,其中上述第2絕緣膜及上述第3絕緣膜之各者包括無機絕緣膜。
  6. 如請求項5之半導體裝置,其中於上述厚度方向,位於上述第1線圈與上述第2線圈之間之上述第2絕緣膜及上述第3絕緣膜之膜厚之和為5μm以上。
  7. 如請求項1之半導體裝置,其中於上述剖視時,上述第2線圈與上述第3配線間之上述最短距離大於上述第2線圈與上述第2配線間之最短距離。
  8. 如請求項1之半導體裝置,其中上述第2線圈包含第1墊、第2墊及包圍(surrounding)上述第1墊之線圈部;上述線圈部之一個端部(one end portion)係連接至上述第1墊;上述線圈部之另一端部係連接至上述第2墊;且上述第1墊及上述第2墊之各者具有:平面形狀(planar shape),其形成為多邊形狀(polygonal shape),該多邊形狀具有多於四邊形(square shape)之邊的邊(sides)。
  9. 如請求項1之半導體裝置,其中上述第2配線與上述第3配線係於形成於上述第3絕緣膜中之開口部(opening)中彼此連接,且上述開口部具有:平面形狀,其形成為多邊形狀,該多邊形狀具有多於四邊形之邊的邊。
  10. 一種半導體裝置,其包含:第1半導體晶片,其搭載(mounted)於第1晶片座(die pad);第2半導體晶片,其與上述第1半導體晶片並排(side by side)地搭載於第2晶片座;複數之引線(lead),其等配置於上述第1晶片座與上述第2晶片座之外部;上述複數之引線包含:複數之第1引線,其等配置為相比於上述第2半導體晶片較靠近上述第1半導體晶片;及複數之第2引線,其等配置為相比於上述第1半導體晶片較靠近上述第2半導體晶片,且相對於(opposite to)上述第1引線而配置;複數之接合導線(bonding wire),其等包含:複數之第1導線,其等連接上述第1引線與上述第1半導體晶片;複數之第2導線,其等連接上述第2引線與上述第2半導體晶片;及複數之第3導線,其等連接上述第1半導體晶片與上述第2半導體晶片;及樹脂,其密封上述第1及第2半導體晶片、上述第1及第2晶片座、該複數之接合導線、及該複數引線各者之一部分;其中上述第1晶片座不與上述第2晶片座電性連接;上述第1半導體晶片包含:半導體基板,其包含主面;第1絕緣膜,其形成於上述半導體基板之上述主面;及複數之配線層,其等形成於上述第1絕緣膜上;該複數之配線層包含:第1配線層、第2配線層及第3配線層;上述第1配線層係形成於上述第1絕緣膜上,且包含:第1線圈及第1配線,其等被第2絕緣膜覆蓋;上述第2配線層係形成於上述第2絕緣膜上,且包含:第2配線,其被第3絕緣膜覆蓋;上述第3配線層係形成於上述第3絕緣膜上,且包含:第3配線、及於俯視時與上述第1線圈重疊之第2線圈;於剖視時,上述第2線圈與上述第3配線間之最短距離大於上述第1線圈與上述第2線圈間之最短距離;且於上述剖視時,一配線不沿上述第2線圈與上述第3配線間之上述最短距離而配置。
  11. 如請求項10之半導體裝置,其中於上述剖視時,上述第2線圈與上述第2配線間之最短距離大於上述第1線圈與上述第2線圈間之上述最短距離;且一配線不沿上述第2線圈與上述第2配線間之上述最短距離而配置。
  12. 如請求項11之半導體裝置,其中於上述剖視時,一配線不配置於上述第1線圈與上述第2線圈間。
  13. 如請求項10之半導體裝置,其中上述第2線圈及上述第3配線被第4絕緣層覆蓋。
  14. 如請求項13之半導體裝置,其中上述第2絕緣膜及上述第3絕緣膜之各者包括無機絕緣膜。
  15. 如請求項14之半導體裝置,其中於上述半導體基板之厚度方向,上述第2配線、上述第2線圈及上述第3配線之各者具有3μm以上之膜厚。
  16. 如請求項15之半導體裝置,其中於上述厚度方向,位於上述第1線圈與上述第2線圈之間之上述第2絕緣膜及上述第3絕緣膜之膜厚之和為5μm以上。
  17. 如請求項13之半導體裝置,其中於剖視時,上述第2線圈與上述第3配線間之上述最短距離大於上述第2線圈與上述第2配線間之最短距離。
  18. 如請求項10之半導體裝置,其中上述第2線圈包含:第1墊、第2墊及包圍上述第1墊之線圈部;上述線圈部之一個端部係連接至上述第1墊;上述線圈部之另一端部係連接至上述第2墊;且上述第1墊及上述第2墊之各者具有:平面形狀,其形成為多邊形狀,該多邊形狀具有多於四邊形之邊的邊。
  19. 如請求項10之半導體裝置,其中於上述剖視時,上述第2配線與上述第3配線係於形成於上述第3絕緣膜中之開口部中彼此連接;且上述開口部具有:平面形狀,其形成為多邊形狀,該多邊形狀具有多於四邊形之邊的邊。
TW103140874A 2014-01-29 2014-11-25 Semiconductor device TWI638445B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
??PCT/JP2014/051982 2014-01-29
PCT/JP2014/051982 WO2015114758A1 (ja) 2014-01-29 2014-01-29 半導体装置

Publications (2)

Publication Number Publication Date
TW201530735A TW201530735A (zh) 2015-08-01
TWI638445B true TWI638445B (zh) 2018-10-11

Family

ID=53127900

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107132143A TWI686921B (zh) 2014-01-29 2014-11-25 半導體裝置
TW103140874A TWI638445B (zh) 2014-01-29 2014-11-25 Semiconductor device

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW107132143A TWI686921B (zh) 2014-01-29 2014-11-25 半導體裝置

Country Status (8)

Country Link
US (3) US9711451B2 (zh)
EP (1) EP3101685B1 (zh)
JP (1) JP6249960B2 (zh)
KR (1) KR102173470B1 (zh)
CN (2) CN110349932A (zh)
HK (1) HK1208761A1 (zh)
TW (2) TWI686921B (zh)
WO (1) WO2015114758A1 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6091206B2 (ja) * 2012-12-21 2017-03-08 ルネサスエレクトロニクス株式会社 半導体装置および半導体装置の製造方法
JP6249960B2 (ja) 2014-01-29 2017-12-20 ルネサスエレクトロニクス株式会社 半導体装置
JP6589277B2 (ja) 2015-01-14 2019-10-16 富士電機株式会社 高耐圧受動素子および高耐圧受動素子の製造方法
US9466452B1 (en) * 2015-03-31 2016-10-11 Stmicroelectronics, Inc. Integrated cantilever switch
US10304806B2 (en) 2015-07-16 2019-05-28 Pezy Computing K.K. Semiconductor device
JP6619698B2 (ja) * 2016-06-09 2019-12-11 ルネサスエレクトロニクス株式会社 半導体装置、及び通信回路
JP2018182223A (ja) * 2017-04-20 2018-11-15 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
DE102017111279A1 (de) * 2017-05-23 2018-11-29 Osram Opto Semiconductors Gmbh Halbleiterbauelement und Verfahren zur Herstellung eines Halbleiterbauelements
US10312185B2 (en) * 2017-10-05 2019-06-04 Texas Instrument Incorporated Inductively coupled microelectromechanical system resonator
CN115881427A (zh) * 2017-10-13 2023-03-31 罗姆股份有限公司 电子组件
US10566300B2 (en) * 2018-01-22 2020-02-18 Globalfoundries Inc. Bond pads with surrounding fill lines
JP2019165312A (ja) * 2018-03-19 2019-09-26 ソニーセミコンダクタソリューションズ株式会社 撮像装置および電子機器
US11594517B2 (en) * 2018-07-12 2023-02-28 Rohm Co., Ltd. Semiconductor device
JP2021082673A (ja) * 2019-11-18 2021-05-27 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US11605701B2 (en) * 2020-07-17 2023-03-14 Infineon Technologies Austria Ag Lateral coreless transformer
JP2022046251A (ja) * 2020-09-10 2022-03-23 ローム株式会社 半導体装置
JP2022055599A (ja) * 2020-09-29 2022-04-08 ローム株式会社 半導体装置
JP2023089544A (ja) * 2021-12-16 2023-06-28 キオクシア株式会社 半導体装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050230837A1 (en) * 2004-03-25 2005-10-20 Infineon Technologies Ag Semiconductor component with coreless transformer
US20110095392A1 (en) * 2009-10-28 2011-04-28 Infineon Technologies Austria Ag High voltage resistance coupling structure
US20110233776A1 (en) * 2005-05-18 2011-09-29 Megica Corporation Semiconductor chip with coil element over passivation layer
US20120020419A1 (en) * 2009-03-31 2012-01-26 Shunichi Kaeriyama Semiconductor device

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6081841A (ja) * 1983-10-12 1985-05-09 Fujitsu Ltd 半導体装置
JP2001036017A (ja) * 1999-07-23 2001-02-09 Toshiba Corp インダクタ及びその製造方法
JP2003309184A (ja) 2002-04-18 2003-10-31 Taiyo Yuden Co Ltd 複合モジュール及びその製造方法
JP4149293B2 (ja) 2003-03-18 2008-09-10 日立マクセル株式会社 コイルオンチップ及びコイルオンチップの製造方法
JP4141881B2 (ja) 2003-04-04 2008-08-27 シャープ株式会社 集積回路
TWI236763B (en) * 2003-05-27 2005-07-21 Megic Corp High performance system-on-chip inductor using post passivation process
JP2006302992A (ja) * 2005-04-18 2006-11-02 Oki Electric Ind Co Ltd 半導体装置の製造方法、及び半導体装置
WO2007074529A1 (ja) * 2005-12-27 2007-07-05 Fujitsu Limited 半導体装置
JP5329068B2 (ja) * 2007-10-22 2013-10-30 ルネサスエレクトロニクス株式会社 半導体装置
JP5403903B2 (ja) 2007-12-04 2014-01-29 ルネサスエレクトロニクス株式会社 半導体装置、その製造方法、および当該半導体装置を用いた信号送受信方法
WO2009104391A1 (ja) * 2008-02-20 2009-08-27 日本電気株式会社 小型低損失インダクタ素子
JP5324829B2 (ja) 2008-06-05 2013-10-23 ルネサスエレクトロニクス株式会社 半導体装置
JP2009302418A (ja) * 2008-06-17 2009-12-24 Nec Electronics Corp 回路装置及びその製造方法
JP5578797B2 (ja) * 2009-03-13 2014-08-27 ルネサスエレクトロニクス株式会社 半導体装置
JP5214525B2 (ja) * 2009-04-20 2013-06-19 ルネサスエレクトロニクス株式会社 半導体装置
JP2011014719A (ja) * 2009-07-02 2011-01-20 Renesas Electronics Corp 半導体装置
US8319573B2 (en) * 2009-12-23 2012-11-27 Infineon Technologies Austria Ag Signal transmission arrangement
JP2011233807A (ja) * 2010-04-30 2011-11-17 Panasonic Corp 半導体装置およびその製造方法
US8999807B2 (en) * 2010-05-27 2015-04-07 Semiconductor Components Industries, Llc Method for manufacturing a semiconductor component that includes a common mode choke and structure
US8614616B2 (en) * 2011-01-18 2013-12-24 Infineon Technologies Ag Semiconductor device and method of manufacture thereof
JP2012190260A (ja) * 2011-03-10 2012-10-04 Renesas Electronics Corp 半導体装置の設計支援装置、設計支援プログラム及びレイアウト情報生成方法
JP2013239731A (ja) * 2013-07-19 2013-11-28 Renesas Electronics Corp 半導体装置
US9673134B2 (en) * 2013-12-11 2017-06-06 Semiconductor Components Industries, Llc Semiconductor component and method of manufacture
JP6249960B2 (ja) * 2014-01-29 2017-12-20 ルネサスエレクトロニクス株式会社 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050230837A1 (en) * 2004-03-25 2005-10-20 Infineon Technologies Ag Semiconductor component with coreless transformer
US20110233776A1 (en) * 2005-05-18 2011-09-29 Megica Corporation Semiconductor chip with coil element over passivation layer
US20120020419A1 (en) * 2009-03-31 2012-01-26 Shunichi Kaeriyama Semiconductor device
US20110095392A1 (en) * 2009-10-28 2011-04-28 Infineon Technologies Austria Ag High voltage resistance coupling structure

Also Published As

Publication number Publication date
EP3101685A1 (en) 2016-12-07
EP3101685A4 (en) 2018-03-14
KR102173470B1 (ko) 2020-11-03
JP6249960B2 (ja) 2017-12-20
TWI686921B (zh) 2020-03-01
EP3101685B1 (en) 2020-01-01
CN110349932A (zh) 2019-10-18
CN104603940A (zh) 2015-05-06
US20170317024A1 (en) 2017-11-02
US20160027732A1 (en) 2016-01-28
US10062642B2 (en) 2018-08-28
HK1208761A1 (zh) 2016-03-11
WO2015114758A1 (ja) 2015-08-06
JPWO2015114758A1 (ja) 2017-03-23
TW201921636A (zh) 2019-06-01
US20180337124A1 (en) 2018-11-22
TW201530735A (zh) 2015-08-01
CN104603940B (zh) 2020-07-24
US10483199B2 (en) 2019-11-19
KR20160108834A (ko) 2016-09-21
US9711451B2 (en) 2017-07-18

Similar Documents

Publication Publication Date Title
TWI638445B (zh) Semiconductor device
US10157974B2 (en) Semiconductor device and method of manufacturing the same
US10128125B2 (en) Semiconductor device and method of manufacturing the same
JP6235353B2 (ja) 半導体装置の製造方法
US9437556B2 (en) Semiconductor device
JP6435037B2 (ja) 半導体装置
JP2009016765A (ja) 半導体装置
JP2013175798A (ja) 半導体装置