TWI344682B - Semiconductor device having function for detecting defect - Google Patents

Semiconductor device having function for detecting defect Download PDF

Info

Publication number
TWI344682B
TWI344682B TW096123347A TW96123347A TWI344682B TW I344682 B TWI344682 B TW I344682B TW 096123347 A TW096123347 A TW 096123347A TW 96123347 A TW96123347 A TW 96123347A TW I344682 B TWI344682 B TW I344682B
Authority
TW
Taiwan
Prior art keywords
wiring
semiconductor device
semiconductor wafer
circuit
wafer
Prior art date
Application number
TW096123347A
Other languages
English (en)
Other versions
TW200818367A (en
Inventor
Chiaki Matoba
Kei Kobayashi
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200818367A publication Critical patent/TW200818367A/zh
Application granted granted Critical
Publication of TWI344682B publication Critical patent/TWI344682B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2856Internal circuit aspects, e.g. built-in test features; Test chips; Measuring material aspects, e.g. electro migration [EM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
    • H01L22/34Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Environmental & Geological Engineering (AREA)
  • Power Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Description

1344682 九、發明說明 【發明所屬之技術領域】 本發明是有關具有檢測出晶片的破損的功能之半導體 裝置。 【先前技術】 被稱爲晶片•尺寸•封裝(CSP : Chip Scale Package) 的半導體封裝技術正急速普及著。CSP是從晶片上的電極 到封裝表面配置成格子狀的焊錫凸塊形成「再配線」。因 此,在半導體晶片上以窄間距配置的元件電極的配置不受 約制,可取得接近晶片大小的小型半導體封裝。 在CSP中,被稱爲晶圓層次CSP製程的技術,是在 半導體的製造工程中不切斷晶片維持晶圓狀態下進行至封 裝爲止的製法。就晶圓層次CSP而言,包含焊錫凸塊的端 子形成,可在晶圓狀態下在晶圓全面一起形成以往封裝所 必要的全體構造,將焊錫凸塊形成於全面後的完成晶圓予 以切割,藉此可取得與以往同樣的半導體封裝。 因爲是晶圓層次C S P,所以被形成於半導體晶圓上的 晶片是利用切割裝置等來物理性地切斷成個別的晶片(例 如,參照非專利文獻1 )。 圖10是表示晶圓層次CSP的製造方法,圖10的(a) 〜(f)是表示其各工程。首先’如圖10的(a)(b)所示,將用 以從形成於半導體晶圓8 1上的鋁電極8 2引出配線的支柱 83形成於半導體晶圓81上。然後,如圖1〇的(c)所示, 1344682 以樹脂8 4來密封半導體晶圓8 1上。其次,如圖1 〇的(d) 所示,將連接至支柱83的端子85予以設於密封樹脂84 上。然後,如圖10的(e)所示,藉由切割裝置86來切斷半 導體晶圓8 1,取得圖1 0的(f)所示的個別晶片8 7。 如此的晶圓層次C S P是其構造上,在側面未形成保護 膜,有對於機械性衝撃較弱的問題。爲了解決此問題,有 在晶圓層次C S P的側面形成保護樹脂層來補強的構成爲人 所知(例如參照專利文獻1)。 在如此對於機械性衝撃較弱的晶圓層次CSP的製造之 切斷成個別的晶片時,有時會在晶片外周部發生缺陷或裂 縫等的破損,若破損大,則會對晶片電路造成深刻的影響 ,雖可藉由之後的檢査來檢測出,但無法檢測出不對電路 影響那樣大小的破損。然而,即使是小的破損,也有可能 因爲安裝後的熱或衝撃等的應力,而使得破損擴大對電路 動作造成影響,因此即使是小的破損,也最好是可藉由檢 査來檢測出。 圖12是表示以往的半導體裝置90的構成方塊圖。半 導體裝置90是具備半導體晶片92。沿著半導體晶片92的 外周形成有用以檢測出破損的配線93 »在配線93的一端 設有用以輸入檢測信號的檢測信號輸入端子94,該檢測信 號是檢測出配線93的斷線。在配線93的另一端設有用以 輸出流動於配線93的檢測信號之輸出端子95。 若將電壓輸入至檢測信號輸入端子94,則流動於配線 93的電流會從輸出端子95檢測出。若半導體晶片92破損 -6 - 1344682 而配線93斷線,則電流不會從輸出端子95檢測出,藉此 可檢測出半導體晶片92的破損。 如此,在晶片外周形成配線,且將用以檢測出其斷線 的針測墊(Probing Pad)形成於配線的兩端,藉此來檢測出 晶片的破損之方法揭示於專利文獻2等。但,在取如此的 構造時,爲了檢測出晶片外周部的破損,而必須從新設置 ' 2個的測定端子,晶片面積的増加會成問題。 φ 不用從新設置測定端子之晶片破損檢測的構造,例如 有將檢出端子設成1個的構成(專利文獻3)、或在原本所 具備的端子經由内部電路來連接配線,只在測試時將該端 子作爲檢査用,因此不必增加測定端子的構成(專利文獻 4)〇 又,利用半導體裝置的内部電路來加熱晶片的技術’ 有專利文獻5〜7被公開。 〔專利文獻1〕 φ 特開2000-138245號公報(平成12年5月16日公開) 〔專利文獻2〕 特開平7-193108號公報(平成7年7月28日公開) ' 〔專利文獻3〕 特開平5-95〇39號公報(平成5年4月16日公開) 〔專利文獻4〕 特開2005-277338號公報(平成17年10月6日公開) 〔專利文獻5〕 ' 特開2002-26232號公報(平成14年1月25日公開) 1344682 〔專利文獻6〕 特開平6-97245號公報(平成6年4月8日公開) 〔專利文獻7〕 特開2005-1 72 467號公報(平成17年6月30日公開) 〔非專利文獻1〕 升本他、晶圓層次 CSP、fujikura技報、2000年 10 ’ 月、第99號、77頁〜80頁 【發明內容】 然而,在上述那樣的以往技術所記載的構成中,有可 能在檢査用配線斷線時與内部電路的其他配線接觸,檢査 時電流流動,無關實際爲斷線,乃判定成是未斷線。例如 ,專利文獻3是對確認墊施加電壓,以確認墊來檢測流動 於電晶體的電流,若無電流流動,則判定成斷線,因此當 配線2斷線或變形而與内部電路的其他配線接觸時,電流 # 會從確認墊流往内部電路的配線,無關實際在晶片發生破 損而電流未流至斷線檢出電晶體,還是會因爲被檢測出電 流,而有可能未判定成破損之問題。 又,專利文獻4所記載的構成是具備以晶片外周的配 線及晶片内部的配線來切換連接至焊墊的配線之機能,可 不用爲了晶片的破損檢測而從新設置測定端子,但在檢査 時需要2個的測定端子,因此有爲了詳細分析晶片外周部 的破損而配置複數條配線時需要多數的檢査端子之問題。 * 又,上述專利文獻4是藉由施加電壓來計測電流値的 -8 - 1344682 構成,專利文獻3是藉由計測電阻値來檢測出晶片破損的 構成,因此在專利文獻4及專利文獻3的構成中皆有必須 類比測試(analog test)的問題。 並且,在晶圓層次C S P藉由上述工程來取得各個晶片 87之後,如圖1 1的(a)所示進行測試探針8 8之晶片個別 的測試,然後回流於圖Π的(b)所示的回流爐89,搭載至 安裝基板90。 在安裝時2 50 °C程度的熱會藉由回流而被施加數秒, 雖發生於圖1 〇的(Ο所示的切割工程,但影響上述檢出配 線沒有那麼大的微細破損會因熱應力而肥大化,有可能對 晶片内部的電路動作造成影響。 在上述那樣的專利文獻中未考慮到熱應力所造成的破 損進行,因而有不能完全檢測出熱應力所造成的破損之問 題。 熱施加的方法,是在以切割來切開後施加與回流同等 的熱,在加諸熱應力之下,可檢測出回流後可能成爲不良 的晶片,但在晶圓層次C S P中,由該工程來進行切割是在 焊錫球搭載之後。 因此,一旦施加與回流同等的熱,則會發生焊錫球融 化的問題發生。 本發明是有鑑於上述問題點而硏發者,其目的是在於 提供一種不使測定端子數増加,可藉由邏輯測試來容易檢 測出晶片的破損,且可事前檢測出安裝時可能成爲不良的 晶片之半導體裝置。 -9- 1344682 爲了解決上述課題,本發明之半導體裝置的特徵係具 備: 配線,其係沿著半導體晶片的外周爲了檢測出破損而 形成: 檢測電路,其係爲了將用以檢測出上述配線的斷線之 檢測信號供給至上述配線,而設於上述半導體晶片;及 ' 輸出端子,其係用以輸出流動於上述配線的上述檢測 φ 信號。 若根據上述特徴*則用以檢測出配線(沿著半導體晶 片的外周爲了檢測出破損而形成者)的斷線之檢測信號會 從設於半導體晶片的檢測電路來供給至配線,流動於配線 的檢測信號會從輸出端子輸出。因此,可只藉由1個的輸 出端子來檢測出發生於晶片外周部的破損。 又,本發明的半導體裝置中,較理想是更具備: 内部電路,其係設於上述半導體晶片;及 # 輸出切換電路,其係選擇來自上述内部電路的輸出信 號、及流動於上述配線的上述檢測信號的其中之一,而供 給至上述輸出端子。 若根據上述構成,則可將原本具備於内部電路用的輸 出端子與輸出檢測信號(用以檢測出配線的斷線)的輸出端 子共用’因此不必從新設置輸出檢測信號的輸出端子,可 壓制晶片面積,使半導體裝置更小型化。 又’本發明的半導體裝置中,較理想是上述檢測電路 所供給至配線的檢測信號,係具有接地電位及電源電位。 -10- 1344682 若根據上述構成,則可藉由組合接地電位及電源電位 的脈衝信號來構成檢測信號,藉此可利用只要檢測出電壓 水準即可的邏輯測試來檢測出半導體晶片的破損。 又,本發明的半導體裝置中,較理想是上述檢測信號 爲脈衝信號,上述檢測電路係於測試模式時將上述脈衝信 號供給至上述配線。 若根據上述構成,則可在測試模式時將脈衝信號供給 至配線,藉此根據有無來自配線的脈衝信號的輸出,檢測 出半導體晶片的破損。 又,本發明的半導體裝置中,較理想是上述輸出切換 電路係於測試模式時選擇上述檢測信號而供給至上述輸出 端子。 若根據上述構成,則可在測試模式時選擇檢測信號而 供給至輸出端子,在通常動作模式時選擇來自内部電路的 輸出信號而供給至輸出端子,藉此共用通常動作模式時的 輸出端子及測試模式時的輸出端子。 又’本發明的半導體裝置中’較理想是上述内部電路 係具有上拉電阻、下拉電阻、開啓電晶體及關閉電晶體的 其中至少一個。 若根據上述構成,則可在配線斷線時確實地檢測出晶 片破損’且可防止輸出端子的錯誤動作。 又’本發明的半導體裝置中,較理想是更具備内周側 配線’其係沿著上述配線的内周側來配置,具有接地電位 或電源電位。 -11 - 1344682 若根據上述構成,則一旦在半導體晶片發生變形,檢 査用配線會接觸於内側的内周側配線,而檢査用的信號不 會被輸出,藉此可檢測出在半導體晶片發生變形。 又,本發明的半導體裝置中,較理想是更具備熱應力 施加手段,其係對上述半導體晶片施加熱應力。 若根據上述構成,則在半導體晶片存在微少的裂縫時 ,藉由施加熱應力,裂縫會推進而使檢出配線斷線或變形 。因此,可將以往的構造無法檢測出之將來可能成爲不良 的原因之微小裂縫判定爲不良。當裂縫不存在時,即使施 加熱應力,檢出配線也不會斷線、變形,因此爲良品。 又,本發明的半導體裝置中,較理想是上述熱應力施 加手段係包含: 發熱體,其係沿著上述配線來配置;及 電源供給電路,其係對上述發熱體供給電源。 若根據上述構成,則可藉由簡單的構成來實現熱應力 施加手段。 又,本發明的半導體裝置中,較理想是上述發熱體係 藉由擴散層或多結晶矽所形成。 若根據上述構成,則可藉由簡單的構成來實現發熱體 〇 又,本發明的半導體裝置中,較理想是上述發熱體係 互相並列設置於,沿著上述半導體晶片的外周而配置的電 源供給配線、與沿著上述電源供給配線而配置的接地配線 之間》 -12- 1344682 若根據上述構成,則可防止晶片尺寸増大時電源的供 給能力不足,進而能夠安定地加熱。 又,本發明的半導體裝置中,較理想是上述熱應力施 加手段更具備溫度控制電路,其係根據上述半導體晶片的 溫度來控制往上述發熱體的電源供給。 若根據上述構成,則可將半導體晶片的溫度設定成任 ' 意的溫度。 • 又,本發明的半導體裝置中,較理想是更具備切換電 路,其係將爲了供給電源而設置的電源電路連接至設於上 述半導體晶片的内部電路及上述熱應力施加手段的其中之 — 〇 若根據上述構成,則可不必設置用以對熱應力施加手 段供給電源的新端子,可防止晶片面積的増大。 本發明的半導體裝置,如以上所述,爲了將用以檢測 出配線的斷線之檢測信號供給至配線,而具備設於半導體 # 晶片的檢測電路,因此不必像以往的技術構成那樣設置2 個檢出端子,可發揮不使晶片面積増加,令半導體裝置小 型化的效果,以往的技術爲了檢測出斷線而必須另外進行 類比測試,但本發明可藉由邏輯測試來簡易地進行斷線檢 出。 又,可藉由具有加熱電路來對外周部集中地施加熱, 而不會對焊錫球造成影響,然後進行破損檢測,藉此可事 前檢測出回流後可能成爲不良的晶片。 -13- 1344.682 【實施方式】 如以下所述,根據圖1〜圖9來說明有關本發明之一 實施形態。 (實施形態1) 圖1是表示實施形態1的半導體裝置1的構成方塊圖 。半導體裝置1是具備半導體晶片2。沿著半導體晶片2 的外周形成有用以檢測出破損的破損檢査配線3。在破損 檢査配線3的一端設有用以將檢測信號供給至破損檢査配 線3的檢測電路4,該檢測信號是用以檢測出破損檢査配 線3的斷線9。檢測電路4所供給至破損檢査配線3的檢 測信號是具有接地電位及電源電位的脈衝信號。破損檢査 配線3的形成,可使用金屬、多結晶矽、擴散層等任意的 材料。 在破損檢査配線3的另一端設有輸出切換電路7。輸 出切換電路7是選擇來自内部電路6的輸出信號、及流動 於破損檢査配線3的檢測信號的其中之一來供給至輸出端 子5。如此,破損檢査配線3的另一端,通常是在輸出晶 片的機能信號的輸出端子5連接輸出切換電路7,該輸出 切換電路7可切換連接通常機能的輸出信號與晶片破損檢 測結果信號,在檢査時可輸出晶片破損檢測結果。因此, 不必爲了破損檢測結果的輸出而從新具備輸出端子。内部 電路 6具有上拉電阻(pul丨-up resistor)、下拉電阻(口1111· down resistor)、開啓電晶體及關閉電晶體的其中至少1個 -14- 1344682 圖2是表示半導體裝置丨的詳細構成方塊圖。檢測電 路4是具有暫存器(register) u、及連接至暫存器n的緩 衝器1〇。緩衝器10是被連接至配線3的一端。暫存器11 是被連接至内部電路6及輸出切換電路7。在半導體晶片 2設有連接至暫存器11的介面12。介面12通常是控制1C 的信號的輸出入電路。暫存器11是決定内部電路6的動 作。 介面丨2是在測試時,切換成測試模式,輸入測試用 的信號,進行測試。在破損檢査配線3的另一端與輸出切 換電路7之間設有反相器(inverter)l 3。在反相器1 3的前 段’設有一端被連接至反相器13,另一端被接地的電阻 14。 半導體晶片2的測試模式,是從介面1 2輸入測試用 的信號,藉由判定輸出至各端子的結果來判定良•不良。 若依照本實施形態,則此測試可利用邏輯測.試。 若只考量形成於半導體晶片2之破損檢査配線3的斷 線檢出,則檢査時雖看似需要信號輸入端子、電源端子、 接地端子、及輸出端子等4個端子,但信號輸入端子、電 源端子、及接地端子原本爲半導體晶片所具備,輸出端子 亦可藉由使用切換電路7來切換既存的輸出端子。因此, 若依照本實施形態,則新設置的端子爲零個。 如此,破損檢査配線3的一端是被連接至檢測電路4 ,通常時是被接地,爲輸出接地電位(低位準)的設定,但 -15- 1344682 檢査時是在切換電源電位(高位準)及接地電位(低位穷 下,輸出亦由高位準切換至低位準。若不切換則配線 線,因此可檢測出在晶片外周部有破損。由於此時所 出的僅爲電壓位準,因此可用邏輯測試檢査。 圖3是表示從檢測電路4所供給的檢測信號的波 。在位置A從檢測電路4供給至破損檢査配線3的檢 號是具有低位準(接地電位)及高位準(電源電位)的脈 號。在位置B從破損檢査配線3供給至反相器13的 信號中有破損檢査配線3的延遲、及波形的鈍化發生 由反相器1 3波形成形之位置C的檢測信號會被供給 出切換電路7,從輸出端子5輸出。 當無晶片破損,未發生破損檢査配線3的斷線時 形成形之位置C的檢測信號會從輸出端子5輸出。當 損檢査配線3的斷線9發生時,高位準的信號會從輸 子5輸出。當破損檢査配線3接觸到其他的配線時, 於該接觸的配線的電壓位準之位準的信號會從輸出端 輸出。 如此,可藉由檢測出高位準或低位準的電壓之邏 試來檢測出晶片破損,不需要需要電流測定的類比測 又,就以往的技術而言,雖爲「若檢査用配線切 無輸出」,但當檢査用配線切斷而接觸於内部的其他 時,或因爲晶片的變形而使得檢査用配線接觸於其他 線時,會讀取晶片内部的配線的電壓或電流’而有檢 檢査用配線未斷線的問題。 I )之 爲斷 檢測 形圖 測信 衝信 檢測 。藉 至輸 ’波 有破 出端 對應 子5 輯測 試。 斷則 配線 的配 測爲 -16- 1344682 因應於此,本實施形態是由檢測電路4交替輸出電源 電位及接地電位至破損檢査配線3,在輸出端子5交替檢 測出電源電位及接地電位,藉此可確實地檢測出無斷線。 即使藉由檢測電路4來交替切換電位,照樣只要從輸出端 子5僅檢測出一方的電位,便可知半導體晶片2發生了破 損或變形。並且,輸出端子5在本實施形態的半導體晶片 ' 中,通常是作爲電壓輸出端子使用。 • 因此,本實施形態是以能夠如此簡便地檢測出半導體 晶片的破裂或缺陷之方式,在半導體晶片的外周部設置破 損檢査配線,而使能夠根據其配線的連接狀態來檢測出。 此時的優點是在半導體I C晶片的通常機能測試時,作爲 邏輯測試的一環,切換成斷線檢查測試模式,對外周部的 配線賦予信號,藉由檢測部來判定其狀態。 藉此,以往的技術需要斷線檢查用的特別測試部,相 對的,本實施形態可藉由將原本1C晶片所具有的邏輯機 # 能的一部份分配成斷線測試電路,而不需要特別的斷線檢 查端子。 如以上所述,若根據實施形態1,則可藉由檢測出破 損檢査配線3的斷線來檢測出發生於晶片外周部的破損。 由檢測電路4切換輸出高位準、低位準的信號至破損 檢査配線3,從輸出端子5讀取信號,藉此可確實地檢測 出破損檢査配線3的斷線。 其理由是當從輸出端子5僅高位準或低位準的一方被 輸出時’可檢測爲是因晶片外周部的破損而使得檢査用配 -17- 1344682 線斷線’或者檢査用配線接觸到晶片内部電路的電源線或 接地線。 又’因爲可藉由邏輯測試來檢測出,所以半導體晶片 的測試僅爲邏輯時不必追加類比測試,檢査變得簡易,其 '測試所要的時間,若與全體的邏輯測試所要時間相比,爲 可無視程度的短時間完成。 又’因爲本實施形態是取上述形式,所以在晶片的破 • 損檢測中對1條配線只要設置1個破損檢測用的檢出端子 即可。因此,即使在半導體晶片中輸出端子少時,及無多 餘能力設置新的端子時,照樣可檢測出晶片破損。並且’ 在安裝後晶片動作被發現異常時能夠判定是否爲晶片的破 損所造成。 如此,若根據實施形態1的半導體裝置,則可不用增 加測定用的端子或焊墊,就能藉由邏輯測試來容易地檢測 出晶片外周部的破損。 • 並且,其構造上,對於側面未形成保護膜,機械性衝 撃弱的晶圓層次CSP而言,本實施形態特別有效,能以測 試來簡單地判定發生破裂、缺陷的晶片’將來性地排除不 良情況,其結果可更爲提高製品的可靠度。 (實施形態2) 圖4是表示實施形態2的半導體裝置la的構成方塊 圖。賦予和前述構成要素同樣的構成要素相同的參照符號 ,而省略其詳細的説明。 -18- 1344682 半導體裝置1 a是具備半導體晶片2a。沿著半導體晶 片2a的外周形成有用以檢測出破損的破損檢査配線3。在 破損檢査配線3的一端設有用以供給檢測信號至破損檢査 配線3的檢測電路4,該檢測信號是用以檢測出破損檢査 配線3的斷線》檢測電路4所供給至破損檢査配線3的檢 測信號是具有接地電位及電源電位的脈衝信號。在破損檢 査配線3的另一端設有用以輸出流動於破損檢査配線3的 檢測信號之輸出端子5 » 若根據實施形態2,則雖無法像實施形態1那樣將輸 出端子與内部電路的輸出端子共通使用,但可與實施形態 1同樣地,只要對1條配線設置1個用以破損檢測的檢出 端子,便可檢測出晶片的破損。 又,由於本實施形態具備如此的斷線檢查電路及其配 線,因此在通常的邏輯測試時其一部份可爲進行斷線檢查 ,不僅可檢測是否斷線,甚至短路或熱、力所造成的晶片 變形也可檢測出。 (實施形態3) 圖5是表示實施形態3的半導體裝置lb的構成方塊 圖。半導體裝置1 b是具備半導體晶片2b。沿著半導體晶 片2b的外周形成有用以檢測出破損的破損檢査配線3。在 破損檢査配線3的一端設有用以供給檢測信號至破損檢査 配線3的檢測電路4,該檢測信號是用以檢測出破損檢査 配線3的斷線。檢測電路4所供給至破損檢査配線3的檢 -19- 1344-682 測信號是具有接地電位及電源電位的脈衝信號。在破損檢 査配線3的另一端設有用以輸出流動於破損檢査配線3的 檢測信號之輸出端子5。在半導體晶片2b中形成有内周側 配線8,其係沿著破損檢査配線3的内周側配置,具有接 地電位或電源電位。 本實施形態的半導體晶片2b,除了斷線的檢出以外’ 還可進行短路的檢出。若在破損檢査配線3的内側附近配 置具有接地電位或電源電位的内側配線8,則如圖6的(b) 所示,在半導體晶片2發生變形時因爲破損檢査配線3接 觸於内側的内周側配線8,所以檢査信號不會從輸出端子 5輸出。又,如圖6的(a)所示,當破損檢査配線3斷線時 ,檢査信號也不會從輸出端子5輸出。在半導體晶片2發 生變形時與破損檢査配線3斷線時雙方皆可藉由測試來檢 測出。上述内周側配線8爲擴張供給接地電位或電源至内 部電路的配線者,粗度形成不會因破裂或缺陷而斷線的程 度。 在如此取上述那樣的檢出結構下,可區別破損檢査配 線斷線而接觸於内部的其他配線時或因晶片的變形而破損 檢査配線斷線時,及破損檢査配線未斷線時。 測試模式時使任意的信號從檢測電路發生,對應於此 的信號會從輸出端子輸出,藉此確實斷線的判定。具體而 言,傳送切換電壓的高位準(電源電位)、低位準(接地電位 )位準後的脈衝,輸出亦對應於檢出脈衝來切換高,低位 準的情況經測試作確認,而判定爲未斷線。 -20- 1344682 當變形檢出用的内周側配線8爲接地電位時,檢査時 可在單純地施加高位準的電壓下進行斷線檢出(即使斷線 ’或接觸於内周側配線8,還是會被輸出低位準)。 當内周側配線8不爲接地電位,而爲高位準的電位時 ’在檢査施加高位準的電壓時,僅於斷線時低位準會被輸 出而可檢測出,但斷線後,接觸於内周側配線8、或因變 形而接觸於内周側配線8時,也會輸出高位準,判定成未 斷線。 並且,在不設置内周側配線8時,亦有可能接觸於電 源或接地電位以外的内部電路的配.線。此時接觸的配線的 信號會被輸出。當然,必須使檢出用的信號是與内部電路 的信號相異,而能夠予以區別。 (實施形態4) 圖7是表示實施形態4的半導體裝置1 c的構成方塊 圖。半導體裝置1 c是具備半導體晶片2c。分別沿著半導 體晶片2c的4個邊來形成用以檢測出破損的4條破損檢 査配線3 c。在各破損檢査配線3 c的一端,將用以檢測出 破損檢査配線3 c的斷線的檢測信號分別供給至4條破損 檢査配線3 c的檢測電路4會被設於半導體晶片2 c的中央 。檢測電路4所供給至各破損檢査配線3 c的檢測信號是 具有接地電位及電源電位的脈衝信號。在各破損檢査配線 3c的另一端,用以輸出流動於各破損檢査配線3c的檢測 信號之輸出端子5會經由輸出切換電路7來分別連接。 -21 - 1344682 藉由如此細分配置半導體晶片的外周部的破損檢査配 線,可檢查半導體晶片的哪個部份容易破損,可取得容易 獲得破損的預防對策之效果。這並非限於4邊,亦可按輸 出端子的數量仔細配置配線。並且,對所被配置的破損檢 査配線全體可藉由共通的1個檢測電路來同時輸出檢測信 號,因此亦有可同時進行所有邊的斷線檢出之效果。 (實施形態5) 圖8是表示實施形態5的半導體裝置2d的構成方塊 圖。 在破損檢査配線3的内側、或者下側的層設有發熱體 1 5 a。在此基於方便起見記載爲内側。以相同的材質來形 成破損檢査配線3及發熱體1 5a時,需要將發熱體1 5a設 置於破損檢査配線3的内側。可只在外周部加熱,因此較 理想是儘可能在靠近外周之處設置發熱體1 5 a。因此,設 置於破損檢査配線3下側的層最適。此時,破損檢査配線 3與發熱體15a的材質組合,是當破損檢査配線3爲金屬 時’發熱體15a是多結晶矽或擴散層,當破損檢査配線3 爲多結晶矽時,發熱體15a爲擴散層等的組合。 在發熱體15a連接有電源供給電路,此電源是藉由切 換電路來將供給至内部電路6的電源供給至發熱體,或切 換別的輸入端子成電源供給端子的機能來供給,或設置新 的端子來供給電源至發熱體。在此是以設置新的端子來供 給爲例。爲了不使晶片面積増大,當然較理想是藉由切換 -22- 1344682 電路來將別的端子切換成電源供給端子的機能之方式。 在發熱體15a與電源供給電路之間設有溫度檢出.控 制電路1 7。具備利用二極體或雙極電晶體等元件的溫度特 性來檢測出溫度變化之機能。藉由控制電路,以能夠形成 一定的溫度之方式,控制往發熱體的電源供給,或對控制 電路輸入所望的溫度設定,控制往發熱體的電源供給。 藉由上述構成,在切割後成單片化之半導體晶片的測 試進行時只對外周部選擇性地加熱1利用熱應力來使微細 的破損進行,藉此可選別回流後有能夠成爲不良的晶片。 基於方便説明是在實施形態1中追加加熱電路,但上 述實施形態1〜4全部可適用。 (實施形態6) 圖9是表示實施形態6的半導體裝置2e的構成方塊 圖。本實施形態是變更實施形態5的發熱體1 5 a的設置方 法的形態。由於發熱體以外的構成相同,因此省略了説明 及圖示。 在檢査用配線的内側、或者下層設有發熱體15b。在 此基於方便起見記載爲内側。 電源供給配線1 8及接地配線1 9會沿著外周部而設置 ,在各配線之間梯子狀地設有發熱體。 在將發熱體設置成圖1 0所示之下,在實施形態5串 連的發熱體會形成並連,藉此可防止晶片大小增大時電源 的供給能力不足,可使安定地加熱。此形態亦可適用於上 -23- 1344682 述實施形態1〜4全體。 本發明並非限於上述各實施形態,只要在請求項所示 的範圍內亦可實施各種的變更,有關適當組合分別揭示於 相異的實施形態之技術的手段所取得的實施形態亦包含於 本發明的技術的範圍。 ' 〔產業上的利用可能性〕 • 本發明可適用於具有檢測出晶片的破損的功能之半導 體裝置。 【圖式簡單說明】 圖1是表示實施形態1的半導體裝置的構成方塊圖。 圖2是表示上述半導體裝置的詳細構成方塊圖。 圖3是表示從設於上述半導體裝置的檢測電路所供給 的檢測信號的波形圖。 # 圖4是表示實施形態2的半導體裝置的構成方塊圖。 _ 圖5是表示實施形態3的半導體裝置的構成方塊圖。 圖6是表示設於上述半導體裝置的破損檢測配線的圖 ,(a)是表示斷線時的破損檢測配線,(b)是表示變形時的 破損檢測配線》 圖7是表示實施形態4的半導體裝置的構成方塊圖。 圖8是表示實施形態5的半導體裝置的構成方塊圖。 圖9是表示實施形態6的半導體裝置的構成方塊圖。 圖10是表不晶圓層次CSP的製造方法,(a)〜(f)是表 •24- 1344682 示其各工程。 圖11是表示晶圓層次CSP的製造方法’(a)〜(b)是表 示其各工程。 圖12是表示以往的半導體裝置的構成方塊圖。 【主要元件符號說明】 1 :半導體裝置 2 :半導體晶片 3 :破損檢査配線(配線) 4 :檢測電路 5 :輸出端子 6 =内部電路 7 :輸出切換電路 8 :内周側配線 9 =晶片破損部 1 〇 ’·緩衝器 1 1 :暫存器 12 :介面 1 3 :反相器 1 4 :電阻 15a、15b :發熱體(熱應力施加手段) 1 6 :電源(熱應力施加手段、電源供給電路) 1 7 :溫度檢出•控制電路(熱應力施加手段、溫度控制電路 -25- 1344682 1 8 :電源供給配線 1 9 :接地配線

Claims (1)

1344682 ί醉(月如贫浼)正替換頁 第096123347專利申請案中文申請專利範圍修正本 民國100年1月18日修正 十、申請專利範圍 1· 一種半導體裝置,其特徵係具備: . 配線,其係沿著半導體晶片的外周爲了檢測出破損而 形成; 檢測電路,其係爲了將用以檢測出上述配線的斷線之 Φ 檢測信號供給至上述配線,而設於上述半導體晶片:及 輸出端子,其係用以輸出流動於上述配線的上述檢測 信號, 上述檢測電路所供給至配線的檢測信號’係具有接地 電位及電源電位。 2.—種半導體裝置,其特徵係具備: 配線,其係沿著半導體晶片的外周爲了檢測出破損而 形成: φ 檢測電路,其係爲了將用以檢測出上述配線的斷線之 - 檢測信號供給至上述配線,而設於上述半導體晶片:及 輸出端子,其係用以輸出流動於上述配線的上述檢測 信號, 上述檢測信號爲脈衝信號, 上述檢測電路係於測試模式時將上述脈衝信號供給至 上述配線。 3 —種半導體裝置,其特徵係具備: 配線,其係沿著半導體晶片的外周爲了檢測出破損而 1344682 形成: 檢測電路,其係爲了將用以檢測出上述配線的斷線之 檢測信號供給至上述配線’而設於上述半導體晶片;及 輸出端子,其係用以輸出流動於上述配線的上述檢測 信號, 更具備内周側配線,其係沿著上述配線的内周側來配 置,具有接地電位或電源電位。 4. 一種半導體裝置,其特徵係具備: 配線,其係沿著半導體晶片的外周爲了檢測出破損而 形成; 檢測電路,其係爲了將用以檢測出上述配線的斷線之 檢測信號供給至上述配線,而設於上述半導體晶片:及 輸出端子,其係用以輸出流動於上述配線的上述檢測 信號, 更具備熱應力施加手段,其係對上述半導體晶片施加 熱應力。 5. 如申請專利範圍第4項之半導體裝置,其中,上述 熱應力施加手段係包含: 發熱體,其係沿著上述配線來配置:及 電源供給電路,其係對上述發熱體供給電源。 6. 如申請專利範圍第5項之半導體裝置,其中,上述 發熱體係藉由擴散層或多結晶矽所形成。 7 ·如申請專利範圍第5項之半導體裝置,其中,上述 發熱體係互相並列設置於,沿著上述半導體晶片的外周而 -2- 1344682 配置的電源供給配線、與沿著上述電源供給配線而配置的 接地配線之間。 8 ·如申請專利範圍第5項之半導體裝置,其中,上述 熱應力施加手段更包含溫度控制電路,其係根據上述半導 . 體晶片的溫度來控制往上述發熱體的電源供給。 9.如申請專利範圍第4項之半導體裝置,其中,更具 備切換電路’其係將爲了供給電源而設置的電源電路連接 % 至設於上述半導體晶片的内部電路及上述熱應力施加手段 的其中之一。 1 0 ·如申請專利範圍第1〜4項中任一項所記載之半導 體裝置,其中,更具備: 内部電路,其係設於上述半導體晶片;及 輸出切換電路,其係選擇來自上述内部電路的輸出信 號、及流動於上述配線的上述檢測信號的其中之一,而供 給至上述輸出端子。 Φ 11.如申請專利範圍第1 0項之半導體裝置,其中,上 • 述輸出切換電路係於測試模式時選擇上述檢測信號而供給 - 至上述輸出端子。 12.如申請專利範圍第10項之半導體裝置,其中,上 述内部電路係具有上拉電阻 '下拉電阻、開啓電晶體及關 閉電晶體的其中至少一個。
TW096123347A 2006-07-07 2007-06-27 Semiconductor device having function for detecting defect TWI344682B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006188654 2006-07-07
JP2007103322A JP4370343B2 (ja) 2006-07-07 2007-04-10 不具合検出機能を備えた半導体装置

Publications (2)

Publication Number Publication Date
TW200818367A TW200818367A (en) 2008-04-16
TWI344682B true TWI344682B (en) 2011-07-01

Family

ID=38894386

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096123347A TWI344682B (en) 2006-07-07 2007-06-27 Semiconductor device having function for detecting defect

Country Status (4)

Country Link
US (1) US8497695B2 (zh)
JP (1) JP4370343B2 (zh)
TW (1) TWI344682B (zh)
WO (1) WO2008004414A1 (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100750192B1 (ko) * 2006-05-04 2007-08-17 삼성전자주식회사 크랙 검사 회로를 갖는 반도체 칩 및 이를 이용한 크랙검사 방법
US8159254B2 (en) 2008-02-13 2012-04-17 Infineon Technolgies Ag Crack sensors for semiconductor devices
JP5174505B2 (ja) * 2008-03-27 2013-04-03 シャープ株式会社 不具合検出機能を備えた半導体装置
JP2009252846A (ja) * 2008-04-02 2009-10-29 Sharp Corp 半導体集積回路および半導体集積回路の検査方法
JP5358125B2 (ja) * 2008-05-30 2013-12-04 ラピスセミコンダクタ株式会社 半導体装置及び半導体チップのクラック検出方法
US8253420B2 (en) * 2009-12-04 2012-08-28 Volterra Semiconductor Corporation Integrated electrical circuit and test to determine the integrity of a silicon die
JP5418510B2 (ja) * 2010-02-25 2014-02-19 日立化成株式会社 評価用半導体チップ、評価システム及びそのリペア方法
JP4891423B2 (ja) * 2010-06-01 2012-03-07 ファナック株式会社 電子回路の冷却部の異常検査システム
JP2012007978A (ja) * 2010-06-24 2012-01-12 On Semiconductor Trading Ltd 半導体集積回路
FR2973935A1 (fr) * 2011-04-11 2012-10-12 St Microelectronics Rousset Procede pour evaluer un processus de decoupe de wafer semi-conducteur
JP2013125753A (ja) * 2011-12-13 2013-06-24 Semiconductor Components Industries Llc 半導体集積回路
WO2013100897A1 (en) * 2011-12-27 2013-07-04 Intel Corporation Damage monitor structure for through-silicon via (tsv) arrays
KR20140015887A (ko) * 2012-07-26 2014-02-07 삼성디스플레이 주식회사 표시 장치의 안전 구동 시스템 및 표시 장치의 안전 구동 방법
US8888226B1 (en) 2013-06-25 2014-11-18 Hewlett-Packard Development Company, L.P. Crack detection circuits for printheads
US9698066B2 (en) 2015-10-08 2017-07-04 Samsung Electronics Co., Ltd. Semiconductor chips having defect detecting circuits
DE102016102291B4 (de) * 2016-02-10 2023-11-09 Infineon Technologies Ag Halbleiterchip mit bruchdetektion
JP6444914B2 (ja) * 2016-03-02 2018-12-26 東芝メモリ株式会社 半導体装置
KR102631799B1 (ko) 2016-11-11 2024-02-02 삼성디스플레이 주식회사 표시장치 및 그의 검사방법
EP3327756B1 (en) * 2016-11-24 2019-11-06 Melexis Technologies NV Die edge integrity monitoring system and corresponding method
EP3425664A1 (en) 2017-07-07 2019-01-09 Nxp B.V. Integrated circuit with a seal ring
KR20210029396A (ko) 2019-09-06 2021-03-16 삼성전자주식회사 크랙 검출 구조물을 포함하는 반도체 장치 및 비휘발성 메모리 장치
JP7304826B2 (ja) * 2020-01-14 2023-07-07 ローム株式会社 半導体装置
CN112309880B (zh) * 2020-02-17 2023-05-19 成都华微电子科技股份有限公司 芯片边缘损坏检测方法和电路
FR3114882B1 (fr) * 2020-10-01 2023-05-12 St Microelectronics Rousset Circuit de test
CN112908879B (zh) * 2021-01-22 2022-06-03 长鑫存储技术有限公司 裸片裂纹损伤检测电路、裂纹检测方法以及存储器
CN112992709B (zh) * 2021-02-07 2023-01-31 长鑫存储技术有限公司 故障隔离分析方法
CN113284441A (zh) * 2021-05-18 2021-08-20 京东方科技集团股份有限公司 一种显示模组、破裂检测方法及显示装置
CN116454053B (zh) * 2023-06-16 2023-09-19 西安紫光国芯半导体股份有限公司 一种功能芯片、晶圆、模组设备及测试方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4356379A (en) * 1978-01-13 1982-10-26 Burr-Brown Research Corporation Integrated heating element and method for thermal testing and compensation of integrated circuits
JPH031439U (zh) * 1989-05-24 1991-01-09
JPH031439A (ja) 1989-05-30 1991-01-08 Toshiba Battery Co Ltd 角形電池
JPH0595039A (ja) 1991-09-30 1993-04-16 Mitsubishi Electric Corp 半導体装置
JPH0697245A (ja) 1992-09-11 1994-04-08 Hitachi Ltd 半導体装置
JPH07193108A (ja) 1993-12-27 1995-07-28 Oki Electric Ind Co Ltd 半導体チップ及びそのクラック検出方法
US6240535B1 (en) * 1995-12-22 2001-05-29 Micron Technology, Inc. Device and method for testing integrated circuit dice in an integrated circuit module
JP3246547B2 (ja) 1998-07-23 2002-01-15 日本電気株式会社 欠陥検出機能を有する半導体装置
JP2000138245A (ja) 1998-11-02 2000-05-16 Omron Corp デバイスのパッケージ方法及びパッケージ構造
JP2002026232A (ja) 2000-07-04 2002-01-25 Mitsubishi Electric Corp 半導体装置、半導体装置モジュールおよびこれらの試験方法
JP2004191333A (ja) * 2002-12-13 2004-07-08 Matsushita Electric Ind Co Ltd 2値電源電圧検出回路
JP2005172467A (ja) 2003-12-08 2005-06-30 Renesas Technology Corp 半導体装置
JP2005277338A (ja) 2004-03-26 2005-10-06 Nec Electronics Corp 半導体装置及びその検査方法
US7250311B2 (en) * 2005-02-23 2007-07-31 International Business Machines Corporation Wirebond crack sensor for low-k die
US7557597B2 (en) * 2005-06-03 2009-07-07 International Business Machines Corporation Stacked chip security
US7256475B2 (en) * 2005-07-29 2007-08-14 United Microelectronics Corp. On-chip test circuit for assessing chip integrity
JP2008021864A (ja) * 2006-07-13 2008-01-31 Nec Electronics Corp 半導体装置
JP4797203B2 (ja) * 2008-12-17 2011-10-19 三菱電機株式会社 半導体装置
JP5206571B2 (ja) * 2009-04-22 2013-06-12 富士通セミコンダクター株式会社 グランドオープン検出回路を有する集積回路装置

Also Published As

Publication number Publication date
JP2008034798A (ja) 2008-02-14
WO2008004414A1 (en) 2008-01-10
US20090174426A1 (en) 2009-07-09
JP4370343B2 (ja) 2009-11-25
TW200818367A (en) 2008-04-16
US8497695B2 (en) 2013-07-30

Similar Documents

Publication Publication Date Title
TWI344682B (en) Semiconductor device having function for detecting defect
US7863917B2 (en) Semiconductor chip having a crack test circuit and method of testing a crack of a semiconductor chip using the same
KR100466984B1 (ko) 테스트 소자 그룹 회로를 포함하는 집적 회로 칩 및 그것의 테스트 방법
US7626411B2 (en) Semiconductor device, semiconductor integrated circuit and bump resistance measurement method
US7612573B2 (en) Probe sensing pads and methods of detecting positions of probe needles relative to probe sensing pads
KR100962678B1 (ko) 듀얼 미러 칩을 포함하는 웨이퍼 및 상기 칩을 포함하는 멀티칩 패키지
JP2012018025A (ja) 半導体パワーモジュールの劣化診断方法及び劣化診断装置
JP2010281625A (ja) 半導体チップの検査方法
JP2009239027A (ja) 不具合検出機能を備えた半導体装置
JP2000124279A (ja) ウエハバーンインに対応する半導体装置
JP2008028274A (ja) 半導体装置の製造方法
US8786303B2 (en) Semiconductor device having a plurality of pads
JP2006310495A (ja) 半導体集積回路ウェハ、その試験方法および半導体集積回路部品の製造方法
JP7497629B2 (ja) 半導体チップの試験装置および試験方法
TWI841243B (zh) 測試元件組
JP2014033000A (ja) 半導体装置および半導体装置の試験方法
JP5590507B2 (ja) 半導体集積回路
JP3783865B2 (ja) 半導体装置及びそのバーンインテスト方法、製造方法並びにバーンインテスト制御回路
JP2007147330A (ja) 半導体チップおよびその試験方法
JP2008016812A (ja) 半導体検査装置および半導体集積回路の検査方法
TW202435415A (zh) 測試元件組
KR100934793B1 (ko) 반도체 소자 테스트 방법 및 그 장치, 적정 스트레스 전압검출 방법
CN105448756A (zh) 用于并行测试系统的栅氧化层完整性的测试结构
JP2013093500A (ja) 半導体装置およびその試験方法
JPH08250559A (ja) 半導体装置の検査方法及びプローブカード

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees