TWI332711B - Semicondutor device - Google Patents

Semicondutor device Download PDF

Info

Publication number
TWI332711B
TWI332711B TW096112812A TW96112812A TWI332711B TW I332711 B TWI332711 B TW I332711B TW 096112812 A TW096112812 A TW 096112812A TW 96112812 A TW96112812 A TW 96112812A TW I332711 B TWI332711 B TW I332711B
Authority
TW
Taiwan
Prior art keywords
layer
impurity
semiconductor device
electrode
well layer
Prior art date
Application number
TW096112812A
Other languages
English (en)
Other versions
TW200742096A (en
Inventor
Takashi Hiroshima
Kazutomo Goshima
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200742096A publication Critical patent/TW200742096A/zh
Application granted granted Critical
Publication of TWI332711B publication Critical patent/TWI332711B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/0814Diodes only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/07Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
    • H01L27/0744Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common without components of the field effect type
    • H01L27/075Bipolar transistors in combination with diodes, or capacitors, or resistors, e.g. lateral bipolar transistor, and vertical bipolar transistor and resistor
    • H01L27/0783Lateral bipolar transistors in combination with diodes, or capacitors, or resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8611Planar PN junction diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Bipolar Transistors (AREA)
  • Element Separation (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

1332711 τ. 九、發明說明: 【發明所屬之技術領域】 尤其係關於將寄生電流予 本發明係有關半導體裝置 以防止的二極體。 【先前技術】 以往以來 的作法。二極 獲得一定電壓 ’在半導體基板上設置二極體元件係普遍性 體係被廣泛的運用在作為單純的電阻或作為 用的定電壓電路之一部分。
…參照圖式對設置於半導體基板的f知之二極體元件進 行說明。第10圖係表示習知之二極體元件的俯視圖,第 11圖係表示沿著第10圖x_x線的剖面圖。又,第1〇圖中, 係省略第11圖之陽極配線104及陰極配線1〇5的圖示。 p型半導體基板100内係形成有由N型雜質所成的N 井(well)層1(H。並且,於p型半導體基板1〇〇與n井層 ιοί之邊界、以及N井層101之預定區域上係以l〇c〇s曰 (Local Oxidation of Silicon,矽局部氧化)法或 sn (Shallow Trench Isolation,淺溝槽隔離)法環狀地形成 有元件分離絕緣膜l〇2a、i〇2b、l〇2c。 此外,在以元件分離絕緣膜1〇2&所圍起的N井層ι〇ι 上係形成有由P型雜質所成的P+層1〇3。p+層1〇3係經由 陽極配線104而與陽極電極Anode連接,且用於做為二極 體元件的陽極區域。 此外’於被夹在元件分離絕緣膜l〇2a與元件分離絕緣 膜102b之間的N井層101上係形成有由n型雜質所成的接 319102 5 1332711 緣膜,3b稱為第 絕緣膜。 元件分離絕緣膜,3c稱為第 元件分離 在以第1元件分離絕緣膜&所圍㈣ 成有由P型雜質所成的第1?+層4 曰 不y «兮Μ及與該第ip屏 離形成的第2M5。相離距離係例如為約Q 曰4相 及第㈣[5係藉由例如將後述的電極層心形:於 電極層丨〇之側壁的側牆(sldewali)1U為遮 使 用,並將硼(B)離子作為p型雜質 良 旦 勹r尘雜貝以加速電壓lOKeV、植入 夏5x10 /cm的條件進行離子植入所形成。 =’與第1及第2P+層4、5相鄰接的分別形成有低 ,辰度的層6、7,而形成所謂的LDD(UghtIy Doped ,微摻雜汲極)構造。該等p_層β、7係將後述的電 極層10作為遮罩使用,並將二氟化蝴(BF2)離子作為p型 雜質而以加速電廢10Kev、植入量7xl013/cm2的條件進行 離子植入所形成。又,當不形成LDD構造時,則不需要該 離子植入。 / 第1P+層4係經由陽極配線8而與陽極電極(An〇de)電 連接且用於做為陽極區域。此外,本實施形態中第1 層4係於N井層2上形成島狀。 。 、$後’第2P+層5係與第ιρ+層4相離,且形成為環狀 以將第1P+層4包圍。此外,第2P+層5係經由陰 12而與陰極電極(GathGde)連接。 ^此外,於第1P+層4與第2P+層5之間的N井層2上係 形成有氧化矽膜等閘極絕緣膜9,隔著該閘極絕緣膜9由 319102 9 iyyz/ιι :方式等所形成的電極層10係以包圍第㈣4的 膜堆積,;例如以⑽法將氧切膜或氮化石夕 •隹積IE將該膜予以賴(etchback)而形成。 (Cathode)連J。層又Μ:,由陰極配線12而與陰極電極 ^ ^ 妾又,皂極層10之寬度係與上述的第1P+ 層4和第2P+層5之相離距離幾乎相同(例如為0·3")。 極區上所述’本實施形態中係形成有以第仍層4為射 m井層2為基極區域、以第2p 域的横型雙極性雷曰姊ςΛ ^ _ 日3马本極£ 〜二前述基極區域更詳細而 …、曰彳層2的第1Ρ+層4與第2ρ+層5之間的區域。 此外,於夾在第丨元件分離絕緣膜&與第2元件 ,-緣膜3b之間的N井層2表面係形成有η型雜質 用Ν+層13。該_ 13係藉由將例如石申㈤離^作 為Ν㈣質以加速電藶、植入量㈣15心> 達打離子植人所形成。_ 13係經由陰極配線12而連接 至陰極電極。如上所述於本實施形態中,係藉由第叫 與N層(N井層2以及_⑶㈣接合而形成二極體' 此外,於第2元件分離絕緣膜扑與第3元件分離 膜3c之間的半導體基板1表面係形成有由P型雜質所开/点 的第3P+層14。半導體基板丄係經由第奶層14而接地 又,層14係可藉由與第i及第抓層4 形成。 乂驟而
如上所述於第i實施形態中,係形成有利用了横型PNP 319102 10 1332711 -;又極性電晶體的二極體元件。 ,著,針對第^實施形態之半導體裝置構造(以下稱第 …的電流效率舉出具體例進行說明。在此,電流效率 * ^别出電流(安培H陽極輸入電流(安培)xl〇〇。此外, ^損失=(陽極輸入電流一陰極輸出電流)+陽極輸入電流 立—此外,以下之測定結果圖表之橫軸的l.E-〇n[A]係 。未著1x10 [A]。此外,電流效率之測定係使用化η如 4156C(安捷倫科技股份有限公司)進行。 # 於第3圖中’將四角形()點連接的線,係表示當第 1構造中的電極層Π)之寬度(閘極寬度=㈤為0.3_時 的第1構造’且流過各陽極輸入電流時的電流效率者。此 外’將® (♦)點連接的線係表示如帛10目及帛U圖所示 的習知構造之電流效率。 從該圖可以明確知道在這次測定的所有範圍中(陽極 輸入電,1X10-8至lxl0-1[A]),第i構造比習知構造電流 •效率更咼。尤其在比lxl0-4[A]低的範圍中,相對於習知構 造的電流效率約20%,第1構造的電流效率幾乎接近1〇〇%, 第1構造的電流效率飛躍性的較高。 如上所述,可想而知與習知構造相比之下電流效率飛 躍性的上升乃是因形成於第丨構造的橫型雙極性電晶體5〇 之故。亦即,如第2圖所示,藉由第i構造中的橫型雙極 性電晶體50之作用,寄生雙極性電晶體6〇之作用被抑制, 而可使以往流動於P型半導體基板丨側的漏電流流動至陰 極側。 319102 11 ^32711 %
接著’表示將電極層10之寬度改變後之情形的測定处 杲,而說明電流效率與橫型雙極性電晶體5q之閘極、° (㈤之間的關係。第4圖係表示當將第i構造中的二 1。之寬度(GL)長分別設為。28"、〇3〇“m、〇 34二 值時的電流效率與習知構造的電流效 革,弟4圖⑻係第4圖⑷之區域^部分放大圖。 從第4圖⑷及㈦可知,若電極層1〇之寬度⑽越 丑,則越可使橫型雙極性電晶體5G之電流蹲幅率提升,且 即使面對較大的陽極輸人電流也可維持高電流效率。從 而’基於提升電流效率的觀點,使橫型雙極性電晶體^ 之閘極寬度儘可能的短為佳。 又,如第3圖、第4圖的⑷及⑹所示,於第 :若將陽極輸入電流增大至超過1χ1『⑴後電流效率: 係你減少’更增大下去則電流效率會徐徐上升。此外,在 造中陽極輸人電流在超過1χ1『⑷的範圍電流效 魯率“余徐上升。關於該等現象之詳細機制不明。 其次,針龍電極層連接於陰極配料(以下稱陰極連 ),、連接於陽極酉己線時(以下稱陽極連接)之各自的電产 行說明。第5圖⑷係示有將舆前述第!構造相同構 、電極層進行陰極連接時的電流效率(a)及電流損失 ’士第5圖(_示有將與其㈣裝置的電極層進行陽極 連接%的電流效率(c)及電流損失(D)。 從該等測定結果 極連接的電流效率高 中,可知陰極連接的電流效率係比陽 。而可以推想陽極連接的電流效率較 319102 12 1332711 零 低,乃是因^陽極連接時電極層下會成為蓄積狀態而聚华 笔子,且由於橫型雙極性電晶體5〇之電流放大係數酬 變低而使得電流效率變得比陰極連接更為下降。因此,基 於提升電流效率的觀點,將電極層如本實施型態地進行二 極連接車父佳。又,益+ 合彳早 'έ 4-A J.L· ι± / u …刪任種連接的情形與習知構造相比 其電流效率皆較高。 再l似 此外,、,提升電流效率的觀點來看’可以推想構成為 井^ 2 ^濃度從表面側越往深度方向越高的逆增型係較 好/藉由《亥構成,則基板表面側係比深處部位變成電流放 大係數較高。因此,可推想可以使横型雙極性電晶體5〇 之電流放大係數提升,且相反地可抑制寄生雙極性電晶體 60之電流放大係數。 接著,參照圖式對本發明之第2實施形態進行說明。 第6圖係表示具有第2實施形態之二極體元件的半導體裝 置之構造(以下稱第2構造)的俯視圖,第7圖係沿著第6 #圖z-z線的剖面圖。又,關於與第i實施形態同樣的構成 係使用同一符號並省略其說明。又,雖省略圖示,但仍因 應需要而於第1及筮? 弟層4、5内進行與第1實施形態之 P-層6、7同樣的低濃度之離子植入。 設^橫型雙極性電晶體之構成雖與第1實施形態相 同,但第2貫施形態之特徵為,如第6圖及第7圖所示地 藉由元件分離絕緣膜20將第讲層4與第的層5分離, 且隔;丨該凡件分離絕緣膜2〇之下方而構成橫型ρ仙雙極性 319102 13 元件分離絕緣膜Μ ,, 、0雖可稭由習知的LOCOS法或ςΤΤ 而形成’但基於縮短分離寬度以提 - 電晶體之電流驅動能力的觀點來看,以 =㈣ 膜(溝槽絕緣膜)較好。元# 侍的纟巴緣 0 , 凡件分離絕緣膜20之膜厚係例如為 0.3/zm,其寬度則例如為〇 3"。 彳如為 餡^上所述地於第2構造中,係形成有利用了掃型PNP 又極性電晶體的二極體元件,而該橫型卿雙極性電曰鄉 係將兀件分離絕緣膜20配置在第1P+層4與第2ρ+/5: 其久’針對第2構造之電流效率舉出具體例進行說 明。於第8圖中,連接又號(χ)點的線,係表示 ; 絕之寬度為。.3㈣時的第2構造,流過各陽極: 入電日爾流效率者。此外,連接圓(·)點的線係表示 如第10圖及第11圖所示的習知構造之電流效率。 從該圖可以明確知道在經測定的所有範圍令(陽極輸 入電流bdomu]),第2構造比習知構造約高出 2 0 %左右的電流效率。 又’如第8圖所示,於第2構造中若將陽極輸入電流 增大至超過lxl〇-4(A)附近後電流效率會徐徐上升。此外, 習知構造中陽極輸入電流在超過1x1〇-4(a)的範圍電流效 率會徐徐上升。雖關於該等現象之詳細機制不明,但仍可 預測即使在比1X1 〇 -1 (A)高的範圍中第2構造也比習知構造 的電流效率更高。 此外,因第2構造係於第1P+層4與第2p +層5之間形 319102 14 1^32711 —-件分離絕緣膜2G,故與第i構造相比其耐電壓效果 乂门從而,右在陽極(第1?+層4)側施加有第2圖中所示 的閘:%緣膜9之耐壓以上的電壓,則第2構造較好。 藉由如上所述地將撗型雙極性電晶體以第1及第2容 .施:態的方式設置’可使因縱型的寄生雙極性電晶體所二 的寄生電流減低,並使順向電流能力提升。從而,藉由使 用如上所述的半導體裝置可實現低消耗電流並實現具有所 期望特性的積體電路。 •立此外,本發明並不以於上述實_態而可在不脫離 其意旨的範圍内當然亦可進行變更。 例如,於前述實施形態中,第1?+層4雖於N井層2 上形成為一個島狀,但亦可如第9圖所示地形成為兩個島 狀(第1P·(•層30)且以將各個第lp+層3〇包圍的方式形成電 極層3卜而可以有種種設計。此外,雖第i實施形態中設 有侧牆11且具有LDD構造,但因應形成於同一半導體基板 _ j的其他兀件而亦可不形成側牆丨丨或LDD構造。此外,在 月’J述實施形態中雖對由P型半導體基板所構成的半導體裝 置進仃說明,但亦可將本發明適用於由N型半導體基板所 構成的半導體裝置。 【圖式簡單說明】 第1圖係說明本發明之第1實施形態的半導體裝置的 俯視圖。 第2圖係說明本發明之第丨實施形態的半導體裝置的 剖面圖。 319102 15 體裝置之 泰第3圖係說明本發明之第1實施形態的半導 電流效率的圖表。 及(b)係說明本發明之第丨實施形態的半導 發裝置之電流效率的圖表。 懸及⑻係說明本發明之第1實施形態的半導 體裝置之電流效率的圖表。 第6圖係說明本發明之第2實施形態的半導的 俯視圖。 施形態的半導體裝置的 苐7圖係說明本發明之第2 剖面圖。 第8圖係說明本發明之坌 ♦ _ θ之弟2貫施形態的半導體裝置之 電流效率的圖表。 第9圖係說明本發明之其他實施形態的半導 剖面圖。 第1〇圖係說明習知之半導體裳置的俯視圖。 第11圖係說明習知之半導體裝置的剖面圖。 1 3a p型半導體基板 2 第1元件分離絕緣膜 N井層 3b 第2元件分離絕緣膜 3c 第3元件分離絕緣膜 4 6 第1P+層 5 P-層 7 第2P+層 8 7 陽極配線 9 P-層 閘極絕緣膜 【主要元件符號說明】 319102 1332711 :.10 電極層 11 側牆 12 陰極配線 13 N+層 14 第3P+層 20 元件分離絕緣膜 * ' 30 第1P+層 31 電極層 • - 50 横型雙極性電晶體 60 寄生雙極性電晶體 70 橫型雙極性電晶體 100 P型半導體基板 101 N井層 102a至l〇2c元件分離絕緣膜 103 第1P+層 104 陽極配線 • 105 N +層 106 陰極配線 110 寄生雙極性電晶體 Anode 1¾極電極 Cathode陰極電極
17 319102

Claims (1)

1332711 年8月日修正本 第96112812號專利申請案 __ (99年8月私 申請專利範圍: L. 一種半導體裴置,係於半導體基板上具有二極體元件, 且具有: 第1導電型井層,形成於前述半導體基板上,且與 前述二極體元件之陰極電極連接; 第2導電型第1雜質層,與前述二極體元件之陽極 電極連接,且形成於前述井層内;以及 第2導電型第2雜質層,與前述二極體元件之陰極 電極連接,且於前述井層内與前述第i雜質層相離而形 成; 、,其中,係以將前述第!雜質層作為射極區域、將前 述井層作為基極區域、以及將前述第2雜質層作為集極 域之方式構成橫型雙極性電晶體,且前述基極區域係 别述第1雜質層與前述第2雜質層之間的區域。 2.如申請專利範圍第^項之半導體裝置,並甲 J雜質層與前述第2雜質層之間的前述;^^ 緣膜而形成有電極層。 4开厚上IW者絕 3·如申請專利範圍第2項之半導體裝置,其中 層係與前述陰極電極連接。 '、 ^電極 4.如申請專利範圍第2項之半導 層係與前述陽極電極連接。 置^中’則边電極 專利範圍第i項之半導體裝置,1中, 4質層與前述第2雜質層之間的前述井層上且二: 分離絕緣膜。 T々上具有7G件 (修正本)319102 18 1332711 第96112812號專利申請案 9 9年 8月 山上* 士 (99年 8月 \日: 6.如申,月專利範圍第5項之半導體裝置,其中,前述元件 分離絕緣膜為溝槽絕緣膜。 7_如申δ青專利範圍宽1造5楚c; 固弟1項至第6項中任一項的半導體裝 置i其中,係具有形成於前述井層的第1導電型第3 雜貝層’且前述第3雜質層係與前述陰極電極連接。 申明專利範圍第1項至第6項中任一項的半導體裝 9 '、中’剛述井層為逆增型(retrograde)的井層。 !.如申请專利範圍第7項之半導體裝置,其中,前述井層 為逆增型的井層。
19 (修正本)319102
TW096112812A 2006-04-18 2007-04-12 Semicondutor device TWI332711B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006114614A JP5132077B2 (ja) 2006-04-18 2006-04-18 半導体装置

Publications (2)

Publication Number Publication Date
TW200742096A TW200742096A (en) 2007-11-01
TWI332711B true TWI332711B (en) 2010-11-01

Family

ID=38604061

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096112812A TWI332711B (en) 2006-04-18 2007-04-12 Semicondutor device

Country Status (5)

Country Link
US (1) US7633139B2 (zh)
JP (1) JP5132077B2 (zh)
KR (1) KR100872272B1 (zh)
CN (1) CN101060122B (zh)
TW (1) TWI332711B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7829405B2 (en) * 2007-12-28 2010-11-09 Texas Instruments Incorporated Lateral bipolar transistor with compensated well regions
CN101958320B (zh) * 2009-07-15 2012-06-13 奕力科技股份有限公司 半导体装置
US8476736B2 (en) * 2011-02-18 2013-07-02 Taiwan Semiconductor Manufacturing Company, Ltd. Low leakage diodes
JP5845804B2 (ja) * 2011-10-26 2016-01-20 ソニー株式会社 半導体デバイス
JP5938242B2 (ja) * 2012-03-16 2016-06-22 株式会社豊田中央研究所 ダイオード
US9548295B2 (en) * 2012-09-25 2017-01-17 Infineon Technologies Ag System and method for an integrated circuit having transistor segments
US9716016B2 (en) * 2012-12-20 2017-07-25 Taiwan Semiconductor Manufacturing Company Limited Electrostatic discharge (ESD) clamp
JP2016025155A (ja) * 2014-07-17 2016-02-08 株式会社東芝 半導体装置
CN105609500B (zh) * 2016-01-28 2018-10-12 嘉兴爱禾电子有限公司 一种共极集成二极管
CN110880502B (zh) * 2018-09-05 2022-10-14 无锡华润上华科技有限公司 半导体结构及电机驱动装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4117507A (en) * 1976-06-22 1978-09-26 Sgs-Ates Componeti Elettronici S.P.A. Diode formed in integrated-circuit structure
JPS63205946A (ja) 1987-02-23 1988-08-25 Matsushita Electronics Corp 半導体装置
US5132235A (en) * 1987-08-07 1992-07-21 Siliconix Incorporated Method for fabricating a high voltage MOS transistor
US5272371A (en) * 1991-11-19 1993-12-21 Sgs-Thomson Microelectronics, Inc. Electrostatic discharge protection structure
JP3158738B2 (ja) * 1992-08-17 2001-04-23 富士電機株式会社 高耐圧mis電界効果トランジスタおよび半導体集積回路
JPH0669429A (ja) * 1992-08-20 1994-03-11 Fujitsu Ltd 半導体回路
JP3210438B2 (ja) 1992-08-28 2001-09-17 シチズン時計株式会社 データキャリアの集積回路
JPH06151900A (ja) * 1992-11-05 1994-05-31 Sanyo Electric Co Ltd 半導体装置
JPH07202225A (ja) * 1993-12-28 1995-08-04 Nec Corp 半導体装置
JPH08330439A (ja) * 1995-05-31 1996-12-13 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
JPH09120995A (ja) * 1995-08-22 1997-05-06 Mitsubishi Electric Corp 半導体装置およびその製造方法
JPH0969616A (ja) * 1995-08-31 1997-03-11 Texas Instr Japan Ltd 半導体装置及びその製造方法
JP4144901B2 (ja) * 1996-11-07 2008-09-03 株式会社ルネサステクノロジ 半導体集積回路装置
JP3519226B2 (ja) * 1996-12-16 2004-04-12 富士電機デバイステクノロジー株式会社 半導体装置
JPH11307786A (ja) * 1998-04-27 1999-11-05 Citizen Watch Co Ltd 半導体ダイオード
JP2000022508A (ja) * 1998-07-06 2000-01-21 Mitsubishi Electric Corp 半導体装置
JP3386042B2 (ja) * 2000-08-02 2003-03-10 日本電気株式会社 半導体装置
JP2002198436A (ja) * 2000-12-25 2002-07-12 Sanyo Electric Co Ltd 半導体集積回路装置およびその製造方法
TW511270B (en) * 2001-10-18 2002-11-21 Vanguard Int Semiconduct Corp Diode structure having high electrostatic discharge protection capability and its electrostatic discharge protection circuit design
JP2003179226A (ja) * 2001-12-13 2003-06-27 Rohm Co Ltd 半導体集積回路装置
KR100800252B1 (ko) * 2002-03-05 2008-02-01 매그나칩 반도체 유한회사 씨모스 공정을 이용한 다이오드 소자의 제조 방법
US6639284B1 (en) * 2002-10-25 2003-10-28 Texas Instruments Incorporated Compensated-well electrostatic discharge protection structure
KR101006508B1 (ko) * 2003-07-23 2011-01-07 매그나칩 반도체 유한회사 반도체 소자의 소자분리막 형성방법
US7045830B1 (en) * 2004-12-07 2006-05-16 Fairchild Semiconductor Corporation High-voltage diodes formed in advanced power integrated circuit devices
JP4845410B2 (ja) * 2005-03-31 2011-12-28 株式会社リコー 半導体装置

Also Published As

Publication number Publication date
CN101060122A (zh) 2007-10-24
JP5132077B2 (ja) 2013-01-30
JP2007287985A (ja) 2007-11-01
KR100872272B1 (ko) 2008-12-05
US20070241426A1 (en) 2007-10-18
KR20070103311A (ko) 2007-10-23
TW200742096A (en) 2007-11-01
US7633139B2 (en) 2009-12-15
CN101060122B (zh) 2012-05-30

Similar Documents

Publication Publication Date Title
TWI332711B (en) Semicondutor device
JP5172654B2 (ja) 半導体装置
TWI449175B (zh) 雙通道溝槽ldmos電晶體和bcd方法
TWI572037B (zh) 電晶體裝置及其形成方法
TW200426980A (en) Semiconductor device, method of manufacturing semiconductor device, and method of evaluating manufacturing process of semiconductor device
CN105874597B (zh) 半导体集成电路装置
JP2011091283A (ja) 半導体装置およびその製造方法
TW201232760A (en) Semiconductor device and fabrication method thereof
JP2011129622A (ja) 高耐圧半導体装置
CN107534042A (zh) 半导体装置
JP2011210916A (ja) 半導体装置の製造方法
JP2012004460A (ja) 半導体装置およびその製造方法
TW523928B (en) Semiconductor device
CN107017255A (zh) 氮化物半导体装置及其制造方法
JP2011159828A (ja) 半導体装置及び半導体装置の製造方法
JP6295444B2 (ja) 半導体装置
TWI440183B (zh) 超高電壓n型金屬氧化物半導體元件及其製造方法
TW200814313A (en) Semiconductor device
TW201114014A (en) Semiconductor device
TW201240091A (en) Semiconductor device
JP2018046197A (ja) スイッチング装置とその製造方法
JP5359072B2 (ja) 半導体装置
JP5068057B2 (ja) 半導体装置
JP2012238741A (ja) 半導体装置及びその製造方法
CN105336764B (zh) 半导体器件和制造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees