TWI308312B - - Google Patents

Download PDF

Info

Publication number
TWI308312B
TWI308312B TW094133578A TW94133578A TWI308312B TW I308312 B TWI308312 B TW I308312B TW 094133578 A TW094133578 A TW 094133578A TW 94133578 A TW94133578 A TW 94133578A TW I308312 B TWI308312 B TW I308312B
Authority
TW
Taiwan
Prior art keywords
voltage
clock
input
capacitor
stage
Prior art date
Application number
TW094133578A
Other languages
English (en)
Other versions
TW200614128A (en
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Publication of TW200614128A publication Critical patent/TW200614128A/zh
Application granted granted Critical
Publication of TWI308312B publication Critical patent/TWI308312B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

1308312 (1) 九、發明說明 【發明所屬之技術領域】 本發明涉及例如設置在液晶顯示器等液晶顯示裝置中 來提供掃描驅動信號的移位暫存器(Shift Resiste〇及使 用該移位暫存器的液晶驅動電路。 【先前技術】 例如,在用於電腦的顯示裝置和電視機的主動矩陣型 液晶顯示裝置中,矩陣狀地設有影像信號線(列線)和掃 描驅動信號線(行線),在這些線的交點設置有驅動各圖 元的液晶的薄膜電晶體等開關元件。 對多根掃描驅動信號線提供依次掃描這些信號線、使 一根掃描驅動信號線上的所有開關元件暫時處於導通狀態 (ON狀態)的掃描驅動信號,與掃描驅動信號線同步向 影像信號線提供影像信號。 在此,對多個掃描驅動信號線進行依次供給動作的是 移位暫存器。 如圖5所示,在顯示部中構成了如下的主動矩陣電路 :在矩陣上設置有多根行線和列線,在該行線與列線的交 叉部配置液晶元件,該液晶元件由控制對液晶施加電壓的 開關元件(電晶體)、和被控制的液晶部構成。 閘極驅動器(移位暫存器)在時間序列上施加預定的 電壓使行線(掃描線)處於ON狀態,列線的驅動器係和 該時序同步向源極施加預定的電壓(由信號線施加),由 -4- (2) 1308312 此’改變液晶的光學狀態來驅動液晶顯示裝置。 爲了驅動液晶元件,在圖5中,使用薄膜電晶體製造 閘極驅動器(例如,參照專利文獻1 )。 此時,必須使對行線施加電壓的閘極驅動器高速動作 ,並且需要對行線提供足夠的電流量。 其中,如圖6所示,閘極驅動器由具有多個SR (移 位暫存器)級(stage )的段數的移位暫存器構成。 並且,各S R級成爲如圖7所示的構成,如圖6所示 ,該SR級被級聯,各SR級依次對列線施加電壓作爲驅 動脈衝,達成作爲對液晶元件的薄膜電晶體的閘極施加預 定的電壓的閘極驅動器的功能。 移位暫存器被設計成:在圖8所示驅動波形的波形圖 中,對圖7的節點P1施加閘極電壓Vgs (閘-源極電壓) ,該閘極電壓在驅動脈衝(相移時脈)之輸出前後,可使 輸出電晶體1 6充分成爲導通狀態(導通電阻非常低的狀 態)。 專利文獻1:日本特開平08-87897號公報 【發明內容】 (發明所欲解決之課題) 如根據圖7判斷,在節點p 1,通過伴隨由時脈C1引 起的節點13的電壓上升而産生的自舉(bootstrap)效應 ,成爲比輸入電壓(實際爲除以電晶體的臨限値的値)高 的電壓,可以使輸出OUTn的輸出電壓的HIGH電壓上升 (3) Ϊ308312 到時脈Cl的HIGH電壓。 但是,在專利文獻1所述的移位暫存器,係依據閘極 驅動器的驅動對象即對象裝置來大致決定在輸出OUTn中 産生的期望的HIGH電壓,因此,移位暫存器的輸入電壓 被固定,即使由於自舉效應而在節點P1産生的升壓電壓 ,也大致由作爲輸入電壓的輸出OUT的電壓決定。 如上所述,作爲閘極驅動器的對象裝置之一的液晶顯 示裝置近年來發展高精細化和對應動畫的高速化,上述閘 極驅動器的高速動作成爲課題之一。 由圖9可知,該圖9中將輸出電晶體16(FET,場效 應電晶體)的閘極電壓Vgs,作爲參數測定輸出電晶體1 6 的汲極電流,如果可以提高電晶體的閘極電壓,則電流驅 動能力增加,可以使移位暫存器的動作高速化。 但是,專利文獻1的移位暫存器的構成不可能實現使 輸出電晶體的閘極電壓比上述自舉産生的升壓電壓高。 本發明有鑒於上述問題,目的在於提供一種可以增加 動作速度的移位暫存器、以及使用該移位暫存器的液晶驅 動器。 (用以解決課題之手段) 本發明的移位暫存器具有縱向連接之多個級,使用不 同相位的多個時脈對輸入資料進行移位,當輸入該輸入資 料時,將輸入到輸出電晶體的汲極的時脈作爲相移時脈從 源極輸出,進行輸出信號的移位動作;對第η段的級輸入 -6- (4) 1308312 第n_2段和第n - 1段的相移時脈,藉由第η— 2段和第r - I段的相移時脈’依次對上述輸出電晶體的閘極電壓進 行升壓。 依此’本發明的移位暫存器,藉由相移時脈使上述輸 出電晶體的閘極電壓設爲時脈的倍數電壓,再藉由時脈的 電壓將其升壓’使閘極-源極電壓設爲時脈的大約3倍, 依此則,可以大幅降低輸出電晶體的導通電阻,可以高速 地進行導通動作’可以輸出和時脈電壓大略相同之上升、 下降之陡峭的相移時脈。 本發明的移位暫存器,在上述級中,第一電容器和第 二電容器串聯連接在上述輸出電晶體的閘極與源極之間; 具有第一輸入電路,使上述第η- 2段的相移時脈輸入到 上述閘極與第一電容器的連接部;以及第二輸入電路,使 上述第η - 1段的相移時脈輸入到上述第一與第二電容器 的連接部。 由此,本發明的移位暫存器,使用第η- 2段輸出的 相移時脈,使第一電容器充電;然後使用第η - 1段輸出 的相移時脈,使第二電容器充電、使第一電容器的電位上 升;接著使用時脈再次使第一電容器的電位上升;因此, 可以使輸出電晶體的導通電阻大幅度降低,並高速地進行 導通動作,可以輸出和時脈電壓大略相同的上升、下降之 陡峭的相移時脈》 本發明的移位暫存器,上述第一和第二輸入電路爲二 極體。 -7- (5) 1308312 由此’本發明的移位暫存器能夠防止存儲在第一電容 器及第二電容器上的電荷之逆向放電,直到使用第n_2 段、第η— 1段相移時脈和時脈完成一連串的升壓處理爲 止,能夠使在各電容器上充電的電壓保持需要的電壓。 本發明的移位暫存器可以調整上述第一電容器和第二 電容器的電容比,控制輸入到上述閘極的電壓之升壓比例 〇 由此,本發明的移位暫存器可以調整輸入到輸出電晶 體的閘極的閘極電壓,能夠避免施加動作不需要的閘極電 壓,能夠提高輸出電晶體的可靠性。 本發明的液晶驅動電路,其特徵在於,以申請專利範 圍第1至4項中任一項之移位暫存器被使用在,生成掃描 線與信號線交叉構成的主動矩陣電路的掃描驅動信號。 由此’本發明的液晶驅動器使用,可以輸出和時脈電 壓大略相同之上升、下降的陡峭的相移時脈的移位暫存器 ’因此’可以高速驅動液晶元件,可以防止影像資料變化 時的殘像或對比之下降。 (發明之效應) 如以上說明,依據本發明的移位暫存器,可使輸出電 晶體的導通電阻大幅度地降低,藉由增加驅動電流可以高 速地進行導通動作,能夠輸出和時脈電壓大略相同之上升 、下降的陡峭的相移時脈,因此能夠得到可以提高液晶元 件的動作速度的效應。 -8- 1308312
【實施方式】 本發明關於如下的技術,在液晶顯示裝置的基板上藉 由a_Si等形成的、作爲移位暫存器的各級的暫存器格( register ce】〇中,使輸出驅動液晶元件的掃描驅動信號、 亦即相移時脈Gout的輸出電晶體的閘極電壓升壓到比習 知例爲高。 亦即,本發明的移位暫存器的各級的構成爲:使從第 n_2段的級(n— 2)輸出的相移時脈Gout ( n-2 )的電壓 ’藉由從第η— 1段的級(n-1)輸出的相移時脈Gout ( η -1)的電壓進行升壓,而作爲施加到第η段的級η的輸 出電晶體(Μ 1 )的聞極上的電壓,因此,可獲得比習知高 相移時脈大小的閘極電壓。 (第一實施形態) 以下參照附圖說明本發明第一實施形態之作爲圖5的 閘極驅動器(液晶驅動電路)的移位暫存器。圖1爲表示 上述第一實施形態的移位暫存器的構成例的方塊圖。 在該圖中,移位暫存器100爲多個級(暫存器格)1 、2、3、4.......被縱向連接的構成,係藉由外部的時脈 產生器輸入的多相、例如3相的時脈(CK1、CK2、CK3 )使輸入資料進行移位,藉由輸入了輸入資料的級,使得 與輸入到該級中的相的時脈同步,從各級分別對端子 Moutl ' Mout2 ' Mout3 ' Mout4 ' ......輸出相移時脈。 (7) 1308312 其中’各級,在3相時脈的任一時脈按相位順序被輸 入’依序被移位的輸入資料到達自身時,係與被輸入的時 脈同步地輸出輸出資料(相移時脈)。 級1輸出相移時脈Goutl,級2輸出相移時脈Gout2 ’級3輸出相移時脈Gout3,級4輸出相移時脈Gout4。 亦即,在移位暫存器100中,依據上述3層之時脈, 依序使從開始信號ST1和ST2輸入的輸入資料進行移位, 輸入有輸入資料的級,係和輸入到該級的時脈同步地,介 由連接的端子Moutn對液晶元件輸出相移時脈作爲驅動信 號。 對級1輸入時脈CK1,對級2輸入時脈CK2,對級3 輸入時脈CK3,對級4輸入時脈CK1,……,對級η輸入 時脈CKm。(m爲η除以“3”的餘數,除盡的情況下爲 3 « ) 下面,參照圖2說明圖1的移位暫存器的級3的構成 。圖2爲表示級3的電路構成的槪念圖(其他的級雖然輸 入的信號不同,但構成與該級3相同)。 其中,Moutn爲Mout3,第η - 2段的級η - 2爲級1 ,第η_ 1段的級η - 1爲級2,時脈CKm爲時脈CK3。 輸出電晶體Μ1的閘極與電晶體M2的汲極連接,對 汲極輸入時脈CK3,源極與端子Mout3連接。 電晶體M2的源極接地,汲極與上述輸出電晶體Ml 的閘極連接,對閘極輸入控制信號S2。 二極體D1爲輸入電路,陽極連接在端子II上,陰極 -10- (8) 1308312 與輸出電晶體Μ1的閘極連接(藉由連接點a連接)。 該二極體D1也可以像圖2那樣由電晶體構成,此時 使用連接閘極和汲極的端子作爲陽極,使用源極作爲陰極 〇 電容器C1之一端與二極體D1的陰極連接,另一端與 二極體D 2的陰極連接’亦即,插入於二極體d 1的陰極 與二極體D2的陰極之間。 電容器C2之一端與電容器C1的另一端連接,另一端 與輸出電晶體Ml的源極連接,亦即,插入於電容器C1 的另一端與輸出電晶體Μ1的源極之間。 二極體D2爲輸入電路,陽極與端子12連接,陰極與 電容器C1的另一端與電容器C2的一端的連接點Β連接 〇 該二極體D2與二極體D1 —樣,可以如圖2那樣由 電晶體構成,此時使用連接閘極與汲極的端子作爲陽極, 使用源極作爲陰極。 電晶體M2爲源極接地,汲極與上述輸出電晶體Μ 1 的閘極連接,控制信號S2輸入到閘極。 電晶體M3爲源極接地,汲極與上述連接點Β連接, 對閘極輸入控制信號S3。 電晶體Μ4爲源極接地,汲極與上述輸出電晶體Ml 的源極連接,對閘極輸入控制信號S4。 電晶體M5爲源極接地,汲極與上述輸出電晶體Ml 的源極連接,對閘極輸入控制信號S5。 -11 - 1308312 ⑼ 電晶體Ml〜M5全部爲η通道FET (場效電晶體)^ 以下,以級3爲基準、使用圖3說明本發明之一實施 形態的移位暫存器的動作。圖3爲表示一實施形態的移位 暫存器中的級3的動作的波形圖。 在級3中,二極體D1的陽極與端子Moutl連接,二 極體D2的陽極與端子Mout2連接。 在時刻11,由於控制信號S 3爲“ Η ”位準,因此, ® 電晶體M3爲ON狀態;由於控制信號S2、S4和S5爲“ L ”位準,因此電晶體M2、M4、M5及輸出電晶體Ml爲 〇 F F (非導通)狀態。 此時,級1被輸入預定脈衝寬度的時脈CK1,與該時 脈CK1同步地輸出和時脈CK1相同寬度的相移時脈Gout 1 由此,在級3中藉由二極體D1使相移時脈Gout 1輸 入到電容器C1的一端、亦即連接點A側,在電容器1中 存儲電荷,使電壓成爲從相移時脈Goutl的電壓Vout減 去二極體D1的臨限値電壓Vth的電壓V〇ut — Vth。 其中,電容器C1的另一端、即連接點B側由於電晶 體M3爲ON狀態而成爲接地電位。 接著,在時刻t2,控制信號S3變爲“ L”位準,電晶 體M3處於OFF狀態,控制信號S4變爲“ H”位準,電晶 體M4爲ON狀態,由於控制信號S2、S5爲“ L”位準, 因此電晶體M2及M5爲OFF狀態。 此時,級2被輸入預定脈衝寬度的時脈CK2,和該時 -12- (10) 1308312 脈CK2同步地輸出與時脈CK2相同寬度的相移時脈Gout2 〇 由此,在級3中,經由二極體〇2使相移時脈Gout2 輸入到電容器1的另一端、即連接點B側,在電容器2上 存儲電荷,使電壓成爲從相移時脈Gout2的電壓Vout減 去—極體D2的臨限値電壓Vth的電壓Vout — Vth。 電容器C2的另一端、即端子Mout3側由於電晶體M4 ® 處於ON狀態而成爲接地電位。 藉由移相時脈Gout2使連接點B側的電壓成爲電壓 Vout - Vth,因此電容器C1的連接點A側的電壓,從電壓 Vout - Vth上升到電壓(Vout — Vth ) x2 (自舉效應)。 接著,在時刻t3,控制信號S4變爲“ L”位準,電晶 體M4爲OFF狀態,由於控制信號S2、S3、S5爲“ L”位 準,因此電晶體M2、M3及M5爲OFF狀態。 此時,在級3中,變成在輸出電晶體Ml的閘極施加 ® 了電壓(Vout- Vth ) x2的狀態(作爲Vgs ),電晶體Ml 變成ON狀態。由於輸出電晶體M3的源極爲接地電壓( Vss),因此閘極-源極間電壓Vgs成爲上述的電壓(Vout —Vth) χ2 。 在輸出電晶體Ml的汲極被輸入預定脈衝寬度的時脈 CK3,從輸出電晶體Ml的源極和該時脈CK3同步地、輸 出寬度與時脈CK3相同寬度的相·移時脈Gout3。 相移時脈 Gout ( Goutl、Gout2、Gout3、Gout4、…) 如後面說明,因爲“ H”位準的電壓爲Vout,成爲如下的 -13- (11) 1308312 脈衝:電壓和脈衝寬度與從時脈產生器輸出的時脈CK1〜 CK3以及從控制電路、輸出電路輸出的開始信號S T1、 ST2相同。 由此,當相移時脈Gout3輸出到端子Mout3時,電容 器C2的另一端、即電容器C2之與連接點B連接的相反 側的端子Mout3 (輸出電晶體M3的源極)成爲電壓Vout ,因此,電容器C2的連接點B側的端子從電壓Vout — Vth 上升到電壓(Vout-Vth) +Vout。 由於電容器Cl的連接點B側從電壓Vout - Vth到( Vout — Vth) + Vout升高Vout,因此’施加在電容器ci 的連接點A側、即輸出電晶體Μ 1的閘極上的電壓從電壓 (Vout - Vth ) x2 上升到{ (Vout— Vth) χ2 + Vout }。 此時的輸出電晶體Μ 3的V g s (閘極-源極電壓)爲( Vout — Vth ) χ2。 結果,輸出電晶體Ml的導通電阻大幅降低,對端子 Μ〇ut3提供足夠的電流,因此可以對連接在後段的多個液 晶元件,可以對構成該液晶元件的電晶體的閘極(聞極電 容的負荷)提供足夠的電流’可以使相移時脈Gout3的脈 衝快速上升。 此時,由於在輸出電晶體Ml的閘極上施加了電壓( Vout-Vth) x2+Vout’因此相移時脈Gout3作爲大致與 時脈CK3相同電壓Vout的“H”位準的信號、即以和時 脈CK3相同的波形被輸出。 因此,g時脈CK3下降時’相移時脈G〇ut3同樣快速 (12) 1308312 下降,成爲“ L”位準。 接著,在時刻t4,控制信號S2、S3及S5變成“ H” 位準,電晶體M2、M3及M5成爲ON狀態,端子Mout3 成爲“ L”位準,並且存儲在電容器Cl及C2中的電荷被 釋放,連接點A、B均成爲接地電位(V s s電位)。 在此,雖然採用在多個脈衝寬度期間,使圖2所示的 箱位(clamping)用電晶體M2和M3、以及降壓(pull ® down)用電晶體M5設爲ON狀態的控制信號S2、S3和 S5導通的構成,但也可以採用將多個導通時序不同的電 晶體分別並列連接,使得僅在一個脈衝寬度的時序成爲導 通的構成。 對二極體D1的陽極輸入第n-2段的級(n-2)輸出 的相移時脈Gout (η — 2),對二極體D2的陽極輸入第η 一 1段的級(η-1)輸出的相移時脈Gout ( η - 1 )。 由於級1和2各自不存在前段、再前段、或前段的級 ® ,因此需要輸入以後被移位的輸入資料之處理。 即,未圖示的控制電路,係和時脈CK2的時序同步地 對級1的二極體D1的陽極輸入開始信號ST1,和時脈 CK3同步地對二極體D2的陽極輸入開始信號ST2。 同樣,上述控制電路,係和時脈CK3的定時同步,對 級2的二極體D1的陽極輸入開始信號ST2,級1在時脈 CK1的定時對二極體D2的陽極輸入相移時脈Goutl。 由此,移位暫存器中的全部級,藉由相位不同的時脈 CK1、CK2和CK3,在移位暫存器中使輸入到級1的輸入 -15- (13) 1308312
資料依次進行移位,輸入有輸入資料的級n,係和被輸入 的時脈CKm同步地輸出相移時脈G 〇utn 0 如上所述,第一實施形態的移位暫存器的動作,與習 知移位暫存器將前段的級的輸出作爲輸入資料不同,係將 再前段和前段的2個輸出(相移時脈Gout)作爲移位的輸 入資料’該2個相移時脈Gout的電壓相乘,累積的級成 爲輸入有輸入資料的級。 簡單地確認本發明的移位暫存器的動作如下: 在時刻t ( — 3 ),和時脈CK2同步地對移位暫存器 所有段的級的電晶體Μ 2〜Μ 5分別輸入“ Η ”位準的控制 信號S2、S3、S4、S5,進行移位暫存器的初期化。 在時刻t ( — 2 ),在級1中,和時脈CK2同步地對 二極體D1的陽極輸入開始信號ST1 (電壓Vout)。 此時,僅電晶體M3爲ON狀態,其他的電晶體M2、 M4、M5爲OFF狀態。 因此,藉由開始信號ST1的預定寬度的脈衝,在電容 器C1上儲存與從電壓Vout減去二極體D1的臨限値Vth 的電壓(Vout — Vth)相對應的電荷。 在時刻t ( - 1 ),在級1中,和時脈CK3同步對二 極體D2的陽極輸入開始信號ST2 (電壓Vout )。 此時,電晶體M3成爲OFF狀態,電晶體M4處於 ON狀態,其他的電晶體M2、M5爲OFF狀態。 因此,藉由開始信號ST2的預定寬度的脈衝,在電容 器C2上儲存與從電壓Vout減去二極體D2的臨限値Vth -16- (14) 1308312 的電壓(Vout- Vth)相對應的電荷,連接部A的電壓升 壓到電壓(Vout — Vth) x2。 此時在級2中,與時脈CK3同步,對二極體D1的陽 極輸入開始信號ST2 (電壓Vout)。 此時,僅電晶體M3處於ON狀態,其他的電晶體M2 、M4、M5 爲 OFF 狀態。 因此,藉由開始信號ST2的預定寬度的脈衝,在電容 _ 器C1上儲存與從電壓Vout減去二極體D1的臨限値Vth 的電壓(Vout — Vth)相對應的電荷。 在時刻11,在級1中,對輸出電晶體Μ1的汲極輸入 時脈CK1,對閘極施加了電壓(Vout— Vth ) χ2的狀態, 因此輸出電晶體M3輸出相移時脈Gout 1。 此時,電晶體M4處於OFF狀態,其他的電晶體M2 、Μ 3、Μ 5 爲 0 F F 狀態。 又,在級2中,與時脈CK1同步,從前段對二極體 ® D2的陽極輸入相移時脈Goutl (電壓Vout)。 此時,電晶體M3變成OFF狀態,電晶體M4變成 ON狀態,其他的電晶體M2、M5爲OFF狀態。 因此,藉由相移時脈Goutl的預定寬度的脈衝,在電 谷器C2中儲存與從電壓Vout減去二極體D2的臨限値 Vth的電壓(Vout - Vth)相對應的電荷,連接部a的電 壓上升到(Vout- Vth ) χ2。 此時,輸入資料從級1移位到級2。 又’在級3中’與時脈CK1同步,從前段對二極體 -17- (15) 1308312 D2的陽極輸入相移時脈〇out〗(電壓v〇ut)。 由此,藉由相移時脈Goutl的預定寬度的脈衝,在電 容器C1中儲存與從電壓Vout減去二極體D1的臨限値 Vth的電壓(Vout— Vth)相對應的電荷。 在時刻t2 ’在級2中,時脈CK2被輸入到輸出電晶 體Ml的汲極’處於聞極上被施加電壓(Vout— Vth) x2 的狀態,因此輸出電晶體M3輸出相移時脈Gout2。 此時’電晶體M4爲OFF狀態,其他的電晶體M2、 M3、M5爲OFF狀態。 又,輸出上述相移時脈Gout2,由此,級1的電晶體 M2、M3、M5變爲ON狀態,級1的輸出電晶體Ml的輸 出狀態被重置。 又,在級3中,與時脈CK2同步,從前段對二極體 D2的陽極輸入相移時脈Gout2 (電壓Vout)。 此時,電晶體M3變爲OFF狀態,電晶體M4變爲 ON狀態,其他的電晶體M2、M5爲OFF狀態。 因此,藉由相移時脈Gout2的預定寬度的脈衝,在電 容器C2中儲存與從電壓Vout減去二極體D2的臨限値 Vth的電壓(Vout— Vth)相對應的電荷,連接部A的電 壓上升到(Vout— Vth) x2。 此時,輸入資料從級2移位到級3。 又,在級4中,與時脈CK2同步地、從前段對二極體 D2的陽極輸入相移時脈Gout2 (電壓Vout )。 由此,藉由相移時脈Gout2的預定寬度的脈衝,在電 -18- (16) 1308312 容器Cl中儲存與從電壓Vout減去二極體D1的臨限値 Vth的電壓(Vout — Vth )相對應的電荷。 重復上述處理,在移位暫存器中,輸入資料依序被進 行移位,作爲輸出資料的相移時脈Gout依序按縱向連接 的順序從各級輸出。 (第二實施形態) 接著,將在輸出電晶體Ml的閘極上施加的電壓生成 爲更高電壓的情況下,例如,可以使時脈由3相增加到4 相,使升壓的輸入資料設爲3種。 如上所述,如果增加時脈的相數,則構成移位暫存器 的電晶體等的元件數增加,元件之間的配線也同樣增加, 形成移位暫存器的面積增大,存在影響液晶顯示裝置的大 小的缺點。 另一方面,輸出電晶體的閘極電壓升壓到大於液晶元 件驅動所需(比期望的電壓高)的情況下,爲了提高輸出 電晶體的可靠性,可於連接點A或連接點B設置降壓手段 ,以便調整爲適當的閘極電壓。 又,作爲控制爲期望的電壓的手段,在級n中,輸入 第n-2段的相移時脈Gout ( n — 2 )時,使鉗位用的電晶 體M3不導通’使降壓用電晶體Μ4或Μ5中的任一個導 通,使電容器C1和電容器C2串聯充電。 圖4表示此時的圖2的級3中的動作的波形圖。 動作如上所述’在時刻11時,使控制信號S 3、S 4設 -19- (17) 1308312
爲“ L”位準,使電晶體M3、M4爲OFF狀態,另一方面 ,使控制信號S5設爲“ H”位準,使電晶體M5設爲ON 狀態。 相移時脈Gout 1以預定的脈衝寬度從級1輸入到二極 體D 1的陽極。 由此,如果使電容器C1與電容器C2的電容値相等’ 從相移時脈Goutl的電壓Vout減去電容器D1的臨限値電 壓Vth的電壓(Vout — Vth)相同地被分壓,在電容器C1 和電容器C2的各自的兩端被充電(電荷儲存)爲(Vout —Vth ) /2的電壓。 此時,連接點A的電壓成爲電壓(Vout— Vth)。 接著,在時刻t2,使控制信號S3設爲“ IT’位準’使 電晶體M3設爲OFF狀態,另一方面,使控制信號S4設 爲“ H”位準,使電晶體M4設爲ON狀態,使控制信號 S5設爲“ L”位準,使電晶體M5設爲OFF狀態。 相移時脈Gout2以預定的脈衝寬度從級2輸入到二極 體D2的陽極。 由此,從相移時脈Goutl的電壓Vout減去電容器D1 的臨限値Vth的電壓(Vout—Vth)在電容器C2的兩端被 充電。 在電容器C2的兩端被充電的電壓、亦即連接點B的 電壓變爲電壓(Vout—Vth),因此,電容器C1的兩端、 亦即連接點A的電壓升高到電壓(Vout- Vth) x( 3/2) -20- (18) 1308312 接著,在時刻t3,使控制信號S3、S5設爲“ L”位準 ,使電晶體M3、M5處於OFF狀態,使控制信號S4設爲 “ L”位準,使電晶體M4設OFF狀態。 預定脈衝寬度的時脈CK3 ’從時脈產生器輸入到輸出 電晶體Ml的汲極’端子Mout3 (輸出電晶體Ml的源極 )電壓成爲Vout。 由此,由於連接點B的電壓爲電壓丨(Vout — Vth) ® +Vout},因此電容器Cl的兩端、亦即連接點A的電壓 升壓到{ (Vout-Vth) x(3/2) +Vout}。 此時的輸出電晶體M3的Vgs (閘極-源極電壓)爲( Vout — Vth ) x ( 3/2) 〇 如上所述,藉由調整電容器Cl及C2的電容比,可於 習知自舉電壓(Vout— Vth) + Vout與第一實施形態所得 到的電壓{( Vout — Vth ) x2 + Vout }之間進行微調。其 他的動作與第一實施形態相同。 ® 因此,只要將電容器C1與C2的電容比設計成以下即 可:使輸出電晶體Μ 1能夠對液晶元件的電晶體的閘極的 負載,提供以必要速度動作的電流量,並使閘極電壓(連 接點Α的電壓)設爲能夠得到輸出電晶體Μ1的導通電阻 〇 又’上述第一和第二實施形態的移位暫存器的電路構 成不僅可以應用於a-Si (非晶矽)TFT (薄膜電晶體), 而且可以應用於多晶矽TFT的閘極驅動器或單晶矽的驅動 器1C (積體電路)。 -21 - (19) 1308312 【圖式簡單說明】 圖1是表示本發明的第一和第二實施形態的移位暫存 器的構成例的方塊圖; 圖2是表示圖1中的級3的電路構成例的槪念圖; 圖3是表示第一實施形態的移位暫存器的動作例的波 形圖; 圖4是表示第二實施形態的移位暫存器的動作例的波 形圖; 圖5是表示液晶顯示裝置的構成的槪念圖; 圖6是表示習知例的移位暫存器的構成方塊圖; 圖7是表示作爲圖6的各級的級電路構成的槪念圖; 圖8是表示圖6的移位暫存器的動作例的波形圖; 圖9是表示FET的Vgs (閘極一源極電壓)與Ids ( 汲極電流)的對應曲線圖。 【主要元件符號說明】 1、2、3、4、η、…:級; A、Β :連接點;
Cl、C2 :電容器;
Dl、D2 :二極體; Μ 1 :輸出電晶體; Μ2、Μ3、Μ4、Μ5.....:電晶體;
Moutl、Mout2、Mout3、Mout4、Moutn、....:端子 -22-

Claims (1)

  1. (1) 1308312 十、申請專利範圍 1. 一種移位暫存器,係具有縱向連接之多個級(stage ),使用相位不同的多個時脈對輸入資料進行移位,當輸 入該輸入資料時,將輸入到輸出電晶體的汲極的時脈作爲 相移時脈從源極輸出,進行輸出信號的移位動作者,其特 徵在於: 對第η段的級輸入第n _ 2段和第η — 1段的相移時脈 ’藉由第η — 2段和第η — 1段的相移時脈,依次對上述輸 出電晶體的閘極電壓進行升壓。 2. 如申請專利範圍第1項之移位暫存器,其中 在上述級中,第一電容器和第二電容器串聯連接在上 述輸出電晶體的閘極和源極之間; 具有: 第一輸入電路,使上述第η— 2段的相移時脈輸入到 上述閘極與第一電容器的連接部;以及 第二輸入電路,使上述第η — 1段的相移時脈輸入到 上述第一電容器與第二電容器的連接部。 3 ·如申請專利範圍第2項所述的移位暫存器,其中 上述第一及第二輸入電路爲二極體。 4 ·如申請專利範圍第2項所述的移位暫存器,其中 調整上述第一電容器和第二電容器的電容比,控制輸 入到上述閘極的電壓之升壓比例。 5 . —種液晶驅動電路,其特徵在於:申請專利範圍第 1至4項中任一項所述的移位暫存器,被使用於生成掃描 -23- (2)1308312 線與信號線交叉構成的主動矩陣電路的掃描驅動信號
    -24-
TW094133578A 2004-10-28 2005-09-27 Shift register and liquid crystal driver TW200614128A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004313924A JP2006127630A (ja) 2004-10-28 2004-10-28 シフトレジスタ及び液晶ドライバ

Publications (2)

Publication Number Publication Date
TW200614128A TW200614128A (en) 2006-05-01
TWI308312B true TWI308312B (zh) 2009-04-01

Family

ID=36722213

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094133578A TW200614128A (en) 2004-10-28 2005-09-27 Shift register and liquid crystal driver

Country Status (4)

Country Link
JP (1) JP2006127630A (zh)
KR (1) KR100745111B1 (zh)
CN (1) CN100461302C (zh)
TW (1) TW200614128A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410944B (zh) * 2009-06-10 2013-10-01 Au Optronics Corp 顯示裝置之移位暫存器
TWI420493B (zh) * 2009-12-17 2013-12-21 Au Optronics Corp 閘極驅動電路

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100776510B1 (ko) 2006-04-18 2007-11-16 삼성에스디아이 주식회사 주사구동회로 및 이를 이용한 유기발광표시장치
CN101359440B (zh) * 2007-07-31 2013-02-06 奇美电子股份有限公司 改善阈值电压偏移的补偿电路及其方法
TWI398838B (zh) * 2008-12-31 2013-06-11 Innolux Corp 移位暫存單元、掃描驅動電路、顯示裝置及移位暫存單元之控制方法
JP5132818B2 (ja) 2009-12-15 2013-01-30 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
JP5165153B2 (ja) 2010-03-15 2013-03-21 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置、ならびに走査信号線の駆動方法
US8803785B2 (en) 2010-04-12 2014-08-12 Sharp Kabushiki Kaisha Scanning signal line drive circuit and display device having the same
WO2011148658A1 (ja) 2010-05-24 2011-12-01 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
KR101552408B1 (ko) 2010-06-25 2015-09-10 샤프 가부시키가이샤 주사 신호선 구동 회로 및 주사 신호선 구동 방법
TWI416874B (zh) * 2010-08-13 2013-11-21 Au Optronics Corp 移位暫存裝置與主動陣列基板
TWI514361B (zh) * 2013-10-03 2015-12-21 Au Optronics Corp 閘極驅動電路
KR102122532B1 (ko) * 2013-12-23 2020-06-26 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 그의 구동 방법
TWI512717B (zh) * 2014-05-13 2015-12-11 Au Optronics Corp 多相閘極驅動器及其顯示面板
TWI563513B (en) * 2015-06-03 2016-12-21 Au Optronics Corp Shift register circuit
CN105469761B (zh) * 2015-12-22 2017-12-29 武汉华星光电技术有限公司 用于窄边框液晶显示面板的goa电路
TWI625718B (zh) * 2016-10-04 2018-06-01 創王光電股份有限公司 高穩定性的脈衝寬度可調式移位暫存器
TWI611413B (zh) * 2016-12-30 2018-01-11 友達光電股份有限公司 移位暫存器電路
TWI607450B (zh) * 2016-12-30 2017-12-01 友達光電股份有限公司 移位暫存器與採用其之閘極驅動電路
WO2018216542A1 (ja) * 2017-05-22 2018-11-29 シャープ株式会社 走査信号線駆動回路およびそれを備える表示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5434899A (en) * 1994-08-12 1995-07-18 Thomson Consumer Electronics, S.A. Phase clocked shift register with cross connecting between stages
US5517542A (en) * 1995-03-06 1996-05-14 Thomson Consumer Electronics, S.A. Shift register with a transistor operating in a low duty cycle
JP2708006B2 (ja) 1995-03-31 1998-02-04 日本電気株式会社 薄膜集積回路
US5859630A (en) * 1996-12-09 1999-01-12 Thomson Multimedia S.A. Bi-directional shift register
JP3680601B2 (ja) 1998-05-14 2005-08-10 カシオ計算機株式会社 シフトレジスタ、表示装置、撮像素子駆動装置及び撮像装置
KR100438525B1 (ko) * 1999-02-09 2004-07-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
DE19950860B4 (de) * 1998-10-21 2009-08-27 Lg Display Co., Ltd. Schieberegister
KR100917019B1 (ko) * 2003-02-04 2009-09-10 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410944B (zh) * 2009-06-10 2013-10-01 Au Optronics Corp 顯示裝置之移位暫存器
TWI420493B (zh) * 2009-12-17 2013-12-21 Au Optronics Corp 閘極驅動電路

Also Published As

Publication number Publication date
JP2006127630A (ja) 2006-05-18
CN100461302C (zh) 2009-02-11
CN1783346A (zh) 2006-06-07
KR100745111B1 (ko) 2007-08-01
TW200614128A (en) 2006-05-01
KR20060052255A (ko) 2006-05-19

Similar Documents

Publication Publication Date Title
TWI308312B (zh)
JP5419762B2 (ja) シフトレジスタ回路
JP5188382B2 (ja) シフトレジスタ回路
JP5859275B2 (ja) シフト・レジスタユニット、ゲート駆動装置及び液晶ディスプレー
TWI320171B (en) Shift register and display driving device comprising the same
KR100847092B1 (ko) 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치
KR100838649B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
KR100796137B1 (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
JP5436324B2 (ja) シフトレジスタ回路
JP5436335B2 (ja) 走査線駆動回路
JP5232956B2 (ja) 液晶表示装置
KR100657037B1 (ko) 트랜지스터의 문턱값 변동에 의한 오동작을 저감시키는시프트 레지스터 및 그것을 이용한 액정 구동회로
KR101022173B1 (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
KR20060092104A (ko) 시프트 레지스터 및 액정구동회로
US7880503B2 (en) Method of driving gate lines, gate line drive circuit for performing the method and display device having the gate line drive circuit
JP2006106320A (ja) 液晶表示装置の駆動回路
JP2011186353A (ja) 走査線駆動回路
JP2008217902A (ja) シフトレジスタ回路およびそれを備える画像表示装置
JPWO2011162057A1 (ja) 走査信号線駆動回路およびそれを備えた表示装置、ならびに走査信号線の駆動方法
JP2010086640A (ja) シフトレジスタ回路
KR102339648B1 (ko) 게이트 구동회로와 이를 이용한 표시장치
KR20130073213A (ko) 유기발광 표시장치의 발광제어신호 발생 장치
KR20160117707A (ko) 쉬프트 레지스터 및 이를 구비한 표시장치
KR20060072051A (ko) 드라이버회로, 시프트레지스터 및 액정구동회로
KR20190118404A (ko) 게이트 구동 회로 및 이를 포함하는 디스플레이 장치

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees