JP5436335B2 - 走査線駆動回路 - Google Patents
走査線駆動回路 Download PDFInfo
- Publication number
- JP5436335B2 JP5436335B2 JP2010119118A JP2010119118A JP5436335B2 JP 5436335 B2 JP5436335 B2 JP 5436335B2 JP 2010119118 A JP2010119118 A JP 2010119118A JP 2010119118 A JP2010119118 A JP 2010119118A JP 5436335 B2 JP5436335 B2 JP 5436335B2
- Authority
- JP
- Japan
- Prior art keywords
- driving circuit
- line driving
- unit shift
- shift register
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000002441 reversible effect Effects 0.000 claims description 86
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 90
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 75
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 75
- 238000010586 diagram Methods 0.000 description 68
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 62
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 62
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 48
- 230000004048 modification Effects 0.000 description 31
- 238000012986 modification Methods 0.000 description 31
- 230000004913 activation Effects 0.000 description 21
- 239000004973 liquid crystal related substance Substances 0.000 description 20
- 230000008859 change Effects 0.000 description 17
- 230000004044 response Effects 0.000 description 17
- 239000000758 substrate Substances 0.000 description 16
- 230000001360 synchronised effect Effects 0.000 description 13
- 230000002457 bidirectional effect Effects 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 6
- 238000007599 discharging Methods 0.000 description 5
- 230000005669 field effect Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 238000003384 imaging method Methods 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 4
- 230000003213 activating effect Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000005401 electroluminescence Methods 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 3
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 101100328957 Caenorhabditis elegans clk-1 gene Proteins 0.000 description 1
- -1 SOI Substances 0.000 description 1
- 229910007541 Zn O Inorganic materials 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- SLIUAWYAILUBJU-UHFFFAOYSA-N pentacene Chemical compound C1=CC=CC2=CC3=CC4=CC5=CC=CC=C5C=C4C=C3C=C21 SLIUAWYAILUBJU-UHFFFAOYSA-N 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/04—Shift registers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/156—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0871—Several active elements per pixel in active matrix panels with level shifting
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Description
図1は、本発明に係る表示装置の構成を示す概略ブロック図であり、表示装置の代表例として液晶表示装置の全体構成を示している。なお、本発明は、液晶表示装置への適用に限定されるものではなく、電気信号を光の輝度に変換する表示装置であるエレクトロルミネッセンス(EL)、有機EL、プラズマディスプレイ、電子ペーパ等、あるいは光の強度を電気信号に変換する撮像装置(画像センサ)などの電気光学装置に広く適用可能である。
ここでは第1段目の単位シフトレジスタSR1の変更例を示す。
実施の形態2では、信号のシフト方向を変更可能なシフトレジスタに本発明を適用する。そのようなシフトレジスタを用いて構成されたゲート線駆動回路30は、双方向の走査が可能である。ここで、前段から後段への方向(単位シフトレジスタSR1,SR2,SR3,…の順)に信号をシフトさせる動作を「順方向シフト」、後段から前段への方向(単位シフトレジスタSRn,SRn-1,SRn-2,…の順)に信号をシフトさせる動作を「逆方向シフト」と定義する。
図11では、ダミーの単位シフトレジスタ(順方向ダミー段SRDnおよび逆方向ダミー段SRDr)を有するゲート線駆動回路30を示したが、本変更例では、ダミーの単位シフトレジスタを不要にする手法を示す。
図12に示した双方向単位シフトレジスタは2相のクロック信号を用いても駆動可能である。しかし実施の形態2では、最前段の単位シフトレジスタSR1および最後段の単位シフトレジスタSRnの制御に、少なくとも3相のクロック信号が必要になるため、ゲート線駆動回路30を3相のクロック信号CLK1〜CLK3を用いて駆動させた。本実施の形態では、スタートパルスが不要であり、且つ、2相のクロック信号を用いて動作させることができる双方向シフトが可能なゲート線駆動回路30を提案する。
本変更例では、ダミーの単位シフトレジスタを不要にする手法を示す。
実施の形態1〜3では、スタートパルスの生成回路を不要にすることを目的としていたが、本発明に係る図4の回路は、スタートパルス生成回路としても使用可能である。通常、スタートパルスとして、単位シフトレジスタSRの出力信号Gと同じ波形の信号を用いることができるからである。
Claims (26)
- それぞれ位相の異なる少なくとも3つのクロック信号を用いて駆動され、縦続接続した複数の単位シフトレジスタを含む走査線駆動回路であって、
前記複数の単位シフトレジスタは、
前記3つのクロック信号のうちの2つを共に活性レベルに設定すると出力信号を活性化させる特定の単位シフトレジスタを含む
ことを特徴とする走査線駆動回路。 - 前記特定の単位シフトレジスタは、縦続接続の最前段である
請求項1記載の走査線駆動回路。 - 前記特定の単位シフトレジスタの出力信号は、画素に接続するゲート線に供給されている
請求項2記載の走査線駆動回路。 - 請求項1から請求項3のいずれか記載の走査線駆動回路であって、
前記特定の単位シフトレジスタは、
前記出力信号が出力される出力端子と、
第1クロック信号が供給されるクロック端子と、
第2クロック信号が供給される第1入力端子と、
第3クロック信号が供給される第2入力端子と、
前記第1クロック信号を前記出力端子に供給する第1トランジスタと、
前記第1トランジスタの制御電極が接続する第1ノードに接続し、前記第2クロック信号および前記第3クロック信号が共に活性レベルになると前記第1ノードを充電する充電回路を含む
ことを特徴とする走査線駆動回路。 - 請求項4記載の走査線駆動回路であって、
前記充電回路は、
前記第1入力端子に接続した制御電極を有する第2トランジスタと前記第2入力端子に接続した制御電極を有する第3トランジスタとの直列回路を含む
ことを特徴とする走査線駆動回路。 - 請求項5記載の走査線駆動回路であって、
前記直列回路は、一定電位の電源と前記第1ノードとの間に接続されている
ことを特徴とする走査線駆動回路。 - 請求項5記載の走査線駆動回路であって、
前記直列回路は、前記第1または第2入力端子と前記第1ノードとの間に接続されている
ことを特徴とする走査線駆動回路。 - 請求項4記載の走査線駆動回路であって、
前記充電回路は、
前記第1および第2入力端子の一方に接続した制御電極を有し、前記第1および第2入力端子のもう一方と前記第1ノードとの間に接続した第4トランジスタである
ことを特徴とする走査線駆動回路。 - それぞれ位相の異なる少なくとも3つのクロック信号を用いて駆動され、縦続接続した複数の単位シフトレジスタを含む走査線駆動回路であって、
前記複数の単位シフトレジスタの前段から後段へ向けて信号をシフトさせる順方向シフトおよび後段から前段へ向けて信号をシフトさせる逆方向シフトが可能であり、
前記複数の単位シフトレジスタは、
順方向シフト時に、前記3つのクロック信号のうちの2つを共に活性レベルに設定すると出力信号を活性化させる第1の単位シフトレジスタと、
逆方向シフト時に、前記3つのクロック信号のうちの2つを共に活性レベルに設定すると出力信号を活性化させる第2の単位シフトレジスタを含む
ことを特徴とする走査線駆動回路。 - 前記第1の単位シフトレジスタは、縦続接続の最前段であり、
前記第2の単位シフトレジスタは、縦続接続の最後段である
請求項9記載の走査線駆動回路。 - 前記第1および第2の単位シフトレジスタの出力信号は、それぞれ画素に接続するゲート線に供給されている
請求項10記載の走査線駆動回路。 - 請求項9記載の走査線駆動回路であって、
前記第1の単位シフトレジスタは、
前記出力信号が出力される出力端子と、
第1クロック信号が供給されるクロック端子と、
第2クロック信号が供給される第1入力端子と、
第3クロック信号が供給される第2入力端子と、
順方向シフト時に活性レベル、逆方向シフト時に非活性レベルに設定される第1電圧信号が供給される第1電圧信号端子と、
逆方向シフト時に活性レベル、順方向シフト時に非活性レベルに設定される第2電圧信号が供給される第2電圧信号端子と、
前記第1クロック信号を前記出力端子に供給する第1トランジスタと、
前記第1電圧信号端子と前記第1トランジスタの制御電極が接続する第1ノードとの間に直列接続した第2および第3トランジスタと、
次段の単位シフトレジスタの出力信号が入力される制御電極を有し、前記第1ノードと前記第2電圧信号端子との間に接続した第4トランジスタとを備え、
前記第2トランジスタの制御電極は、前記第1入力端子に接続され、
前記第3トランジスタの制御電極は、前記第2入力端子に接続されている
ことを特徴とする走査線駆動回路。 - 請求項12記載の走査線駆動回路であって、
前記第1の単位シフトレジスタは、縦続接続の最前段であり、
逆方向シフト時において、前記第2および第3クロック信号は、前記第1の単位シフトレジスタの出力信号の活性期間後の一定期間、共に活性レベルにされる
ことを特徴とする走査線駆動回路。 - 請求項13記載の走査線駆動回路であって、
前記一定期間の間、前記第2電圧信号は、非活性レベルにされる
ことを特徴とする走査線駆動回路。 - 請求項9記載の走査線駆動回路であって、
前記第2の単位シフトレジスタは、
前記出力信号が出力される出力端子と、
第1クロック信号が供給されるクロック端子と、
第2クロック信号が供給される第1入力端子と、
第3クロック信号が供給される第2入力端子と、
順方向シフト時に活性レベル、逆方向シフト時に非活性レベルに設定される第1電圧信号が供給される第1電圧信号端子と、
逆方向シフト時に活性レベル、順方向シフト時に非活性レベルに設定される第2電圧信号が供給される第2電圧信号端子と、
前記第1クロック信号を前記出力端子に供給する第1トランジスタと、
前記第2電圧信号端子と前記第1トランジスタの制御電極が接続する第1ノードとの間に直列接続した第2および第3トランジスタと、
前段の単位シフトレジスタの出力信号が入力される制御電極を有し、前記第1ノードと前記第1電圧信号端子との間に接続した第4トランジスタとを備え、
前記第2トランジスタの制御電極は、前記第1入力端子に接続され、
前記第3トランジスタの制御電極は、前記第2入力端子に接続されている
ことを特徴とする走査線駆動回路。 - 請求項15記載の走査線駆動回路であって、
前記第2の単位シフトレジスタは、縦続接続の最後段であり、
順方向シフト時において、前記第2および第3クロック信号は、前記第2の単位シフトレジスタの出力信号の活性期間後の一定期間、共に活性レベルにされる
ことを特徴とする走査線駆動回路。 - 請求項16記載の走査線駆動回路であって、
前記一定期間の間、前記第1電圧信号は、非活性レベルにされる
ことを特徴とする走査線駆動回路。 - それぞれ位相の異なる少なくとも2つのクロック信号を用いて駆動され、縦続接続した複数の単位シフトレジスタを含む走査線駆動回路であって、
前記複数の単位シフトレジスタの前段から後段へ向けて信号をシフトさせる順方向シフトおよび後段から前段へ向けて信号をシフトさせる逆方向シフトが可能であり、
順方向シフト時に活性レベル、逆方向シフト時に非活性レベルに設定される第1電圧信号が供給される第1電圧信号端子と、
逆方向シフト時に活性レベル、順方向シフト時に非活性レベルに設定される第2電圧信号が供給される第2電圧信号端子を備え、
前記複数の単位シフトレジスタは、
順方向シフト時に、前記第1および第2電圧信号を共に活性レベルに設定すると出力信号を活性化させる第1の単位シフトレジスタと、
逆方向シフト時に、前記第1および第2電圧信号を共に活性レベルに設定すると出力信号を活性化させる第2の単位シフトレジスタを含む
ことを特徴とする走査線駆動回路。 - 前記第1の単位シフトレジスタは、縦続接続の最前段であり、
前記第2の単位シフトレジスタは、縦続接続の最後段である
請求項18記載の走査線駆動回路。 - 前記第1および第2の単位シフトレジスタの出力信号は、それぞれ画素に接続するゲート線に供給されている
請求項19記載の走査線駆動回路。 - 請求項18記載の走査線駆動回路であって、
前記第1の単位シフトレジスタは、
前記出力信号が出力される出力端子と、
第1クロック信号が供給されるクロック端子と、
前記第1電圧信号が供給される第1入力端子と、
前記第2電圧信号が供給される第2入力端子と、
第2クロック信号が供給される第3入力端子と、
前記第1クロック信号を前記出力端子に供給する第1トランジスタと、
前記第1トランジスタの制御電極が接続する第1ノードと前記第3入力端子との間に直列接続した第2および第3トランジスタと、
次段の単位シフトレジスタの出力信号が入力される制御電極を有し、前記第1ノードと前記第2電圧信号端子との間に接続した第4トランジスタとを備え、
前記第2トランジスタの制御電極は、前記第1入力端子に接続し、
前記第3トランジスタの制御電極は、前記第2入力端子に接続している
ことを特徴とする走査線駆動回路。 - 請求項21記載の走査線駆動回路であって、
前記第1の単位シフトレジスタは、縦続接続の最前段であり、
逆方向シフト時において、前記第1の単位シフトレジスタの出力信号の活性期間後の一定期間、前記第1および第2電圧信号は共に活性レベル、前記第2クロック信号は非活性レベルにされる
ことを特徴とする走査線駆動回路。
- 請求項22記載の走査線駆動回路であって、
前記一定期間の間、前記第1クロック信号は、非活性レベルにされる
ことを特徴とする走査線駆動回路。 - 請求項18記載の走査線駆動回路であって、
前記第2の単位シフトレジスタは、
前記出力信号が出力される出力端子と、
第1クロック信号が供給されるクロック端子と、
前記第1電圧信号が供給される第1入力端子と、
前記第2電圧信号が供給される第2入力端子と、
第2クロック信号が供給される第3入力端子と、
前記第1クロック信号を前記出力端子に供給する第1トランジスタと、
前記第1トランジスタの制御電極が接続する第1ノードと前記第3入力端子との間直列接続した第2および第3トランジスタと、
前段の単位シフトレジスタの出力信号が入力される制御電極を有し、前記第1ノードと前記第1電圧信号端子との間に接続した第4トランジスタとを備え、
前記第2トランジスタの制御電極は、前記第1入力端子に接続し、
前記第3トランジスタの制御電極は、前記第2入力端子に接続している
ことを特徴とする走査線駆動回路。 - 請求項24記載の走査線駆動回路であって、
前記第2の単位シフトレジスタは、縦続接続の最後段であり、
順方向シフト時において、前記第2の単位シフトレジスタの出力信号の活性期間後の一定期間、前記第1および第2電圧信号は共に活性レベル、第2クロック信号は非活性レベルにされる
ことを特徴とする走査線駆動回路。 - 請求項25記載の走査線駆動回路であって、
前記一定期間の間、前記第1クロック信号は、非活性レベルにされる
ことを特徴とする走査線駆動回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010119118A JP5436335B2 (ja) | 2010-05-25 | 2010-05-25 | 走査線駆動回路 |
US13/022,875 US20110291712A1 (en) | 2010-05-25 | 2011-02-08 | Scanning-line drive circuit |
US15/395,547 US10762865B2 (en) | 2010-05-25 | 2016-12-30 | Scanning-line drive circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010119118A JP5436335B2 (ja) | 2010-05-25 | 2010-05-25 | 走査線駆動回路 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2011248944A JP2011248944A (ja) | 2011-12-08 |
JP2011248944A5 JP2011248944A5 (ja) | 2013-06-27 |
JP5436335B2 true JP5436335B2 (ja) | 2014-03-05 |
Family
ID=45021580
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010119118A Active JP5436335B2 (ja) | 2010-05-25 | 2010-05-25 | 走査線駆動回路 |
Country Status (2)
Country | Link |
---|---|
US (2) | US20110291712A1 (ja) |
JP (1) | JP5436335B2 (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8531224B2 (en) * | 2009-11-04 | 2013-09-10 | Sharp Kabushiki Kaisha | Shift register, scanning signal line drive circuit provided with same, and display device |
WO2011055570A1 (ja) * | 2009-11-04 | 2011-05-12 | シャープ株式会社 | シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置 |
KR101975864B1 (ko) * | 2012-10-25 | 2019-05-08 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 리페어 방법 |
KR102127988B1 (ko) * | 2013-04-22 | 2020-06-30 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그를 포함하는 반도체 시스템 |
US9171600B2 (en) * | 2013-09-04 | 2015-10-27 | Naoki Shimizu | Semiconductor memory device |
JP6599100B2 (ja) * | 2013-12-24 | 2019-10-30 | エルジー ディスプレイ カンパニー リミテッド | 表示装置用の駆動回路および表示装置 |
CN104064160B (zh) * | 2014-07-17 | 2016-06-15 | 深圳市华星光电技术有限公司 | 具有自我补偿功能的栅极驱动电路 |
WO2016170642A1 (ja) * | 2015-04-23 | 2016-10-27 | オリンパス株式会社 | 撮像装置、内視鏡、および内視鏡システム |
CN105469763B (zh) * | 2015-12-28 | 2018-09-11 | 深圳市华星光电技术有限公司 | 栅极驱动单元、栅极驱动电路及显示装置 |
US11107388B2 (en) * | 2016-04-29 | 2021-08-31 | Lg Display Co., Ltd. | Gate driving circuit and display device using the same |
US10424266B2 (en) * | 2016-11-30 | 2019-09-24 | Lg Display Co., Ltd. | Gate driving circuit and display device using the same |
CN107657983B (zh) * | 2017-11-09 | 2024-03-26 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
CN109935197B (zh) | 2018-02-14 | 2021-02-26 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
CN109935196B (zh) * | 2018-02-14 | 2020-12-01 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
CN108492791B (zh) * | 2018-03-26 | 2019-10-11 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其控制方法、显示装置 |
TWI698852B (zh) * | 2018-08-23 | 2020-07-11 | 友達光電股份有限公司 | 顯示裝置及其驅動方法 |
CN109448646B (zh) * | 2018-11-23 | 2021-03-05 | 合肥鑫晟光电科技有限公司 | 移位寄存器及其驱动方法、驱动电路、面板的驱动方法 |
TWI708227B (zh) * | 2019-08-27 | 2020-10-21 | 友達光電股份有限公司 | 雙向閘極驅動陣列電路 |
JP2022117207A (ja) * | 2021-01-29 | 2022-08-10 | シャープディスプレイテクノロジー株式会社 | 双方向シフトレジスタおよびそれを備える表示装置 |
CN113192454B (zh) * | 2021-05-14 | 2023-08-01 | 武汉天马微电子有限公司 | 扫描驱动电路、方法、显示面板和显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US200A (en) * | 1837-05-22 | Geoege | ||
DE69609488T2 (de) * | 1996-05-15 | 2000-12-14 | St Microelectronics Srl | Taktgenerator mit drei Perioden, die unter Anwendung eines binären Signales auswählbar sind |
JP2002162928A (ja) | 2000-11-28 | 2002-06-07 | Nec Corp | 走査回路 |
GB2397710A (en) * | 2003-01-25 | 2004-07-28 | Sharp Kk | A shift register for an LCD driver, comprising reset-dominant RS flip-flops |
JP2006269002A (ja) | 2005-03-25 | 2006-10-05 | Sanyo Epson Imaging Devices Corp | シフトレジスタ回路 |
JP4912023B2 (ja) * | 2006-04-25 | 2012-04-04 | 三菱電機株式会社 | シフトレジスタ回路 |
JP5079350B2 (ja) * | 2006-04-25 | 2012-11-21 | 三菱電機株式会社 | シフトレジスタ回路 |
JP2007317288A (ja) * | 2006-05-25 | 2007-12-06 | Mitsubishi Electric Corp | シフトレジスタ回路およびそれを備える画像表示装置 |
KR101296624B1 (ko) * | 2006-06-26 | 2013-08-14 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
JP5525685B2 (ja) * | 2006-10-17 | 2014-06-18 | 株式会社半導体エネルギー研究所 | 半導体装置及び電子機器 |
-
2010
- 2010-05-25 JP JP2010119118A patent/JP5436335B2/ja active Active
-
2011
- 2011-02-08 US US13/022,875 patent/US20110291712A1/en not_active Abandoned
-
2016
- 2016-12-30 US US15/395,547 patent/US10762865B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20110291712A1 (en) | 2011-12-01 |
JP2011248944A (ja) | 2011-12-08 |
US20170110077A1 (en) | 2017-04-20 |
US10762865B2 (en) | 2020-09-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5436335B2 (ja) | 走査線駆動回路 | |
JP5473686B2 (ja) | 走査線駆動回路 | |
JP5419762B2 (ja) | シフトレジスタ回路 | |
JP5436324B2 (ja) | シフトレジスタ回路 | |
JP5710046B2 (ja) | シフトレジスタ回路 | |
JP5188382B2 (ja) | シフトレジスタ回路 | |
JP5128102B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP5132884B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP4912186B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP4912000B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP2010086640A (ja) | シフトレジスタ回路 | |
JP2010033690A (ja) | シフトレジスタ回路 | |
JP2008251094A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP2009134814A (ja) | シフトレジスタおよびそれを備える画像表示装置 | |
JP2010086637A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP5219958B2 (ja) | スタートパルス生成回路 | |
JP5094757B2 (ja) | 初期リセット信号生成回路 | |
JP5610778B2 (ja) | 走査線駆動回路 | |
JP2010108567A (ja) | シフトレジスタ回路 | |
JP5165777B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP5457251B2 (ja) | 電気光学装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130510 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130510 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130821 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130827 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131018 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131112 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131210 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5436335 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |