TWI293498B - Transistor and method of manufacturing the same, electro-optical device, semiconductor device, and electronic apparatus - Google Patents

Transistor and method of manufacturing the same, electro-optical device, semiconductor device, and electronic apparatus Download PDF

Info

Publication number
TWI293498B
TWI293498B TW093101374A TW93101374A TWI293498B TW I293498 B TWI293498 B TW I293498B TW 093101374 A TW093101374 A TW 093101374A TW 93101374 A TW93101374 A TW 93101374A TW I293498 B TWI293498 B TW I293498B
Authority
TW
Taiwan
Prior art keywords
film
transistor
single crystal
semiconductor layer
insulating film
Prior art date
Application number
TW093101374A
Other languages
English (en)
Other versions
TW200423298A (en
Inventor
Hirotaka Kawata
Masahiro Yasukawa
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200423298A publication Critical patent/TW200423298A/zh
Application granted granted Critical
Publication of TWI293498B publication Critical patent/TWI293498B/zh

Links

Classifications

    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D17/00Excavations; Bordering of excavations; Making embankments
    • E02D17/20Securing of slopes or inclines
    • E02D17/207Securing of slopes or inclines with means incorporating sheet piles or piles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/78654Monocrystalline silicon transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/66772Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78633Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device with a light shield
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D2250/00Production methods
    • E02D2250/003Injection of material
    • EFIXED CONSTRUCTIONS
    • E02HYDRAULIC ENGINEERING; FOUNDATIONS; SOIL SHIFTING
    • E02DFOUNDATIONS; EXCAVATIONS; EMBANKMENTS; UNDERGROUND OR UNDERWATER STRUCTURES
    • E02D2600/00Miscellaneous
    • E02D2600/30Miscellaneous comprising anchoring details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/13Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body combined with thin-film or thick-film passive components

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mining & Mineral Resources (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • General Life Sciences & Earth Sciences (AREA)
  • Paleontology (AREA)
  • Civil Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Structural Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

1293498 (1) 玖、發明說明 【發明所屬之技術領域】 本發明關於具有極佳絕緣耐壓特性之電晶體及其製造 方法、以及具備該電晶體之光電裝置、半導體裝置及電子 機器。 【先前技術】 於單晶矽基板(或石英基板)上埋入氧化矽膜以及單 晶砂層依序積層而成之SOI (Silicon On Insulator)基板 構造爲習知者。使用此種構造之SOI基板於單晶矽層製作 電晶體積體電路時,作爲將各電晶體互相予以分離絕緣之 方法使用較多者有台面型(m e s a )分離法,該分離法係將 電晶體形成區域以外之區域之單晶矽層全部除去之方法, 優點爲製造容易、且分離區域較窄。又,使用如此分離形 成之單晶矽層製作之電晶體,極適用於各種光電裝置中之 開關元件等。 如圖1 5所示,使用上述單晶矽層形成電晶體時,一 般係對單晶矽層40施予熱氧化,於表面形成由氧化矽膜 構成之熱氧化膜4 1以其作爲閘極絕緣膜。 依此種熱氧化法,單晶矽層40會依氧化種之擴散條 件或其結晶方位之氧化速度差,使其於面方向之中央部分 之氧化相對地容易進行,而周邊部分之氧化較難進行。因 此,如圖1 5所示,其中央部分形成較厚,周邊部分形成 較薄。 -5- 1293498 (2) 但是,上述單晶矽層40,不僅上面、就連側面亦被 進行熱氧化,因此如圖1 5所示,上面及側面之中央部分 分別較厚,周邊部分變爲較薄。如此則,於該單晶矽層 40之上端部、亦即肩部41a,上面側之薄肉化及側面側之 薄肉化同時發生,和其他部分比較成爲極端薄肉化。另外 ,其底層之單晶矽層40之肩部40a成爲極尖銳形狀。 如此則,電場容易集中於該肩部40a,依此則於電晶 體之熱氧化膜41之肩部41a容易引起閘極絕緣破壞。 另外,於該電晶體之上述肩部40a ( 41a )會發生臨 限値電壓變小之問題。 爲解決上述問題,習知技術有將肩部之氧化膜形成較 其他部分爲厚者(例如專利文獻1及2 )。 另外,特別著眼於閘極絕緣膜之技術而將閘極絕緣膜 設爲多層構造者有例如專利文獻3〜6所示。 專利文獻1 :特開平5 — 82789號公報。 專利文獻2 :特開平8 — 1 72 1 98號公報。 專利文獻3 :特開昭60 — 1 64362號公報。 專利文獻4 :特開昭63 — 1 07 1號公報。 專利文獻5:特開昭63 — 316479號公報。 專利文獻6 :特開平2 - 65274號公報。 專利文獻7 :特開平2 — 1 7423〇號公報。 專利文獻8 :特開平1 〇 — 111 52 1號公報。 【發明內容】 -6 - 1293498 (3) (發明所欲解決之課題) 但是’上述專利文獻1、2中將肩部氧化膜形成較 他部分爲厚之製程極爲複雜,成本極爲不利之同時,無 期待較好之良品率。 又,例如圖1 6所示雙閘極構造之於單晶矽層40上 由「閘極材料之薄膜形成方法」、「蝕刻之施予圖型化 等習知方法形成多數個閘極42、42時,於單晶矽層40 周緣部會殘留蝕刻屑42a,該蝕刻屑42a將導致閘極42 42短路之問題。 此乃因爲形成通道區域或源極/汲極區域之半導體 爲單晶矽,例如和多晶矽比較其之各向異性速度較高, 此施予熱氧化之後,如圖1 7所示,熱氧化膜4 1之側部 下端部4 1 b變爲極細,如此則於該下端部4 1 b下側容易 生蝕刻屑42a,結果介由該蝕刻屑42a導致閘極42、 短路。又,於圖1 7,對閘極材料蝕刻時,形成有單晶 層40之基板43之表層部亦成爲過蝕刻狀態,當基板 被施予過蝕刻時,蝕刻屑42a變大,因此上述閘極42 42之短路更容易發生。 另外,光於專利文獻3〜8,係形成通道區域及源 /汲極區域用之半導體層全由多晶矽構成,但是,因使 多晶矽於此形成通道區域或源極/汲極區域而製造電晶 時,需於多晶矽層形成之後,以1〇〇〇 °C以上高溫對該 晶矽層施予結晶化。但是進行如此高溫處理時,多晶矽 與形成其之基板間之熱膨脹率差會導致發生彎曲,較壞 其 法 藉 j 之 層 因 之 產 4 2 矽 43 極 用 體 多 層 情 1293498 (4) 況時會有龜裂之可能。 本發明係爲解決上述問題,目的在於提供一種具有足 夠耐壓、且不需高溫之結晶化處理的電晶體及其製造方法 、具備該電晶體之光電裝置、半導體裝置及電子機器。 (用以解決課題的手段) 爲達成上述目的之本發明之電晶體,其特徵爲至少具 備:單晶半導體層,及設於上述單晶半導體層上之閘極絕 緣膜,上述閘極絕緣膜,係具有:形成於上述單晶半導體 層上之熱氧化膜,及形成於該熱氧化膜上之至少1層之氣 相合成絕緣膜。 依該電晶體,形成通道區域及源極/汲極區域用之半 導體層爲單晶半導體層,不需對該半導體層施予高溫之結 晶化處理。又,於熱氧化膜上形成有氣相合成絕緣膜而構 成閘極絕緣膜,因此對上述單晶半導體層之肩部而言,熱 氧化膜部分雖較其他部分薄,但是其上面形成之氣相合成 絕緣膜和其他部分比較時並無變薄而可以確保同等之膜厚 。因此,就彼等之合計膜厚而言,和其他部分比較肩部並 未變爲極薄,因此該肩部可以確保足夠之耐壓,亦即可以 防止肩部之閘極絕緣破壞。另外,和習知比較,閘極絕緣 膜之形成製程僅需增加氣相合成之薄膜形成製程即可,製 程不會變爲複雜,可以抑制成本之上升,可以抑制良品率 之降低。 又’於上述電晶體中較好是’上述單晶半導體層由單 -8 - 1293498 (5) 晶砂構成。 依此則’例如「單晶半導體層」設爲多晶半導體層之 多晶矽層時,其之結晶化處理需實施1 000 °C以上高溫處 理,相對於此’本發明不需此種高溫之結晶化處理,因此 可以防止上述彎曲或龜裂之發生。 又,於上述電晶體中較好是,上述單晶半導體層爲台 面(mesa)型。 依此則,單晶半導體層容易、且分離區域亦可以形成 較窄,因此使用該該單晶半導體層之電晶體極適用於例如 各種光電裝置中之開關元件。 又,於上述電晶體中較好是,上述單晶半導體層之膜 厚爲15nm以上、60nm以下。 依此則,藉由單晶半導體層之膜厚設爲15nm以上, 對該單晶半導體層之接觸孔之加工可以順利進行,另外, 該電晶體作爲例如光電裝置之開關元件使用時、藉由該單 晶半導體層之膜厚設爲60nm以下,則該單晶半導體層引 起之漏電流可以降爲極小。 又’於上述電晶體中較好是,上述閘極絕緣膜中之熱 氧化膜之膜厚設爲5nm以上、50nm以下。 依此則,藉由膜厚設爲薄之5 0nm以下,可以減輕該 熱氧化膜形成時之熱負載,因此可以防止該熱負載引起之 缺陷之發生。又,即使欲將膜厚設爲小於5nm時,以目 前狀況很難以良好之膜質、且如設定之膜厚形成此種薄膜 •9- 1293498 (6) 本發明之電晶體之製造方法,係於單晶半導體層形成 通道區域及源極/汲極區域,於該單晶半導體層上介由閘 極絕緣膜形成閘極的電晶體之製造方法,其特徵爲:上述 閘極絕緣膜之形成製程,係至少具備:對上述單晶半導體 層施予熱氧化而於其表面形成熱氧化膜之製程,及藉由氣 相合成法於上述熱氧化膜上形成氣相合成絕緣膜之製程。 依該電晶體之製造方法,如上述說明般,形成通道區 域及源極/汲極區域用之半導體層爲單晶半導體層,不需 對該半導體層施予局溫之結晶化處理。又,於熱氧化膜上 形成氣相合成絕緣膜而構成閘極絕緣膜,因此,如上述說 明’和其他部分比較肩部並未變爲極薄,因此該肩部可以 去保足夠之耐壓,亦即可以防止肩部之閘極絕緣破壞。另 外,和習知比較,閘極絕緣膜之形成製程僅需增加氣相合 成之薄膜形成製程即可,製程不會變爲複雜,可以抑制成 本之上升,可以抑制良品率之降低。 又,於上述電晶體之製造方法中較好是,對上述單晶 半導體層施予熱氧化而於其表面形成熱氧化膜之製程,係 並用乾熱氧化處理及溼熱氧化處理而進行。 依此則形成之熱氧化膜之膜厚設爲例如1 Onm以下之 較薄,單獨以乾式熱氧化處理而膜厚控制困難時,藉由溼 式熱氧化處理可以降低熱氧化溫度,延緩熱氧化速度,依 此則,膜厚控制爲可能之同時,可以降低產生之缺陷。 本發明之光電裝置,其特徵爲具備上述電晶體、或以 上述製造方法製造之電晶體者。 -10- 1293498 (7) 依該光電裝置,因具備可以防止閘極絕緣破壞、製程 容易有利於製造成本、且可抑制良品率之降低的電晶體, 信賴性高,成本上有利,生產性亦良好。 本發明另一光電裝置,係於互成對向之一對基板間挾 持有光電物質者,其特徵爲:於顯示區域具有上述電晶體 、或以_h述製造方法製造之電晶體作爲開關元件被設置者 〇 依該光電裝置,因設有可以防止閘極絕緣破壞、製程 容易有利於製造成本、且可抑制良品率之降低的電晶體作 爲開關元件,信賴性高,成本上有利,生產性亦良好。 本發明之半導體裝置,其特徵爲具備:上述電晶體、 或以上述製造方法製造之電晶體者。 依該半導體裝置,因具備可以防止閘極絕緣破壞、製 程容易有利於製造成本、且可抑制良品率之降低的電晶體 作爲開關元件,信賴性高,成本上有利,生產性亦良好。 本發明之電子機器,其特徵爲具備:上述光電裝置、 或上述半導體裝置者。 依該電子機器,因具備可以防止閘極絕緣破壞、製程 容易有利於製造成本、且可抑制良品率之降低的電晶體作 爲開關元件,信賴性高,成本上有利,生產性亦良好。 【實施方式】 以下詳細說明本發明 1293498 (8) (光電裝置之製造方法) 首先說明本發明之光電裝置適用液晶面板之一實施形 態。圖1爲 圖1、2、及3所示液晶面板(光電裝置),係於一 對基板間封入液晶,具備:構成其中一片基板之薄膜電晶 體(以下稱TFT )陣列基板1 0,及與其呈對向配置之構 成其中另一片基板之對向基板20。 圖1表示TFT陣列基板1 0以及其上形成之各構成要 素之狀態。如圖1所示,於TFT陣列基板1 0上,沿其外 緣設置封裝構件5 1,於其內側和封裝構件51並列設置作 爲外框之遮光膜(未圖示)。又,於圖1,符號52表示 顯示區域。又,顯示區域52爲作爲外框之上述遮光膜之 內側區域,爲液晶面板顯示用之區域。又,顯示區域外側 爲非顯示區域(未圖示)。 於非顯示區域,資料線驅動電路ιοί及外部電路連接 端子10 2沿TFT陣列基板10之一邊被設置,掃描線驅動 電路104沿與該一邊鄰接之2邊被設置,預充電電路103 沿其餘一邊設置。另外,設置多數條配線1 〇5用於連接資 料線驅動電路101、預充電電路103、掃描線驅動電路 104及外部電路連接端子1〇2。 又,於對向基板20之隅部2對應、{立®設S _ S «件 1 0 6,用於取得T F T陣列基板1 〇與對向基板2 〇間之電導 通。與封裝構件51具有大略相同輪廓之對向基板20藉由 該封裝構件5 1被固定於TFT陣列基板1 0 ° -12· 1293498 (9) 又,如圖2及3所示,TFT陣列基板1 0主要由: 英等光透過性絕緣基板構成之基板本體1 Ο A,及形成於 液晶層50側表面上、由ITO (Indium Tin Oxide)膜等 明導電膜構成之畫素電極9a,及設於顯示區域之畫素 關用TFT (開關元件)30及設於非顯示區域之驅動電 用TFT31,及聚醯亞胺膜等有機膜形成、被施予摩擦處 等特定配向處理的配向膜16。又,上述畫素開關 TFT30及驅動電路用TFT31,如後述般均爲本發明之電 體之一例。 另外,對向基板20,係由透明玻璃或石英等光透 性基板構成之基板本體20A,及形成於該液晶層50側 面上的對向電極21,及配向膜22,及由金屬等構成、 各畫素部開口區域以外之區域上設置之遮光膜23以及 遮光膜23以相同或不同材料構成之作爲外框之遮光膜 構成。 如上述構成,畫素電極9a與對向電極21呈對向配 之TFT陣列基板10和對向基板20間被形成液晶層50。 如圖2所示,於TFT陣列基板10之基板本體10A 液晶層50側表面上,於和各畫素開關用TFT30對應之 置設置遮光層11a。於遮光層11a與多數個畫素開關 TFT30間設第1層間絕緣膜12。第1層間絕緣膜12, 作爲構成畫素開關用TFT30之半導體層la與遮光層1 間之電絕緣用。 如圖2及3所示,本發明中作爲電晶體之畫素開關 石 該 透 開 路 理 用 晶 過 百 和 和 53 置 之 位 用 係 用 -13· 1293498 (10) TFT30 及驅動電路用 τΡΤ31 具有 LDD( Lightly Doped
Drain)構造,具備··藉由掃描線3a之電場形成通道的半 導體層la之通道區域ia,,藉由閘極3c之電場形成通 道的半導體層la之通道區域lk,,用於絕緣掃描線3a 與閘極3 c與半導體層1 a的閘極絕緣膜2,資料線6a,半 導體層1 a之低濃度源極區域1 b、;[ g及低濃度汲極區域 1 c、1 h ’半導體層1 a之高濃度源極區域1 d、1 i及高濃度 汲極區域1e、1 j (汲極區域)。 半導體層la係由單晶矽構成。該半導體層la之厚度 較好是設爲l5nm以上。此情況下較好是設爲15nm以上 、60nm以下。小於i5nm時,畫素電極9a與開關元件3〇 、3 1連接用接觸孔設置時之加工會有不良影響。大於 60nm時’光源之光或反射光將射入該半導體層ia,有可 能產生縱向串訊而對顯示特性帶來不良影響。亦即,藉由 設爲60nm以下,則和例如厚度設爲200nm時比較,光漏 電引起之漏電流可以減少1 〇倍。 本實施形態中,閘極絕緣膜2爲積層構造,亦即,熱 氧化膜(氧化矽膜)2a與氣相合成絕緣膜2b之積層構造 。熱氧化膜2a之厚度約爲5〜50nm,較好是約爲5〜 30nm°特別是如上述將半導體層la之厚度設爲15ηιη& 上、60nm以下時,熱氧化膜2a之厚度約爲5〜5〇nm,較 好是約爲5〜20nm,更好是約爲5〜1 Onm。熱氧化膜2a 之厚度下限設爲5nm,以及其上限値之所以儘可能設爲較 薄之理由爲’特別是半導體層la之厚度爲60nm以下之 -14- (11) 1293498 較薄時,閘極絕緣膜2中之熱氧化膜2a形成時容易發生 熱應力引起之缺陷,因此爲儘可能減輕熱氧化時之熱負載 〇 又,即使熱氧化膜2a之厚度設爲小於5nm時’亦難 以如設定之厚度形成良好膜質之熱氧化膜,因此熱氧化膜 2a之厚度下限値設爲5nm。 半導體層la之厚度設爲60nm以下之薄膜時,和例 如厚度設爲200nm之情況比較,熱氧化時施加於該薄膜 之應力會因該膜厚之變薄而變大,該應力無法倍緩和’該 薄膜容易產生缺陷。因此,藉由將熱氧化膜2a之膜厚設 爲較薄,伴隨此而縮短熱氧化膜2a形成時之熱氧化時間 、或降低熱氧化溫度,依此則可以減輕半導體層1 a之熱 負載,可以防止缺陷之產生。 又,於該熱氧化膜2a形成時,特別是膜厚形成爲例 如10nm以下之較薄時,半導體層la之熱氧化較好是並 用乾式熱氧化處理及溼式熱氧化處理進行。 亦即,例如形成之熱氧化膜2a之膜厚設爲.20nm時 ,進行1 000 °C之乾式熱氧化處理時,其處理時間可設爲 1 8分鐘之較短時間,依此則可降低發生之缺陷。但是, 熱氧化膜2a之膜厚欲設爲較其爲更薄時,於該溫度下之 乾式熱氧化處理之膜厚控制變爲困難。 因此,例如形成之熱氧化膜2a之膜厚設爲l〇nm時 ,作爲熱氧化而進行30分、900 °C之乾式熱氧化處理時可 以降低發生之缺陷之數目。另外,藉由30分、750 °C之溼 -15- 1293498 (13) 體之尺寸小型化。另外,氣相合成絕緣膜2b之選擇爲氧 化矽膜時,和其下層之熱氧化膜2a爲同一材料,因此貫 穿半導體層1之接觸孔形成時之蝕刻變爲容易。 如圖2所示,於該液晶面板,將閘極絕緣膜2由掃描 線3 a之對向位置予以延伸作爲介質膜使用時,係將半導 體層la延伸作爲第1儲存電容電極If,再將與彼等呈對 向之電谷線3b之一'部分設爲弟2儲存電谷電極而構成儲 存電容70。電容線3b及掃描線3a,係由同一多晶矽膜、 或多晶矽膜與金屬單體、合金、金屬矽化物等之積層構造 構成。儲存電容70之介質膜與畫素開關用TFT30及驅動 電路用TFT31之閘極絕緣膜2係由同一之高溫氧化膜構 成。又,畫素開關用TFT30之通道區域la’ 、高濃度源 極區域Id、高濃度汲極區域le,及驅動電路用TFT31之 通道區域lk’ 、源極區域li、汲極區域lj,及第1儲存 電容電極If係由同一半導體層la構成。如上述說明,半 導體層la爲由單晶矽形成者,爲設於適用SOI(Silic〇n On Insulator )技術之TFT陣列基板10者。 又,如圖2所示,於掃描線3a、閘極絕緣膜2及第1 層間絕緣膜12上形成第2層間絕緣膜4,於該第2層間 絕緣膜4分別形成接觸孔5通過畫素開關用TFT30之高 濃度源極區域Id,及接觸孔8通過畫素開關用TFT30之 高濃度汲極區域1 e。於資料線6 a及第2層間絕緣膜4上 形成第3層間絕緣膜7,於該第3層間絕緣膜7形成接觸 孔8通過畫素開關用TFT3 0之高濃度汲極區域le。畫素 -17- (12) 1293498 式熱氧化處理,可以大幅降低發生之缺陷之數目。具體言 之爲,和1〇〇〇 °C之乾式熱氧化處理比較,進行900 °C之乾 式熱氧化處理時缺陷數目可降至丨〆10以下。又,和進行 100 or之乾式熱氧化處理比較’進行75 (TC之溼式熱氧化 處理時其缺陷數目可降之1/100以下。 如上述說明,形成之熱氧化膜2a之膜厚設爲例如 l〇nm以下之較薄,單獨之乾式熱氧化處理時其膜厚控制 困難時,藉由溼式熱氧化處理可降低熱氧化溫度、因此可 放慢熱氧化速度,依此則膜厚控制變爲可能,且熱負載變 小,可降低發生之缺陷。 又,上述半導體層la之熱氧化並用乾式熱氧化處理 及溼式熱氧化處理進行之意義,係指依設定之熱氧化膜 2a之膜厚適當變更乾式熱氧化處理及溼式熱氧化處理使 加以使用。 另外,如後述說明,氣相合成絕緣膜2b係藉由CVD 法等形成,爲由氧化矽膜、氮化矽膜、氮氧化矽膜等選擇 之1種以上之膜構成者。氣相合成絕緣膜2b之膜厚(2 種以上形成時爲其合計膜厚)設爲l〇nm以上。閘極絕緣 膜2全體之膜厚、亦即熱氧化膜2a與氣相合成絕緣膜2b 之合計膜厚設爲約60〜80nm。此乃因畫素開關用TFT30 或驅動電路用TFT31之驅動電壓設爲約10〜15V時,上 述範圍之膜厚可以確保耐壓。 又,氣相合成絕緣膜2b選擇氮化矽膜貨氧化矽膜等 高介電係數材料時,可獲得較多電流量,因此可達成電晶 -16- 1293498 (14) 電極9a設於如此構成之第3層間絕緣膜7之上面。 另外,如圖3所示,於驅動電路用TFT3 1未連接畫 素電極9a,於驅動電路用TFT31之源極區域li連接源極 6b,於驅動電路用TFT31之汲極區域lj連接汲極6c。 以下依上述構成之液晶面板(光電裝置)之製造方法 說明本發明之電晶體之製造方法。 首先,依圖4〜12說明圖1、2及3所示液晶面板之 製造方法中之TFT陣列基板1 0之製造方法。又,以和圖 4、5及6〜12不同之縮尺表示。 首先,依圖4及5說名於TFT陣列基板10之基板本 體10A表面上,形成遮光層11a及第1層間絕緣膜12之 製程。又,圖4及5爲使各製程之TFT陣列基板之一部 分對應圖2之液晶面板之斷面圖而表示之製程圖。 首先,準備石英基板、硬玻璃等透光性基板本體10A ,之後,將該基板本體1 〇A,較好是於N2等惰性氣體環 境下約8 5 0〜1 3 00°C、較好是l〇〇〇°C之高溫下進行退火處 理,亦即較好是進行前處理以減少後續實施之高溫製程中 基板本體10A上產生之變形。亦即,配合製程中被處理 之最高溫度,以同一溫度或較其爲高之溫度對基板本體 10A施予熱氧化處理。 如圖4(a)所示,於上述處理之基板本體10A之表 面上全面,藉由濺射法、CVD法、電子束加熱蒸鍍法等 沈積例如150〜200nm膜厚之包含Ti、Cr、W、Ta、Mo、 及Pb之中至少1種的金屬單體、合金、金屬矽化物等而 •18- 1293498 (15) 形成遮光材料層1 1。 之後,於基板本體10A之表面上全面形成光阻劑, 使用具有最終形成之遮光層1 1 a之圖型的光罩進行光阻劑 之曝光。之後,進行光阻劑顯影,如圖4 ( b )所示,形 成具有最終形成之遮光層11a之圖型的光阻劑207。 之後,以該光阻劑207爲遮罩進行遮光材料層Π之 鈾刻之後,剝離光阻劑207,如圖4 ( c )所示,於基板本 體10A鰾面上之畫素開關用TFT30之形成區域形成具有 特定圖型(參照圖2)之遮光層11a。遮光層11a之膜厚 設爲例如爲150〜200nm。 之後,如圖5 ( a )所示,藉由濺射法、CVD法等, 於形成有遮光層11a之基板本體10A之表面上形成第1層 間絕緣膜1 2。此時,於形成有遮光層1 1 a之區域上,於 第1層間絕緣膜1 2之表層部形成凸部1 2 a。第1層間絕 緣膜12之材料可爲例如氧化矽、NSG (非摻雜矽玻璃) 、PSG (磷矽玻璃)、BSG (硼矽玻璃)、BPSG(硼磷矽 玻璃)等高絕緣性玻璃。 之後,使用CMP (化學機械硏磨)法等方法硏磨第1 層間絕緣膜1 2之表面,如凸5 ( b )所示除去上述凹部 1 2a使第1層間絕緣膜1 2表面平坦化。第1層間絕緣膜 12之膜厚約爲400〜lOOOnm,更好是800nm。 以下依據圖6〜1 2說明由形成有第1層間絕緣膜1 2 之基板本體l〇A製造TFT陣列基板10之方法。又,圖6 〜1 2係將各製程之TFT陣列基板之一部分對應圖2之液 -19- 1293498 (16) 晶面板斷面圖。之製程圖。 圖6(a)爲取出圖5(b)之一部分而以不同縮尺表 示者。如圖6(b)所示,進行圖6(a)所示具有表面被 平坦化之第1層間絕緣膜1 2的基板本體1 〇 A,與單晶矽 基板206a之貼合。 貼合使用之單晶矽基板206a之厚度例如爲600 " m, 預先於單晶矽基板206a之與基板本體10A之貼合側表面 形成氧化膜層206b之同時,以例如加速電壓lOOkeV、摻 雜量10xl016/cm2植入氫離子(H+)。氧化膜層20 6b 係藉由對單晶矽基板206a表面施予約0.05〜0.08//m之 氧化而形成。 貼合製程可採用例如於3 00 °C進行2小時之熱處理將 2片基板直接貼合之方法。 又,欲提升貼合強度時,需提升至大約45(TC之熱處 理溫度,但是石英等構成之基板本體1 〇 A之熱膨脹係數 與單晶矽基板206a之熱膨脹係數之間具有極大之差異, 因此直接加熱時單晶矽層會產生龜裂等缺陷,製造之TFT 陣列基板1 〇之品質有可能列化。欲抑制龜裂等缺陷之發 生時,可藉由溼式蝕刻或CMP將進行3 00 °C貼合之熱處 理的單晶矽基板206a進行處理,使其成爲大約100 ! 150 // ni之薄,之後,再度進行高溫處理。例如使用80 °C之 KOH水溶液蝕刻單晶矽基板206a使其厚度成爲150// m 之後,進行與基板本體l〇A之貼合,再於45 0 °C施予熱處 理以提升貼合強度。 -20- 1293498 (17) 之後,如圖6 ( c )所示,進行熱氧化使貼合之單晶 矽基板206a之貼合面側之氧化膜層206b及單晶矽層206 被殘留之狀態下,將單晶矽基板206a由基板本體10A予 以剝離(分離)。 該基板之剝離現象,係藉由導入單晶矽基板206a中 之氫離子,使單晶矽基板206a表面附近之層之矽之結合 被切斷而產生者。該熱處理可藉由例如以每分鐘20 °C之 生溫速度對貼合之2片基板基加熱至60 0 °C而進行。藉由 該熱處理使貼合之單晶矽基板206a由基板本體10A分離 ,於基板本體10A表面上形成噎200nm±5nm之單晶砂層 206 〇 單晶矽層206之膜厚,可藉由變更對上述單晶矽基板 206a進行之氫離子植入之加速電壓而於例如 l〇nm〜 3 000nm範圍內任意形成。 又’薄膜化之單晶矽層206除上述方法以外亦可藉由 下述方法獲得,亦即,硏磨單晶矽基板表面使膜厚成爲3 〜5// m 之後,藉由 PACE (Plasma Assisted Chemical Etching)法施予蝕刻使膜厚成爲約0.05〜0.08// m之方法 ,或藉由多孔質矽層之選擇蝕刻,將多孔質矽上形成之磊 晶砂層轉印於貼合基板上之ELTRAN( Epitaxial Layer Transfer)法。 又’欲提升第1層間絕緣膜12與單晶矽層206之密 接性,欲提升貼合強度時,可於基板本體1 〇 A與單晶矽 層206之貼合後藉由急速熱處理法(rtA)施予加熱較好 -21 - 1293498 (18) ,加熱溫度爲600t〜口〇〇°C,較好是以l〇50°C〜 加熱以降低氧化膜之黏度、提升原子之密接性。 之後,如圖6 ( d )所示’藉由微影成像製程 製程等之台面型分離法形成特定圖型之半導體層 別是於資料線6 a下形成有電容線3 b之區域及沿 3 a形成電容線3 b之區域,形成由構成畫素開關用 之半導體層la所延伸之第1儲存電容電極If。又 上述元件分離製程亦可使用習知LOCOS分離法或 法。 之後,如圖7 ( a)所示,以約750〜1 050 °C溫 導體層la施予熱氧化,如上述形成約5〜50nm厚 氧化膜(氧化矽膜)2a。如上述說明,該熱氧化法 成之倍頻電路20A之厚度適當選擇乾式熱氧化處 式熱氧化處理。 此時如圖13 ( a)所示,獲得之熱氧化膜2a 體層la之肩部40a被形成較薄,但是,本發明中 化膜2a較習知熱氧化膜形成較薄,因此肩部40a 他部分間之膜厚差,如圖1 5所示,和習知比較變 〇 之後,如圖7 ( b )所示,藉由氣相合成法、 壓或減壓CVD法、蒸鍍法等沈積形成氧化矽膜、 膜或氮氧化矽膜,形成氣相合成絕緣膜2b,依此 相合成絕緣膜2b可以均一之膜厚形成上述熱氧化理 及第1層間絕緣膜1 2上,如圖1 3 ( b )所示,即 1 2 0 0 cC 、蝕刻 1 a。特 掃描線 TFT30 ,關於 溝分離 度對半 度之熱 可依形 理或溼 於半導 該熱氧 上與其 爲較少 例如常 氮化矽 則該氣 i 2 a上 使於半 -22- 1293498 (19) 導體層la之肩部40a上亦可具有和其他部分同等 。因此由熱氧化膜2a與氣相合成絕緣膜2b構成之 之閘極氧化膜2,於肩部40a亦不會發生和其他部 變爲極薄之情況,因此於肩部40a亦可確保足夠之f 該氣相合成絕緣膜2b可爲單層,或由上述絕 選擇之2種以上之膜厚形成之積層膜。又,其膜 10nm以上,此乃因即使形成小於10nm時亦無法 好膜質。 熱氧化膜2a、氣相合成絕緣膜2b分別形成之 惰性氣體環境下、例如氮(N )或Ar中進行約900 °C之退火處理,而獲得具有上述熱氧化膜2a及氣 絕緣膜2b之積層構造的閘極氧化膜2。該閘極氧 之膜厚,亦即熱氧化膜2a與氣相合成絕緣膜2b之 厚,如上述說明較好是設爲約60〜80nm。 之後如圖8(a)所示,於N通道半導體層la 位置形成阻劑膜3 0 1,於P通道半導體層1 a (未圖 低濃度(例如藉由70keV之加速電壓以2x10"/ 摻雜量之P (磷)離子)摻雜P (磷)等之V族元 雜劑3 02。 之後如圖8(b)所示,於於P通道半導體層 圖示)之對應位置形成阻劑膜,於N通道半導體層 低濃度(例如藉由35keV之加速電壓以lxlO12/ 摻雜量之B (硼)離子)摻雜B (硼)等之m族元 雜劑3 03。 之膜厚 本發明 分比較 时壓。 緣材料 厚設爲 獲得良 後,於 〜1050 相合成 化膜2 合計膜 之對應 示)以 cm2之 素之摻 1 a (未 la以 cm2之 素之摻 -23- 1293498 (20) 之後如圖8 ( c )所示,於TFT陣列基板! 〇表面形成 阻劑膜3 0 5。針對Ρ通道摻雜圖8 ( a )之製程之約1〜1 〇 倍摻雜量之P (磷)等之V族元素之摻雜劑306,針對N 通道,摻雜圖8(b)之製程之約1〜10倍摻雜量之B (硼 )等之ΙΠ族元素之摻雜劑3 0 6。 之後如圖8 ( d )所示,爲使由半導體層1 a延伸而成 之第1儲存電容電極If低電阻化,於基板本體10A表面 之第1儲存電容電極1 f以外部分對應之部分形成阻劑膜 3 〇 7 (較掃描線3 a爲寬),以其爲遮罩由其上以低濃度( 例如藉由70keV之加速電壓以3 X 1 O14/ cm2之摻雜量之P 離子)摻雜P (磷)等之V族元素之摻雜劑3 08。 之後,如圖9 ( a )所示,藉由反應性蝕刻、反應性 離子束蝕刻等乾蝕刻或溼蝕刻於第1層間絕緣膜1 2形成 到達遮光層1 1 a之接觸孔1 3。此時,藉由反應性蝕刻、 反應性離子束蝕刻等各向異性鈾刻色至接觸孔1 3等具有 開孔形狀與遮罩形狀大略相同之優點。但是,將乾蝕刻與 溼蝕刻組合使用時彼等之接觸孔1 3可以形成推拔狀,具 有可以防止配線連接時之斷線之優點。 之後如圖9 ( b )所示,藉由減壓CVD法等沈積約 3 5 Onm厚之多晶矽層3之後,進行p離子之熱擴散使多晶 矽層3導電化。又,亦可使用和多晶矽層3之形成同時導 入P離子之摻雜矽膜。依此則可提升多晶矽層3之導電性 。另外’欲提升多晶矽層3之導電性時,可於多晶矽層3 上部’藉由濺射法、CVD法、電子束加熱蒸鍍法等沈積 -24- 1293498 (21) 例如150〜200nm膜厚之包含Ti、W、Co、及Mo之中至 少1種的金屬單體、合金、金屬矽化物等之層構造。 之後如圖9 ( c )所示’藉由使用阻劑遮罩之微影成 像製程、蝕刻製程等形成圖3之特定圖型之掃描線3 a及 電容線3 b。之後,以阻劑膜覆蓋基板本體1 〇 A表面藉由 蝕刻除去基板本體1 〇 A背面餐流之多晶矽。 之後如圖9 ( d )所示,爲於半導體層1 a形成驅動電 路用TFT31之P通道之LDD區域,以阻劑膜3 09覆蓋和 N通道之半導體層1 a對應之位置’以閘極3 c作爲擴散遮 罩,以低濃度(例如藉由90keV之加速電壓以3xl013/ cm2之摻雜量之BF2離子)摻雜B (硼)等之IQ族元素之 摻雜劑3 1 0,形成P通道之低濃度源極區域1 g及低濃度 汲極區域1 h。 之後如圖9 ( e )所示,爲於半導體層1 a形成畫素開 關用TFT30及驅動電路用TFT31之P通道之高濃度源極 區域Id、li及高濃度汲極區域le、lj,以阻劑膜3 09覆 蓋和N通道之半導體層1 a對應之位置之狀態下,且以較 掃描線3 a寬之遮罩(未圖示)於P通道對應之掃描線3 a 上形成阻劑層之狀態下,以高濃度(例如藉由90keV之加 速電壓以2xl015/cm2之摻雜量之BF2離子)摻雜B (硼 )等之ΙΠ族元素之摻雜劑3 1 1。 之後如圖10(a)所示,爲於半導體層la形成畫素 開關用TFT30及驅動電路用TFT31之N通道之LDD區域 ,以阻劑膜(未圖示)覆蓋和P通道之半導體層1 a對應 -25- 1293498 (22) 之位置,以掃描線3 a (閘極)作爲擴散遮罩,以低濃度 (例如藉由7 0keV之加速電壓以6xl〇12/cm2之慘雜量 之P離子)摻雜P (磷)等之V族元素之摻雜劑60,而 形成N通道之低濃度源極區域1 b、1 g及低濃度汲極區域 lc、 lh 。 之後如圖1 〇 ( b )所示,爲於半導體層1 a形成畫素 開關用TFT30及驅動電路用TFT31之N通道之高濃度源 極區域1 d、1 i及高濃度汲極區域1 e、丨j,以較掃描線3 a 寬之遮罩於N通道對應之掃描線3 a上形成阻劑6 0之後, ’以高濃度(例如藉由70keV之加速電壓以4 X 1 015 / cm2 之摻雜量之P離子)摻雜P (磷)等之V族元素之摻雜劑 61° 之後如圖1 〇 ( C )所示’覆蓋電容線3 b及掃描線3 a 地,藉由例如常壓或減壓CVD法形成由NSG、PSG、BSG 、BPSG等之砂玻璃膜、氮化矽膜或氧化矽膜等構成之第 2層間絕緣膜4。該第2層間絕緣膜4之膜厚度較好是設 爲約500〜1500nm,更好是設爲800nm。 之後,進行約8 5 0 °C、20分鐘之退火處理使高濃度源 極區域1 d、1 i及高濃度汲極區域1 e、lj成爲活化狀態。 之後,如圖1 〇 ( d )所示,藉由反應性蝕刻、反應性 離子束鈾刻等乾蝕刻或溼鈾刻形成對資料線之接觸孔5。 又,連接掃描線3 a或電容線3 b與配線(未圖示)用之接 觸孔,亦可藉由接觸孔5之同一製程形成於第2層間絕緣 膜4上。 -26- 1293498 (23) 之後如圖1 1 ( a )所示,藉由濺射法等於第2層間絕 緣膜4之上沈積膜厚約1〇〇〜700nm、較好是約35〇11111之 遮光性A1等之低電阻金屬或金屬矽化物等作爲金屬膜6 〇 之後如圖1 1 ( b )所示,藉由微影成像製程、蝕刻製 程等形成資料線6a。 之後如圖1 1 ( c )所示,覆蓋資料線6a地,藉由例 如常壓或減壓CVD法形成由NSG、PSG、BSG、BPSG等 之矽坡璃膜、氮化矽膜或氧化矽膜等構成之第3層間絕緣 膜7。該第3層間絕緣膜7之膜厚度較好是設爲約500〜 1500nm,更好是設爲800nm。 之後,如圖12(a)所示,於畫素開關用TFT30,藉 由反應性蝕刻、反應性離子束蝕刻等乾蝕刻或溼触刻形成 電連接畫素電極9a與高濃度汲極區域ie之接觸孔8。 之後如圖1 2 ( b )所示,藉由濺射法於第3層間絕緣 膜7上沈積膜厚約50〜200nm之ITO等之透明導電膜9。 之後如圖1 2 ( c )所示,藉由微影成像製程、蝕刻製 程等形成畫素電極9a。又,本實施形態之液晶顯示裝置 爲反射型液晶顯示裝置時,可由A1等反射率高之非透明 材料形成畫素電極9a。 之後,於畫素電極9a上塗敷聚醯亞胺系配向膜塗敷 液之後,使成爲具有特定預傾斜角、而且於特定方向施予 摩擦處理而形成配向膜16。 以上製造完成TFT陣列基板1〇。 -27- (24) (24)1293498 以下說明對向基板20 ·之製造方法及由TFT陣列基板 1 0與對向基板20製造液晶面板之方法。 針對圖2之對向基板20,準備玻璃基板等之光透過 性基板作爲基板本體20A,於基板本體20A表面形成遮光 膜23及周邊區隔用之遮光膜53,遮光膜23及周邊區隔 用之遮光膜53,矽係濺射例如Cr、Ni、A1等金屬材料之 後,藉由微影成像製程、蝕刻製程等形成。又,彼等遮光 膜23、53,除上述金屬材料以外,亦可由碳或Ti被分散 於光阻劑之黑色樹脂等材料形成。 之後,藉由濺射法等於基板本體20A表面上全面沈 積膜厚約50〜200nm之ITO等之透明導電膜形成對向電 極21。又,於對向電極21之表面上全面塗敷聚醯亞胺系 配向膜塗敷液之後,使成爲具有特定預傾斜角、而且於特 定方向施予摩擦處理而形成配向膜22。 以上完成對向基板20之製造。 最後使上述製造之TFT陣列基板10與對向基板20, 使配向膜1 6及22互呈對向地藉由封裝構件5 1貼合。藉 由真空吸入法等方法於兩基板間之空間吸入例如多數種絲 狀液晶混合而成之液晶,形成具有特定厚度之液晶層5 0 。依此可得上述構造之液晶面板。 關於此種液晶面板(光電裝置)之製造方法,特別是 畫素開關用TFT30、驅動電路用TFT31之製造方法,係 以形成有通道區域la’ ( Ik’))等之半導體層ia作爲單 晶矽層,因此不需要結晶化之高溫處理,例如該半導體層 -28- (25) 1293498 la設爲多晶矽層時,其之結晶化需要1 000艺以上 處理。 又,於熱氧化膜2a上形成氣相合成絕緣膜2b 極絕緣膜2 ’和其他部分比較肩部(圖! 3之半導f 之肩部40a之上側部分)成爲極薄之情況不會發生 肩部亦可確保足夠之耐壓。因此,可增加該肩部之 壓,可防止肩部之閘極絕緣破壞。又,可降低寄生 效應,另外,單晶矽層之應力減少,因此可減少引 陷。 又,和習知比較,閘極絕緣膜2之形成製程僅 相合成之薄膜形成製程,製程不會複雜化,成本上 可抑制良品率之降低。 又,藉由台面型分離法分離單晶矽層,單晶矽 分離,且分離區域可以形成較窄,因此使用該單晶 電晶體所形成之畫素開關用TFT30或驅動電路用 可以被良好地形成。 另外,特別是上述獲得之畫素開關用TFT30 電路用TFT31之電晶體構造,例如成爲雙閘極構 半導體層1 a上形成多數個閘極時,如圖1 6、1 7所 屑42a引起之閘極42、42間短路之不良情況可以 。亦即,本發明中,如圖1 3 ( a )所示於半導體層 成熱氧化膜2a之後,如圖13 ( b )所示於其上以 成法形成氣相合成絕緣膜2b,因此,即使熱氧化膜 側部中下端部2 A變爲極細時,包含該變細部分在 之高溫 構成閘 I層la ,因此 絕緣耐 電晶體 發之缺 增加氣 有利, 層容易 石夕層之 TFT3 1 或驅動 造而於 示鈾刻 被防止 1 a形 氣相合 2a之 內予以 -29- (26) (26)1293498 覆蓋地形成氣相合成絕緣膜2b之故,因而於下端部2 A 上容易產生蝕刻屑之內側不會形成較大之凹陷部分,因此 蝕刻屑引起之閘極42、42間短路可以被防止。 又,本實施形態之液晶面板,如上述說明,畫素開關 用TFT30細具有LDD構造,但亦可不設置低濃度源極區 域1 b極低濃度汲極區域1 c,又,低濃度源極區域1 b極 低濃度汲極區域1 c亦可採用不進行雜質離子植入之偏移 構造。又,以閘極爲遮罩植入高濃度雜質離子,設爲以自 動對準方式形成高濃度源極極汲極區域之自動對準型TFT 亦可。 又,本實施形態之液晶面板構成爲,在源極/汲極區 域間配置1個由畫素開關用TFT30之掃描線3a之一部分 延伸之閘極的單閘極構造,但於彼等間配置2個以上閘極 亦可。此時,各個閘極被施加同一信號。如上述說明構成 雙閘極或三閘極以上之TFT時,可防止通道與源極/汲 極區域接面部之漏電流,可降低OFF時之電流。又,彼 等之閘極之至少1個設爲LDD構造或偏移構造時,能更 降低OFF電流,可得穩定之開關元件。配置2個以上閘 極時,如上述說明,蝕刻屑引起之閘極42、42間短路可 被防止。 又,本實施形態之液晶面板中,畫素開關用TFT30 設爲N通道型,但亦可爲P通道型。亦可形成N通道型 與P通道型雙方之TFT。 又,本實施形態之液晶面板中,細於TFT陣列基板 -30- (27) 1293498 10之非顯示區域設置驅動電路用TFT31,但亦可構成爲 在非顯示區域不設置驅動電路用TFT3 1,無特別限制。 又,本實施形態之液晶面板中,構成畫素開關用 TFT30之半導體層與構成驅動電路用TFT31之半導體層 設爲同一厚度,但亦可設爲不同厚度。 本實施形態之液晶面板中,TFT陣列基板1 0適用 SOI技術,但並無特別限制,亦可爲不適用SOI技術者。 又,單晶半導體層之形成材料不限於單晶矽,亦可使用化 合物系之單晶半導體等。 本實施形態之液晶面板中,TFT陣列基板1 0之基板 本體1 〇 A係使用石英基板、硬玻璃等透光性者,另外, 形成遮光層11a用於遮斷射向畫素開關用TFT30之光, 以防止光照射至畫素開關用TFT30,而可以抑制光漏電流 ,但基板本體1 〇 A亦可用非透光性者。此情況下,可以 省略遮光層11a之形成。 又,本實施形態之液晶面板中,儲存電容70之形成 方法,係於半導體層間設置容量形成用配線之電容線3b ,但亦可取代電容線3 b,改於畫素電極9a與前段掃描線 3 a間形成容量。又,取代第1儲存電容電極1 f之形成, 改於電容線3 b上,介由薄之絕緣膜形成另一儲存電容電 極亦可。 又,畫素電極9 a與高濃度汲極區域1 e之間,可以和 資料線6a同一之A1膜或和掃描線3a同一之多晶矽膜爲 中繼而予以電連接之構成。 • 31 - (28) (28)1293498 又,遮光層1 1 a連接於多晶矽層3,但和對圖1 Ο ( d )所示資料線之接觸孔5之形成製程同時形成接觸孔,連 接於金屬膜6亦可。又,預固定遮光層1 1 a之電位時,不 於每一畫素設置接觸孔,而於畫素區域周邊統一予以連接 亦可。 又,本實施形態之液晶面板中,於TFT陣列基板10 可形成檢測電路,用於檢測製造途中或出廠時之該液晶顯 不裝置之品質、缺陷等。 又,取代於TFT陣列基板1 0上設置資料線驅動電路 1Θ1極掃描線驅動電路104,改爲在例如 TAB ( Tape Automated Bonding)基板上安裝之區動用LSI,介由設於 TFT陣列基板1 0周邊部之各向異性導電膜進行電氣或機 械連接亦可。 又,於對向基板20之投射光射入側極TFT陣列基板 1 〇之射出光之射出側,可依例如T N ( T w i s t e d N e m a t i c ) 模態、VA ( Vertically Aligned)模態、PDLC ( Polymer Dipersed Liquid Crystal)模態等之動作模態,或常白模 態、常黑模態之類別以特定方向配置偏光板、相位差板、 偏光手段等。 具備本發明之電晶體的光電裝置之液晶面板,可用於 反射型液晶面板或透過型液晶面板。 又,上述液晶面板可用於例如彩色液晶投影機(投射 型顯不裝置)。此情況下,3片液晶面板分別作爲R (紅 )、G (綠)、B (藍)用光閥,介由各個RGB色分解用 -32- (29) (29)1293498 之分色鏡被分解之各色光作爲投射光而分別射入各光閥。 因此,上述實施形態中,於對向基板20不設置彩色濾光 片,但是在未形成遮光膜23之和畫素電極9a對向之區域 ,將RGB之彩色濾光片與其保護膜同時形成於對向基板 20上亦可。依此構成則各實施形態之液晶面板可以適用 液晶投影機以外之直視型或反射型彩色液晶電視等之彩色 液晶裝置。 又,於對向基板20上和1畫素對應地形成微透鏡亦 可。依此則可以提升射入光之聚光效率,可實現明亮之液 晶面板。又,於對向基板20上沈積折射率互異之幾層干 涉層形成分色濾光器,利用光之干涉作成RGB色亦可。 依據該附加分色濾光器之對向基板可實現更明亮之彩色液 晶顯不裝置。 又,具備本發明之電晶體的光電裝置不限於上述液晶 面板,亦可適用於有機EL顯示裝置、電泳裝置、電漿顯 不裝置等。 又,本發明之半導體裝置,如上述畫素開關用TFT30 所說明,其具備之電晶體中,閘極絕緣膜2係單晶矽層( 單晶半導體層)之熱氧化而形成之熱氧化膜2a及氣相合 成絕緣膜2b之至少2層構成之積層構造,只要是具備此 種電晶體之記憶體等任一半導體裝置均可適用。 (電子機器) 以下說明具備上述實施形態之製造方法至德之液晶面 -33- (30) (30)1293498 板的電子機器。 圖1 4微使用上述實施形態之光電裝置(液晶顯示裝 置)之電子機器之其他例之行動電話之一例之斜視圖。於 圖14 ’符號looo表示行動電話本體,符號1〇〇1表示使 用上述液晶顯示裝置之液晶顯示部。 Η 1 5所示電子機器(行動電話)爲具備情況下各實 施形態之液晶顯示裝置者,可實現信賴性高、具極佳顯示 部之電子機器。 又’本發明之電子機器,除行動電話以外,亦可適用 例如投射型顯示裝置、或具備使用上述液晶顯示裝置之液 晶顯示部的手錶型電子機器,以及文字處理機、個人電腦 等攜帶型資訊處理裝置。 又,本發明之技術範圍不限於上述實施形態,在不脫 離本發明範圍內可做各種變更。 【圖式簡單說明】 圖1 :本發明光電裝置之一例之液晶面板之平面圖。 圖2:圖1之Α — A,斷面圖。 圖3:圖1之A — A,斷面圖。 圖4(a)〜(c):光電裝置之製程圖。 圖5(a)〜(b):光電裝置之製程圖。 圖6(a)〜(d):光電裝置之製程圖。 圖7(a) 、(b):光電裝置之製程圖。 圖8(a)〜(d):光電裝置之製程圖。 圖9(a)〜(e):光電裝置之製程圖。 -34- 1293498 (31) 圖10(a)〜(d):光電裝置之製程圖。 圖〗l(a)〜(c):光電裝置之製程圖。 圖12(a)〜(c)··光電裝置之製程圖。 * 圖1 3 ( a )〜(b ):閘極絕緣膜形成製程之重要部 · 分擴大圖。 ® 1 4 =電子機器之行動電話之一例之說明圖。 圖1 5 :習知由熱氧化膜構成之閘極絕緣膜之重g $ 分斷面圖。 圖1 6 :雙閘極構造之模式平面圖。 · 圖1 7 :問題說明用之重要部分斷面圖。 【主要元件對照表】 1 a 半導體層(單晶半導體層) . 1 a ’、1 k ’ 通道區域 1 b、1 g 低濃度源極區域(源極側LDD區域) lc、低濃度汲極區域(汲極側LDD區域)
Id、 1 i 源 極區 域(局 濃 度 源 極 1¾ 域) le、 U 汲 極區 域(高 濃 度 汲 極 域) If 第 1 儲 存電 容電極 2 閘極絕緣膜 2 a 熱 氧 化 膜 2b 氣 相 合 成絕 緣膜 30 畫 素 開 關用 TFT ( 開 關 元 件 ) 3 1 驅 動 電 路用 TFT3 1 ( 開 關 元 件 ) -35-

Claims (1)

1293498 ♦ —- v (1) 拾、申請專利範圍 附件1 a 第.93 1 0 1 374號專利申請案 中文申請專利範圍修压本 ί 民國;94年7月lfl修正
1 · 一種電晶體,其特徵爲至少具備:形成爲台面( mesa)型的單晶半導體層,及設於上述單晶半導體層上之 閘極絕緣膜, •T i 上述閘極絕緣膜,係具有:形成於上述單晶半導體層 之上面及側面的熱氧化膜,及形成於該熱氧化膜上之至少 1層之氣相合成絕緣膜; 上述熱氧化膜,於上述側面之上端部及下端部,係較 上述上面及側面之中央部形成爲較薄; 上述氣相合成絕緣膜,係形成於上述上面及上述側面 4 ^ r
^ ° ΐΙ I 2.如申請專利範圍第1項之電晶體,其中 上述單晶半導體層,係由單晶矽構成。 3.如申請專利範圍第1或2項之電晶體,其中 上述單晶半導體層之膜厚爲l1 2nm以上、3〇nm以卞 1 .如申請專利範圍第1或2項之電晶體,其中 2 上述閘極絕緣膜中之熱氧化膜之膜厚爲5 nm以上 3 50nm以下。 1293498 (2) 5 · —種電晶體之製造方法,係於形成爲台面型的單晶 半導體層形成通道區域及源極/汲極區域,於該單晶半導 體層上介由閘極絕緣膜形成閘極的電晶體之製造方法,其 特徵爲: 上述閘極絕緣膜之形成製程,係至少具備:對上述單 晶半導體層施予熱氧化而於其上面及側面形成熱氧化膜之 製程,及藉由氣相合成法於上述熱氧化膜上形成氣相合成 絕緣膜之製程; Φ 上述熱氧化膜,於上述側面之上端部及下端部,係較 上述上面及側面之中央部形成爲較薄; 上述氣相合成絕緣膜,係形成於上述上面及上述側面 〇 6 ·如申請專利範圍第5項之電晶體之製造方法,其中 對上述單晶半導體層施予熱氧化而於其表面形成熱氧 化膜之製程,係並用乾熱氧化處理及溼熱氧化處理而進行 7·—種光電裝置,其特徵爲具備申請專利範圍第1〜4 項中任一項之電晶體、或以申請專利範圍第5或6項之製 造方法製造之電晶體者。 8 · —種光電裝置,係於互成對向之一對基板間挾持有 光電物質者,其特徵爲: 於顯示區域有申請專利範圍第1〜4項中任一項之電 晶體、或以申請專利範圍第5或6項之製造方法製造之電 晶體作爲開關元件被設置者。 -2- 1293498 « (3) 9. 一種半導體裝置,其特徵爲具備:申請專利範圍第 1〜4項中任一項之電晶體、或以申請專利範圍第5或6 項之製造方法製造之電晶體者。 10. —種電子機器,其特徵爲具備:申請專利範圍第7 或8項之光電裝置、或申請專利範圍第9項之半導體裝置 者0
TW093101374A 2003-01-23 2004-01-19 Transistor and method of manufacturing the same, electro-optical device, semiconductor device, and electronic apparatus TWI293498B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003015100 2003-01-23
JP2003199207A JP2004281998A (ja) 2003-01-23 2003-07-18 トランジスタとその製造方法、電気光学装置、半導体装置並びに電子機器

Publications (2)

Publication Number Publication Date
TW200423298A TW200423298A (en) 2004-11-01
TWI293498B true TWI293498B (en) 2008-02-11

Family

ID=32828876

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093101374A TWI293498B (en) 2003-01-23 2004-01-19 Transistor and method of manufacturing the same, electro-optical device, semiconductor device, and electronic apparatus

Country Status (5)

Country Link
US (1) US20040155244A1 (zh)
JP (1) JP2004281998A (zh)
KR (1) KR100570405B1 (zh)
CN (1) CN1287469C (zh)
TW (1) TWI293498B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4453021B2 (ja) * 2005-04-01 2010-04-21 セイコーエプソン株式会社 半導体装置の製造方法及び半導体製造装置
EP1717862A3 (en) * 2005-04-28 2012-10-10 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device
EP1727194A1 (en) * 2005-05-27 2006-11-29 Interuniversitair Microelektronica Centrum vzw ( IMEC) Method for high topography patterning
JP4908947B2 (ja) * 2005-07-11 2012-04-04 キヤノン株式会社 変換装置、放射線検出装置、及び放射線検出システム
JP4453693B2 (ja) * 2005-11-14 2010-04-21 セイコーエプソン株式会社 半導体装置の製造方法及び電子機器の製造方法
KR101054320B1 (ko) * 2006-01-25 2011-08-05 후지쯔 세미컨덕터 가부시키가이샤 반도체 장치의 제조 방법
JP4362834B2 (ja) * 2006-10-11 2009-11-11 セイコーエプソン株式会社 半導体装置の製造方法、電子機器の製造方法および半導体製造装置
JP4407685B2 (ja) 2006-10-11 2010-02-03 セイコーエプソン株式会社 半導体装置の製造方法および電子機器の製造方法
JP5439837B2 (ja) 2009-02-10 2014-03-12 ソニー株式会社 表示装置
RU2586841C2 (ru) * 2009-10-20 2016-06-10 Фраунхофер-Гезелльшафт цур Фёрдерунг дер ангевандтен Форшунг Е.Ф. Многорежимный аудио кодировщик и celp кодирование, адаптированное к нему
KR101622733B1 (ko) * 2009-12-21 2016-05-20 엘지디스플레이 주식회사 산화물 박막 트랜지스터의 제조방법
KR20130076286A (ko) * 2011-12-28 2013-07-08 삼성전기주식회사 인쇄회로기판 및 그의 제조방법
CN103489830B (zh) * 2012-06-08 2016-10-05 北大方正集团有限公司 一种集成电路的制作方法
US10128238B2 (en) * 2016-08-09 2018-11-13 International Business Machines Corporation Integrated circuit having oxidized gate cut region and method to fabricate same
CN106505094A (zh) * 2016-11-11 2017-03-15 电子科技大学 晶圆及其制备方法
JP6562044B2 (ja) * 2017-07-28 2019-08-21 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の製造方法
CN112750363B (zh) * 2019-10-30 2023-04-07 北京小米移动软件有限公司 显示组件、显示模组、制作方法及电子设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6022458A (en) * 1992-12-07 2000-02-08 Canon Kabushiki Kaisha Method of production of a semiconductor substrate
US6706572B1 (en) * 1994-08-31 2004-03-16 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film transistor using a high pressure oxidation step
JP3286152B2 (ja) * 1995-06-29 2002-05-27 シャープ株式会社 薄膜トランジスタ回路および画像表示装置
JP3729955B2 (ja) * 1996-01-19 2005-12-21 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6011275A (en) * 1996-12-30 2000-01-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JPH10214974A (ja) * 1997-01-28 1998-08-11 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
SG63832A1 (en) * 1997-03-26 1999-03-30 Canon Kk Substrate and production method thereof
TW486581B (en) * 1998-01-06 2002-05-11 Seiko Epson Corp Semiconductor device, substrate for electro-optical device, electro-optical device, electronic equipment, and projection display apparatus
TW556013B (en) * 1998-01-30 2003-10-01 Seiko Epson Corp Electro-optical apparatus, method of producing the same and electronic apparatus
JP2000111952A (ja) * 1998-10-07 2000-04-21 Sony Corp 電気光学装置、電気光学装置用の駆動基板、及びこれらの製造方法
US6475836B1 (en) * 1999-03-29 2002-11-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN100505313C (zh) * 1999-12-10 2009-06-24 株式会社半导体能源研究所 半导体器件及其制造方法
JP4709442B2 (ja) * 2001-08-28 2011-06-22 株式会社 日立ディスプレイズ 薄膜トランジスタの製造方法

Also Published As

Publication number Publication date
KR20040067944A (ko) 2004-07-30
JP2004281998A (ja) 2004-10-07
US20040155244A1 (en) 2004-08-12
CN1287469C (zh) 2006-11-29
TW200423298A (en) 2004-11-01
CN1518129A (zh) 2004-08-04
KR100570405B1 (ko) 2006-04-11

Similar Documents

Publication Publication Date Title
TWI293498B (en) Transistor and method of manufacturing the same, electro-optical device, semiconductor device, and electronic apparatus
KR101450124B1 (ko) 표시장치
JP2007102054A (ja) 電気光学装置及びその製造方法、電子機器、並びに半導体装置
TW200405102A (en) Opto-electronic apparatus and manufacturing method of semiconductor apparatus
JP3997682B2 (ja) 電気光学装置の製造方法及び電気光学装置
TW200422748A (en) Manufacturing method of optoelectronic substrate, manufacturing method of optoelectronic apparatus, and the optoelectronic apparatus
JP2005258470A (ja) 液晶表示パネル
JP4507546B2 (ja) 半導体装置の製造方法
JP2005166911A (ja) 半導体装置の製造方法、半導体装置、電気光学装置の製造方法、電気光学装置および電子機器
JP2008077103A (ja) 液晶表示パネル
JP4677713B2 (ja) 電気光学装置用基板、電気光学装置用基板の製造方法、電気光学装置および電子機器
JP2002110998A (ja) 電気光学基板およびその製造方法、電気光学装置及び電子機器
JP2004273922A (ja) 薄膜トランジスタの製造方法、薄膜トランジスタ、表示装置、並びに電子機器
JP4366954B2 (ja) 複合半導体基板の製造方法
JP4792694B2 (ja) 電気光学装置用基板の製造方法、電気光学装置用基板、電気光学装置、電子機器
JP4556378B2 (ja) トランジスタの製造方法及び複合基板の製造方法
JP4859266B2 (ja) 薄膜トランジスタとその製造方法および液晶表示装置
US7750349B2 (en) Switching element substrate, for a liquid crystal display device, including an insulating substrate
JP4677707B2 (ja) 電気光学装置用薄膜トランジスタアレイ基板の製造方法
JP2005275179A (ja) 反射型液晶装置及び投射型表示装置、並びに電子機器
JP2003270664A (ja) 電気光学装置の製造方法
JP4599831B2 (ja) 電気光学装置用基板の製造方法
JPH1116909A (ja) 半導体装置及びその製造方法
JP4333176B2 (ja) トランジスタの製造方法、電気光学基板、電気光学装置、電子機器
JP2004200573A (ja) 電気光学装置および電気光学装置の製造方法、並びに投射型表示装置、電子機器