TWI281779B - Differential amplifier and bit-line sense amplifier adopting the same - Google Patents

Differential amplifier and bit-line sense amplifier adopting the same Download PDF

Info

Publication number
TWI281779B
TWI281779B TW092137664A TW92137664A TWI281779B TW I281779 B TWI281779 B TW I281779B TW 092137664 A TW092137664 A TW 092137664A TW 92137664 A TW92137664 A TW 92137664A TW I281779 B TWI281779 B TW I281779B
Authority
TW
Taiwan
Prior art keywords
transistor
differential amplifier
sense amplifier
amplifier
output terminal
Prior art date
Application number
TW092137664A
Other languages
English (en)
Other versions
TW200514348A (en
Inventor
Kwang-Myoung Rho
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200514348A publication Critical patent/TW200514348A/zh
Application granted granted Critical
Publication of TWI281779B publication Critical patent/TWI281779B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/065Differential amplifiers of latching type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/14Modifications for compensating variations of physical values, e.g. of temperature
    • H03K17/145Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dram (AREA)
  • Amplifiers (AREA)
  • Static Random-Access Memory (AREA)

Description

1281779 玖、發明說明: 【發明所屬之技術領域】 本發明係關於一種用於感測及放大一半導體記憶體中之 資料且輸出資料的位元線感測放大器,具體而言,本發明 係關於一種位元線感測放大器,該位元線感測放大器能夠 運用由多個切換控制信號所控制之多個切換元件以循序方 式來修改一放大方法,以補償該感測放大器的補抵電壓 (offset voltage)。 【先前技術】 一般而言,一位元線感測放大器感測且放大一位元線上 的資料,並且在一資料匯流排上輸出資料,而一資料匯流 排感測放大器再次感測且放大該位元線感測放大器所放大 的資料,並且將資料輸出至一資料輸出緩衝器。通常會使 用一交叉耦合鎖存器型放大器來當做位元線感測放大器。 現在將參考圖1來說明典型感測放大器的運作。 首先,依據一位元線預充電信號BLP來開啟電晶體qi至 Qj ’以便藉由一預充電電壓(例如Vblp)將位元線Bit及/Bit預 充電。結果,使連接至一所選取之記憶單元的位元線Bit及 一互補位元線/Bit等化。 列解碼备分析一自外邵輸入的列位址,以便選擇一相 對應於該列位址的字線。接著,開啟一連接至該所選取之 字線的單元電晶體,使連接至一所選取之記憶單元的位元 線Bit與互補位元線/Bit之間出現一電位差,同時在一單元電 容與一位元線電容之間發生電荷共用。 90320 1281779 此時,當啟用感測放大器控制信號11丁〇及/s時,一感測 放大器控制信號會處於高位準狀態。當一感測放大器控制 信號/S處於低位準狀態時,一感測放大器運作以感測介於 该位元線Bit與互補位元線/git之間的該電位差且加以放大。 例如’假設一所選取之記憶單元上儲存的資料相對應於 一低位準資料,則連接至該所選取之記憶單元的位元線Bit 之電位變成低於該預充電電壓,而且未連接至該所選取之 記憶單元的位元線Bit之電位維持在一預充電電壓,藉以產 生介於該等兩個位元線之間的一電位差。 結果’在相當應一交又耦合鎖存器型放大器的位元線感 測放大器中’會開啟電晶體(^和Q6,同時關閉電晶體〇4和 Q7,而得以藉由該感測放大器控制信號/s促使連接至該所 選取之兄憶單元的位元線扯處於低位準狀態。另一方面, 藉由該感測放大器控制信號RT0促使互補位元線/Bit處於低 位準狀態。 隨後藉由一行解碼器來分析一行位址,接著,如果一相 對應於泫行位址的行控制信號被啟用而處於高位準狀態, 則會將该位元線感測放大器所放大之位元線上的資料傳送 至一資料匯流排。 但是,如果一習知半導體裝置中的此類感測放大器係以 幸父低電壓運作,則當藉由位元線與感測放大器之間的補抵 %壓來感測位元線上的資料時,則無法確保可靠的運作。 因此,已呈現出耗費許多時間以充分放大位元線上資料的 問題。 90320 1281779 '、、、在毛,如果彳乂元線感測放大器係以較低電壓運作, '、备、咸^ "己丨思單元中儲存的電荷量,以至於在電荷共用期 間·曰、減低介於連接至—記憶單元之位元線Bit與互補位元線 /Bit之間的電位差。 結果,當一位元線感測放大器感測到介於連接至該所選 取足纪憶單元的位元線與互補位元線之間的一小電位差時 、’則會因為該電位差幾乎相同於補抵電壓,而導致該感測 放:::較慢速度運作。而1,如果電位差小於補抵電壓 ,則會無法正確感測資料,而導致發生資料錯誤。 圖2顯示一種解決前述問題的習知位元線感測放大器,並 且會參考圖3進行說明。 口口 在圖3中的時間段τ〇是驅動一感測放大器的預備階段。在 時間段TO期間,會一半導體記憶體裝置執行一讀取作業或 :寫入作業之前,一預充電信號BLp先被啟用而處於高位 準狀態,以便開啟電晶體NM4及NM5。結果,藉由一預充兩 電壓VBLP將位元線BL和/Bl預充電。 此外,為了消除介於該等位元線BL與/BL之間的電壓差 等化控制k號EQ被啟用而處於高位準狀態,以便開啟 一電晶體NM卜並且將該等位元線BL與/BL互連而成為等化 狀態。此時,還會按照相同方法,藉由該預充電電壓 將一感測放大器控制信號/S預充電。 在時間段T1至T4期間,啟用一放大器4〇β此外,會依據 控制信號CONA、C〇NB及CONC在每個時間段期間循^修改 該感測放大器40,以至於在時間段T1期間成一, 90320 1281779 動放大器、在時間段T2期間成為一正規差動放大器、在時 間段Τ3期間成為一正回授差動放大器以及在時間段丁4期間 成為一交叉耦合型鎖存器。 在時間段Τ1期間,該預充電控制信號BLP被停用而處於 低位準狀態,並且該感測放大器控制信號/S被啟用而處於 低位準狀態,而得以使該感測放大器40開始運作。 此時,由於該等切換控制信號CONA和CONB處於低位準 狀態,而開啟PMOS電晶體ΡΜ1,以至於將該PMOS電晶體 ΡΜ1的閘極連接至汲極。結果,該感測放大器40構成一差 動放大器。 此外,由於該切換控制信號CONC處於高位準狀態,而開 啟NMOS電晶體ΝΜ13,以至於將相對應於該感測放大器40之 反轉輸入端子的互補位元線/BL連接至汲極,其中相對應於 該感測放大器40之輸出端子的PMOS電晶體ΡΜ2以及NMOS電 晶體NM9共同連接至該汲極。結果,該感測放大器40構成 一負回授差動放大器。 據此,將互補位元線/BL的電位調整成一能夠補償該感測 放大器40之補抵電壓的電壓。 其後,在時間段T2期間,該切換控制信號CONC處於低位 準狀態,以至於關閉NMOS電晶體NM13,並且所有其他的 切換控制信號CONA和CONB皆維持低位準狀態。結果,該 感測放大器40構成一正規差動放大器。 此時,字線WL被啟用,而得以在位元線BL上載運該所選 取之記憶單元中儲存的資料。因此,藉由該正規差動放大 90320 1281779 器來感測及放大位元線BL上的資料。 在時間段T1期間,由於已補償該差動放大器的補抵電壓 ,所以即使將一少量信號電壓施加至位元線BL,該差動放 大器仍然能夠迅速感測該電壓。
隨後,在時間段T3期間,由於該切換控制信號CONB變成 高位準,而開啟NM〇S電晶體NM11,以至於將相對應於該感 測放大器40之非反轉輸入端子的位元線BL連接至汲極(相對 應於該感測放大器40之輸出端子的PMOS電晶體PM2以及 NMOS電晶體NM9共同連接至該汲極),同時其他切換控制 信號CONA和CONC維持低位準狀態。結果,該感測放大器 40構成一正回授差動放大器。 基於此原因,會藉由該正回授差動放大器的作用而將位 元線BL上的資料轉換成大強度之信號。
其後,在時間段T4期間,該切換控制信號CONA處於高位 準狀態,以至於關閉PMOS電晶體PM3,並且開啟NMOS電晶 體NM10和NM12。此外,該切換控制信號CONB處於高位準 狀態,以至於開啟NMOS電晶體NM11,同時該切換控制信號 CONC處於低位準狀態,以至於維持關閉NMOS電晶體NM13 。結果,該感測放大器40構成一交叉搞合型鎖存器。因此 ,能夠迅速鎖存先前階段已放大的資料。 此時,行選擇信號YI被啟用而成為高位準狀態,以至於 將所鎖定之資料輸出至資料匯流排DB和/DB。 在前述的處理過程之中,下文將詳細解說在時間段T1期 間的補抵電壓補償機制。也就是說,在時間段T1期間,會 90320 10 1281779 制2示之位元線感測放大器暫時修改成—差動放大器 #戶斤外此刻,可藉由在—預先㈣時間段期間將 及差動放大器的輸入/輸出端子短路以補償補抵電壓。現在 將參考圖4A和4B來詳細說明此類差動放大器之運作。 當將該差動放大器的反轉(_)輸人端子與輸㈣子瞬間短 路時,就會將該差動放大器修改成—負回授差動放大器, 並=以能夠抵消輸人補抵電壓之方式運作。如果該差動放 大备的電壓增益足夠大,則在短路後之一預先決定時間., 介於輸人端子之間的差動電壓會變成該差㈣纟器的輸入 補抵電壓,因而能夠達成補抵電壓補償且改良靈敏度。 然而,由於晶圓尺寸進展以改良完整性,因而減低 MOSFET的輸出電阻,並且隨之減低差動放大器的電壓增益: 如果該差動放大器的電壓增益A不夠大,則介於一差動 輸入放大器之預充電位準(vin,通常是1/2 VDD)與一無補抵 〈差動放大器之輸出電壓位準v〇間的差值會顯著影響該位 凡線感測放大器的補抵電壓補償效應。 可藉由下列方程式來表達位元線感測放大器中補抵電壓 補償之後的殘餘補抵電壓; [方程式1]
V ·,^Μ±ΣμζΣ〇 1+Α 圖5顯示依據差動放大器之電壓增益及差動放大器之輸出 甩壓k準的殘餘補抵電壓。從圖式可得知,依據介於輸出 %壓位準與輸入電壓位準之間的差值,殘餘補抵電壓可能 相當大。例如,假設將電壓增益設定為1〇,將介於輸入電 90320 1281779 壓與輸出電壓之間的差值設定為200mV(毫伏特),並且將原 始輸入補抵電壓設定為50mV,則殘餘補抵電壓變成23 mV, 以至於仍然無法補償45%之原始輸入補抵電壓。 就呈現出殘餘補抵電壓問題的另一項實例而言,圖6顯示 各種組態及陣列排列之位元線信號補償的圖表。 位元線信號係中一有效讀取信號A、殘餘補抵電壓B及一 電荷雜訊C所組成。如圖6所示,將以設計條件為基準的殘 餘補抵電壓設定為約10至20mV,並且將原始補抵電壓設定 為40mV,這相對於25至50%之位元線信號。 據此,為了減低殘餘補抵電壓且最大化補抵電壓補償效 應,應將差動放大器之輸出電壓位準設計成符合差動輸入 的預充電位準。 然而,差動放大器之輸出電壓位準因輸入NMOS電晶體或 PMOS電晶體中的臨限電壓變化及通道長度或寬度的幾何學 變化而受到影響,進而造成不符合設計值。此類處理過程 變化所造成之輸出電壓變化會顯著影響位元線感測放大器 的殘餘補抵電壓。 接下來將參考圖7和圖8來說明差動放大器之輸出電壓變 化。 該差動放大器包括PMOS電晶體P1和P2以及NMOS電晶體 Nl、N2和N3,而構成一電流鏡。該等PMOS電晶體P1和P2相 當於主動電阻器,而NMOS電晶體N3相當於一電流源。當將 完全相同的電壓施加至輸入端子IN和/IN時,就理想差動放 大器而言’通過NMOS電晶體N1的電流完全相同於通過 90320 1281779 NMOS電晶體N2的電流。 圖8中的曲線Cl標示PMOS電晶體依設計值為基準的電流 驅動能力,而曲線C2標示PMOS電晶體依實際情況為基準的 電流驅動能力。如圖所示,由於處理過程變化,導致PMOS 電晶體的實際電流驅動能力低於設計值電流驅動能力。這 會造成輸出電壓位準變化。換言之,儘管依據設計值輸出 電壓應抵達Vo2,然而由於電流驅動能力變化,導致輸出電 壓維持在Vol (低於Vo2)。 【發明内容】 據此,本發明目的是提供一種不會受到電流驅動能力變 化影響而能夠維持一恆定輸出電壓位準的差動放大器。 因此,本發明目的是使用一種不會受到電流驅動能力變 化影響而能夠維持一恆定輸出電壓位準的差動放大器當做 一位元線感測放大器,以便補償補抵電壓。 本發明一項觀點是提供一種差動放大器,其包括:一負 載,其連接在一電壓源、一第一輸出端子與一第二輸出端 子之間;一第一電晶體,其連接在該第一輸出端子與一第 一節點之間,會依據一第一輸入信號來開啟該第一電晶體 ;一第二電晶體,其連接在該第二輸出端子與該第一節點 之間,會依據一第二輸入信號來開啟該第二電晶體;一 MOSFET電阻器,其連接在該第一節點與一第二節點之間, 該MOSFET電阻器的電阻會依該第一輸出端子或該第二輸出 端子的電位而改變;一共同電流源,其連接至該第二節點。 此外,根據本發明另一項觀點之第一具體實施例,一種 90320 1281779 位元線感測放大器包括:多個切換元件,用於按順序將該 感測放大器循序修改成一負回授差動放大器、一正規差動 放大器、一正回授差動放大器及一交叉搞合型鎖存器,該 感測放大器感測一半導體記憶體中一對位元線上的資料; 一電晶體,該電晶體連接在該等差動放大器與一共同電流 源之間,並且該電晶體的電阻會依該等差動放大器之一的 輸出電位而改變,或是藉由一不同的電源而維持恒定。 此外,根據本發明另一項觀點之第二具體實施例,一種 位元線感測放大器包括:多個切換元件,用於依據多個控 制信號按順序將一感測放大器循序修改成一負回授差動放 大器、一正規差動放大器及一交叉耦合型鎖存器,該感測 放大器感測一半導體記憶體中一對位元線上的資料;一復 原構件,用以在該半導體記憶體中重寫該對位元線及一所 選取之記憶單元上所感測的資料;以及一電晶體,該電晶 體連接在該等差動放大器與一共同電流源之間,並且該電 晶體的電阻會依該等差動放大器之一的輸出電位而改變, 或是藉由一不同的電源而維持恆定。 【實施方式】 現在將藉由參考附圖的較佳具體實施例來詳細說明本發 明,圖式中會使用相似的參考數字來識別相同的相似的部 件。 圖9顯示一種根據本發明之差動放大器。 根據本發明之差動放大器包括:一電流鏡,其包含多個 PMOS電晶體M3和M4及一 NMOS電晶體;一電流源,其包含 90320 1281779 一 NMOS電晶體M5 ;以及一 MOSFET電阻器,其包含一插入 在該電流鏡與該電流源之間的NMOS電晶體。 由於該等PMOS電晶體M3和M4構成一靜態電壓源,所以 如果NMOS電晶體Ml與M2的特性完全相同,則通過電晶體 M3和Ml的電流分別完全相同於通過電晶體m4*M2的電流 。NMOS電晶體M6的閘極端子被連接至差動放大器的輸出 節點(a)。 假設由於在一尚未插入M0SFET電阻器%6的習知差動放 大姦的處理過程變化,而導致輸出電壓〇u丁發生變量△ %, 在假設無處理過程變化的設計層級,這可視為將脾3*八v〇 足電流供應至差動放大器的節點(a)。如果將一電流供應至 根據本發明之差動放大器,則會由於該M〇SFE丁電阻器M6的 負回授運作而導致顯著減低輸出電壓〇υτ之變化。可藉由 下列方程式來表達該節點(a)處的電壓變量。換言之,如果 在該節點(a)處應用Krichhoff’s(基爾霍夫)電流定律; [方程式2] gmj 0 AV〇/. +~gm^ # # [方程式3] AV〇f = -~~~~~~^AV ! + 1 gm6 ° 2 gm3 據此’藉由允許NM〇S FET M6的跨導gm大於PMOS FET M3 的跨導gm ’就能夠減低輸出電壓位準的變量a v〇f。 圖顯示根據本發明第一具體實施例之位元線感測放大 咨的洋細電路圖,該位元線感測放大器採用圖9所示之差動 90320 -15 - 1281779 放大器。 現在,將參考圖11來詳細說明圖10所示之電路的組態及 運作。 根據本發明之位元線感測放大器包括··一等化/預充電控 制單元10,用以依據一預充電控制信號BLP,運用一恆定電 壓VBLP以將一對位元線Bit及/Bit等化及預充電;以及一感測 放大器40,用以感測及放大該對位元線Bit及/Bit上的資料。
該等化/預充電控制單元10包括一連接在對位元線Bit及 /Bit之間的NMOS電晶體3,以及串聯連接在對位元線Bit及 /Bit之間的NMOS電晶體1和2。依據該預充電控制信號BLP開 啟該等NMOS電晶體1、2和3,並且將該位元線預充電電壓 VBLP供應至該等NMOS電晶體1和2中的連接節點。 , 該感測放大器40包括PMOS電晶體4、5、6和22以及NMOS 電晶體 7、8、9、10、21 和 23。
該PMOS電晶體4係連接在一内部電源電壓源VDD與節點 K1之間,並且該PMOS電晶體4的閘極係連接至節點K3。該 PMOS電晶體5係連接在該内部電源電壓源VDD與節點K2之 間,並且該PMOS電晶體5的閘極係連接至節點Kb 該NMOS電晶體9係連接在該位元線Bit與節點K2之間,並 且該NMOS電晶體9的閘極接收一控制信號Conbprz。該NMOS 電晶體10係連接在該位元線/Bit與節點K1之間,並且該 NMOS電晶體10的閘極接收一控制信號Condprz。 該PMOS電晶體6係連接在節點K1與節點K3之間,而該 NMOS電晶體7係連接在節點K3與節點K2之間。該PMOS電晶 90320 -16 - 1281779 體6及孩NMOS電晶體7的閘極都接收一控制信號c〇naz。 该NMOS電晶體η係連接在節點K1與節點K4之間,並且該 NMOS電晶體η的閘極係連接至該位元線Bit。該ΝΜ〇§電晶 體12係連接在節點K2與節點K4之間,並且該電晶體^ 的閘極係連接至該位元線/Bit。 ?褒PMOS電晶體22係連接在節點K3與節點K5之間,而該 NMOS電晶體23係連接在節點Κ5與電壓源(例如Vblp)之間。 遠PMOS電晶體22及該NMOS電晶體23的閘極都接收一控制 信號Conaz。該NM〇S電晶體21係連接在節點K4與感測放大器 控制信號Sx之輸入端子之間,並且該nm〇s電晶體21的閘極 係連接至節點K5。 ^NMOS電晶體8係連接在節點K2與該位元線/mt之間,並 且該NMOS電晶體8的閘極接收一控制信號c〇ncz。 在此情況下,該等pM〇S電晶體4和5以及該等電晶 月豆11和I2屬於遠感測放大為4〇的基本組件。該電晶體$ 以及琢等NMOS電晶體7、8、9和1〇是由該等控制信號c〇naz 、Conbprz、Concz和Condprz所控制的切換元件,用於按順序 將該感測放大器40的放大方法循序修改成一回授差動放大 、正規差動放大、一正回授差動放大及一交叉耦合鎖存 型放大。具體而言,該NM0S電晶體8是一切換元件,用於 將差動放大态的輸入端及輸出端瞬間短路,以便論g補償 該NMOS電晶體8。另外,該等νμμ電晶體21和23以及該 PMOS電晶體22都是用於改良偏壓穩定性及增加差動放大增 益的元件。具體而言,該NM〇S電晶體21係當做一在線性區 90320 -17- ^281779 域中運作的NM〇S FET電阻器。該PMOS電晶體22及該NM〇S 電晶體23相當於切換元件,用於當針對該電晶體21執 行補抵補償時連接至差動放大器之輸出端以改良偏壓穩定 性’以及在補抵補償之後連接至恆定電壓vBLP。 參考圖11來說明具有前述組態之感測放大器的運作。 圖11中的時間段TO相對應於驅動感測放大器的預備階段 。在一半導體記憶體裝置執行一讀取作業或一寫入作業之 則’一預充電控制信號BLP先被啟用而處於高位準狀態·, 以便開啟該等NMOS電晶體i、2和3。結果,運用該預充電 電壓Vblp將位元線Bit和/Bit等化及預充電。 此時’還會按照類似方式,藉由該預充電電壓VBLP將一 感測放大器控制信號/%預充電。 在時間4又T1至T4期間,啟用該感測放大器40。此外,會 依據控制^號Conaz、Conbprz、Concz及Condprz以循序修改該 感測放大器40,以至於在時間段T1期間成為一負回授差動 放大咨’以進行補抵抵消;在時間段T2期間成為一正規差 動放大為’以進行感測作業;在時間段T3期間成為一正回 杈差動放大器,以進行鎖定作業;以及在時間段丁4期間成 為一又又辑合型鎖存器,以進行鎖存作業及復原作業。類 似於時間段T1期間,在時間段T5相對應於下一循環之位元 線預充電之時間段。 大(τη 在時間段τι期間,該預充電控制信號BLp被停用而處於 低位"^狀怨,並且該感測放大器控制信號/SX被啟用而處於 90320 18 1281779 低位準狀態,而得以使該感測放大器40開始運作。 此時,由於該等切換控制信號Conaz和Conbprz處於低位準 狀態,所以會開啟該等PMOS電晶體6和22。由於開啟該 PMOS電晶體22,以至於將該NMOS電晶體21的閘極連接至節 點K1。以此方式,該等PMOS電晶體4和5以及該等NMOS電 晶體11、12和21構成一差動放大器。如上文所述,該NMOS 電晶體21係運作為一 MOSFET電阻器,並且被連接至節點 K1 (相對應於該差動放大器之第一輸出端)。 此外,由於該切換控制信號Concz處於高位準狀態,所以 會開啟該NMOS電晶體8。因此,將該差動放大器的輸出節 點K2連接至該NMOS電晶體12的閘極(相對應於該差動放大 器的非反轉輸入端子)。結果,該差動放大器係運作為一負 回授差動放大器。 以此方式,控制該位元線/Bit的電位而成為一能夠補償該 感測放大器40之補抵電壓的電壓。 其間,由於NMOS電晶體之負回授效應,因而能夠顯著減 低因處理過程變化所造成之差動放大器之輸出電壓變化, 進而顯著減低補抵補償之後的殘餘補抵電壓。 2)正規差動放大(丁2) 在時間段T2期間,該切換控制信號Concz處於低位準狀態 ,以至於關閉NMOS電晶體8,並且所有其他的切換控制信 號Conaz,、Conbprz和Condprz皆維持低位準狀態。結果,該感 測放大器40構成一正規差動放大器,該正規差動放大器包 含該等PMOS電晶體4和5以及該等NMOS電晶體11、12和21。 90320 -19- 1281779 此時,由於已補償該差動放大器的補抵電壓,因而顯著 改良該差動放大器的靈敏度,進而能夠迅速感測小信號。 3) 正回授差動放大(T3) 在時間段T3期間,該切換控制信號Conbprz處於高位準狀 態,而開啟NMOS電晶體9,以至於將相對應於該感測放大 器40之非反轉輸入端子的位元線Bit連接至相對應於非反轉 輸出端子的節點K2,同時其他切換控制信號Conaz、Concz和 Condprz維持低位準狀態。結果,該感測放大器40構成一正 回授差動放大器,該正回授差動放大器包含該等PMOS電晶 體4和5以及該等NMOS電晶體11、12和21。 以此方式,由於正回授差動放大效應,而將位元線Bit上 的資料轉換成較大強度之信號。 4) 交叉耦合銷存型放大(T4) 在時間段T4期間,該切換控制信號Conaz處於高位準狀態 ,以至於關閉該PMOS電晶體6,並且開啟該等NMOS電晶體 7和23。由於開啟該NMOS電晶體23,所以會將位元線預充 電電壓V·供應至該該NMOS電晶體21的閘極。此外,由於 該等切換控制信號Conbprz和Condprz變成高位準狀態,所以 會開啟該等NMOS電晶體9和10。該切換控制信號Concz維持 低位準狀態,所以仍然關閉該NMOS電晶體8。結果,該感 測放大器40構成一交叉耦合型鎖存器。因此,能夠迅速鎖 存先前階段已放大的資料。 圖12顯示根據本發明第二具體實施例之位元線感測放大 器的詳細電路圖。 90320 -20- 1281779 圖12之電路的配置方式類似於圖11之電路的配置方式。 然而,由於用於鎖存所感測之記憶單元資料的NMOS電晶體 15和16隔離於用於感測之記憶單元資料的NMOS電晶體7和8 ,所以圖12所示之電路比圖11所示之電路稍微複雜。電晶 體1至19構成一種類似於圖1所示的位元線感測放大器,並 且會使用控制信號CMP、EQL、WL、RST、STC、Sx和CSL來 控制該位元線感測放大器中所包含的元件。 現在將詳細解說每個元件。該等NMOS電晶體1、2和3係 用於使用VDD/2來等化及預充電該對位元線Bit和/Bit。該等 PMOS電晶體13和14以及該等NMOS電晶體15和16構成該位元 線感測放大器中的一基本交叉耦合型鎖存器。該等NMOS電 晶體7和8直接感測位元線上的資料。該NMOS電晶體21是該 放大器中的一共同電流源。該NMOS電晶體11及該PMOS電 晶體12屬於切換元件,用於允許在起始階段將該位元線感 測放大器修改成一差動放大器,並且允許在後續階段將該 位元線感測放大器修改成一差交叉耦合鎖存型放大器。該 等NMOS電晶體5和6屬於切換元件,用於允許在位元線單元 4中復原所鎖存的資料。具體而言,該等NMOS電晶體10及 19屬於切換元件,分別用於在一補抵補償階段將該差動放 大器的輸入端子及輸出端子短路,並且將一參考電壓供應 至該差動放大器的輸入端子。 現在將參考圖13來說明圖12所示之電路的運作。 請參閱圖13,時間段T0相對應於驅動感測放大器的預備 階段。在一半導體記憶體裝置執行一讀取作業或一寫入作 90320 1281779 業之前,一等化控制信號EQL先被啟用而處於高位準狀態 ,以便開啟該等NMOS電晶體1、2和3。結果,運用該預充 電電壓VBLp將位元線Bit和/Bit等化及預充電。 此時,還會按照類似方式,藉由將一感測放大器控制信 號/Sx預充電至預充電電壓VBLP。 在圖13所示之時間段T1至丁4期間,啟用該感測放大器50 。此外,會依據多個控制信號按順序修改該感測放大器50 ,以至於在時間段T1期間成為一負回授差動放大器,以進 行補抵抵消;在時間段T2期間成為一正規差動放大器,以 進行感測作業;在時間段丁3期間成為一鎖存器,以進行鎖 存作業。時間段T4相當於一復原時間段。類似於時間段T0 期間,在時間段T5相對應於下一循環預充電之時間段。 1)負回授差動放大(T1) 在時間段T1期間,該等化控制信號EQL處於低位準狀態 ,而得以啟用該感測放大器50。該控制信號CMP處於高位 準狀態,因而開啟該NMOS電晶體19,並且將該參考電壓 VBLP供應至該位元線Bit。由於該控制信號LTC處於低位準狀 態,所以會開啟該等PMOS電晶體12和23,而促使該等PMOS 電晶體13和14以及該等NMOS電晶體7、8和21構成一差動放 大器。該NMOS電晶體21係運作為一 MOSFET電阻器,並且 會透過該等PMOS電晶體23和12而該NMOS電晶體21的閘極連 接至該差動放大器的第一輸出節點K1。 此外,由於該控制信號CMP處於高位準狀態,所以會開 啟該NMOS電晶體10。結果,將該差動放大器的第二輸出節 90320 1281779 點K2連接至該NMOS電晶體7的閘極(相對應於該NMOS電晶 體7的非反轉輸入端子)。結果,該差動放大器係運作為一 負回授差動放大器。 據此,將位元線/Bit的電位調整成一能夠補償該感測放大 器50之補抵電壓的電壓。 其間,由於NMOS電晶體21之負回授效應,因而能夠顯著 減低因處理過程變化所造成之差動放大器之輸入電壓變化 ,進而顯著減低補償之後的殘餘補抵電壓。 2) 正規差動放大 在時間段T2期間,該控制信號CMP處於低位準狀態,以 至於關閉NMOS電晶體10,並且使該差動放大器的反轉輸入 端子隔離於該第一輸入端子。結果,形成一正規差動放大 器。該控制信號VVL被啟用而處於高位準狀態,而得以在 位元線/Bit上載運記憶單元4中的資料。藉由該感測放大器 50(其構成已達成補抵補償之正規差動放大器)來感測及放 大該位元線/Bit上的資料。 3) 銷存器 在時間段T3期間,該控制信號LTC處於高位準狀態,所 以會開啟該NMOS電晶體11。結果,該等PMOS電晶體13和15 以及該等NMOS電晶體15、16構成一鎖存器。據此,該感測 放大器50構成一交叉耦合型鎖存器。 4) 復原時間段 在時間段T4期間,該控制信號RST處於高位準狀態,所 以會開啟該NMOS電晶體5和6。結果,會將已放大之記憶單 90320 -23 - 1281779 元資料再次重寫至位元線及記憶單元。 根據用於補抵補償的習知位元線感測放大器,會在感測 階段之前先達成補抵抵消階段。在此情況下,感測放:器 構成一差動放大器,並且會瞬間將輸入端子及輸出端子短 路以進行補抵抵消。然而,該差動放大器之電壓增益以及 介於平衡輸出位準與輸入信號之電壓位準之間的差異都會 影響補抵抵消後的殘餘補抵電壓值。換言之,當該差動 放大器之電壓增益不夠大時’殘餘補抵值不會抵達5〇%補 抵抵消别之補抵值。 工又尸;]逆 ^ Μ以冤阻器插入至 該^放大器的-共同源。此外,負回授效應也會促進偏 壓疋性。因此,能夠抑制因處理過程變化所 、 放大器之平衡輸出電壓變化。結果,能 〜二又是力 抵值。此外,此類運作所獲得的記減低殘餘補 之低電壓運作的最重要因素。、(兀’、料埯會是DRAv 雖然本發明已參考其目前較佳具體實施例進行詞^ 知技蟄人士應知道可進行各種變更及修改 二 无、 發明及隨附巾請專利㈣的精神與範#。 、η脫離本 【圖式簡單說明】 下又中的說明書將配合附圖解本 他功能,其中: 月的月述觀點及其 的電路圖; —種習知位 元線感測 圖1顯示—種習知位元線感測放大器 圖2顯示從圖1所示之電路升級的另 放大器之電路圖; 90320 -24 - 1281779 圖3顯示用於解說圖2所示之電路運作的波形圖; 圖4A及圖4B顯示用於解說圖2所示之電路運作的差動放 大器; 圖5顯示用於解說差動放大器之電壓增益及依據輸出電壓 位準的殘餘補抵電壓之圖表; 圖6顯示用於解說在讀取作業中位元線上之信號成分的圖 表; 圖7顯示一種習知差動放大器; 圖8顯示用於解說依圖7所示之PMOS電晶體的電流驅動能 力而定之輸出電壓位準變化的圖表; 圖9顯示一種根據本發明之差動放大器; 圖10顯示根據本發明第一具體實施例之位元線感測放大 备的详細電路圖, 圖11顯示用於解說圖10所示之電路運作的波形圖; 圖11顯示用於解說圖10所示之電路運作的波形圖; 圖12顯示根據本發明第二具體實施例之位元線感測放大 备的祥細電路圖,以及 圖13顯示用於解說圖12所示之電路運作的波形圖。 【圖式代表符號說明】 1,2, 3, 7, 8, 9, 10, 11,12, 21,23, NMOS 電晶體 NM1 至 NM13, Nl,N2, N3, M1, M2,M5 M6 MOSFET電阻器(NMOS電晶體) 4,5, 6, 22, PM1 至 PMOS 電晶體 PM3,P1,P2,M3,M4 90320 1281779 ίο 40, 50 BLP Bit,BL /Bit,/BL Q1 至 Q7 Vblp ⑷ K1,K2,K3,K4,K5 等化/預充電控制單元 感測放大器 位元線預充電信號 位元線 互補位元線 電晶體 預充電電壓 輸出節點 節點 90320 26-

Claims (1)

  1. 日修(更)正替換頁丨 f @S$37664號專利申請案 中文申請專利範圍替換本(96年1月) 拾、申請專利範圍: 1. 一種差動放大器,包括: 一負載’其連接在一電壓源、一第一輸出端子與一第 二輸出端子之間; 一第一電晶體,其連接在該第一輸出端子與一第一節 點之間,會依據一第一輸入信號來開啟該第一電晶體; 一第二電晶體,其連接在該第二輸出端子與該第一節 點之間,會依據一第二輸入信號來開啟該第二電晶體; 一 MOSFET電阻器,其連接在該第一節點與一第二節點 之間,該MOSFET電阻器的電阻會依該第一輸出端子或該 第二輸出端子的電位而改變;以及 一共同電流源,其連接至該第二節點。 2. 如申請專利範圍第1項之差動放大器,其中該MOSFET電 阻器包含一 PMOS電晶體,而該PMOS電晶體的閘極被連接 至一第一輸出端子或一第二輸出端子。 3. 如申請專利範圍第1項之差動放大器,其中該負載包括一 連接在該電壓源與該第一輸出端子之間的第一 PMOS電晶 體,以及一連接在該電壓源與該第二輸出端子之間的第 二PMOS電晶體。 4. 如申請專利範圍第1項之差動放大器,其中其中該第一電 晶體及該第二電晶體都是NMOS電晶體。 5. 如申請專利範圍第1項之差動放大器,其中該負載包括一 連接在該電壓源與該第一輸出端子之間的第一 NMOS電晶 體,以及一連接在該電壓源與該第二輸出端子之間的第 90320-960119.doc
    二NMOS電晶體。 6. 如申請專利範圍第1項之差動放大器,其中其中該第一電 晶體及該第二電晶體都是PMOS電晶體。 7. 如申請專利範圍第1項之差動放大器,該MOSFET電阻器 相當於一 NMOS電晶體,而該NMOS電晶體的閘極被連接 至一第一輸出端子或一第二輸出端子。 8. —種位元線感測放大器,包括:
    多個切換元件,用於按順序將一感測放大器循序修改 成一負回授差動放大器、一正規差動放大器、一正回授 差動放大器及一交叉耦合型鎖存器,該感測放大器感測 一半導體記憶體中一對位元線上的資料;以及 一電晶體,該電晶體連接在該差動放大器與一共同電 流源之間,並且該電晶體的電阻會依該等差動放大器之 一的輸出電位而改變,或是藉由一不同的電源而維持恆 定。
    9. 如申請專利範圍第8項之位元線感測放大器, 其中該電晶體是一 NMOS電晶體;以及 其中當該感測放大器係運作為一差動放大器時,則該 電阻會依該等差動放大器之一的輸出而改變,而當該感 測放大器係運作為一交叉耦合型鎖存器時,則該電阻維 持i互定。 10· —種位元線感測放大器,包括: 多個切換元件,用於依據多個控制信號將一感測放大 器循序修改成一負回授差動放大器、一正規差動放大器 90320-960119.doc
    人叉禺合型鎖纟器,該感測放大器感 憶體中-對位元線上的資料; 導心己 復原構件’用以在該半導體記憶體中重寫該對位一 =一所選取之域單u所感刺資m 流:=;體”連接在該差動放大器與—共同電 一 ’、 並且诼電晶體的電阻會依該等差動放大器之 定:榦出电位而改變’或是藉由一不同的電源而維持恆 n.如申請專利範圍第1G項之位_感測放大器, 其中該電晶體是一NMOS電晶體;以及 兩其中當該感測放大器係運作為該差動放大器時,則該 %阻曰依该等差動放大器之一的輸出而改變,而當該感 測放大器係運作為該交又轉合型鎖存器時,則該電阻維 持怪定。 90320-960119.doc
TW092137664A 2003-10-02 2003-12-31 Differential amplifier and bit-line sense amplifier adopting the same TWI281779B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030068582A KR100542710B1 (ko) 2003-10-02 2003-10-02 차동 증폭기 및 이를 채용한 비트라인 센스 증폭기

Publications (2)

Publication Number Publication Date
TW200514348A TW200514348A (en) 2005-04-16
TWI281779B true TWI281779B (en) 2007-05-21

Family

ID=34374255

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092137664A TWI281779B (en) 2003-10-02 2003-12-31 Differential amplifier and bit-line sense amplifier adopting the same

Country Status (6)

Country Link
US (2) US20050073339A1 (zh)
JP (1) JP4557206B2 (zh)
KR (1) KR100542710B1 (zh)
CN (1) CN100492892C (zh)
DE (1) DE10361038B4 (zh)
TW (1) TWI281779B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI451436B (zh) * 2009-05-12 2014-09-01 Fujitsu Semiconductor Ltd 半導體記憶體及系統

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4965883B2 (ja) * 2006-04-07 2012-07-04 株式会社東芝 半導体集積回路装置および半導体集積回路装置のトリミング方法
US7545694B2 (en) * 2006-08-16 2009-06-09 Cypress Semiconductor Corporation Sense amplifier with leakage testing and read debug capability
US9122092B2 (en) * 2007-06-22 2015-09-01 Google Technology Holdings LLC Colored morphing apparatus for an electronic device
KR100930400B1 (ko) * 2007-08-13 2009-12-08 주식회사 하이닉스반도체 차동 증폭기 및 이를 이용한 입력 회로
US8014218B2 (en) * 2008-12-24 2011-09-06 International Business Machines Corporation Capacitively isolated mismatch compensated sense amplifier
KR101047051B1 (ko) * 2009-05-20 2011-07-06 주식회사 하이닉스반도체 비휘발성 반도체 메모리 회로
KR101053525B1 (ko) * 2009-06-30 2011-08-03 주식회사 하이닉스반도체 감지 증폭기 및 이를 이용한 반도체 집적회로
US8125840B2 (en) * 2009-08-31 2012-02-28 International Business Machines Corporation Reference level generation with offset compensation for sense amplifier
KR20140023806A (ko) 2012-08-17 2014-02-27 삼성전자주식회사 자기 저항 메모리 장치의 배치 구조
JP6088201B2 (ja) * 2012-10-24 2017-03-01 ルネサスエレクトロニクス株式会社 半導体装置
US9577637B2 (en) * 2014-02-19 2017-02-21 Altera Corporation Stability-enhanced physically unclonable function circuitry
US9691462B2 (en) * 2014-09-27 2017-06-27 Qualcomm Incorporated Latch offset cancelation for magnetoresistive random access memory
KR102288481B1 (ko) * 2015-04-22 2021-08-10 에스케이하이닉스 주식회사 반도체 장치의 센스앰프
CN105070310B (zh) * 2015-08-11 2018-03-09 深圳芯邦科技股份有限公司 一种带失调校正的灵敏放大器
KR20170030304A (ko) 2015-09-09 2017-03-17 삼성전자주식회사 스위처블 감지 증폭기를 갖는 메모리 장치
US9799395B2 (en) * 2015-11-30 2017-10-24 Texas Instruments Incorporated Sense amplifier in low power and high performance SRAM
KR102562312B1 (ko) 2016-08-24 2023-08-01 삼성전자주식회사 비트라인 센스 앰프
KR102589761B1 (ko) * 2016-10-18 2023-10-18 에스케이하이닉스 주식회사 데이터 감지 증폭 회로 및 반도체 메모리 장치
KR20180076842A (ko) * 2016-12-28 2018-07-06 삼성전자주식회사 오프셋 제거 기능을 갖는 감지 증폭기
KR20200131550A (ko) * 2019-05-14 2020-11-24 에스케이하이닉스 주식회사 반도체 장치의 데이터 감지 회로
CN111429955B (zh) * 2020-03-10 2021-12-10 北京中科银河芯科技有限公司 读出放大器、存储数据读出方法、集成电路及电子设备
CN114078517A (zh) * 2020-08-12 2022-02-22 上海复旦微电子集团股份有限公司 灵敏放大器及存储器
US11961551B2 (en) 2021-04-09 2024-04-16 Samsung Electronics Co., Ltd. Bitline sense amplifier and a memory device with an equalizer
KR20230031668A (ko) 2021-08-27 2023-03-07 삼성전자주식회사 비트라인 센스 앰프 및 이를 포함하는 반도체 메모리 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0341698A (ja) * 1989-07-10 1991-02-22 Toshiba Corp センス回路
US5276369A (en) * 1989-07-20 1994-01-04 Kabushiki Kaisha Toshiba Sense amplifier circuit having a bias current control means
JPH05166365A (ja) * 1991-12-12 1993-07-02 Toshiba Corp ダイナミック型半導体記憶装置
US5347183A (en) * 1992-10-05 1994-09-13 Cypress Semiconductor Corporation Sense amplifier with limited output voltage swing and cross-coupled tail device feedback
JPH06236689A (ja) * 1993-02-08 1994-08-23 Hitachi Ltd 半導体集積回路
US5451898A (en) * 1993-11-12 1995-09-19 Rambus, Inc. Bias circuit and differential amplifier having stabilized output swing
US5982673A (en) * 1997-09-30 1999-11-09 Siemens Aktiengesellschaft Secondary sense amplifier with window discriminator for self-timed operation
US6037807A (en) * 1998-05-18 2000-03-14 Integrated Device Technology, Inc. Synchronous sense amplifier with temperature and voltage compensated translator
KR100322539B1 (ko) * 1999-07-10 2002-03-18 윤종용 반도체 집적회로의 감지 증폭장치
US6466501B2 (en) * 2000-06-28 2002-10-15 Hynix Semiconductor Inc. Semiconductor memory device having sense amplifier and method for driving sense amplifier
US20020149400A1 (en) * 2001-04-16 2002-10-17 Namik Kocaman Low voltage differential to single-ended converter
JP2003100992A (ja) * 2001-06-21 2003-04-04 Toshiba Corp センスアンプ
KR100414210B1 (ko) * 2001-11-19 2004-01-13 삼성전자주식회사 반도체 메모리 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI451436B (zh) * 2009-05-12 2014-09-01 Fujitsu Semiconductor Ltd 半導體記憶體及系統

Also Published As

Publication number Publication date
CN100492892C (zh) 2009-05-27
US20050073339A1 (en) 2005-04-07
CN1604463A (zh) 2005-04-06
TW200514348A (en) 2005-04-16
JP2005116143A (ja) 2005-04-28
KR100542710B1 (ko) 2006-01-11
US20050219925A1 (en) 2005-10-06
DE10361038B4 (de) 2014-05-28
JP4557206B2 (ja) 2010-10-06
DE10361038A1 (de) 2005-04-21
KR20050032664A (ko) 2005-04-08
US7123531B2 (en) 2006-10-17

Similar Documents

Publication Publication Date Title
TWI281779B (en) Differential amplifier and bit-line sense amplifier adopting the same
WO2022021777A1 (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
US8817554B2 (en) Sense amplifiers, memories, and apparatuses and methods for sensing a data state of a memory cell
US7443750B2 (en) Switched capacitor DRAM sense amplifier with immunity to mismatch and offsets
US7236415B2 (en) Sample and hold memory sense amplifier
JP5680819B2 (ja) センスアンプ回路及び半導体記憶装置
US7113437B2 (en) Sense amplifier systems and a matrix-addressable memory device provided therewith
JP4329919B2 (ja) 半導体メモリおよび半導体メモリの駆動方法
US10529389B2 (en) Apparatuses and methods for calibrating sense amplifiers in a semiconductor memory
WO2022048073A1 (zh) 灵敏放大器、存储器和灵敏放大器的控制方法
JP4146680B2 (ja) 強誘電体記憶装置及びその読み出し方法
JP4703040B2 (ja) 半導体メモリ装置およびその駆動方法
US20140354361A1 (en) Sense amplifiers including bias circuits
JP2008305469A (ja) 半導体記憶装置
JP2015109120A (ja) 半導体装置
JPH09128980A (ja) メモリのセンス増幅回路
KR100436127B1 (ko) 센스앰프를 포함하는 반도체 메모리 장치 및 센스앰프구동 방법
KR20030056465A (ko) 반도체 메모리 장치의 비트 라인 센스앰프
JP4371088B2 (ja) 強誘電体メモリ

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees