TW589728B - Semiconductor device, method of manufacturing the same, and phase shift mask - Google Patents

Semiconductor device, method of manufacturing the same, and phase shift mask Download PDF

Info

Publication number
TW589728B
TW589728B TW092101394A TW92101394A TW589728B TW 589728 B TW589728 B TW 589728B TW 092101394 A TW092101394 A TW 092101394A TW 92101394 A TW92101394 A TW 92101394A TW 589728 B TW589728 B TW 589728B
Authority
TW
Taiwan
Prior art keywords
wall portion
film
integrated circuit
pattern
sub
Prior art date
Application number
TW092101394A
Other languages
English (en)
Other versions
TW200304211A (en
Inventor
Kenichi Watanabe
Michiari Kawano
Hiroshi Namba
Kazuo Sukegawa
Takumi Hasegawa
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of TW200304211A publication Critical patent/TW200304211A/zh
Application granted granted Critical
Publication of TW589728B publication Critical patent/TW589728B/zh

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/26Phase shift masks [PSM]; PSM blanks; Preparation thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76813Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving a partial via etch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/564Details not otherwise provided for, e.g. protection against moisture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/26Phase shift masks [PSM]; PSM blanks; Preparation thereof
    • G03F1/32Attenuating PSM [att-PSM], e.g. halftone PSM or PSM having semi-transparent phase shift portion; Preparation thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76811Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving multiple stacked pre-patterned masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1005Formation and after-treatment of dielectrics
    • H01L2221/101Forming openings in dielectrics
    • H01L2221/1015Forming openings in dielectrics for dual damascene structures
    • H01L2221/1036Dual damascene with different via-level and trench-level dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Description

589728 玖、發明說明 (發明說明應敘明:發明所屬之技術領域、先前技術、内容、實施方式及圖式簡單說明) C發明所屬之技術領域3 相關申請案之交互參照 本案係基於且請求曰本專利申請案第2002-072737號 5 ,申請日2002年3月15日以及2002-286687,申請日2002年 9月30日之優先權,二案内容以引用方式併入此處。 發明領域 本發明係有關一種其中多層線路結構之防水性改良之 半導體元件及其製法,以及可用於製造該半導體元件之相 10 偏移光罩。 I:先前技術3 發明背景 近年來隨著LSI的變遷,多層線路結構之設計法則傾 向於縮小尺寸。因此理由故有些經由成形金屬線路材料薄 15膜且直接蝕刻薄膜而製成的線路太小而難以製造。採用下 述方法作為線路形成方法。換言之,於形成層間絕緣膜後 ,溝渠圖案或孔洞圖案形成於層間絕緣膜,線路材料嵌置 於圖案之開放區,藉此形成線路。此種形成線路之方法稱 作為金屬鑲嵌法。 2〇 當線路係藉蝕刻形成時,常使用鎢、鋁或鋁合金作為 線路材料。ϋ採用金㈣嵌法日寺,由於銅之電阻低且對 電遷移之耐性高,故偶爾使用銅作為材料。 製造半導體元件時,例如電晶體、電接點、線路、概 墊等元件形成於半導體晶圓上。隨後半導體晶圓被分割成 6 玖、發明說明 為複數個曰曰片,各個晶片係使用陶兗或塑膠封裝。 為了加速“號傳輸速率,信號傳輸速率的加快對線路 f生月b相s重要,減低線路間的電容以及減低設置於不同層 間之線路間的寄生電容可有效加快傳輸速率。因此晚近強 調降低存在於同一層線路間之絕緣膜之介電常數,以及降 低存在於不同層線路間之層間絕緣膜之介電常數,以及降 低線路本身的電阻。此外為了降低介電常數,晚近使用氟 攙雜氧化矽膜、無機絕緣膜、有機絕緣膜等氧化矽膜以外 之薄膜用作為層間絕緣膜,來替代氧化矽膜。通常隨著材 料原子或分子間距的變大,由於薄膜密度單純降低,而介 電常數變低。 但前述具有低介電常數之層間絕緣膜之熱膨脹係數實 質上係與其它組成材料例如基板之熱膨脹係數不同。由於 此種熱恥脹係數的差異,隨後加熱處理產生大熱應力。熱 應力集中於晶片角隅,造成應力的集中,以及層間剝離或 裂縫出現於晶片角隅。當引發裂縫時,水分的干擾容易進 入晶片内部。前述因熱膨脹係數等造成的應力集中於採用 金屬鑲散方法之半導體元件特別顯著。原因在於,根據金 屬鑲嵌方法,由於層間絕緣膜係形成於平坦化線路層等上 ’溝渠圖案等係形成於層間絕緣膜,以及隨後線路材料係 嵌置於開放區,因此存在有大量部分其熱膨脹係數實質上 彼此有別。因此採用金屬鑲嵌方法之習知半導體元件之缺 點為難以確保有足夠防水性。 589728 玖、發明說明 【發明内容】 發明概要 、鏗於前料點從事本發明,本發明之目的係提供_種 半導體元件其可防止晶“積的增加且確保高度防水性 ’同時防止周邊緣部的剝離’及其製造方法,以及可用於 製造半導體元件等之相偏移光罩。 經由積極從事研究結果,本發明發明人獲得多種形式 之後述發明。
根據本發明之半導體元件包含一積體電路部,其中形 10成冑體電路,-主壁部其包括金屬膜包圍積體電路部, 以及一副壁部其包括金屬膜選擇性成形於積體電路部與主 壁部間。積體電路部、主壁部、以及副壁部共用一半導體 基板,-或二或多層層間絕緣臈形成於半導體基板上方, 其中選擇性形成開口,部分組成積體電路之線路以及部分 15提供主壁部及副壁部各別的金屬膜實質成形為同一層。
根據本發明,因副壁部係選擇性形成於主壁部與副壁 部間,故一壁部選擇性有主壁部與副壁部冑重結構。因此 即使經由採用金屬鑲嵌方法,造成大應力集中於半導體基 板等之角隅,經由將副壁部設置於應力容易集中位置,可 20讓應力也分散至副壁冑。藉此於該位置形成彈性結構,不 會因層間剝離、裂縫等造成應力鬆弛。隨後可維持出現裂 縫伴隨水分入侵比降低,且確保高度防水。此外,因部分 線路以及部分金屬膜實質形成為同一層,故金屬膜可與線 路同時形成。如此可避免處理數目增加問題。 8 589728 玖、發明說明 根據本發明之一種製造半導體元件之方法為該製造半 導體几件之方法包括一積體電路部,其中形成一積體電路 ,以及一主壁部,包括金屬膜環繞積體電路部。該方法包 含與積體電路部以及主壁部之形成並行,選擇性形成包括 5金屬臈之副壁部介於積體電路部與主壁部間之步驟。 根據本發明之相偏移光罩為一種相偏移光罩包含相偏 移膜形成於透明基板上,以及一遮光膜形成於透明基板上 的晝線區,畫線區包圍的區域係由積體電路區以及周緣區 組成,於積體電路區將形成積體電路部,於周緣區將形成 1〇周緣部於積體電路部周緣。遮光膜進一步至少係形成於周 緣區以及積體電路區之一部分。 圖式簡單說明 第1圖為佈局圖顯示根據本發明之第一具體實施例之 半導體元件結構; 15 第2圖為剖面圖顯示第-具體實施例之積體電路部結 構; 第3圖為剖面圖顯示沿第i圖之w線所取之剖面圖; 第4圖為佈局圖顯示第一具體實施例之電阻值量測部 之結構; 第5圖為沿第4圖ΙΙ-Π線所取之剖面圖; 第6圖為佈局圖顯示根據本發明之第二具體實施例之 半導體元件結構; '第7圖為佈局圖顯示根據本發明之第三具體實施例之 半導體元件結構; 9 玖、發明說明 第8圖為佈局圖顯示根據本 半導體元件結構; 之第四具體實施例之 第9圖為佈局圖顯轉據本發明 半導體元件結構; 第五具體實施例 5 第10圖為佈局圖顯示根據本發明 半導體元件結構; 第11圖為佈局圖顯示根據本 半導體元件結構; 具體實施例 圖為佈局圖顯示根據本發明之第八具體實施例 10半導體元件結構; 、…第13圖為佈局圖顯示根據本發明之第九具體實施例 半導體元件結構; 第14圖為佈局圖顯示根據本發明之第十具體實施例之 半導體元件結構; 之第六具體實施例 之 之 之 之 之 15 第丨5圖為佈局圖顯示根據本發明之第十一具體實施例 之半導體元件結構; 第16圖為佈局圖顯示根據本發明之第十二具體實施例 之半導體元件結構; 第17圖為佈局圖顯示根據本發明之第十三具體實施例 20 之半導體元件結構; 第18 A圖至第18M圖為示意剖面圖,顯示根據本發明 之具體實施例之半導體元件製造方法之處理程序; 第19圖為平面圖顯示於襯塾形成後之晶圓; 第20圖為佈局圖藉放大該區顯示第ip圖虛線圖所示區 10 589728 玖、發明說明 【實雄^方式】 較佳實施例之詳細說明 後文將參照附圖具體說明根據本發明之具體實施例之 半導體元件及其製造方法。 5 -第一具體實施例- 首先說明本發明之第一具體實施例。 第1圖為佈局圖顯示根據本發明之第一具體實施例之 半導體7G件結構。第2圖為剖面圖顯示第一具體實施例之 積體電路部結構,以及第3圖為剖面圖顯示沿第丨圖之u線 10所取之剖面圖。第4圖為佈局圖顯示第一具體實施例之電 阻值量測部之結構,以及第5圖為沿第4圖Π-Π線所取之剖 面圖。 如第1圖所示,根據第一具體實施例,主壁部2例如設 置為矩形,包圍積體電路部j,於其中形成半導體積體電 15路。根據本具體實施例之半導體元件係沿主壁部2外側之 主壁部2切晶粒且其平面圖係呈矩形。副壁部3例如呈% 予形係設置於主壁部2之各角隅與積體電路部】間。彼此正 交之副壁部3各部分實㈣平行於彼此正交之主壁心各部 ,分以及對應其側邊部分延伸。主壁部2與副壁部3間之間隔 例如㈣1微米。此外,副壁部3之弯曲位置係最接近於主 ^部2之f曲,換言之,對應於頂點位置。此外,電阻值 量測部(電阻值測量裝置)4係設置於副壁部3與積體電路部夏 間用以測量該區之電阻值。本具體實施例中,副壁部塢 第一壁件。 ' 12 589728 玖、發明說明 積體電路部1中,複數個MOS電晶體等形成為如第2圖 所示。例如矽基板等半導體基板101藉元件隔離絕緣膜1〇2 而被劃界分成複數個元件主動區。然後閘絕緣膜1 〇3及閘 , 極104係形成於半導體基板1〇1上。於閘絕緣膜ι〇3以及閘 5 極104側邊,形成側壁絕緣膜105。於半導體基板ιοί表面 上,形成源/汲擴散層106,於平面圖觀視,將閘絕緣膜 103以及閘極104夾置於其間。 此外,例如氮化矽膜107以及氧化矽膜1〇8係形成於全 · 部表面上接觸孔到達源/汲擴散層1 〇6,接觸孔係形成於氮 10 化矽膜1〇7以及氧化矽膜108。接觸孔直徑例如約0.10至 0.20微米。此外氮化鈦膜1〇9形成為黏膠層,因而覆蓋接 觸孔側面及底面,接觸孔中嵌置鎢膜11〇。 此外,例如有機絕緣膜111及氧化矽膜112係形成於全 部表面上,到達氮化鈦膜109及鎢膜11〇之溝渠135係形成 15 於有機絕緣膜111以及氧化石夕膜112。例如组膜113形成作 為阻播金屬膜,覆蓋溝渠135之側面及底面,溝渠内後置 鲁 同等製成的線路114。 此外,氮化矽膜115以及氧化矽膜116形成於全部表面 上作為層間絕緣膜,到達下方線路亦即到達線路丨14之接 20 觸孔136係形成於氮化石夕膜115及氧化石夕膜116。接觸孔直 · 徑例如約為0.15至0.25微米。 此外’有機絕緣膜117以及氧化矽膜11 §係形成於全部 表面上,溝渠137係連結至形成於氮化矽膜115以及氧化石夕 膜116之接觸孔136,溝渠137係形成於有機絕緣膜117以及 13 玖、發明說明 氧化石夕膜118。鈕膜119例如係形成為阻擋金屬膜,覆蓋接 觸孔136及溝渠137之側面及底面,於接觸孔136及溝渠137 嵌置同等製成的線路120。 複數個基本結構體121其各自係由前述氮化碎膜115、 氧化碎膜116、有機絕緣膜117、氧化石夕膜118、组膜119及 線路120等製成,於本具體實施例共提供基本結構體丨以中 之三者。 此外’氮化矽膜122及氧化矽膜123係形成於最上方基 本結構體121上,到達線路120(組成最上基本結構體121)之 接觸孔138係成形於氮化矽膜122及氧化矽膜123。接觸孔 直徑例如約為1·〇〇至1·1〇微米。此外阻擋金屬膜124係形成 為覆蓋接觸孔138側面及底面,以及覆蓋氧化矽膜123表面 之一部分;鋁及鋁合金膜(後文稱作為鋁膜125)以及阻擋金 屬膜126係成形於阻擔金屬膜124上。此外氧化石夕膜127係 形成於全部表面上,因而覆蓋阻擋金屬膜124、鋁膜125及 阻擋金屬膜126,例如氮化矽膜128成形於氧化矽膜127上 作為塗覆膜。 如此當第2圖所示兩個MOS電晶體組成一個CM〇s電晶 體時,擴散層106之傳導形式於二各別M〇s電晶體間有別 ,適當形成井(圖中未顯示)於半導體基板1〇1表面。 同時如第3圖所示,擴散層1〇仏係形成於主壁部2及副 壁部3之半導體基板ιοί表面。擴散層1〇仏之傳導形式並無 特殊限制。此外,類似積體電路部丨,例如氮切膜1〇7以 及氧化矽膜108形成於全部表面上,到達擴散層1〇仏之溝 589728 玖、發明說明 渠形成於氮化石夕膜107及氧化石夕膜1〇8。溝渠寬度例如約為 〇·15至〇.3〇微米。例如氮化欽膜1〇9成形作為膠黏層,覆蓋 溝渠側面及底面,各溝渠内嵌置鎢膜110。 此外,類似積體電路部丨,有機絕緣膜lu及氧化矽膜 5 U2例如成形於全部表面上,到達氮化鈦膜1〇9及鎢膜11〇 之溝渠成形於有機絕緣膜lu及氧切膜112。溝渠寬度例 如約為2微米。各個溝渠成形為例如氮化鈦膜及鎢膜 no係位於溝渠中央。域113例如成形作為阻播金屬膜, 因而覆蓋溝渠側面及底面。各溝渠内嵌置銅等材料製成的 1〇 金屬膜114a。 此外,類似積體電路部丨,氮化矽膜丨丨5及氧化矽膜 Π6例如成形於全部表面上,到達下方金屬膜亦即到達金 屬膜114a之溝渠成形於氮化矽膜u5及氧化矽膜116。溝渠 寬度例如約為0.20至〇·35微米。各溝渠係成形為讓溝渠中 15央位置例如形成有機絕緣膜Π1及氧化矽膜112。因此就平 面圖觀視,本溝渠所在位置係與成形於氮化矽膜1 〇7及氧 化矽膜108之溝渠相同位置。 此外,類似積體電路部丨,有機絕緣膜丨丨7及氧化矽膜 Π8係成形於全部表面上,連結至成形於氮化矽膜ιΐ5及氧 2〇化矽膜116之溝渠的該等溝渠,係成形於有機絕緣膜117及 氧化矽膜118。溝渠例如寬約2微米。此種溝渠之成形方式 ,係讓成形於氮化矽膜丨丨5及氧化矽膜丨丨6之溝渠位於其中 央。因此本溝渠於平面圖觀視時,例如係位於成形於有機 絕緣膜111及氧化矽膜112之溝渠的相同位置。舉例言之, 15 玖、發明說明 鈕膜119成形作為阻擋金屬膜,因而覆蓋成形於氮化矽膜 115及氧化石夕膜116之溝渠側面及底面,且覆蓋成形於有機 絕緣膜117及氧化矽膜118之溝渠側面及底面,於各溝渠嵌 置銅膜等製成的金屬膜120a。 複數個基本結構體121a,如前文所述,各個基本結構 體係由氮化矽膜115、氧化矽膜116、有機絕緣膜117、氧 化矽膜118、鈕膜119及金屬膜120a等製成,類似積體電路 部1,本具體實施例共設置三個基本結構體121&。 此外類似積體電路部1,氮化矽膜122及氧化矽膜123 係成形於最上方的基本結構體121a上,到達金屬膜i20a( 其構成最上方基本結構體12la)之溝渠係成形於氮化矽膜 122及氧化矽膜123。溝渠寬度例如約為1.15至1_25微米。 阻擋金屬膜124係成形為覆蓋溝渠側面及底面,以及覆蓋 氧化矽膜123部分表面,鋁膜125及阻擋金屬膜126係成形 於阻擋金屬膜124上。此外,氧化矽膜127係成形於全部表 面上,因而覆蓋阻擋金屬膜124、鋁膜125及阻擋金屬膜 126,氮化矽膜128例如係成形於氧化矽膜127上作為塗覆 膜。 於副壁部3,成形於氮化矽膜ι15及氧化矽膜116之溝 渠、以及成形於氮化矽膜122及氧化矽膜123之窄溝渠131 ’比成形於有機絕緣膜111及氧化矽膜112之溝渠以及成形 於有機絕緣膜117及氧化矽膜118之寬溝渠132更短;如第1 圖所示,窄溝渠131之二端部係位於寬溝渠132之二端部内 側0 589728 玖、發明說明 如第1圖及第4圖所示,二梳狀電極5a及5b係設置於電 阻值量測部4。梳狀電極5a及5b之齒係以交錯方式排列。 用來查驗確定防水性之監視襯墊6a及6b各自係連結至梳狀 電極5a及5b—端。此外,介於積體電路部1與主壁部2間之 5 區域’於該處並未形成副壁部3及電阻值量測部4,以適當 間隔設置複數個評比襯墊7,評比襯墊7係供由外側輸入信 號用以評比於積體電路部1形成的積體電路。 如第5圖所示,梳狀電極5a及5b之剖面結構係同主壁 部2及副壁部3的剖面結構,但金屬膜並未連結至基板。但 1〇溝渠寬度各異。換言之,梳狀電極5a及5b中,成形於氮化 矽膜115及氧化矽膜116之溝渠、以及成形於氮化石夕膜122 及氧化石夕膜123之窄溝渠133例如寬約〇·2〇至〇·35微米,以 及成形於有機絕緣膜111及氧化矽膜112之溝渠、及形成於 有機絕緣膜117及氧化矽膜118之寬溝渠134例如寬約〇 6微 15米。此外,梳狀電極5a及5b之齒間間隔例如約為〇·2微米。 部分鋁膜125由氮化矽膜128及氧化矽膜127暴露出而製成 監視概塾6 a及6 b。 具有此種結構之第一具體實施例中,於平面圖觀視, 呈「L」子形之副壁部3係選擇性設置於呈矩形之主壁部2 20内側,於主壁部2的應力最集中的四個角隅、以及複數組 成主壁部2及副壁部3之金屬膜係連結至半導體基板1〇1, 因此應力容易分散於角隅。因此即使因加熱處理等造成應 力集中,比較習知技術,較為不可能出現層間剝離及裂縫 。此外,即使於角隅出現裂縫等,因主壁部2及副壁部3具 17 玫、發明說明 有雙層結構,故來自外側的水氣幾乎不會到達積體電路部 、、σ果,根據本具體實施例,可確保極高防水性。 此外,因副壁部3之形成位置乃未成形襯墊等的位置 不存在有習知技術特別會影響半導體元件功能的元件,因 此即使Μ壁部3係設置於此位置,晶片面積也幾乎不會增 加0 此外,主壁部2及副壁部3可經由當製造組成積體電路 ^ 1等之氮化矽膜、氧化矽膜、有機絕緣膜、線路等時, I更光罩形狀製成,因而也可避免製造處理步驟數目的增 10 加0 此外,彼此不同的電位可施加於電阻值量測部4之襯 墊6a及6b,因而量測介於其間之電阻值。若有水分入侵, 會出現紐路且電阻值升高。藉由測定電阻值,可決定是否 有水分的入侵。如此可獲得高度可靠度。 15 -第二具體實施例- 其次將說明本發明之第二具體實施例。第6圖為佈局 圖,顯示根據本發明之第二具體實施例,半導體元件之壁 部結構。 根據第二具體實施例,副壁部結構係與第一具體實施 20例之副壁部結構不同。具體言之,如第ό圖所示,副壁部 3a之窄溝渠131長度及寬溝渠132長度參照彎曲點而言為相 同’且各別端部係位於平面圖的相同位置。垂直交叉溝渠 延伸方向之該副壁部3a各個位置剖面結構,係同第一具體 實施例之副壁部3剖面結構,但溝渠長度說明如前。本具 18 589728 玖、發明說明 體實施例中,副壁部3&為第一壁件。 根據前述第二具體實施例,也可獲得如同第一具體實 施例之相同效果。 -第二具體實施例· 5 現在將說明本發明之第三具體實施例。第7圖為佈局 圖顯示根據本發明之第三具體實施例,一種半導體元件之 壁部結構。 根據第三具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第7圖所示,副壁部 1〇 3b具有平面形狀,而第一具體實施例副壁部3之二端部係 朝向主壁部2垂直彎曲,且係連結至主壁部2。此外,副壁 部3b之窄溝渠131係連結至主壁部2之窄溝渠131,副壁部 3b之寬溝渠132係連結至主壁部2之寬溝渠丨^。垂直交叉 溝渠延伸方向之副壁部3b各個位置的剖面構造係同第_具 15體實施例之副壁部3構造,但具有如前文說明之平面形。 本具體實施例中,副壁部3b為第一壁件。 根據前述第三具體實施例,也可獲得如同第一具體實 施例之相同效果。此外因副壁部係耦合至主壁部,故更加 不可能出現裂縫。如此容易入侵水分的絕緣膜於副壁部内 20側與外側間完全被切斷,因而更不可能出現剝離。 -第四具體實施例- 其次將說明本發明之第四具體實施例。第8圖為佈局 圖顯示根據本發明之第四具體實施例,一種半導體元件之 壁部結構。 19 玖、發明說明 根據第四具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第8圖所示,副壁部 3c之平面形狀為矩形。垂直交叉溝渠延伸方向之副壁部3。 各個位置的剖面構造,係同第一具體實施例之副壁部3之 剖面構造,但前文說明之平面形狀除外。此外,組成電阻 值量測。卩4之梳狀電極5&及51)(未顯示於第8圖)例如係排列 成將副壁部3c夾置於主壁部2與梳狀電極本身間。特定言 之,平面圖呈矩形之副壁部3e之四邊當中,梳狀電極域 5b例如係沿遠離主壁部2頂點的兩邊設置。本具體實施例 中’副壁部3 c為第四壁件。 根據則述第四具體實施例也可獲得如同第一具體實施 例之相同效果。 -第五具體實施例- 其次將說明本發明之第五具體實施例。第9圖為佈局 圖顯示根據本發明之第五具體實施例,一種半導體元件之 壁部結構。 根據第五具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第9圖所示,複數個 壁件(本具體實施例為兩個矩形壁件3dl及3d2)設置作為副 壁部3d。本具體實施例中,壁件3d2為第四壁件,以及壁 件3 d 1為第五壁件。副壁部3 d係垂直交叉溝渠延伸方向, 組成副壁部3d之壁件3dl及3d2各別位置之剖面構造係同第 一具體實施例之副壁部3之剖面構造,但平面形狀係如前 文說明。 玖、發明說明 根據刖述第五具體實施例,可獲得較高防水性。 如此副壁部3d可由三個或三個以上的壁件組成。 •第六具體實施例_ 其次將說明本發明之第六具體實施例。第10圖為佈局 5圖顯示根據本發明之第六具體實施例,一種半導體元件之 壁部結構。 根據第六具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第1〇圖所示,複數個 鲁 (例如二個)壁件361至363例如係以規則間隔距離,由主壁 4 2角隅朝向積體電路部1該側排列,因而組成副壁部3e。 各壁件3el至3e3具有與第一具體實施例之副壁部3之相同 結構。本具體實施例中,壁件3el至3e3為第一壁件。 根據刖述第六具體實施例,類似第五具體實施例,也 可獲得較南防水性。 15 如此副壁部3e可由二、或四或四以上個壁件組成,各 個壁件具有與副壁部3之壁件的相同結構。 鲁 -第七具體實施例- 其次將說明本發明之第七具體實施例。第11圖為佈局 圖顯示根據本發明之第七具體實施例,一種半導體元件之 · 20 壁部結構。 - 根據第七具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第^圖所示,比壁件 3f2更短的壁件3fl係設置於積體電路部丨之壁件3f2該側上 ,壁件具有第一具體實施例之副壁部3之相同結構,因而 21 589728 玖、發明說明 組成副壁部3f。壁件3fl垂直交叉於溝渠延伸方向,壁件 3fi各個位置的剖面構造係同第—具體實施例之副壁部3之 剖面構造。本具體實施例中,壁件3f2為第一壁件,以及 壁件3 fl為第二壁件。 5 根據前述第七具體實施例,類似第五及第六具體實施 例,也可獲得較高防水性。 -第八具體實施例- 其次將說明本發明之第八具體實施例。第12圖為佈局 圖顯示根據本發明之第八具體實施例,一種半導體元件之 10 壁部結構。 根據第八具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第丨2圖所示,以主壁 部2包圍第七具體實施例之壁件3〇及3〇之壁件3gl,係設 置成組成副壁部3g。壁件3gl係垂直交叉溝渠延伸方向, 15壁件3gl各個位置的剖面構造係同第一具體實施例之副壁 部3之剖面構造。本具體實施例中,壁件3gl為第三壁件。 根據前述第八具體實施例,類似第五至第七具體實施 例,也可獲得較高防水性。 •第九具體實施例- 20 其次將說明本發明之第九具體實施例。第13圖為佈局 圖顯示根據本發明之第九具體實施例,一種半導體元件之 壁部結構。 根據第九具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第13圖所示,寬溝渠 22 589728 玖、發明說明 132a係同第七具體實施例之壁件3fi及3f2之溝渠132,寬溝 渠132a係形成於存在於壁件3£1與3〇間的有機絕緣膜ιΐ7及 氧化矽膜118,鈕膜119及金屬膜120a嵌置於溝渠132a而組 成副壁部3h。 5 根據别述第九具體實施例,類似第五至第八具體實施 例’也可獲得較高防水性。 -第十具體實施例- 其次將說明本發明之第十具體實施例。第14圖為佈局 圖顯示根據本發明之第十具體實施例,一種半導體元件之 10 壁部結構。 根據第十具體實施例,副壁部結構也與第一具體實施 例之副壁部結構不同。具體言之,如第14圖所示,同第七 具體實施例之壁件3Π及3f2之溝渠132的寬溝渠132a,其係 形成於有機絕緣膜117及氧化矽膜118且存在於壁件3fl與 15 3f2間。此外,同壁件3fl及3f2之溝渠131之窄溝渠I3la, 其係形成於氮化矽膜丨丨5及氧化矽膜u 6且係存在於壁件 3fl與3f2間。鈕膜119及金屬膜120a係嵌置於溝渠I3ia及 132a,而組成副壁部3i。 根據前述第十具體實施例,類似第五至第九具體實施 20例,也可獲得較高防水性。 -第十一具體實施例_ 其次將說明本發明之第十一具體實施例。第15圖為佈 局圖顯示根據本發明之第十一具體實施例,一種半導體元 件之壁部結構。 23 589728 玖、發明說明 根據第十-具體實施例,副壁部結構也 施例之副壁部結構不同。具體言之,如/、 具體貫 _ 第15圖所示,設置 副壁部’其係呈「L」字形,及其兩端係連結至主_ 。副壁部3j係垂直交又溝渠延伸方向,副壁判各個位置 之剖面構造係同第一具體實施例之副壁部3之剖面構造。 本具體實施例中,副壁部3j為第六壁件。
根據前述第十一具體實施例,類似第五至第十具體實 施例’也可獲得較高防水性。 -第十二具體實施例- 其次將說明本發明之第十二具體實施例。第16圖為佈 局圖顯示根據本發明之第十二具體實施例,—種半導體元 件之壁部結構。
根據第十二具體實施例,副壁部之結構為組合第五具 體實施例之副壁部3d及第十一具體實施例之副壁部3』。具 15體言之,如第16圖所示,第五具體實施例之壁部3(11及3们 係設置於存在於壁件3kl(具有如同第十一具體實施例之副 壁部3j結構之相同結構)與主壁部2間之方形區域,因而組 成副壁部3k。本具體實施例中,壁件3kl為第六壁件。 根據前述第十二具體實施例,類似第五至第十一具體 20實施例,也可獲得較高防水性。 -第十三具體實施例_ 其次將說明本發明之第十三具體實施例。第17圖為佈 局圖顯示根據本發明之第十三具體實施例,一種半導體元 件之壁部結構。 24 589728 玖、發明說明 根據第十三具體實施例,副壁部結構係與第十二具體 實施例之副壁部結構不同。具體言之,如第17圖所示,寬 溝渠132延伸至有機絕緣膜117及氧化矽膜118,二膜係存 在於組成第十二具體實施例之副壁部3k的壁件3dl與3d2間 5 ,以及進一步延伸至壁件3d2方形區内部。钽膜119及金屬 膜120a係嵌置於溝渠132而組成副壁部3m。 根據前述第十三具體實施例,類似第五至第十二具體 實施例,也可獲得較高防水性。 φ -半導體元件之製造方法- 10 其次將說明根據第一具體實施例之半導體元件之製造 方法。第18A圖至第18M圖為示意剖面圖,以處理順序顯 示根據本發明之第一具體實施例之半導體元件之製造方法 。如此唯有對應於主壁部2之區域將顯示於第18A圖至第 18M 圖。 15 首先’元件隔離絕緣膜102例如藉LOCOS法、STI法等 形成於呈晶圓態之半導體基板1〇1表面上。隨後,閘絕緣 · 膜103、閘極1〇4、側壁絕緣膜1〇5以及源/汲擴散層1〇6形 成於積體電路部1。此外,於主壁部2及副壁部3,擴散層 106a及106b係與源/汲擴散層1〇6形成之同時選擇性形成。 20其久’氮化矽膜107及氧化矽膜108例如藉電漿CVD方法形 成於全部表面上。氮化矽膜107及氧化矽膜108厚度例如分 別為70奈米及1000奈米。其次,氧化矽膜1〇8藉化學機械 抛光(CMP)平坦化,因而消除高度差異。於平坦化處理後 ,氧化矽膜108之厚度例如為700奈米。隨後光阻201施用 25 589728 玖、發明說明 於氧化矽膜108上,光阻201經曝光及顯影。隨後圖案201a 形成於光阻201,圖案201 a係供於積體電路部1形成接觸孔 以及於主壁部2與副壁部3形成窄溝渠131及133之用。如此 至於電阻值量測部4,例如與元件隔離絕緣膜102形成之同 5 時,元件隔離絕緣膜可形成於半導體基板101表面之電阻 值量測部4全區上。另外,元件隔離絕緣膜可形成於半導 體基板101表面,只在欲形成電極5a及5b該區。 隨後如第18B圖所示,經由使用光阻201作為光罩,氧 化矽膜108及氮化矽膜107使用CF族氣體,接受向異性蝕刻 10 。如此形成接觸孔於積體電路部1,以及形成窄溝渠13 1及 133於主壁部2、副壁部3及電阻值量測部4。隨後光阻201 被去除,氮化鈦膜1〇9例如係藉濺鍍CVD等方法形成於接 觸孔内、窄溝渠131及133内及氧化矽膜108上作為膠黏層 。此外,鎢膜110例如藉CVD等方法形成於氮化鈦膜1〇9上 15 。氮化鈦膜1〇9例如厚50奈米,鎢膜11〇例如厚4〇〇奈米。 隨後氧化矽膜108上的氮化鈦膜1〇9及鎢膜11〇藉CMp等方 法去除,因此只留下接觸孔及窄溝渠131及133之氮化鈦膜 109及鎢膜11〇。 將說明於氧化矽膜108及氮化矽膜1〇7蝕刻期間、或光 20阻201去除期間,對半導體基板101造成損傷之情況。首先 經由調整處理條件如(:^型氣體之C含量對F含量之比、C含 量對Η $量之比、氧氣及氬氣流量、總壓力、分壓比、溫 度、電漿功率、基板電位等,而適當調整氧化石夕膜108與 氮化矽膜107間之蝕刻選擇比。然後只有氧化矽膜108接受 26 589728 玖、發明說明 蝕刻。其次使用氧灰化而去除光阻2〇 1,以及隨後於不可 能對半導體基板101造成損傷之條件下,讓氮化矽膜1〇7接 受钱刻。 如第18C圖所示,於去除不必要之氮化鈦膜1〇9及鎢膜 5 110後,有機絕緣膜材例如藉旋塗法施用於全部表面上。 然後,有機絕緣膜材接受適合此種材料之加熱處理,例如 於400 C之加熱處理60分鐘。因而有機絕緣膜材硬化,且 有機絕緣膜111形成。此外,形成氧化矽膜112於有機絕緣 · 膜111上。有機絕緣膜111及氧化矽膜112二者例如厚25〇奈 10米。隨後光阻2〇2施用於氧化矽膜112上,光阻202經曝光 及顯影。因此圖案202a形成於光阻202,圖案202a係供形 成積體電路部1之線路溝渠13 5、以及主壁部2、副壁部3及 電阻值量測部4之寬溝渠132及134之用。 隨後如第18D圖所示,經由使用光阻202作為光罩,氧 15化矽膜U2接受向異性蝕刻,隨後有機絕緣膜111使用氫氣 與氮氣之混合氣,接受蝕刻。藉此將溝渠135形成於積體 · 電路部1,以及形成寬溝渠132及134於主壁部2、副壁部3 及電阻值量測部4。此時,光阻202連同有機絕緣膜1 π被 去除’但存在於其下方之氧化矽膜1丨2未接受蝕刻。其次 20例如濺鍍等形成鈕膜113於溝渠135、132及134内以及氧化 矽膜112上作為阻擋金屬膜。此外,將形成為線路丨14及金 屬膜114a(例如銅膜)之線路材料膜,例如藉鍍覆等方法而 形成於鈕膜113上。須注意當線路材料膜係藉鍍覆法形成 時,較佳於藉濺鍍形成钽膜113後,形成種子層,以及隨 27 589728 玖、發明說明 後較佳形成線路材料用膜。鈕膜Π3例如厚30奈米,線路 材料膜例如厚1800奈米。 後氧化碎膜112上的組膜Π3及線路材料膜藉CMP等 方法去除,因而只留下溝渠135、132及134之㈣113及線 路材料膜。結構如第18E圖所示,形成線路1 14及金屬膜 114a。 然後如第18F圖所示,氮化矽膜115及氧化矽膜116循 序形成於全部表面上。氮化矽膜Π5例如厚50奈米,氧化 矽膜116例如厚8〇〇奈米。氮化矽膜115係作為蝕刻擋止膜 1〇及擴散防止膜。隨後氧化矽膜116例如藉CMP變平坦化, 因而消除兩度差異。此種平坦化處理後,氧化石夕膜116厚 度例如為400奈米。如此,可形成厚度例如約為4〇〇奈米之 氧化矽膜116於氮化矽膜115上,俾刪除CMP處理。其次, 有機絕緣膜117及氧化石夕膜118循序形成於氧化石夕膜116上 15 。如前文說明,有機絕緣膜117之形成方式可例如藉旋塗 施用有機絕緣膜材,讓有機絕緣膜材接受適當熱處理,以 及硬化有機絕緣膜材而製成。有機絕緣膜117及氧化矽膜 118之厚度例如為25〇奈米。 隨後用作為溝渠形成用之硬罩的金屬膜203,形成於 2〇氧化矽膜118上。金屬膜203例如為氮化鈦膜,而其厚度例 如為100奈米。此外’光阻2〇4施用於金屬膜2〇3,光阻2〇4 經曝光及顯影。隨後,圖案2〇4a成形於光阻2〇4,圖案 204a係供於積體電路部1形成溝渠137、以及於主壁部2、 副壁部3及電阻值量測部4形成寬溝渠132及134之用。 28 589728 玖、發明說明 隨後如第18G圖所示,經由使用光阻204作為光罩,金 屬膜203使用C1類氣體接受蝕刻。隨後圖案204a轉印至金 屬膜203而形成圖案203a。然後藉灰化去除光阻204。其次 光阻205施用於全部表面上,光阻205經曝光及顯影。藉此 5 形成圖案2〇5a於光阻205,圖案205a係供於積體電路部1形 成接觸孔136以及於主壁部2、副壁部3及電阻值量測部4形 成窄溝渠131及133之用。 接著如第18H圖所示,氧化矽膜118經由使用光阻205 作為光罩而接受蝕刻。此外,經由使用氧化矽膜丨丨8作為 10光罩’有機絕緣膜117使用氫氣及氮氣之混合氣接受蝕刻 ’因而形成接觸孔136於積體電路部1,以及形成窄溝渠 131及133於主壁部2、副壁部3及電阻值量測部4。此時, 光阻205係連同有機絕緣膜117 一起去除,但位於其下方之 金屬膜203及氧化矽膜118未接受蝕刻。須注意若於金屬膜 15 203形成圖案203a時造成異位,則較佳於氧化矽膜118蝕刻 前’使用光阻205作為光罩,去除金屬膜2〇3之不必要的部 分。 隨後如第181圖所示,經由使用金屬膜2〇3及有機絕緣 膜117作為光罩,氧化矽膜118及116接受蝕刻。結果圖案 20 2〇3&轉印至氧化矽膜118,以及成形於氧化矽膜118及有機 絕緣膜117之圖案轉印至氧化矽膜116。此時氧化矽膜118 之蝕刻止於有機絕緣膜117,氧化矽膜116之蝕刻止於氮化 矽膜115,其係作為蝕刻擋止膜。 隨後如第18J圖所示,使用金屬膜2〇3及氧化矽膜118 29 玖、發明說明 作為光單’有機絕緣膜i 17接受向異性蝕刻。隨後氮化矽 膜115使用氧化石夕膜116作為光罩接受向異性蝕刻。結果, 接觸孔136及溝渠137成形於積體電路部1,溝渠131及133 形成於主壁部2及副壁部3,以及溝渠132及134成形於電阻 值量測部4。如此於氮化矽膜115之向異性蝕刻後,可進行 有機絕緣膜117之向異性蝕刻。 隨後如第18K圖所示,鈕膜119係藉濺鍍等方法形成於 溝渠131至135内、接觸孔136内及金屬膜2〇3(變成表面)上 ’作為阻擋金屬膜。此外,將變成線路12〇以及金屬膜 120a(例如銅膜)之線路材料用膜,例如藉鍍覆等方法而形 成於叙膜119上。須注意當線路材料用膜係藉鍍覆法製成 時’較佳於组膜119形成後藉濺鍍形成種子層,以及隨後 形成線路材料用膜。钽膜n9例如厚3〇奈米,線路材料膜 例如厚1800奈米。 隨後,金屬膜203、鈕膜119以及氧化矽膜118上之線 路材料用膜藉CMP等方法去除,因此鈕膜119及線路材料 用膜只留在變成表面之溝渠丨31至135及接觸孔136。結果 如第18L圖所示,金屬膜120a係形成於主壁部2、副壁部3 及電阻值量測部4,以及線路120(未顯示於第18L圖)係形 成於積體電路部1。其次,氮化矽膜115再度形成於全部表 面上,第18F圖所示處理至第18L圖所示處理重複預定次數。 然後於第18M圖所示,於形成最上方基本結構體121 及121a後,氮化矽膜122及氧化矽膜123形成於全部表面上 。隨後,使用光阻(圖中未顯示),其中形成預定圖案,溝 589728 玖、發明說明 渠131及133以及接觸孔138成形於氧化矽膜123及氮化矽膜 122。其次,阻擋金屬膜124及鋁膜125形成於溝渠131及 133内、接觸孔138内及氧化矽膜123上;此外,阻擋金屬 膜126形成於鋁膜125上。其次,阻擋金屬膜126、鋁膜125 5 及阻擋金屬膜124被圖案化成為預定形狀,其上方氧化矽 膜127形成於全部表面上。然後,氮化矽膜128形成於氧化 矽膜127上作為塗覆膜。 隨後於氮化矽膜128及氧化矽膜127之預定位置形成開 口,因而選擇性暴露阻擋金屬膜126。此外,暴露出的阻 10 擋金屬膜126接受蝕刻,因而暴露鋁膜125。此種暴露部分 變成供查驗防水性之監視襯墊6a及6b以及評比襯塾7。第 19圖為平面圖,顯示襯墊形成後的晶圓;第20圖為佈局圖 ,顯示第19圖以虛線顯示該區之放大視圖。當形成查驗防 水性之監視襯墊6a及6b以及評比襯墊7時,存在有有效晶 15片區8(第19圖影線顯示區),有效晶片區8與晶圓周邊隔開 一段固定距離或以上。隨後有效晶片區8沿切割線9切晶粒 ,切割線9為毗鄰主壁部2間之中線,因而晶圓被切晶粒成 為複數個晶片。 如此可製造根據第一具體實施例之半導體元件。 20 注意,當製造根據第二至第十三具體實施例之半導體 元件時,適合改變供成形副壁部3及電阻值量測部4用之圖 案。 -第十四具體實施例- 前述半導體元件之製法中,相偏移光罩例如中間,相 31 589728 玫、發明說明 型相偏移光罩用於將光阻圖案化。 中間調相型相偏移光罩將使用第30A及30B圖說明。 第30A及30B圖分別為平面圖及剖面圖顯示相偏移光罩。 第30A圖為平面圖,第30B圖為沿第30A圖ΙΙΙ_ΙΠ線所取之 5 剖面圖。 如第30Α及30Β圖所示,半透明相偏移膜402形成於透 明基板400上。作為相偏移膜4〇2,例如使用可偏移透射通 過其中之光位相達180度之相偏移膜。 · 於欲形成之積體電路部之積體電路區404,相偏移膜 10 402有接觸孔圖案407形成於其中。接觸孔圖案407意圖用 以形成接觸孔。 於周緣區406,積體電路部周緣之周緣部欲形成於該 區’相偏移膜402有主壁部圖案408以及副壁部圖案410成 形於其中。主壁部圖案408為形成主壁部2用之圖案(參照 15第1圖)。副壁部圖案410為形成副壁部3用之圖案(參照第i 圖)。 鲁 於晝線區412、遮光膜414形成於相偏移膜402上。注 意晝線區412為當隨後使用步進器進行移轉以及曝光時, 毗鄰之光發射彼此重疊區(多重曝光區)。 20 如此構造中間調相偏移光罩。 ’ 使用中間調相偏移光罩造成通過相偏移膜402之光與 通過透射區之光間之位相差為18〇度,故可增強光干涉造 成圖案邊緣附近的對比度。如此可於顯微鏡下形成積體電 路部。 32 玖、發明說明 但於一般中間調相偏移光罩,當複數個圖案彼此毗鄰 時,稱作為邊葉的非期望異常圖案,偶爾於圖案附近產生 邊葉。此乃中間調相偏移光罩的特殊問題。邊葉係由通過 半透明相偏移膜組成圖案之光交互干涉而產生。因主壁部 圖案408及副壁部圖案41〇係成形為線性,故其曝光量係比 接觸孔圖案407之曝光量更大。如此於主壁部及副壁部附 近谷易出現邊葉。 當使用第30A及30B圖所示中間調相偏移光罩,進行 曝光時產生的邊葉,將使用第31圖及第32圖說明。第31圖 為顯示邊葉(1號)之視圖。第32圖為顯示邊葉(2號)之視圖。 如第31圖及第32圖箭頭顯示,邊葉係於有l字形圖案 之部件以及有T字形圖案之部件附近產生。此外,邊葉偶 爾也於有線形圖案(但未顯示)之部件產生。 同時’日本專利公開案第8-279452號揭示一項技術, «玄技術藉开> 成虛設開口區而防止邊葉的產生。但當使用該 參考文獻所示技術時,微影術之照明條件等每次皆需調整 為最理想化,因而造成工作量變大。此外,於該參考文獻 所不技術,極為難以防止於具有線性圖案之部件產生邊葉。 經積極從事研究後,本發明發明人發現使用具有下述 構造之相偏移光罩,可製造前述半導體元件,同時防止邊 葉的發生。 根據本發明之第十四具體實施例之相偏移光罩將使用
第23A、第23B、第24A及第24B圖說明。第23A圖及第23B 圖分別為顯示本具體實施例之相偏移光罩之平面圖及剖面 589728 玖、發明說明 圖。第23A圖為平面圖及第23B圖為沿第23A圖之線III-III 所取之剖面圖。第24A及第24B圖為顯示根據本具體實施 例之相偏移光罩之放大視圖。第24A及24B圖顯示第23A圖 圈起區之放大視圖。第24A圖為平面圖以及第24B圖為沿 5 第24A圖之線ΙΠ-ΙΙΙ所取之剖面圖。雖然第23A及23B圖中 刪除部分壁件圖案3091)(參照第24八及246圖),但第23八及 23Β圖刪除之壁件圖案309b也顯示於第24Α及24Β圖。使用 相同參考編號及符號來表示根據第1圖至第22圖所示第一 至第十三具體實施例之半導體元件以及半導體元件製法之 10 相同組成元件,因而將刪除或簡化其說明。 將以第18A圖所示用於圖案化光阻2〇1之相偏移光罩用 來解說本具體實施例。特別,於光阻2〇丨用以形成圖案 20la等之相偏移光罩將取用以說明本具體實施例,圖案 20la係供形成到達源/汲擴散層1〇6(參照第2圖)之接觸孔以 15及到達擴散層106a(參照第3圖)之溝渠131(參照第1圖)之用。 本具體實施例中,將以供圖案化第18A圖所示光阻2〇1 之相偏移光罩為例舉例說明,但本發明原理可應用於供圖 案化全部其它光阻用之相偏移光罩,該等光阻例如光阻 2〇2(參照第i8C圖)、光阻2〇4(參照第18F圖)、光阻2〇5(參 20 照第18G圖)等。 如第23A及23B圖所示,相偏移膜3〇2係成形於透明基 板300上。作為相偏移膜3〇2之材料,例如可使用一種材料 ’該材料之光透射比約為4%至約3()%,且該材料偏移光位 相達180度特別作為相偏移膜3〇2之材料,可使用⑽叫 34 589728 玖、發明說明 矽化鉬)等。 於其中欲形成積體電路部之積體電路區3〇4,換令之 於主區,相偏移膜302有接觸孔圖㈣7形成於其中。接觸 孔圖案307為前述供形成接觸孔用之圖案。 5 U欲形成積體電路部周邊之周緣部的周緣區306 ,相偏移膜3〇2其中成形主壁部圖案308以及副壁部圖案 •主壁部圖_8為如前述供形成主壁部2(參照第旧) 用之圖f田ij壁口p圖案31〇為供形成如前述副壁部參照 第1圖)用之圖案。 ^ 10 力第24A及鳩圖所示,副壁部圖案310係由壁部件圖 案309a及壁部件圖案309b組成。於外側之壁部件圖案麻 全體成形為L字形。形成複數個壁部件圖案309b於内側。 於内側之壁部件圖_9b各自之形狀係近似接觸孔圖案 307之形狀。複數個壁部件圖案3〇9b整體排列成「方形」。 15如此整體排列成「方形」之複數個壁部件圖案3_於此處 係排列成單一方形,但複數個壁部件圖案3〇9b整體排列成 方形之排列非僅限於單一方形而可排列成兩個方形或以上 。外側之壁部件圖案309a係連結至主壁部圖案3〇8。主壁 部圖案308與副壁部圖案3 1〇之壁部件圖案3〇9a彼此連結部 20 分成形為T字形圖案。 於晝線區3 12 ’形成例如鉻組成之遮光膜3 14。 遮光膜3 14也形成於周緣區306。於具體實施例,遮光 膜314也成形於周緣區306之理由解釋如後。遮光膜314可 防止光線通過相偏移膜3〇2,因而減少於周緣區3〇6出現光 35 589728 玖、發明說明
干涉。如此可防止於周緣區306出現邊葉。如第23A及23B 圖所示,遮光膜3 14係成形為覆蓋範圍由副壁部圖案31〇角 隅向内延伸例如約1微米至約5微米。 成形於周緣區306之圖案尺寸比起成形於積體電路區 5 304之圖案尺寸相對較大。成形於周緣區3〇6之圖案除了主 壁部圖案308及副壁部圖案310外,包括接觸孔圖案(圖中 未顯示)等。將周緣區圖案尺寸製作成比積體電路區圖案
尺寸更大之理由說明如後。換言之,於相偏移膜3 之未 以遮光膜314覆蓋區,獲得高度解析度,因此可形成顯微 10 尺寸的開口;它方面,相偏移膜302之以遮光膜314覆蓋區 之解析度低,因而難以成形顯微尺寸開口。結果,主壁部 2(參照第1圖)及副壁部3(參照第丨圖)寬度於晶圓(晶圓為影 像平面)上約為0.2微米至約1〇微米,積體電路部丨(參考第1 圖)之接觸孔(圖中未顯示)之直徑於晶圓(影像平面)上約為 !5 (M微米至約〇·3微米。;主意此等尺寸為晶圓作為影像平面
上的尺寸,於縮小比為1/5時,該尺寸為相偏移光罩上尺 寸之5倍,而於縮小比為1/4時,該尺寸為相偏移光罩尺寸 之4倍。 20 如此構造根據本具體實施例之中間調相偏移光罩。 根據本具體實施例之相偏移光罩之主要特徵為如前述 ’遮光膜314也成形於周緣區3〇6。 當使用第30A及30B圖之相偏移光罩時, 膜302之光,於主壁部及副壁部附近彼此干涉 葉於主壁部及副壁部附近。 通過相偏移 ,而產生邊 36 589728 玖、發明說明 它方面,本具體實施例中,遮光膜314也成形於周緣 區306,故遮光膜314可防止光通過周緣區3〇6之相偏移膜 3〇2。因此根據本具體實施例,主壁部2及副壁部3附近光 的交互干涉可減少,因而可防止邊葉的產生。 5 此外,因形成於周緣區306之遮光膜314係同成形於晝 線區312之遮光膜314,故可製造相偏移光罩而未增加製造 過程數目。 -第十五具體實施例- · 將使用第25A至25C圖、第26A圖及第26B圖說明根據 10 本發明之第十五具體實施例之相偏移光罩。第25A圖至第 25C圖分別為顯示本具體實施例之相偏移光罩之平面圖及 剖面圖。第25A圖為平面圖,第25圖為沿第25A圖之線ΙΠ-III所取之剖面圖,以及第25C圖為沿第25A圖之線IV-IV所 取之剖面圖。第26A及26B圖為顯示本具體實施例之相偏 15 移光罩之放大視圖。第26A及26B圖為第25A圖圈出部之放 大視圖。第26A圖為平面圖,以及第26B圖為沿第26A圖之 ® 線III-III所取之剖面圖。雖然第25A至25C圖刪除部分壁部 件圖案309b(參照第26A及26B圖),但第25A圖至第25C圖 · 刪除之壁部件圖案309b也顯示於第26A圖及第26B圖。此 20 外,雖然第25A至第25C圖刪除部分接觸孔圖案316(參照第 26A及第26B圖),但第25A至第25C圖刪除之接觸孔圖案 316也顯示於第26A及第26B圖。相同參考編號及符號用來 表示第1圖至第24B圖所示第一至第十四具體實施例之半導 體元件、其製法及相偏移光罩之相同組成元件,而將刪除 37 589728 玖、發明說明 或簡化其說明。 根據本具體實施例之相偏移光罩之主要特徵為遮光膜 314係選擇性只形成於主壁部圖案3〇8及副壁部圖案31〇附 近。 5 如第25A至第25C圖所示,遮光膜314只選擇性形成於 主壁部圖案308及周緣區306之副壁部圖案310附近。遮光 膜314也成形為遮蓋由主壁部圖案308及副壁部圖案31〇邊 緣向内延伸例如約1微米至約5微米程度之範圍。 須注意遮光膜3 14之成形範圍非僅限於由主壁部圖案 10 308及副壁部圖案310邊緣向内1微米至5微米之範圍。遮光 膜314之成形範圍可適當設定因而可防止邊葉的產生。 遮光膜314未形成於周緣區306,但主壁部圖案3〇8及 副壁部圖案310除外。 如第26A及第26B圖所示,接觸孔圖案316係形成於周 15緣區306之未形成遮光膜314區域。接觸孔圖案316為供形 成例如MOS電晶體到達源/汲擴散層之接觸孔(圖中未顯示) 用之圖案。 類似前文說明,遮光膜314係形成於畫線區312。 根據本具體實施例之相偏移光罩之主要特徵係在於遮 20光膜3 14係形成於相偏移光罩302上之只位在前述主壁部圖 案308及副壁部圖案3 1〇附近。 於根據第十四具體實施例之相偏移光罩,遮光膜314 形成於全部周緣區306上方。因解析度於遮光膜314之形成 區傾向於變低,故當使用根據第十四具體實施例之相偏移 38 坎、發明說明 光罩時,無法於周緣部内部形成顯微接觸孔。如此當使用 根據第十四具體實施例之相偏移光罩時,無法於周緣部形 成顯微MOS電晶體。 它方面,本具體實施例中,遮光膜3 14只選擇性地成 形於周緣區306之主壁部圖案308及副壁部圖案31〇附近。 因此根據本具體實施例,可於周緣區3〇6之未形成遮光膜 314該區獲得高解析度。結果根據本具體實施例也可於周 緣部形成顯微接觸孔。因此根據本具體實施例,也可於周 緣部形成顯微元件(如MOS電晶體)。根據本具體實施例, 可確保顯微元件如MOS電晶體形成區之間隔寬廣,該顯微 元件可促成晶片尺寸的縮小。 •第十六具體實施例- 根據本發明之第十六具體實施例之相偏移光罩將使用 第27A及第27B圖說明。第27A及27B圖分別為顯示根據本 具體實施例之相偏移光罩之平面圖及剖面圖。相同參考編 號及符號用來表示第1圖至第26B圖所示第一至第十五具體 實施例之半導體元件、其製法及相偏移光罩之相同組成元 件’而將刪除或簡化其說明。 根據本具體實施例之相偏移光罩之主要特徵在於遮光 膜3 14未形成於周緣區306 ;主壁部圖案308a與副壁部圖案 3 10a之角隅部非直角,反而為鈍角;以及主壁部圖案3〇8a 與副壁部圖案3 10a成形為彼此隔離。 如第27A及第27B圖示,遮光膜314未形成於本具體實 施例之周緣區306。 589728 玖、發明說明 主壁部圖案308a之角隅部非直角,反而為鈍角。具體 言之,主壁部圖案308a角隅部角度=135度。 副壁部圖案310a係由壁部件圖案3〇9c以及壁部件圖案 309b組成。壁部件圖案3〇9(:之角隅部非直角,反而為鈍角 5 。具體言之,壁部件圖案3 09c角隅部角度= 135度。 主壁部圖案308a及副壁部圖案31〇a之角隅部於本具體 實施例為非直角’反而為鈍角的理由係為了消除具有L字 形圖案部分以防產生邊葉。 · 須注意主壁部圖案3〇8a及副壁部圖案310a角隅部分角 1〇度雖於此處設定為135度,但非僅限於135度。當角隅部角 度為鈍角時,邊葉的產生可減低至某種程度。特別當角隅 部角度為180度或以上時,可有效減少邊葉的產生。當角 隅部角度為110度或以上時,更可有效降低邊葉的產生。 此外,當角隅部角度為120度或以上時,又可更有效減少 I5 邊葉的產生。 主壁部圖案308a及副壁部圖案31〇a係成形為彼此分開。 _ 本具體實施例中,主壁部圖案3O8a及副壁部圖案31〇a 成形為彼此分開之理由係為了消除有τ字形圖案部分,以 防止邊葉的產生。 · 20 如此根據本具體實施例,因主壁部圖案3〇8a及副壁部 ' 圖案31〇a之角隅部分非直角反而為鈍角,此外,主壁部圖 案308a與副壁部圖案31〇a係成形為彼此分開,故即使當遮 光膜314未形成於主壁部圖案3_及副壁部圖案遍附近 ,仍可防止主壁部2及副壁部3附近產生邊葉。 40 玖、發明說明 -第十七具體實施例- 將使用第28A及第28B圖說明根據本發明之第十七具 體實施例之相偏移光罩。第28A及第28B圖分別為根據本 具體實施例之相偏移光罩之平面圖及剖面圖。第28A為平 面圖以及第28B圖為沿第28A圖之線ΙΙΙ-ΙΠ所取之剖面圖。 相同參考編號及符號用來表示第1圖至第27B圖所示第一至 第十六具體實施例之半導體元件、其製法及相偏移光罩之 相同組成元件,而將刪除或簡化其說明。 根據本具體實施例之相偏移光罩之主要特徵在於副壁 部圖案310b係由複數個彼此隔開的壁部件圖案3〇9b、3〇9d 、309e組成。 如第28A及28B圖所示,副壁部圖案310b係由複數個 彼此隔開的壁部件圖案309b、309d、309e組成。壁部件圖 案309d、309e各自係成形為直線形。 為何副壁部圖案310b於本具體實施例係如此成形之理 由係為了有效防止於副壁部3 1 〇b角隅部產生邊葉。 如此根據本具體實施例,因副壁部圖案31〇b係由複數 個彼此隔開的壁部件圖案3〇9b、309d、309e組成,故可形 成不含任何角隅部之副壁部圖案31〇b。因此根據本具體實 施例可更有效防止邊葉的產生。 -第十八具體實施例_ 將使用第29A及第29B圖說明根據本發明之第十八具 體實施例之相偏移光罩。第29A及第29B圖分別為根據本 具體實施例之相偏移光罩之平面圖及剖面圖。第29A為平 589728 玖、發明說明 面圖以及第29B圖為沿第29A圖之線in-in所取之剖面圖。 相同參考編號及符號用來表示第1圖至第28B圖所示第一至 第十七具體實施例之半導體元件、其製法及相偏移光罩之 相同組成元件,而將刪除或簡化其說明。 5 根據本具體實施例之相偏移光罩之主要特點為不僅内 側的壁部件圖案309b,同時外側的壁部件圖案3〇9f也成形 為點狀。 如第29A及29B圖所示,副壁部圖案31〇c係由點狀壁 邛件圖案309f以及點狀壁部件圖案309b組成。形成複數個 10壁部件圖案3〇9f。壁部件圖案309f整體排列成[字形。類 似前文說明,壁部件圖案309b整體排列成「方形」。壁部 件圖案309f類似壁部件圖案鳩,其形狀係近似於接觸孔 圖案316形狀。 根據本具體實施例,因可消除具有[字形圖案以及τ字 15形圖案部分,故也可防止邊葉的產生。 -修改- 本發明非僅限於前述具體實施例而可做多項修改。 例如組成電阻值量測部之梳狀電極位置及圖案並無特 殊限制。 20
例如排列位置將副壁部夾置於主壁部與梳狀電極本 間因而以主壁部包圍副壁部。此外,根據本發明可非▲ ,設置電阻值量測部。此外可允許副壁部發揮作為電阻〈 力i。例如於此種情況下,副壁部係成形為含括· 對電極供其來自外側之信號之概塾可設置於各對電極 42 玖、發明說明 必須與基板及主壁部 但主壁部内部電連結至襯墊之金屬骐 電絕緣。 此外,雖然根據本發明之半導體裝置之平面形狀並盖 特殊限制,但為方便製造以多角形如四角形為較佳。此種 情況下,副壁部較佳係排列於多角形頂點與積體電路部間 。原因在於應力可能集中於多角形頂點。 此外,至於根據本發明之主壁部與副壁部之積層結構
,寬溝渠及窄溝渠於平面圖觀視無需位於同一位置。例如 如第21圖所不,其結構可讓窄溝渠於平面圖交替出現於同 10 一位置。 此外,前述第一至第十三具體實施例可適當組合。 此外,如第22圖所示,前述第一至第十三具體實施例 中,釗壁部3n之溝渠131部分可由接觸孔139置換,接觸孔 139係同積體電路部丨之接觸孔。第22圖為佈局圖顯示置換 15應用於第16圖所示第十二具體實施例。
此外部分有機絕緣膜可以銅層置換。 此外,前述具體實施例中,遮光膜係形成於主壁部圖 案與副壁部圖案二者附近,但遮光膜無需經常性形成於主 壁部圖案及副壁部圖案。例如遮光膜不只形成於主壁部圖 20 案附近。 此外’前述具體實施例中,遮光膜係形成於主壁部圖 案及副壁部圖案附近各處,但遮光膜也可只形成於部分主 壁部圖案及副壁部圖案附近。換言之,遮光膜可只選擇性 形成於容易產生邊葉位置。例如遮光膜可選擇性只形成於 43 589728 玖、發明說明 具有L字形圖案位置以及具有τ字形圖案位置附近。 此外,前述具體實施例中,係說明防止主壁部及副壁 部附近產生邊葉之範例,但本發明也可應用於防止於任何 位置產生邊葉,而非僅限於主壁部及副壁部附近之情況。 5例如本發明可應用於防止炫絲圖案附近產生邊葉之案例。 此外,前述具體實施例中,壁部件圖案鳩係成形為 點狀,但壁部件圖案309b之形狀非僅限於點狀,而例如可 為線形。 如前述根據本發明,由於應力容易分散於接近設置副 壁部區域’因而難以造成各層間的剝離及裂縫。因此可維 持裂縫發生伴隨的水入侵比極低,以及確保防水性極高。 此外,可避免此種結構形成時處理數目的增加。又經由主 壁部及副壁部彼此連結,可防止裂縫的進行以及水分的進 一步入侵。 15 此外根據本發明,由於相偏移光罩中,遮光膜係成形 於周緣區,於該周緣區將形成周緣部,故遮光膜可防止光 通過周緣區的相偏移膜。結果根據本發明,可減少主壁部 與副壁部附近光的交互干涉,因而可防止邊葉的產生。 本具體實施例就各方面而言需考慮為說明性而非限制 20性,全部屬於申請專利範圍之定義以及相當範圍内之全部 變化思圖皆涵蓋於本發明。本發明可未脖離其精髓以及主 要特徵而以其它形式具體實施。 【圖式簡單說明】 第1圖為佈局圖顯示根據本發明之第一具體實施例之 44 玖、發明說明 半導體元件結構; 第2圖為剖面圖顯示第一具體實施例之積體電路部結 構; 第3圖為剖面圖顯示沿第1圖之I-Ι線所取之剖面圖; 5 第4圖為佈局圖顯示第一具體實施例之電阻值量測部 之結構; “ ° 第5圖為沿第4圖ll-π線所取之剖面圖; 第6圖為佈局圖顯示根據本發明之第二具體實施例之 參 半導體元件結構; 第7圖為佈局圖顯示根據本發明之第三具體實施例之 半導體元件結構; 第8圖為佈局圖顯示根據本發明之第四具體實施例之 半導體元件結構; 第9圖為佈局圖顯示根據本發明之第五具體實施例之 15半導體元件結構; 第10圖為佈局圖顯示根據本發明之第六具體實施例《 φ 半導體元件結構; 第11圖為佈局圖顯示根據本發明之第七具體實施例之 半導體元件結構; 〇 第12圖為佈局圖顯示根據本發明之第八具體實施例之 半導體元件結構; 第13圖為佈局圖顯示根據本發明之第九具體實施例之 半導體元件結構; 第14圖為佈局圖顯示根據本發明之第十具體實施例之 45 玖、發明說明 第27A圖及第27B圖為平面圖及剖面圖顯示根據本發 明之第十六具體實施例之相偏移光罩; 第28A圖及第28B圖為平面圖及剖面圖顯示根據本發 明之第十七具體實施例之相偏移光罩; 第29A圖及第29B圖為平面圖及剖面圖顯示根據本發 明之第十八具體實施例之相偏移光罩; 第30A圖及第30B圖為平面圖及剖面圖顯示相偏移光 罩; 第31圖為視圖顯示邊葉(1號);以及 第32圖為視圖顯示邊葉(2號)。 【圖式之主要元件代表符號表】 1···積體電路部 103··.閘絕緣膜 2···主壁部 104...閘極 3,3a-k.··副壁部 105…側壁絕緣膜 3dl-2,3el-3,3fl-2,3gl,3kl 106,106a…源/汲擴散層 ...壁部件 107···氮化矽膜 4.··電阻值量測部 108···氧化矽膜 5a,5b··.梳狀電極 109···氮化鈦膜 6a,6b_··監視襯墊 110...鎢膜 7...評比襯墊 111,117···有機絕緣膜 8…有效晶片區 112···氧化矽膜 9…切割線 113,119···鈕膜 101…半導體基板 114,120···線路 102…元件隔離絕緣膜 115,122,128···氮化矽 589728 玖、發明說明 116 , 118 , 123 , 127 …氧化矽膜 114a,120a,203···金屬膜 121,121a...基本結構體 124,126…阻擋金屬膜 125…鋁膜 131,131a,133...窄溝渠 132,132a,134...寬溝渠 135,137...溝渠 136,139.··接觸孔 2(H,202,204,205·"光阻 201a , 202a , 204a , 205a ...圖案 300.. .透明基板 302.. .相偏移膜 304…積體電路區 3 0 6...周緣區 307.. .接觸孔圖案 308,308a-b··.主壁部圖案 309a-f...壁部件圖案 310,310a-b...副壁部圖案 312.. .晝線區 314.. .遮光膜 400.. .透明基板 402…相偏移膜 404…積體電路區 406.. .周緣區 407.. .接觸孔圖案 408.. .主壁部圖案 410.. .副壁部圖案 412.. .畫線區 414.. .遮光膜
48

Claims (1)

  1. 拾、申請專利範圍 L 一種半導體元件,包含·· 一積體電路部,其中將形成一積體電路; 一主壁部,包括金屬膜包圍該積體電路部;以及 一副壁部,包括金屬膜選擇性成形於該積體電路 部與該主壁部間, 其中該積體電路部、該主壁部及該副壁部共享: 一半導體基板;以及 一或二或多層間絕緣膜形成於該半導體基板上方 ’其中選擇性形成開口,以及 其中部分組成積體電路之線路以及部分設置於各 別主壁部以及副壁部之金屬膜實質係成形為同一層。 2·如申請專利範圍第1項之半導體元件, 其中该線路以及設置於各別主壁部及副壁部之金 屬膜係成形於層間絕緣膜上以及成形於開口。 3·如申請專利範圍第2項之半導體元件, 其中設置於各別主壁部及副壁部之金屬膜係連結 至其下方之金屬膜之一或連結至該半導體基板。 4·如申請專利範圍第丨項之半導體元件,進一步包含: 擴散層’該擴散層係形成於金屬膜接觸半導體基 板區域。 5·如申請專利範圍第1項之半導體元件, 其中其平面形狀實質為多角形,以及 其中該副壁部係設置於多角形頂點與該積體電路 部間。 拾、申請專利範圍 6.如申請專利範圍第!項之半導體元件,進一步包含: 一電阻值量測部包含·· 對電極’其係設置於g彳壁部與積體電路部間之 該區;以及 觀塾,其係供供給來自外側之信號至該對電極之 各別電極。 7.如申請專利範圍第!項之半導體元件,其中該層間絕緣 膜與該金屬膜於副壁部之積層順序為該層間絕緣膜以 及主壁部線路之積層順序相同。 1〇 8·如中請專利範圍第6項之半導體^件,其中該電阻值量 測部包括層間絕緣膜及金屬膜,其積層順序係與層間 絕緣膜以及組成主壁部之金屬膜之積層順序相同。 9.如申請專利範圍第1項之半導體元件,其中該副壁部組 成一對電極,以及 ,違半導體7G件進-步包含供由外側供應信號至該 對電極之各別電極用之襯墊。 10·如申請專利範圍第!項之半導體元件,其中於副壁部之 金屬膜寬度於兩種高度各異’因此於半導體基板該側 部分較窄,該部分係存在於開口内。 20 11·如申請專利範圍第W之半導體元件,其中成形於層間 絕緣膜之各別開口於主壁部及副壁部位置於平面圖觀 視為相同位置。 12.如申請專利範圍第丨項之半導體元件,其中部分副壁部 係連結至主壁部。 50 589728 拾、申請專利範圍 13.如申請專利範圍第!項之半導體元件,以副壁部包括 -第-壁件,其於平面圖距離主壁部為實質固定間隔。 14·如申請專利範圍第13項之半導體元件,其中該第一壁 件係連結至該主壁部。 15·如申請專㈣圍第13項之半導體元件,其中複數個第 一壁件由主壁部係以規則間隔距離排列。 16·如申請專利範圍第13項之半導體元件,其中該副” 包括-第-壁件,其係成形於該第一壁件與該積體電 路部間,且距離第一壁部有實質固定間隔。 10 17·如申請專利範圍第16項之半導體元件,其中該第二壁 件長度係小於該第一壁件長度。 18·如申請專利範圍第16項之半導體元件,其中該第一壁 件與該第二壁件係彼此連結。 15
    19·如申請專利範圍第16項之半導體元件,其中該副壁部 包括-第三壁件,該第三壁件係連結至主壁部之兩點
    ,且以該主壁部以及該第三壁件本身包圍第一壁件及 第二壁件。 2〇·如申請專利範圍第旧之半導體元件,其中該副壁部包 括一第四壁件,該第四壁件係包圍積體電路部與主壁 部間之任意區。 21·如申請專利範圍第20項之半導體元件,其中該副壁部 包括一第五壁件其包圍第四壁件。 22.如請專利範圍第21項之半導體元件,其中該第四壁件 及第五壁件係彼此連結。 51 拾、申請專利範圍 以及 、形成至少-個開口於該層間絕緣膜之將成為積體 電路部、主壁部及副壁部之各區, /、中該線路及該金屬膜係成形於層間絕緣膜上以 及開口内。 29·如申請專利範圍第26項之製造半導體元件之方法,其 中該半導體元件之平面形狀實質為多角形,以及 其中A田彳壁部係成形於該多角形之一頂點與該積 體電路部間。 30·如申請專職圍第26項之製造半㈣元件之方法,進 一步包含下述步驟: 與積體電路部、主壁部及副壁部之形成並行,形 成一電阻值量測部,其包括: 一對電極設置於副壁部與積體電路部間之一區; 以及 由外側供給信號至該對電極之各別電極用之襯墊。 31·如申請專利範圍第26項之製造半導體元件之方法,其 中部分副壁部係連結至主壁部。 32· —種相偏移光罩,包含: 相偏移膜’其係成形於一透明基板上;以及 一遮光膜,其係成形於透明基板上之一畫線區内, 其中由該晝線區包圍之一區係由一積體電路區以 及一周緣區組成,該積體電路區將形成積體電路部, 以及該周緣區係位於將形成積體電路周邊之周緣部, 589728 拾、申請專利範圍 以及 其中該遮光膜進一步至少係形成於部分周緣區以 及積體電路區。 33.如申請專利第32項之㈣移光罩,其中該周緣區 5 包含一主壁部圖案,其係供形成一主壁部包圍該積體 電路部。 34_如申請專利範圍第33項之相偏移光罩,其中該遮光膜 係只形成於周緣區之主壁部圖案附近。 35_如申請專利範圍第32項之相偏移光罩,其中該周緣區 10 包含一副壁部圖案,其係供形成一副壁部成形於該積 體電路部與該主壁部間。 3 6 ·如申叫專利範圍第3 5項之相偏移光罩,其中該遮光膜 係只形成於該周緣區之主壁部圖案以及副壁部圖案附 近0 15 37·如申請專利範圍第32項之相偏移光罩,其中一供形成 接觸孔用之接觸孔圖案係成形於該相偏移膜位於未形 成遮先膜區域。 38. 如申請專利範圍第37項之相偏移光罩,其中該接觸孔 圖案為一種供形成接觸孔到達電晶體之源/汲區用之圖 20 案。 39. 如申請專利範圍第32項之相偏移光罩,其中成形於該 相偏移膜位於遮光膜形成區之圖案其尺寸係比成形於 相偏移膜位於未形成遮光膜區之圖案尺寸更大。 40. —種相偏移光罩,包含·· 54 拾、申請專利範圍 成積體電路邱 、 σ圑荼/、係供开 乂 以及一主壁部圖案其係供形成主壁告丨 ’主壁部係成形為包®積體電路部, 八 壁圖案角隅部之角度為100度或以 41· 一種相偏移光罩,包含: 相偏移膜’其具有一積體電路部圖案其係供形 成積體電㈣’以及—主壁部圖案其係供形成主壁部 ’主壁部係成形為包圍積體電路部,以及—副壁部圖 10 上
    案其係供形成副壁部’該副壁部係成形於積體電 與主壁部間, 八中主壁部圖案角隅部之角度為100度或以上。 42·如申明專利範圍第“項之相偏移光罩,其中該主壁部 圖案以及該副壁部圖案係彼此隔離。 43. —種相偏移光罩,包含: 相偏移膜,其具有一積體電路部圖案其係供形
    成積體電路部,以及一主壁部圖案其係供形成主壁部 ,主壁部係成形為包圍積體電路部,以及一副壁部圖 案其係供形成副壁部,該副壁部係成形於積體電路部 與主壁部間, 其中該副壁部圖案係由複數個線形壁部件圖案組 成0 44. 一種相偏移光罩,包含: 一相偏移膜,其具有一積體電路部圖案其係供形 成積體電路部,以及一主壁部圖案其係供形成主壁 55 589728 拾、申請專利範圍 ,主壁部係成形為包圍積體電路部,以及一副壁部圖 案其係供形成副壁部,該副壁部係成形於積體電路部 與主壁部間, 其中該副壁部圖案係由複數個點形壁部件圖案組 5 成0
    56
TW092101394A 2002-03-15 2003-01-22 Semiconductor device, method of manufacturing the same, and phase shift mask TW589728B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002072737 2002-03-15
JP2002286687A JP3813562B2 (ja) 2002-03-15 2002-09-30 半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
TW200304211A TW200304211A (en) 2003-09-16
TW589728B true TW589728B (en) 2004-06-01

Family

ID=28043734

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092101394A TW589728B (en) 2002-03-15 2003-01-22 Semiconductor device, method of manufacturing the same, and phase shift mask

Country Status (6)

Country Link
US (4) US7129565B2 (zh)
EP (9) EP1351297B1 (zh)
JP (1) JP3813562B2 (zh)
KR (2) KR100861441B1 (zh)
CN (2) CN1800972B (zh)
TW (1) TW589728B (zh)

Families Citing this family (185)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7271489B2 (en) 2003-10-15 2007-09-18 Megica Corporation Post passivation interconnection schemes on top of the IC chips
JP3813562B2 (ja) * 2002-03-15 2006-08-23 富士通株式会社 半導体装置及びその製造方法
JP3989763B2 (ja) * 2002-04-15 2007-10-10 株式会社半導体エネルギー研究所 半導体表示装置
JP4250006B2 (ja) * 2002-06-06 2009-04-08 富士通マイクロエレクトロニクス株式会社 半導体装置及びその製造方法
JP2004172169A (ja) * 2002-11-15 2004-06-17 Toshiba Corp 半導体装置
JP4502173B2 (ja) * 2003-02-03 2010-07-14 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
JP4519411B2 (ja) * 2003-04-01 2010-08-04 ルネサスエレクトロニクス株式会社 半導体装置
US20040245636A1 (en) * 2003-06-06 2004-12-09 International Business Machines Corporation Full removal of dual damascene metal level
US7348281B2 (en) * 2003-09-19 2008-03-25 Brewer Science Inc. Method of filling structures for forming via-first dual damascene interconnects
JP2005142351A (ja) * 2003-11-06 2005-06-02 Nec Electronics Corp 半導体装置およびその製造方法
US7814327B2 (en) * 2003-12-10 2010-10-12 Mcafee, Inc. Document registration
TWI227936B (en) * 2004-01-14 2005-02-11 Taiwan Semiconductor Mfg Sealed ring for IC protection
US7989956B1 (en) * 2004-09-03 2011-08-02 Advanced Micro Devices, Inc. Interconnects with improved electromigration reliability
JP4776195B2 (ja) 2004-09-10 2011-09-21 ルネサスエレクトロニクス株式会社 半導体装置
JP3956143B2 (ja) * 2004-09-10 2007-08-08 セイコーエプソン株式会社 半導体装置
JP4541847B2 (ja) * 2004-11-22 2010-09-08 Okiセミコンダクタ株式会社 位置合わせ精度検出方法
JP2006210439A (ja) * 2005-01-25 2006-08-10 Nec Electronics Corp 半導体装置
JP4680624B2 (ja) * 2005-02-15 2011-05-11 Okiセミコンダクタ株式会社 半導体装置の製造方法
WO2006121129A1 (ja) * 2005-05-13 2006-11-16 Nec Corporation 半導体装置及びその製造方法
US8624346B2 (en) * 2005-10-11 2014-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Exclusion zone for stress-sensitive circuit design
US20070087067A1 (en) * 2005-10-18 2007-04-19 Yuan Yuan Semiconductor die having a protective periphery region and method for forming
KR100652442B1 (ko) * 2005-11-09 2006-12-01 삼성전자주식회사 반도체 칩 및 그 제조 방법
US7809973B2 (en) 2005-11-16 2010-10-05 Cypress Semiconductor Corporation Spread spectrum clock for USB
US7923175B2 (en) * 2006-02-10 2011-04-12 Macronix International Co. Ltd. Photomask structure
JP4820683B2 (ja) 2006-04-28 2011-11-24 川崎マイクロエレクトロニクス株式会社 半導体装置と半導体装置の絶縁破壊防止方法
KR100995558B1 (ko) 2007-03-22 2010-11-22 후지쯔 세미컨덕터 가부시키가이샤 반도체 장치 및 반도체 장치의 제조 방법
WO2008126268A1 (ja) * 2007-03-30 2008-10-23 Fujitsu Microelectronics Limited 半導体装置
US7952167B2 (en) 2007-04-27 2011-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Scribe line layout design
US8125052B2 (en) * 2007-05-14 2012-02-28 Taiwan Semiconductor Manufacturing Co., Ltd. Seal ring structure with improved cracking protection
US7964934B1 (en) 2007-05-22 2011-06-21 National Semiconductor Corporation Fuse target and method of forming the fuse target in a copper process flow
US8030733B1 (en) 2007-05-22 2011-10-04 National Semiconductor Corporation Copper-compatible fuse target
US7795704B2 (en) * 2007-06-29 2010-09-14 United Microelectronics Corp. Die seal ring and wafer having the same
JP5106933B2 (ja) * 2007-07-04 2012-12-26 ラピスセミコンダクタ株式会社 半導体装置
JP5012360B2 (ja) * 2007-09-21 2012-08-29 富士通セミコンダクター株式会社 半導体装置及びその製造方法、並びにその設計方法
US8643147B2 (en) * 2007-11-01 2014-02-04 Taiwan Semiconductor Manufacturing Company, Ltd. Seal ring structure with improved cracking protection and reduced problems
US7928527B2 (en) * 2008-06-04 2011-04-19 International Business Machines Corporation Delamination and crack resistant image sensor structures and methods
US8334582B2 (en) * 2008-06-26 2012-12-18 Taiwan Semiconductor Manufacturing Company, Ltd. Protective seal ring for preventing die-saw induced stress
US7948060B2 (en) * 2008-07-01 2011-05-24 Xmos Limited Integrated circuit structure
US7709956B2 (en) * 2008-09-15 2010-05-04 National Semiconductor Corporation Copper-topped interconnect structure that has thin and thick copper traces and method of forming the copper-topped interconnect structure
KR101470530B1 (ko) * 2008-10-24 2014-12-08 삼성전자주식회사 일체화된 가드 링 패턴과 공정 모니터링 패턴을 포함하는 반도체 웨이퍼 및 반도체 소자
US7906836B2 (en) 2008-11-14 2011-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Heat spreader structures in scribe lines
US8368180B2 (en) * 2009-02-18 2013-02-05 Taiwan Semiconductor Manufacturing Company, Ltd. Scribe line metal structure
JP2011199123A (ja) * 2010-03-23 2011-10-06 Elpida Memory Inc 半導体装置およびその製造方法
US9324576B2 (en) 2010-05-27 2016-04-26 Applied Materials, Inc. Selective etch for silicon films
JP5300814B2 (ja) * 2010-10-14 2013-09-25 ルネサスエレクトロニクス株式会社 半導体装置
US10283321B2 (en) 2011-01-18 2019-05-07 Applied Materials, Inc. Semiconductor processing system and methods using capacitively coupled plasma
US9064815B2 (en) 2011-03-14 2015-06-23 Applied Materials, Inc. Methods for etch of metal and metal-oxide films
US8999856B2 (en) 2011-03-14 2015-04-07 Applied Materials, Inc. Methods for etch of sin films
KR101853265B1 (ko) * 2011-03-15 2018-05-02 삼성디스플레이 주식회사 증착 마스크
US8808563B2 (en) 2011-10-07 2014-08-19 Applied Materials, Inc. Selective etch of silicon by way of metastable hydrogen termination
US8649820B2 (en) 2011-11-07 2014-02-11 Blackberry Limited Universal integrated circuit card apparatus and related methods
US8519513B2 (en) * 2012-01-04 2013-08-27 Freescale Semiconductor, Inc. Semiconductor wafer plating bus
USD703208S1 (en) 2012-04-13 2014-04-22 Blackberry Limited UICC apparatus
US8936199B2 (en) 2012-04-13 2015-01-20 Blackberry Limited UICC apparatus and related methods
CN103378030B (zh) * 2012-04-18 2016-04-20 中芯国际集成电路制造(上海)有限公司 硅通孔结构
USD701864S1 (en) * 2012-04-23 2014-04-01 Blackberry Limited UICC apparatus
US9267739B2 (en) 2012-07-18 2016-02-23 Applied Materials, Inc. Pedestal with multi-zone temperature control and multiple purge capabilities
US9373517B2 (en) 2012-08-02 2016-06-21 Applied Materials, Inc. Semiconductor processing with DC assisted RF power for improved control
US9034770B2 (en) 2012-09-17 2015-05-19 Applied Materials, Inc. Differential silicon oxide etch
US9023734B2 (en) 2012-09-18 2015-05-05 Applied Materials, Inc. Radical-component oxide etch
US9390937B2 (en) 2012-09-20 2016-07-12 Applied Materials, Inc. Silicon-carbon-nitride selective etch
US9132436B2 (en) 2012-09-21 2015-09-15 Applied Materials, Inc. Chemical control features in wafer process equipment
US8969212B2 (en) 2012-11-20 2015-03-03 Applied Materials, Inc. Dry-etch selectivity
US8980763B2 (en) 2012-11-30 2015-03-17 Applied Materials, Inc. Dry-etch for selective tungsten removal
US9111877B2 (en) 2012-12-18 2015-08-18 Applied Materials, Inc. Non-local plasma oxide etch
US8921234B2 (en) 2012-12-21 2014-12-30 Applied Materials, Inc. Selective titanium nitride etching
US10256079B2 (en) 2013-02-08 2019-04-09 Applied Materials, Inc. Semiconductor processing systems having multiple plasma configurations
US9362130B2 (en) 2013-03-01 2016-06-07 Applied Materials, Inc. Enhanced etching processes using remote plasma sources
US9040422B2 (en) 2013-03-05 2015-05-26 Applied Materials, Inc. Selective titanium nitride removal
US20140271097A1 (en) 2013-03-15 2014-09-18 Applied Materials, Inc. Processing systems and methods for halide scavenging
JP5613290B2 (ja) * 2013-05-24 2014-10-22 ルネサスエレクトロニクス株式会社 半導体装置
US9493879B2 (en) 2013-07-12 2016-11-15 Applied Materials, Inc. Selective sputtering for pattern transfer
US9773648B2 (en) 2013-08-30 2017-09-26 Applied Materials, Inc. Dual discharge modes operation for remote plasma
CN105518837B (zh) * 2013-09-27 2019-04-16 英特尔公司 用于后段(beol)互连的自对准过孔及插塞图案化
US9576809B2 (en) 2013-11-04 2017-02-21 Applied Materials, Inc. Etch suppression with germanium
US9520303B2 (en) 2013-11-12 2016-12-13 Applied Materials, Inc. Aluminum selective etch
US9245762B2 (en) 2013-12-02 2016-01-26 Applied Materials, Inc. Procedure for etch rate consistency
US9287095B2 (en) 2013-12-17 2016-03-15 Applied Materials, Inc. Semiconductor system assemblies and methods of operation
WO2015099789A1 (en) * 2013-12-27 2015-07-02 Intel Corporation Technologies for selectively etching oxide and nitride materials and products formed using the same
US9287134B2 (en) 2014-01-17 2016-03-15 Applied Materials, Inc. Titanium oxide etch
US9396989B2 (en) 2014-01-27 2016-07-19 Applied Materials, Inc. Air gaps between copper lines
US9293568B2 (en) 2014-01-27 2016-03-22 Applied Materials, Inc. Method of fin patterning
US9385028B2 (en) 2014-02-03 2016-07-05 Applied Materials, Inc. Air gap process
US9499898B2 (en) 2014-03-03 2016-11-22 Applied Materials, Inc. Layered thin film heater and method of fabrication
US9299575B2 (en) 2014-03-17 2016-03-29 Applied Materials, Inc. Gas-phase tungsten etch
US9299537B2 (en) 2014-03-20 2016-03-29 Applied Materials, Inc. Radial waveguide systems and methods for post-match control of microwaves
US9903020B2 (en) 2014-03-31 2018-02-27 Applied Materials, Inc. Generation of compact alumina passivation layers on aluminum plasma equipment components
US9309598B2 (en) 2014-05-28 2016-04-12 Applied Materials, Inc. Oxide and metal removal
US9406523B2 (en) 2014-06-19 2016-08-02 Applied Materials, Inc. Highly selective doped oxide removal method
US9378969B2 (en) 2014-06-19 2016-06-28 Applied Materials, Inc. Low temperature gas-phase carbon removal
US9425058B2 (en) 2014-07-24 2016-08-23 Applied Materials, Inc. Simplified litho-etch-litho-etch process
US9378978B2 (en) 2014-07-31 2016-06-28 Applied Materials, Inc. Integrated oxide recess and floating gate fin trimming
US9496167B2 (en) 2014-07-31 2016-11-15 Applied Materials, Inc. Integrated bit-line airgap formation and gate stack post clean
US9659753B2 (en) 2014-08-07 2017-05-23 Applied Materials, Inc. Grooved insulator to reduce leakage current
US9553102B2 (en) 2014-08-19 2017-01-24 Applied Materials, Inc. Tungsten separation
US9355856B2 (en) 2014-09-12 2016-05-31 Applied Materials, Inc. V trench dry etch
US9478434B2 (en) 2014-09-24 2016-10-25 Applied Materials, Inc. Chlorine-based hardmask removal
US9368364B2 (en) 2014-09-24 2016-06-14 Applied Materials, Inc. Silicon etch process with tunable selectivity to SiO2 and other materials
US9613822B2 (en) 2014-09-25 2017-04-04 Applied Materials, Inc. Oxide etch selectivity enhancement
US9966240B2 (en) 2014-10-14 2018-05-08 Applied Materials, Inc. Systems and methods for internal surface conditioning assessment in plasma processing equipment
US9355922B2 (en) 2014-10-14 2016-05-31 Applied Materials, Inc. Systems and methods for internal surface conditioning in plasma processing equipment
US9455232B2 (en) * 2014-10-16 2016-09-27 Globalfoundries Inc. Semiconductor structure including a die seal leakage detection material, method for the formation thereof and method including a test of a semiconductor structure
US11637002B2 (en) 2014-11-26 2023-04-25 Applied Materials, Inc. Methods and systems to enhance process uniformity
US10224210B2 (en) 2014-12-09 2019-03-05 Applied Materials, Inc. Plasma processing system with direct outlet toroidal plasma source
US10573496B2 (en) 2014-12-09 2020-02-25 Applied Materials, Inc. Direct outlet toroidal plasma source
US9502258B2 (en) 2014-12-23 2016-11-22 Applied Materials, Inc. Anisotropic gap etch
US9343272B1 (en) 2015-01-08 2016-05-17 Applied Materials, Inc. Self-aligned process
US11257693B2 (en) 2015-01-09 2022-02-22 Applied Materials, Inc. Methods and systems to improve pedestal temperature control
US9373522B1 (en) 2015-01-22 2016-06-21 Applied Mateials, Inc. Titanium nitride removal
US9449846B2 (en) 2015-01-28 2016-09-20 Applied Materials, Inc. Vertical gate separation
US9728437B2 (en) 2015-02-03 2017-08-08 Applied Materials, Inc. High temperature chuck for plasma processing systems
US20160225652A1 (en) 2015-02-03 2016-08-04 Applied Materials, Inc. Low temperature chuck for plasma processing systems
US9881805B2 (en) 2015-03-02 2018-01-30 Applied Materials, Inc. Silicon selective removal
US9741593B2 (en) 2015-08-06 2017-08-22 Applied Materials, Inc. Thermal management systems and methods for wafer processing systems
US9691645B2 (en) 2015-08-06 2017-06-27 Applied Materials, Inc. Bolted wafer chuck thermal management systems and methods for wafer processing systems
US9349605B1 (en) 2015-08-07 2016-05-24 Applied Materials, Inc. Oxide etch selectivity systems and methods
US10504700B2 (en) 2015-08-27 2019-12-10 Applied Materials, Inc. Plasma etching systems and methods with secondary plasma injection
KR102525345B1 (ko) 2015-09-01 2023-04-25 삼성전자주식회사 반도체 칩
KR102275812B1 (ko) 2015-09-04 2021-07-14 삼성전자주식회사 센터 패드 타입의 스택드 칩 구조에서 신호 완결성 이슈를 개선할 수 있는 온다이 터미네이션 스키마를 갖는 반도체 메모리 장치
US10504754B2 (en) 2016-05-19 2019-12-10 Applied Materials, Inc. Systems and methods for improved semiconductor etching and component protection
US10522371B2 (en) 2016-05-19 2019-12-31 Applied Materials, Inc. Systems and methods for improved semiconductor etching and component protection
US9865484B1 (en) 2016-06-29 2018-01-09 Applied Materials, Inc. Selective etch using material modification and RF pulsing
US10629473B2 (en) 2016-09-09 2020-04-21 Applied Materials, Inc. Footing removal for nitride spacer
US10062575B2 (en) 2016-09-09 2018-08-28 Applied Materials, Inc. Poly directional etch by oxidation
US10062585B2 (en) 2016-10-04 2018-08-28 Applied Materials, Inc. Oxygen compatible plasma source
US10546729B2 (en) 2016-10-04 2020-01-28 Applied Materials, Inc. Dual-channel showerhead with improved profile
US9721789B1 (en) 2016-10-04 2017-08-01 Applied Materials, Inc. Saving ion-damaged spacers
US9934942B1 (en) 2016-10-04 2018-04-03 Applied Materials, Inc. Chamber with flow-through source
US10062579B2 (en) 2016-10-07 2018-08-28 Applied Materials, Inc. Selective SiN lateral recess
US9947549B1 (en) 2016-10-10 2018-04-17 Applied Materials, Inc. Cobalt-containing material removal
US10163696B2 (en) 2016-11-11 2018-12-25 Applied Materials, Inc. Selective cobalt removal for bottom up gapfill
US9768034B1 (en) 2016-11-11 2017-09-19 Applied Materials, Inc. Removal methods for high aspect ratio structures
US10242908B2 (en) 2016-11-14 2019-03-26 Applied Materials, Inc. Airgap formation with damage-free copper
US10026621B2 (en) 2016-11-14 2018-07-17 Applied Materials, Inc. SiN spacer profile patterning
US10566206B2 (en) 2016-12-27 2020-02-18 Applied Materials, Inc. Systems and methods for anisotropic material breakthrough
US10431429B2 (en) 2017-02-03 2019-10-01 Applied Materials, Inc. Systems and methods for radial and azimuthal control of plasma uniformity
US10403507B2 (en) 2017-02-03 2019-09-03 Applied Materials, Inc. Shaped etch profile with oxidation
US10043684B1 (en) 2017-02-06 2018-08-07 Applied Materials, Inc. Self-limiting atomic thermal etching systems and methods
US10319739B2 (en) 2017-02-08 2019-06-11 Applied Materials, Inc. Accommodating imperfectly aligned memory holes
US10943834B2 (en) 2017-03-13 2021-03-09 Applied Materials, Inc. Replacement contact process
US10319649B2 (en) 2017-04-11 2019-06-11 Applied Materials, Inc. Optical emission spectroscopy (OES) for remote plasma monitoring
US11276559B2 (en) 2017-05-17 2022-03-15 Applied Materials, Inc. Semiconductor processing chamber for multiple precursor flow
US11276590B2 (en) 2017-05-17 2022-03-15 Applied Materials, Inc. Multi-zone semiconductor substrate supports
US10497579B2 (en) 2017-05-31 2019-12-03 Applied Materials, Inc. Water-free etching methods
US10049891B1 (en) 2017-05-31 2018-08-14 Applied Materials, Inc. Selective in situ cobalt residue removal
US10920320B2 (en) 2017-06-16 2021-02-16 Applied Materials, Inc. Plasma health determination in semiconductor substrate processing reactors
US10541246B2 (en) 2017-06-26 2020-01-21 Applied Materials, Inc. 3D flash memory cells which discourage cross-cell electrical tunneling
US10727080B2 (en) 2017-07-07 2020-07-28 Applied Materials, Inc. Tantalum-containing material removal
US10541184B2 (en) 2017-07-11 2020-01-21 Applied Materials, Inc. Optical emission spectroscopic techniques for monitoring etching
US10354889B2 (en) 2017-07-17 2019-07-16 Applied Materials, Inc. Non-halogen etching of silicon-containing materials
US10043674B1 (en) 2017-08-04 2018-08-07 Applied Materials, Inc. Germanium etching systems and methods
US10170336B1 (en) 2017-08-04 2019-01-01 Applied Materials, Inc. Methods for anisotropic control of selective silicon removal
US10297458B2 (en) 2017-08-07 2019-05-21 Applied Materials, Inc. Process window widening using coated parts in plasma etch processes
US10283324B1 (en) 2017-10-24 2019-05-07 Applied Materials, Inc. Oxygen treatment for nitride etching
US10128086B1 (en) 2017-10-24 2018-11-13 Applied Materials, Inc. Silicon pretreatment for nitride removal
US10256112B1 (en) 2017-12-08 2019-04-09 Applied Materials, Inc. Selective tungsten removal
US10903054B2 (en) 2017-12-19 2021-01-26 Applied Materials, Inc. Multi-zone gas distribution systems and methods
US11328909B2 (en) 2017-12-22 2022-05-10 Applied Materials, Inc. Chamber conditioning and removal processes
US10854426B2 (en) 2018-01-08 2020-12-01 Applied Materials, Inc. Metal recess for semiconductor structures
US10679870B2 (en) 2018-02-15 2020-06-09 Applied Materials, Inc. Semiconductor processing chamber multistage mixing apparatus
US10964512B2 (en) 2018-02-15 2021-03-30 Applied Materials, Inc. Semiconductor processing chamber multistage mixing apparatus and methods
TWI716818B (zh) 2018-02-28 2021-01-21 美商應用材料股份有限公司 形成氣隙的系統及方法
US10593560B2 (en) 2018-03-01 2020-03-17 Applied Materials, Inc. Magnetic induction plasma source for semiconductor processes and equipment
US10319600B1 (en) 2018-03-12 2019-06-11 Applied Materials, Inc. Thermal silicon etch
US10497573B2 (en) 2018-03-13 2019-12-03 Applied Materials, Inc. Selective atomic layer etching of semiconductor materials
US10573527B2 (en) 2018-04-06 2020-02-25 Applied Materials, Inc. Gas-phase selective etching systems and methods
US10490406B2 (en) 2018-04-10 2019-11-26 Appled Materials, Inc. Systems and methods for material breakthrough
US10699879B2 (en) 2018-04-17 2020-06-30 Applied Materials, Inc. Two piece electrode assembly with gap for plasma control
US10886137B2 (en) 2018-04-30 2021-01-05 Applied Materials, Inc. Selective nitride removal
US10872778B2 (en) 2018-07-06 2020-12-22 Applied Materials, Inc. Systems and methods utilizing solid-phase etchants
US10755941B2 (en) 2018-07-06 2020-08-25 Applied Materials, Inc. Self-limiting selective etching systems and methods
US10672642B2 (en) 2018-07-24 2020-06-02 Applied Materials, Inc. Systems and methods for pedestal configuration
US10892198B2 (en) 2018-09-14 2021-01-12 Applied Materials, Inc. Systems and methods for improved performance in semiconductor processing
US11049755B2 (en) 2018-09-14 2021-06-29 Applied Materials, Inc. Semiconductor substrate supports with embedded RF shield
US11062887B2 (en) 2018-09-17 2021-07-13 Applied Materials, Inc. High temperature RF heater pedestals
US11417534B2 (en) 2018-09-21 2022-08-16 Applied Materials, Inc. Selective material removal
US11682560B2 (en) 2018-10-11 2023-06-20 Applied Materials, Inc. Systems and methods for hafnium-containing film removal
US11121002B2 (en) 2018-10-24 2021-09-14 Applied Materials, Inc. Systems and methods for etching metals and metal derivatives
US11437242B2 (en) 2018-11-27 2022-09-06 Applied Materials, Inc. Selective removal of silicon-containing materials
US11721527B2 (en) 2019-01-07 2023-08-08 Applied Materials, Inc. Processing chamber mixing systems
US10920319B2 (en) 2019-01-11 2021-02-16 Applied Materials, Inc. Ceramic showerheads with conductive electrodes
TW202143432A (zh) * 2020-05-08 2021-11-16 聯華電子股份有限公司 封裝環結構
KR20220028539A (ko) * 2020-08-28 2022-03-08 에스케이하이닉스 주식회사 반도체 장치
CN113257888A (zh) 2021-03-31 2021-08-13 华为技术有限公司 一种功率半导体器件、封装结构及电子设备
TWI811821B (zh) * 2021-10-26 2023-08-11 華邦電子股份有限公司 半導體結構及其形成方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2505091A1 (fr) 1981-04-30 1982-11-05 Cii Honeywell Bull Dispositif de protection des circuits electroniques tels que des circuits integres a l'encontre des charges electrostatiques
JPS63232447A (ja) 1987-03-20 1988-09-28 Nec Corp 半導体装置
US5572067A (en) 1994-10-06 1996-11-05 Altera Corporation Sacrificial corner structures
US5883001A (en) * 1994-11-07 1999-03-16 Macronix International Co., Ltd. Integrated circuit passivation process and structure
JPH08279452A (ja) 1995-03-16 1996-10-22 Lg Semicon Co Ltd 位相シフトマスクの製造方法
US5650666A (en) 1995-11-22 1997-07-22 Cypress Semiconductor Corp. Method and apparatus for preventing cracks in semiconductor die
JP3429125B2 (ja) * 1995-12-21 2003-07-22 沖電気工業株式会社 位相シフトマスク及びそのマスクを用いたレジストパターンの形成方法
KR100219079B1 (ko) * 1996-06-29 1999-09-01 김영환 해프톤 위상 반전 마스크
WO1998002782A1 (en) * 1996-07-16 1998-01-22 Advanced Micro Devices, Inc. Sidelobe suppressing attenuated phase-shifting mask
US5834829A (en) * 1996-09-05 1998-11-10 International Business Machines Corporation Energy relieving crack stop
US5858580A (en) 1997-09-17 1999-01-12 Numerical Technologies, Inc. Phase shifting circuit manufacture method and apparatus
US6028347A (en) * 1996-12-10 2000-02-22 Digital Equipment Corporation Semiconductor structures and packaging methods
US6043551A (en) * 1997-09-30 2000-03-28 Intel Corporation Metal locking structures to prevent a passivation layer from delaminating
US6022791A (en) 1997-10-15 2000-02-08 International Business Machines Corporation Chip crack stop
US6365958B1 (en) * 1998-02-06 2002-04-02 Texas Instruments Incorporated Sacrificial structures for arresting insulator cracks in semiconductor devices
GB2341272B (en) 1998-09-03 2003-08-20 Ericsson Telefon Ab L M High voltage shield
US6207333B1 (en) * 1999-07-29 2001-03-27 International Business Machines Corporation Mask with attenuating phase-shift and opaque regions
US6335128B1 (en) 1999-09-28 2002-01-01 Nicolas Bailey Cobb Method and apparatus for determining phase shifts and trim masks for an integrated circuit
JP2001168093A (ja) * 1999-12-09 2001-06-22 Sharp Corp 半導体装置
JP4257013B2 (ja) 2000-03-28 2009-04-22 エルピーダメモリ株式会社 半導体集積回路装置
US6495918B1 (en) * 2000-09-05 2002-12-17 Infineon Technologies Ag Chip crack stop design for semiconductor chips
JP4118029B2 (ja) 2001-03-09 2008-07-16 富士通株式会社 半導体集積回路装置とその製造方法
JP2002353307A (ja) * 2001-05-25 2002-12-06 Toshiba Corp 半導体装置
US6650010B2 (en) * 2002-02-15 2003-11-18 International Business Machines Corporation Unique feature design enabling structural integrity for advanced low K semiconductor chips
JP3813562B2 (ja) * 2002-03-15 2006-08-23 富士通株式会社 半導体装置及びその製造方法

Also Published As

Publication number Publication date
US7129565B2 (en) 2006-10-31
EP2503390B1 (en) 2020-11-18
US20060194124A1 (en) 2006-08-31
US20100240211A1 (en) 2010-09-23
KR100861441B1 (ko) 2008-10-30
EP2503390A3 (en) 2013-01-09
EP1351297A2 (en) 2003-10-08
US7498659B2 (en) 2009-03-03
US8507377B2 (en) 2013-08-13
JP3813562B2 (ja) 2006-08-23
EP3076430A8 (en) 2017-02-22
CN1445848A (zh) 2003-10-01
EP1351297B1 (en) 2019-05-15
EP3076430A1 (en) 2016-10-05
US20030173675A1 (en) 2003-09-18
US20090127666A1 (en) 2009-05-21
EP3109697A2 (en) 2016-12-28
KR20030074449A (ko) 2003-09-19
EP3109697A3 (en) 2017-01-18
EP3082162A1 (en) 2016-10-19
EP2706410B1 (en) 2016-08-03
EP3109698B1 (en) 2017-10-04
EP3076430B1 (en) 2017-08-30
KR20080084894A (ko) 2008-09-22
KR100912775B1 (ko) 2009-08-18
EP3070740A1 (en) 2016-09-21
EP2503390A2 (en) 2012-09-26
JP2003338504A (ja) 2003-11-28
EP3073526A1 (en) 2016-09-28
EP3082162B1 (en) 2017-09-13
EP2706410A1 (en) 2014-03-12
EP3109697B1 (en) 2017-10-04
CN1800972A (zh) 2006-07-12
EP3109698A2 (en) 2016-12-28
TW200304211A (en) 2003-09-16
EP3109698A3 (en) 2017-01-18
CN1800972B (zh) 2011-03-30
US7755169B2 (en) 2010-07-13
CN1329982C (zh) 2007-08-01
EP1351297A3 (en) 2006-08-30

Similar Documents

Publication Publication Date Title
TW589728B (en) Semiconductor device, method of manufacturing the same, and phase shift mask
TW586162B (en) Semiconductor chip mounting wafer
JP2000299293A (ja) デュアルダマシン法により半導体デバイスに導電性コンタクトを形成する方法
JP4357498B2 (ja) 位相シフトマスク
JP2005354046A (ja) 半導体装置の製造方法
JP2001203262A (ja) 半導体ウエハおよびその処理方法ならびに半導体装置の製造方法
KR20020089625A (ko) 박막 트랜지스터 기판 및 그 제조 방법
KR100257762B1 (ko) 반도체 장치의 금속 배선 형성 방법
JP4339731B2 (ja) 半導体装置及びその製造方法
TW200931490A (en) Semiconductor structure having alignment marks and method of forming the same
KR19990006078A (ko) 반도체 소자의 오버레이 측정마크 형성방법
TW466621B (en) Global planarization method for semiconductor device
JPH0936222A (ja) 半導体装置及びその製造方法
KR19980025505A (ko) 반도체소자의 확산방지막 제조방법
JP2000100820A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent