TW202005064A - 間距可擴充立體nand記憶體 - Google Patents

間距可擴充立體nand記憶體 Download PDF

Info

Publication number
TW202005064A
TW202005064A TW108113823A TW108113823A TW202005064A TW 202005064 A TW202005064 A TW 202005064A TW 108113823 A TW108113823 A TW 108113823A TW 108113823 A TW108113823 A TW 108113823A TW 202005064 A TW202005064 A TW 202005064A
Authority
TW
Taiwan
Prior art keywords
channel
lines
line
character
levels
Prior art date
Application number
TW108113823A
Other languages
English (en)
Other versions
TWI696274B (zh
Inventor
龍翔瀾
Original Assignee
旺宏電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司 filed Critical 旺宏電子股份有限公司
Publication of TW202005064A publication Critical patent/TW202005064A/zh
Application granted granted Critical
Publication of TWI696274B publication Critical patent/TWI696274B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0026Bit-line or column circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0028Word-line or row circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/08Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • H01L21/76847Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned within the main fill metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/75Array having a NAND structure comprising, for example, memory cells in series or memory elements in series, a memory element being a memory cell in parallel with an access transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

一種記憶體,包含與複數個通道線階層交錯的複數個字元線階層。多個水平的資料儲存階層設置於複數個字元線階層與複數個通道線階層之間,資料儲存階層包含各自的多個資料儲存區域陣列,位於複數個字元線階層與複數個通道線階層中相鄰階層的多條字元線和多條通道線的多個交叉點上。位於交叉點外部的各自的孔洞陣列設置於通道線階層與字元線階層中。通道線與字元線具有多個側邊,係藉由底切蝕刻周界來定義,伴隨著介於每個階層中的通道線與字元線之間的氣隙或空隙。每一層中的字元線、位元線與資料儲存節點係為垂直自對準。

Description

間距可擴充立體NAND記憶體
本發明是有關於立體(3D)記憶體結構,且特別有關於立體記憶體。
正在發展的積體電路記憶體技術使單一積體電路上能儲存愈來愈多資料。一種增加資料儲存量的方式涉及立體記憶體結構。具有許多記憶胞平面的立體結構可以是複雜的。它們通常涉及製造技術,如可限制立體結構之密度的深溝槽與孔洞的形成。在一些垂直立體記憶體結構中,例如即便溝槽與孔洞的製造技術提升,x-y方向之擴充仍有所限制,因為需要垂直通道或導體之側壁上的電荷捕捉結構或其他記憶胞結構。這些問題隨著平面數量增加而增多,更加侷限了一些立體結構的擴充性(scalability)。
有需要提供適用於快閃記憶體與其他類型的記憶體的立體記憶體結構,其為可擴充的、提供高的密度且易於製造。
此處描述一種可擴充的立體記憶體結構。
描述一種記憶體包含在字元線方向延伸的複數個字元線階層,其與在通道線方向延伸的複數個通道線階層交錯。多個資料儲存階層,例如介電電荷捕捉資料儲存階層,設置於複數個字元線階層與複數個通道線階層之間。資料儲存階層包含各自的多個資料儲存區域陣列與交叉點外部的各自的孔洞陣列,資料儲存區域陣列自對準(self-aligned)於相鄰階層之多條字元線與多條通道線的交叉點上。此外,複數個通道線階層中的多條通道線相對於其他通道線自對準;且複數個字元線階層中的多條字元線相對於其他字元線自對準。
尤其,字元線係為自對準的意義為:堆疊中字元線之對準並非發生為製造過程中需要與其他階層的字元線微影對準(lithographic alignment)的單獨步驟。在此處描述的製程中,字元線的位置係藉由透過用以定義字元線的孔洞進行橫向選擇性蝕刻(lateral selective etching)之周界加以定義。此外,通道線係為自對準的意義為:堆疊中通道線之對準並非發生為製造過程中需要與其他階層的通道線微影對準的單獨步驟。在此處描述的製程中,通道線的位置係藉由透過用以定義通道線的孔洞進行橫向選擇性蝕刻之周界加以定義。
此外,資料儲存區域係為自對準的意義為:資料儲存區域於交叉點之定位並非發生為製造過程中需要與字元線和通道線微影對準的單獨步驟。在此處描述的製程中,資料儲存區域的位置係藉由自對準的字元線及通道線之交叉點加以定義。可選的,可透過這些相同孔洞進行額外的橫向底切蝕刻以形成資料儲存材料的島(islands),這些島也是自對準,具有藉由透過用以定義字元線和通道線的孔洞進行橫向選擇性蝕刻之周界定義出的側邊。
描述一種有複數個字元線階層的結構,字元線階層包含複數條具有複數個空隙以形成字元線之間的接縫的字元線。此外,描述一種有複數個通道線階層的結構,通道線階層包含複數條具有複數個空隙以形成通道線之間的接縫的通道線。
描述一種結構,在此結構中,複數個字元線階層中的多條字元線具有多個介於交叉點之間的區域,介於交叉點之間的區域窄於交叉點內的區域。亦描述一種結構,在此結構中,複數個通道線階層中的多條通道線具有多個介於交叉點之間的區域,介於交叉點之間的區域窄於交叉點內的區域。在此處描述的數個實施例中,字元線的側邊與通道線的側邊係為底切蝕刻周界(undercut etch perimeters)(通過垂直孔洞進行橫向選擇性蝕刻而得),這些側邊藉由從孔洞陣列中的孔洞進行底切製成而相互間隔。
此外,描述一種用於製造此處描述之記憶胞結構的製程。在一實施例中,製程包含:形成材料階層堆疊,此堆疊包含藉由電荷捕捉階層分開的字元線材料階層與通道線材料階層;在堆疊中蝕刻出多個通道線橢圓孔洞,該些通道線橢圓孔洞在通道線方向具有長軸;橫向選擇性蝕刻暴露於該些通道線橢圓孔洞中的通道線材料階層,以在複數個通道線材料階層中形成通道線;不需要實質移除堆疊之至少部分其他階層中的材料;在堆疊中蝕刻出複數個字元線橢圓孔洞,該些字元線橢圓孔洞在字元線方向具有長軸;橫向選擇性蝕刻暴露於該些字元線橢圓孔洞中的字元線材料階層,以在複數個字元線材料階層中形成字元線,不需要實質移除堆疊之至少部分其他階層中的材料;其中孔洞陣列包含藉由結合通道線橢圓孔洞與字元線橢圓孔洞形成的多個孔洞。
整體觀之,所述之記憶胞結構係為在X-Y維度上可擴充的,此製造過程用以實現尺寸愈來愈小的特點。此外,此製程僅涉及二個用於大量記憶胞階層的微影步驟。
本發明的其他方向與優點可參照下列附圖、實施方式與申請專利範圍而加以瞭解。
以下參照附圖1-14詳細說明本發明之數個實施例。
第1圖繪示根據此處描述之技術之立體記憶體結構的透視圖,為了描述本發明而簡化圖示。結構包含水平記憶體階層堆疊。堆疊包含複數個字元線階層,在此示例中複數個字元線階層包含第一字元線階層(字元線101、102、103)與第二字元線階層(字元線104、105、106)。字元線階層中的字元線於字元線方向(在此圖中平行於X軸)上延伸。如同以下更詳細討論的,數個實施例中,可有多個空隙形成字元線之間的多個接縫(氣隙)。
第1圖中的水平記憶體階層堆疊亦包含複數個通道線階層,在此示例中複數個通道線階層包含第一通道線階層(通道線111、112、113)與第二通道線階層(通道線114、115、116)。通道線階層中的通道線於通道線方向(在此圖中平行於Y軸)上延伸。如同以下更詳細討論的,數個實施例中,可有多個空隙形成通道線之間的多個接縫(氣隙)。
堆疊包含介於字元線階層與通道線階層之間的電荷捕捉階層。在此示例中,在對應的字元線與通道線交叉點中的記憶胞區域係示意性繪示,包含在字元線101與相鄰通道線111交叉點中的第一電荷捕捉階層中的記憶胞電荷儲存區域121、在字元線104與相鄰通道線111交叉點中的第二電荷捕捉階層中的記憶胞電荷儲存區域122、以及在字元線104與相鄰通道線114交叉點中的第三電荷捕捉階層中的記憶胞電荷儲存區域123。
如圖所示,每一字元線階層中的複數條字元線中的字元線具有波浪式(wavy)側邊,此波浪式側邊係藉由如以下描述之橫向蝕刻製程的周界而形成。波浪式側邊係為對齊的,如此一來字元線具有介於交叉點之間的區域,此區域窄於字元線中位於交叉點上的區域。
此外,如圖所示,每一通道線階層中的複數條通道線中的通道線具有波浪式側邊,此波浪式側邊係藉由如以下描述之橫向蝕刻製程的周界而形成。波浪式側邊係為對齊的,如此一來通道線具有介於交叉點之間的區域,此區域窄於通道線中位於交叉點上的區域。
在此處描述的實施例中,電荷捕捉階層用於儲存資料。電荷捕捉階層可例如是多個層介電電荷捕捉結構,或多個層浮閘(floating gate)電荷捕捉結構。類似第1圖之電荷捕捉記憶體可為快閃記憶體(flash memory)。
還可利用其他記憶體技術,例如使用資料儲存材料取代電荷捕捉層。例如,資料儲存階層可包含可程式化電阻(programmable resistance)技術,例如相變化記憶體(phase change memory)、金屬氧化物記憶體(metal oxide memory)等等。
在描述的實施例中,立體結構包含複數個NAND串列於每個NAND記憶體階層中。示例僅繪示三個記憶胞於每個串列中。典型的NAND結構之NAND串列包含串列選擇閘極(string select gates)與接地選擇閘極(ground select gates) (未繪示)。
字元線階層係耦接至階梯式接觸130或其他接觸結構以和週邊電路互連,包含用於字元線、串列選擇線與接地選擇線的解碼器131。同樣地,通道線階層係耦接至階梯式接觸132或其他接觸結構以和週邊電路互連,包含位元線解碼器/感測放大器133。
第2圖係為第1圖之立體結構的一剖面的示意圖。此示意圖相當於包含通道線111和114的剖面。從而,第一階層中的水平NAND串列包含字元線101、102、103與通道線111交叉點上的記憶胞,以及電荷儲存區域121。第二階層中的水平NAND串列包含字元線104、105、106與通道線111交叉點上的記憶胞。從而,可由此示例得知第一階層與第二階層中的記憶胞共用一共同的通道線111。
第三階層中的水平NAND串列包含字元線104、105、106與通道線114交叉點上的記憶胞。從而,可由此示例得知第二階層與第三階層中的記憶胞共用共同的字元線104、105、106。在其他實施例中,立體記憶體結構包含字元線104、105、106上方的另一字元線階層,在此情況中,第二平面與第三平面中的記憶胞不共用相同字元線。
一種製造如此處描述之立體記憶體結構的製程可參照第3A、3B與4-11圖加以理解。第3A圖繪示材料階層堆疊形成的組件。示例中的材料階層由下往上包含(在一些實施例中包含積體電路基板(未繪示))字元線材料底部階層302、設置於字元線材料底部階層302上的資料儲存階層360、通道線材料階層312、設置於通道線材料階層312上的資料儲存階層370、字元線材料階層322、設置於字元線材料階層322上的資料儲存階層380、設置於資料儲存階層380上的通道線材料階層332、設置於通道線材料階層332上的資料儲存階層390及設置於資料儲存階層390上的字元線材料階層342。
在適用於形成NAND快閃陣列的實施例中,階層302、322、342中的字元線材料可包含厚度約10奈米(nm)的鎢(tungsten)或其他導電材料。厚度可根據結構之不同材料或不同導電性(conductance)規格而變動。採用之字元線材料應選擇兼容於採用之橫向蝕刻法與後續步驟的材料,且是適合作為採用之記憶體技術的字元線材料。
此外,階層312、332中的通道線材料可包含半導體,例如厚度約10奈米(nm)的矽(silicon)或多晶矽(polysilicon)。厚度可根據結構之不同材料或不同導電性規格而變動。通道線材料之半導體可為摻雜的(doped)或未摻雜的(undoped)以適用於通道線材料。可採用其他半導體。
資料儲存階層可包含多個介電層。在示例中,資料儲存階層360包含介電層304、306、308、310。資料儲存階層370包含介電層314、316、318、320。資料儲存階層380包含介電層324、326、328、330。資料儲存階層390包含介電層334、336、338、340。在代表性的資料儲存結構中,介電層310、314、330、334可包含穿隧(tunneling)層,例如厚度約6奈米的氮氧化矽(silicon oxynitride)層或多層穿隧層。介電層308、316、328、336可包含電荷儲存層,例如厚度約5.5奈米的氮化矽(silicon nitride)。介電層306、318、326、338可包含阻擋層,例如厚度約5.5奈米的氧化矽(silicon oxide)。此外,介電層304、320、324、340可包含厚度約3奈米的氧化鋁(aluminum oxide)阻擋層。在此示例結構中,資料儲存階層具有大約20奈米的一厚度。在其他實施例中,還可採用其他資料儲存結構。
第3B圖繪示製造過程之下一階段之後的次組件。此下一階段涉及蝕刻出結構之通道線橢圓孔洞陣列,通道線橢圓孔洞陣列具有在通道線方向(Y軸)上對齊的長軸。孔洞係為橢圓的,或類似橢圓的,在此意義上,孔洞截面具有含長軸與短軸的拉長形狀(oblong shapes) (包含長方形),類似於那些用於此處描述的製程中的橢圓形狀孔洞。在圖式中,孔洞係繪示為配置於第3A圖示例之堆疊中。孔洞陣列包含具有在通道線方向對齊的長軸的孔洞402、404、406、具有在通道線方向對齊的長軸的孔洞408、410、412、以及具有在通道線方向對齊的長軸的孔洞414、416、418。橢圓孔洞的形狀使沿長軸(Y軸)之孔洞長度大於沿著短軸(X方向)之孔洞寬度,橢圓孔洞的形狀使得孔洞如此處描述的樣子分開,且壓縮布局(layouts)。此孔洞蝕刻可使用具有微影遮罩以用孔洞形狀定義出位置的反應式離子蝕刻(reactive ion etching)來實行。在此示例中,孔洞延伸通過堆疊至底層的基板。
第4圖繪示一可選的實施例,在此實施例中階層堆疊提供分離的字元線階層而非記憶胞共用字元線階層。從而,第4圖的結構類似於第3A圖之結構增加額外的字元線材料階層352與絕緣材料階層350。第4圖中,與第3A圖相同之符號代表相同元件。階層352可包含鎢或如上述之其他適合的字元線材料。階層350可包含氧化矽或兼容於下列製造過程的其他材料。增加階層352不會改變製造順序。
此外,在示例中,階層的數量提供以適於製造四個記憶胞階層。用於特定實施例中的記憶胞階層的數量可為更多。
第5圖繪示字元線材料階層322、通道線材料階層312與資料儲存階層370中的孔洞陣列配置。在將要製造的組件中,這些階層係排列為一層在另一層之上,且圖中繪示之孔洞係為相同孔洞。從而,第6圖繪示之孔洞具有與第5圖相同之符號。然而,在此示例中,如第5圖所示具有五排孔洞而非三排。因此,標出額外的橢圓孔洞424、430、428、426。
在圖中,紋線代表將要形成通道線與字元線的位置以及資料儲存區域所在之交叉點。
第6圖繪示在橫向底切蝕刻暴露於通道線橢圓孔洞中的通道線材料後的相同階層312、370、322。橫向蝕刻不會影響資料儲存階層370或字元線材料階層322。橫向蝕刻大致以相同速度發生於通道線方向與其正交方向。在此圖中繪示於資料儲存階層370上的卵形(例如502)代表通過通道線孔洞進行之通道線材料中的橫向底切蝕刻周界。如同所見,在通道線方向通道線孔洞之間的間距小於在正交方向通道線孔洞之間的間距,橫向底切蝕刻周界在通道線方向相交,且蝕刻使複數條自對準通道線510、512、514、516形成於堆疊中的通道線材料階層之中,複數條通道線中的通道線之間有空隙。通道線材料之橫向底切蝕刻周界形成為通道線之邊緣。通道線係為自對準的,在此意義上,堆疊中通道線之對準並非發生為製造過程中需要與其他階層的通道線微影對準的單獨步驟。在此處描述的製程中,通道線的位置係藉由透過用以定義通道線的孔洞進行橫向選擇性蝕刻的周界加以定義。
選擇性橫向底切蝕刻可實行於使用氫氧化鉀(potassium hydroxide)或氫氧化鈉(sodium hydroxide)化學性蝕刻的多晶矽通道線階層。
第7圖繪示額外的製造步驟後三個階層(312、370、322)的結構。尤其是為了產生第8圖的結構,通道線孔洞被第一次填充,例如使用有機平坦化材料(organic planarization material)。
然後,製造過程包含蝕刻出結構之具有在字元線方向對齊的長軸的字元線橢圓孔洞陣列。在此示例中,此字元線方向係為正交於通道線方向。字元線橢圓孔洞包含具有在字元線方向對齊的長軸的孔洞526、532、538、544、550。此外,其他字元線橢圓孔洞係如繪示般對齊,包含具有在字元線方向對齊的長軸的孔洞524、548,及具有在字元線方向對齊的長軸的孔洞522、546。可使用微影製程蝕刻出字元線孔洞,微影製程包含光阻劑(photoresist)、矽基底抗反射塗佈(silicon based antireflection coating)與填充孔洞之有機平坦層。使用藉由微影製程形成的遮罩,反應式離子蝕刻可用於形成字元線橢圓孔洞陣列。
圖中亦繪示在字元線橢圓孔洞之蝕刻、填充字元線材料階層322與資料儲存階層370中的通道線橢圓孔洞、以及填充通道線材料階層312中的通道線之間的空隙(例如以填充材料511、513、515、517、519)後剩餘的填充材料。
第8圖繪示額外的製造步驟後三個階層(312、370、322)的結構,額外的製造步驟包含在暴露於字元線橢圓孔洞中的字元線材料階層進行橫向底切蝕刻。橫向蝕刻不會影響資料儲存階層370、通道線階層中的填充材料(511、513、515、517、519、547)或通道線。橫向蝕刻大致以相同速度發生於字元線方向與其正交方向。在此圖中繪示於資料儲存階層370上的卵形(例如567)代表字元線材料中的橫向底切蝕刻周界。如同所見,在字元線方向字元線孔洞之間的間距小於在正交方向字元線孔洞之間的間距,橫向底切蝕刻周界在字元線方向相交,且蝕刻使複數條字元線562、564形成。複數條字元線中的字元線之間亦留有空隙(例如565)。如圖所示,字元線材料之橫向底切蝕刻周界形成為字元線之邊緣。
字元線係為自對準的,在此意義上,堆疊中字元線之對準並非發生為製造過程中需要與其他階層的字元線微影對準的單獨步驟。在此處描述的製程中,字元線的位置係藉由透過用以定義字元線的孔洞進行橫向選擇性蝕刻的周界加以定義。
字元線材料(例如鎢)之選擇性橫向底切蝕刻可使用氫氧化銨(ammonium hydroxide)或過氧化氫(hydrogen peroxide)蝕刻化學加以實行。
第9圖繪示額外的製造步驟後的三個階層(312、370、322),額外的製造步驟涉及移除有機平坦層。此移除可使用氧(oxygen)或氮(nitrogen)電漿加以實行,保留通道線階層中的複數條通道線510、512、514、516與字元線階層中的複數條字元線562、564。蝕刻通道線橢圓孔洞與字元線橢圓孔洞而產生的孔洞(例如孔洞570)仍在資料儲存階層中。如同所見,資料儲存材料留在通道線與字元線的交叉點上。為了介電記憶體材料而對資料儲存材料進一步蝕刻係為不必要的。在使用導電記憶體材料的情況下,可運用額外的選擇性橫向底切蝕刻,使資料儲存階層分隔為自對準於交叉點之資料儲存材料的島。
第10圖繪示第9圖之結構經額外的製造步驟後,此額外的製造步驟包含使用原子層沉積(atomic layer deposition)或其他沉積技術於資料儲存階層中的孔洞之側壁與通道線及字元線的邊緣上沉積厚度大約幾Å的氮化矽(silicon nitride)或其他介電質的薄膜。
此外,第10圖中,為了繪示通道線與字元線交叉點中的資料儲存區域(例如區域518)而將紋線從資料儲存階層370移除。在此示例中,資料儲存區域係為介電資料儲存區域,且不需要物理性分開。從而,這些資料儲存區域對應建立於通道線階層與字元線階層之間的電場區,且因而在對這些類型的結構進行寫入和抹除操作期間發生電荷穿隧。如圖所示,堆疊中介於複數個字元線階層與複數個通道線階層之間的資料儲存階層包含各自的資料儲存區域陣列(如518)及在交叉點外部之各自的孔洞陣列(例如595),資料儲存區域陣列位於相鄰的複數個字元線階層與複數個通道線階層中的字元線與通道線之交叉點上。
第11圖繪示以上述方法製造之結構之四個記憶體平面,於字元線方向(X軸)上的截面圖,其旁邊為簡化的電路示意圖。圖中標出通道線512與字元線566作為參照,以對應第11圖中的相同元件。此外,包含字元線666的字元線階層設置於包含通道線512的通道線階層下方。包含通道線712的通道線階層設置於包含字元線566的字元線階層上方。包含字元線766的字元線階層設置於包含通道線712的通道線階層上方。資料儲存階層設置於字元線階層與通道線階層之間。在此示例中,資料儲存階層係為介電電荷捕捉結構。第一資料儲存階層包含與字元線階層中的字元線接觸的阻擋介電質,在此示例中,包含氧化鋁(aluminum oxide)層304與氧化矽(silicon oxide)層306。第一資料儲存階層包含電荷捕捉層308與接觸疊加的通道線階層中的通道線的穿隧層310。第二資料儲存階層具有類似的結構,包含氧化鋁層320、氧化矽層318、電荷捕捉層316與穿隧層314。第三資料儲存階層包含氧化鋁層324、氧化矽層326、電荷捕捉層328與穿隧層330。圖中最後的資料儲存階層包含氧化鋁層340、氧化矽層338、電荷捕捉層336與穿隧層334,穿隧層334接觸包含通道線712的相鄰通道線階層。
如圖所示,空隙(例如576、578)有時稱作氣隙(air gaps),形成於通道線階層中的通道線之間。空隙可由於製作期間之橫向底切蝕刻與移除填充材料而形成,且包含製程中獲得的絕緣氣體(insulating gas)。結果,空隙作為通道線之間的良絕緣體。在一些實施例中,介電質可通由孔洞而填充或部分填充空隙。
如圖所示,第12圖之結構包含耦接至字元線WL1的第一記憶胞階層中的三個NAND記憶胞(例如MC1),字元線WL1對應字元線666。耦接至字元線WL1的記憶胞亦具有第一通道線階層中的通道線(例如512)中的通道。圖示包含三個記憶胞(例如MC2),這三個記憶胞具有第一通道線階層中的通道線(例如512)中的通道。從而,在此示例中,第一記憶胞平面與第二記憶胞平面共用一共同的通道線階層。第二階層中的三個記憶胞耦接至字元線WL2,字元線WL2對應字元線566。
同樣地,第二通道線階層中另一行的三個記憶胞(例如MC3)耦接至字元線WL2與通道線(例如712)。第四記憶胞階層中的第四行記憶胞(例如MC4)耦接至字元線WL3與第二通道線階層中的通道線(例如712),且與第三記憶胞階層共用通道線。
在其他製造過程包含形成如第4圖所示之堆疊的實施例中,第二記憶胞階層與第三記憶胞階層中的記憶胞具有獨立字元線。
第12圖繪示四個記憶胞階層在通道線方向的剖面,第12圖的剖面正交於第11圖所示之相同結構的剖面。相同的元件設為相同元件符號且不再重複敘述。在此圖中,第二字元線階層中的字元線(例如566)係繪示為其中具有空隙580、582。空隙可由於製作期間之橫向底切蝕刻與移除填充材料而形成。結果,空隙作為通道線之間的良絕緣體。
在此剖面中,記憶胞係配置為與共同的通道線(例如通道線材料階層312形成的通道線)串聯,例如在一NAND串列中。示意圖繪示NAND串列ND1至ND4於四個記憶胞階層中的每一階層。在一典型的實施例中,NAND串列可能具有,例如32個或64個記憶胞,且還可實現為具有虛擬胞(dummy cells)、串列選擇閘極(string select gates)與接地選擇閘極(ground select gates)以幫助NAND元件運作。
在一代表性的實施例中,第11圖與第12圖所示之具有四個記憶體平面之結構可為大約130奈米的高度,每一個記憶體平面之厚度增為約30奈米。
在其他實施例中,介於通道線之間的空隙(例如576、578)與介於字元線之間的空隙(例如580、582)可以絕緣材料填充,例如二氧化矽(silicon dioxide),空隙也可作為通道線與字元線之間的絕緣體。
第13圖繪示如此處描述之製造過程的簡化流程圖。根據第13圖之製程,方法包含在積體電路或其他合適的基板上形成多個字元線材料階層、多個電荷儲存階層與多個通道線材料階層的一堆疊(第3A圖、第4圖),對應於將要製造的記憶胞階層(步驟1401)。接著,製程包含蝕刻(第5圖)出在通道線方向具有長軸的第一橢圓孔洞陣列(步驟1402)。在形成第一橢圓孔洞陣列後,製程包含橫向蝕刻通道線材料階層(第6圖)以形成藉由多個階層中的空隙分開的通道線(步驟1403)。在橫向蝕刻通道線材料後,孔洞填充平坦化材料(步驟1404)。然後蝕刻出第二橢圓孔洞陣列(第7圖),其在字元線方向具有長軸(步驟1405)。為了形成字元線階層中的字元線,通過第二橢圓孔洞陣列來實行第二橫向底切蝕刻製程(第8圖) (步驟1406)。在形成字元線階層中的字元線後,移除填充材料(第9圖),留下字元線、通道線與資料儲存階層(步驟1407)。在移除填充材料後,為了一些需要隔離資料儲存區域之資料儲存材料類型,可通過剩餘孔洞來針對資料儲存階層實行另一橫向選擇性蝕刻,以形成資料儲存階層中的自對準資料儲存島(self-aligned data storage islands) (步驟1408)。此橫向選擇性蝕刻可為了資料儲存階層中的不同材料而分步驟進行。接著,藉由沉積介電質例如氮化矽(silicon nitride)使電荷儲存階層可在被孔洞暴露出的側壁上排成一排(第10圖) (步驟1409)。在一些情況下,於步驟1409中沉積的介電質或之後沉積的另一介電質可填充或部分填充資料儲存階層、字元線階層與通道線階層中的空隙。為了完成積體電路,接著實行後段(back-end-of-line)製程。
藉由這個包含水平的NAND記憶階層堆疊的製程可形成一記憶體,堆疊包含複數個字元線階層、在通道線方向延伸的複數個通道線階層以及介於字元線階層與通道線階層之間的資料儲存階層,複數個字元線階層中的字元線階層各自包含在字元線方向延伸的複數條字元線,字元線之間具有空隙;複數個通道線階層中的通道線階層各自包含在通道線方向延伸的複數條通道線,通道線之間具有空隙;資料儲存階層包含位於對應的字元線與通道線的交叉點上的記憶胞區域。以此方式形成的記憶體可具有孔洞陣列延伸通過設置於交叉點外部的堆疊。在以此方法形成的記憶體中,堆疊中每個水平的記憶體平面包含具有資料儲存區域的記憶胞,資料儲存區域位於複數個字元線階層與複數個通道線階層中相鄰階層的字元線和通道線的交叉點上。
因此,描述一種用於包含堆疊的記憶胞之立體記憶體的製造過程,在此立體記憶體中,資料儲存結構形成於水平的字元線與通道線上,而非形成於垂直的側壁上。製程僅涉及兩個微影步驟以形成記憶體結構,包含以遮罩定義第一橢圓孔洞陣列與第二橢圓孔洞陣列。可選地,橫向底切蝕刻係用於形成字元線與位元線,以排除額外微影步驟之需求。結構包含空隙,空隙在字元線方向與通道線方向形成用於隔離之接縫使結構得以有良好的平面擴充(in-plane scaling)。
第14圖繪示積體電路1501之簡化晶片方塊圖,積體電路1501包含立體堆疊的水平薄膜交叉點陣列,積體電路1501具有接觸結構例如階梯式接觸,用於連接至裝置上的週邊電路。
在NAND陣列實施例中,SSL/GSL/行與階層(或平面)解碼器1540係透過接觸結構耦接至配置於記憶體陣列1560中的複數條SSL/GSL線與字元線1545。全域位元線列/階層解碼器1570係耦接至複數條全域線1565,複數條全域線1565依序耦接至沿著記憶體陣列1560中的列配置的NAND串列,用以自記憶體陣列1560讀取資料或使資料寫入記憶體陣列1560。匯流排1530將位址從控制邏輯1510供應至解碼器1570與解碼器1540。感測放大器與寫入緩衝電路(program buffer circuits)1580係耦接至列解碼器1570,在此示例中係透過第一資料線1575。列解碼器1570可包含電路,此電路用於選擇性地施加寫入與抑制電壓(program and inhibit voltages)至記憶體中的位元線以回應寫入緩衝中的資料值(data value)。
從感測放大器/寫入緩衝電路感測到的資料係透過第二資料線1585供應至輸入/輸出電路1591。
輸入/輸出電路1591將資料驅動至積體電路1501外部的目標。輸入/輸出資料與控制訊號藉由資料匯流排1505移動於輸入/輸出電路1591、控制邏輯1510與積體電路1501或積體電路1501內部或外部的其他資料來源上的輸入/輸出埠之間。積體電路1501內部或外部的其他資料來源,例如通用處理器或特殊應用電路,或被記憶體陣列1560所支持之提供系統整合晶片(system-on-a-chip)功能的模組組合。
在第14圖繪示的示例中,控制邏輯1510使用偏壓安排狀態機(bias arrangement state machine)來控制通過方塊1520之電壓供應器或供應源所產生或提供的供給電壓,例如讀取、抹除、驗證和寫入偏壓。控制邏輯1510操作地(operatively)耦接至記憶體陣列1560與週邊電路。
描述一種記憶體裝置,包含:第一導體層,第一導體層包含複數條第一導線;第二導體層,堆疊於第一導體層上,第二導體層包含複數條第二導線,第二導線正交於第一導線;以及複數個記憶體元件連接於第一導線與第二導線交叉點之間。
在數個實施例中,每一條第一導線包含至少二個反曲點(inflection points)於第一導線的側壁上。在數個實施例中,每一條第一導線包含至少二個凸部(protrusion portions)沿著平行於第二導線之延伸方向的方向延伸。
在數個實施例中,每一個第二導線包含至少二個反曲點(inflection points)於第二導線的側壁上。在數個實施例中,每一條第二導線包含至少二個凸部沿著平行於第一導線之延伸方向的方向延伸。
在數個實施例中,記憶體元件彼此連接。
在數個實施例中,每一個記憶體元件係藉由自對準定位於四個通孔之中央區。在數個實施例中,每一個通孔包含中間孔區域與四個位置分開的邊緣孔區域圍繞中間孔區域。
在數個實施例中,第一導體層係為矽(Silicon)。在數個實施例中,第二導體層係為鎢(Tungsten)。
在數個實施例中,每一個記憶體元件包含穿隧層、電荷捕捉層與阻擋層。
此處描述一種流程圖,其繪示用於記憶體裝置的製造過程。可預期的是,許多步驟可結合或以不同順序進行。例如,在一些製造順序中,蝕刻出通道線孔洞陣列以形成通道線可在蝕刻出字元線孔洞陣列以形成字元線之後進行。在一些情況下,如同讀者可預期的,重新排列步驟將可達成相同結果,除非還有某些其他改變。在其他情況下,如同讀者可預期的,重新排列步驟將可達成相同結果,除非滿足某些狀態。此外,可預期的是,此處的流程圖僅繪示與理解本發明有關之步驟,且應理解的是,可於所示該些步驟之前、之後或之間進行數個額外的步驟用以實現其他功能。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何該技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
101、102、103、104、105、106、562、564、566、666、766、1545、WL1、WL2、WL3‧‧‧字元線 111、112、113、114、115、116‧‧‧通道線 121、122、123‧‧‧電荷儲存區域 130、132‧‧‧階梯式接觸 131‧‧‧解碼器 133‧‧‧位元線解碼器/感測放大器 302‧‧‧字元線材料底部階層 304、306、308、310、314、316、318、320、324、326、328、330、334、336、338、340‧‧‧介電層 312、332‧‧‧通道線材料階層 322、342、352‧‧‧字元線材料階層 350‧‧‧絕緣材料階層 360、370、380、390‧‧‧資料儲存階層 402、404、406、408、410、412、414、416、418、424、426、428、430、522、524、526、532、538、544、546、548、550、570‧‧‧孔洞 502、567‧‧‧卵形 510、512、514、516、712、‧‧‧通道線 511、513、515、517、519、547‧‧‧填充材料 518‧‧‧區域 565、576、578、580、582‧‧‧空隙 595‧‧‧孔洞陣列 1401、1402、1403、1404、1405、1406、1407、1408、1409‧‧‧步驟 1501‧‧‧積體電路 1505‧‧‧資料匯流排 1510‧‧‧控制邏輯 1520‧‧‧方塊 1530‧‧‧匯流排 1540、1570‧‧‧解碼器 1560‧‧‧記憶體陣列 1565‧‧‧全域線 1575‧‧‧第一資料線 1580‧‧‧感測放大器與寫入緩衝電路 1585‧‧‧第二資料線 1591‧‧‧輸入/輸出電路 MC1、MC2、MC3、MC4‧‧‧記憶胞 ND1、ND2、ND3、ND4‧‧‧NAND串列
第1圖繪示此處描述之立體記憶體陣列之局部簡化立體透視圖。
第2圖繪示第1圖之陣列之一剖面的簡化示意圖。
第3A、3B與4-10圖藉由繪示在製造此處描述之立體記憶體陣列期間形成的次組件以描述製造方法
第11圖繪示此處描述之立體記憶體陣列結構於字元線方向(X軸)上的截面圖。
第12圖繪示此處描述之立體記憶體陣列結構於通道線方向(Y軸)上的截面圖。
第13圖繪示可用於製造此處描述之結構的製造方法的簡化流程圖。
第14圖繪示包含根據此處描述之數個實施例的立體堆疊水平薄膜、交叉點陣列的積體電路的簡化方塊圖。
101、102、103、104、105、106‧‧‧字元線
111、112、113、114、115、116‧‧‧通道線
121、122、123‧‧‧電荷儲存區域
130、132‧‧‧階梯式接觸
131‧‧‧解碼器
133‧‧‧位元線解碼器/感測放大器

Claims (12)

  1. 一種記憶體,包含: 在一字元線方向延伸的複數個字元線階層,與在一通道線方向延伸的複數個通道線階層交錯;及 多個資料儲存階層,介於該複數個字元線階層與該複數個通道線階層之間,該些資料儲存階層包含: 各自的多個資料儲存區域陣列,位於該複數個字元線階層與該複數個通道線階層中相鄰階層的多條字元線和多條通道線的多個交叉點上;及 各自的多個孔洞陣列,位於該些交叉點外部。
  2. 如申請專利範圍第1項所述之記憶體,其中該複數個字元線階層中的多個字元線階層各自包含在該字元線方向延伸的複數條字元線,具有多個空隙形成該複數條字元線之間的多個接縫。
  3. 如申請專利範圍第1項所述之記憶體,其中該複數個通道線階層中的多個通道線階層各自包含在該通道線方向延伸的複數條通道線,具有多個空隙形成該複數條字元線之間的多個接縫。
  4. 如申請專利範圍第1項所述之記憶體,其中該複數個字元線階層中的多個字元線階層各自包含複數條字元線,該複數條字元線中的多條字元線具有多個介於該些交叉點之間的區域,該些介於該些交叉點之間的區域窄於多個該些交叉點內的區域。
  5. 如申請專利範圍第1項所述之記憶體,其中該複數個通道線階層中的多個通道線階層各自包含複數條通道線,該複數條通道線中的多條通道線具有多個介於該些交叉點之間的區域,該些介於該些交叉點之間的區域窄於複數個該些交叉點內的區域。
  6. 如申請專利範圍第1項所述之記憶體,其中該些資料儲存階層包含多個電荷捕捉層。
  7. 如申請專利範圍第1項所述之記憶體,其中該複數個字元線階層中的多個字元線階層各自包含複數條字元線,該複數條字元線中的多條字元線之多個側邊為底切蝕刻周界,該些字元線之該些側邊在該通道線方向以該些孔洞陣列中多個相鄰孔洞之多個側壁相互間隔。
  8. 如申請專利範圍第1項所述之記憶體,其中該複數個通道線階層中的多個通道線階層各自包含複數條通道線,該複數條通道線中的多條通道線之多個側邊為底切蝕刻周界,該些通道線之該些側邊在該字元線方向以該些孔洞陣列中多個相鄰孔洞之多個側壁相互間隔。
  9. 如申請專利範圍第1項所述之記憶體,包含在通過該些孔洞陣列而暴露的該些資料儲存區域陣列中的多個資料儲存區域之多個側邊上的一介電襯墊。
  10. 如申請專利範圍第1項所述之記憶體,其中該些通道線、該些字元線及該些資料儲存區域陣列中的多個資料儲存區域係為自對準(self-aligned)。
  11. 一種記憶體,包含: 一水平NAND記憶體平面堆疊,包含: 複數個字元線階層,該複數個字元線階層中的多個字元線階層各自包含在一字元線方向延伸的複數條字元線及多個空隙,該些空隙形成該些字元線之間的多個接縫; 在一通道線方向延伸的複數個通道線階層,該複數個通道線階層中的多個通道線階層各自包含在該通道線方向延伸的複數條通道線及多個空隙,該些空隙形成該些通道線之間的多個接縫;及 多個電荷捕捉階層,介於該複數個字元線階層與該複數個通道線階層之間,該些電荷捕捉階層包含位於多條對應之字元線與多條對應之通道線的多個交叉點上的多個記憶胞區域;以及 一孔洞陣列,延伸通過該水平NAND記憶體平面堆疊的多個水平NAND記憶體平面,該孔洞陣列設置於該些交叉點的外部; 其中該水平NAND記憶體平面堆疊中的每一個水平NAND記憶體平面包含多個記憶胞,該些記憶胞具有多個資料儲存區域,該些資料儲存區域位於該複數個字元線階層與該複數個通道線階層中相鄰階層的多條字元線和多條通道線的多個交叉點上。
  12. 如申請專利範圍第11項所述之記憶體,其中該複數條字元線中的多條字元線具有多個介於該些交叉點之間的區域,該些介於該些交叉點之間的區域窄於複數個該些交叉點內的區域;且其中該複數條通道線中的多條通道線具有多個介於該些交叉點之間的區域,該些介於該些交叉點之間的區域窄於複數個該些交叉點內的區域。
TW108113823A 2018-05-22 2019-04-19 間距可擴充立體nand記憶體 TWI696274B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862674636P 2018-05-22 2018-05-22
US62/674,636 2018-05-22
US16/204,284 US10840254B2 (en) 2018-05-22 2018-11-29 Pitch scalable 3D NAND
US16/204,284 2018-11-29

Publications (2)

Publication Number Publication Date
TW202005064A true TW202005064A (zh) 2020-01-16
TWI696274B TWI696274B (zh) 2020-06-11

Family

ID=68614034

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108113823A TWI696274B (zh) 2018-05-22 2019-04-19 間距可擴充立體nand記憶體

Country Status (3)

Country Link
US (1) US10840254B2 (zh)
CN (1) CN110518016B (zh)
TW (1) TWI696274B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11599299B2 (en) * 2019-11-19 2023-03-07 Invensas Llc 3D memory circuit
KR20230168020A (ko) * 2022-06-03 2023-12-12 삼성전자주식회사 반도체 메모리 장치

Family Cites Families (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7052941B2 (en) 2003-06-24 2006-05-30 Sang-Yun Lee Method for making a three-dimensional integrated circuit structure
US20050158950A1 (en) * 2002-12-19 2005-07-21 Matrix Semiconductor, Inc. Non-volatile memory cell comprising a dielectric layer and a phase change material in series
US7505321B2 (en) * 2002-12-31 2009-03-17 Sandisk 3D Llc Programmable memory array structure incorporating series-connected transistor strings and methods for fabrication and operation of same
US7005350B2 (en) * 2002-12-31 2006-02-28 Matrix Semiconductor, Inc. Method for fabricating programmable memory array structures incorporating series-connected transistor strings
US7221588B2 (en) * 2003-12-05 2007-05-22 Sandisk 3D Llc Memory array incorporating memory cells arranged in NAND strings
US6906940B1 (en) 2004-02-12 2005-06-14 Macronix International Co., Ltd. Plane decoding method and device for three dimensional memories
KR100528486B1 (ko) 2004-04-12 2005-11-15 삼성전자주식회사 불휘발성 메모리 소자 및 그 형성 방법
US7378702B2 (en) 2004-06-21 2008-05-27 Sang-Yun Lee Vertical memory device structures
US7315474B2 (en) 2005-01-03 2008-01-01 Macronix International Co., Ltd Non-volatile memory cells, memory arrays including the same and methods of operating cells and arrays
US7420242B2 (en) 2005-08-31 2008-09-02 Macronix International Co., Ltd. Stacked bit line dual word line nonvolatile memory
JP4822841B2 (ja) 2005-12-28 2011-11-24 株式会社東芝 半導体記憶装置及びその製造方法
JP5016832B2 (ja) 2006-03-27 2012-09-05 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US8159018B2 (en) 2006-04-26 2012-04-17 Nxp B.V. Non-volatile memory device
JP2008078404A (ja) 2006-09-21 2008-04-03 Toshiba Corp 半導体メモリ及びその製造方法
JP4945248B2 (ja) 2007-01-05 2012-06-06 株式会社東芝 メモリシステム、半導体記憶装置及びその駆動方法
JP5091491B2 (ja) 2007-01-23 2012-12-05 株式会社東芝 不揮発性半導体記憶装置
KR20090037690A (ko) 2007-10-12 2009-04-16 삼성전자주식회사 비휘발성 메모리 소자, 그 동작 방법 및 그 제조 방법
US8198667B2 (en) * 2007-12-27 2012-06-12 Kabushiki Kaisha Toshiba Semiconductor memory device and method for manufacturing same
KR20090079694A (ko) 2008-01-18 2009-07-22 삼성전자주식회사 비휘발성 메모리 소자 및 그 제조 방법
JP2009238874A (ja) 2008-03-26 2009-10-15 Toshiba Corp 半導体メモリ及びその製造方法
JP2009295694A (ja) 2008-06-03 2009-12-17 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
FR2933802B1 (fr) 2008-07-10 2010-10-15 Commissariat Energie Atomique Structure et procede de realisation d'un dispositif microelectronique de memoire 3d de type flash nand.
KR101498676B1 (ko) 2008-09-30 2015-03-09 삼성전자주식회사 3차원 반도체 장치
US8058179B1 (en) 2008-12-23 2011-11-15 Novellus Systems, Inc. Atomic layer removal process with higher etch amount
JP2010192718A (ja) * 2009-02-19 2010-09-02 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
TWI433302B (zh) 2009-03-03 2014-04-01 Macronix Int Co Ltd 積體電路自對準三度空間記憶陣列及其製作方法
US8829646B2 (en) 2009-04-27 2014-09-09 Macronix International Co., Ltd. Integrated circuit 3D memory array and manufacturing method
KR101036155B1 (ko) 2009-07-09 2011-05-23 서울대학교산학협력단 스타 구조를 갖는 낸드 플래시 메모리 어레이 및 그 제조방법
KR101585616B1 (ko) * 2009-12-16 2016-01-15 삼성전자주식회사 반도체 장치 및 그 제조 방법
US8501629B2 (en) 2009-12-23 2013-08-06 Applied Materials, Inc. Smooth SiConi etch for silicon-containing films
US8482051B2 (en) 2010-01-11 2013-07-09 Hynix Semiconductor Inc. 3D nonvolatile memory device including a plurality of channel contacts coupled to a plurality of channel layers and a plurality of section lines coupled to the plurality of channel contacts and method for fabricating the same
US8890233B2 (en) 2010-07-06 2014-11-18 Macronix International Co., Ltd. 3D memory array with improved SSL and BL contact layout
US8659944B2 (en) 2010-09-01 2014-02-25 Macronix International Co., Ltd. Memory architecture of 3D array with diode in memory string
JP5651415B2 (ja) 2010-09-21 2015-01-14 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
KR101787041B1 (ko) 2010-11-17 2017-10-18 삼성전자주식회사 식각방지막이 구비된 반도체 소자 및 그 제조방법
US8363476B2 (en) 2011-01-19 2013-01-29 Macronix International Co., Ltd. Memory device, manufacturing method and operating method of the same
US8486791B2 (en) 2011-01-19 2013-07-16 Macronix International Co., Ltd. Mufti-layer single crystal 3D stackable memory
US8503213B2 (en) 2011-01-19 2013-08-06 Macronix International Co., Ltd. Memory architecture of 3D array with alternating memory string orientation and string select structures
TWI453897B (zh) 2011-03-03 2014-09-21 Macronix Int Co Ltd 記憶裝置、其製造方法與操作方法
JP5674579B2 (ja) 2011-07-15 2015-02-25 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
JP2013026289A (ja) 2011-07-15 2013-02-04 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
KR20130045047A (ko) 2011-10-25 2013-05-03 에스케이하이닉스 주식회사 3차원 구조의 비휘발성 메모리 소자 및 그 제조 방법
US9082656B2 (en) 2011-11-11 2015-07-14 Macronix International Co., Ltd. NAND flash with non-trapping switch transistors
KR20130072076A (ko) 2011-12-21 2013-07-01 에스케이하이닉스 주식회사 비휘발성 메모리 장치 및 그 제조 방법
US8951862B2 (en) 2012-01-10 2015-02-10 Macronix International Co., Ltd. Damascene word line
US8501609B2 (en) 2012-02-02 2013-08-06 Tower Semiconductor Ltd. Method for generating a three-dimensional NAND memory with mono-crystalline channels using sacrificial material
JP5624567B2 (ja) 2012-02-03 2014-11-12 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
KR101325492B1 (ko) 2012-02-24 2013-11-07 서울대학교산학협력단 3차원 스타구조를 갖는 낸드 플래시 메모리 어레이 및 그 동작방법
JP2013239622A (ja) 2012-05-16 2013-11-28 Toshiba Corp 不揮発性半導体記憶装置及びその製造方法
US8987098B2 (en) 2012-06-19 2015-03-24 Macronix International Co., Ltd. Damascene word line
KR101910500B1 (ko) 2012-07-04 2018-10-22 에스케이하이닉스 주식회사 수직채널트랜지스터를 구비한 반도체장치 및 그 제조 방법
US9196315B2 (en) 2012-11-19 2015-11-24 Macronix International Co., Ltd. Three dimensional gate structures with horizontal extensions
US8759899B1 (en) 2013-01-11 2014-06-24 Macronix International Co., Ltd. Integration of 3D stacked IC device with peripheral circuits
US9379126B2 (en) 2013-03-14 2016-06-28 Macronix International Co., Ltd. Damascene conductor for a 3D device
JP2015015287A (ja) 2013-07-03 2015-01-22 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US9041077B2 (en) 2013-09-03 2015-05-26 Macronix International Co., Ltd. Semiconductor device and manufacturing method of the same
US9099538B2 (en) 2013-09-17 2015-08-04 Macronix International Co., Ltd. Conductor with a plurality of vertical extensions for a 3D device
US9202750B2 (en) 2013-10-31 2015-12-01 Macronix International Co., Ltd. Stacked 3D memory with isolation layer between memory blocks and access conductors coupled to decoding elements in memory blocks
WO2015081413A1 (en) 2013-12-05 2015-06-11 Conversant Intellectual Property Management Inc. A three dimensional non-volatile memory with charge storage node isolation
CN203760476U (zh) 2014-02-26 2014-08-06 唐棕 半导体器件
US9397110B2 (en) 2014-05-21 2016-07-19 Macronix International Co., Ltd. 3D independent double gate flash memory
US9520485B2 (en) * 2014-05-21 2016-12-13 Macronix International Co., Ltd. 3D independent double gate flash memory on bounded conductor layer
US9589979B2 (en) 2014-11-19 2017-03-07 Macronix International Co., Ltd. Vertical and 3D memory devices and methods of manufacturing the same
KR20160087145A (ko) 2015-01-13 2016-07-21 에스케이하이닉스 주식회사 반도체 장치
US9666595B2 (en) 2015-03-12 2017-05-30 Kabushiki Kaisha Toshiba Semiconductor memory device and method of manufacturing the same
CN107580728A (zh) * 2015-03-26 2018-01-12 Neo半导体公司 3d双密度nand快闪存储器
US9559049B1 (en) * 2015-08-17 2017-01-31 Macronix International Co., Ltd. Memory device and method of manufacturing the same
US10950786B2 (en) * 2018-05-17 2021-03-16 Macronix International Co., Ltd. Layer cost scalable 3D phase change cross-point memory

Also Published As

Publication number Publication date
US20190363098A1 (en) 2019-11-28
US10840254B2 (en) 2020-11-17
TWI696274B (zh) 2020-06-11
CN110518016A (zh) 2019-11-29
CN110518016B (zh) 2021-10-15

Similar Documents

Publication Publication Date Title
US9276009B2 (en) NAND-connected string of transistors having the electrical channel in a direction perpendicular to a surface of the substrate
US9099538B2 (en) Conductor with a plurality of vertical extensions for a 3D device
TWI527160B (zh) 低成本可微縮之三維記憶體與其製造方法
US11672112B2 (en) Semiconductor memory device with protruding separating portions
US8970040B1 (en) Contact structure and forming method
US11424260B2 (en) Array of pillars located in a uniform pattern
CN110649033B (zh) 3d存储器件及其制造方法
TWI706410B (zh) 具有垂直閘極結構之記憶裝置
JP2013135202A (ja) 半導体装置の製造方法
US8530309B2 (en) Memory device and method for fabricating the same
US20150048434A1 (en) Structure and Method of Manufacturing a Stacked Memory Array for Junction-Free Cell Transistors
US11737274B2 (en) Curved channel 3D memory device
CN109037226B (zh) 3d存储器件及其制造方法
TWI605548B (zh) 記憶體結構及其製造方法
TWI696274B (zh) 間距可擴充立體nand記憶體
CN111540747B (zh) 3d存储器件的制造方法
US11462562B2 (en) Semiconductor device
CN109003984B (zh) 3d存储器件及其制造方法
CN107808883B (zh) 具有可交换栅极/通道晶体管的存储器元件与其制造方法
TWI763361B (zh) 記憶體裝置及製造方法及其操作方法
US11973024B2 (en) Semiconductor memory device
CN111384061B (zh) 3d存储器件及其制造方法
US20150091076A1 (en) Isolation formation first process simplification