TW201839900A - 靜電吸附夾盤及其製造方法、以及半導體裝置的製造方法 - Google Patents
靜電吸附夾盤及其製造方法、以及半導體裝置的製造方法 Download PDFInfo
- Publication number
- TW201839900A TW201839900A TW107114251A TW107114251A TW201839900A TW 201839900 A TW201839900 A TW 201839900A TW 107114251 A TW107114251 A TW 107114251A TW 107114251 A TW107114251 A TW 107114251A TW 201839900 A TW201839900 A TW 201839900A
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor wafer
- electrostatic chuck
- grinding
- synthetic resin
- resin sheet
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 149
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 31
- 238000001179 sorption measurement Methods 0.000 title claims abstract description 11
- 229920003002 synthetic resin Polymers 0.000 claims abstract description 66
- 239000000057 synthetic resin Substances 0.000 claims abstract description 66
- 239000000758 substrate Substances 0.000 claims abstract description 41
- 239000007788 liquid Substances 0.000 claims description 27
- 238000004140 cleaning Methods 0.000 claims description 19
- 238000012545 processing Methods 0.000 claims description 7
- 238000011156 evaluation Methods 0.000 claims description 5
- 229910003460 diamond Inorganic materials 0.000 claims description 4
- 239000010432 diamond Substances 0.000 claims description 4
- 239000004575 stone Substances 0.000 claims description 2
- 238000005498 polishing Methods 0.000 abstract description 7
- 238000005336 cracking Methods 0.000 abstract description 6
- 235000012431 wafers Nutrition 0.000 description 131
- 238000000034 method Methods 0.000 description 27
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 description 15
- 230000008569 process Effects 0.000 description 15
- 239000010410 layer Substances 0.000 description 12
- 238000007796 conventional method Methods 0.000 description 7
- 229920005989 resin Polymers 0.000 description 6
- 239000011347 resin Substances 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 4
- 239000000919 ceramic Substances 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 239000012212 insulator Substances 0.000 description 3
- 238000001459 lithography Methods 0.000 description 3
- 238000005406 washing Methods 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000012530 fluid Substances 0.000 description 2
- 238000003475 lamination Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000009719 polyimide resin Substances 0.000 description 2
- 238000013517 stratification Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000007921 spray Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 230000003746 surface roughness Effects 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000009966 trimming Methods 0.000 description 1
- 238000004017 vitrification Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
- H01L21/6833—Details of electrostatic chucks
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B41/00—Component parts such as frames, beds, carriages, headstocks
- B24B41/06—Work supports, e.g. adjustable steadies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/304—Mechanical treatment, e.g. grinding, polishing, cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67092—Apparatus for mechanical treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/687—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
- H01L21/68714—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
- H01L21/68757—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/6834—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Mechanical Engineering (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Jigs For Machine Tools (AREA)
- Drying Of Semiconductors (AREA)
Abstract
本發明提供一種半導體晶圓的剝離容易且可抑制半導體晶圓之破裂,並且將半導體晶圓高精確度地修整以謀求薄層化之靜電吸附夾盤及其製造方法以及半導體裝置的製造方法。
一種利用靜電力來保持半導體晶圓20之靜電吸附夾盤1,係具有基板2、接合在基板2之一主面的合成樹脂片3及配設在合成樹脂片3之內部的至少一對電極4,且在合成樹脂片3之表面形成有供半導體晶圓20抵接之經平坦化的研削面5。藉此,可將半導體晶圓20予以吸附保持,並且容易地進行剝離,且可抑制剝離時之破損。再者,藉由形成經過平坦化的研削面5作為保持面,可將半導體晶圓20之厚度均勻地進行修整,以謀求薄層化。
Description
本發明係關於一種藉由靜電力來保持半導體晶圓之靜電吸附夾盤及其製造方法以及利用該靜電吸附夾盤之半導體裝置的製造方法。
以往,在使半導體晶圓薄層化之過程等中,進行隔著樹脂將承載晶圓接合於半導體晶圓,而藉由承載晶圓來保持半導體晶圓。藉此,在薄層化加工時或搬送時等半導體晶圓破裂之風險會減低。
另一方面,例如專利文獻1所揭示,具有一種藉由靜電力(庫倫力)來保持半導體晶圓之靜電保持裝置。此時,可將半導體晶圓等薄板狀之保持對象物直接接合在靜電保持裝置,並且藉由將電極予以除電以去除靜電力,而可容易地將保持對象物予以剝離。
專利文獻1:日本特開2003-282671號公報
在半導體裝置之領域中,除了半導體晶圓之大型化,三維安裝化亦進展中。為了提升半導體裝置之積體率,其課題為使半導體晶圓薄層化,並積層更多層之裝置。
具體而言,三維安裝之各層的半導體晶圓在目前形成為40至50μm的厚度。往後,要求將半導體晶圓薄層化至10至20μm,以使之高性能化及多層化。
然而,為了防止半導體晶圓之破裂等,同時謀求更進一步之薄層化,在上述之習知技術中,仍有應改善之問題點。
例如上述之習知技術,在利用承載晶圓來保持半導體晶圓之方法中,具有使用於貼合之樹脂之面內有較大不均勻的問題點。亦即,使用於接合之樹脂係通常為30至50μm之厚度,其面內不均勻係2至3μm。該不均勻會在薄層化研削時直接造成半導體晶圓之厚度的不均勻。因此,當厚度10μm左右之半導體晶圓時,前述之厚度的不均勻會對裝置性能或良率造成大幅之影響。
再者,在利用承載晶圓來保持半導體晶圓之方法中,半導體晶圓係在其背面被研削或研磨而經過薄層 化之後,會在半導體晶圓與樹脂之界面剝離。因此,會有在該剝離時半導體晶圓破裂之風險。
另一方面,如專利文獻1揭示之習知技術所示,在藉由靜電力來保持半導體晶圓等保持對象物之靜電保持裝置的方法中,如前所述,可去除靜電力而容易地將保持對象物予以剝離。因此,可減低在剝離時屬於保持對象物之半導體晶圓破裂之風險。
然而,在習知技術之靜電保持裝置中,會有因埋設於絕緣體之內部的電極材而在絕緣體之表面產生5至10μm之扭曲的問題。因此,習知技術之靜電保持裝置之可使用的步驟係限定於搬送或化學蒸鍍(CVD)、濺鍍等,而無法利用作為背面基準之微細的光刻或薄層化研削之步驟中的保持裝置。
具體而言,當在產生靜電保持裝置之扭曲之絕緣體的表面吸附有半導體晶圓時,亦會在半導體晶圓之表面產生5至10μm之扭曲。因此,在光刻中,會有在半導體晶圓之表面產生成為焦點深度外的部分,而無法形成良好之圖案。
再者,當習知技術之靜電保持裝置用於半導體晶圓之薄層化研削時,由於產生在靜電保持裝置之表面的扭曲,因而會在半導體晶圓中發生5至10μm之修整厚度的不均勻,而有製品不良或特性之不均勻等問題。
本發明係鑑於上述課題而研創者,其目的在於提供一種靜電吸附夾盤及及其製造方法以及半導體裝置 的製造方法,係可容易地進行半導體晶圓之剝離且可抑制半導體晶圓之破裂,並且可高精確度地修整半導體晶圓以謀求薄層化。
本發明之靜電吸附夾盤係藉由靜電力來保持半導體晶圓之靜電吸附夾盤,係具有:基板;合成樹脂片,係接合於前述基板之一主面;至少一對電極,係配設於前述合成樹脂片之內部;在前述合成樹脂片之表面,形成有供前述半導體晶圓抵接之平坦化的研削面。
再者,本發明之靜電吸附夾盤的製造方法係藉由靜電力而保持半導體晶圓之靜電吸附夾盤的製造方法,係具備:將在內部設置有至少一對電極之合成樹脂片接合在基板之步驟;將接合在前述基板之前述合成樹脂片的表面藉由磨石研削而形成被平坦化之研削面的步驟。
再者,本發明之半導體裝置的製造方法係具備:利用前述靜電吸附夾盤而使半導體晶圓之裝置面抵接於前述靜電吸附夾盤之平坦化的前述研削面並對前述電極施加電壓,而利用靜電力來保持前述半導體晶圓之步驟;將保持在前述靜電吸附夾盤之前述半導體晶圓的背面予以研削之步驟。
依據本發明之靜電吸附夾盤,具有基板、接合於基板之一主面的合成樹脂片,及配設在合成樹脂片之內部的至少一對電極。藉此,藉由對一對電極施加電壓, 而可將半導體晶圓予以吸附並保持,藉由將施加於電極之電壓予以除去,而可容易地剝離半導體晶圓。因此,可抑制剝離時之半導體晶圓的破損。
再者,在合成樹脂片之表面,形成有供半導體晶圓抵接之經平坦化的研削面。藉此,可將靜電吸附夾盤利用在對於保持面要求高平坦度之光刻或薄層化研削的步驟。並且,藉由形成經過平坦化之研削面作為保持面,即可在薄層研削中,可將半導體晶圓之厚度均勻地修整而謀求更進一步之薄層化。
依據本發明之靜電吸附夾盤,研削面之顯示研削面全體之平坦度的TTV(Total Thickness Variation,總厚度變異)為1μm以下,顯示評價區域25mm×25mm之平坦度的LTV(Local Thickness Variation,區域厚度變異)亦可為0.1μm以下。藉此,可大幅地將靜電吸附夾盤之適用範圍予以擴大,而可貢獻半導體晶圓之微細化、高性能化、超薄層化及多層化。
例如,藉由將本發明之靜電吸附夾盤運用在光刻,在半導體晶圓之整批全面曝光中,可形成1μm之線空間或電洞。此外,在利用步進電動機之晶片曝光中,可形成0.1μm之線空間或電洞。如此,依據本發明,實現高精確度之微細加工。
再者,在將本發明之靜電吸附夾盤適用於半導體晶圓之薄層化研削時,藉由TTV提升,裝置間之特性穩定性會提升,而可期待薄層化限界之大幅減低。
具體而言,與利用習知技術之承載晶圓且隔著樹脂而與半導體晶圓貼合之方法相比較,在本發明之靜電吸附夾盤中,可將顯示裝置表面之凹凸的TTV抑制在1/3以下之1μm以下,將LTV抑制在1/10以下之0.1μm以下。再者,即使半導體晶圓厚度10至20μm之超薄層化,由於不會有剝離半導體晶圓與靜電吸附夾盤時之剝離應力,因此亦可期待良率之大幅提升。
如此,可利用具有壓倒性平坦之研削面作為保持面的靜電吸附夾盤來實施各種製程。
再者,依據本發明之靜電吸附夾盤的製造方法,具備:將在內部設置有至少一對之電極的合成樹脂片接合在基板之步驟;以及形成對接合在基板之合成樹脂片的表面以磨石研削而平坦化之研削面的步驟。藉此,可容易地進行半導體晶圓之剝離,且可獲得具有適當之高平坦度之研削面作為保持面的靜電吸附夾盤。
再者,依據本發明之靜電吸附夾盤的製造方法,在形成研削面之步驟中,亦可採用細微性#500至8000之鑽石磨石。藉此,可將覆蓋電極之合成樹脂片高効率且高精確度地予以研削,而能獲得適於半導體晶圓之保持的高精確度且平坦之研削面。
再者,依據本發明之靜電吸附夾盤的製造方法,在形成研削面之步驟中,亦能以噴出壓力3至20MPa將洗淨液噴附至磨石之未作為研削加工用之部分的刀尖。藉此,由於利用洗淨液來去除附著在磨石之刀尖的合成樹 脂片之削屑,同時對合成樹脂片進行研削,因此可高精確度且容易地對合成樹脂片之表面進行研削,且可形成高平坦之研削面。特別是,使洗淨液噴射之壓力係重要,藉由上述之較佳的噴出壓力,可去除附著在磨石之刀尖的合成樹脂片之削屑。
再者,依據本發明之半導體裝置的製造方法,係具備:利用前述之本發明的靜電吸附夾盤,使半導體晶圓之裝置面抵接於靜電吸附夾盤之經平坦化的研削面,對電極施加電壓而利用靜電力來保持半導體晶圓之步驟;及將保持在靜電吸附夾盤之半導體晶圓的背面進行研削之步驟。藉此,可高精確度地使對背面進行研削之後的半導體晶圓之厚度一致,並且可高品質且高良率地製造厚度10至20μm之超薄層化的半導體晶圓。
1‧‧‧靜電吸附夾盤
2‧‧‧基板
3‧‧‧合成樹脂片
4、4a、4b‧‧‧電極
5‧‧‧研削面
6‧‧‧孔
7‧‧‧供電用電極
10‧‧‧供電裝置
11‧‧‧磨石
12‧‧‧台座
13‧‧‧研削液供給噴嘴
14‧‧‧洗淨液供給裝置
15‧‧‧洗淨液供給噴嘴
20、20A‧‧‧半導體晶圓
21‧‧‧磨石
22‧‧‧台座
23‧‧‧研削液供給噴嘴
第1圖係顯示本發明實施形態之靜電吸附夾盤之概略構成的剖視圖。
第2圖係顯示本發明實施形態之靜電吸附夾盤之製造方法的圖,第2圖(a)係顯示準備有基板之狀態,第2圖(b)係在基板接合有合成樹脂片之狀態,第2圖(c)係顯示對合成樹脂片進行研削之狀態,第2圖(d)係顯示在基板形成有孔之狀態,第2圖(e)係顯示在基板形成有供電用電極之狀態的圖。
第3圖係顯示本發明實施形態之靜電吸附夾盤之製造 方法的圖,第3圖(a)係對合成樹脂片進行研削之前的狀態,第3圖(b)係顯示對合成樹脂片進行過研削之狀態的圖。
第4圖係顯示本發明實施形態之半導體裝置的製造方法的圖,第4圖(a)係在半導體晶圓安裝有靜電吸附夾盤之狀態,第4圖(b)係顯示對半導體晶圓之背面進行研削之狀態,第4圖(c)係顯示對半導體晶圓進行積層而接合之狀態,第4圖(d)係顯示從半導體晶圓拆下靜電吸附夾盤之狀態的圖。
以下,依據圖式詳細地說明本發明實施形態之靜電吸附夾盤及其製造方法以及利用該靜電吸附夾盤的半導體裝置的製造方法。
第1圖係顯示本發明實施形態之靜電吸附夾盤1之概略構成的剖視圖。參照第1圖,靜電吸附夾盤1係藉由靜電力來保持半導體晶圓20(參照第4圖)者。靜電吸附夾盤1係在半導體晶圓20之薄層化製程及薄層化後之再配線製程或搬送時等保持半導體晶圓20,且使用作為用以排除破裂之風險的承載晶圓。
靜電吸附夾盤1係具有基板2、接合於基板2之一主面的合成樹脂片3、配設於合成樹脂片3之內部的至少一對電極4。
基板2係高剛性之大致圓形狀的板狀體,例如矽基板等。基板2之表面係藉由研削或研磨而平坦化。在進行該平坦化之基板2的一方表面接合有合成樹脂片3。
合成樹脂片3係由具有誘電性之合成樹脂製的片材構件所形成,且形成大致圓板狀的形態。就合成樹脂片3之材質而言,雖可採用各種之合成樹脂,但從強度、絕緣性、耐熱性、熱膨張等之觀點而言,較佳為例如聚醯亞胺系樹脂。由於合成樹脂片3係由高耐熱性之聚醯亞胺系的樹脂所形成,因此靜電吸附夾盤1亦可在200℃左右以上之高溫下使用。例如,由聚醯亞胺系之樹脂所構成的靜電吸附夾盤1,亦可運用在光刻或CVD成膜等比較高溫的製程。
在合成樹脂片3之內部,遍及合成樹脂片3之大致整面,配設有例如由銅、鋁等金属所構成之電極4。電極4係由以一筆畫之方式連續地配置之至少一對電極4a及電極4b所構成。亦即,合成樹脂片3係一對或二對以上之電極4a、4b被由合成樹脂覆蓋而被絕緣之狀態的片材。
此外,靜電吸附夾盤1係具有對電極4供電之供電用電極7。供電用電極7係由例如銅、鋁等之金属所形成,且貫穿基板2,而從靜電吸附夾盤1之外部連接至電極4。
藉由供電裝置10對電極4a與電極4b之間施加電壓,合成樹脂片3係發揮用以吸附並保持半導體晶圓20之靜電力。另一方面,藉由將施加在電極4之電壓予以去除,而可將半導體晶圓20從合成樹脂片3容易地剝離。因此,可抑制剝離時之半導體晶圓20的破損。
在此,靜電吸附夾盤1係在從供電裝置10進 行供電之後,在從供電裝置10切離並停止供電之後仍維持靜電力之自己保持型的靜電吸附裝置。靜電吸附夾盤1係在以靜電力貼合半導體晶圓20後,即使拆下供電裝置10之連接,亦長時間吸附力不會降低,而可長達數日間保持半導體晶圓20。
由於靜電吸附夾盤1係為自己保持型,因此在靜電吸附夾盤1與半導體晶圓20貼合的狀態下容易地進行處理容易。因此,自己保持型之靜電吸附夾盤1亦可適用於例如高速旋轉之台座22(參照第4圖(b))上進行之半導體晶圓20的薄層化研削步驟等。亦即,靜電吸附夾盤1亦可拆下供電裝置10之連接,因此在半導體研削裝置中,無須設置從供電裝置10供電至靜電吸附夾盤1的配線或旋轉連接用連接器等。再者,在旋轉之台座22上不對電極4供電時,亦不會發生半導體晶圓20脫落而飛出等一般通電型之靜電吸附裝置的問題。
此外,如上所述,就靜電吸附夾盤1而言,較佳為自己保持型。然而,靜電吸附夾盤1係亦可為用以發揮靜電力而恆常地需要來自供電裝置10之通電的恆常通電型之靜電吸附裝置。
再者,在合成樹脂片3之表面,亦即在與接合有基板2之面相反側的面,形成有用來供半導體晶圓20抵接之經平坦化的研削面5。藉此,可採用對保持面要求高平坦度之光刻或薄層化研削之步驟的靜電吸附夾盤1。再者,藉由形成有經過平坦化之研削面5作為保持面,而 可在薄層研削中,均勻地修整半導體晶圓20之厚度,以謀求更進一步之薄層化。
詳細而言,研削面5之顯示研削面5整體之平坦度的TTV係為1μm以下。再者,研削面5之顯示評價區域25mm×25mm之平坦度的LTV為0.1μm以下,該評價區域25mm×25mm係相當於形成在半導體晶圓20之晶片尺寸。藉此,大幅地擴大靜電吸附夾盤1之適用範圍,而可貢獻半導體晶圓20之微細化、高性能化、超薄層化及多層化。
例如,藉由將靜電吸附夾盤1適用於光刻,即可在半導體晶圓20之總括整面曝光中,可形成1μm之線空間或電洞。再者,在利用步進電動機之晶片曝光中,可形成0.1μm之線空間或電洞。如此,依據靜電吸附夾盤1,而實現高精確度之微細加工。
再者,在將靜電吸附夾盤1適用在半導體晶圓20之薄層化研削時,藉由TTV提升,裝置間之特性穩定性會提升,而可期待薄層化限度之大幅減低。
具體而言,與利用習知技術之承載晶圓並隔著樹脂與半導體晶圓20貼合之方法相比較,在靜電吸附夾盤1中,可將顯示半導體晶圓20之裝置表面之凹凸的TTV抑制在習知技術之1/3以下的1μm以下。再者,依據靜電吸附夾盤1,可將半導體晶圓20之LTV相對於習知技術抑制在1/10以下之0.1μm以下。
靜電吸附夾盤1係在半導體晶圓20之薄層化 中,可促進其厚度均勻性之大幅改善及薄層化,因此可適用在三維積體電路,而可貢獻超多層化。
再者,在靜電吸附夾盤1中,剝離半導體晶圓20及靜電吸附夾盤1時之剝離應力極小。因此,在將半導體晶圓20超薄層化成厚度10至20μm之步驟中,可期待良率之大幅提升。
再者,依據靜電吸附夾盤1,可形成對薄層化之半導體晶圓20之微細的圖案,特別是可達成後鑽孔製程中之背面TSV步驟的TSV開孔精確度的提升及電極形成及再配線之微細化。如此,藉由將靜電吸附夾盤1適用在三維積體電路之製造,而可貢獻於裝置之高性能化及高積體化。
如此,可利用具有極平坦之研削面5作為保持面的靜電吸附夾盤1來實施製造半導體裝置的各種製程。
接著,參照第2圖及第3圖,對靜電吸附夾盤1之製造方法詳細地進行說明。
第2圖(a)至第2圖(e)係顯示靜電吸附夾盤1之製造方法的圖。第2圖(a)係顯示準備有基板2之狀態,第2圖(b)係顯示在基板2接合有合成樹脂片3之狀態,第2圖(c)係顯示對合成樹脂片3進行研削之狀態,第2圖(d)係顯示在基板2形成有孔6之狀態,第2圖(e)係顯示在基板2形成有供電用電極7之狀態。
第3圖係顯示靜電吸附夾盤1之製造方法的圖。第3圖(a)係顯示對合成樹脂片3進行研削之前的狀 態,第3圖(b)係顯示合成樹脂片3研削後之狀態。
首先,如第2圖(a)所示,準備藉由研削或研磨而將表面予以平坦化之大致圓板狀之高剛性的基板2。基板2係載置於未圖示之台座等上。
接著,如第2圖(b)所示,在基板2之上表面積層有在內部具有電極4的合成樹脂片3。再者,基板2及合成樹脂片3係藉由例如熱壓接等而接合並予以一體化。
在合成樹脂片3貼附於基板2之主面的狀態下,於合成樹脂片3之表面,如第3圖(a)所示,在整面具有5至10μm左右之表面扭曲(凹凸)。此外,在合成樹脂片3之表面,依據電極4之有無而具有3至5μm之凹凸。
因此,接著如第2圖(c)及第3圖(b)所示,進行對合成樹脂片3之表面進行研削而形成大致平坦之研削面5的步驟。在形成研削面5之步驟中,如第2圖(c)所示,一體地接合之基板2及合成樹脂片3係以合成樹脂片3為上,載置並保持在研削裝置之台座12上。台座12係例如由多孔陶瓷等所構成之真空式的夾盤台座,基板2係藉由真空吸引力而保持在台座12。
並且,藉由磨石11對合成樹脂片3之上表面進行研削。藉此,合成樹脂片3之上表面係將第3圖(a)所示之凹凸予以去除,如第3圖(b)所示進行平坦化。藉此,形成高平坦度之研削面5。
在此,磨石11係可使用鑽石系或陶瓷系之磨石。磨石11之細微性係較佳為#500至#8000,更佳為#3000 至#5000,最佳為#4000。在本實施形態中,就磨石11而言,係採用以玻璃化熔結使細微性#4000之多結晶鑽石硬化之磨石。藉此,可獲得優異之加工性,且能以適當之面粗度獲得高平坦度之研削面5。
再者,就獲得優異之平坦度的適當加工條件而言,磨石11之送出速度係以10至30μm/min為佳,且以20μm/min為最佳。由磨石11所產生之切入量係以合成樹脂片3之表面扭曲的最大值之2至3倍為佳。磨石11之旋轉速度係以1000至2000min-1為佳,以1450min-1為最佳。基板2之旋轉速度係以200至400min-1為佳,以299min-1為最佳。
此外,在被研削加工之合成樹脂片3的表面,從研削裝置之未圖示的研削液供給裝置經由研削液供給噴嘴13供給洗淨液。研削液係使用例如純水等。
上述雖為較佳之研削條件,但僅利用上述之研削方法,對於進行合成樹脂片3之高精確度的研削極為困難。在本實施形態之靜電吸附夾盤1的製造方法中,除了上述之研削方法之外,在磨石11之未供研削加工用的刀尖噴附高壓之洗淨液。詳細言之,從研削裝置之洗淨液供給裝置14經由洗淨液供給噴嘴15,噴出朝磨石11之刀尖加壓之純水等洗淨液。
在此,噴附至磨石11之洗淨液的壓力、噴射角度及從洗淨液供給噴嘴15至磨石11之刀尖為止的距離係重要者。藉由將該等條件予以適當地設定,且採用上述 之適當的研削條件,即能以洗淨液去除附著在磨石11之刀尖的合成樹脂片3之研磨屑並同時對合成樹脂片3進行研削。藉此,可高精確度且容易地研削合成樹脂片3之表面,且可形成高平坦之研削面5。
具體而言,洗淨液之噴出壓力係以3至20MPa為佳,以6至8MPa為更佳。洗淨液之噴射角度係以5至20度為佳,以8至12度為更佳。從洗淨液供給噴嘴15至磨石11之刀尖為止之距離係10至30mm,且以15至25mm為佳,以20mm為更佳。
在執行形成研削面5之步驟之後,如第2圖(d)所示,在基板2形成有用以形成供電用電極7(參照第2圖(e))的複數個孔6。孔6係以從基板2之背面,亦即未接合有合成樹脂片3之主面達到電極4之方式形成。
具體而言,藉由採用例如YAG雷射等,形成孔6之貫穿基板2的部分,然後採用例如CO2雷射等,形成孔6之通過合成樹脂片3的部分。藉此,在形成有孔6之部分中,露出有電極4。此外,藉由在孔6之合成樹脂片3部分的加工使用CO2雷射,由於CO2雷射係不會對金屬進行加工,因此會有若孔6達到電極4而可自動地停止加工之優點。
接著,如第2圖(e)所示,進行對開口之孔6埋設金属並形成供電用電極7之步驟。供電用電極7係利用噴墨法或印刷法、鍍覆法而埋設在孔6。
藉由以上之步驟,可獲得在表面具有高平坦之研削面 5作為保持半導體晶圓20(參照第4圖)之保持面的靜電吸附夾盤1。
接著,參照第4圖,對利用靜電吸附夾盤1之半導體裝置的製造方法詳細地說明。
第4圖係顯示利用靜電吸附夾盤1之半導體裝置的製造方法的圖。第4圖(a)係在半導體晶圓20安裝有靜電吸附夾盤1之狀態,第4圖(b)係研削有半導體晶圓20之背面的狀態,第4圖(c)係積層並接合有半導體晶圓20之狀態,第4圖(d)係顯示從半導體晶圓20拆下靜電吸附夾盤1之狀態的圖。
如第4圖(a)至(d)所示,靜電吸附夾盤1係作為保持半導體晶圓20之承載晶圓,利用在半導體晶圓20之薄層化製程及積層製程。
具體而言,首先依據習知之方法在由矽等所構成之半導體晶圓20的表面形成有電路。此外,亦可在半導體晶圓20形成有貫通電極。此外,亦可進行邊緣切除,以去除半導體晶圓20之周圍端部的傾斜或圓角等。
再者,如第4圖(a)所示,在靜電吸附夾盤1之經平坦化的研削面5上,使形成有電路之裝置面20a朝下而載置有半導體晶圓20。
接著,對一對電極4a及電極4b,藉由供電裝置10分別施加正電位(+)及負電位(-)。於是,藉由施加有電壓之電極4所產生之靜電力,而成為半導體晶圓20與靜電吸附夾盤1貼合之狀態。
例如,藉由從供電裝置10對一對電極4a施加+500V,對電極4b施加-500V之電壓,將施加有電壓之狀態保持30秒鐘,半導體晶圓20與靜電吸附夾盤1係藉由50kPa以上之吸附力而接合。藉此,半導體晶圓20與靜電吸附夾盤1之貼合完成。
如前所述,靜電吸附夾盤1係自己保持型,因此即使在上述供電之後停止來自供電裝置10之供電,且從靜電吸附夾盤1切離供電裝置10,半導體晶圓20與靜電吸附夾盤1之吸附力亦被保持。
接著,一體地接合之半導體晶圓20與靜電吸附夾盤1係從供電裝置10拆卸下,如第4圖(b)所示,而安裝在研削裝置之台座22。台座22係由例如多孔陶瓷所構成之板狀體等。接合有半導體晶圓20之靜電吸附夾盤1係被真空吸附並保持在台座22。
再者,半導體晶圓20係被研削裝置將背面予以研削或研磨而薄層化。詳細言之,台座22及磨石21會分別旋轉,且磨石21之刀尖會滑擦於半導體晶圓20之背面,以從半導體晶圓20之背面去除預定量之矽及貫通電極。在此,對被研削加工之半導體晶圓20的背面,從研削裝置之未圖示之研削液供給裝置經由研削液供給噴嘴23供給例如純水等洗淨液。
如上所述,藉由將具有高精確度地平坦化之研削面5的靜電吸附夾盤1利用作為承載晶圓,即可在一般之研削加工条件下獲得高精確度地薄層化之半導體晶圓 20。亦即,可獲得一種實現與靜電吸附夾盤1之研削面5大致同等的TTV及LTV之被高精確度地薄層化的半導體晶圓20。
此外,在半導體晶圓20之薄層化過程中,亦可對磨石21之未供研削加工用之刀尖噴附高壓之洗淨液。亦即,亦可從研削裝置之未圖示的洗淨液供給裝置經由洗淨液供給噴嘴,噴出朝向磨石21之刀尖加壓之純水等洗淨液。藉此,可利用洗淨液去除附著在磨石21之刀尖的研磨屑,同時對半導體晶圓20進行研削。因此,可高精確度且容易地對半導體晶圓20之背面進行研削。
在半導體晶圓20之背面研削結束之後,亦可進行貫穿電極之出頭或頭面之修整等步驟。並且,被薄層化之半導體晶圓20係與靜電吸附夾盤1一同從台座22拆下,且如第4圖(c)所示,例如被反轉而積層在加工過之其他半導體晶圓20A。被薄層化之半導體晶圓20係保持在靜電吸附夾盤1,因此在從台座22進行拆卸或搬送等之際破損的風險較少。
接著,藉由例如因表面活性化所致之常溫接合等,將被積層之半導體晶圓20與半導體晶圓20A予以接合。亦即,在已加工之半導體晶圓20A的表面接合經薄層化半導體晶圓20之背面。
再者,如第4圖(d)所示,將靜電吸附夾盤1之電極4予以除電,且從半導體晶圓20將靜電吸附夾盤1予以拆下。在此,可在不會對半導體晶圓20施加過大之負 荷的情況下,可容易地將靜電吸附夾盤1予以拆下。因此,不容易發生半導體晶圓20之破裂或缺陷等損傷。
反覆進行上述之第4圖(a)至(d)所示之半導體晶圓20的薄層化製程及積層製程預定次數,然後經由一般之各種後步驟,獲得高密度地積層化之高品質的半導體裝置。
此外,本發明係不限定於上述實施形態者,除此之外,亦可在不脫離本發明之要旨的範圍內實施各種変更。
Claims (6)
- 一種靜電吸附夾盤,係藉由靜電力來保持半導體晶圓者,其具備:基板;合成樹脂片,係接合於前述基板之一主面;以及至少一對電極,係配設於前述合成樹脂片之內部;在前述合成樹脂片之表面,形成有供前述半導體晶圓抵接之平坦化的研削面。
- 如申請專利範圍第1項所述之靜電吸附夾盤,其中,前述研削面係TTV為1μm以下,評價區域25mm×25mm之LTV為0.1μm以下。
- 一種靜電吸附夾盤的製造方法,該靜電吸附夾盤係藉由靜電力而保持半導體晶圓,該製造方法係包括:將在內部設置有至少一對電極之合成樹脂片接合在基板之步驟;將接合在前述基板之前述合成樹脂片的表面以磨石研削而形成被平坦化之研削面的步驟。
- 如申請專利範圍第3項所述之靜電吸附夾盤的製造方法,其中,前述磨石係為細微性#500至8000之鑽石磨石,前述研削面係平坦化成TTV為1μm以下、評價區域25mm×25mm之LTV為0.1μm以下。
- 如申請專利範圍第3項或第4項所述之靜電吸附夾盤,其中,在形成前述研削面之步驟中,以噴出壓力3至 20MPa將洗淨液噴附至前述磨石之未供研削加工用之部分的刀尖。
- 一種半導體裝置的製造方法,係使用申請專利範圍第1項至第5項所述之靜電吸附夾盤,且具備:使半導體晶圓之裝置面抵接於前述靜電吸附夾盤之經平坦化的前述研削面並對前述電極施加電壓,且利用靜電力來保持前述半導體晶圓之步驟;以及將保持在前述靜電吸附夾盤之前述半導體晶圓的背面予以研削之步驟。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017088042A JP7012454B2 (ja) | 2017-04-27 | 2017-04-27 | 静電吸着チャックの製造方法並びに半導体装置の製造方法 |
JP2017-088042 | 2017-04-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201839900A true TW201839900A (zh) | 2018-11-01 |
TWI788347B TWI788347B (zh) | 2023-01-01 |
Family
ID=63916806
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107114251A TWI788347B (zh) | 2017-04-27 | 2018-04-26 | 靜電吸附夾盤的製造方法、以及半導體裝置的製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10964576B2 (zh) |
JP (1) | JP7012454B2 (zh) |
KR (1) | KR102541126B1 (zh) |
CN (1) | CN108807257B (zh) |
TW (1) | TWI788347B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11688638B2 (en) * | 2017-03-28 | 2023-06-27 | Sri International | Production of very small or thin dies |
JP7115850B2 (ja) * | 2017-12-28 | 2022-08-09 | 株式会社ディスコ | 被加工物の加工方法および加工装置 |
JP7201386B2 (ja) | 2018-10-23 | 2023-01-10 | 株式会社ダイセル | 半導体装置製造方法 |
CN112913015B (zh) * | 2018-10-23 | 2024-01-16 | 株式会社大赛璐 | 半导体装置制造方法 |
JP7224138B2 (ja) * | 2018-10-23 | 2023-02-17 | 株式会社ダイセル | 半導体装置製造方法 |
JP7270373B2 (ja) * | 2018-12-20 | 2023-05-10 | 株式会社岡本工作機械製作所 | 樹脂を含む複合基板の研削方法及び研削装置 |
CN111421487A (zh) * | 2020-05-26 | 2020-07-17 | 苏州京浜光电科技股份有限公司 | 一种超薄树脂片镀膜专用夹具 |
Family Cites Families (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6131636U (ja) * | 1984-07-31 | 1986-02-26 | 株式会社 徳田製作所 | 静電チヤツク |
WO1988009054A1 (en) * | 1987-05-06 | 1988-11-17 | Labtam Limited | Electrostatic chuck using ac field excitation |
JP2665242B2 (ja) * | 1988-09-19 | 1997-10-22 | 東陶機器株式会社 | 静電チャック |
US5209028A (en) * | 1992-04-15 | 1993-05-11 | Air Products And Chemicals, Inc. | Apparatus to clean solid surfaces using a cryogenic aerosol |
TW293231B (zh) * | 1994-04-27 | 1996-12-11 | Aneruba Kk | |
US5656093A (en) * | 1996-03-08 | 1997-08-12 | Applied Materials, Inc. | Wafer spacing mask for a substrate support chuck and method of fabricating same |
US5708250A (en) * | 1996-03-29 | 1998-01-13 | Lam Resarch Corporation | Voltage controller for electrostatic chuck of vacuum plasma processors |
JPH11111828A (ja) * | 1997-09-30 | 1999-04-23 | Shin Etsu Chem Co Ltd | 静電吸着装置 |
JPH11168134A (ja) * | 1997-12-03 | 1999-06-22 | Shin Etsu Chem Co Ltd | 静電吸着装置およびその製造方法 |
JPH11176920A (ja) * | 1997-12-12 | 1999-07-02 | Shin Etsu Chem Co Ltd | 静電吸着装置 |
GB9726981D0 (en) * | 1997-12-22 | 1998-02-18 | Rolls Royce Plc | Method and apparatus for grinding |
JPH11186372A (ja) * | 1997-12-22 | 1999-07-09 | Nippon Cement Co Ltd | 静電チャック |
EP1194954B1 (en) * | 1999-07-08 | 2011-05-18 | Lam Research Corporation | Electrostatic chuck and its manufacturing method |
JP2003273194A (ja) * | 2002-03-19 | 2003-09-26 | Toto Ltd | 静電チャック |
JP2003282671A (ja) * | 2002-03-27 | 2003-10-03 | Tsukuba Seiko Co Ltd | 静電保持装置及びそれを用いた搬送装置 |
US7258602B2 (en) * | 2003-10-22 | 2007-08-21 | Iv Technologies Co., Ltd. | Polishing pad having grooved window therein and method of forming the same |
US20050193951A1 (en) * | 2004-03-08 | 2005-09-08 | Muneo Furuse | Plasma processing apparatus |
JP4349952B2 (ja) * | 2004-03-24 | 2009-10-21 | 京セラ株式会社 | ウェハ支持部材とその製造方法 |
JP2007005434A (ja) * | 2005-06-22 | 2007-01-11 | Tomoegawa Paper Co Ltd | 静電チャック装置用電極シートおよび静電チャック装置 |
JP4681366B2 (ja) * | 2005-06-24 | 2011-05-11 | 新科實業有限公司 | 磁気ヘッドスライダの製造装置及び方法 |
JP5289307B2 (ja) * | 2006-06-02 | 2013-09-11 | スルザー メタプラス ゲーエムベーハー | 基板ホルダーによる金属汚染を防止する方法 |
JP2008140823A (ja) * | 2006-11-30 | 2008-06-19 | Tomoegawa Paper Co Ltd | 静電チャック装置 |
KR101384504B1 (ko) * | 2007-07-23 | 2014-04-14 | 가부시키가이샤 크리에이티브 테크놀러지 | 기판 흡착 장치 및 그 제조 방법 |
JP2009094326A (ja) * | 2007-10-10 | 2009-04-30 | Disco Abrasive Syst Ltd | ウェーハの研削方法 |
KR20110074525A (ko) * | 2008-09-17 | 2011-06-30 | 가부시키가이샤 크리에이티브 테크놀러지 | 양면 흡착 구조체 및 이것을 사용한 전시·게시장치, 집진장치, 및 식물 육성장치 |
JP5911144B2 (ja) * | 2010-07-02 | 2016-04-27 | 国立研究開発法人産業技術総合研究所 | 微小機械システム |
JP5609663B2 (ja) * | 2011-01-18 | 2014-10-22 | 旭硝子株式会社 | ガラス基板保持手段、およびそれを用いたeuvマスクブランクスの製造方法 |
JP5348439B2 (ja) * | 2011-09-30 | 2013-11-20 | Toto株式会社 | 静電チャック |
GB201117243D0 (en) * | 2011-10-06 | 2011-11-16 | Rolls Royce Plc | Method and apparatus for grinding |
JP2013084770A (ja) * | 2011-10-11 | 2013-05-09 | Disco Abrasive Syst Ltd | ウェーハの研削方法 |
JP5823915B2 (ja) * | 2012-05-29 | 2015-11-25 | 新光電気工業株式会社 | 静電チャックの製造方法 |
JP2014138164A (ja) * | 2013-01-18 | 2014-07-28 | Sumitomo Osaka Cement Co Ltd | 静電チャック装置 |
JP6205619B2 (ja) * | 2013-11-07 | 2017-10-04 | 株式会社岡本工作機械製作所 | 再生半導体ウエハの製造方法 |
JP6433204B2 (ja) * | 2014-09-01 | 2018-12-05 | 株式会社ディスコ | 静電支持プレート及び静電支持プレートの製造方法 |
JP6373212B2 (ja) * | 2015-03-26 | 2018-08-15 | 日本碍子株式会社 | アルミナ焼結体の製法及びアルミナ焼結体 |
JP6489973B2 (ja) * | 2015-07-30 | 2019-03-27 | 株式会社ディスコ | 研削装置 |
JP2017056522A (ja) * | 2015-09-17 | 2017-03-23 | 株式会社ディスコ | 研削ホイール及び研削方法 |
JP6674474B2 (ja) * | 2015-09-30 | 2020-04-01 | 日本碍子株式会社 | 静電チャック |
JP2018133505A (ja) * | 2017-02-17 | 2018-08-23 | 株式会社ディスコ | プラズマエッチング方法 |
US20180281151A1 (en) * | 2017-03-30 | 2018-10-04 | Applied Materials, Inc. | Adhesive-less carriers for chemical mechanical polishing |
-
2017
- 2017-04-27 JP JP2017088042A patent/JP7012454B2/ja active Active
-
2018
- 2018-04-24 US US15/960,790 patent/US10964576B2/en active Active
- 2018-04-25 KR KR1020180047846A patent/KR102541126B1/ko active IP Right Grant
- 2018-04-26 CN CN201810385554.6A patent/CN108807257B/zh active Active
- 2018-04-26 TW TW107114251A patent/TWI788347B/zh active
Also Published As
Publication number | Publication date |
---|---|
JP2018186217A (ja) | 2018-11-22 |
US20180315635A1 (en) | 2018-11-01 |
CN108807257B (zh) | 2022-10-28 |
JP7012454B2 (ja) | 2022-01-28 |
KR20180120601A (ko) | 2018-11-06 |
KR102541126B1 (ko) | 2023-06-07 |
CN108807257A (zh) | 2018-11-13 |
TWI788347B (zh) | 2023-01-01 |
US10964576B2 (en) | 2021-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI788347B (zh) | 靜電吸附夾盤的製造方法、以及半導體裝置的製造方法 | |
KR102466056B1 (ko) | 반도체 장치의 제조 방법 및 반도체 제조 장치 | |
US8461019B2 (en) | Method of processing device wafer | |
TWI655744B (zh) | 積層元件的製造方法 | |
JP7187215B2 (ja) | SiC基板の加工方法 | |
TWI824140B (zh) | 元件晶片之製造方法 | |
TW201203341A (en) | Wafer processing method | |
JP3904943B2 (ja) | サファイアウエハーの加工方法及び電子装置の製造方法 | |
TW201944482A (zh) | 晶圓的加工方法 | |
JP2011103379A (ja) | ウェーハの平坦化加工方法 | |
JP2007158190A (ja) | 吸着装置、研磨装置、半導体デバイス製造方法およびこの方法により製造される半導体デバイス | |
JP2010205861A (ja) | 積層ウエーハの面取り装置およびそれを用いて積層ウエーハのベベル部、エッジ部を面取り加工する方法 | |
JP2004022899A (ja) | 薄シリコンウエーハの加工方法 | |
US20220336409A1 (en) | Laminated device chip manufacturing method | |
JP2013129023A (ja) | サファイア基板の製造方法及びサファイア基板 | |
CN108262684B (zh) | 一种化学机械研磨方法 | |
JPH0778796A (ja) | 半導体装置の製造方法およびその製造装置 | |
US9824926B1 (en) | Wafer processing method | |
JP2017004989A (ja) | ウエーハの製造方法及びウエーハ製造装置 | |
JP2021068744A (ja) | ウェーハの加工方法 | |
JP7417837B2 (ja) | 亀裂進展装置及び亀裂進展方法 | |
US20230096486A1 (en) | Method of manufacturing layered device chip assembly | |
TW202108303A (zh) | 晶圓加工方法 | |
KR20230050240A (ko) | 디바이스 칩의 제조 방법 | |
JP3364709B2 (ja) | 研磨装置におけるワーク取り外し方法 |