TW201104859A - Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ - Google Patents

Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ Download PDF

Info

Publication number
TW201104859A
TW201104859A TW099103055A TW99103055A TW201104859A TW 201104859 A TW201104859 A TW 201104859A TW 099103055 A TW099103055 A TW 099103055A TW 99103055 A TW99103055 A TW 99103055A TW 201104859 A TW201104859 A TW 201104859A
Authority
TW
Taiwan
Prior art keywords
layer
memory device
bottom electrode
barrier
mtj
Prior art date
Application number
TW099103055A
Other languages
English (en)
Inventor
Shiqun Gu
Seung H Kang
xiao-chun Zhu
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201104859A publication Critical patent/TW201104859A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N59/00Integrated devices, or assemblies of multiple devices, comprising at least one galvanomagnetic or Hall-effect element covered by groups H10N50/00 - H10N52/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • G11C11/15Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/82Types of semiconductor device ; Multistep manufacturing processes therefor controllable by variation of the magnetic field applied to the device
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Description

201104859 六、發明說明: 【發明所屬之技術領域】 所揭示之實施例係關於自旋轉移力矩磁阻隨機存取記憶 體(STT-MRAM)單元及其形成方法。更特定言之,例示性 實施例係針對可用於STT-MRAM單元中之磁性穿隧接面 (MTJ)儲存元件及其形成方法。 【先前技術】 • 磁阻隨機存取記憶體(MRAM)為使用磁性元件之非揮發 性記憶體技術。舉例而言,自旋轉移力矩磁阻隨機存取記 憶體(STT-MRAM)使用當電子傳遞穿過薄膜(自旋過濾器) 時變得自旋極化之電子。STT-MRAM亦被稱為自旋轉移力 矩RAM(STT-RAM)、自旋力矩轉移磁化切換RAM(Spin-RAM)及自旋動量轉移(SMT-RAM)。 圖1說明習知STT-MRAM位元單元100。該STT-MRAM位 元單元100包括磁性穿隧接面(MTJ)儲存元件105、電晶體 110、位元線120及字線130。如圖1中所說明,該MTJ儲存 元件係由(例如)由絕緣(穿隨障壁)層分離之釘紮層(pinned layer)及自由層(free layer)形成,該釘紮層及該自由層中之 每一者可保持磁場或極化。該自由層之極化可顛倒以使得 該釘紮層與該自由層之極性大體上對準或相反。穿過該 MTJ之電路徑之電阻將取決於該釘紮層及該自由層之極化 之對準而變化。如所知,此電阻變化可用於程式化及讀取 該位元單元100。該STT-MRAM位元單元100亦包括源極線 140、感測放大器150、讀取/寫入電路160及位元線基準 146252. doc 201104859 170。熟習此項技術者將瞭解,該記憶體單元100之操作及 構造在此項技術中為已知的。舉例而言,關於此等記憶體 單元之額外細節提供於M. Hosomi等人之「A Novel Nonvolatile Memory with Spin Transfer Torque Magnetoresistive Magnetization Switching: Spin-RAM」(Proceedings of IEDM Conference (2005))中,其全部内容以引用之方式併 入本文中。 參看圖2(a)至圖2(c),習知MTJ儲存元件大體上係藉由以 下步驟形成:首先圖案化一底部固定層;形成一單鑲嵌結 構;沈積穿隧障壁/自由層/頂部電極堆疊;及執行一化學 機械拋光(CMP)步驟。 舉例而言,如圖3所示,習知MTJ儲存元件大體上係藉 由使用物理氣相沈積(PVD)在金屬堆疊(例如,互連件40) 之頂部金屬層(例如,M3)上沈積一 MTJ及硬質遮罩層堆疊 而形成。該MTJ及硬質遮罩層堆疊通常包括一可(例如)由 钽形成之底部電極層50、一釘紮層60、一穿隧障壁層90 ' 一自由層100及一可(例如)由Ta/TaN或Ti/TiN形成之硬質遮 罩或上部電極層110。 在習知方法中,第一步驟通常包括沈積底部電極層 50(例如,Ta)、釘紮層60、穿隧障壁90、自由層100及硬質 遮罩層(Ta/TaN、Ti/TN)。釘紮層60可包括一或多個層或薄 膜(例如,一釘紮層堆疊)。接下來,使該MTJ堆疊在真空 中經受磁性退火製程。接著使用一微影技術將一圖案塗覆 至該MTJ堆疊。該經圖案化之單元大小可大於最終大小。
[S 146252.doc - 5 - 201104859 前述層中之每一者可包含一或多個層或薄膜。 接下來,蝕刻該MTJ堆疊。蝕刻製程包括:修整抗蝕劑 大小及圖案硬質遮罩,剝離抗蝕劑,蝕刻自由層1 〇〇,及 蝕刻釘紮層60及底部電極層50。接下來,清潔該MTJ堆 疊。該清潔製程通常與低k及MTJ清潔相容。接下來,沈 積一鈍化層以保護MTJ儲存元件及層間介電質70。可能需 要組合堆疊與低沈積溫度以保護MTJ且促進MTJ與ILD之 間的黏附。最終,使用較不具侵蝕性之化學機械拋光 (CMP)來拋光MTJ與ILD以防止分層。 如圖3所示,根據習知方法形成之習知STT-MRAM位元 單元包括一基板10、字線20及一與Vss(未圖示)之觸點30。 底部電極層50形成於互連件40之頂部金屬層上。釘紮層 60、穿隧障壁層90、自由層100及頂部電極110形成於底部 電極層50上。ILD層70形成於MTJ單元之上。 【發明内容】 例示性實施例係針對自旋轉移力矩磁阻隨機存取記憶體 (STT-MRAM)單元及其形成方法。更特定言之,實施例係 關於STT-MRAM單元之磁性穿隧接面(MTJ)儲存元件及其 形成方法。 舉例而言,一例示性實施例係針對一種記憶體裝置,其 具有一磁性穿隧接面(MTJ)儲存元件,該MTJ儲存元件包 含:一底部電極;一釘紮層,其鄰近於該底部電極;一介 電層,其囊封該底部電極及該釘紮層之一部分,其中該介 電層包括界定一鄰近於該釘紮層之一部分之孔的側壁;一 146252.doc 201104859 穿随障壁’其鄰近於該釘紮層;一自由層,其鄰近於該穿 隨障壁;及一頂部電極,其鄰近於該自由層,其中該底部 電極及/或該釘紫層在一第—方向上之—寬度大於該釘t 層與該穿隨障壁之間的一接觸區域在該第一方向上之一寬 另一例示性實施例係針對—種形成一記憶體裝置之方 法,該記憶體裝置具有一磁性穿随接面(MTJ)儲存元件, 該方法包含:在-基板上形成一底部電極;在該底部電極 上形成-釘紮層;在該底部電極及該钉紫層上沈積一介電 層;在該介電層中圖案化並名虫刻—具有—側壁之孔向下延 伸至讀糸層,在該孔之—第—部分中沈積一穿隨障壁層 以在該釘紮層上產生一穿隧障壁;在該孔之一第二部分中 沈積一自由層以使得該自由層在該穿隨障壁上;及在該自 由層之上沈積一頂部層。 一例示性實施例係針對一種記憶體裝置,其具有一磁性 穿隧接面(MTJ)儲存元件’該MTJ儲存元件包含··用於電 連接該丽料元狀底料電構件;㈣料—第一極 化之第-磁性構件’該第一磁性構件鄰近於該底部導電構 件;用於囊封該底部導電構件及該第一磁性構件之一部分 之第-絕緣構件’其t該第—絕緣構件包括界定—鄰^ 該第-磁性構件之-部分之孔的側壁;用於保持—第二極 化之第二磁性構件,其中該第二極化係可顛倒的·用於使 在該第-磁性構件及該第二磁性構件之間流動.的電流穿随 之第二絕緣構件’該第二絕緣構件分離該第_磁性構件及 146252.doc 201104859 該第二磁性構件;及用於電連接該㈣儲存元件之㈣導 電構件,該頂部導電構件鄰近於該第二磁性構件,其中該 底部導電構件及/或該第一磁性構件在—第一方向上之一 寬度大於該第一磁性構件與該第二絕緣構件之亡: 區域在該第一方向上之一寬度。 接觸 另-例示性實施例包含-種形成—記憶體裝置之方法, 該記憶體裝置具有一磁性穿隨接面(MTJ)储存元件,該方 法包含1於在-基板上形成—底部電極的步驟;用於在 該底部電極上形成-釘紮層的步驟;用於在該底部電極及 忒釘紮層上沈積一介電層的步驟;用於在該介電層中圖案 化並蝕刻一具有一側壁之孔向下延伸至該釘紮層的步驟; 用於在該孔之-第-部分中沈積—穿隨障壁層以在該釘紫 層上產生一穿隧障壁的步驟;用於在該孔之一第二部分中 沈積一自由層以使得該自由層在該穿隧障壁上的步驟^及 用於在該自由層之上沈積一頂部層的步驟。 【實施方式】 呈現隨附圖式以辅助描述諸實施例,且僅出於說明該等 貝粑例而非對其加以限制的目的來提供隨附圖式。 本發明之例示性態樣揭示於針對特定實施例之下文描述 以及相關圖式中。可設計出替代實施例而不偏離本發明之 範疇。此外,本發明之眾所熟知之元件將不加以詳細描述 或將加以省略以便不混淆該等實施例的相關細節。 詞「例示性」在本文中用以意謂「充當一實例、例項或 °兒明」。未必將本文中描述為「例示性」之任何實施例解 146252.doc • 8 - 201104859 釋為相比其他實施例較佳或有利。同樣,術語「實施例 並不要求所有實施例包括所論述之特徵、優點或掉作二 式。本文中所使狀術語僅出於描述特定實施例之目的,、 且不意欲限制實施例。 如本文中所使用,單數形式「一…該」意欲亦包括 複數形式,除非上下文另有清楚指示。應進—步理解,術 語「包含」及/或「包括」在本文中使用時指定所陳述之 特徵、整數、步驟、操作、元件及/或組件的存在’作不 排除-或多個其他特徵、整數、步驟、操作、元件、組件 及/或其群組的存在或添加。 所揭示之實施例認識到’藉由習知方法,可能難以控制 MTJ之底部電極上祕刻終止。i,㈣後不完整清潔可 能在而側壁上留下聚合物殘餘物,《中的—些可能為導 電的且可產生漏電路徑’藉此減小磁阻(通)比。此外,在 MTJ側壁附近之障壁氧化物層可能受製程流程(亦即,灰化 及清潔製程)影響,藉此在MTJ側壁附近產生較厚穿隧障 壁。較厚穿隧障壁之影響對於按比例縮小之特徵而言將為 顯著的。 例示性實施例有利地允許減小在生產製程中使用之遮罩 之數目。舉例而言,可使用兩個光罩而非三個遮罩β又, 根據該等實施例’對於諸如釘紮層與穿隧障壁之間及自由 層與穿隧障壁之間的界面的關鍵尺寸而言,重金屬蝕刻製 程並非為所需的。此外,可減小或消除側壁聚合物縱樑 (stringer)誘發之漏電通路(leakage pass)。 [S ] 146252.doc 201104859 此外,根據該等實施例,MTJ之穿隧障壁未經歷灰化及 清潔製程。此外,該等實施例與習知方法相比可提供較大 底部固定層,此可最小化底部固定層對頂部自由層的雜散 場影響。 參看圖4至圖11,現將描述形成自旋轉移力矩磁阻隨機 存取記憶體(STT-MRAM)單元之方法之例示性實施例及 STT-MRAM單元之實施例。 圖4展示根據例示性實施例形成之部分STT-MRAM位元 單元的示意性橫截面圖。該STT-MRAM位元單元具有一基 板10、字線20、與Vss(未圖示)之觸點30及一互連件40,該 互連件40包括(例如)經由通孔互連件V1、V2及V3彼此串 聯連接的金屬層Ml、M2及M3(例如,Cu或W)。介電質(例 如,氧化物層)填充在該互連件40之諸層周圍。該互連件 40之頂部金屬層M3係(例如)使用化學機械拋光(CMP)技術 來拋光。一般熟習此項技術者將認識到,可拋光金屬層或 通孔之任一層級以用於在其上形成該MTJ儲存元件。 如圖5所示,該等例示性實施例包括藉由(例如)在互連 件40之經拋光頂部金屬層M3上沈積底部電極層150(例如, Ta)及釘紮層160來形成MTJ底部電極。該釘紮層160包括層 堆疊(亦即,複數個層)。接下來,使該底部電極層150及該 釘紮層160在真空中經受磁性退火製程。接著使用一微影 技術將一圖案塗覆至該MTJ電極。接下來,蝕刻該底部電 極層1 50及該釘紮層160向下延伸至氧化物層,且接著清潔 以形成個別底部電極,如圖5所示。該底部電極層1 50及該 146252.doc 201104859 釘紫層160經說明為自該互連件40偏移。然而,可提供其 他配置。舉例而言’該底部電極層150及該釘紮層160可與 該互連件40對準。該底部電極層150、該釘紮層160及該互 連件40之大小亦不限於所說明之配置。舉例而言諒底部 電極層150及該釘紮層16〇之大小可大於、小於或相同於該 互連件40之大小。 根據一例示性實施例,未應用微影及蝕刻技術來形成該 MTJ儲存元件之任何關鍵尺寸。亦即,穿隨障壁19〇(例 如,見圖7)與該釘紮層16〇(例如,見圖5)及該自由層 2〇〇(例如,見圖7)之界面未經歷任何蝕刻或清潔,藉此避 免習知方法之前述問題中之一些。 接下來’如圖6所示’ 一層間介電質(ILD)70沈積於該底 部電極層150及該釘紮層160上,且一孔18〇經圖案化並蝕 刻至該ILD 70中向下延伸至該釘紮層16〇。參看圖1〇,該 底部電極層150及該釘紮層160之尺寸乂丨可大於該釘紮層 160與該穿隧障壁19〇之間的接觸區域之尺寸χ2,此允許在 將孔1 80圖案化並蝕刻至該ILD 70中時的較大容差。該ILD 70可相同於或不同於填充在互連件4〇周圍之介電質。 圖7說明在ILD 70及孔180之上形成穿隧障壁19〇、自由 層200及頂部電極210。特定言之,如圖7所示,穿随障壁 190形成於ILD 70及孔180之上,以使得該穿隧障壁19〇之 一部分安置在孔180之側壁上且垂直於該底部電極(例如, 底部電極層150及釘紮層160)。該自由層200接著形成於該 穿隧障壁190之上’以使得該自由層200之一部分亦垂直於 146252.doc 201104859 該底部電極層150及釘紮層ι60 〇該頂部電極21〇形成於安 置於該孔180中之該自由層200之至少—部分之上,藉此至 少填充該孔18〇之剩餘部分。如圖7所示,該頂部電極21〇 可形成於整個自由層200之上。 接下來,例示性方法(例如)藉由拋光(例如,化學機械拋 光(CMP))移除安置於孔180上方之穿隧障壁19〇、自由層 2〇〇及頂部電極2丨0之部分。如圖8所示,形成了具有m二 儲存元件之STT MRAM位元單元。 例示性實施例有利地允許減小在製程中使用之光罩之數 目。舉例而言,可使用兩個光罩而非三個遮罩。又,根據 該等實施例,對於關鍵尺寸而言,重金屬蝕刻製程並非為 所需的。此外,可減小或消除側壁聚合物縱樑誘發之漏電 通路。 此外,根據該等實施例,MTJ之穿隧障壁未經歷灰化及 清潔製程。此外,該等實施例與習知方法相比可提供較大 底部固定層,此可最小化底部固定層對頂部自由層的雜散 場影響。 圖9為展不根據一實施例之形成STT_MRAM位元單元之 例不性方法的流程圖。該方法包括:在—金屬層上沈積一 底部電極層及一釘紮層(例如,91〇),及圖案化並蝕刻該底 部電極層及該釘紮層以形成該M T j儲存元件之—底部電極 (例如,920)。接下來,該方法包括:在該底部電極層及該 釘紮層上沈積一介電層(例如,93〇),及在該介電層中圖案 化並蝕刻一孔向下延伸至該釘紮層(例如,94〇)。該方法進 146252.doc -12· 201104859 一步包括在該孔之上沈積一穿隧障壁、— 目由層及一頂部 電極’其中該穿隧障壁及該自由層 — 者之一部分沿該 孔之側壁且垂直於該底部電極層及該釘紫層而安置⑷ 如,㈣)。此外,該方法包括移除安置於該孔之一開口上 方之該穿隧障壁、該自由層及該頂部電極之部分⑼如, 960)。 根據例示性方法,可提供經隔離之贿儲 文所解釋,例示性實施例有利地允許減小在製程中使用0之 光罩之數目。舉例而言’可使用兩個光罩而非三個遮罩。 又,根據該等例示性實施例,對於關鍵尺寸而言,重金屬 蝕刻製程並非為所需的。此外, 」减小或湞除側壁聚合物 縱樑誘發之漏電通路。 此外,根據該等實施例,MTJ之穿隧障壁未經歷灰化及 清潔製程。此外,該等實施例與習知方法相比可提供較大 底部㈣,此可最小化底部固定層對頂部自由層 場影響。 舉例而言’如圖1〇所示’一磁性穿隨接面(mtj)儲存元 件之-貫施例包括-底部電極層15()及—釘紮層⑽,該針 紫層!60鄰近於該底部電極層15Q(例如,在該底部電極層 方或上);1 ^•層70囊封該底部電極層150及該釘 紫層⑽之-部分’其中該介電層7〇包括界定一鄰近於該 釘紫層160之一部分(例如,在該ϋ層⑽之-部分之上 方或暴露該釘紮層⑽之—部分)之孔⑽(例如,見圖_ 側壁f叫壁19G鄰近於該^紮層⑽(例如,在該釘 146252.doc 201104859 紮層160上方或上)。一自由層2〇〇鄰近於該穿隧層19〇(例 如,在該穿隧層190上方或上)。一頂部電極21〇鄰近於該 自由層200(例如’在該自由層2〇〇上方或上)。 如圖10之實施例所示,該底部電極層15〇及/或該釘紮層 160之尺寸XI可大於該釘紮層ι6〇與該穿隧障壁19〇之間的 接觸區域之尺寸X2 ’此允許在將孔丨8〇圖案化並蝕刻至該 ILD 70中以用於收納穿隧障壁19〇、自由層2〇〇及頂部電極 210時的較大容差。又,如圖10所示,該穿隧障壁190及該 自由層200中之一者之一部分沿該孔18〇之一側壁且垂直於 該底部電極層150及該釘紮層160而安置。該頂部電極21〇 鄰近於該自由層200(例如,在該自由層2〇〇上方或上)填充 孔18 0的—部分。 一般熟習此項技術者將認識到,在其他實施例中,該底 部電極層150及/或該釘紮層16〇之尺寸可等於或小於該穿 隧障壁190,如圖11例示性地展示。如圖丨丨所示,該穿隧 障壁190及該自由層200中之一者之一部分沿該孔18〇之一 側壁且垂直於該底部電極層1 5〇及該釘紮層16〇而安置。該 頂部電極210鄰近於該自由層2〇〇(例如,在該自由層2〇〇上 方或上)填充孔180的一部分。 相比而言,在習知MTJ儲存元件及其形成方法中,該底 部電極層50、該釘紮層60、該穿隧障壁層9〇、該自由層 1〇〇及該頂部電極110經受圖案化及蝕刻,此導致該底部電 極層50、該釘紮層60、該穿隧障壁層90、該自由層1〇〇及 該頂部電極110中之每一者具有相同尺寸χ〇,如圖12所 146252.doc • 14 - 201104859 不。又’在習知MTJ儲存元件中’在MTJ側壁附近之障壁 氧化物層可能受製程流程(亦即,灰化及清潔製程)影響, 藉此在MTJ側壁附近產生較厚穿隧障壁9〇,如圖13所示。 較厚穿隧障壁9〇之影響對於按比例縮小之特徵而言將為顯 著的。 根據例示性方法,可提供經隔離之MTJ儲存元件。如上 文所解釋,例示性實施例有利地允許減小在製程中使用之 光罩之數目。舉例而言,可使用兩個光罩而非三個遮罩。 又,根據該等例示性實施例,對於關鍵尺寸而言,重金屬 蝕刻製程並非為所需的。此外,可減小或消除侧壁聚合物 縱樑誘發之漏電通路。 主此外,根據該等實施例,Μτ;之穿隨障壁未經歷灰化及 清潔製程’藉此減少或避免在該簡之側壁附近之穿隧障 i的.又厚。此外’ 1¾等實施例與習知方法相比可提供較大 ?部固定層,此可最小化底部固定層對頂部自由層的雜散 场影響。 應瞭解’包括本文中所描述之㈣儲存元件之記憶體裝 置可b括於以下各物内:行動電話、攜帶型電腦、手持式 個人通信系統(似)部#、諸如個人資料 !::部:™能力之裝置、軸、= S3 曰同放…見汛播放器、娛樂部件、諸如儀錶讀取 =疋位置資㈣件、或儲存錢„料或f腦指令之任 =他農置’或其任何組合。因此’本發明之實施例可適 於包括作用積體電路(包括具有如本文中所揭示之 146252.doc 201104859 MTJ儲存元件之記憶體)的任何裝置中。 前述所揭示裝置及方法可加以設計且可組態成儲存於電 腦可讀媒體上的GDSII及GERBER電腦檔案β μ笠 /、 寻案又 被提供給基於此等檔案製造裝置的製造處理者。所得產。 為半導體晶圓,其接著切割為半導體晶粒且封裝至I導= BB片中。έ玄荨晶片接著用於上述裝置中。 因此,實施例可包括體現指令的機器可讀媒體或電腦可 讀媒體,該等指令在由一處理器執行時將該處理器及任何 其他協作元件轉變為一用於執行如由該等指令實現之本文 中所描述之功能性的機器。 雖然前述揭示内容展示說明性實施例,但應注意,可對 其作出各種改變及修改而不偏離如隨附申請專利範圍界定 之本發明之範疇。無需以任何特定次序執行根據本文中所 描述之實施例的方法項的功能、步驟及/或動作。此外, 雖然可能以單數形式描述或主張該等實施例之元件,但除 非明確陳述限於單數形式,否則亦預期複數形式。 【圖式簡單說明】 圖1說明習知自旋轉移力矩磁阻隨機存取記憶體(STT_ MR AM)單元陣列。 圖2(a)為習知STT-MRAM單元之橫截面圖。 圖2(b)為根據圖2(a)之習知STT-MRAM單元之一部分的 放大圖。 圖2(c)為根據圖2(a)之習知MTJ單元的放大圖。 圖3為習知STT-MRAM位元單元之示意性橫截面圖。 146252.doc 201104859 圖4至圖7為在各種製造階段期間之STT-MRAM位元單元 的示意性橫截面圖。 圖8為STT-MRAM位元單元之示意性橫截面圖。 圖9為展示形成STT-MRAM位元單元之例示性方法的流 程圖。 圖10為STT-MRAM位元單元之MTJ儲存元件之示意性橫 截面圖。 圖11為STT-MRAM位元單元之MTJ儲存元件之示意性橫 截面圖。 圖12為STT-MRAM位元單元之MTJ儲存元件之示意性橫 截面圖。 圖1 3為STT-MRAM位元單元之MTJ儲存元件之示意性橫 截面圖。 【主要元件符號說明】 10 基板 20 字線 30 觸點 40 互連件 50 底部電極層 60 釘紮層 70 層間介電質(ILD) 90 穿隧障壁 100 STT-MRAM位元單元 100 自由層 f 146252.doc -17- 磁性穿随接面(MTJ)儲存元件 電晶體 頂部電極 位元線 字線 源極線 底部電極層 感測放大Is 釘紮層 讀取/寫入電路 位元線基準 孔 穿隧障壁 自由層 頂部電極 金屬層 金屬層 金屬層 通孔互連件 通孔互連件 通孔互連件 尺寸 尺寸 尺寸 -18·

Claims (1)

  1. 201104859 七、申請專利範圍: ι_ 一種記憶體裝置’其具有一磁性穿隧接面(MTJ)儲存元 件’ δ亥MT J儲存元件包含: 一底部電極,· 一釘紮層,其鄰近於該底部電極; 一介電層,其囊封該底部電極及該釘紮層之一部分, 其中該介電層包括界定-鄰近於該釘紮層之—部分之孔 的側壁; 一穿隧障壁,其鄰近於該釘紮層; 一自由層,其鄰近於該穿隧障壁;及 一頂部電極,其鄰近於該自由層, 其中該底部電極及/或該釘紮層在—篦一 乐 万向上之一寬 度大於該釘紮層與該穿隧障壁之間的一 J接觸區域在該第 一方向上之一寬度。 2.如請求項!之記憶體裝置,其中該穿隨障壁及該自由層 中卜者之一部分沿該孔之一側壁且垂直於該底部電極 及该釘紮層而安置。 3.如請求項1之記憶體裝置,其中該頂部電極在該 之上填充該孔的一部分。 ^ 4·如請求項丨之記憶體裝置,其中該穿隧障壁具有一具 第一及第二腿之U形橫截面,且其中兮势 s亥側壁延伸。 5.如請求項4之記憶體裝置,其中該自由屛 田層具有一 ϋ形横 面且套合於該U形穿隧障壁内。 146252.doc 201104859 6. 如請求項1之記憶體裝置,其中該記憶體裝置應用於— 電子裝置中,該記憶體裝置整合至該電子裝置中,該電 子裝置係選自由以下各物組成之群:一機上盒、音樂播 放器、視訊播放器 '娛樂部件、導航裝置、通信裝置、 個人數位助理(PDA)、固定位置資料部件及一電腦。 7. 如凊求項1之記憶體裝置,其中該記憶體裝置係—自旋 轉移力矩磁阻隨機存取記憶體(STT_MRAM)。 種开成一 s己憶體裝置之方法,該記憶體裝置具有一磁 性穿隧接面(MTJ)儲存元件,該方法包含·· 在一基板上形成一底部電極; 在該底部電極上形成一釘紮層; 在該底部電極及該釘紮層上沈積一介電層; 在°亥”電層中圖案化並姓刻一具有一側壁之孔向下延 伸至該釘紮層; 在该孔之一第一部分中沈積一穿隧障壁層以在該釘紮 層上產生一穿隨障壁; 在°亥孔之一第二部分中沈積一自由層以使得該自由層 在該穿隧障壁上;及 在5亥自由層之上沈積一頂部層。 9. =响求項8之方法,其中該底部電極及/或該釘紮層在一 第方向上之—寬度大於該釘紮層與該穿隧障壁之間的 一接觸區域在該第一方向上之一寬度。 10. 如π求項8之方法,纟中該穿隨障壁及該自由層中之一 户刀&該孔之該側壁且垂直於該底部電極及該釘 I46252.doc 201104859 紮層而形成。 之方法’其中該頂部電極在該自由層之上殖 充忒孔的一剩餘部分。 、 12·如請求工畐5七 第二腿員8之方法’其中該穿隨障壁具有-具有第-及 延伸。之叫橫截面,且其中該第—腿沿該孔之該側壁 13. ::求項12之方法’其中該自由層具有一。形橫截面且 套5於該u形穿隧障壁内。 14. 如請求項8之方法,其進一步包含: 層在4 ’丨電層之該沈積之前清潔該底部電極層及該釘紮 15·如凊求項14之方法,其進一步包含: 在該清潔之前圖案化並餘刻書亥底部電極及該釘紮層。 16. 如請求項15之方法,其進一步包含: 在該底部電極及該釘紮層之該圖案化及敍刻之前使該 底部電極及該訂紮層在-真空中經受—磁性退火製程。X 17. 如請求項8之方法’其中該穿隧障壁、該自由層及該頂 部電極沈積於該介電層及該孔之上。 18. 如請求項8之方法,其包括移除安置於該孔之一開口上 方之該穿隧障壁、該自由層及該頂部電極之部分。 19. 如請求項18之方法,其中該穿隨障^、該自由層及該頂 部電極之該等部分之該㈣包括安置於該孔之該開口上 方之該穿隧障壁、該自由層及該頂部電極之該等部分的 化學機械拋光。 146252.doc 201104859 20. 21. 22. 如請求項8之方法,其中該記憶體裝置應用於一電子裝 置中,該記憶體裝置整合至該電子裝置中,該電子裝置 係選自由以下各物組成之群··一機上盒、音樂播放器、 視訊播放器、娛樂部件、導航裝置 '通信裝置、個人數 位助理(PDA)、固定位置資料部件及一電腦。 如凊求項8之方法,其中該記憶體裝置係一自旋轉移力 矩磁阻隨機存取記憶體(STT-MRAM)。 -種記憶體裝置’其具有一磁性穿隧接面(mtj)儲 件,該MTJ儲存元件包含: 用於電連接該MTJ儲存元件之底部導電構件; 用於保持一第一極化之第一磁性構件,該第—磁性 件鄰近於該底部導電構件; 用於囊封該底部導電構件及該第—磁性構件之、 之第—絕緣構件,其中該第-絕緣構件包括界定—鄰:: 於該第-磁性構件之一部分之孔的側壁; 都近 用於保持一第二極化之第二磁性構件, 化係可顛倒的; ,、〒5亥第二極 二磁性構件之間後動 二絕緣構件分離該第 用於使在該第一磁性構件及該第 的電流穿隧之第二絕緣構件,該第 一磁性構件及該第二磁性構件;及 …構件,、 方 之 ;…底部導電構件及/或該第-磁性構件在_ 7上之—見度大於該第—磁性構件與該第二絕轉 146252.doc 201104859 間的一接觸區域在該第一方向上之一寬度。 23. 如請求項22之記憶體裝置,其中該第二;緣構件及該第 二磁性構件中之―者之―部分沿該孔之—側壁且垂直於 該底部導電構件及該第一磁性構件而安置。 24. 如請求項22之記憶體裝置,其中該頂部導電構件在該第 二磁性構件之上填充該孔的—部分。 25. 如請求項22之記憶體裝置,其中該第二絕緣構件具有一 具有第-及第二腿之U形橫截面,且其中該第一腿沿該 孔之該側壁延伸。 26. 如請求項25之記憶體裝置’其中該第二磁性構件具有一 U形橫截面且套合於該u形第二絕緣構件内。 A如請求項22之記憶體裝置’其中該記憶體裝置應用於一 電子裝置中’該記憶體裝置整合至該電子裝置中,該電 子裝置係選自由以下各物組成之群:_機上盒、音樂播 放器、視訊播放器、娛樂部件、導航裝置、通信二置、 個人數位助理(PDA)、固定位置資料部件及一電腦。 28. 如請求項22之記憶體裝置,其令該記憶體裝置:一。自旋 轉移力矩磁阻隨機存取記憶體(STT_MRAMj。 29. 一種形成一記憶體裝置之方法’該記憶體裝置具有一磁 性穿隧接面(MTJ)儲存元件,該方法包含: 、 用於在一基板上形成一底部電極的步驟; 用於在該底部電極上形成一釘紮層的步驟,· 用於在該底部電極及該釘紮層上沈積一介電層的步 驟; 146252.doc 201104859 具有一側壁之孔向 穿隧障壁層以在該 用於在該介電層中圖案化並蝕刻一 下延伸至S亥釘紫層的步驟; 用於在該孔之一第一部分中沈積一 釘紮層上產生一穿隧障壁的步驟; 自由層以使得該自 用於在該孔之一第二部分中沈積一 由層在該穿隧障壁上的步驟;及 用於在該自由層之上沈積一頂部層的步驟。 30. 如請求項29之方法’其中該底部電極及/或該釘紮層在一 第一方向上之一寬度大於該釘紮層與該穿隧障壁之間的 接觸區域在§亥第一方向上之一寬度。 31. 如請求項29之方法,其中該穿隧障壁及該自由層中之一 者之-部分沿該孔之該側壁且垂直於該底部電極及該釘 紮層而形成。 32_如凊求項29之方法,其中該頂部電極在該自由層之上填 充該孔的一剩餘部分。 33.如請求項29之方法,其中該穿隧障壁具有一具有第一及 第二腿之U形橫截面,且其中該第一腿沿該孔之該側壁 延伸。 34. 如請求項33之方法,其中該自由層具有一 υ形橫截面且 套合於該U形穿隧障壁内。 35. 如請求項29之方法,其進一步包含: 用於在該介電層之該沈積之前清潔該底部電極層及該 釘紮層的步驟。 36. 如請求項35之方法,其進一步包含: 146252.doc -6 - 201104859 用於在該清潔之前圖案化並蝕刻該底部電極及該釘紮 層的步驟。 3 7·如請求項36之方法,其進一步包含: 用於在該底部電極及該釘紮層之該圖案化及飯刻之前 使該底部電極及該釘紮層在一真空中經受一磁性退火製 程的步驟。 3 8·如請求項29之方法,其中該穿隨障壁、該自由層及該頂 部電極沈積於該介電層及該孔之上。 39. 如請求項29之方法,其包括一用於移除安置於該孔之一 開口上方之該穿隧障壁、該自由層及該頂部電極之部分 的步驟。 40. 如請求項29之方法,其中該記憶體裝置應用於一電子裝 置中,該記憶體裝置整合至該電子裝置中,該電子裴置 係選自由以下各物組成之群:一機上盒、音樂播放器、 視訊播放器、娛樂部件、導航裝置、通信裝置、個人數 位助理(PDA)、固定位置資料部件及一電腦。 41. 如請求項29之方法,其中該記憶體裝置係一自旋轉移力 矩磁阻隨機存取記憶體(STT_MRAM)。 146252.doc
TW099103055A 2009-02-02 2010-02-02 Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ TW201104859A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/363,886 US9368716B2 (en) 2009-02-02 2009-02-02 Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ

Publications (1)

Publication Number Publication Date
TW201104859A true TW201104859A (en) 2011-02-01

Family

ID=42079128

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099103055A TW201104859A (en) 2009-02-02 2010-02-02 Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ

Country Status (7)

Country Link
US (1) US9368716B2 (zh)
EP (1) EP2392029B1 (zh)
JP (2) JP5931445B2 (zh)
KR (1) KR101339014B1 (zh)
CN (2) CN105702699A (zh)
TW (1) TW201104859A (zh)
WO (1) WO2010088669A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI754949B (zh) * 2019-09-17 2022-02-11 日商鎧俠股份有限公司 磁性記憶體

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5166322B2 (ja) * 2009-03-03 2013-03-21 株式会社東芝 磁気ランダムアクセスメモリ
US8300454B2 (en) * 2010-09-17 2012-10-30 Micron Technology, Inc. Spin torque transfer memory cell structures and methods
US8310868B2 (en) * 2010-09-17 2012-11-13 Micron Technology, Inc. Spin torque transfer memory cell structures and methods
US8358534B2 (en) * 2010-09-17 2013-01-22 Micron Technology, Inc. Spin torque transfer memory cell structures and methods
US9666639B2 (en) 2010-09-17 2017-05-30 Micron Technology, Inc. Spin torque transfer memory cell structures and methods
US8711612B1 (en) 2010-12-03 2014-04-29 Magsil Corporation Memory circuit and method of forming the same using reduced mask steps
US9082956B2 (en) 2011-04-04 2015-07-14 Micron Technology, Inc. Confined cell structures and methods of forming confined cell structures
US9082695B2 (en) * 2011-06-06 2015-07-14 Avalanche Technology, Inc. Vialess memory structure and method of manufacturing same
US8928100B2 (en) 2011-06-24 2015-01-06 International Business Machines Corporation Spin transfer torque cell for magnetic random access memory
US8645978B2 (en) 2011-09-02 2014-02-04 Compuverde Ab Method for data maintenance
KR101998676B1 (ko) * 2012-07-20 2019-07-10 삼성전자주식회사 자기 메모리 장치 및 그 제조 방법
US9337424B2 (en) 2012-11-13 2016-05-10 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetoresistive tunnel junction
KR102078849B1 (ko) * 2013-03-11 2020-02-18 삼성전자 주식회사 자기저항 구조체, 이를 포함하는 자기 메모리 소자 및 자기저항 구조체의 제조 방법
US9240546B2 (en) * 2013-03-26 2016-01-19 Infineon Technologies Ag Magnetoresistive devices and methods for manufacturing magnetoresistive devices
US9620188B2 (en) 2013-06-21 2017-04-11 Intel Corporation MTJ spin hall MRAM bit-cell and array
CN103359683B (zh) * 2013-07-10 2016-01-20 华中科技大学 一种mtj纳米柱阵列的制备方法
US9595661B2 (en) * 2013-07-18 2017-03-14 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetoresistive random access memory structure and method of forming the same
US9196825B2 (en) 2013-09-03 2015-11-24 Taiwan Semiconductor Manufacturing Co., Ltd. Reversed stack MTJ
US9236563B2 (en) 2013-09-09 2016-01-12 Yutaka Hashimoto Magnetic memory device and method of manufacturing the magnetic memory device
KR20150075602A (ko) * 2013-12-26 2015-07-06 삼성전자주식회사 자기 저항 메모리 장치 및 그 제조 방법
KR20150103527A (ko) 2014-03-03 2015-09-11 에스케이하이닉스 주식회사 전자 장치
KR102191217B1 (ko) 2014-04-28 2020-12-16 삼성전자주식회사 반도체 소자, 자기 기억 소자 및 이들의 제조 방법
US9281168B2 (en) * 2014-06-06 2016-03-08 Everspin Technologies, Inc. Reducing switching variation in magnetoresistive devices
EP3198599A4 (en) * 2014-09-26 2018-05-16 Intel Corporation Method of fabricating crystalline magnetic films for psttm applications
US10062833B2 (en) * 2014-10-03 2018-08-28 Crocus Technology Sa Electrical interconnecting device for MRAM-based magnetic devices
KR102235578B1 (ko) 2014-11-19 2021-04-02 삼성전자주식회사 반도체 장치 및 그 제조 방법
US9660183B2 (en) * 2015-02-26 2017-05-23 Globalfoundries Singapore Pte. Ltd. Integration of spintronic devices with memory device
US9818935B2 (en) 2015-06-25 2017-11-14 Taiwan Semiconductor Manufacturing Co., Ltd. Techniques for MRAM MTJ top electrode connection
US9525126B1 (en) * 2015-09-07 2016-12-20 Yeu-Chung LIN Magnetic tunnel junction and 3-D magnetic tunnel junction array
US9905751B2 (en) 2015-10-20 2018-02-27 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetic tunnel junction with reduced damage
CN108292702B (zh) 2015-11-27 2022-01-28 Tdk株式会社 磁阻效应元件、磁存储器、磁化反转方法及自旋流磁化反转元件
US9711713B1 (en) * 2016-01-15 2017-07-18 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure, electrode structure and method of forming the same
CN108780841A (zh) * 2016-03-07 2018-11-09 英特尔公司 用于将stt-mram存储器阵列集成到逻辑处理器中的方法以及所得结构
EP3437145B1 (en) * 2016-03-30 2020-12-16 INTEL Corporation Approaches for strain engineering of perpendicular magnetic tunnel junctions (pmtjs) and the resulting structures
US9935261B1 (en) * 2017-04-05 2018-04-03 Headway Technologies, Inc. Dielectric encapsulation layer for magnetic tunnel junction (MTJ) devices using radio frequency (RF) sputtering
CN108735893B (zh) * 2017-04-14 2022-06-03 上海磁宇信息科技有限公司 一种磁性随机存储器底电极接触及其形成方法
CN108735895B (zh) * 2017-04-14 2022-04-01 上海磁宇信息科技有限公司 磁性随机存储器底电极接触及其形成方法
US10069064B1 (en) * 2017-07-18 2018-09-04 Headway Technologies, Inc. Memory structure having a magnetic tunnel junction (MTJ) self-aligned to a T-shaped bottom electrode, and method of manufacturing the same
CN109994394B (zh) * 2017-12-29 2021-05-28 中电海康集团有限公司 Mram器件中mtj单元的平坦化方法与mram器件
US10790016B2 (en) 2018-03-02 2020-09-29 Western Digital Technologies, Inc. Probabilistic neuron circuits
US10200058B1 (en) 2018-04-24 2019-02-05 Sandisk Technologies Llc Analog-to-digital conversion with magnetic tunnel junctions
US10732933B2 (en) 2018-05-10 2020-08-04 Sandisk Technologies Llc Generating random bitstreams with magnetic tunnel junctions
CN110875421B (zh) * 2018-09-04 2023-05-23 联华电子股份有限公司 磁阻式存储单元及其制造方法
CN111129289B (zh) * 2018-10-31 2023-05-30 联华电子股份有限公司 半导体元件及其制作方法
CN109768065A (zh) * 2019-01-14 2019-05-17 中国科学院微电子研究所 一种半导体器件单元以及图像识别装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3854767B2 (ja) 1999-12-13 2006-12-06 ローム株式会社 強磁性トンネル接合素子を用いた装置、およびその製造方法
US6979586B2 (en) 2000-10-06 2005-12-27 Headway Technologies, Inc. Magnetic random access memory array with coupled soft adjacent magnetic layer
JP5013494B2 (ja) 2001-04-06 2012-08-29 ルネサスエレクトロニクス株式会社 磁性メモリの製造方法
JP5019681B2 (ja) 2001-04-26 2012-09-05 ルネサスエレクトロニクス株式会社 薄膜磁性体記憶装置
JP2003243630A (ja) 2002-02-18 2003-08-29 Sony Corp 磁気メモリ装置およびその製造方法
US6903396B2 (en) * 2002-04-12 2005-06-07 Micron Technology, Inc. Control of MTJ tunnel area
US6815248B2 (en) 2002-04-18 2004-11-09 Infineon Technologies Ag Material combinations for tunnel junction cap layer, tunnel junction hard mask and tunnel junction stack seed layer in MRAM processing
US6635546B1 (en) * 2002-05-16 2003-10-21 Infineon Technologies Ag Method and manufacturing MRAM offset cells in a damascene structure
JP2003332650A (ja) 2002-05-16 2003-11-21 Sony Corp トンネル磁気抵抗素子とその製造方法および磁気メモリ装置とその製造方法
US6828639B2 (en) 2002-07-17 2004-12-07 Micron Technology, Inc. Process flow for building MRAM structures
US6737283B2 (en) 2002-08-29 2004-05-18 Micron Technology, Inc. Method to isolate device layer edges through mechanical spacing
US6952364B2 (en) 2003-03-03 2005-10-04 Samsung Electronics Co., Ltd. Magnetic tunnel junction structures and methods of fabrication
US6818549B2 (en) 2003-03-05 2004-11-16 Hewlett-Packard Development Company, L.P. Buried magnetic tunnel-junction memory cell and methods
US6881351B2 (en) * 2003-04-22 2005-04-19 Freescale Semiconductor, Inc. Methods for contacting conducting layers overlying magnetoelectronic elements of MRAM devices
KR100988086B1 (ko) * 2003-11-14 2010-10-18 삼성전자주식회사 자기 모멘트가 낮은 프리 자성막을 구비하는 자기터널접합셀 및 이를 포함하는 자기램
JP2005322760A (ja) 2004-05-10 2005-11-17 Sony Corp 磁気記憶装置及びその製造方法
JP4575136B2 (ja) 2004-12-20 2010-11-04 株式会社東芝 磁気記録素子、磁気記録装置、および情報の記録方法
KR20060072865A (ko) 2004-12-24 2006-06-28 주식회사 팬택 프레임 이미지를 갈무리할 수 있는 이동통신단말기 및프레임 이미지 갈무리 방법
FR2880473B1 (fr) 2004-12-30 2007-04-06 St Microelectronics Rousset Memoire vive magnetique
JP2007012696A (ja) 2005-06-28 2007-01-18 Tdk Corp 磁気メモリ
US20070297220A1 (en) 2006-06-22 2007-12-27 Masatoshi Yoshikawa Magnetoresistive element and magnetic memory
US7598579B2 (en) 2007-01-30 2009-10-06 Magic Technologies, Inc. Magnetic tunnel junction (MTJ) to reduce spin transfer magnetization switching current
JP2008192693A (ja) 2007-02-01 2008-08-21 Nec Corp 磁気ランダムアクセスメモリ及び磁気ランダムアクセスメモリの製造方法
JP2008277542A (ja) 2007-04-27 2008-11-13 Toshiba Corp 磁気ランダムアクセスメモリ及びその製造方法
JP2009224477A (ja) 2008-03-14 2009-10-01 Fujitsu Ltd 半導体記憶装置及びその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI754949B (zh) * 2019-09-17 2022-02-11 日商鎧俠股份有限公司 磁性記憶體

Also Published As

Publication number Publication date
US20100193888A1 (en) 2010-08-05
KR101339014B1 (ko) 2013-12-09
EP2392029A1 (en) 2011-12-07
CN105702699A (zh) 2016-06-22
JP2015039034A (ja) 2015-02-26
EP2392029B1 (en) 2021-09-08
CN102292815A (zh) 2011-12-21
KR20110122722A (ko) 2011-11-10
JP5931445B2 (ja) 2016-06-08
JP2012517107A (ja) 2012-07-26
WO2010088669A1 (en) 2010-08-05
US9368716B2 (en) 2016-06-14

Similar Documents

Publication Publication Date Title
TW201104859A (en) Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ
US9373782B2 (en) MTJ structure and integration scheme
TWI514638B (zh) 製造一磁性穿隧接面儲存元件
KR101200008B1 (ko) 2개의 마스크들을 사용하여 자기 터널 접합 엘리먼트를 제조하기 위한 방법
EP2240969B1 (en) Memory cell and method of forming a magnetic tunnel junction (mtj) of a memory cell
US9559294B2 (en) Self-aligned magnetoresistive random-access memory (MRAM) structure for process damage minimization
US9660183B2 (en) Integration of spintronic devices with memory device
KR102551980B1 (ko) 수직 자기 터널 접합(pmtjs)의 변형 엔지니어링에 대한 접근법 및 결과적 구조체
KR20180120151A (ko) Stt-mram 메모리 어레이를 로직 프로세서에 통합시키기 위한 접근법 및 결과적 구조체
TW201739076A (zh) 用於將自旋霍爾mtj裝置嵌入到邏輯處理器中的方法及所造成的結構
KR20160118386A (ko) 멀티-스텝 자기 터널 접합(mtj) 에칭을 위한 대체 전도성 하드 마스크
TW201010149A (en) STT MRAM magnetic tunnel junction architecture and integration
TWI462233B (zh) 磁性記憶裝置之製造方法及磁性記憶裝置
KR101159240B1 (ko) 반도체 소자 및 그 제조 방법
US9412935B1 (en) Method for fabricating magnetic tunnel junction and 3-D magnetic tunnel junction array
JP2013517629A (ja) 平坦化された電極上の磁気トンネル接合(mtj)