KR20110122722A - 대머신-타입 공정에서 형성된 터널 장벽, 고정 층 및 상부 전극을 포함하는 자기 터널 접합(mtj) 저장 엘리먼트 - Google Patents
대머신-타입 공정에서 형성된 터널 장벽, 고정 층 및 상부 전극을 포함하는 자기 터널 접합(mtj) 저장 엘리먼트 Download PDFInfo
- Publication number
- KR20110122722A KR20110122722A KR1020117020596A KR20117020596A KR20110122722A KR 20110122722 A KR20110122722 A KR 20110122722A KR 1020117020596 A KR1020117020596 A KR 1020117020596A KR 20117020596 A KR20117020596 A KR 20117020596A KR 20110122722 A KR20110122722 A KR 20110122722A
- Authority
- KR
- South Korea
- Prior art keywords
- memory device
- storage element
- layer
- tunnel junction
- magnetic tunnel
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 118
- 230000004888 barrier function Effects 0.000 title claims abstract description 75
- 230000008569 process Effects 0.000 title claims description 22
- 238000003860 storage Methods 0.000 claims abstract description 80
- 230000005641 tunneling Effects 0.000 claims abstract description 74
- 238000012546 transfer Methods 0.000 claims abstract description 14
- 238000000151 deposition Methods 0.000 claims description 23
- 238000005530 etching Methods 0.000 claims description 16
- 238000000059 patterning Methods 0.000 claims description 12
- 230000010287 polarization Effects 0.000 claims description 9
- 238000004140 cleaning Methods 0.000 claims description 6
- 238000005498 polishing Methods 0.000 claims description 6
- 239000000758 substrate Substances 0.000 claims description 6
- 238000004891 communication Methods 0.000 claims description 5
- 239000000126 substance Substances 0.000 claims description 5
- 238000000137 annealing Methods 0.000 claims description 4
- 230000008021 deposition Effects 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 174
- 238000007796 conventional method Methods 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 8
- 239000002184 metal Substances 0.000 description 8
- 229920000642 polymer Polymers 0.000 description 5
- 230000005669 field effect Effects 0.000 description 4
- 229910001385 heavy metal Inorganic materials 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 230000005415 magnetization Effects 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000009966 trimming Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N59/00—Integrated devices, or assemblies of multiple devices, comprising at least one galvanomagnetic or Hall-effect element covered by groups H10N50/00 - H10N52/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N50/00—Galvanomagnetic devices
- H10N50/10—Magnetoresistive devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/14—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
- G11C11/15—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/82—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by variation of the magnetic field applied to the device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
- H10B61/20—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
- H10B61/22—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N50/00—Galvanomagnetic devices
- H10N50/01—Manufacture or treatment
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Hall/Mr Elements (AREA)
Abstract
스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM) 비트 셀를 위한 자기 터널 접합 저장 엘리먼트는 하부 전극 층(150), 하부 전극 층에 인접한 고정 층(160), 하부 전극 층과 고정 층의 일부를 캡슐화하는 유전 층(70), 고정 층의 일부에 인접한 홀을 규정하는 측벽들을 포함하는 유전층, 고정층에 인접한 터널링 장벽(190), 터널링 장벽에 인접한 자유 층(200), 및 자유 층에 인접한 상부 전극(210)을 포함하고, 여기서 제1 방향으로 하부 전극 층 및/또는 고정 장벽의 폭이 상기 제1 방향으로 고정 층과 터널링 장벽 사이의 콘택 영역의 폭보다 더 크다. 또한 STT-MRAM 비트 셀을 형성하는 방법이 개시된다.
Description
개시된 실시예들은 스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM) 셀, 및 그것을 형성하는 방법에 관련된다. 더욱 상세하게는, 예시적인 실시예들은 STT-MRAM에서 이용가능한 자기 터널 접합(MTJ) 저장 엘리먼트 및 그것을 형성하는 방법들로 인도한다.
자기저항 랜덤 액세스 메모리(MRAM)는 자성 엘리먼트들을 이용하는 비휘발성 메모리 기술이다. 예를 들어, 스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM)는 전자들이 박막(스핀 필터)을 통과함에 따라 스핀-편광되는 전자들을 이용한다. 또한, STT-MRAM은 스핀 전달 토크 RAM(Spin Transfer Torque RAM;STT-RAM), 스핀 토크 전달 자화 스위칭 RAM(Spin Torque Transfer Magnetization Switching RAM;Spin-RAM), 및 스핀 모멘텀 전달 (Spin Momentum Transfer;SMT-RAM)으로도 알려져 있다.
도 1은 종래의 STT-MRAM 비트 셀(100)을 도시한다. STT-MRAM 비트 셀(100)은 자기 터널 접합(MTJ) 저장 엘리먼트(105), 트랜지스터(110), 비트 라인(120) 및 워드 라인(130)을 포함한다. MTJ 저장 엘리먼트는 예를 들어, 도 1에 도시된 것과 같이 절연(터널링 장벽) 층에 의해 분리되는, 고정 층(pinned layer) 및 자유 층(free layer) ― 이들의 각각은 자기장 또는 편광을 유지할 수 있음 ―으로부터 형성된다. 고정 층 및 자유 층의 극성이 실질적으로 일렬로 또는 반대로 맞추기 위하여 자유 층의 편광은 반전될 수 있다. MTJ를 통과하는 전기적 경로의 저항은 고정 층 및 자유 층의 편광들의 정렬(alignment)에 따라 변할 것이다. 저항의 이 같은 변화는 공지된 바와 같이, 비트 셀을 프로그램 및 판독하는데 사용될 수 있다. STT-MRAM 비트 셀(100)은 또한 소스 라인(140), 센스 증폭기(150), 판독/기록 회로부(160) 및 비트 라인 기준(170)을 포함한다. 당업자는 메모리 셀(100)의 동작 및 구성이 공지되어 있음을 인식할 것이다. 그러한 메모리 셀들에 관한 추가적인 세부사항들은 예를 들어 M. Hosomi 등의 IEDM 컨퍼런스(2005)의 학회보 "A Novel Nonvolatile Memory with Spin Transfer Torque Magnetoresistive Magnetization Switching: Spin-RAM"에서 제공되고, 이는 전체로서 참조에 의해 본원에 통합된다.
도 2(a)-(c)를 참고하면, 종래의 MTJ 저장 엘리먼트들은 일반적으로 처음에 하부 고정 층(bottom fixed layer)을 패터닝하고, 단일 대머신(damascene)을 형성하며, 터널링 장벽/자유층/상부 전극 스택을 증착하고, 그리고 화학 기계적 폴리싱 (polishing)(CMP) 단계를 수행하는 것에 의해 형성된다.
예를 들어, 도 3에 도시된 바와 같이, 종래 MTJ 저장 엘리먼트들은 일반적으로 물리적 기상 증착(PVD)을 이용하여 금속 스택(예컨대, 인터커넥트(40))의 상부 금속 층(예컨대, M3) 상에 MTJ 및 하드마스크 층 스택을 증착하는 것에 의해 형성된다. MTJ 및 하드마스크 층 스택은 일반적으로 예를 들어 탄탈(tantalum)로부터 형성될 수 있는 하부 전극 층(50), 고정 층(60), 터널링 장벽 층(90), 자유 층(100), 예를 들어 Ta/TaN 또는 Ti/TiN으로부터 형성될 수 있는 하드마스크 또는 상부 전극 층(110)을 포함한다.
종래의 방법에 있어서, 일반적으로 제1 단계는 하부 전극 층(50)(예컨대, Ta), 고정 층(60), 터널링 장벽(90), 자유 층(100) 및 하드마스크 층(Ta/TaN, Ti/TiN)을 증착하는 단계를 포함한다. 고정 층(60)은 하나 이상의 층들 또는 필름들(예컨대, 고정 층 스택)을 포함할 수 있다. 다음으로, MTJ 스택이 진공에서 자기 어닐링 공정(magnetic annealing process)을 받게 된다. 이후 패턴이 리소그래픽(lithography) 기법을 사용하여 MTJ 스택에 적용된다. 패터닝된 셀 크기는 최종 크기보다 더 클 수 있다. 전술한 층들의 각각은 하나 이상의 층들 또는 필름들로 구성될 수 있다.
다음으로, MTJ 스택은 에칭된다. 에칭 공정은 레지스트(resist) 크기 및 패턴 하드마스크를 트리밍(trimming)하는 단계, 레지스트를 스트리핑(stripping)하는 단계, 자유 층(100)을 에칭하는 단계 및 고정 층(60)과 하부 전극 층(50)을 에칭하는 단계를 포함한다. 이후 MTJ 스택은 클리닝(clean)된다. 클리닝 공정은 일반적으로 로우-k(low-k) 및 MTJ 클리닝과 호환된다. 다음으로, 패시베이션 층(passivation layer)이 MTJ 저장 엘리먼트 및 층간(inter-layer) 유전체(70)를 보호하도록 증착된다. MTJ를 보호하고 MTJ와 ILD의 접착을 증진시키기 위하여 저 증착 온도(low deposition temperature)와 함께, 조합 스택(combination stack)이 필요로 될 수 있다. 최종적으로, MTJ 및 ILD은 갈라지는 것(delaminating)을 막기 위하여 덜 강한(aggressive) 화학 기계적 폴리싱(CMP)을 사용하여 폴리싱된다.
도 3에서 도시된 바와 같이, 종래의 방법들에 따른 종래의 STT-MRAM 비트 셀은 기판(10), 워드 라인들(20) 및 Vss(미 도시)에 대한 콘택(contact)(30)을 포함한다. 하부 전극 층(50)은 인터커넥트(40)의 상부 금속 층 상에 형성된다. 고정 층(60), 터널링 장벽 층(90), 자유 층(100), 및 상부 전극(110)은 하부 전극 층(50) 상에 형성된다. ILD 층(70)은 MTJ 셀 위로 형성된다.
예시적인 실시예들은 스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM) 및 그것을 형성하는 방법들로 인도한다. 더욱 상세하게는, 실시예들은 STT-MRAM의 자기 터널 접합(MTJ) 저장 엘리먼트 및 그것을 형성하는 방법들과 관련된다.
예를 들어, 예시적인 실시예는 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스로 인도하고, 상기 MTJ 저장 엘리먼트는 하부 전극; 상기 하부 전극에 인접한 고정 층; 상기 하부 전극 및 상기 고정 층의 일부를 캡슐화(encapsulate)하는 유전 층 ― 상기 유전 층은 상기 고정 층의 일부에 인접한 홀(hole)을 규정하는 측벽들을 포함함 ―; 상기 고정 층에 인접한 터널링 장벽; 상기 터널링 장벽에 인접한 자유 층; 및 상기 자유 층에 인접한 상부 전극을 포함하고, 여기서 제1 방향으로 상기 하부 전극 및/또는 상기 고정 층의 폭은 상기 제1 방향으로 상기 고정 층과 상기 터널링 장벽 사이의 콘택(contact) 영역의 폭보다 더 크다.
*다른 예시적인 실시예는 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법으로 인도하고, 상기 방법은 기판상에 하부 전극을 형성하는 단계; 상기 하부 전극 상에 고정 층을 형성하는 단계; 상기 하부 전극 및 상기 고정 층 상에 유전 층을 증착하는 단계; 상기 고정 층까지 아래로 상기 유전 층에 측벽을 갖는 홀을 패터닝하고 에칭하는 단계; 상기 고정 층 상에 터널링 장벽을 형성하기 위하여 상기 홀의 제1 부분에 터널링 장벽을 증착하는 단계; 자유 층이 상기 터널링 장벽 상에 있도록 상기 홀의 제2 부분에 자유 층을 증착하는 단계; 및 상기 자유 층 위로 상부 층을 증착하는 단계를 포함한다.
예시적인 실시예는 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스로 인도하고 상기 MTJ 저장 엘리먼트는 상기 MTJ 저장 엘리먼트를 전기적으로 연결하기 위한 하부 전도 수단(bottom conductive means); 제1 편광을 홀딩하기 위한 제1 자기 수단(first magnetic means) ― 상기 자기 수단은 상기 하부 전도 수단에 인접함 ―; 상기 하부 전도 수단 및 상기 제1 자기 수단의 일부를 캡슐화(encapsulate)하기 위한 제1 절연 수단 ―상기 제1 절연 수단은 상기 제1 자기 수단의 일부에 인접한 홀을 규정하는 측벽들을 포함함 ―; 제2 편광을 홀딩하기 위한 제2 자기 수단 ― 상기 제2 편광은 반전할 수 있음―; 상기 제1 자기 수단과 상기 제2 자기 수단 간에 흐르는 전류를 터널링하기 위한 제2 절연 수단 ― 상기 제2 절연 수단은 상기 제1 자기 수단과 상기 제2 자기 수단을 분리함 ―; 및 상기 MTJ 저장 엘리먼트를 전기적으로 연결하기 위한 상부 전도 수단 ― 상기 상부 전도 수단은 상기 제2 자기 수단에 인접함 ―을 포함하고, 여기서, 제1 방향으로 상기 하부 전도 수단 및/또는 상기 제1 자기 수단의 폭은 상기 제1 방향으로 상기 제1 자기 수단과 상기 제2 절연 수단 사이의 콘택(contact) 영역의 폭보다 더 크다.
다른 예시적인 실시예는 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법을 포함하고, 상기 방법은 기판상에 하부 전극을 형성하기 위한 단계; 상기 하부 전극 상에 고정 층을 형성하기 위한 단계; 상기 하부 전극 및 상기 고정 층 상에 유전 층을 증착하기 위한 단계; 상기 고정 층까지 아래로 상기 유전 층에 측벽을 갖는 홀을 패터닝하고 에칭하기 위한 단계; 상기 고정 층 상에 터널링 장벽을 형성하기 위하여 상기 홀의 제1 부분에 터널링 장벽을 증착하기 위한 단계; 자유 층이 상기 터널링 장벽 상에 있도록 상기 홀의 제2 부분에 자유 층을 증착하기 위한 단계; 및 상기 자유 층 위로 상부 층을 증착하기 위한 단계를 포함한다.
첨부되는 도면들은 실시예들의 설명을 돕기 위해 제시되는 것으로 단지 실시예들의 예시를 위해 제공되는 것이며 이를 제한하고자 하는 것은 아니다.
도 1은 종래의 스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM) 셀 어레이를 도시한다.
도 2(a)는 종래의 STT-MRAM 셀의 단면도이다.
도 2(b)는 도 2(a)에 따른 종래의 STT-MRAM 셀의 일부에 대한 확대도이다.
도 2(c)는 도 2(a)에 따른 종래의 MTJ 셀의 확대도이다.
도 3은 종래의 STT-MRAM 비트 셀의 개략적 단면 뷰(view)이다.
도 4 내지 도 7은 다양한 제조 단계들 동안에 STT-MRAM 비트 셀의 개략적 단면 뷰들이다.
도 8은 STT-MRAM 비트 셀의 개략적 단면 뷰이다.
도 9는 STT-MRAM 비트 셀을 형성하는 예시적인 방법을 도시하는 흐름도이다.
도 10은 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 11은 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 12는 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 13은 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 1은 종래의 스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM) 셀 어레이를 도시한다.
도 2(a)는 종래의 STT-MRAM 셀의 단면도이다.
도 2(b)는 도 2(a)에 따른 종래의 STT-MRAM 셀의 일부에 대한 확대도이다.
도 2(c)는 도 2(a)에 따른 종래의 MTJ 셀의 확대도이다.
도 3은 종래의 STT-MRAM 비트 셀의 개략적 단면 뷰(view)이다.
도 4 내지 도 7은 다양한 제조 단계들 동안에 STT-MRAM 비트 셀의 개략적 단면 뷰들이다.
도 8은 STT-MRAM 비트 셀의 개략적 단면 뷰이다.
도 9는 STT-MRAM 비트 셀을 형성하는 예시적인 방법을 도시하는 흐름도이다.
도 10은 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 11은 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 12는 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
도 13은 STT-MRAM 비트 셀의 MTJ 저장 엘리먼트의 개략적 단면 뷰이다.
본 개시물의 예시적인 양상들은 다음의 설명 및 특정한 실시예들로 인도되는 관련된 도면들에서 제시된다. 대안적인 실시예들이 본 발명의 범위를 벗어남이 없이 고안될 수 있다. 추가적으로, 실시예들의 공지된 엘리먼트들은 실시예들의 관련된 세부사항들을 모호하게 하지 않도록 하기 위해 상세하게 설명되지 않거나 생략될 것이다.
단어 "예시적인(exemplary)"은 "일례(example), 예시(instance) 또는 실례(illustration)로서 제공된다"는 의미로서 여기에서 사용된다. "예시적인"으로서 여기에서 설명되는 임의의 실시예는 다른 실시예들에 비해 반드시 우선적이거나 유리한 것으로 해석되지 않는다. 마찬가지로, 용어 "실시예들"은 모든 실시예들이 논의된 특징, 장점 또는 동작 모드를 포함하도록 요구하지 않는다. 여기에서 사용되는 용어는 단지 특정한 실시예들을 설명하기 위한 목적으로 사용되는 것이며 본 발명의 실시예들을 한정하도록 의도되지 않는다.
여기에서 사용되는 바와 같이, 단수 형태들 ("a", "an" 및 "the")은 문맥상 명백하게 다른 형태를 나타내지 않는다면 복수의 형태들 또한 포함하도록 의도된다. 또한, 용어들 "포함하다(comprise)", "포함하는(comprising)", "포함하다(include)" 및/또는 "포함하는(including)"은 여기에서 사용될 때 제시된 특징들, 인티저(integer)들, 단계들, 동작들, 엘리먼트들 및/또는 컴포넌트들의 존재를 기술하는 것이며, 하나 이상의 다른 특징들, 인티저들, 단계들, 동작들, 엘리먼트들, 컴포넌트들 및/또는 이들의 그룹들의 존재 또는 부가를 배제하는 것이 아님을 이해해야 할 것이다.
개시된 실시예들은 종래의 방법들에서, MTJ의 하부 전극 상에 에칭 스톱(etch stop)을 제어하는 것이 어려울 수 있다는 것을 인식한다. 또한, 불완전한 에칭후 클리닝(clean post etch)은 MTJ 측벽 상에 폴리머 잔유물을 남길 수 있고, 일부는 전기를 통할 수 있고 누설 경로를 형성할 수 있으며, 그것에 의해 자기 저항(MR) 비율을 감소시킨다. 게다가, MTJ 측벽 근처에 장벽 산화 층은 공정 흐름(애쉬 및 클린 공정)에 의해 영향을 받을 수 있고, 그것에 의해 MTJ 측벽 근처에 더 두꺼운 터널링 장벽을 형성할 수 있다. 더 두꺼운 터널링 장벽(90)의 영향은 규모가 작은 피쳐(feature)들에 대해 명확할 것이다.
예시적인 실시예들은 생산 공정에서 사용되는 마스크들의 개수가 유익하게 감소하도록 허용한다. 예를 들면, 세 개의 포토 마스크들 대신에 두 개의 포토 마스크들이 사용될 수 있다. 또한 실시예들에 따라, 중금속 에칭 공정은 고정 층과 터널링 장벽 그리고 자유 층과 터널링 장벽 사이의 인터페이스들과 같은, 임계 디멘젼(critical dimension)들을 위하여 필요하지 않다. 게다가, 측벽 폴리머 스트링거(sidewall polymer stringer) 유도된 누설 패스는 감소하거나 제거될 수 있다.
추가적으로, 실시예들에 따라, MTJ의 터널링 장벽은 애쉬 및 클린 공정에 노출되지 않는다. 게다가, 실시예들은 종래의 방법들과 비교하여 더 큰 하부 고정 층(fixed layer)을 제공할 수 있고, 이것은 상부 자유 층에서 하부 고정 층의 표유 전계(stray field) 영향을 최소화시킬 수 있다.
도 4-11을 참고하면, 스핀 전달 토크 자기저항 랜덤 액세스 메모리(STT-MRAM) 셀을 형성하는 방법의 예시적인 실시예들, 및 STT-MRAM 셀의 실시예들이 이제 기재될 것이다.
도 4는 예시적인 실시예에 따라 형성된 일부 STT-MRAM 비트 셀의 개략적 단면 뷰를 도시한다. STT-MRAM 비트 셀은 기판(10), 워드 라인들(20), Vss(미도시)로의 콘택, 및 예를 들어 인터커넥트들(V1, V2 및 V3)을 경유하여 직렬로 서로 연결된 금속 층들(M1, M2 및 M3)(예컨대, 구리 또는 텅스텐)을 포함하는 인터커넥트(40)를 가진다. 유전체(예컨대, 산화 층)은 인터커넥트(40)의 층들 주위로 채워진다. 인터커넥트(40)의 상부 금속 층(M3)은 예를 들어 화학 기계적 폴리싱(CMP) 기법을 사용하여, 폴리싱된다. 본 기술분야의 당업자는 금속 층의 임의의 레벨 또는 비아가 그 위에 MTJ 저장 엘리먼트를 형성하기 위하여 폴리싱될 수 있다는 것을 인식할 것이다.
도 5에 도시된 바와 같이, 예시적인 실시예는 예를 들어 인터커넥트(40)의 폴리싱된 상부 금속 층(M3) 상에 하부 전극 층(150)(예컨대, Ta) 및 고정 층(160)을 증착하는 것에 의해 MTJ 하부 전극들을 형성하는 것을 포함한다. 고정 층(160)은 스택의 층들(예컨대, 복수의 층들)을 포함한다. 다음으로, 하부 전극 층(150) 및 고정 층(160)은 진공에서 자기 어닐링 공정을 받게 된다. 이후 패턴은 리소그래픽 기법을 사용하여 MTJ 전극에 적용된다. 다음으로 하부 전극 층(150) 및 고정 층(160)은 산화 층까지 아래로 에칭되고, 이후 도 5에 도시된 바와 같이, 개별 하부 전극들을 형성하기 위하여 클리닝된다. 하부 전극 층(150) 및 고정 층(160)은 인터커넥트(40)으로부터 오프셋(offset) 되는 것으로 도시될 수 있다. 그러나 다른 어레인지먼트(arrangement)들이 제공될 수 있다. 예를 들면, 하부 전극 층(150) 및 고정 층(160)은 인터커넥트(40)에 정렬될 수 있다. 하부 전극 층(150), 고정 층(160) 및 인터커넥트(40)의 크기들은 또한 도시된 어레인지먼트에 제한되지 않는다. 예를 들면, 하부 전극 층(150) 및 고정 층(160)의 크기는 인터커넥트(40)의 크기보다 더 크거나, 작거나 또는 동일할 수 있다.
예시적인 실시예에 따라, 리소그래픽 및 에칭 기법은 MTJ 저장 엘리먼트의 임의의 임계 디멘젼(critical dimension)들을 형성시키도록 적용되지 않는다. 즉, 고정 층(160)(예컨대, 도 5를 참조) 및 자유 층(200)(예컨대 도 7을 참조)에서 터널링 장벽(190)(예컨대, 도 7를 참조)의 인터페이스들은 임의의 에칭 또는 클리닝에 노출되지 않고, 그것에 의해 종래의 방법들의 전술한 문제들의 일부를 회피할 수 있다.
다음으로, 도 6에서 도시된 바와 같이, 층간 유전체(ILD)(70)는 하부 전극 층(150) 및 고정 층(160) 상에 증착되고, 그리고 홀(180)이 고정 층(160)까지 아래로 ILD(70)으로 패터닝되고 에칭된다. 도 10을 참고하면, 하부 전극 층(150) 및 고정 층(160)의 디멘젼(X1)은 고정 층(160) 및 터널링 장벽(190) 사이의 콘택 영역의 디멘젼(X2)보다 더 크게 될 수 있고, 이것은 ILD(70)으로 홀(180)을 패터닝하고 에칭할 때 더 큰 허용오차(tolerance)를 허용한다. ILD(70)은 인터커넥트(40) 주위에 채워진 유전체와 동일하거나 상이할 수 있다.
도 7은 터널링 장벽(190), 자유 층(200) 및 ILD(70) 및 홀(180) 위의 상부 전극(210)을 형성시키는 것을 도시한다. 특히, 도 7에 도시된 바와 같이, 터널링 장벽(190)은 ILD(70) 및 홀(180) 위에 형성되고 그 결과 터널링 장벽의 일부는 홀의 측벽들 상에 증착되고 하부 전극(예컨대, 하부 전극 층(150) 및 고정 층(160))에 수직이다. 이후 자유 층(200)이 터널링 장벽(190) 상에 형성되고 그 결과 자유 층(200)의 일부도 하부 전극 층(150) 및 고정 층(160)에 수직이다. 상부 전극(210)은 홀(180)에 증착된 자유 층(200)의 적어도 일부 상에 형성되고, 그것에 의해 홀의 적어도 남아있는 일부를 채운다. 도 7에 도시된 바와 같이, 상부 전극(210)은 전체 자유 층(200) 위에 형성될 수 있다.
다음으로, 예시적인 방법은 예를 들어 폴리싱(예컨대, 화학 기계적 폴리싱(CMP))에 의해 홀들(180) 상에 증착된 터널링 장벽(190), 자유 층(200), 및 상부 전극(210)의 일부들을 제거한다. 도 8에 도시된 바와 같이, MTJ 저장 엘리먼트를 갖는 STT-MRAM 비트 셀이 형성된다.
예시적인 실시예들은 공정에서 사용되는 포토마스크들의 개수를 유익하게 감소시키도록 허용한다. 예를 들면, 세 개의 포토마스크들 대신에 두 개의 포토마스크들이 사용될 수 있다. 또한, 실시예들에 따라, 중금속 에칭 공정이 임계 디멘젼들을 위하여 필요하지 않다. 게다가, 측벽 중합체 스트링거 유도된 누설 패스는 감소하거나 제거될 수 있다.
추가적으로, 실시예들에 따라, MTJ의 터널링 장벽은 애쉬 및 클린 공정에 노출되지 않는다. 게다가, 실시예들은 종래의 방법들과 비교하여 더 큰 하부 고정 층을 제공할 수 있고, 이것은 상부 자유 층에 하부 고정 층의 표유 전계(stray field) 영향을 최소화시킬 수 있다.
도 9는 실시예에 따른 STT-MRAM 비트 셀을 형성시키기 위한 예시적인 방법을 도시하는 흐름도이다. 상기 방법은 금속 층 상에 하부 전극 층 및 고정 층을 증착시키는 단계(예컨대, 910) 및 MTJ 저장 엘리먼트의 하부 전극을 형성시키기 위하여 하부 전극 층 및 고정 층을 패터닝 및 에칭하는 단계(예컨대, 920)를 포함한다. 다음으로, 상기 방법은 상기 하부 전극 층 및 고정 층 사에 유전 층을 증착시키는 단계(예컨대, 930) 및 상기 고정 층까지 아래로 유전 층에서 홀을 패터닝하고 에칭하는 단계(예컨대, 940)를 포함한다. 상기 방법은 홀 위에 터널링 장벽, 고정 층 및 상부 전극을 증착하는 단계를 더 포함하고, 여기서 터널링 장벽 및 자유 층 중 하나의 일부는 홀의 측벽을 따라 증착되고 하부 전극 층 및 고정 층에 수직이다(예컨대, 950). 추가적으로 상기 방법은 홀의 개구 위에 증착된 터널링 장벽, 자유 층, 상부 전극의 일부들을 제거하는 단계를 포함한다(예컨대, 960).
예시적인 방법에 따라, 고립된(isolated) MTJ 저장 엘리먼트가 제공될 수 있다. 위에서 설명된 바와 같이, 예시적인 실시예들은 공정에서 사용된 포토마스크들의 개수가 감소하도록 유익하게 허용한다. 예를 들면, 세 개의 마스크들 대신에 두 개의 포토 마스크들이 사용될 수 있다. 또한 예시적인 실시예들에 따라, 중금속 에칭 공정이 임계 디멘젼들을 위하여 필요하지 않다. 게다가, 측벽 중합체 스트링거 유도된 누설 패스는 감소하거나 제거될 수 있다.
추가적으로, 실시예들에 따라, MTJ의 터널링 장벽은 애쉬 및 클린 공정에 노출되지 않는다. 게다가, 실시예들은 종래의 방법들과 비교하여 더 큰 하부 고정 층(fixed layer)을 제공할 수 있고, 이것은 상부 자유 층에 하부 고정 층의 표유 전계(stray field) 영향을 최소화시킬 수 있다.
예를 들면, 도 10에 도시된 바와 같이, 자기 터널 접합(MTJ) 저장 엘리먼트의 실시예는 하부 전극 층(150) 및 하부 전극 층(150)에 인접한(예컨대, 위에(above) 또는 상에(on)) 고정 층(160)을 포함한다. 유전 층(70)은 하부 전극 층(150) 및 고정 층(160)의 일부를 캡슐화(encapsulate)하고, 여기서 유전 층(70)은 고정 층(160)에 인접한(예컨대 고정 층(160)의 일부 위에 또는 노출시켜) 홀(180)을 규정하는(예컨대, 도 6을 참조) 측벽들을 포함한다. 터널링 장벽(190)은 고정 층(160)에 인접(위에 또는 상에)한다. 자유 층(200)은 터널 층(190)에 인접(위에 또는 상에)한다. 상부 전극(210)은 자유 층(200)에 인접(위에 또는 상에)한다.
도 10의 실시예에서 도시된 바와 같이, 하부 전극 층(150) 및/또는 고정 층(160)의 디멘젼(X1)은 고정 층(160)과 터널링 장벽(190) 사이의 콘택 영역의 디멘젼(X2)보다 더 클 수 있으며, 이것은 터널링 장벽(190), 자유 층(200) 및 상부 전극(210)을 받아들이기 위하여 ILD(70)으로 홀(180)을 패터닝 및 에칭할 때 더 큰 허용오차를 허용한다. 또한 도 10에 도시된 바와 같이, 터널링 장벽(190) 및 자유 층(200) 중 하나의 일부는 홀(180)의 측벽을 따라 증착되고 하부 전극 층(150) 및 고정 층(160)에 수직이다. 상부 전극(210)은 자유 층(200)에 인접한(예컨대, 위에 또는 상에) 홀의 일부를 채운다.
당업자는 다른 실시예에서, 하부 전극 층(150) 및/또는 고정 층(160)의 디멘젼들이 도 11에 예시적으로 도시된 바와 같이, 터널링 장벽(190) 이하일 수 있다. 도 11에 도시된 바와 같이, 터널링 장벽(190) 및 자유 층(200) 중 하나의 일부는 홀(180)의 측벽을 따라 증착되고 하부 전극 층(150) 및 고정 층(160)에 수직이다. 상부 전극(210)은 자유 층(200)에 인접한(예컨대, 위에 또는 상에) 홀(180)의 일부를 채운다.
비교해 보면, 종래의 MTJ 저장 엘리먼트 및 그것을 형성시키는 방법에 있어서, 하부 전극 층(50), 고정 층(60), 터널링 장벽 층(90), 자유 층(100), 및 상부 전극(110)이 패터닝 및 에칭을 받게 되고, 이것은 도 12에 도시된 바와 같이, 동일한 디멘젼(X0)을 갖는 하부 전극 층(50), 고정 층(60), 터널링 장벽 층(90), 자유 층(100), 및 상부 전극(110)을 야기한다. 또한, 종래의 MTJ 저장 엘리먼트에서, MTJ 측벽 주위에 산화 층은 공정 흐름(예컨대, 애쉬 및 클린 공정)에 의해 영향을 받을 수 있고, 그것에 의해 도 13에 도시된 바와 같이, MTJ 측벽 주위에 더 두꺼운 터널링 장벽(90)을 생성할 수 있다. 더 두꺼운 터널링 장벽(90)의 영향은 규모가 작은 피쳐(feature)들에 대해 명확할 것이다.
예시적인 방법에 따라, 고립된 MTJ 저장 엘리먼트가 제공될 수 있다. 위에서 설명된 바와 같이, 예시적인 실시예들은 공정에서 사용되는 포토마스크들의 개수를 감소시키도록 유익하게 허용한다. 예를 들어, 세 개의 마스크들 대신에 두 개의 포토마스크들이 사용될 수 있다. 또한 예시적인 실시예들에 따라, 중금속 에칭 공정이 임계 디멘젼들을 위하여 필요하지 않다. 게다가, 측면 폴리머 스트링거 유도된 누설 패스는 감소하거나 제거될 수 있다.
추가적으로, 실시예들에 따라, MTJ의 터널링 장벽은 애쉬 및 클린 공정에 노출되지 않고, 그것에 의해 MTJ의 측벽들 주위에 두꺼운 터널링 장벽을 감소시키거나 피할 수 있다. 게다가, 실시예들은 종래의 방법과 비교하여 더 큰 하부 고정 층(fixed layer)을 제공할 수 있고, 이것은 상부 자유 층에 하부 고정 층의 표유 전계(stray field) 영향을 최소화시킬 수 있다.
여기에서 설명된 MTJ 저장 엘리먼트들을 포함하는 메모리 디바이스들은 모바일 폰, 휴대용 컴퓨터, 핸드-헬드 개인용 통신 시스템(PCS) 유니트, 개인휴대 정보 단말기(PDA)들과 같은 휴대용 데이터 유니트들, GPS 가능한 디바이스들, 네이게이션 디바이스들, 셋톱박스들, 음악 재생기들, 영상 재생기들, 엔터테인먼트 유니트들, 검침 장비(meter reading equipment)와 같은 고정 위치 데이터 유니트들, 또는 데이터, 컴퓨터 명령들 또는 그들의 임의의 조합을 저장하거나 검색하는 임의의 다른 디바이스 내에 포함될 수 있다. 따라서, 개시물의 실시예들은 여기에서 개시된 MTJ 저장 엘리먼트들을 갖는 메모리를 포함하는 능동 집적 회로를 포함하는 임의의 디바이스에서 적절히 사용될 수 있다.
상술한 디바이스들 및 방법들은 컴퓨터 판독가능한 매체 상에 저장되는 GDSII 및 GERBER 컴퓨터 파일들에서 설계되거나 구성될 수 있다. 이들 파일들에 기초하여 디바이스들을 제작하는 제작 핸들러에게 이들 파일들이 차례로 제공된다. 그 결과 생산물들은 반도체 다이로 커팅되거나 반도체 칩으로 패키지되는 반도체 웨이퍼들이다. 상기 칩들은 이후 위에서 설명된 디바이스들에서 사용된다.
따라서, 실시예들은 프로세서에 의해 실행될 때 명령들에 의해 제공되는 여기에 기재된 기능들을 수행하기 위하여 상기 프로세서 및 임의의 다른 협력 엘리먼트들을 기계로 변형시키는 명령들을 포함하는 기계-판독가능한 매체 또는 컴퓨터 판독가능한 매체를 포함할 수 있다.
전술한 개시 내용이 예시적인 실시예들을 제시하며, 첨부된 청구항들에 의해 규정되는 본 발명의 범위를 벗어나지 않고 다양한 변형들 및 수정들이 본 명세서에서 행해질 수 있음에 주목되어야 한다. 본 명세서에서 기술된 실시예들에 따른 방법 청구항들의 기능들, 단계들 및/또는 동작들은 임의의 특정한 순서로 수행될 필요가 없다. 게다가, 실시예들의 엘리먼트들이 단수형으로 설명되거나 청구될 수 있지만, 단수형으로 제한된다고 명확하게 기재되지 않는다면 복수형도 고려된다.
Claims (41)
- 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스에 있어서,
상기 MTJ 저장 엘리먼트는:
하부 전극;
상기 하부 전극에 인접한 고정 층;
상기 하부 전극 및 상기 고정 층의 일부를 캡슐화(encapsulate)하는 유전 층 ― 상기 유전 층은 상기 고정 층의 일부에 인접한 홀(hole)을 규정하는 측벽들을 포함함 ―;
상기 고정 층에 인접한 터널링 장벽;
상기 터널링 장벽에 인접한 자유 층; 및
상기 자유 층에 인접한 상부 전극
을 포함하고,
제1 방향으로 상기 하부 전극 및/또는 상기 고정 층의 폭은 상기 제1 방향으로 상기 고정 층과 상기 터널링 장벽 사이의 콘택(contact) 영역의 폭보다 더 큰,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 1 항에 있어서,
상기 터널링 장벽 및 상기 자유 층 중 하나의 일부는 상기 홀의 측벽을 따라 배치되고 상기 하부 전극 및 상기 고정 층과 수직인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 1 항에 있어서,
상기 상부 전극은 상기 자유 층 위에 상기 홀의 일부를 채우는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 1 항에 있어서,
상기 터널링 장벽은 제1 레그(leg) 및 제2 레그를 가진 U-형태의 단면을 가지고, 상기 제1 레그는 상기 홀의 측벽을 따라 연장된,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 4 항에 있어서,
상기 자유 층은 U-형태의 단면을 가지고 상기 U-형태의 터널링 장벽 내에 네스팅(nest)되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 1 항에 있어서,
상기 메모리 디바이스는 전자 디바이스에 적용되고, 상기 전자 디바이스는 상기 메모리 디바이스가 집적되어 있는 셋톱박스(set top box), 음악 재생기, 영상 재생기, 엔터테인먼트 유니트, 네비게이션 디바이스, 통신 디바이스, 개인 휴대 정보단말기(PDA), 고정 위치 데이터 유니트 및 컴퓨터로 구성되는 그룹으로부터 선택되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 1 항에 있어서,
상기 메모리 디바이스는 스핀 전달 토크 자기저항 랜덤 액세스 메모리(Spin Transfer Torque Magnetoresistive Random Access Memory;STT-MRAM)인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법에 있어서,
상기 방법은:
기판상에 하부 전극을 형성하는 단계;
상기 하부 전극 상에 고정 층을 형성하는 단계;
상기 하부 전극 및 상기 고정 층 상에 유전 층을 증착하는 단계;
상기 고정 층까지 아래로 상기 유전 층에 측벽을 갖는 홀을 패터닝하고 에칭하는 단계;
상기 고정 층 상에 터널링 장벽을 형성하기 위하여 상기 홀의 제1 부분에 터널링 장벽을 증착하는 단계;
자유 층이 상기 터널링 장벽 상에 있도록 상기 홀의 제2 부분에 상기 자유 층을 증착하는 단계; 및
상기 자유 층 위로 상부 층을 증착하는 단계
를 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
제1 방향으로 상기 하부 전극 및/또는 상기 고정 층의 폭은 상기 제1 방향으로 상기 고정 층과 상기 터널링 장벽 사이의 콘택(contact) 영역의 폭보다 더 큰,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 터널링 장벽 및 상기 자유 층 중 하나의 일부는 상기 홀의 측벽을 따라 형성되고 상기 하부 전극 및 상기 고정 층과 수직인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 상부 전극은 상기 자유 층 위에 상기 홀의 남아있는 일부를 채우는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 터널링 장벽은 제1 레그(leg) 및 제2 레그를 가진 U-형태의 단면을 가지고, 상기 제1 레그는 상기 홀의 측벽을 따라 연장된,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 12 항에 있어서,
상기 자유 층은 U-형태의 단면을 가지고 상기 U-형태의 터널링 장벽 내에 네스팅(nest)되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 유전 층의 증착 이전에 상기 하부 전극 층과 상기 고정 층을 클리닝(cleaning)하는 단계를 더 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 14 항에 있어서,
상기 클리닝 이전에 상기 하부 전극 및 상기 고정 층을 패터닝 및 에칭하는 단계를 더 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 15 항에 있어서,
상기 하부 전극 및 상기 고정 층의 패터닝 및 에칭하는 단계 이전에 상기 하부 전극 및 상기 고정 층이 진공에서 자기 어닐링 공정을 받게 하는 단계를 더 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 터널링 장벽, 상기 자유 층, 및 상기 상부 전극은 상기 유전 층 및 상기 홀 위에 증착되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 홀의 개구(opening) 위에 배치된 상기 터널링 장벽, 상기 자유 층, 및 상기 상부 전극의 부분들을 제거하는 단계를 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 18 항에 있어서,
상기 터널링 장벽, 상기 자유 층, 및 상기 상부 전극의 부분들을 제거하는 단계는 상기 홀의 개구(opening) 위에 배치된 상기 터널링 장벽, 상기 자유 층, 및 상기 상부 전극의 부분들을 화학 기계적 폴리싱(polishing)하는 단계를 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 메모리 디바이스는 전자 디바이스에 적용되고, 상기 전자 디바이스는 상기 메모리 디바이스가 집적되어 있는 셋톱박스(set top box), 음악 재생기, 영상 재생기, 엔터테인먼트 유니트, 네비게이션 디바이스, 통신 디바이스, 개인 휴대 정보 단말기(PDA), 고정 위치 데이터 유니트 및 컴퓨터로 구성되는 그룹으로부터 선택되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 8 항에 있어서,
상기 메모리 디바이스는 스핀 전달 토크 자기저항 랜덤 액세스 메모리(Spin Transfer Torque Magnetoresistive Random Access Memory;STT-MRAM)인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스에 있어서,
상기 MTJ 저장 엘리먼트는:
상기 MTJ 저장 엘리먼트를 전기적으로 연결하기 위한 하부 전도 수단(bottom conductive means);
제1 편광을 홀딩하기 위한 제1 자기 수단(first magnetic means) ― 상기 자기 수단은 상기 하부 전도 수단에 인접함 ―;
상기 하부 전도 수단 및 상기 제1 자기 수단의 일부를 캡슐화(encapsulate)하기 위한 제1 절연 수단 ―상기 제1 절연 수단은 상기 제1 자기 수단의 일부에 인접한 홀을 규정하는 측벽들을 포함함 ―;
제2 편광을 홀딩하기 위한 제2 자기 수단 ― 상기 제2 편광은 반전할 수 있음―;
상기 제1 자기 수단과 상기 제2 자기 수단 간에 흐르는 전류를 터널링하기 위한 제2 절연 수단 ― 상기 제2 절연 수단은 상기 제1 자기 수단과 상기 제2 자기 수단을 분리함 ―; 및
상기 MTJ 저장 엘리먼트를 전기적으로 연결하기 위한 상부 전도 수단 ― 상기 상부 전도 수단은 상기 제2 자기 수단에 인접함 ―
을 포함하고,
제1 방향으로 상기 하부 전도 수단 및/또는 상기 제1 자기 수단의 폭은 상기 제1 방향으로 상기 제1 자기 수단과 상기 제2 절연 수단 사이의 콘택(contact) 영역의 폭보다 더 큰,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 22 항에 있어서,
상기 제2 절연 수단 및 상기 제2 자기 수단 중 하나의 일부는 상기 홀의 측벽을 따라 배치되고 상기 하부 전도 수단 및 상기 제1 자기 수단에 수직인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 22 항에 있어서,
상기 상부 전도 수단은 상기 제2 자기 수단 위에 상기 홀의 일부를 채우는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 22 항에 있어서,
상기 제2 절연 수단은 제1 레그(leg) 및 제2 레그를 가진 U-형태의 단면을 가지고, 상기 제1 레그는 상기 홀의 측벽을 따라 연장된,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 25 항에 있어서,
상기 제2 자기 수단은 U-형태의 단면을 가지고 상기 U-형태의 제2 절연 수단에 네스팅(nest)되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 22 항에 있어서,
상기 메모리 디바이스는 전자 디바이스에 적용되고, 상기 전자 디바이스는 상기 메모리 디바이스가 집적되어 있는 셋톱박스(set top box), 음악 재생기, 영상 재생기, 엔터테인먼트 유니트, 네비게이션 디바이스, 통신 디바이스, 개인 휴대 정보단말기(PDA), 고정 위치 데이터 유니트 및 컴퓨터로 구성되는 그룹으로부터 선택되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 제 22 항에 있어서,
상기 메모리 디바이스는 스핀 전달 토크 자기저항 랜덤 액세스 메모리(Spin Transfer Torque Magnetoresistive Random Access Memory;STT-MRAM)인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스. - 자기 터널 접합(MTJ) 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법에 있어서,
상기 방법은:
기판상에 하부 전극을 형성하기 위한 단계;
상기 하부 전극 상에 고정 층을 형성하기 위한 단계;
상기 하부 전극 및 상기 고정 층 상에 유전 층을 증착하기 위한 단계;
상기 고정 층까지 아래로 상기 유전 층에 측벽을 갖는 홀을 패터닝하고 에칭하기 위한 단계;
상기 고정 층 상에 터널링 장벽을 형성하기 위하여 상기 홀의 제1 부분에 터널링 장벽 층을 증착하기 위한 단계;
자유 층이 상기 터널링 장벽 상에 있도록 상기 홀의 제2 부분에 자유 층을 증착하기 위한 단계; 및
상기 자유 층 위로 상부 층을 증착하기 위한 단계
를 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
제1 방향으로 상기 하부 전극 및/또는 상기 고정 층의 폭은 상기 제1 방향으로 상기 고정 층과 상기 터널링 장벽 사이의 콘택(contact) 영역의 폭보다 더 큰,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 터널링 장벽 및 상기 자유 층 중 하나의 일부는 상기 홀의 측벽을 따라 형성되고 상기 하부 전극 및 상기 고정 층과 수직인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 상부 전극은 상기 자유 층 위에 상기 홀의 남아있는 부분을 채우는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 터널링 장벽은 제1 레그(leg) 및 제2 레그를 가진 U-형태의 단면을 가지고, 상기 제1 레그는 상기 홀의 측벽을 따라 연장된,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 33 항에 있어서,
상기 자유 층은 U-형태의 단면을 가지고 상기 U-형태의 터널링 장벽 내에 네스팅(nest)되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 유전 층의 증착 이전에 상기 하부 전극 층과 상기 고정 층을 클리닝(cleaning)하기 위한 단계를 더 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 35 항에 있어서,
상기 클리닝 이전에 상기 하부 전극 및 상기 고정 층을 패터닝 및 에칭하기 위한 단계를 더 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 36 항에 있어서,
상기 하부 전극 및 상기 고정 층을 패터닝 및 에칭하기 위한 단계 이전에 상기 하부 전극 및 상기 고정 층이 진공에서 자기 어닐링 공정을 받게 하기 위한 단계를 더 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 터널링 장벽, 상기 자유 층, 및 상기 상부 전극은 상기 유전 층 및 상기 홀 위에 증착되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 홀의 개구(opening) 위에 배치된 상기 터널링 장벽, 상기 자유 층, 및 상기 상부 전극의 부분들을 제거하기 위한 단계를 포함하는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 메모리 디바이스는 전자 디바이스에 적용되고, 상기 전자 디바이스는 상기 메모리 디바이스가 집적되어 있는 셋톱박스(set top box), 음악 재생기, 영상 재생기, 엔터테인먼트 유니트, 네비게이션 디바이스, 통신 디바이스, 개인 휴대 정보 단말기(PDA), 고정 위치 데이터 유니트 및 컴퓨터로 구성되는 그룹으로부터 선택되는,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법. - 제 29 항에 있어서,
상기 메모리 디바이스는 스핀 전달 토크 자기저항 랜덤 액세스 메모리(Spin Transfer Torque Magnetoresistive Random Access Memory;STT-MRAM)인,
자기 터널 접합 저장 엘리먼트를 가지는 메모리 디바이스를 형성하는 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/363,886 US9368716B2 (en) | 2009-02-02 | 2009-02-02 | Magnetic tunnel junction (MTJ) storage element and spin transfer torque magnetoresistive random access memory (STT-MRAM) cells having an MTJ |
US12/363,886 | 2009-02-02 | ||
PCT/US2010/022887 WO2010088669A1 (en) | 2009-02-02 | 2010-02-02 | Magnetic tunnel junction comprising a tunnel barrier, pinned layer and top electrode formed in a damascene-type process |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110122722A true KR20110122722A (ko) | 2011-11-10 |
KR101339014B1 KR101339014B1 (ko) | 2013-12-09 |
Family
ID=42079128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020117020596A KR101339014B1 (ko) | 2009-02-02 | 2010-02-02 | 대머신-타입 공정에서 형성된 터널 장벽, 고정 층 및 상부 전극을 포함하는 자기 터널 접합(mtj) 저장 엘리먼트 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9368716B2 (ko) |
EP (1) | EP2392029B1 (ko) |
JP (2) | JP5931445B2 (ko) |
KR (1) | KR101339014B1 (ko) |
CN (2) | CN105702699A (ko) |
TW (1) | TW201104859A (ko) |
WO (1) | WO2010088669A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9570675B2 (en) | 2013-03-11 | 2017-02-14 | Samsung Electronics Co., Ltd. | Magnetoresistive structures, magnetic random-access memory devices including the same and methods of manufacturing the magnetoresistive structure |
Families Citing this family (45)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5166322B2 (ja) * | 2009-03-03 | 2013-03-21 | 株式会社東芝 | 磁気ランダムアクセスメモリ |
US8300454B2 (en) * | 2010-09-17 | 2012-10-30 | Micron Technology, Inc. | Spin torque transfer memory cell structures and methods |
US8310868B2 (en) * | 2010-09-17 | 2012-11-13 | Micron Technology, Inc. | Spin torque transfer memory cell structures and methods |
US8358534B2 (en) * | 2010-09-17 | 2013-01-22 | Micron Technology, Inc. | Spin torque transfer memory cell structures and methods |
US9666639B2 (en) | 2010-09-17 | 2017-05-30 | Micron Technology, Inc. | Spin torque transfer memory cell structures and methods |
US8711612B1 (en) | 2010-12-03 | 2014-04-29 | Magsil Corporation | Memory circuit and method of forming the same using reduced mask steps |
US9082956B2 (en) | 2011-04-04 | 2015-07-14 | Micron Technology, Inc. | Confined cell structures and methods of forming confined cell structures |
US9082695B2 (en) * | 2011-06-06 | 2015-07-14 | Avalanche Technology, Inc. | Vialess memory structure and method of manufacturing same |
US8928100B2 (en) | 2011-06-24 | 2015-01-06 | International Business Machines Corporation | Spin transfer torque cell for magnetic random access memory |
US8645978B2 (en) | 2011-09-02 | 2014-02-04 | Compuverde Ab | Method for data maintenance |
KR101998676B1 (ko) * | 2012-07-20 | 2019-07-10 | 삼성전자주식회사 | 자기 메모리 장치 및 그 제조 방법 |
US9337424B2 (en) | 2012-11-13 | 2016-05-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Magnetoresistive tunnel junction |
US9240546B2 (en) * | 2013-03-26 | 2016-01-19 | Infineon Technologies Ag | Magnetoresistive devices and methods for manufacturing magnetoresistive devices |
US9620188B2 (en) | 2013-06-21 | 2017-04-11 | Intel Corporation | MTJ spin hall MRAM bit-cell and array |
CN103359683B (zh) * | 2013-07-10 | 2016-01-20 | 华中科技大学 | 一种mtj纳米柱阵列的制备方法 |
US9595661B2 (en) * | 2013-07-18 | 2017-03-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Magnetoresistive random access memory structure and method of forming the same |
US9196825B2 (en) | 2013-09-03 | 2015-11-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reversed stack MTJ |
US9236563B2 (en) | 2013-09-09 | 2016-01-12 | Yutaka Hashimoto | Magnetic memory device and method of manufacturing the magnetic memory device |
KR20150075602A (ko) * | 2013-12-26 | 2015-07-06 | 삼성전자주식회사 | 자기 저항 메모리 장치 및 그 제조 방법 |
KR20150103527A (ko) | 2014-03-03 | 2015-09-11 | 에스케이하이닉스 주식회사 | 전자 장치 |
KR102191217B1 (ko) | 2014-04-28 | 2020-12-16 | 삼성전자주식회사 | 반도체 소자, 자기 기억 소자 및 이들의 제조 방법 |
US9281168B2 (en) * | 2014-06-06 | 2016-03-08 | Everspin Technologies, Inc. | Reducing switching variation in magnetoresistive devices |
EP3198599A4 (en) * | 2014-09-26 | 2018-05-16 | Intel Corporation | Method of fabricating crystalline magnetic films for psttm applications |
US10062833B2 (en) * | 2014-10-03 | 2018-08-28 | Crocus Technology Sa | Electrical interconnecting device for MRAM-based magnetic devices |
KR102235578B1 (ko) | 2014-11-19 | 2021-04-02 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
US9660183B2 (en) * | 2015-02-26 | 2017-05-23 | Globalfoundries Singapore Pte. Ltd. | Integration of spintronic devices with memory device |
US9818935B2 (en) | 2015-06-25 | 2017-11-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Techniques for MRAM MTJ top electrode connection |
US9525126B1 (en) * | 2015-09-07 | 2016-12-20 | Yeu-Chung LIN | Magnetic tunnel junction and 3-D magnetic tunnel junction array |
US9905751B2 (en) | 2015-10-20 | 2018-02-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Magnetic tunnel junction with reduced damage |
CN108292702B (zh) | 2015-11-27 | 2022-01-28 | Tdk株式会社 | 磁阻效应元件、磁存储器、磁化反转方法及自旋流磁化反转元件 |
US9711713B1 (en) * | 2016-01-15 | 2017-07-18 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure, electrode structure and method of forming the same |
CN108780841A (zh) * | 2016-03-07 | 2018-11-09 | 英特尔公司 | 用于将stt-mram存储器阵列集成到逻辑处理器中的方法以及所得结构 |
EP3437145B1 (en) * | 2016-03-30 | 2020-12-16 | INTEL Corporation | Approaches for strain engineering of perpendicular magnetic tunnel junctions (pmtjs) and the resulting structures |
US9935261B1 (en) * | 2017-04-05 | 2018-04-03 | Headway Technologies, Inc. | Dielectric encapsulation layer for magnetic tunnel junction (MTJ) devices using radio frequency (RF) sputtering |
CN108735893B (zh) * | 2017-04-14 | 2022-06-03 | 上海磁宇信息科技有限公司 | 一种磁性随机存储器底电极接触及其形成方法 |
CN108735895B (zh) * | 2017-04-14 | 2022-04-01 | 上海磁宇信息科技有限公司 | 磁性随机存储器底电极接触及其形成方法 |
US10069064B1 (en) * | 2017-07-18 | 2018-09-04 | Headway Technologies, Inc. | Memory structure having a magnetic tunnel junction (MTJ) self-aligned to a T-shaped bottom electrode, and method of manufacturing the same |
CN109994394B (zh) * | 2017-12-29 | 2021-05-28 | 中电海康集团有限公司 | Mram器件中mtj单元的平坦化方法与mram器件 |
US10790016B2 (en) | 2018-03-02 | 2020-09-29 | Western Digital Technologies, Inc. | Probabilistic neuron circuits |
US10200058B1 (en) | 2018-04-24 | 2019-02-05 | Sandisk Technologies Llc | Analog-to-digital conversion with magnetic tunnel junctions |
US10732933B2 (en) | 2018-05-10 | 2020-08-04 | Sandisk Technologies Llc | Generating random bitstreams with magnetic tunnel junctions |
CN110875421B (zh) * | 2018-09-04 | 2023-05-23 | 联华电子股份有限公司 | 磁阻式存储单元及其制造方法 |
CN111129289B (zh) * | 2018-10-31 | 2023-05-30 | 联华电子股份有限公司 | 半导体元件及其制作方法 |
CN109768065A (zh) * | 2019-01-14 | 2019-05-17 | 中国科学院微电子研究所 | 一种半导体器件单元以及图像识别装置 |
JP2021048190A (ja) * | 2019-09-17 | 2021-03-25 | キオクシア株式会社 | 磁気メモリ |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3854767B2 (ja) | 1999-12-13 | 2006-12-06 | ローム株式会社 | 強磁性トンネル接合素子を用いた装置、およびその製造方法 |
US6979586B2 (en) | 2000-10-06 | 2005-12-27 | Headway Technologies, Inc. | Magnetic random access memory array with coupled soft adjacent magnetic layer |
JP5013494B2 (ja) | 2001-04-06 | 2012-08-29 | ルネサスエレクトロニクス株式会社 | 磁性メモリの製造方法 |
JP5019681B2 (ja) | 2001-04-26 | 2012-09-05 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
JP2003243630A (ja) | 2002-02-18 | 2003-08-29 | Sony Corp | 磁気メモリ装置およびその製造方法 |
US6903396B2 (en) * | 2002-04-12 | 2005-06-07 | Micron Technology, Inc. | Control of MTJ tunnel area |
US6815248B2 (en) | 2002-04-18 | 2004-11-09 | Infineon Technologies Ag | Material combinations for tunnel junction cap layer, tunnel junction hard mask and tunnel junction stack seed layer in MRAM processing |
US6635546B1 (en) * | 2002-05-16 | 2003-10-21 | Infineon Technologies Ag | Method and manufacturing MRAM offset cells in a damascene structure |
JP2003332650A (ja) | 2002-05-16 | 2003-11-21 | Sony Corp | トンネル磁気抵抗素子とその製造方法および磁気メモリ装置とその製造方法 |
US6828639B2 (en) | 2002-07-17 | 2004-12-07 | Micron Technology, Inc. | Process flow for building MRAM structures |
US6737283B2 (en) | 2002-08-29 | 2004-05-18 | Micron Technology, Inc. | Method to isolate device layer edges through mechanical spacing |
US6952364B2 (en) | 2003-03-03 | 2005-10-04 | Samsung Electronics Co., Ltd. | Magnetic tunnel junction structures and methods of fabrication |
US6818549B2 (en) | 2003-03-05 | 2004-11-16 | Hewlett-Packard Development Company, L.P. | Buried magnetic tunnel-junction memory cell and methods |
US6881351B2 (en) * | 2003-04-22 | 2005-04-19 | Freescale Semiconductor, Inc. | Methods for contacting conducting layers overlying magnetoelectronic elements of MRAM devices |
KR100988086B1 (ko) * | 2003-11-14 | 2010-10-18 | 삼성전자주식회사 | 자기 모멘트가 낮은 프리 자성막을 구비하는 자기터널접합셀 및 이를 포함하는 자기램 |
JP2005322760A (ja) | 2004-05-10 | 2005-11-17 | Sony Corp | 磁気記憶装置及びその製造方法 |
JP4575136B2 (ja) | 2004-12-20 | 2010-11-04 | 株式会社東芝 | 磁気記録素子、磁気記録装置、および情報の記録方法 |
KR20060072865A (ko) | 2004-12-24 | 2006-06-28 | 주식회사 팬택 | 프레임 이미지를 갈무리할 수 있는 이동통신단말기 및프레임 이미지 갈무리 방법 |
FR2880473B1 (fr) | 2004-12-30 | 2007-04-06 | St Microelectronics Rousset | Memoire vive magnetique |
JP2007012696A (ja) | 2005-06-28 | 2007-01-18 | Tdk Corp | 磁気メモリ |
US20070297220A1 (en) | 2006-06-22 | 2007-12-27 | Masatoshi Yoshikawa | Magnetoresistive element and magnetic memory |
US7598579B2 (en) | 2007-01-30 | 2009-10-06 | Magic Technologies, Inc. | Magnetic tunnel junction (MTJ) to reduce spin transfer magnetization switching current |
JP2008192693A (ja) | 2007-02-01 | 2008-08-21 | Nec Corp | 磁気ランダムアクセスメモリ及び磁気ランダムアクセスメモリの製造方法 |
JP2008277542A (ja) | 2007-04-27 | 2008-11-13 | Toshiba Corp | 磁気ランダムアクセスメモリ及びその製造方法 |
JP2009224477A (ja) | 2008-03-14 | 2009-10-01 | Fujitsu Ltd | 半導体記憶装置及びその製造方法 |
-
2009
- 2009-02-02 US US12/363,886 patent/US9368716B2/en active Active
-
2010
- 2010-02-02 TW TW099103055A patent/TW201104859A/zh unknown
- 2010-02-02 WO PCT/US2010/022887 patent/WO2010088669A1/en active Application Filing
- 2010-02-02 CN CN201610169367.5A patent/CN105702699A/zh active Pending
- 2010-02-02 EP EP10702808.6A patent/EP2392029B1/en active Active
- 2010-02-02 CN CN201080005027XA patent/CN102292815A/zh active Pending
- 2010-02-02 KR KR1020117020596A patent/KR101339014B1/ko active IP Right Grant
- 2010-02-02 JP JP2011548401A patent/JP5931445B2/ja not_active Expired - Fee Related
-
2014
- 2014-10-31 JP JP2014222951A patent/JP2015039034A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9570675B2 (en) | 2013-03-11 | 2017-02-14 | Samsung Electronics Co., Ltd. | Magnetoresistive structures, magnetic random-access memory devices including the same and methods of manufacturing the magnetoresistive structure |
Also Published As
Publication number | Publication date |
---|---|
US20100193888A1 (en) | 2010-08-05 |
KR101339014B1 (ko) | 2013-12-09 |
EP2392029A1 (en) | 2011-12-07 |
CN105702699A (zh) | 2016-06-22 |
JP2015039034A (ja) | 2015-02-26 |
EP2392029B1 (en) | 2021-09-08 |
CN102292815A (zh) | 2011-12-21 |
TW201104859A (en) | 2011-02-01 |
JP5931445B2 (ja) | 2016-06-08 |
JP2012517107A (ja) | 2012-07-26 |
WO2010088669A1 (en) | 2010-08-05 |
US9368716B2 (en) | 2016-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101339014B1 (ko) | 대머신-타입 공정에서 형성된 터널 장벽, 고정 층 및 상부 전극을 포함하는 자기 터널 접합(mtj) 저장 엘리먼트 | |
US11683988B2 (en) | Semiconductor device | |
US9373782B2 (en) | MTJ structure and integration scheme | |
US8981502B2 (en) | Fabricating a magnetic tunnel junction storage element | |
US9660183B2 (en) | Integration of spintronic devices with memory device | |
KR101153499B1 (ko) | Stt mram 자기 터널 접합부 아키텍쳐 및 통합 | |
KR20160118386A (ko) | 멀티-스텝 자기 터널 접합(mtj) 에칭을 위한 대체 전도성 하드 마스크 | |
KR20180120151A (ko) | Stt-mram 메모리 어레이를 로직 프로세서에 통합시키기 위한 접근법 및 결과적 구조체 | |
KR20220025781A (ko) | 반도체 mram 디바이스 및 방법 | |
US11283009B2 (en) | Method for manufacturing memory device having protection spacer | |
US11056643B2 (en) | Magnetic tunnel junction (MTJ) hard mask encapsulation to prevent redeposition | |
JP2024518876A (ja) | 低抵抗率スピンホール効果(she)書き込みラインを有するスピン軌道トルク(sot)磁気抵抗ランダムアクセスメモリ(mram) | |
US7334317B2 (en) | Method of forming magnetoresistive junctions in manufacturing MRAM cells | |
US11410714B2 (en) | Magnetoresistive memory device and manufacturing method thereof | |
US10797224B2 (en) | Magnetoresistive device and method of fabricating same | |
US11362267B2 (en) | Memory device having resistance switching element surrounding top electrode and integrated circuit device including the same | |
US20230165156A1 (en) | Magnetoresistive random-access memory (mram) with preserved underlying dielectric layer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20161125 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20180928 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190924 Year of fee payment: 7 |