TW200839840A - Method of forming micro pattern in semiconductor device - Google Patents

Method of forming micro pattern in semiconductor device Download PDF

Info

Publication number
TW200839840A
TW200839840A TW096121518A TW96121518A TW200839840A TW 200839840 A TW200839840 A TW 200839840A TW 096121518 A TW096121518 A TW 096121518A TW 96121518 A TW96121518 A TW 96121518A TW 200839840 A TW200839840 A TW 200839840A
Authority
TW
Taiwan
Prior art keywords
layer
sacrificial
pattern
insulating layer
hard mask
Prior art date
Application number
TW096121518A
Other languages
English (en)
Other versions
TWI353625B (en
Inventor
Woo-Yung Jung
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200839840A publication Critical patent/TW200839840A/zh
Application granted granted Critical
Publication of TWI353625B publication Critical patent/TWI353625B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • H01L21/0276Photolithographic processes using an anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0338Process specially adapted to improve the resolution of the mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28123Lithography-related aspects, e.g. sub-lithography lengths; Isolation-related aspects, e.g. to solve problems arising at the crossing with the side of the device isolation; Planarisation aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/41Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Non-Volatile Memory (AREA)
  • Drying Of Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

200839840 九、發明說明: 【發明所屬之技術領域】 本申請案請求2007年3月23日提出之韓國專利申請案 第2007-28783號的優先權,其內容在此全部倂入作爲參考。 本發明關於一種半導體元件,而且更特別是一種在半導 體元件中形成較曝光設備之解析度精細的微形圖案之方法。 【先前技術】 隨半導體元件愈趨整合,所需之最小線寬減小。然而 ® 用於實現此高整合元件之所需線寬的曝光設備之發展未令 人滿意。特別地,在需要藉習知曝光設備得到小於50奈米 之精細線寬之情形,習知曝光設備之解析力受限。 【發明內容】 本發明關於一種在半導體元件中形成較曝光設備之解 析度精細的微形圖案之方法。 依照本發明之第一具體實施例,在半導體元件中形成 微形圖案之方法包括在一半導體基板上形成一目標層、一 ^ 硬遮罩層與第一犧牲圖案;在硬遮罩層與第一犧牲圖案上 形成一絕緣層與第二犧牲層;實行第一蝕刻程序以使第二 犧牲層保留在第一犧牲圖案間之絕緣層上而形成第二犧牲 圖案;去除位於第一犧牲圖案上及第一與第二犧牲圖案間 之絕緣層;利用第一與第二犧牲圖案作爲蝕刻光罩,經第 二蝕刻程序蝕刻硬遮罩層以形成光罩圖案;及利用硬光罩 圖案作爲蝕刻光罩,經第三蝕刻程序飩刻目標層之步驟。 在以上方法中,目標層係由絕緣層、導電層或間絕緣 -5- 200839840 層形成。硬遮罩層具有一種由非晶碳層與氧氮化矽(Si ON) 層組成之堆疊結構。 第一犧牲層係由多矽層、氧化矽(Si 〇2)層、鎢層、或 S0G (旋塗玻璃)層形成。第一犧牲圖案具有約爲經最終 程序形成之微形圖案間節距之半的臨界尺寸。絕緣層係由 非晶碳層、氧化矽(SiCh)、鎢(W)、或S0G (旋塗玻璃)形 成。 絕緣層係由具有關於用於形成第二犧牲層及第一犧牲 圖案之材料的蝕刻敏感性之材料形成。沉積在第一犧牲圖 案側面上之絕緣層具有約爲經最終程序形成之微形圖案間 節距之半的厚度。 第二犧牲層係由導電材料或絕緣材料形成。第二犧牲 層係由S0G (旋塗玻璃)層、含矽有機下抗反射塗層(如 多功能硬遮罩層)、氧化矽(Si〇2)層、鎢(W)層、或多矽層 形成。如果將S 0 G用於形成第二犧牲層,則在沉積程序後 進一步實行一熱處理程序。 第二犧牲層係經回蝕法飩刻。其保留第二犧牲圖案使 得在實行第二蝕刻程序時第二犧牲圖案與第一犧牲圖案等 高。絕緣層係經利用氧(02)電漿之乾燥蝕刻法去除。在實行 第一蝕刻程序及用於去除絕緣層之程序時,絕緣層具有關 於用於形成第一犧牲圖案及第二犧牲層之材料的蝕刻敏感 性。第二犧牲圖案係形成於第一犧牲圖案之間。第二蝕刻 程序爲乾燥蝕刻法。 依照本發明之第二具體實施例,在半導體元件中形成 一 6 - 200839840 微形圖案之方法包括在其上界定胞閘區域、選擇性電晶體 區域與週邊電路區域之半導體基板上,形成目標層、硬遮 罩層與第一犧牲圖案;在硬遮罩層與第一犧牲圖案上形成 絕緣層與第二犧牲層;去除形成於選擇性電晶體區域與週 邊電路區域之絕緣層與第二犧牲層;實行第一飩刻程序以 使形成於胞閘區域之第二犧牲層保留在第一犧牲圖案間之 絕緣層上而形成第二犧牲圖案;去除胞閘區域中位於第一 犧牲圖案上及第一與第二犧牲圖案間之絕緣層;利用第一 與第二犧牲圖案作爲蝕刻光罩,經第二蝕刻程序蝕刻硬遮 罩層以形成光罩圖案;及利用硬光罩圖案作爲蝕刻光罩, 經第三触刻程序蝕刻目標層之步驟。 目標層係由矽化鎢(WSix)層形成。一種由隧道絕緣層 、浮動閘用第一導電層、一介電層、與控制閘用第二導電 層組成之堆疊結構係形成於目標層與半導體基板間。硬遮 罩層具有一種由非晶碳層與氧氮化矽(SiON)層組成之堆疊 結構。第一犧牲層係由多矽層、氧化矽(Si〇2)層、鎢層、或 S0G (旋塗玻璃)層形成。第一犧牲圖案具有約爲經最終 程序形成之微形圖案間節距之半的臨界尺寸。 絕緣層係由非晶碳層、氧化砂(S i〇2)、鎢(w)、或s〇G (旋塗玻璃)形成。絕緣層係由具有關於用於形成第二犧 牲層及第一犧牲圖案之材料的蝕刻敏感性之材料形成。沉 積在第一犧牲圖案側面上之絕緣層具有約爲經最終程序形 成之微形圖案間節距之半的厚度。 第二犧牲層係由導電材料或絕緣材料形成。第二犧牲 一 7 一 200839840 層係由SOG (旋塗玻璃)層、含矽有機下抗反射塗層(如 多功能硬遮罩層)、氧化矽(Si〇2)層、鎢(W)層、或多矽層 形成。如果利用S0G材料,則在沉積程序後進一步實行熱 處理程序。在實行用於去除形成於選擇性電晶體區域與週 邊區域之第二犧牲層的程序時,第二犧牲層係經利用絕緣 層作爲飩刻中止層之乾燥蝕刻法去除。在實行用於去除形 成於選擇性電晶體區域與週邊區域之絕緣層的程序時’絕 緣層係經利用硬遮罩層作爲蝕刻中止層之乾燥蝕刻法去除 ® 。在實行用於去除保留在胞閘區域之第二犧牲層的程序時 ,其去除保留在選擇性電晶體區域之第二犧牲層。保留在 選擇性電晶體區域之第二犧牲層係經回蝕法去除。 在實行第一蝕刻程序時,第二犧牲圖案與第一犧牲圖 案等高。在實行第一触刻程序與用於去除絕緣層之程序時 ,絕緣層具有關於用於形成第一犧牲圖案及第二犧牲層之 材料的蝕刻敏感性。在實行用於去除保留在胞閘區域之絕 緣層的程序時,其去除保留在選擇性電晶體區域之絕緣層 。保留在選擇性電晶體區域之絕緣層係經利用氧(〇2)電漿之 乾燥蝕刻法去除。第二犧牲圖案係形成於第一犧牲圖案之 間。第二触刻程序爲乾燥蝕刻法。在實行第三蝕刻程序時 ,其蝕刻形成於目標層與半導體基板間之隧道li緣層、浮 動閘用第一導電層、介電層、與控制閘用第二導電層而形 成閘。 【實施方式】 以下參考附圖更詳細地解釋本發明之具體實施例。 一 8- 200839840 第1 A圖至第1 F圖爲用於描述依照本發明之第一具體 實施例在半導體元件中形成微形圖案之方法的半導體元件 切面圖,第1A圖至第1F圖顯示僅在胞閘區域上形成微形 圖案之方法。 參考第1A圖,其在半導體基板100上循序形成飩刻標 的(或目標)層101、硬遮罩層102與第一犧牲層104。此 時硬遮罩層102具有一種由非晶碳層l〇2a與氧氮化矽 (SiON)層102b組成之堆疊結構,第一犧牲層104係由如多 矽、氧化矽(Si〇2)、鎢(W)、或旋塗玻璃之材料形成。在此 目標層1 0 1係由如絕緣層、導電層或間絕緣層之層形成。 繼而在第一犧牲層104上形成下抗反射塗層(BARC) 106與光阻圖案108。此時形成光阻圖案108使得光阻圖案 間節距爲最終程序所得微形圖案間之兩倍大。 參考第1B圖,下抗反射塗層106與第一犧牲層104 係利用光阻圖案108作爲蝕刻光罩蝕刻而形成第一犧牲圖 案104a。此時在實行蝕刻法以触刻第一犧牲層104時,其 可飩刻組成硬遮罩層102之氧氮化矽層102b的上部。以上 程序係實行以防止在後續程序中產生橋。橋係因部份之第 一犧牲層104保留在硬遮罩層102上而形成。 然後去除光阻圖案108。此時在去除光阻圖案108時 可去除下抗反射塗層106。第一犧牲圖案104a係形成使得 第一犧牲圖案104a之臨界尺寸(CD)約爲經最終程序形成之 微形圖案間節距之半。 參考第1C圖,絕緣層110係形成於硬遮罩層102與第 200839840 一犧牲圖案1 04a上。此時絕緣層11 〇可由如非晶碳、氧化 矽(SiCh)、鎢(W)、或SOG (旋塗玻璃)之材料形成。在此 形成非晶碳層作爲絕緣層1 10,因爲非晶碳層具有與第二犧 牲層112(在後續程序中形成)及用於形成第一犧牲圖案 1 04a之材料相同之飩刻敏感性,使得在去除絕緣層丨丨〇之 後續程序期間可去除非晶碳層而不損壞第一犧牲圖案l〇4a 。因而具有關於第二犧牲層112及用於形成第一犧牲圖案 1 04a之材料的蝕刻敏感性之材料可用於形成絕緣層丨丨〇。 ® 絕緣層1 1 〇係形成使得形成於第一犧牲圖案1 04a側面上之 絕緣層1 1 0的厚度約爲經最終程序形成之微形圖案的節距 之半。 然後在絕緣層110上形成第二犧牲層112以充塡第一 犧牲圖案104a間之空間。此時第二犧牲層112係由導電材 料或絕緣材料形成。第二犧牲層可由一塡隙性質優良之 SOG (旋塗玻璃)層、含矽有機下抗反射塗層(如多功能 硬遮罩層)、氧化矽(Si02)層、鎢(W)層、或多矽層形成。 ® 由於SOG材料含大量雜質與水分,如果將SOG材料用於形 成第二犧牲層,則在已形成第二子層後可實行熱處理程序 以去除雑質與水分。 參考第1D圖,其鈾刻第二犧牲層112直到暴露絕緣層 1 1 〇上側。此時使用回飩法實行蝕刻法。在實行用於去除第 二犧牲層112之程序時,被絕緣層110包圍之第二犧牲層 112上部與第一犧牲圖案l〇4a上部等高。 繼而去除因蝕刻第二犧牲層112之程序而暴露之絕緣 一 1 0 - 200839840 層110、及形成於第一犧牲圖案1〇4a與第二犧牲層112間 之絕緣層110,使得絕緣層110僅保留在第二犧牲層112 下側上而形成第二犧牲圖案112a。第二犧牲圖案與第一犧 牲圖案係以交錯方式形成。此時絕緣層1 1 〇經利用氧電槳 之乾燥蝕刻法去除。在實行飩刻第二犧牲層1 1 2之程序及 用於去除絕緣層1 1 0之程序時,絕緣層1 1 0具有關於第二 犧牲層112及用於形成第一犧牲圖案l〇4a之材料的蝕刻敏 感性。藉由如上所述在第一犧牲圖案1 04a間形成第二犧牲 圖案1 1 2a可得到所需之圖案間節距。 參考第1E圖,硬遮罩層102係利用第一犧牲圖案104a 與第二犧牲圖案1 1 2a作爲鈾刻光罩而蝕刻,而形成具有預 定線與間隙之硬光罩圖案102c。此時將硬遮罩層102經乾 燥蝕刻法蝕刻。其去除第一犧牲圖案1 〇4a、絕緣層1 1 0與 第二犧牲圖案112a而形成由硬光罩圖案l〇2c組成之微形 圖案。‘ . 參考第1 F圖,目標層1 〇 1係利用具有預定線與間隙之 硬光罩圖案1 02c作爲蝕刻光罩而蝕刻,而形成蝕刻標的( 或目標)圖案l〇la。其去除硬光罩圖案102c。 如上所述,微形圖案僅經形成第一犧牲圖案l〇4a與第 二犧牲圖案112a之程序形成’使得可形成具有所需臨界尺 寸(CD)之微形圖案。亦在依照本發明之方法中可省略用於 形成隔離材之習知方法’如此可減少方法時間。 一種依照本發明之方法如下可應用於製造NAND快閃 記憶體元件之方法。 一 1 1 一 200839840 第2A圖至第2H圖爲用於描述依照本發明之第二具體 實施例在半導體元件中形成微形圖案之方法的半導體元件 切面圖。 參考第2A圖,蝕刻標的(或目標)層201係形成於其 上界定胞閘區域A、選擇性電晶體區域B與週邊電路區域 C之半導體基板200上。此時目標層201係由一矽化鎢(WSh) 層形成’而且一種由險道絕緣層、浮動閘用第一*導電層、 介電層、與控制閘用第二導電層組成之堆疊結構係形成於 (WSix)層與半導體基板2 00間。硬遮罩層202與第一犧牲層 204係循序形成於目標層201上。此時硬遮罩層202具有一 種由非晶碳層202a與氧氮化矽層202b組成之堆疊結構, 而且第一犧牲層204係由如多矽、氧化矽(Si〇2)、鎢、或 SOG (旋塗玻璃)之材料形成。 繼而在第一犧牲層204上形成下抗反射塗層206與第 一光阻圖案208。此時形成光阻圖案208使得光阻圖案間節 距爲在最終程序形成之閘線間的兩倍大。 參考第2B圖,下抗反射塗層206與第一犧牲層204 係利用第一光阻圖案208作爲光罩而蝕刻,而形成第一犧 牲圖案204a。此時在實行蝕刻法以蝕刻第一犧牲層204時 ,其可過度地蝕刻組成硬遮罩層202之氧氮化矽層202b上 部。以上程序係實行以防止在後續程序中產生橋,其係因 部份之第一犧牲層204保留在硬遮罩層202上而造成。 然後去除第一光阻圖案208。此時在去除第一光阻圖 案20 8時可去除下抗反射塗層206。第一犧牲圖案204a係 200839840 形成使得第一犧牲圖案204a之臨界尺寸(CD)約爲經最終程 序形成之微形圖案的節距之半。 參考第2C圖,絕緣層210係形成於硬遮罩層202與第 一犧牲圖案204a上。此時絕緣層210可由如非晶碳、氧化 矽(Si〇2)、鎢(W)、或SOG (旋塗玻璃)之材料形成。在此 形成非晶碳層作爲絕緣層2 1 0,因爲非晶碳層具有與組成第 二犧牲層212(在後續程序中形成)及第一犧牲圖案204a 之材料相同之蝕刻敏感性,使得在去除絕緣層2 1 0之後續 程序期間可去除非晶碳層而不損壞第一犧牲圖案204a。因 而具有關於第二犧牲層212及用於形成第一犧牲圖案204 a 之材料的蝕刻敏感性之材料可用於形成絕緣層2 1 0。絕緣層 係形成使得形成於第一犧牲圖案204a側面上之絕緣層210 的厚度約爲經最終程序形成之微形圖案的節距之半。 然後在絕緣層2 1 0上形成第二犧牲層2 1 2以充塡第一 犧牲圖案204a間之空間。此時第二犧牲層212係由導電材 料或絕緣材料形成。第二犧牲層可由一塡隙性質優良之 SOG (旋塗玻璃)層、含矽有機下抗反射塗層(如多功能 硬遮罩層)、氧化矽(SiO〇層、鎢(W)層、或多矽層形成。 由於SOG材料含大量雜質與水分,如果將SOG材料用於形 成第二犧牲層,則在沉積程序後可實行熱處理程序以去除 雜質與水分。 參考第2D圖,其在胞閘區域A之第二犧牲層212上 形成光阻圖案2 1 4以開放選擇性電晶體區域B與週邊區域 200839840 參考第2E圖,形成於選擇性電晶體區域B與週邊區 域C之第二犧牲層212與絕緣層210係利用第二光阻圖案 2 1 4作爲蝕刻光罩而飩刻。此時第二犧牲層2 1 2經利用絕緣 層2 1 0作爲飩刻中止層之乾燥飩刻法去除,以在實行蝕刻 法時防止組成硬遮罩層201之氧氮化矽(SiON)層202b上部 受損,然後經利用氧氮化矽(SiON)層202b作爲蝕刻中止層 之乾燥蝕刻法去除絕緣層2 1 0。其去除第二光阻圖案2 1 4。 參考第2F圖,形成於胞閘區域A之第二犧牲層212 係經蝕刻法鈾刻直到暴露絕緣層2 1 0上側。此時使用回蝕 法實行鈾刻法。在實行用於鈾刻形成於胞閘區域A之第二 犧牲層212的程序時,被絕緣層210包圍之第二犧牲層212 上部與第一犧牲圖案204a等高,而且在實行用於蝕刻形成 於胞閘區域A之第二犧牲層212的程序時,亦去除形成於 選擇性電晶體區域B之第二犧牲層2 1 2直到暴露部份之絕 緣層2 1 0。 繼而去除經用於蝕刻胞閘區域A中第二犧牲層2 1 2之 程序而暴露之絕緣層210、及形成於第一犧牲圖案204a與 第二犧牲層2 1 2間之絕緣層2 1 0,使得絕緣層2 1 0僅保留在 第二犧牲層212下側上而形成胞閘區域A中之第二犧牲圖 案2 1 2a。此時絕緣層2 1 0經利用氧電漿之乾燥蝕刻法去除 。在此在實行用於蝕刻第二犧牲層212之程序及用於去除 絕緣層210之程序時,絕緣層210具有關於第二犧牲層212 及用於形成第一犧牲圖案204a之材料的鈾刻敏感性。在實 行用於去除形成於胞閘區域A之絕緣層2 1 0的程序時’亦 200839840 去除保留在選擇性電晶體區域B之絕緣層2 1 0。藉由如上 所述在第一犧牲圖案204a間形成第二犧牲圖案212a可得 到所需之圖案間節距。 參考第2G圖,硬遮罩層202係利用第一犧牲圖案204a 與第二犧牲圖案2 1 2a作爲蝕刻光罩而蝕刻,而形成具有預 定線與間隙之硬光罩圖案202c。此時將硬遮罩層202經乾 燥蝕刻法去除。其去除第一犧牲圖案204a、絕緣層2 1 0與 第二犧牲圖案212a而形成由硬光罩圖案202c組成之微形 圖案。 參考第2H圖,目標層201係利用具有預定線與間隙之 硬光罩圖案202c作爲飩刻光罩而蝕刻,而形成目標圖案 20 1 a。此時在蝕刻目標層20 1時,其同時蝕刻形成於目標 層201與半導體基板200間之隧道絕緣層、浮動閘用第一 導電層、介電層、與控制閘用第二導電層而形成閘。其去 除硬光罩圖案202c。 如上所述,微形圖案僅經形成第一犧牲圖案204a與第 二犧牲圖案212a之程序形成,使得可形成具有所需臨界尺 寸(CD)之微形圖案。亦在依照本發明之方法中可省略用於 形成隔離材之習知方法,如此可減少方法時間。此外在實 行用於蝕刻選擇性電晶體區域B與週邊電路區域C中之第 二犧牲層212與絕緣層210的程序時,其可抑制第一犧牲 圖案204a與組成硬遮罩層202之氧氮化矽層202b上部免 於受損,因爲將具有)關於第二犧牲層2 1 2及組成第一犧牲 圖案204a之材料的蝕刻敏感性之絕緣層210形成於第二犧 200839840 牲層212下方。 雖然已參考多個其描述性具體實 例,應了解熟悉此技藝者可設計多種 例,其在本揭示原理之精神及範圍內 、圖式及所附申請專利範圍之範圍內 件零件及/或排列之變化及修改爲可行 /或排列之變化及修改,替代性用途對 易知的。 本發明如上所述具有以下之優點 第一,微形圖案僅經形成第一犧 案之程序形成,所以可形成具有所需 圖案。 第二,由於可省略用於形成隔離 減少方法時間。 第三,在實行用於飩刻形成於選 邊電路區域之第二犧牲層與絕緣層的 一犧牲圖案及組成硬遮罩層之氧氮化 因爲具有關於第二犧牲層及組成第一 刻敏感性之絕緣層形成於第二犧牲層 【圖式簡單說明】 第1A圖至第1F圖爲用於描述依 實施例在半導體元件中形成微形圖案 切面圖;及 第2A圖至第2H圖爲用於描述依 施例而敘述具體實施 其他修改及具體實施 。更特別地,本揭示 之標的組合排列的組 的。除了組件零件及 熟悉此技藝者爲顯而 牲圖案及第二犧牲圖 臨界尺寸(CD)之微形 材之習知程序,其可 擇性電晶體區域與週 程序時,其可抑制第 矽層上部免於受損, 犧牲圖案之材料的蝕 下方。 照本發明之第一具體 之方法的半導體元件 照本發明之第二具體 200839840 實施例在半導體元件中形成微形圖案之方法的半導 切面圖。 【主要元件符號說明】 100, 200 半導體基板 101, 201 蝕刻標的(或目標)層 101a, 201a 蝕刻標的(或目標)層 102, 202 硬遮罩層 102a, 202a 非晶碳層 102b, 202b 氧氮化矽(Si〇N)層 102c, 202c 硬光卓圖案 104, 204 第一犧牲層 104a, 204a 第一犧牲圖案 106, 206 下抗反射塗層(BARC) 108, 208 光阻圖案 110,210,214 絕緣層 112, 212 第二犧牲層 112a, 212a 第二犧牲圖案 -17-

Claims (1)

  1. 200839840 十、申請專利範圍: 1. 一種在半導體元件中形成精細圖案之方法’此方法包括 在半導體基板上形成目標層、硬遮罩層與第一犧牲圖 案; 在硬遮罩層與第一犧牲圖案上形成絕緣層與第二犧牲 層; 實行第一餓刻程序以使第二犧牲層保留在第一犧牲圖 ® 案間之絕緣層上而形成第二犧牲圖案; 移除位於第一犧牲圖案上及第一與第二犧牲圖案間之 絕緣層; 利用第一與第二犧牲圖案作爲飩刻光罩,經第二蝕刻 程序飩刻硬遮罩層以形成光罩圖案;及 利用硬光罩圖案作爲飩刻光罩,經第三蝕刻程序蝕刻 目標層。 2·如申請專利範圍第1項之方法,其中目標層係由絕緣層 ^ 、導電層或間絕緣層形成。 3 ·如申請專利範圍第1項之方法,其中硬遮罩層具有包括 非晶碳層與氧氮化矽(SiON)層之堆疊結構。 4 ·如申請專利範圍第1項之方法,其中第一犧牲層係由多 矽層、氧化矽(Si02)層、鎢層、或S0G (旋塗玻璃)層形 成。 5 ·如申請專利範圍第1項之方法,其中第一犧牲圖案具有 約爲經最終程序形成之精細圖案間節距之半的臨界尺寸 一 18- 200839840 6.如申S靑專利範圍第1項之方法,其中絕緣層係由非晶碳 ® @ (Si〇2)、鎢(W)、或SOG (旋塗玻璃)形成。 7 ·如申邮專利範圍第1項之方法,其中絕緣層係由具有關 於用於&成第二犧牲層及第一犧牲圖案之材料的蝕刻敏 感性之材料形成。 8·如申請專利範圍第1項之方法,其中沉積在第一犧牲圖 $ {U ® i:之絕緣層具有約爲經最終程序形成之微形圖案 間節距之半的厚度。 9. 如申請專利範圍第1項之方法,其中第二犧牲層係由導 電材料或絕緣材料形成。 10. 如申請專利範圍第1項之方法,其中第二犧牲層係由 SOG (旋塗玻璃)層、含矽有機下抗反射塗層(如多功 能硬遮罩層)、氧化矽(Si〇2)層、鎢(w)層、或多矽層形 成。 11·如申請專利範圍第10項之方法,其進一步包括若利用 S〇G材料,則在實行沉積程序後實行一熱處理程序。 1 2 ·如申請專利範圍第1項之方法,其中第二犧牲層係經回 蝕法蝕刻。 / 1 3 ·如申請專利範圍第1項之方法,其中在實行第一蝕刻程 序時第二犧牲圖案與第一犧牲圖案等高。 14·如申請專利範圍第1項之方法,其中絕緣層係經利用氧 (〇2)電漿之乾燥蝕刻法去除。 1 5.如申請專利範圍第1項之方法,其中在實行第一蝕刻程 200839840 序及用於去除絕緣層之程序時,絕緣層具有關於用於形 成第一犧牲圖案及第二犧牲層之材料的蝕刻敏感性。 16.如申請專利範圍第1項之方法,其中第二犧牲圖案係形 成於第一犧牲圖案之間。 1 7 ·如申請專利範圍第1項之方法,其中第二蝕刻程序爲乾 燥鈾刻法。 18.—種在半導體元件中形成微形圖案之方法,此方法包括 ^ 在其上界定胞閘區域、選擇性電晶體區域與週邊電路 區域之半導體基板上,形成目標層、硬遮罩層與第一犧 牲圖案; 在硬遮罩層與第一犧牲圖案上形成一絕緣層與第二 犧牲層; 去除形成於選擇性電晶體區域與週邊電路區域之絕 緣層與第二犧牲層; 實行第一蝕刻程序以使形成於胞閘區域之第二犧牲 ® 層保留在第一犧牲圖案間之絕緣層上而形成第二犧牲圖 案; 去除胞閘區域中位於第一犧牲圖案上及第一與第= 犧牲圖案間之絕緣層; 利用第一與第二犧牲圖案作爲飩刻光罩,經第二蝕% 程序蝕刻硬遮罩層以形成光罩圖案;及 利用硬光罩圖案作爲蝕刻光罩,經第三飩刻程序_ % 目標層。 -20- 200839840 19. 如申請專利範圍第18項之方法,其中目標層係由矽化 鎢(WSix)層形成。 20. 如申請專利範圍第18項之方法,其中堆疊結構包括隧 道絕緣層、浮動閘用第一導電層、介電層、與控制閘用 第二導電層,形成於目標層與半導體基板之間。 2 1 ·如申請專利範圍第20項之方法,其中在實行第三蝕刻 程序時蝕刻形成於目標層與半導體基板間之隧道絕緣層 、浮動閘用第一導電層、介電層、與控制閘用第二導電 ® 層而形成閘。 2 2 ·如申請專利範圍第1 8項之方法,其中硬遮罩層具有由 非晶碳層與氧氮化矽(SiON)層組成之堆疊結構。 23·如申請專利範圍第18項之方法,其中第一犧牲層係由 多矽層、氧化矽(Si〇2)層、鎢層、或SOG (旋塗玻璃) 層形成。 24 ·如申請專利範圍第1 8項之方法,其中如第三蝕刻程序 之結果,第一犧牲圖案具有約爲目標層界定之圖案的節 ^ ®之半的臨界尺寸。 25 ·如申請專利範圍第1 8項之方法,其中絕緣層係由非晶 碳層、氧化矽(Si〇2)、鎢(^〇、或300(旋塗玻璃)形成 〇 26·如申請專利範圍第18項之方法,其中絕緣層係由具有 關於用於形成第二犧牲層及第一犧牲圖案之材料的蝕刻 敏感性之材料形成。 2 7 .如申請專利範圍第1 8項之方法,其中如第三触刻程序 -21- 200839840 之結果’沉積在第一犧牲圖案側面上之絕緣層具有約爲 目標層界定之圖案的節距之半的厚度。 28.如申請專利範圍第1 8項之方法,其中第二犧牲層係由 導電材料或絕緣材料形成。 29·如申請專利範圍第18項之方法,其中第二犧牲層係由 SOG (旋塗玻璃)層、含矽有機下抗反射塗層(如多功 能硬遮罩層)、氧化矽(Si〇2)層、鎢(w)層、或多矽層形 成。 ® 30.如申請專利範圍第29項之方法,其進一步包括若利用 SOG材料’則在實行沉積程序後實行熱處理程序。 3 1.如申請專利範圍第丨8項之方法,其中在實行用於去除 形成於選擇性電晶體區域與週邊區域之第二犧牲層的程 序時’第二犧牲層係經利用絕緣層作爲蝕刻中止層之乾 燥蝕刻法去除。 3 2 ·如申請專利範圍第1 8項之方法,其中在實行用於去除 形成於選擇性電晶體區域與週邊區域之絕緣層的程序時 ® ,絕緣層係經利用硬遮罩層作爲蝕刻中止層之乾燥鈾刻 法去除。 3 3 ·如申請專利範圍第1 8項之方法,其中在實行用於去除 保留在胞閘區域之第二犧牲層的程序時,其去除保留在 選擇性電晶體區域之第二犧牲層。 3 4 ·如申請專利範圍第3 3項之方法,其中保留在選擇性電 晶體區域上之第二犧牲層係經回蝕法去除。 3 5 ·如申請專利範圍第1 8項之方法,其中在實行第一鈾刻 -11- 200839840 程序時,第二犧牲圖案與第一犧牲圖案等高。 36·如申請專利範圍第1 8項之方法,其中在實行第一蝕刻 程序與用於去除絕緣層之程序時,絕緣層具有關於用於 形成第一犧牲圖案及第二犧牲層之材料的蝕刻敏感性。 37. 如申請專利範圍第18項之方法,其中在實行用於去除 保留在胞閘區域之絕緣層的程序時,其去除保留在選擇 性電晶體區域之絕緣層。 38. 如申請專利範圍第37項之方法,其中保留在選擇性電 • 晶體區域之絕緣層係經利用氧(〇2)電漿之乾燥飩刻法去 除。 3 9.如申請專利範圍第18項之方法,其中第二犧牲圖案係 形成於第一犧牲圖案之間。 4 0 .如申請專利範圍第1 8項之方法,其中第二蝕刻程序爲 乾燥蝕刻法。
    -23-
TW096121518A 2007-03-23 2007-06-14 Method of forming micro pattern in semiconductor d TWI353625B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070028783A KR100822592B1 (ko) 2007-03-23 2007-03-23 반도체 소자의 미세 패턴 형성방법

Publications (2)

Publication Number Publication Date
TW200839840A true TW200839840A (en) 2008-10-01
TWI353625B TWI353625B (en) 2011-12-01

Family

ID=39571630

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096121518A TWI353625B (en) 2007-03-23 2007-06-14 Method of forming micro pattern in semiconductor d

Country Status (6)

Country Link
US (2) US7563712B2 (zh)
JP (1) JP5013082B2 (zh)
KR (1) KR100822592B1 (zh)
CN (1) CN100583390C (zh)
DE (1) DE102007026372B4 (zh)
TW (1) TWI353625B (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100822621B1 (ko) 2007-04-06 2008-04-16 주식회사 하이닉스반도체 반도체 소자의 미세 패턴 형성방법
US7718546B2 (en) * 2007-06-27 2010-05-18 Sandisk 3D Llc Method for fabricating a 3-D integrated circuit using a hard mask of silicon-oxynitride on amorphous carbon
US8980756B2 (en) * 2007-07-30 2015-03-17 Micron Technology, Inc. Methods for device fabrication using pitch reduction
US7651950B2 (en) * 2007-09-28 2010-01-26 Hynix Semiconductor Inc. Method for forming a pattern of a semiconductor device
JP4976977B2 (ja) * 2007-10-17 2012-07-18 株式会社東芝 半導体装置の製造方法
KR101435520B1 (ko) 2008-08-11 2014-09-01 삼성전자주식회사 반도체 소자 및 반도체 소자의 패턴 형성 방법
KR101540083B1 (ko) * 2008-10-22 2015-07-30 삼성전자주식회사 반도체 소자의 패턴 형성 방법
US8084347B2 (en) * 2008-12-31 2011-12-27 Sandisk 3D Llc Resist feature and removable spacer pitch doubling patterning method for pillar structures
US8114765B2 (en) 2008-12-31 2012-02-14 Sandisk 3D Llc Methods for increased array feature density
US9969613B2 (en) 2013-04-12 2018-05-15 International Business Machines Corporation Method for forming micro-electro-mechanical system (MEMS) beam structure
KR102049569B1 (ko) * 2013-08-01 2019-11-28 삼성디스플레이 주식회사 미세 패턴을 포함한 구조물의 형성 방법, 나노 패턴 형성 방법 및 액정 표시 장치용 표시판의 제조 방법
CN104078366B (zh) * 2014-07-16 2018-01-26 上海集成电路研发中心有限公司 双重图形化鳍式晶体管的鳍结构制造方法
KR102192350B1 (ko) * 2014-08-05 2020-12-18 삼성전자주식회사 반도체 소자의 미세 패턴 형성 방법 및 이를 이용한 반도체 소자의 제조방법
KR102280471B1 (ko) 2015-07-20 2021-07-22 삼성전자주식회사 액티브 패턴들 형성 방법, 액티브 패턴 어레이, 및 반도체 장치 제조 방법
CN107437497B (zh) * 2016-05-27 2019-11-01 中芯国际集成电路制造(上海)有限公司 半导体器件的形成方法
CN110911272B (zh) * 2018-09-17 2024-05-03 长鑫存储技术有限公司 在半导体器件中形成微图案的方法
CN111063611B (zh) * 2018-10-17 2024-05-10 长鑫存储技术有限公司 微图案刻蚀方法
CN113800465B (zh) * 2021-08-23 2024-03-22 天津工业大学 一种电容式微机械超声换能器的工艺制造方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4274909A (en) * 1980-03-17 1981-06-23 International Business Machines Corporation Method for forming ultra fine deep dielectric isolation
JPS58100441A (ja) * 1981-12-10 1983-06-15 Toshiba Corp 半導体装置の製造方法
JPH02266517A (ja) * 1989-04-06 1990-10-31 Rohm Co Ltd 半導体装置の製造方法
KR940010315B1 (ko) * 1991-10-10 1994-10-22 금성 일렉트론 주식회사 반도체 소자의 미세 패턴 형성 방법
JPH10144660A (ja) * 1996-11-12 1998-05-29 Toyota Central Res & Dev Lab Inc 半導体装置の製造方法
KR100608343B1 (ko) * 2000-02-26 2006-08-09 주식회사 하이닉스반도체 반도체소자의 격리영역 형성방법
US6903091B2 (en) * 2001-04-12 2005-06-07 Wyeth Biphenyl vasopressin agonists
US6759180B2 (en) * 2002-04-23 2004-07-06 Hewlett-Packard Development Company, L.P. Method of fabricating sub-lithographic sized line and space patterns for nano-imprinting lithography
KR100489657B1 (ko) * 2003-02-21 2005-05-17 삼성전자주식회사 반도체 장치의 패턴 형성 방법 및 이를 이용한 반도체장치의 제조방법
US7064078B2 (en) * 2004-01-30 2006-06-20 Applied Materials Techniques for the use of amorphous carbon (APF) for various etch and litho integration scheme
JP4619839B2 (ja) * 2005-03-16 2011-01-26 株式会社東芝 パターン形成方法
KR100640640B1 (ko) * 2005-04-19 2006-10-31 삼성전자주식회사 미세 피치의 하드마스크를 이용한 반도체 소자의 미세 패턴형성 방법
KR100674970B1 (ko) * 2005-04-21 2007-01-26 삼성전자주식회사 이중 스페이서들을 이용한 미세 피치의 패턴 형성 방법
KR100672153B1 (ko) 2005-05-25 2007-01-19 주식회사 하이닉스반도체 텅스텐 게이트 전극을 갖는 반도체 소자의 제조방법
US7560390B2 (en) 2005-06-02 2009-07-14 Micron Technology, Inc. Multiple spacer steps for pitch multiplication
KR100640657B1 (ko) * 2005-07-25 2006-11-01 삼성전자주식회사 반도체 소자의 미세 패턴 형성 방법
US7759197B2 (en) 2005-09-01 2010-07-20 Micron Technology, Inc. Method of forming isolated features using pitch multiplication
KR100727847B1 (ko) 2005-09-07 2007-06-14 세메스 주식회사 기판 가장자리 노광 장치
US7575992B2 (en) * 2005-09-14 2009-08-18 Hynix Semiconductor Inc. Method of forming micro patterns in semiconductor devices
KR100790998B1 (ko) * 2006-10-02 2008-01-03 삼성전자주식회사 셀프 얼라인 더블 패터닝법을 사용한 패드 패턴 형성 방법 및 셀프 얼라인 더블 패터닝법을 사용한 콘택홀 형성방법
KR100790999B1 (ko) * 2006-10-17 2008-01-03 삼성전자주식회사 더블 패터닝 공정을 이용하는 반도체 소자의 미세 패턴형성 방법
KR100752674B1 (ko) * 2006-10-17 2007-08-29 삼성전자주식회사 미세 피치의 하드마스크 패턴 형성 방법 및 이를 이용한반도체 소자의 미세 패턴 형성 방법
KR100817088B1 (ko) * 2007-02-16 2008-03-26 삼성전자주식회사 다마신 공정을 이용한 반도체 소자의 미세 금속 배선 패턴형성 방법

Also Published As

Publication number Publication date
US20090286388A1 (en) 2009-11-19
CN101271826A (zh) 2008-09-24
TWI353625B (en) 2011-12-01
US7943498B2 (en) 2011-05-17
KR100822592B1 (ko) 2008-04-16
DE102007026372B4 (de) 2009-07-09
DE102007026372A1 (de) 2008-09-25
JP5013082B2 (ja) 2012-08-29
US7563712B2 (en) 2009-07-21
CN100583390C (zh) 2010-01-20
JP2008244417A (ja) 2008-10-09
US20080233729A1 (en) 2008-09-25

Similar Documents

Publication Publication Date Title
TW200839840A (en) Method of forming micro pattern in semiconductor device
KR100822621B1 (ko) 반도체 소자의 미세 패턴 형성방법
TWI471903B (zh) 使用間隙物罩幕以倍增頻率之方法
KR101004691B1 (ko) 반도체 소자의 미세패턴 형성방법
JP2007208224A (ja) 半導体装置の微細パターン形成方法
US8110340B2 (en) Method of forming a pattern of a semiconductor device
JP2008270730A (ja) 半導体素子の微細パターン形成方法
KR100965011B1 (ko) 반도체 소자의 미세 패턴 형성방법
JP5100198B2 (ja) 半導体素子の微細パターンの形成方法
US8329594B2 (en) Method for fabricating a semiconductor structure
TW200847235A (en) Method for forming fine patterns in semiconductor device
US6579791B1 (en) Method to form dual damascene structure
JP3906037B2 (ja) 半導体装置の製造方法
KR20080069346A (ko) 반도체소자의 패턴 형성 방법
US20050098821A1 (en) Method for manufacturing high density flash memory and high performance logic on a single die
TW201036111A (en) Method for fabricating nonvolatile memory device
JP2006156591A (ja) 半導体装置の製造方法
JP2006032648A (ja) パターン形成方法を含む半導体装置の製造方法
KR20080002536A (ko) 반도체 소자의 미세 패턴 형성 방법
US20090191712A1 (en) Manufacturing method of semiconductor device
KR100551336B1 (ko) 반도체 소자의 살리사이드 형성 방법
TWI333239B (en) Method of forming contact hole
JP2006186020A (ja) 半導体装置の製造方法
KR20110070317A (ko) 반도체 소자의 패턴 형성방법
KR20110138201A (ko) 반도체 장치를 제조하기 위한 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees