TW200822239A - Semiconductor device with bulb-type recessed channel and method for fabricating the same - Google Patents

Semiconductor device with bulb-type recessed channel and method for fabricating the same Download PDF

Info

Publication number
TW200822239A
TW200822239A TW096135895A TW96135895A TW200822239A TW 200822239 A TW200822239 A TW 200822239A TW 096135895 A TW096135895 A TW 096135895A TW 96135895 A TW96135895 A TW 96135895A TW 200822239 A TW200822239 A TW 200822239A
Authority
TW
Taiwan
Prior art keywords
conductive layer
gate conductive
bulb
gate
shaped concave
Prior art date
Application number
TW096135895A
Other languages
English (en)
Other versions
TWI354334B (en
Inventor
Yong-Soo Kim
Hong-Seon Yang
Se-Aug Jang
Seung-Ho Pyi
Kwon Hong
Heung-Jae Cho
Kwan-Yong Lim
Min-Gyu Sung
Seung Ryong Lee
Tae-Yoon Kim
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020060096359A external-priority patent/KR100772715B1/ko
Priority claimed from KR1020060096523A external-priority patent/KR100798775B1/ko
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW200822239A publication Critical patent/TW200822239A/zh
Application granted granted Critical
Publication of TWI354334B publication Critical patent/TWI354334B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/053Making the transistor the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material

Description

200822239 九、發明說明: 【相關申請案之對照參考資料】 本發明主張2006年9月29日所提出之韓國專利申請 案第 10-2006-0096359 及 10-2006-00965 23 號之優先權,以 提及方式倂入該等韓國專利申請案之全部。 【發明所屬之技術領域】 本發明係有關於一種用以製造半導體元件之方法,以 及更特別地,是有關於一種用以在一半導體元件中形成一 具一燈泡型凹狀通道之電晶體的方法。 【先前技術】 當動態隨機存取記憶體(DRAM)元件變成高度整合 時,需要具有1 0 0 nm或更小之設計規格的記憶體陣列電晶 體元件。然而,由於短通道效應,1 0 〇 n m或更小之陣列電 晶體具有非常低臨界電壓特性。因此,保持時間減少了。 已發展一種包括凹狀通道之電晶體,以便解決上述限 制。該包括凹狀通道之電晶體具有非常長保持時間特性, 因爲不像典型平板型電晶體,該電晶體具有非常長通道長 度。 最近,已提出一種延伸該凹狀通道之長度的方法,以 獲得比該凹狀通道好之資料保持時間及電流特性。要延伸 該凹狀通道之長度,額外地蝕刻用以形成該凹狀通道之、溝 槽的底部,以獲得球形形狀。因而,形成燈泡型凹狀通道。 將包括該燈泡型凹狀通道之電晶體稱爲一燈泡型凹狀通道 陣列電晶體(BRCAT)。 200822239 第1圖描述一種用以製造具有傳統燈泡型凹狀通道之 電晶體的方法。在一基板1 1上形成包括溝槽圖案1 2 A及球 形圖案1 2B之燈泡型凹狀區域。在該燈泡型凹狀區域及該 基板1 1之表面輪廓上形成閘極絕緣層1 3。用以做爲閘極 電極之閘極導電層1 4係形成於該閘極絕緣層1 3上且塡入 該燈泡型凹狀區域中。該閘極電極14可以包括多晶矽。 然而,當形成該傳統燈泡型凹狀通道時,該球形圖案 在該燈泡型凹狀區域中具有比該溝槽圖案12A寬之寬度。 B 因此,該閘極導電層1 4在形成期間可能無法完全塡充該球 形圖案1 2B。結果,可能在該球形圖案1 2B之中間形成一 孔洞V。當藉由一隨後高溫熱處理使該閘極導電層〗4再結 晶時,該孔洞V可能朝該閘極絕緣層1 3移動。該孔洞V - 可能造成使該閘極絕緣層13與該閘極導電層14無法直接 ^ 彼此接觸之部分。 第2A圖描述在實施該隨後高溫熱處理後該孔洞之移 動的剖面圖,以及第2 B圖描述在實施該隨後高溫熱處理後 ® 該孔洞之移動的微縮圖。該隨後高溫處理係在約6 5 0° C至 約1,0 5 0°C之範圍內的溫度下實施。該閘極導電層14包括 多晶矽。該孔洞在該隨後高溫熱處理期間從該球形圖案 1 2B之中間移動至該閘極絕緣層1 3之界面。因此,該孔洞 可能接觸該閘極絕緣層1 3。 因爲在該閘極導電層1 4中所均衡溶入之空缺在隨後 熱處理期間造成該孔洞之成長及移動,所以該孔洞移動。 該空缺係在一晶體晶格中一原子遺失所在之晶格缺陷。特 200822239 接觸該閘極絕緣層 ,該孔洞)可能導致 。再者,可能因該 元件中之燈泡型凹 形圖案之中間處孔 關於一種用以製造 以製造半導體元件 狀區域之基板。在 絕緣層。在該閘極 燈泡型凹狀區域。 在該等導電層間之 半導體元件。該半 获之燈泡型凹狀區 形成之閘極絕緣層 泡型凹狀區域之閘 多導電層及在該等 別地,該孔洞係該閘極導電層14沒有 13之界面的部分。因此,該部分(亦即 通道電容之減少,促使汲極電流之減少 孔洞而很難控制臨界電壓。 【發明內容】 本發明之實施例係有關於在半導體 狀通道,該燈泡型凹狀通道可防止在球 洞因隨後熱處理而成長及移動,以及有 ® 該燈泡型凹狀通道之方法。 依據本發明之一觀點,提供一種用 之方法。該方法包括提供具有燈泡型凹 該燈泡型凹狀區域及該基板上形成閘極 - 絕緣層上形成閘極導電層,以便塡入該 ^ 該閘極導電層包括兩層或更多導電層及 非連續界面。 依據本發明之另一觀點,提供一種 ® 導體元件包括基板、在該基板中所形> 域、在該燈泡型凹狀區域及該基板上所 及在該閘極絕緣層上所形成且塡入該燈 極導電層。該閘極導電層包括兩層或更 導電層間之非連續界面。 依據本發明之又另一觀點,提供一種用以製造一半導 體元件之方法,該方法包括提供一具有一燈泡型凹狀區域 之基板、形成閘極絕緣層於該燈泡型凹狀區域及該基板 200822239 上、形成具有第一厚度之第一閘極導電層於該閘極絕緣層 上、對該第一閘極導電層實施熱處理以及形成具有第二厚 度之第二閘極導電層於該第一閘極導電層上,其中該第二 閘極導電層塡滿該燈泡型凹狀區域,其中在該第一閘極導 電層與該第二閘極導電層間形成非連續界面。 依據本發明之再另一觀點,提供一種用以製造半導體 元件之方法,該方法包括提供具有燈泡型凹狀區域之基 板、形成閘極絕緣層於該燈泡型凹狀區域及該基板上、提 ® 供氣體源於該閘極絕緣層上,以形成具有第一厚度之第一 閘極導電層、暫時停止提供該氣體源以及再次提供該氣體 源’以形成具有第二厚度之第二閘極導電層於該第一閘極 導電層上,其中該第二閘極導電層塡滿該燈泡型凹狀區 域,其中在該第一閘極導電層與該第二閘極導電層間形成 ~ 非連續界面。 該第一及該第二閘極導電層包括由該氣體源所形成之 $ 矽層,其中該氣體源包括矽混合氣體。該矽層包括結晶層 或非結晶層。 在上述中,當提供該氣體源時,同時供應摻雜氣體及 沖洗氣體。 依據一實施例,當暫時停止提供該氣體源時,暫時停 止該摻雜氣體之供應及持續該沖洗氣體之供應。 依據另一實施例,當暫時停止提供該氣體源時,持續 該摻雜氣體之供應及該沖洗氣體之供應。 【實施方式】 200822239 本發明係有關於一種在半導體元件中具有燈泡型凹狀 通道之電晶體及一種用以製造該電晶體之方法。當沉積矽 層成爲用於閘極導電層之材料以塡充燈泡型凹狀區域時, 藉由依據本發明之第一實施例在沉積之中間實施熱處理或 藉由依據本發明之第二實施例在該沉積之中間停止氣體源 之供應以在該矽層之內部產生非連續界面。因此,一旦形 成該非連續界面,即使當沉積該閘極導電層以塡充該燈泡 型凹狀區域時,形成孔洞,可防止該孔洞因隨後熱處理而 成長及移動。 第3圖描述依據本發明之第一實施例的一種具有燈泡 型凹狀通道之電晶體的剖面圖。該具有燈泡型凹狀通道之 電晶體包括等向性蝕刻基板2 1 B、包括在該等向性蝕刻基 板2 1B上所形成之溝槽圖案24及球形圖案26之燈泡型凹 狀區域、在該基板2 1 B及該燈泡型凹狀區域之表面輪廓上 所形成之閘極絕緣層2 7以及在該閘極絕緣層2 7上所形成 之空缺已移除第一閘極導電層28A。使用熱處理將空缺從 第一閘極導電層2 8移除(第4 G圖)。使第二閘極導電層2 9 形成於該空缺已移除第一閘極導電層28A上且塡充於該燈 泡型凹狀區域中。 特別地,該第一閘極導電層2 8及該第二閘極導電層 2 9包括政層。該砂層係以非結晶結構或結晶結構所形成。 再者,可以在隨後製程中或在原處以雜質摻雜該矽層。該 等雜質可以包括硼(B)或磷(P)及該等雜質之濃度係在約 1 χ1〇19原子/公分3至約5x102()原子/公分3之範圍內。該第 200822239 一閘極導電層28之第一厚度與該第二閘極導電層29之第 二厚度的總厚度足以封閉該燈泡型凹狀區域之開口。該第 一閘極導電層2 8之第一厚度小於該燈泡型凹狀區域之開 口的寬度之一半。因此,該具有第一厚度之第一閘極導電 層2 8的形成不會在該燈泡型凹狀區域中形成孔洞。 再者,藉由在爐中實施該熱處理以移除在該第一閘極 導電層28中之多個空缺。在從約60(^(:至約1,200^範圍 之溫度及約1 〇毫陶爾或更小之低壓或約7 6 0陶爾之標準壓 Φ 力下實施該熱處理。在惰性氣體環境或氧化氣體環境下實 施該熱處理。例如:該惰性氣體包括氮(N2)或氬(Ar)及該氧 化氣體包括氧(〇2)及臭氧(〇3)氣體。 用以構成閘極電極之空缺已移除的第一閘極導電層 - 28A及第二閘極導電層29包括實質相同材料。然而,因爲 • 在該第一閘極導電層2 8上已實施該熱處理,所以可以移除 在該第一閘極導電層中所溶入之空缺及在該空缺已移除之 第一閘極導電層2 8 A及第二閘極導電層2 9間形成非連續界 W 面30。因此,雖然在形成該第二閘極導電層29時形成孔 洞,但可減少該孔洞因隨後熱處理而成長及移動。 第4A至41圖描述一種用以製造依據本發明之第一實 施例的具有燈泡型凹狀通道之電晶體的方法之剖面圖。 參考第4 A圖’在包括隔離結構(未顯示)之基板2 1上 形成硬罩2 2。該基板2 1包括矽層。將在用以形成燈泡型 凹狀通道之隨後鈾刻製程中使用該硬罩22。該硬罩22包 括介電層(例如:二氧化矽(Si02)層)。在該硬罩22上形成 -10- 200822239 罩幕圖案23。該罩幕圖案23包括光阻圖案。 ’ 參考第4B圖,使用該罩幕圖案23做爲蝕刻罩幕以蝕 刻該硬罩22。蝕刻在飩刻該硬罩22後所暴露之基板2 1, 以形成該燈泡型凹狀區域之溝槽圖案24。該溝槽圖案24 具有從約100A至約200A範圍之寬度。在形成該溝槽圖案 24後,可以移除該罩幕圖案23。元件符號21 A及22 A分 別提及蝕刻基板2 1 A及剩餘硬罩圖案22 A。 參考第4C圖,在該溝槽圖案24及該剩餘硬罩圖案22A ® 上形成間隔物介電層2 5。該間隔物介電層2 5可以包括二 氧化矽(Si02)、氮化矽(Si3N4)、氮氧化矽(SiON)或其組合。 該間隔物介電層2 5具有從約3 0人至約1 5 0 A範圍之厚度。 參考第4D圖,蝕刻該間隔物介電層2 5之一部分,以 • 便蝕刻間隔物介電層25 A保留於該溝槽圖案24及該剩餘硬 ' 罩圖案22Α之側壁上。使用回蝕刻製程垂直地飩刻該間隔 物介電層2 5。結果,藉由該回蝕刻製程暴露該剩餘硬罩圖 案22Α之上部分及該溝槽圖案24之下部分,以及該蝕刻間 隔物介電層25Α保留於該溝槽圖案24及該剩餘硬罩圖案 2 2 Α之側壁上。在對該間隔物介電層2 5之回蝕刻製程期間 可能移除該剩餘硬罩圖案22A之一部分。 參考第4E圖,在該溝槽圖案24之暴露下表面上實施 等向性蝕刻26A,以形成球形圖案26。使用四氟化碳(Cf4) 及氧氣電漿實施該等向性蝕刻2 6 A。元件符號2 1 B提及等 向性鈾刻基板2 1 B。 參考第4F圖,使用濕式清洗製程移除該蝕刻間隔物介 -11- 200822239 電層25A及該剩餘硬罩圖案22A°當該蝕刻間隔物介電層 25A及該剩餘硬罩圖案22A包括氧化物時’在該移除中使 用包括氟化氫(HF)之溶液。當該蝕刻間隔物介電層25 A及 該剩餘硬罩圖案2 2 A包括氮化物時,在該移除中使用包括 磷酸(h3po4)之溶液。在該濕式清洗製程後,形成包括該溝 槽圖案24及該球形圖案26之燈泡型凹狀區域。該球形圖 案26之寬度比該溝槽圖案24之寬度寬。 參考第4 G圖,形成閘極絕緣層2 7。該閘極絕緣層2 7 可以包括 Si02、Si3N4、SiON、矽酸給(Hf-silicate)、氮氧 矽化給(Hf-SiON)或其組合。 在該閘極絕緣層27上形成一具有給定厚度之第一閘 極導電層2 8。使該第一閘極導電層2 8形成有不可封閉該 溝槽圖案24之厚度,其中該溝槽圖案24係該燈泡型凹狀 區域之開口。因此,不會形成孔洞。 例如,該第一閘極導電層28包括矽層。在從約45 (TC 至約65 0°C範圍之溫度下形成該矽層。該矽層係以非結晶 結構或結晶結構所形成。可以在隨後製程中或在原處以雜 質摻雜該矽層。該等雜質可以包括硼(B)或磷(P),以及該 等雜質之濃度係在約lxlO19原子/公分3至約5xl02G原子/ 公分3範圍內。 參考第4 Η圖,實施熱處理,以滲出在平衡狀況下溶入 該第一閘極導電層28內部之空缺。在爐中以約600°C至約 1,200°C範圍之溫度及在約1〇毫陶爾或更小之低壓或約 7 60陶爾之標準壓力下實施該熱處理。在惰性氣體環境或
200822239 氧化氣體環境下實施該熱處理。例如,該惰 (N〇氣體或氬(A〇氣體及該氧化氣體包括 (〇3)氣體。 因此’藉由該熱處理形成具有低空缺之 第一閘極導電層28A。該熱處理之溫度高於 一閘極導電層2 8及隨後第二閘極導電層2 9 當在該熱處理期間形成絕緣材料時,額 製’以移除該絕緣材料。該清洗製程包括 或乾式清洗製程。當在該空缺已移除第一閘 上沒有產生該絕緣材料時,可以省略該清洗 參考第41圖,在該空缺已移除第一閘極 形成該第二閘極導電層2 9,直到塡滿該燈泡 止。該第二閘極導電層2 9包括實質相同於該 一閘極導電層2 8 A之材料。例如,該第二| 包括摻雜有雜質之政層。該等雜質可以 (P),以及該等雜質之濃度係在約lxl〇19原 5χ102()原子/公分3之範圍內。在從約450qC 圍之溫度下形成該第二閘極導電層29。 第一實施例包括藉由形成該具有預定厚 閘極導電層以形成該閘極導電層。在該等分 之形成間實施該熱處理,以防止該孔洞因該 成長及移動。當使用兩個步驟形成該閘極導 一步驟中所形成之第一閘極導電28的厚虔 該總厚度之一半。可以使該第一閘極導電層 性氣體包括氮 氧(〇2)及臭氧 空缺已移除之 用以形成該第 之溫度。 外地實施清洗 濕式清洗製程 極導電層 2 8 A 製程。 導電層28A上 t型凹狀區域爲 :空缺已移除第 聞極導電層2 9 2括硼(B)或磷 子/公分3至約 至約6 5 0 ° C範 -度之兩個分隔 -隔閘極導電層 :隨後熱處理而 【電層時,在第 ί可以不侷限於 2 8形成有不產 -13- 200822239 生孔洞之厚度。 依據本發明之第一實施例,雖然在形成該第二閘極導 電層29時產生該孔洞,但在形成該第一閘極導電層28後, 實施該熱處理,以滲出該等空缺,藉此防止該孔洞因隨後 熱處理而成長及移動。再者,在形成該第一閘極導電層2 8 後,實施該熱處理,以在該空缺已移除第一閘極導電層28 A 與該第二閘極導電層29間形成該非連續界面3 0。該非連 續界面3 0亦減少該孔洞因該隨後熱處理所造成之成長及 • 移動。 第5圖描述依據本發明之第二實施例的一種具有燈泡 型凹狀通道之電晶體的剖面圖。該具有燈泡型凹狀通道之 電晶體包括一等向性蝕刻基板3 1 B、包括在該等向性蝕刻 • 基板3 1 B上所形成之溝槽圖案3 4及球形圖案3 6之燈泡型 ' 凹狀區域、在該等向性蝕刻基板3 1 B及該燈泡型凹狀區域 之表面輪廓上所形成之閘極絕緣層3 7、在該閘極絕緣層3 7 上所形成之空缺已移除第一閘極導電層3 8 A以及在該空缺 ^ 已移除第一閘極導電層3 8 A上所形成之第二閘極導電層 3 9。該第二閘極導電層3 9塡充於該燈泡型凹狀通道中。 特別地,該空缺已移除第一閘極導電層28A及該第二 閘極導電層3 9包括以雜質摻雜之矽層。該等雜質可以包括 硼(B)或磷(P),以及該等雜質之濃度係在約lxl0i9原子/公 分3至約5xl02Q原子/公分3之範圍內。 在該空缺已移除第一閘極導電層2 8 A與該第二閘極導 電層3 9間產生非連續界面4 0。該非連續界面4 0係因形成 -14- 200822239 第一閘極導電層38(第6G圖)及該第二閘極導電層39時因 暫時停止氣體源之供應所產生。當暫時停止該氣體源之供 應時’均勻地維持形成溫度,藉此在該第一閘極導電層3 8 上產生熱處理效應。該熱處理效應實質上相同於本發明之 第一實施例所示之熱處理效應。 該空缺已移除的第一閘極導電層38A之第一厚度與該 第二閘極導電層3 9之第二厚度的總厚度足以封閉該燈泡 型凹狀區域之開口。該空缺已移除第一閘極導電層3 8之第 一厚度小於該燈泡型凹狀區域之開口的寬度之一半。因 此,該具有第一厚度之空缺已移除的第一閘極導電層3 8的 形成不會在該燈泡型凹狀區域中形成該孔洞。 用以構成一閘極電極之空缺已移除;第一閘極導電層 3 8 A及第二閘極導電層3 9包括實質相同材料,以及該非連 續界面4 〇係形成於該空缺已移除第一閘極導電層3 8 a與該 第二閘極導電層3 9間。因此,雖然在形成該第二閘極導電 層39時形成該孔洞,但可防止該孔洞因該隨後熱處理而成 長及移動。 下面將描述一種停止該氣體源之供應的方法及一種用 以依據停止該氣體源之供應的方法形成該非連續界面之方 法。 第6A至6H圖描述一種用以製造依據本發明之第二實 施例的具有燈泡型凹狀通道之電晶體的方法之剖面圖。 爹考第6A圖’在包括隔離結構(未顯示)之基板31上 形成硬罩3 2。將在用以形成燈泡型凹狀通道之隨後蝕刻製 200822239 程中使用該硬罩32。該硬罩32包括介電層(例如:一二氧 化矽(SiOO層)。在該硬罩32上形成一罩幕圖案33。該罩 幕圖案33包括一光阻圖案。 參考第6B圖,使用該罩幕圖案33做爲飩刻罩幕以蝕 刻該硬罩3 2。蝕刻在蝕刻該硬罩3 2後所暴露之基板3 1, 以形成該燈泡型凹狀區域之溝槽圖案3 4。該溝槽圖案3 4 具有從約100A至約200A軔圍之寬度。在形成該溝槽圖案 3 4後,可以移除該罩幕圖案3 3。因此,可使用該硬罩圖案 3 2 A做爲該蝕刻阻障。元件符號3 1 A提及鈾刻基板3 1 A。 參考第6C圖,在該剩餘硬罩圖案32A及該溝槽圖案 3 4上形成間隔物介電層3 5。該間隔物介電層3 5可以包括 二氧化矽(Si02)、氮化矽(Si3N4)、氮氧化矽(SiON)或其組 合。該間隔物介電層3 5具有從約3 0 A至約1 5 0 A範圍之厚 度。 參考第6D圖,飩刻該間隔物介電層3 5之一部分,以 便一蝕刻間隔物介電層3 5 A保留於該溝槽圖案3 4及該剩餘 硬罩圖案3 2 A之側壁上。以回蝕刻製程垂直地蝕刻該間隔 物介電層3 5。結果,藉由該回蝕刻製程暴露該剩餘硬罩圖 案3 2 A之上部分及該溝槽圖案3 4之下部分,以及該蝕刻間 隔物介電層3 5 A保留於該溝槽圖案3 4及該剩餘硬罩圖案 3 2 A之側壁上。在對該間隔物介電層3 5之回蝕刻製程期間 可能移除該剩餘硬罩圖案3 2 A之部分。 參考第6E圖,在該溝槽圖案34之暴露下表面上實施 等向性飩刻36A,以形成球形圖案36。使用四氟化碳(CF4) 200822239 及氧氣電漿實施該等向性蝕刻3 6 A。元件符號3丨b提及等 向性飩刻基板3 1 B。 參考第6 F圖,使用濕式清洗製程移除該触刻間隔物介 電層35A及該剩餘硬罩圖案32A。當該蝕刻間隔物介電層 35A及該剩餘硬罩圖案32A包括氧化物時,在該移除製程 中使用包括氟化氫(H F)之溶液。當該蝕刻間隔物介電層 35Α及該剩餘硬罩圖案32Α包括氮化物時,在該移除製程 中使用包括磷酸(Η3 Ρ Ο 4 )之溶液。在該濕式清洗製程後,形 成包括該溝槽圖案3 4及該球形圖案3 6之燈泡型凹狀區 域。該球形圖案3 6之寬度比該溝槽圖案24之寬度寬。 參考第6G圖,在該燈泡型凹狀區域及該等向性鈾刻基 板3 1 Β之輪廓上形成閘極絕緣層3 7。該閘極絕緣層3 7可 以包括 S i Ο 2、S i 3 Ν 4、S i Ο Ν、Ϊ夕酸給(H f - s i 1 i c a t e )、氮氧 5夕 化給(Hf-SiON)或其組合。 第一閘極導電層3 8包括砂層。該砂層係以非結晶結構 或結晶結構所形成。再者,可以在隨後製程中或在原處以 雜質摻雜該矽層。該等雜質可以包括硼(B)或磷(P),以及 該等雜質之濃度係在約1χ1019原子/公分3至約5xl02G原 子/公分3範圍內。在約45 0°C至約65 0QC範圍之溫度下形 成該第一閘極導電層38。 形成該具有給定厚度之第一閘極導電層3 8。使該第一 閘極導電層3 8形成有不可封閉該溝槽圖案3 4之厚度,其 中該溝槽圖案3 4係該燈泡型凹狀區域之開口。因此,不會 形成孔洞。因此,使該第一閘極導電層3 8所形成之第一厚 200822239 度小於該溝槽圖案3 4之寬度的一半。該第一閘極導電層 3 8係藉由供應沖洗氣體、氣體源及摻雜氣體所形成。 參考第6H圖,在該空缺已移除第一閘極導電層38A 上形成該第二閘極導電層3 9,直到塡滿該燈泡型凹狀區域 爲止。該第二閘極導電層39包括實質相同於該空缺已移除 第一閘極導電層3 8 A之材料。例如,該第二閘極導電層3 9 包括砂層。該砂層係以非結晶結構或一結晶結構所形成。 再者’可以在隨後製程中或在原處以雜質摻雜該矽層。該 等雜質可以包括硼(B)或磷(P),以及該等雜質之濃度係在 約1 χΙΟ19原子/公分3至約5χ102ί)原子/公分3之範圍內。 在從約4 5 0°C至約65 (TC範圍之溫度下形成該第二閘極導 電層39。 第二實施例包括藉由形成該具有預定厚度之兩個分隔 閘極導電層以形成該閘極導電層。在該等分隔閘極導電層 之形成間暫時停止用於該閘極導電層之形成的氣體源之供 應。當使用兩個步驟形成該閘極導電層時,在第一步驟中 所形成之第一閘極導電層的厚度可以不侷限於該總厚度之 一半。可以使該第一閘極導電層形成有一不產生孔洞之厚 度。以實質相同於該第一閘極導電層3 8之形成的順序實施 該第二閘極導電層3 9之形成。然而,在形成該第二閘極導 電層39前’暫時停止該氣體源之供應,以同時在該第一閘 極導電層3 8與該第二閘極導電層3 9間形成該非連續界面 40及提供對該第一閘極導電層38之熱處理效應。 下面參考第6G及6H圖以更詳細描述依據本發明之第 200822239 二實施例的用以形成該空缺已移除第一閘極導電層3 8 A及 該第二閘極導電層3 9之方法。 將該包括閘極絕緣層3 7之基板3 1載入反應室內。增 加該反應室內之溫度至約4 5 0 ° C至約6 5 0 ° C範圍。維持該 反應室內之溫度,直到形成該第二閘極導電層3 9爲止。該 氣體源包括砂混合氣體。供應該矽混合氣體有給定期間, 因而形成該第一閘極導電層3 8。例如,該砂混合氣體包括 矽烷(SiH4)氣體。可以大致同時一起供應沖洗氣體及摻雜 • 氣體與該氣體源。該沖洗氣體用以移除副產物及該摻雜氣 體用以在原處將該等雜質摻雜於該矽層中。再者,在載入 該基板前,在該反應室中持續地供應該沖洗氣體,以提供 沉積環境。可以在隨後氣體源供應中減少該沖洗氣體之流 速。 在形成該第一閘極導電層3 8後,暫時停止該氣體源之 供應。特別地’當暫時停止該氣體源之供應時,亦停止該 第一閘極導電層3 8之形成。因此,由於該反應室中之溫度 W 係在約45 0%至約65 (TC範圍內,對該第一閘極導電層38 實施熱處理。 在暫時停止該氣體源之供應後,再次供應該氣體源至 該反應室中,以形成該第二閘極導電層3 9。該第二閘極導 電層3 9之形成包括再次供應該氣體源至該反應室中。用以 構成閘極電極之空缺已移除之第一閘極導電層3 8 A及第二 閘極導電層3 9包括實質相同材料。 當在暫時停止該氣體源之供應後再次供應該氣體源至 -19- 200822239 該反應室中以形成該第二閘極導電層3 9時,在該空缺已移 除第一閘極導電層3 8 A與該第二閘極導電層3 9間產生非連 續界面40。因爲在形成該第一閘極導電層3 8後實施該熱 處理,所以在該閘極導電層內形成該非連續界面40。 依據本發明之第二實施例,移除在該第一閘極導電層 38中之空缺,因爲在形成該第一閘極導電層38後,該第 一閘極導電層3 8接受該熱處理。因此,即使當形成該第二 閘極導電層3 9時,產生該孔洞,可防止該孔洞因該隨後熱 ® 處理所造成之移動及成長。再者,因爲暫時停止該氣體源 之供應,所以在該空缺已移除第一閘極導電層3 8 A與該第 二閘極導電層3 9間產生該非連續界面40。該非連續界面 40亦可防止該孔洞朝該閘極絕緣層3 7移動。 第7 A至7 B圖顯示一種用以依據本發明之第二實施例 暫時停止氣體源之供應的方法之曲線圖。第7 A圖顯示一種 在提供該氣體源、沖洗氣體及摻雜氣體時大致同時暫時停 止該氣體源及該摻雜氣體之供應的方法之曲線圖。第7B圖 ^ 顯示一種在提供該氣體源、該沖洗氣體及該摻雜氣體時暫 時停止該氣體源之供應的方法之曲線圖。該氣體源可以包 括SiHc該沖洗氣體可以包括N2及該摻雜氣體可以包括磷 化氫(PH3)或二硼烷(B2H6)。 參考第7A及7B圖,T1表示用以載入該包括燈泡型凹 狀區域之基板的時間’以及T2表示用以增加該反應室內之 溫度的時間’直到該溫度達到該製程之目標溫度爲止。T3 表示用以形成該第一閘極導電層3 8之時間,以及τ 4表示 -20- 200822239 用以暫時停止該閘極電極之形成的時間。T 5表示用以形成 該第二閘極導電層3 9之時間,以及Τ6表示用以結束該第 二閘極導電層3 9之形成的時間。Τ3包括短期間以防止該 溝槽圖案34之封閉。Τ4包括長期間以充分在該第一閘極 導電層38上實施該熱處理。Τ5包括長期間以充分塡充該 包括溝槽圖案3 4及球形圖案3 6之燈泡型凹狀區域。 如以上所述,可以充分提供對該第一閘極導電層之熱 處理,以及藉由控制用以暫時停止該製程之時間可以在該 ® 第一閘極導電層與該第二閘極導電層間形成該非連續界 面。 即使在該燈泡型凹狀區域中產生一孔洞,該孔洞因該 隨後熱處理而成長及移動可藉由實施一熱處理以滲出空缺 及在該燈泡型凹狀區域中形成非連接界面,或藉由在形成 閘極導層以做爲閘極電極時暫時停止氣體源之供應予以防 止。因此,本發明之上述實施例可以產生可靠元件。 雖然已描述關於特定實施例之本發明,但是本發明之 胃上述實施例係描述用而非限定用。熟習該項技藝者將明顯 易知可以在不脫離下面請求項所界定之本發明的精神及範 圍內實施各種變更及修飾。 【圖式簡單說明】 第1圖描述一種用以製造具有燈泡型凹狀通道之電晶 體的傳統方法之剖面圖。 第2Α及2Β圖描述在實施高溫熱處理後孔洞之移動的 剖面圖及微縮圖。 -21 - 200822239 第3圖描述依據本發明之第一實施例的一種具有燈泡 型凹狀通道之電晶體的剖面圖。 第4A至41圖描述一種用以製造依據本發明之第一實 施例的具有該燈泡型凹狀通道之電晶體的方法之剖面圖。 第5圖描述依據本發明之第二實施例的一種具有燈泡 型凹狀通道之電晶體的剖面圖。 第6A至6H圖描述一種用以製造依據本發明之第二實 施例的具有該燈泡型凹狀通道之電晶體的方法之剖面圖。 B 第7A至7B圖顯示一種用以依據本發明之第二實施例 暫時停止氣體源之供應的方法之曲線圖。 【主要 元件 符 號 說 明 ] 11 基 板 1 2A 溝 槽 圖 案 1 2B 球 形 圖 案 13 閘 極 絕 緣 層 14 閘 極 導 電 層 2 1 基 板 2 1 A 鈾 刻 基 板 2 1 B 等 向 性 蝕 刻 基板 22 硬 罩 22A 剩 餘 硬 罩 圖 案 23 罩 幕 圖 案 24 溝 槽 圖 案 25 間 隔 物 介 電 層 -22- 200822239
25 A 飩 刻 間 隔 物介 電 層 26 球 形 圖 案 26 A 等 向 性 倉虫 刻 27 閘 極 絕 緣 層 28 第 —* 閘 極 導電 層 28 A 空 缺 已 移 除第 一 閘 極 導 電 層 29 第 二 閘 極 導電 層 30 非 連 續 界 面 3 1 基 板 3 1 A 蝕 刻 基 板 3 1 B 等 向 性 鈾 刻基 板 32 硬 罩 32 A 硬 罩 圖 案 33 罩 幕 圖 案 34 溝 槽 圖 案 35 間 隔 物 介 電層 3 5 A 蝕 刻 間 隔 物介 電 層 36 球 形 圖 案 36A 等 向 性 蝕 刻 37 閘 極 絕 緣 層 38 第 — 閘 極 導電 層 38 A 空 缺 已 移 除第 一 閘 極 導 電 層 39 第 二 閘 極 導電 層 4 0 非 連 續 界 面 V 孔 洞 -23 -

Claims (1)

  1. 200822239 十、申請專利範圍: 1 · 一種用以製造半導體元件之方法,該方法包括: 提供具有燈泡型凹狀區域之基板; 於該燈泡型凹狀區域及該基板上形成一閘極絕緣層; 以及 於該閘極絕緣層形成閘極導電層上且塡充該燈泡型凹 狀區域’其中該閘極導電層包括兩層或更多導電層及在 該等導電層間之非連續界面。 ® 2 .如申請專利範圍第1項之方法,其中形成該閘極導電層 包括: 於該閘極絕緣層上形成具有第一厚度之第一閘極導電 層; 於該第一閘極導電層上實施熱處理;以及 於該第一閘極導電層上形成具有第二厚度之第二閘極 導電層,其中該第二閘極導電層塡充該燈泡型凹狀區域。 3 ·如申請專利範圍第2項之方法,其中該熱處理所使用之 溫度高於用以形成該第一及該第二閘極導電層之溫度。 4 ·如申請專利範圍第2項之方法,其中在一爐中實施該熱 處理。 5 ·如申請專利範圍第4項之方法,其中在該熱處理中所使 用之溫度在約600QC至約1,200°C範圍內。 6 ·如申請專利範圍第2項之方法,其中該熱處理在惰性氣 體環境或一氧化氣體環境中實施。, 7.如申請專利範圍第2項之方法,其中又包括在實施該熱 -24- 200822239 處理後,實施清洗製程。 8 .如申請專利範圍第7項之方法,其中實施該清洗製程包 括實施乾式清洗製程或實施濕式清洗製程。 9 .如申請專利範圍第1項之方法,其中形成該閘極導電層 包括= 提供氣體源於該閘極絕緣層上,以形成具有第一厚度 之第一閘極導電層; 暫時停止提供該氣體源;以及 • 再次提供該氣體源,以於該第一閘極導電層上形成具 有第二厚度之第二閘極導電層。 1 〇 ·如申請專利範圍第9項之方法,其中在實質相同於該第 二閘極導電層之形成的溫度下及相同爐中實施該第一閘 極導電層之形成。 1 1 ·如申請專利範圍第9項之方法,其中在暫時停止提供該 氣體源期間,在實質相同於該第一閘極導電層之形成所 使用之溫度下來維持溫度。 ^ 1 2 ·如申請專利範圍第9項之方法,其中當提供該氣體源時, 同時供應摻雜氣體及沖洗氣體。 丨3 •如申請專利範圍第1 2項之方法,其中當暫時停止提供該 氣體源時’暫時停止該摻雜氣體之供應及持續該沖洗氣 體之供應。 1 4 ·如申請專利範圍第1 2項之方法,其中當暫時停止提供該 氣體源時’持續該摻雜氣體及該沖洗氣體之供應。 1 5 ·如申請專利範圍第1 2項之方法,其中該摻雜氣體包括磷 -25- 200822239 化氫(PH3)或二硼烷(b2h6)。 1 6.如申請專利範圍第1 1項之方法,其中在暫時停止提供該 氣體源期間之溫度在從約45 0°C至約65 0°C範圍內。 1 7.如申請專利範圍第9項之方法,其中該第一厚度小於該 燈泡型凹狀區域之開口的寬度之一半。 1 8 . —種半導體元件,包括: 基板, 燈泡型凹狀區域,形成於該基板中; # 閘極絕緣層,形成於該燈泡型凹狀區域及該基板上; 以及 閘極導電層,形成於該閘極絕緣層上且塡充於該燈泡 型凹狀區域中,其中該閘極導電層包括兩層或更多導電 層及在該等導電層間之非連續界面。 1 9.如申請專利範圍第1 8項之半導體元件,其中該閘極導電 層包括: 第一閘極導電層,具有第一厚度形成於該閘極絕緣層 ® 上;以及 第二閘極導電層,具有第二厚度形成於該第一閘極導 電層上且塡充於該燈泡型凹狀區域中。 2 0.如申請專利範圍第19項之半導體元件,其中該第一厚度 小於該燈泡型凹狀區域之開口的寬度之一半。 2 1 .如申請專利範圍第1 9項之半導體元件,其中該第一及該 第二閘極導電層包括一矽層。 2 2.如申請專利範圍第21項之半導體元件,其中該矽層摻雜 -26- 200822239 有雜質。 23. 如申請專利範圍第19項之半導體元件,其中該第一閘極 導電層包括矽層;在其上實施熱處理。 24. —種用以製造半導體元件之方法,該方法包括: 提供具有燈泡型凹狀區域之基板; 形成閘極絕緣層於該燈泡型凹狀區域及該基板上; 於該閘極絕緣層上形成具有第一厚度之第一閘極導電 層; • 於該第一閘極導電層上實施熱處理;以及 於該第一閘極導電層上形成具有第二厚度之第二閘極 導電層,其中該第二閘極導電層塡充該燈泡型凹狀區域, 其中在該第一閘極導電層與該第二閘極導電層間形成 非連續界面。 2 5 . —種用以製造半導體元件之方法,該方法包括: 提供具有燈泡型凹狀區域之基板; 於該燈泡型凹狀區域及該基板形成閘極絕緣層; ^ 提供氣體源於該閘極絕緣層上,以形成具有第一厚度 之第一閘極導電層; 暫時停止提供該氣體源;以及 再次提供該氣體源,於該第一閘極導電層上以形成具 有第二厚度之第二閘極導電層,其中該第二閘極導電層 塡充該燈泡型凹狀區域, 其中在該第一閘極導電層與該第二閘極導電層間形成 非連續界面。 -27 -
TW096135895A 2006-09-29 2007-09-27 Semiconductor device with bulb-type recessed chann TWI354334B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060096359A KR100772715B1 (ko) 2006-09-29 2006-09-29 벌브형 리세스드 채널을 구비한 트랜지스터 및 그의 형성방법
KR1020060096523A KR100798775B1 (ko) 2006-09-29 2006-09-29 반도체 소자 제조 방법

Publications (2)

Publication Number Publication Date
TW200822239A true TW200822239A (en) 2008-05-16
TWI354334B TWI354334B (en) 2011-12-11

Family

ID=39260278

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096135895A TWI354334B (en) 2006-09-29 2007-09-27 Semiconductor device with bulb-type recessed chann

Country Status (3)

Country Link
US (2) US7838364B2 (zh)
JP (1) JP2008091917A (zh)
TW (1) TWI354334B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5583315B2 (ja) * 2007-07-19 2014-09-03 ピーエスフォー ルクスコ エスエイアールエル 半導体装置及びその製造方法
US8022472B2 (en) * 2007-12-04 2011-09-20 Rohm Co., Ltd. Semiconductor device and method of manufacturing semiconductor device
US8685828B2 (en) 2011-01-14 2014-04-01 Infineon Technologies Ag Method of forming a capacitor
US8318575B2 (en) 2011-02-07 2012-11-27 Infineon Technologies Ag Compressive polycrystalline silicon film and method of manufacture thereof
JP2013251397A (ja) * 2012-05-31 2013-12-12 Denso Corp 半導体装置
KR102181609B1 (ko) 2014-02-04 2020-11-23 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR102433290B1 (ko) * 2018-02-08 2022-08-17 에스케이하이닉스 주식회사 강유전성 소자의 제조 방법
JP7213726B2 (ja) * 2019-03-13 2023-01-27 東京エレクトロン株式会社 成膜方法及び熱処理装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6132569A (ja) 1984-07-25 1986-02-15 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
JPS6376480A (ja) * 1986-09-19 1988-04-06 Hitachi Ltd 半導体装置及びその製造方法
JPH0214548A (ja) 1988-07-01 1990-01-18 Hitachi Ltd 半導体装置およびその製造方法
JP2669333B2 (ja) * 1993-12-13 1997-10-27 日本電気株式会社 半導体装置の製造方法
JP3431467B2 (ja) * 1997-09-17 2003-07-28 株式会社東芝 高耐圧半導体装置
KR19990061107A (ko) 1997-12-31 1999-07-26 김영환 모스 전계효과 트랜지스터의 제조방법
JP2000058775A (ja) * 1998-08-10 2000-02-25 Toshiba Corp 半導体装置の製造方法
KR100282452B1 (ko) * 1999-03-18 2001-02-15 김영환 반도체 소자 및 그의 제조 방법
US6159801A (en) * 1999-04-26 2000-12-12 Taiwan Semiconductor Manufacturing Company Method to increase coupling ratio of source to floating gate in split-gate flash
JP4200626B2 (ja) * 2000-02-28 2008-12-24 株式会社デンソー 絶縁ゲート型パワー素子の製造方法
US6312993B1 (en) * 2000-02-29 2001-11-06 General Semiconductor, Inc. High speed trench DMOS
US6573154B1 (en) * 2000-10-26 2003-06-03 Institute Of Microelectronics High aspect ratio trench isolation process for surface micromachined sensors and actuators
US6613695B2 (en) * 2000-11-24 2003-09-02 Asm America, Inc. Surface preparation prior to deposition
KR20020055938A (ko) 2000-12-29 2002-07-10 박종섭 반도체 소자의 소자 분리막 형성 방법
KR100401130B1 (ko) * 2001-03-28 2003-10-10 한국전자통신연구원 수직형 채널을 가지는 초미세 mos 트랜지스터 제조방법
US6936511B2 (en) * 2003-01-03 2005-08-30 International Business Machines Corporation Inverted buried strap structure and method for vertical transistor DRAM
JP4120578B2 (ja) * 2003-12-19 2008-07-16 株式会社石垣 ランナベーンの水圧駆動装置。
JP4595345B2 (ja) * 2004-02-23 2010-12-08 トヨタ自動車株式会社 半導体装置の製造方法
KR100618861B1 (ko) 2004-09-09 2006-08-31 삼성전자주식회사 로컬 리세스 채널 트랜지스터를 구비하는 반도체 소자 및그 제조 방법
US20060289931A1 (en) * 2004-09-26 2006-12-28 Samsung Electronics Co., Ltd. Recessed gate structures including blocking members, methods of forming the same, semiconductor devices having the recessed gate structures and methods of forming the semiconductor devices
US20060113590A1 (en) * 2004-11-26 2006-06-01 Samsung Electronics Co., Ltd. Method of forming a recess structure, recessed channel type transistor and method of manufacturing the recessed channel type transistor
KR100589056B1 (ko) 2004-11-26 2006-06-12 삼성전자주식회사 리세스 게이트 및 그 형성 방법
KR100711520B1 (ko) 2005-09-12 2007-04-27 삼성전자주식회사 리세스된 게이트 전극용 구조물과 그 형성 방법 및리세스된 게이트 전극을 포함하는 반도체 장치 및 그 제조방법.
KR100703027B1 (ko) 2005-09-26 2007-04-06 삼성전자주식회사 리세스 게이트 형성 방법
JP2007180310A (ja) * 2005-12-28 2007-07-12 Toshiba Corp 半導体装置
JP2007250855A (ja) * 2006-03-16 2007-09-27 Elpida Memory Inc 半導体装置及びその製造方法
US7883965B2 (en) * 2006-07-31 2011-02-08 Hynix Semiconductor Inc. Semiconductor device and method for fabricating the same
KR100753106B1 (ko) * 2006-09-28 2007-08-31 주식회사 하이닉스반도체 벌브형 리세스드 채널을 구비한 트랜지스터 및 그의 제조방법

Also Published As

Publication number Publication date
US20110068380A1 (en) 2011-03-24
JP2008091917A (ja) 2008-04-17
US7838364B2 (en) 2010-11-23
US20080079048A1 (en) 2008-04-03
TWI354334B (en) 2011-12-11
US8288819B2 (en) 2012-10-16

Similar Documents

Publication Publication Date Title
TW200822239A (en) Semiconductor device with bulb-type recessed channel and method for fabricating the same
KR100621888B1 (ko) 소자 분리막 형성 방법 및 이를 이용 핀형 전계 효과트랜지스터의 제조방법
US10002756B2 (en) Fin-FET device and fabrication method thereof
JP2006287191A (ja) チャネル長を増大させた半導体素子及びその製造方法
TW201133641A (en) Method for forming a thick bottom oxide (TBO) in a trench MOSFET
JP2022500879A (ja) トランジスタの製造方法及びゲートオールアラウンドデバイス構造
US20120261748A1 (en) Semiconductor device with recess gate and method for fabricating the same
KR20150048152A (ko) 반도체 장치 및 그 제조 방법
JP4834304B2 (ja) 半導体素子の製造方法
US8330215B2 (en) Transistor including bulb-type recess channel and method for fabricating the same
JP2008533725A (ja) 狭小半導体溝構造
KR100898582B1 (ko) 수직채널트랜지스터의 제조 방법
CN104064469A (zh) 半导体器件制造方法
KR100908823B1 (ko) 벌브형 리세스드 채널을 구비한 트랜지스터의 형성 방법
WO2021228269A1 (zh) 埋入式字线结构制备方法
JP3725398B2 (ja) 半導体装置及びその製造方法
CN100550307C (zh) 具有球型凹陷沟道的半导体器件及其制造方法
JP6065366B2 (ja) 半導体装置の製造方法
KR100772715B1 (ko) 벌브형 리세스드 채널을 구비한 트랜지스터 및 그의 형성방법
KR100792371B1 (ko) 반도체소자의 벌브형 리세스 게이트 및 그의 제조 방법
JP2009111091A (ja) 半導体装置の製造方法
KR20080002445A (ko) 벌브형 리세스 게이트의 형성방법
KR100780630B1 (ko) 벌브형 리세스 게이트를 갖는 반도체 소자의 제조 방법
KR100688060B1 (ko) 반도체 소자 및 그 제조 방법
KR100845050B1 (ko) 반도체 소자 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees