SU662933A1 - Преобразователь кодов - Google Patents

Преобразователь кодов

Info

Publication number
SU662933A1
SU662933A1 SU762386002M SU2386002M SU662933A1 SU 662933 A1 SU662933 A1 SU 662933A1 SU 762386002 M SU762386002 M SU 762386002M SU 2386002 M SU2386002 M SU 2386002M SU 662933 A1 SU662933 A1 SU 662933A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
input
code
register
output
Prior art date
Application number
SU762386002M
Other languages
English (en)
Russian (ru)
Inventor
Алексей Петрович Стахов
Николай Александрович Соляниченко
Original Assignee
Таганрогский радиотехнический институт им. В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им. В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им. В.Д.Калмыкова
Application granted granted Critical
Publication of SU662933A1 publication Critical patent/SU662933A1/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/60Methods or arrangements for performing computations using a digital non-denominational number representation, i.e. number representation without radix; Computing devices using combinations of denominational and non-denominational quantity representations, e.g. using difunction pulse trains, STEELE computers, phase computers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Mathematical Analysis (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Complex Calculations (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Logic Circuits (AREA)
  • Detection And Correction Of Errors (AREA)
SU762386002M 1976-07-19 1976-07-19 Преобразователь кодов SU662933A1 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762386002A SU662926A1 (ru) 1976-07-19 1976-07-19 Генератор последовательности обобщенных чисел фибоначчи с произвольными начальными услови ми

Publications (1)

Publication Number Publication Date
SU662933A1 true SU662933A1 (ru) 1979-05-15

Family

ID=20670506

Family Applications (7)

Application Number Title Priority Date Filing Date
SU762386002M SU662933A1 (ru) 1976-07-19 1976-07-19 Преобразователь кодов
SU762386002N SU662934A1 (ru) 1976-07-19 1976-07-19 Устройство дл сравнени р-кодов фибоначчи
SU762386002A SU662926A1 (ru) 1976-07-19 1976-07-19 Генератор последовательности обобщенных чисел фибоначчи с произвольными начальными услови ми
SU762386002D SU662930A1 (ru) 1976-07-19 1976-07-19 Устройство дл приведени р-кодов фибоначчи к минимальной форме
SU762386002K SU662931A1 (ru) 1976-07-19 1976-07-19 Преобразователь пр мого кода в обратный
SU762386002O SU662941A1 (ru) 1976-07-19 1976-07-19 Устройство дл умножени целых чисел
SU762386002L SU662932A1 (ru) 1976-07-19 1976-07-19 Преобразователь р-кода фибоначчи в двоичный код

Family Applications After (6)

Application Number Title Priority Date Filing Date
SU762386002N SU662934A1 (ru) 1976-07-19 1976-07-19 Устройство дл сравнени р-кодов фибоначчи
SU762386002A SU662926A1 (ru) 1976-07-19 1976-07-19 Генератор последовательности обобщенных чисел фибоначчи с произвольными начальными услови ми
SU762386002D SU662930A1 (ru) 1976-07-19 1976-07-19 Устройство дл приведени р-кодов фибоначчи к минимальной форме
SU762386002K SU662931A1 (ru) 1976-07-19 1976-07-19 Преобразователь пр мого кода в обратный
SU762386002O SU662941A1 (ru) 1976-07-19 1976-07-19 Устройство дл умножени целых чисел
SU762386002L SU662932A1 (ru) 1976-07-19 1976-07-19 Преобразователь р-кода фибоначчи в двоичный код

Country Status (9)

Country Link
US (1) US4187500A (cg-RX-API-DMAC7.html)
JP (1) JPS5333549A (cg-RX-API-DMAC7.html)
CA (1) CA1134510A (cg-RX-API-DMAC7.html)
DD (1) DD150514A1 (cg-RX-API-DMAC7.html)
DE (1) DE2732008C3 (cg-RX-API-DMAC7.html)
FR (1) FR2359460A1 (cg-RX-API-DMAC7.html)
GB (1) GB1543302A (cg-RX-API-DMAC7.html)
PL (1) PL108086B1 (cg-RX-API-DMAC7.html)
SU (7) SU662933A1 (cg-RX-API-DMAC7.html)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2842672C2 (de) * 1978-09-29 1984-12-13 Vinnickij politechničeskij institut, Vinnica Digital-Analog-Umsetzer
DE2848911C2 (de) * 1978-11-10 1987-04-02 Vinnickij politechničeskij institut, Vinnica Digital/Analog-Wandler für gewichtete digitale Kodes
DE2921053C2 (de) * 1979-05-23 1985-10-17 Vinnickij politechničeskij institut, Vinnica Einrichtung zur Reduktion von n-stelligen Codes mit Irrationsbasis auf die Minimalform
GB2050011B (en) * 1979-05-25 1984-02-08 Vinnitsky Politekhn Inst Devices for reducing irrational base codes to minimal form
US4290051A (en) * 1979-07-30 1981-09-15 Stakhov Alexei P Device for reducing irrational-base codes to minimal form
GB2090490B (en) * 1980-05-30 1983-11-30 Vinnitsky Politekhn Inst Converter of p-codes into analog values
DE3050456T1 (de) * 1980-06-26 1982-08-12 Vinnitsky Politekhn I Analog-to-digital converter
US4818969A (en) * 1984-08-09 1989-04-04 Kronos, Inc. Method of fixed-length binary encoding and decoding and apparatus for same
KR100434207B1 (ko) * 1995-02-03 2004-11-03 코닌클리케 필립스 일렉트로닉스 엔.브이. 인코딩장치와방법및디코딩장치와방법
US6788224B2 (en) * 2000-06-26 2004-09-07 Atop Innovations S.P.A. Method for numeric compression and decompression of binary data
ITRM20000347A1 (it) * 2000-06-26 2001-12-26 Salpiani Giampietro Metodo di rappresentazione numerica.
US6691283B1 (en) * 2001-12-12 2004-02-10 Lsi Logic Corporation Optimization of comparator architecture
CN101499001B (zh) * 2009-03-13 2010-09-29 天津工程师范学院 一种除数是127×2n的快速除法器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4032979A (en) * 1972-12-26 1977-06-28 Digital Development Corporation Method and system for encoding and decoding digital data

Also Published As

Publication number Publication date
US4187500A (en) 1980-02-05
DE2732008A1 (de) 1978-02-02
SU662932A1 (ru) 1979-05-15
PL108086B1 (pl) 1980-03-31
JPS5711459B2 (cg-RX-API-DMAC7.html) 1982-03-04
FR2359460B1 (cg-RX-API-DMAC7.html) 1983-05-20
SU662930A1 (ru) 1979-05-15
GB1543302A (en) 1979-04-04
SU662941A1 (ru) 1979-05-15
FR2359460A1 (fr) 1978-02-17
DE2732008C3 (de) 1982-03-04
DD150514A1 (de) 1981-09-02
SU662926A1 (ru) 1979-05-15
PL199745A1 (pl) 1978-04-24
CA1134510A (en) 1982-10-26
SU662934A1 (ru) 1979-05-15
SU662931A1 (ru) 1979-05-15
JPS5333549A (en) 1978-03-29
DE2732008B2 (de) 1981-07-09

Similar Documents

Publication Publication Date Title
SU662933A1 (ru) Преобразователь кодов
Barrett Arduino microcontroller processing for everyone!
US3727037A (en) Variable increment digital function generator
SU860053A1 (ru) Преобразователь двоично-дес тичной дроби в двоичную дробь
SU377766A1 (ru) УСТРОЙСТВО дл ФОРМИРОВАНИЯ позиционных
SU696472A1 (ru) Устройство дл вычислени функций
JPS5748141A (en) Address conversion system
SU750478A1 (ru) Преобразователь целых двоично- дес тичных чисел в двоичные
SU781806A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU752323A1 (ru) Преобразователь двоично-дес тичной дроби в двоичную дробь
SU489109A1 (ru) Клавишное устройство дл обработки и регистрации информации
JPS5421149A (en) Memory unit for input and output bus information
SU467364A1 (ru) Дифференцирующее устройство
SU960806A1 (ru) Устройство дл вычислени многочленов
SU565309A1 (ru) Накапливающий регистр
SU924853A2 (ru) Преобразователь напр жени в код
SU549801A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в двоичный
SU734670A1 (ru) Преобразователь двоично-дес тичного кода в двоичный код
SU822347A1 (ru) Вычислительный преобразовательНАпР жЕНи B КОд
SU1662004A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU855658A1 (ru) Цифровое устройство дл вычислени функций
SU822181A1 (ru) Устройство дл умножени чиселВ дОпОлНиТЕльНыХ КОдАХ
SU407312A1 (ru) Приоритетное устройство для выполняемых
SU1596463A1 (ru) Устройство дл преобразовани двоичного равновесного кода в полный двоичный код
SU555402A1 (ru) Устройство дл определени очередности выполнени заданий