KR970006862B1 - 표시장치의 구동회로와 그 표시장치 - Google Patents

표시장치의 구동회로와 그 표시장치 Download PDF

Info

Publication number
KR970006862B1
KR970006862B1 KR1019940006003A KR19940006003A KR970006862B1 KR 970006862 B1 KR970006862 B1 KR 970006862B1 KR 1019940006003 A KR1019940006003 A KR 1019940006003A KR 19940006003 A KR19940006003 A KR 19940006003A KR 970006862 B1 KR970006862 B1 KR 970006862B1
Authority
KR
South Korea
Prior art keywords
voltage
switching
state
signal
control signals
Prior art date
Application number
KR1019940006003A
Other languages
English (en)
Other versions
KR940022366A (ko
Inventor
히사오 오까다
다다쯔구 니시따니
도시히로 야나기
Original Assignee
샤프 가부시끼가이샤
쯔지 하루오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시끼가이샤, 쯔지 하루오 filed Critical 샤프 가부시끼가이샤
Publication of KR940022366A publication Critical patent/KR940022366A/ko
Application granted granted Critical
Publication of KR970006862B1 publication Critical patent/KR970006862B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

내용없음.

Description

표시장치의 구동회로와 그 표시장치
제1도는 종래의 데이타 드라이버의 개략적 회로도.
제2도는 제1도의 종래의 데이타 드라이버의 부분 회로도.
제3도는 다른 종래의 데이타 드라이버의 부분 회로도.
제4도는 진동전압 V1과 신호전압 VCOM의 파형도.
제5도는 계조용 기준전압 V0과 V2의 파형도.
제6도는 계조용 기준전압 V0과 V2를 공급하는 전압공급회로의 회로도.
제7도는 계조용 기준전압에서 생기는 잡음성분의 파형도.
제8도는 액정표시장치의 개략적 구성을 나타낸 회로도.
제9도는 1수평기간내의 신호들 사이의 관계를 나타낸 타이밍챠트.
제10도는 1수직기간내의 신호들 사이의 관계를 나타낸 타이밍챠트.
제11도는 제8도에 도시된 데이타 드라이버의 부분회로도.
제12도는 신호지연회로의 구성도.
제13도는 제어신호 C0와 C2, 제어신호 dCo와 dC2, 및 제어신호 Co'와 C2' 사이의 관계를 보여주는 타이밍챠트.
제14도는 제11도에 도시된 선택제어회로의 구성도.
제15도는 계조용 기준전압의 재구성된 파형을 보여주는 파형도.
제16도는 아날로그 스위치의 스위칭 특성을 보여주는 그래프.
* 도면의 주요부분에 대한 부호의 설명
63, 64 : 전압공급회로 90 : 표시부
91 : 구동회로 92 : 데이타 드라이버
93 : 주사 드라이버 94 : 화소
95 : 스위칭소자 96 : 데이타선
97 : 주사선 121 : 샘플링 플립-플롭
122 : 홀딩 플립-플롭 123 : 선택제어회로
124-127 : 아날로그 스위치 128-131 : 신호지연회로
본 발명은 평판형 표시장치의 구동회로와 이를 이용한 구동방법에 관한 것으로, 특히 디지탈 영상신호를 수신하고 수신된 디지탈 영상신호에 따라 계조를 갖는 화상을 생성하는 표시장치에 관한 것이다.
제1도는 디지탈 영상신호에 따라 다수의 계조화상들을 표시하는 표시장치를 구동하기 위한 종래의 구동회로의 데이타 드라이버를 보여준다. 설명의 편의상, 디지탈 영상신호는 2비트(D0,D1)로 구성되었다고 하자. 이 데이타 드라이버는 주사신호에 의해 선택된 1주사선상의 N(N은 양의 정수임)개의 화소에 구동전압을 공급한다.
제2도는 제1도의 데이타 드라이버의 일부분의 회로도이다. 이 회로(20)는 한개의 주사선상의 상기 N개 화소들중의 n번째 화소(여기서 n은 1과 N 사이의 정수)에 데이타선을 통해 구동전압을 공급한다. 이 회로(20)에는 디지탈 영상데이타(D0,D2)의 비트를 각각 수니하는 샘플링 플립-플롭(21), 홀딩 플립-플롭(22), 디코더(23) 및 4개의 아날로그 스위치(24∼27)가 있다. 아날로그 스위치들(24∼27)에는 4개의 별도의 전압원으로부터 신호전압(V0∼V3)이 각각 공급된다. 샘플링 플립-플롭(21)으로는 D 플립-플롭이나 기타 여러 다른 플립-플롭을 사용할 수 있다.
이하, 제2도의 회로(20)의 동작을 설명하면 다음과 같다. n번째 화소에 대응하는 샘플링 펄스(Tsmpn)의 상승시, 샘플링 플립-플롭(21)이 디지탈 영상데이타(D0,D1)를 받아 홀드한다. 신호 주사선상의 1∼n번째 화소에 대한 이런 영상데이타의 샘플링이 완료되면(즉, 1수평기간에 대응하는 샘플링이 완료되면), 홀딩 플립-플롭(22)에 출력펄스(OE)가 인가된다. 홀딩 플립-플롭(22)은 이 출력펄스(OE)를 수신하자마자 샘플링 플립-플롭(21)으로부터 디지탈 영상데이타(D0,D1)를 받아서 디코더(23)로 보낸다. 디코더(23)는 디지탈 영상데이타(D0,D1)를 받아서 디코더(23)로 보낸다. 디코더(23)는 디지탈 영상데이타(D0,D1)의 각 비트를 디코드하고, 이렇게 디코드 된 각각의 비트값에 따라 아날로그 스위치(24)를 ON한다. 그 결과, 이렇게 ON되는 아날로그 스위치(24,25,26,27)에 대응하는 4개의 별도의 전압원에서 공급되는 신호전압들(V0∼V3)중의 하나가 회로(20)에서 출력된다.
이런 종래의 데이타 드라이버는 2n개의 별도의 전압원들(여기서 n은 디지탈 영상 데이타를 구성하는 비트의 갯수)이 필요하다. 따라서, 디지탈 영상데이타가 1비트만 증가해도 필요한 전압원수가 2배로 된다. 예컨대, 디지탈 영상데이타가 16 계조화상을 표시하기 위해 4개의 비트로 구성될 경우에는 필요한 전압원수가 24=16개이다. 마찬가지로, 디지탈 영상데이타가 32 계조화상을 표시하기 위해 5개의 비트로 구성될 경우에는 필요한 전압원수가 25=32개이다. 또, 64 계조화상을 표시하는 6-비트 디지탈 영상데이타의 경우에는 필요한 전압원수가 26=64개이다.
이런 전압원들은 데이타 드라이버의 아날로그 스위치들을 통해 액정패널 등의 표시패널에 연결되고, 이 표시 패널때문에 전압원에 과부하가 걸린다. 따라서, 각각의 전압원은 이런 과부하를 충분히 구동할만한 성능을 가질 필요가 있다. 고성능 전압원의 갯수의 증가는 전체 구동회로의 단가를 높이는 중요한 요인이다. 또, 구동회로의 LSI 회로안에 고성능 전압원들을 쉽게 배치할 수 없기 때문에, 전압원은 LSI 회로 외부에 배치되어야 한다. 이것은, 액정패널을 구동하는 신호전압들이 LSI 회로 외부의 전압원에서 공급되어야 한다는 것을 의미한다. 그 결과, 전압원의 갯수가 증가할수록, LSI 회로의 입력단자수가 증가되어야 한다. 이렇게 입력단자가 많은 LSI 회로는 제작이 곤란하다. 혹여 이런 LSI 회로의 제작이 가능해도, 실장상이나 생산상의 문제가 생겨, 양산은 불가능하다.
이런 문제점을 해결하기 위해, 본 방법을 사용한 구동법과 구동회로가 일본국 특허공개공보 6-27900에 개시되어 있다. 이 구동법과 구동회로에서는, 다수의 보간 전압들을 발생시키는데 계조용 기준전압을 공급하는 외부 전압원을 사용하였고, 계조용 기준전압들과 보간 전압들을 이용하여 여러 계조들을 얻을 수 있었다. 이렇게 하면 전압원보다 많은 수의 여러 계조들을 얻을 수 있다. 이 구동법을 사용하는 여러가지 데이타 드라이버들이 실용화되었다.
제3도는 제안된 구동회로내의 데이타 드라이버의 일부분의 회로(30)를 도시한 것이다. 이 회로(30)에 따르면, 외부 전압원에서 공급되는 4개의 계조용 기준전압 V0, V2, V5, V7에서 4개의 보간전압(V0+2V2)/3, (2V2+V5)/3, (V2+2V5)/3, (2V5+V7)/3를 구할 수 있다. 그러므로, 4개의 계조용 기준전압만으로도 8계조가 구해진다.
제4도는, 예컨대, 제3도의 회로(30)에서 데이타선으로 출력되는 신호전압 V1의 파형(실선)과, 종래의 교류 구동법에 따라 종래의 데이타 드라이버에 의해 구동되는 액정패널의 공통전극(도시안됨)에 인가된 신호전압 VCOM의 파형(파단선)을 나타낸 것이다. 제4도에서 전체 구동회로는 이상적인 무부하 상태에서 동작한다고 가정한다. 신호전압 V1은 전술한 4개의 보간전압들중의 하나이고, 디지탈 영상데이타 값이 1일 경우 계조용 기준전압 V0과 V2에서 생성된다. 제4도에 도시된 것과 같이, 1출력기간중에 2개의 계조용 기준전압 V0과 V2의 총시간의 비율이 1 : 2가 되도록 신호전압 V1이 V0와 V2사이를 주기적으로 진동한다. 이런 종래의 데이타 드라이버는 신호전압의 극성이 각 수평기간의 개시시에 정부 또는 그 역으로 변하는 소위 라인 반전방식보에 따라 동작하므로, 액정표시장치의 열화를 방지한다. 1출력기간은 일반적으로 1수평기간과 같게 세트된다.
제5도는 제4도에 도시된 진동전압 V1과 비교한, 계조용 기준전압 V0, V2의 파형도이다.
제6도는 계조용 기준전압 V0를 데이타 드라이버에 공급하는 전압공급회로(63)와 계조용 기준전압 V2를 데이타 드라이버에 공급하는 전압공급회로(64)를 보여준다. 이 전압공급회로(63,64)에는 각각 연산증폭기(61,62)가 있다. 제3도에 도시된 회로(30)에서, 계조용 기준전압 V0, V2는 각각 아날로그 스위치(34,35)로 공급된다. 회로(30)에서는 선택제어회로(33)의 제어신호 출력에 따라 아날로그 스위치(34,35)의 ON/OFF 상태를 절환함으로써 진동전압 V1이 발생된다.
제7도는 연속하는 복수의 수평기간에서 여러개의 회로들(30) 전체가 진동전압 V1을 출력할 경우의 계조용 기준전압 V0의 파형도이다. 예컨대, VGA형 액정팬러에서는 1주선의 회로(30)의 갯수가 640×3(RGB)=1920이다. 어떤 수평기간에서 액정 패널의 여러 주사선중의 하나에 상당하는 회로(30) 전체가 진동전압 V1을 출력한다고 가정하자. 이것은, 진동전압 V1의 전압레벨에 상당하는 계조로 액정패널의 끝에서 끝까지 직선을 긋는 것에 상당한다. 그 뒤의 다른 수평기간에서 액정패널의 여러 주사선중의 다른 하나에 상당하는 회로(30) 전체가 진동전압 V1을 출력한다고 가정하자. 이것은, 진동전압 V1의 전압레벨에 상당하는 계조로 액정패널의 끝에서 끝까지 또하나의 직선을 긋는 것에 상당한다.
제7도에 도시된 바와 같이, 휘스커(whisker)형과 같은 전압변화가 계조용 기준전압 V0에서 발생한다. 전압이 변화하는 원인은 다음과 같다.
제3도에 도시된 아날로그 스위치(34,35)가 ON/OFF 상태를 절환할 때는, 아날로그 스위치(34,35) 둘다 ON상태로 되는 순간이 존재한다. 이 때문에 전압공급회로(63,64) 사이에 관통 전류가 흐른다. 계조용 기준전압 V0의 이런 잡음 성분(즉, 계조용 기준전압 V0의 전압변화)은 여러 회로(30)에서 진동전압 V1이 출력하는 방법에 따라 변한다. 전술한 VGA형 액정패널에서, 진동전압 V1을 출력하는 회로(30)의 수는 매주사선보다 0∼1920개이다.
계조용 기준전압의 잡음 성분의 레벨이 회상에 따라 변할 경우, 이 잡음 성분때문에 계조용 기준전압의 평균값이 변할 수 있다. 계조용 기준전압의 평균값이 변화때문에 전체적으로 영상에 새도잉 등의 열화가 생길 수도 있다. 또, 전압공급회로(63, 64) 사이에 관통 전류가 흐르면 불필요한 전력소모가 증가된다.
전술한 문제점들은 다른 계조용 기준전압에도 마찬가지로 적용된다.
전압원에서 공급되는 전압에 전술한 잡음 성분이 나타나는 문제가 생길 때의 종래의 한 해결책은 이 잡음 성분의 발생을 억제하는 커패시터를 배치하는 것이다. 그러나, 제6도에 도시된 전압공급회로(63,64)와 같은 계조용 기준전압원에는 어떤 캐패시터도 사용할 수 없다. 이는, 커패시터 자체가 구형파를 갖는 신호전압을 출력해야 하는 전압원의 부하로 되기 때문이다.
본 발명의 표시장치를 구동하기 위한 구동회로는, 디지탈 영상데이타에 따라 복수의 제어신호를 생성하는 제어신호 생성수단; 복수의 제어신호들을 수신하고, 이들 복수의 제어신호에 응답하여 전압원에서 공급되는 복수의 전압신호들중의 적어도 하나를 선택적으로 출력하는 전압신호 출력수단; 및 복수의 제어신호들 각각에 대해 소정의 변화가 발생할 때, 이 소정의 변화를 소정 기간 Δt만큼 지연시켜 상기 전압신호 출력수단으로 전달하는 신호지연수단;을 포함한다.
본 발명의 일 실시예에서, 전압신호 출력수단은 1출력기간중에 레벨이 각각 다른 전압신호들을 상보적으로 출력한다.
본 발명의 다른 실시예에서, 상기 복수의 제어신호들 각각은 제1전압레벨과 제2전압레벨중의 하나를 갖고, 상기 소정의 변화는 제1전압레벨로부터 제2전압레벨의 제어신호의 변화이다.
본 발명의 또다른 실시예에서, 전압신호 출력수단이 복수의 스위칭 수단을 갖고, 이 스위칭 수단 각각은 복수의 제어신호들 각각에 응답하여 ON 상태와 OFF 상태 사이에서 각각 절환되며, 전압신호 공급수단에서 스위칭수단으로 공급되는 전압신호는 상기 스위칭 수단이 ON 상태에 있을 때만 출력된다.
본 발명의 다른면에 따르면, 표시장치를 구동하는 구동회로는; 디지탈 영상데이타에 따라 복수의 제어신호들을 생성하는 제어신호 생성수단; 및 각각 상기 제어신호 발생수단에 연결되어, 복수의 제어신호들중의 하나를 수신하고 이렇게 수신된 제어신호에 응답하여 ON 상태와 OFF 상태 사이에서 절환되는 복수의 스위칭 수단;을 포함하고, 상기 전압신호 공급수단에서 상기 스위칭 수단으로 공급되는 전압신호는 상기 스위칭수단이 ON 상태일 때만 출력되며; 상기 스위칭 수단은 ON 상태에서 OFF 상태로의 변화와 관련된 제1스위칭 특성과 OFF 상태에서 ON 상태로의 변화와 관련한 제2스위칭 특성을 갖고, 상기 제1스위칭 특성은 제2스위칭 특성과는 다르다.
본 발명의 일 실시예에서, 상기 복수의 제어신호들 각각은 제1전압레벨과 제2전압레벨중의 하나를 갖고, 상기 제1스위칭 특성은 제어신호가 제1전압레벨에서 제2전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 ON되는 시각까지의 제1기간을 포함하며, 상기 제2스위칭 특성은 제어신호가 제2전압레벨에서 제1전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 OFF되는 시각까지의 제2기간을 포함하고, 상기 제1기간이 제2기간보다 짧다.
본 발명의 또다른 면에 따르면, 표시장치가 복수의 화소를 갖는 표시부와 이 표시부를 구동하는 구동회로를 포함하고, 구동회로는; 디지탈 영상데이타에 따라 복수의 제어신호를 생성하는 제어신호 생성수단; 상기 복수의 제어신호들을 수신하고, 이 제어신호들에 응답하여 전압공급수단에서 공급되는 복수의 전압신호들중의 적어도 하나를 선택적으로 출력하는 전압신호 출력수단; 및 상기 복수의 제어신호 각각에 대해 소정의 변화가 발생할 때, 이 소정의 변화를 소정의 기간 Δt만큼 지연시켜 상기 전압신호 출력수단으로 전달하는 신호지연수단;을 갖는다.
본 발명의 또다른 면에 따르면, 표시장치가 복수의 화소를 갖는 표시부와 이 표시부를 구동하는 구동회로를 포함하고, 상기 구동회로는; 디지탈 영상데이타에 따라 복수의 제어신호를 생성하는 제어신호 생성수단; 및 각각 상기 제어신호 발생수단에 연결되어, 복수의 제어신호들중의 하나를 수신하고 이렇게 수신된 제어신호에 응답하여 ON 상태와 OFF 상태 사이에서 절환되는 복수의 스위칭 수단;을 포함하고, 상기 전압 신호 공급수단에서 상기 스위칭 수단으로 공급되는 전압신호는 상기 스위칭수단이 ON 상태일 때만 출력되며, 상기 스위칭 수단은 ON 상태에서 OFF 상태로의 변화와 관련된 제1스위칭 특성과 OFF 상태에서 ON 상태로의 변화와 관련한 제2스위칭 특성을 갖고, 상기 제1스위칭 특성은 제2스위칭 특성과는 다르다.
본 발명의 일 실시예에서, 상기 복수의 제어신호들 각각은 제1전압레벨과 제2전압레벨중의 하나를 갖고, 상기 제1스위칭 특성은 상기 제어신호가 제1전압레벨에서 제2전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 ON되는 시각까지의 제1기간을 포함하며, 상기 제2스위칭 특성은 상기 제어신호가 제2전압레벨에서 제1전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 OFF 되는 시각까지의 제2기간을 포함하고, 상기 제1기간이 제2기간보다 짧다.
그러므로, 이상 설명한 본 발명은 (1)진동전압 구동법에 따라 구동회로에서 진동 전압이 출력될 경우 생기는 계조용 기준전압의 잡음성분을 억제할 수 있는 표시장치의 구동회로를 제공하고; (2)진동전압 구동법에 따라 구동회로에서 진동전압이 출력될 경우에 생기는 계조용 기준전압의 잡음성분을 억제할 수 있는 구동회로가 구비된 표시장치를 제공한다는 장점을 가지고 있다.
이하, 첨부 도면들을 참조하여 본 발명을 상세히 설명하면 다음과 같다. 본 명세서에는 본 발명에 따른 구동법과 구동회로에 의해 구동되는 표시장치로 매트릭스형 액정표시장치를 예로 들었지만, 본 발명의 구동법과 구동회로는 다른 형식의 표시장치에도 응용될 수 있다.
제8도는 본 발명에 따른 구동법과 구동회로에 의해 구동되는 매트릭스형 액정표시장치의 구성을 보여주는 개략도이다. 이 액정표시장치에는 영상을 표시하기 위한 표시부(90)와, 표시부(90)를 구동하기 위한 구동회로(91)가 있다. 구동회로(91)에는 영상신호와 주사신호를 표시부(90)에 각각 제공하는 데이타 드라이버(92)와 주사 드라이버(93)가 있다. 데이타 드라이버를 소스 드라이버 또는 열 드라이버라고도 한다. 주사 드라이버는 게이트 드라이버 또는 행 드라이버라고도 한다.
표시부(90)에는 M×N 행열의 화소(94) (M은 각 열의 화소이고 N은 각 행의 화소로 둘다 양의 정수임)와, 이 화소(94)에 각각 연결된 스위칭소자(95)가 있다.
데이타 드라이버(92)에는 N개의 출력단자 S(i) (i=1, 2, …, N)는 각각 N개의 데이타선(96)을 통해 대응 스위칭소자(95)에 연결된다. 마찬가지로 주사 드라이버(93)에는 M개의 출력단자 G(j)(j=1, 2, …, M)가 있다. M개의 출력단자 G(j)는 M개의 주사선(97)을 통해 대응 스위칭소자(95)에 각각 연결된다. 스위칭소자(95)로는 박막 트랜지스터(TFT) 또는 다른 스위칭소자를 사용할 수 있다. 데이타선은 소스 선 또는 열 선이라고도 한다. 주사선은 게이트 선 또는 행 선이라고도 한다.
주사 드라이버(93)는 소정 기간동안 하이레벨로 유지되는 신호전압을 출력단자 G(j)으로부터 대응 주사선(97)으로 출력한다. 이 소정 기간을 1수평기간 jH(j는 1과 M사이의 정수)라 한다. 모든 수평기간 jH를 합산(즉, 1H+2H+3H+…+MH)하여 구해진 총 기간을 1수직 기간이라 한다.
출력단자 G(j)로부터 주사선(97)으로 출력되는 전압의 레벨이 하이이면, 이 출력단자 G(j)에 연결된 스위칭소자(95)가 ON 상태에 있다. 스위칭소자(95)가 ON 상태에 있으면, 이 스위칭소자에 연결된 화소(94)는 데이타 드라이버(92)의 출력단자 S(j)로 부터 대응 데이타 선(96)으로 출력되는 전압에 따라 충전된다. 이렇게 충전된 화소(94)는 데이타 드라이버(92)로부터 공급될 후속 전압에 의해 재충전될 때까지 약 1수직 기간동안 변화하지 않는다.
제9도는 수평 동기신호 Hsyn에 의해 결정되는 j번째 수평기간 jH 동안의 디지탈 영상데이타(DA), 샘플링펄스(Tsmpi) 및 출력펄스신호(OE) 사이에 관계를 나타낸 것이다. 제9도에 도시된 바와 같이, 샘플링펄스 Tsmp1, Tsmp2, Tsmpi, …, TsmpN이 차례대로 데이타 드라이버(92)에 인가되는 동안, 디지탈 영상데이타 DA1,DA2, …,DAi, …,DAN이 데이타 드라이버(92)로 보내진다. 그 뒤, 출력펄스신호(OE)에 의해 결정된 j번째 출력펄스 OEj가 데이타 드라이버(92)에 인가된다. 데이타 드라이버(92)는 j번째 출력펄스 OEj를 받자마자 디지탈 영상데이타 DA1∼DAN에 따라 그 출력단자 S(1)∼S(N) 각각으로부터 대응 데이타선(96)으로 전압을 출력한다.
제10도는 수직 동기신호 Vsyn에 의해 결정된 1수직기간동안의 수평 동기신호 Hsyn, 디지탈 영상데이타 Da, 출력펄스신호 OE, 및 데이타 드라이버(92)와 주사 드라이버(93)의 출력 타이밍 사이의 관계를 나타낸 것이다. 제10도에서, SOURCE(j)는 데이타 드라이버(92)에서의 전압출력 레벨을 나타내는데, 이것은 j번째 수평기간 jH 동안에 데이타 드라이버(92)로 전송된 N세트의 디지탈 영상데이타 DA에 따른 것이고 제9도에 도시된 것과 같은 타이밍을 갖는다. SOURCE(j)는 해칭선으로 표시된 장방형 면적으로 도시되었고 데이타 드라이버(92)의 N 출력단자 S(1)∼S(N) 전체로부터의 전압 출력 범위를 표시한다. SOURCE(j)로 표시된 전압들이 데이타 선(96)에 인가되는 동안, 주사 드라이버(93)의 j번째 출력단자 G(j)에서 j번째 주사선(97)으로 출력되는 전압이 하이레벨로 변화되어, j번째 주사선(97)에 연결된 N개의 스위칭소자들(95) 전체를 ON한다. 그 결과, 이들 N개의 스위칭소자(95)에 각각 연결된 N개의 화소(94)는 데이타 드라이버(92)에서 대응 데이타선(96)으로 인가된 전압에 따라 변화된다.
전술한 과정은 M회, 즉 첫번째부터 M번째 주사선(97)에 걸쳐 반복되어, 1수직기간에 대응하는 영상이 표시된다. 논인터레이스(non-interlace) 표시장치에서는 생성된 영상이 화면상에 1화면으로 된다.
본 명세서에서, 출력펄스신호 OE의 j번째 출력펄스 OEj와 (j+1)번째 출력펄스 OEj+1사이의 시간간격을 1 출력기간라 한다. 이것은, 1 출력기간이 제10도에 도시된 SOURCE(j)로 나타난 각 기간과 같다는 것을 의미한다. 통상의 선순차주사가 실행될 경우, 1출력기간이 1수평기간과 같아질 수 있다. 그 이유는 다음과 같다. 데이타 드라이버(92)에서 1수평(주사)선에 대한 디지탈 영상데이타에 대응하는 전압을 데이타 선(96)으로 출력하는 동안, 그다음 수평선에 대한 디지탈 영상데이타의 샘플링이 실행된다. 이런 전압들이 데이타 드라이버(92)로부터 출력될 수 있는 최대 허용 시간은 1수평기간과 같다. 또, 출력기간이 길어지는 등의 특별한 경우를 제외하고는, 화소가 더 정밀하게 충전될 수 있다. 그러므로, 이상 설명한 구동회로에서, 1출력기간은 1수평기간과 같다. 그러나, 본 발명에 따르면, 1출력기간이 반드시 1수평기간과 같을 필요는 없다.
제11도는 구동회로(90)의 데이타 드라이버(92)의 일부분의 회로도이다. 이 회로에 참고번호 120을 부가한다. 이 회로(120)에서는 n번째 출력단자 S(n)(n은 1과 N 사이의 정수)으로부터 대응 데이타선(96)으로 신호전압이 출력된다. 본 실시예에서는 디지탈 영상데이타가 3비트(D0,D1,D2)로 구성되었다고 하자.
회로(120)에는 디지탈 영상데이타(D0,D1,D2)의 각각의 비트를 수신하고 홀딩하는 샘플링 플립-플롭(121)과 홀딩 플립-플롭(122)이 있다. 이 회로(120)에는 또한 선택 제어회로(123), 신호지연회로(128∼131), 및 4개의 아날로그 스위치(124∼127)가 있다. 선택제어회로(123)에서는 수신된 디지탈 데이타에 따라 아날로그 스위치(124∼127)의 ON/OFF 상태를 각각 제어하기 위한 다수의 제어신호들이 발생된다. 신호지연회로(128∼131)는 다수의 제어신호들을 각각 수신하고 이렇게 수신된 제어신호들을 소정 시간의 경과 후에 출력한다. 아날로그 스위치(124∼127)는 신호지연회로(128∼131)에서 지연된 제어신호들을 수신하고 이 제어신호들에 응답하여 ON/OFF된다. 레벨이 각각 다른 계조용 기준전압(V0,V2,V5,V7)이 각각 아날로그 스위치(124∼127)로 공급된다. 선택제어회로(123)에는 신호 t가 공급된다.
이제, 제11도를 참조하여 회로(120)의 동작을 설명한다.
n번째 화소에 대응하는 샘플링펄스 Tsmpn가 상승할 때, 샘플링 플립-플롭(121)이 디지탈 영상데이타의 각 비트 (D0,D1,D2)를 받아서 홀딩한다. 1수평기간에 대응하는 샘플링이 끝나면, 홀딩 플립-플롭(122)에 출력펄스 OE가 인가된다. 홀딩 플립-플롭(122)은 출력펄스 OE를 수신하자마자 샘플링 플립-플롭(121)에서 디지탈 영상데이타(D0,D1,D2)를 받아서 선택제어회로(123)로 출력한다. 선택제어회로(123)에는 입력단자 d0,D1,D2와 출력단자 S0, S2, S5, S7이 있다. 디지탈 영상데이타 (D0,D1,D2)의 3비트는 선택제어회로(123)의 입력단자 d0,D1,D2로 각각 입력된다. 선택제어회로(123)의 출력단자 S0, S2, S5, S7에서는 아날로그 스위치(124∼127)의 ON/OFF 상태를 제어하기 위한 제어신호 C0, C2, C5, C7가 각각 출력된다.
표 1은 선택제어회로(123)의 입출력 사이의 관계를 나타낸 논리표이다. 표 1에서 d2,D1,D0의 값은 선택제어회로의 입력단자 d2,D1,D0로 각각 입력되는 디지탈 영상데이타의 3개 비트의 값이고, S0, S2, S5, S7의 값은 선택제어회로(123)의 출력단자 S0, S2, S5, S7에서 각각 출력되는 제어신호 C0, C2, C5, C7의 값이다. 표 1에서 공란은 제어신호의 값이 0임을 의미한다. t는 신호 t의 값이 1일 때는 제어신호의 값이 1이고 t의 값이 0일 때는 제어신호의 값이 0임을 나타낸다.는 신호 t의 값이 1일 때는 제어신호의 값이 0이고 t의 값이 0일 때는 제어신호의 값이 1임을 나타낸다.
신호 t는 듀티비 1 : 2로 0과 1사이에서 주기적으로 교호하는 펄스신호이다. 특히, 신호 t의 값이 0일 때의 시간과 1일 때의 시간의 비는 1 : 2이다.
표 1에 나타난 실시예에서, 입력단자 d,D,D에 입력된 3개의 비트의 값이 각각 0, 0, 1이면, 출력단자 S에서 출력되는 제어신호 C의 값은 신호의 값과 같고, 출력단자 S2에서 출력되는 제어신호 C2의 값은 신호 t의 값과 같다. 그 결과, 제어신호 C0, C2가 신호 t와 같은 주기로 0과 1사이를 진동하게 되어, 제어신호 C0, C2가 모든 시간의 상보값을 갖는다.
신호지연회로(128∼131)는 로우레벨에서 하이레벨로의 입력신호의 변화 타이밍을 소정 기간 Δt Ci만큼 지연시킨다. 여기서, 신호지연회로(128∼131)로 입력된 제어신호를 Ci로 표시하고 출력된 신호를 Ci'로 표시한다. 신호 Ci'가 로우레벨에서 하이레벨로 변하는 타이밍은 신호 Ci가 로우레벨에서 하이레벨로 변하는 타이밍에 비하여 Δt만큼 지연된다. 제어신호 C0'는 시간지연 Δt 이외에는 제어신호 C0와 동일하다.
제12도는 신호지연회로(128∼131)의 대표적인 회로도이다. 이 회로에는 입력단자, 출력단자, 소정 시간만큼 신호를 지연하기 위한 지연소자 Di, 및 2-입력 AND 소자인 ANDi가 있다. 예컨대, 지연소자 Di는 상승시간이 긴 버퍼를 적당한 갯수 직렬연결하여 실현된다. 선택제어회로(123)의 출력단자 Si는 지연소자 Di의 입력단자와 2-입력 AND 소자인 ANDi의 한 입력단자에 연결된다. 지연소자 Di의 입력단자와 2-입력 AND 소자인 ANDi의 한 입력단자에 연결된다. 지연소자 Di의 출력단자는 2-입력 AND 소자인 ANDi의 나머지 입력단자에 연결된다. 2-입력 AND소자 ANDi의 출력단자는 대응 아날로그 스위치에 연결된다. 지연소자 Di는 제어신호 Ci를 수신하고 이 신호와 비교하여 소정시간 지연된 제어신호 dCi를 출력한다. 2-입력 AND소자 ANDi는 제어신호 Ci와 지연된 제어신호 dCi를 수신하고 이들 신호 사이에서 AND 동작을 실행하여 제어신호 Ci'를 생성한다. 그 결과, 제어신호 Ci'가 대응 아날로그 스위치로 공급된다. 여기서, i는 0, 2, 5 또는 7이다.
제13도는 제어신호 C0와 C2가 신호 t와 같은 주기로 0과 1사이를 진동할 경우의 제어신호 C0와 C2, 제어신호 dC0와 dC2, 및 제어신호 C0'와 C2'의 파형도이다. 이 실시예에서는 지연소자 D0와 D2때문에 Δt의 지연이 생겼다고 하자. 제13도에 도시된 바와 같이, 제어신호 C0'가 로우레벨에서 하이레벨로 변하는 시각 TA'는 제어신호 C2'가 하이레벨에서 로우레벨로 변하는 시각 TA에 비해 Δt만큼 지연된다. 마찬가지로, 제어신호 C2'가 로우레벨에서 변하는 시각 TB'도 제어신호 C0'가 하이레벨에서 로우레벨로 변하는 시각 TB에 비해 Δt만큼 지연된다. 그러므로, 지연시간 Δt 때문에, 제어신호 C0'와 C2'가 동시에 변화하지 않게되어, 이들신호가 동시에 둘다 하이레벨에 있는 순간이 존재하지 않게 된다.
제11도의 신호지연회로(128∼131)는 선택제어회로(123)에 배치될 수 있다. 제14도는 선택제어회로(123)의 대표적인 회로도이다.
다시 제11도에 따르면, 전압 레벨이 각각 다른 계조용 기준전압 V0, V2, V5, V7은 각각 4개의 아날로그 스위치(124∼127)에 인가된다. 이들 전압은 V0V2V5V7또는 V0V2V5V7을 만족한다. 이들 전압을 인가하는 회로로는, 예컨대 전압공급회로(63,64)를 사용할 수 있다. 아날로그 스위치(124∼127) 각각에는 제어단자가 있다. 아날로그 스위치(124∼127)의 제어단자들은 신호지연회로(128∼131)에 각각 연결된다. 제어신호 C0', C2', C5', C7'는 각각의 대응 제어단자를 통해 아날로그 스위치(124∼127)로 공급된다. 아날로그 스위치(124∼127) 각각은 하이레벨(예컨대, 1)의 제어신호를 수신할 때 ON 상태에 있지만, 로우레벨(예컨대, 0)의 제어신호를 수신할 때는 OFF 상태에 있다. 아날로그 스위치(124∼127) 각각에 공급된 전압은 아날로그 스위치가 ON 상태에 있을 때만 데이타선(96)으로 출력된다.
전술한 바와 같이, 전압 V0과 V2사이를 진동하는 진동전압 V1을 발생시키기 위해 아날로그 스위치(124,125)의 ON/OFF 상태를 절환할 필요가 있을 경우에도, 제어신호 C0'와 C2'가 둘다 하이레벨에 있는 순간이 없게 된다. 그러므로, 아날로그 스위치(124,125) 둘다 동시에 ON 상태에 있는 순간이 없게 된다. 이렇게 되면, 아날로그 스위치(124,125)의 ON/OFF 상태를 절환할 때 전압 V0를 공급하는 전압공급회로(63)와 전압 V2를 공급하는 전압공급회로(64) 사이에 관통전류가 흐르는 것을 억제할 수 있다.
마찬가지로, 전압 V1이외의 진동전압이 발생할 때고 관통전류를 억제할 수 있다.
제15도는 제11도에 도시된 회로(120)를 구동회로로 사용한 경우의 계조용 기준 전압 V0의 개선된 파형을 도시한 것이다. 제15도의 계조용 기준전압의 파형과 제7의 계조용 기준전압의 파형을 비교하면, 계조용 기준전압에서 생기는 휘스커 모양의 잡음성분이 거의 제거되었음을 알 수 있다.
한편, 아날로그 스위치(124∼127)가 ON되거나 OFF될 때 상승 특성을 조정해도 관통전류의 발생을 억제할 수 있다.
제16도는 아날로그 스위치(124∼127) 각각의 대표적인 상승 특성을 보여준다. 수평축은 시간 t를, 수직축은 아날로그 스위치의 저항값을 나타낸다. 아날로그 스위치의 저항값이 106Ω이면, 아날로그 스위치가 사실상 OFF 상태에 있다. 아날로그 스위치의 저항값이 0Ω이면, 아날로그 스위치가 사실상 ON 상태에 있다. 제16도에 도시된 것과 같이, 제어신호 Ci가 로우레벨에서 하이레벨로 변하는 시각 t1에서 아날로그 스위치가 실제로 OFF되는 시각 t1'까지의 시간을 T1(=t1'-t1)이라 하고, 제어신호 Ci가 하이레벨에서 로우레벨로 변하는 시각 t2에서 아날로그 스위치가 실제로 ON되는 시각 t2'까지의 시간을 T2(=t2'-t2)라 한다. T2가 T1보다 짧으면, 아날로그 스위치(124∼127)중의 2 이상이 동시에 ON 상태에 있는 순간이 존재하지 않는다. 따라서, 전술한 실시예와 같은 효과를 얻을 수 있다. 제16도에 도시된 상승 특성을 갖는 아날로그 스위치는, 에컨대 아날로그 스위치의 p형 특성과 n형 특성의 균형을 흐트리면 얻을 수 있다.
본 발명에 따르면, 진동전압 구동법에 따라 구동회로에서 진동전압을 출력할 때 구동회로내의 2개 또는 그이상의 아날로그 스위치들이 동시에 OFF상태에서 ON상태로 변화하지 않는다. 그 결과, 전압공급회로들 사이에 관통전류가 흐르는 것을 억제할 수 있고, 계조용 기준전압의 잡음 성분을 억제할 수 있다. 또, 불필요한 전력소모도 방지할 수 있다.

Claims (9)

  1. 디지탈 영상데이타에 따라 복수의 제어신호를 생성하는 제어신호 생성수단; 복수의 제어신호들을 수신하고, 이들 복수의 제어신호에 응답하여 전압원에서 공급되는 복수의 전압신호들중의 적어도 하나를 선택적으로 출력하는 전압신호 출력수단; 및 복수의 제어신호들 각각에 대해 소정의 변화가 발생할 때, 이 소정의 변화를 소정 기간 Δt만큼 지연시켜 상기 전압신호 출력수단으로 전달하는 신호지연수단;을 포함하는, 표시장치를 구동하기 위한 구동회로.
  2. 제1항에 있어서, 상기 전압신호 출력수단이 1출력기간중에 레벨이 각각 다른 전압신호들을 상보적으로 출력하는 구동회로.
  3. 제1항에 있어서, 상기 복수의 제어신호들 각각이 제1전압레벨과 제2전압레벨중의 하나를 갖고, 상기 소정의 변화는 제1전압레벨로부터 제2전압레벨로의 제어신호의 변화인 구동회로.
  4. 제1항에 있어서, 상기 전압신호 출력수단이 복수의 스위칭 수단을 갖고, 이 스위칭 수단 각각은 복수의 제어신호들 각각에 응답하여 ON 상태와 OFF 상태 사이에서 각각 절환되며, 전압신호 공급수단에서 스위칭수단으로 공급되는 전압신호는 상기 스위칭 수단이 ON 상태에 있을 때만 출력되는 구동회로.
  5. 디지탈 영상데이타에 따라 복수의 제어신호들을 생성하는 제어신호 생성수단; 및 각각 상기 제어신호 발생수단에 연결되어, 복수의 제어신호들중의 하나를 수신하고 이렇게 수신된 제어신호에 응답하여 ON 상태와 OFF 상태 사이에서 절환되는 복수의 스위칭 수단;을 포함하고, 상기 전압신호 공급수단에서 상기 스위칭 수단으로 공급되는 전압신호는 상기 스위칭 수단이 ON 상태일 때만 출력되며; 상기 스위칭 수단은 ON 상태에서 OFF 상태로의 변화와 관련한 제1스위칭 특성과 OFF 상태에서 ON 상태로의 변화와 관련한 제2스위칭 특성을 갖고, 상기 제1스위칭 특성은 제2스위칭 특성과는 다른, 표시장치를 구동하기 위한 구동회로.
  6. 제5항에 있어서, 상기 복수의 제어신호들 각각은 제1전압레벨과 제2전압레벨중의 하나를 갖고, 상기 제1스위칭 특성은 제어신호가 제1전압레벨에서 제2전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 ON되는 시각까지의 제1기간을 포함하며, 상기 제2스위칭 특성은 제어신호가 제2전압레벨에서 제1전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 OFF되는 시각까지의 제2기간을 포함하고, 상기 제1기간이 제2기간보다 짧은 구동회로.
  7. 복수의 화소를 갖는 표시부와 이 표시부를 구동하는 구동회로를 구비한 표시 장치에 있어서; 상기 구동회로가, 디지탈 영상데이타에 따라 복수의 제어신호를 생성하는 제어신호 생성수단; 상기 복수의 제어신호들을 수신하고, 이 제어신호들에 응답하여 전압공급수단에서 공급되는 복수의 전압신호들중의 적어도 하나를 선택적으로 출력하는 전압신호 출력수단; 및 상기 복수의 제어신호 각각에 대해 소정의 변화가 발생할 때, 이 소정의 변화를 소정의 기간 Δt만큼 지연시켜 상기 전압신호 출력수단으로 전달하는 신호지연수단;을 갖는 표시장치.
  8. 복수의 화소를 갖는 표시부와 이 표시부를 구동하는 구동회로를 구비한 표시 장치에 있어서; 상기 구동회로가, 디지탈 영상데이타에 따라 복수의 제어신호를 생성하는 제어신호 생성수단; 및 각각 상기 제어신호 발생수단에 연결되어, 복수의 제어신호들중의 하나를 수신하고 이렇게 수신된 제어신호에 응답하여 ON 상태와 OFF 상태 사이에서 절환되는 복수의 스위칭 수단;을 포함하고, 상기 전압신호 공급수단에서 상기 스위칭 수단으로 공급되는 전압신호는 상기 스위칭수단이 ON 상태일 때만 출력되며; 상기 스위칭 수단은 ON 상태에서 OFF 상태로의 변화와 관련된 제1스위칭 특성과 OFF 상태에서 ON 상태로의 변화와 관련한 제2스위칭 특성을 갖고, 상기 제1스위칭 특성은 제2스위칭 특성과는 다른 표시장치.
  9. 제8항에 있어서, 상기 복수의 제어신호들 각각은 제1전압레벨과 제2전압 레벨중의 하나를 갖고, 상기 제1스위칭 특성은 상기 제어신호가 제1전압레벨에서 제2전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 ON되는 시각까지의 제1기간을 포함하며, 상기 제2스위칭 특성은 상기 제어신호가 제2전압레벨에서 제1전압레벨로 변화하는 시각부터 상기 스위칭 수단이 실제로 OFF 되는 시각까지의 제2기간을 포함하고, 상기 제1기간이 제2기간보다 짧은 표시장치.
KR1019940006003A 1993-03-24 1994-03-23 표시장치의 구동회로와 그 표시장치 KR970006862B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5065383A JPH06274133A (ja) 1993-03-24 1993-03-24 表示装置の駆動回路及び表示装置
JP93-65383 1993-03-24

Publications (2)

Publication Number Publication Date
KR940022366A KR940022366A (ko) 1994-10-20
KR970006862B1 true KR970006862B1 (ko) 1997-04-30

Family

ID=13285413

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940006003A KR970006862B1 (ko) 1993-03-24 1994-03-23 표시장치의 구동회로와 그 표시장치

Country Status (3)

Country Link
US (1) US5621426A (ko)
JP (1) JPH06274133A (ko)
KR (1) KR970006862B1 (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09152847A (ja) * 1995-09-29 1997-06-10 Sharp Corp 液晶表示パネルの駆動方法及びその駆動回路
US5828357A (en) * 1996-03-27 1998-10-27 Sharp Kabushiki Kaisha Display panel driving method and display apparatus
JP3501939B2 (ja) * 1997-06-04 2004-03-02 シャープ株式会社 アクティブマトリクス型画像表示装置
JP4156075B2 (ja) * 1998-04-23 2008-09-24 株式会社半導体エネルギー研究所 画像表示装置
TW573290B (en) * 2000-04-10 2004-01-21 Sharp Kk Driving method of image display apparatus, driving apparatus of image display apparatus, and image display apparatus
US6747626B2 (en) 2000-11-30 2004-06-08 Texas Instruments Incorporated Dual mode thin film transistor liquid crystal display source driver circuit
US20020175890A1 (en) * 2001-05-23 2002-11-28 Matsushita Electric Industrial Co., Ltd Liquid crystal driver device and liquid crystal driver unit
KR100769170B1 (ko) * 2001-06-11 2007-10-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 장치
US6771242B2 (en) * 2001-06-11 2004-08-03 Lg. Philips Lcd Co., Ltd. Method and apparatus for driving liquid crystal display
JP2003015612A (ja) * 2001-06-29 2003-01-17 Nec Corp 液晶ディスプレイの駆動方法、液晶表示装置及びモニタ
KR100438784B1 (ko) * 2002-01-30 2004-07-05 삼성전자주식회사 박막 트랜지스터형 액정 표시 장치의 소스 드라이버의출력 회로
ITMI20021424A1 (it) * 2002-06-27 2003-12-29 St Microelectronics Srl Dispositivo per il pilotaggio di colonne di un display a cristalli liquidi
US9153168B2 (en) * 2002-07-09 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Method for deciding duty factor in driving light-emitting device and driving method using the duty factor
US7800599B2 (en) * 2006-07-07 2010-09-21 Chunghwa Picture Tubes, Ltd. Display driving device, display device and method for driving display device
TWI395177B (zh) * 2008-07-10 2013-05-01 Novatek Microelectronics Corp 多通道驅動電路及其驅動方法
US8738175B2 (en) 2011-12-13 2014-05-27 Trimble Navigation Limited RFID for location of the load on a tower crane
US9121939B2 (en) 2013-03-15 2015-09-01 Trimble Navigation Limited Self calibration for crane geometry
US10204388B2 (en) 2013-04-19 2019-02-12 Trimble Inc. Method, system, and medium of construction project management
US9185517B2 (en) 2013-11-01 2015-11-10 Trimble Navigation Limited Long-life asset tracking
US10030358B2 (en) 2014-02-13 2018-07-24 Trimble Inc. Non-contact location and orientation determination of an implement coupled with a mobile machine
US20160034730A1 (en) 2014-07-31 2016-02-04 Trimble Navigation Limited Asset location on construction site
EP4300474A4 (en) * 2021-07-30 2024-02-28 BOE Technology Group Co., Ltd. PIXEL CIRCUIT, CONTROL METHOD AND DISPLAY DEVICE

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3955187A (en) * 1974-04-01 1976-05-04 General Electric Company Proportioning the address and data signals in a r.m.s. responsive display device matrix to obtain zero cross-talk and maximum contrast
US4297004A (en) * 1978-09-20 1981-10-27 Technical Research of Citizen Watch Co., Ltd. Liquid crystal display cell
US4348666A (en) * 1979-06-20 1982-09-07 Nippon Gakki Seizo Kabushiki Kaisha Signal level display apparatus
EP0031678B1 (en) * 1979-12-19 1986-06-11 Seiko Epson Corporation A voltage regulator for a liquid crystal display
JPS5823090A (ja) * 1981-08-03 1983-02-10 株式会社日立製作所 表示装置
JPS599641A (ja) * 1982-07-08 1984-01-19 Nippon Denso Co Ltd 液晶表示器駆動装置
JPS60257683A (ja) * 1984-06-01 1985-12-19 Sharp Corp 液晶表示装置の駆動回路
JPS6125184A (ja) * 1984-07-13 1986-02-04 株式会社 アスキ− 表示制御装置
JPS6142690A (ja) * 1984-08-03 1986-03-01 シャープ株式会社 液晶表示素子の駆動方法
US4775549A (en) * 1984-12-19 1988-10-04 Matsushita Electric Industrial Co., Ltd. Method of producing a substrate structure for a large size display panel and an apparatus for producing the substrate structure
FR2580110B1 (ko) * 1985-04-04 1987-05-29 Commissariat Energie Atomique
US5010327A (en) * 1985-09-06 1991-04-23 Matsushita Electric Industrial Co., Ltd. Method of driving a liquid crystal matrix panel
JPS6273294A (ja) * 1985-09-27 1987-04-03 カシオ計算機株式会社 画像表示装置
GB8622714D0 (en) * 1986-09-20 1986-10-29 Emi Plc Thorn Display device
DE3815399A1 (de) * 1987-05-08 1988-11-17 Seikosha Kk Verfahren zur ansteuerung einer optischen fluessigkristalleinrichtung
US5214417A (en) * 1987-08-13 1993-05-25 Seiko Epson Corporation Liquid crystal display device
US4870398A (en) * 1987-10-08 1989-09-26 Tektronix, Inc. Drive waveform for ferroelectric displays
ES2065327T3 (es) * 1987-10-26 1995-02-16 Canon Kk Aparato de control.
US5287095A (en) * 1988-12-09 1994-02-15 Hitachi, Ltd. Display device and its displaying method
JP2769345B2 (ja) * 1989-02-21 1998-06-25 三菱電機株式会社 表示制御装置
JP2685609B2 (ja) * 1989-12-06 1997-12-03 シャープ株式会社 表示装置の駆動回路
JP2854620B2 (ja) * 1989-09-01 1999-02-03 シャープ株式会社 表示装置の駆動方法
JP2854621B2 (ja) * 1989-09-01 1999-02-03 シャープ株式会社 表示装置の駆動回路
JP2520167B2 (ja) * 1989-04-04 1996-07-31 シャープ株式会社 表示装置のための駆動回路
DE69020036T2 (de) * 1989-04-04 1996-02-15 Sharp Kk Ansteuerschaltung für ein Matrixanzeigegerät mit Flüssigkristallen.
JPH07101335B2 (ja) * 1989-04-15 1995-11-01 シャープ株式会社 表示装置の駆動回路
US5266936A (en) * 1989-05-09 1993-11-30 Nec Corporation Driving circuit for liquid crystal display
JP2584871B2 (ja) * 1989-08-31 1997-02-26 キヤノン株式会社 表示装置
JP2642204B2 (ja) * 1989-12-14 1997-08-20 シャープ株式会社 液晶表示装置の駆動回路
JP2695683B2 (ja) * 1990-07-10 1998-01-14 三菱重工業株式会社 レジンボンド超砥粒砥石
EP0478386B1 (en) * 1990-09-28 1995-12-13 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
JP2659473B2 (ja) * 1990-09-28 1997-09-30 富士通株式会社 表示パネル駆動回路
JP2719224B2 (ja) * 1990-09-28 1998-02-25 シャープ株式会社 表示装置の駆動回路
JPH04136981A (ja) * 1990-09-28 1992-05-11 Sharp Corp 表示装置の駆動回路
JP2761128B2 (ja) * 1990-10-31 1998-06-04 富士通株式会社 液晶表示装置
JPH04194896A (ja) * 1990-11-28 1992-07-14 Internatl Business Mach Corp <Ibm> 階調表示方法及び装置
JP2912480B2 (ja) * 1991-08-22 1999-06-28 シャープ株式会社 表示装置の駆動回路
JP3256331B2 (ja) * 1993-06-15 2002-02-12 株式会社リコー 電子部品の接続方法

Also Published As

Publication number Publication date
US5621426A (en) 1997-04-15
JPH06274133A (ja) 1994-09-30
KR940022366A (ko) 1994-10-20

Similar Documents

Publication Publication Date Title
KR970006862B1 (ko) 표시장치의 구동회로와 그 표시장치
US7102610B2 (en) Display system with frame buffer and power saving sequence
KR100228248B1 (ko) 전압 출력 회로 및 화상 표시 장치
US6310616B1 (en) Voltage generating circuit, and common electrode drive circuit signal line drive circuit and gray-scale voltage generating circuit for display device
US6384817B1 (en) Apparatus for applying voltages to individual columns of pixels in a color electro-optic display device
US6700560B2 (en) Liquid crystal display device
US8094113B2 (en) Liquid crystal displaying apparatus using data line driving circuit
US6118421A (en) Method and circuit for driving liquid crystal panel
JPH1130974A (ja) 液晶表示装置の駆動制御用半導体装置および液晶表示装置
JPH0915560A (ja) 液晶表示装置及び液晶表示素子の駆動方法
KR0127102B1 (ko) 표시장치의 구동회로
KR0123910B1 (ko) 표시장치의 구동회로
KR100485508B1 (ko) 액정 디스플레이 장치와 그 구동 방법
KR970004243B1 (ko) 표시장치의 구동회로와 구동방법
KR960014499B1 (ko) 표시장치의 구동회로
KR100329538B1 (ko) 액정 표시 장치와 그 제어 회로 및 액정 표시 패널 구동 방법
JPH0389393A (ja) 表示装置の駆動回路
KR0150262B1 (ko) 표시장치의 구동회로
KR960016342B1 (ko) 디스플레이 모듈 구동 회로
EP0599622B1 (en) A driving circuit for driving a display apparatus and a method for the same
JPH09106265A (ja) 電圧出力回路および画像表示装置
JP3642343B2 (ja) 表示装置の駆動回路
JP2849034B2 (ja) 表示駆動装置
JP3309934B2 (ja) 表示装置
JPH0627900A (ja) 表示装置の振動電圧駆動法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20130924

Year of fee payment: 17

EXPY Expiration of term