KR950030545A - 출력 버퍼형 atm 스위치의 셀 우선제어 방법 및 장치 - Google Patents

출력 버퍼형 atm 스위치의 셀 우선제어 방법 및 장치 Download PDF

Info

Publication number
KR950030545A
KR950030545A KR1019950010373A KR19950010373A KR950030545A KR 950030545 A KR950030545 A KR 950030545A KR 1019950010373 A KR1019950010373 A KR 1019950010373A KR 19950010373 A KR19950010373 A KR 19950010373A KR 950030545 A KR950030545 A KR 950030545A
Authority
KR
South Korea
Prior art keywords
cell
logical queue
delay quality
output
class
Prior art date
Application number
KR1019950010373A
Other languages
English (en)
Other versions
KR0146847B1 (ko
Inventor
야스히또 이리에
겐지 야마다
Original Assignee
가네꼬 히사시
닛뽕덴끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛뽕덴끼 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR950030545A publication Critical patent/KR950030545A/ko
Application granted granted Critical
Publication of KR0146847B1 publication Critical patent/KR0146847B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3027Output queuing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5651Priority, marking, classes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5681Buffer or queue management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

복수개의 입력 포트와 복수개의출력 포트를 구비하고, 상기 입력 포트로부터 입력된 셀을 상기 출력 포트로 스위치/출력시키기 위한 스위치부와, 상기 스위치부의 출력 포트에 접속되고, 셀의 출력제어를 수행하기 위해 상기 출력 포트로부터 출력된 셀을 일시적으로 저장하기 위한 복수개의 출력 버퍼부를 포함하는 출력 버퍼형 ATM 스위치(1)의 셀 우선제어 방법이 제공된다. 폐기품질등급과 지연 품질등급이 각 셀에 부가된다. 셀을 일시적으로 저장하기 위한 복수개의 논리 큐가 지연 품질등급과 루팅 정보에 대응하여 버퍼 메모리 내에 종적으로 설정된다. 셀에 부가된 입력셀은 지연 품질등급과 루팅 정보를 근거로 하여 논리 큐내에 선택적으로 가입된다. 천이 처리가 각 논리 큐의 지연 픔질등급을 논리 큐에서의 셀 저장량에 의존하는 상위 및 하위 등급중의 하나로 변화시키기 위해 모든 논리 큐에 대해 수행된다. 천이 처리가 완료시에, 셀은 최하위 등급인 지연 품질등급을 갖는 논리 큐로부터 읽혀진다.

Description

출력 버퍼형 ATM스위치의 셀 우선제어 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예에 의한 출력 버퍼형 ATM스위치에서의 셀 우선제어 장치의 구성을 보여주는 블럭도.

Claims (13)

  1. 복수개의 입력 포트(14)와 복수개의 출력 포트(15)를 구비하고, 상기 입력 포트로부터 입력된 셀을 상기 출력 포트로 스위치/출력시키기 위한 스위치부(11)와, 상기 스위치부의 출력 포트에 접속되고, 셀의 출력제어를 수행하기 위해 상기 출력 포트로부터 출력된 셀을 일시적으로 저장하기 위한 복수개의 출력 버퍼부(12)을 포함하는 출력 버퍼형 ATM 스위치(1)의 셀 우선제어 방법에 있어서, 상기 방법은 폐기품질등급과 지연 품질등급을 각 셀에 부가하는 단계와, 상기 지연 품질등급과 루팅 정보에 대응하여 버퍼 메모리(2a) 내에서 셀을 일시 지정하기 위해 복수개의 논리 큐(22)를 가상적으로 설정하는 단계와, 상기 셀에 부가된 지연 품질등급과 루팅 정보를 근거로 하여 상기 논리 큐에 입력셀을 선택적으로 기입하는 단계와, 상기 각 논리 큐의 지연 품질등급을 상기 논리 큐내의 셀저장량에 의존하는 상위 및 하위 등급 중의 하나로 변화시키기 위해 상기 모든 논리 큐에 대해 천이 처리를 수행하는 단계 및, 상기 천이 처리의 완료후에, 최하위 등급의 지연 품질등급을 갖는 상기 논리 큐로부터 상기 셀을 읽은 단계를 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 방법.
  2. 제1항에 있어서, 상기 천이 처리는 상기 각각의 논리 큐에 있어서 현재 셀 저장량이 상기 논리 큐에서 프리셋된 초기 지연 품질등급에 대응하는 설정된 셀 저장 문턱값을 초과하는지의 여부를 체크하는 단계와, 셀 저장량이 셀 저장 문턱값을 초과할 때, 상기 선택된 논리 큐의 지연 품질등급을 상위 등급으로 변화시키는 단계 및, 셀 저장량이 셀 저장 문턱값 이하일 때, 상기 논리 큐의 지연 품질등급을 초기 지연 품질등급으로 변화시키는 단계를 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 방법.
  3. 제1항에 있어서, 상기 출력 버퍼부의 셀 저장량이 설정된 셀저장 문턱값을 초과하는지의 여부를 체크하는 단계 및, 상기 셀 저장량이 셀 저장 문턱값을 초과할 때, 셀 저장량이 셀 저장 문턱값을 초과하는 것을 나타내는 상기 출력 버퍼에 접속되는 상기 스위치부의 출력 포트에 대응하는 상기 논리 큐의 지연 품질등급을 최하위 지연 품질등급으로 변화시키는 단계를 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 방법.
  4. 제3항에 있어서, 상기 최하위 지연 품질등급은 읽기 금지등급이고, 읽기 금지등급으로 변화된 지연 품질등급을 갖는 상기 논리 큐로부터 셀의 읽기 액세스는 금지되는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 방법.
  5. 제1항에 있어서, 상기 논리 큐에서의 입력 셀을 선택적으로 기입하는 단계는, 지연 품질등급과 루팅 정보를 근거로 하여 선택된 상기 논리 큐의 셀 저장량이 셀에 부가된 폐기품질등급에 대응하는 폐기문턱값을 초과하는지의 여부를 체크하는 단계와, 상기 셀 저장량이 상기 폐기문턱값을 초과할 때 셀 폐기를 초래하는 단계 및, 상기 셀 저장량이 상기 폐기문턱값 이하일 때 상기 선택된 논리 큐내에 상기 셀을 기입하는 단계를 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 방법.
  6. 제1항에 있어서, 상기 논리 큐로부터 셀을 읽는 단계는, 최상위 지연 품질등급을 각각 갖는 복수개의 논리 큐가 존재할 때, 상기 논리 큐로부터 순서대로 셀을 읽기 위해 설정된 순서로 최상위 지연 품질등급을 각각 구비하는 상기 논리 큐를 선택하는 단계를 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 방법.
  7. 복수개의 입력 포트(14)와 복수개의 출력 포트(15)를 포함하고, 폐기품질등급과 지연 품질등급이 부과된 셀의 루팅 정보에 따라 상기 입력 포트로부터의 입력된 셀을 상기 출력 포트로 선택/출력시키기 위한 스위칭 수단(11)과, 상기 스위칭 수단의 출력 포트에 접속되고, 셀의 출력 제어를 수행하기 위해 상기 출력 포트로부터 출력된 셀을 일시적으로 저장하는 복수개의 버퍼 수단(12)과, 지연 품질등급과 루팅 정보에 따라 버퍼 메모리(2a)내에 가상적으로 설정되고, 셀을 일시적으로 저장하기 위한 복수개의 논리 큐(22)와, 셀에 부가된 폐기품질등급과 루팅 정보를 근거로 하여 상기 논리 큐에 입력 셀을 기입하기 위해 기입제어를 수행하는 기입 제어수단(21) 및, 상기 스위칭 수단의 입력 포트에 대해 각각 배치되고, 상기 모든 논리 큐의 지연 품질등급이 상기 논리 큐의 셀 저장량에 의존하는 상위 및 하위 등급 중의 하나로 변화된 후, 최상위 등급으로 변화된 지연 품질등급을 갖는 상기 논리 큐로부터 셀을 읽는 것에 대한 읽기 제어를 수행하는 읽기 제어수단(23)으로 이루어지는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
  8. 제7항에 있어서, 상기 읽기 제어수단은 상기 각 논리 큐의 현재 셀 저장량이 상기 논리 큐에서 프리셋된 초기 지연 품질등급에 대응하는 설정된 셀 저장 문턱값을 초과하는지의 여부를 체크하기 위한 결정수단(S54)과, 셀 저장량이 셀 저장 문턱값을 초과할 때는 상기 선택된 논리 큐의 지연 품질등급을 상위등급으로 변화시키고, 셀 저장량이 셀 저장 문턱값 이하일 때는 상기 논리 큐의 지연 품질등급을 초기 지연 품질등급으로 변화시키기 위한 지연 품질등급 천이 수단(S55,S56)을 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
  9. 제7항에 있어서, 상기 각 출력 버퍼 수단의 셀 저장량이 설정된 저장 문턱값을 초과하는지의 여부를 체크하기 위한 결정수단(13) 및, 셀 저장량이 셀 저장 문턱값을 초과하는 것을 타나내는 상기 출력 버퍼수단에 접속되는 상기 스위칭 수단의 출력 포트에 대응하는 상기 논리 큐의 지연 품질등급을 최하위 지연 품질등급으로 변화시키기 위한 지연 품질등급 천이 수단(S51,S52)을 추가로 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
  10. 제9항에 있어서, 상기 최하위 지연 품질등급은 일기 금지등급이며, 상기 읽기 제어 수단은 읽기 금지등급으로 변화된 지연 품질등급을 갖는 상기 논리 큐로부터 셀이 읽혀지는 것을 금지시키는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
  11. 제7항에 있어서, 상기 기입 제어수단은, 지연 품질등급과 루팅 정보를 근거로 하여 선택된 상기 논리 큐의 셀 저장량이 셀에 부가된 페기품질등급에 대응하는 폐기문턱값을 초과하는지의 여부를 체크하는 결정수단(S44)과, 셀 저장량이 폐기문턱값을 초과할 때 셀 폐기를 초래하는 셀 폐기수단(S46) 및, 셀 저장량이 셀 폐기 문턱값 이하일 때 상기 선택된 논리 큐내에 셀을 기입하기 위한 기입수단(S45)을 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
  12. 제7항에 있어서, 상기 읽기 제어수단은 최상위 지연 품질등급을 각각 갖는 복수개의 논리 큐가 존재할 때, 상기 논리 큐로부터 순서대로 셀을 읽기 위해 설정된 순서로 최상위 지연 품질등급을 각각 구비하는 상기 논리 큐를 선택하기 위한 선택수단(S59)을 포함하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
  13. 제7항에 있어서, 상기 스위치 수단과 상기 출력 버퍼수단은 출력 버퍼형 ATM 스위치(1)를 구성하고, 상기 논리 큐와 상기 기입제어 수단 및 읽기 제어 수단은 입력 버퍼부(2)를 구성하는 것을 특징으로 하는 출력 버퍼형 ATM 스위치의 셀 우선 제어 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950010373A 1994-04-28 1995-04-28 출력 버퍼형 atm 스위치의 셀 우선제어 방법 및 장치 KR0146847B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11181994A JP2655481B2 (ja) 1994-04-28 1994-04-28 出力バッファ型atmスイッチにおける優先制御方法
JP94-111819 1994-04-28

Publications (2)

Publication Number Publication Date
KR950030545A true KR950030545A (ko) 1995-11-24
KR0146847B1 KR0146847B1 (ko) 1998-09-15

Family

ID=14570961

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950010373A KR0146847B1 (ko) 1994-04-28 1995-04-28 출력 버퍼형 atm 스위치의 셀 우선제어 방법 및 장치

Country Status (7)

Country Link
US (1) US5550823A (ko)
EP (1) EP0681385B1 (ko)
JP (1) JP2655481B2 (ko)
KR (1) KR0146847B1 (ko)
AU (1) AU685238B2 (ko)
CA (1) CA2148065C (ko)
DE (1) DE69528924T2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100322013B1 (ko) * 1998-04-16 2002-06-24 윤종용 서비스제어포인트의서비스데이터품질을이용하여에이티엠아키텍처를통해데이터셀을루팅하는장치및그방법
KR100547891B1 (ko) * 2003-02-08 2006-01-31 삼성전자주식회사 비동기 전송 모드 교환시스템에서 우선순위에 따른 데이터입출력 장치 및 방법

Families Citing this family (79)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3441726B2 (ja) * 1990-11-30 2003-09-02 株式会社日立製作所 通信装置及び通信方法
FI98774C (fi) * 1994-05-24 1997-08-11 Nokia Telecommunications Oy Menetelmä ja laitteisto liikenteen priorisoimiseksi ATM-verkossa
DK0705006T3 (da) * 1994-09-28 2000-03-13 Siemens Ag ATM kommunikationssystem til statistisk multipleksering af celler
EP0706297A1 (en) * 1994-10-07 1996-04-10 International Business Machines Corporation Method for operating traffic congestion control in a data communication network and system for implementing said method
JP2570641B2 (ja) * 1994-12-20 1997-01-08 日本電気株式会社 Atmスイッチにおける自己ルーチングスイッチ方法とその回路
JP2856104B2 (ja) * 1995-04-18 1999-02-10 日本電気株式会社 Atmスイッチ
US6122253A (en) * 1995-06-05 2000-09-19 General Data Comm Inc. ATM network switch with congestion control
WO1997004552A1 (en) 1995-07-19 1997-02-06 Fujitsu Network Communications, Inc. Point-to-multipoint transmission using subqueues
US5724352A (en) * 1995-08-31 1998-03-03 Lucent Technologies Inc. Terabit per second packet switch having assignable multiple packet loss probabilities
EP0763915B1 (en) 1995-09-18 2006-03-08 Kabushiki Kaisha Toshiba Packet transfer device and method adaptive to a large number of input ports
US5881065A (en) * 1995-10-04 1999-03-09 Ultra-High Speed Network And Computer Technology Laboratories Data transfer switch for transferring data of an arbitrary length on the basis of transfer destination
JPH09102800A (ja) * 1995-10-06 1997-04-15 Chokosoku Network Computer Gijutsu Kenkyusho:Kk データ交換スイッチ
US5940377A (en) * 1995-12-21 1999-08-17 Kabushiki Kaisha Toshiba Asynchronous transfer mode switch including cell counter verification circuitry
DE19548985A1 (de) 1995-12-28 1997-07-03 Siemens Ag Verfahren zur Priorisierung von Zellenströmen in Systemen, die Informationen nach einem asynchronen Transfermodus (ATM) übertragen
GB2308959A (en) 1995-12-29 1997-07-09 Ericsson Telefon Ab L M Data switching apparatus with fair queuing
US5721833A (en) * 1995-12-29 1998-02-24 Gte Laboratories Incorporated Push-out of low priority signals from switch buffers
JP3156752B2 (ja) * 1996-02-09 2001-04-16 日本電気株式会社 Atmスイッチ装置及びその制御方法
IL125842A (en) * 1996-03-08 2002-09-12 Siemens Ag Method of transmitting a priority marked data packet on ethernet for selectable artificial collision generation
DK174882B1 (da) 1996-04-12 2004-01-19 Tellabs Denmark As Fremgangsmåde og netværkselement til overførsel af datapakker i et teletransmissionsnetværk
US6034945A (en) 1996-05-15 2000-03-07 Cisco Technology, Inc. Method and apparatus for per traffic flow buffer management
DE69739531D1 (de) * 1996-05-29 2009-09-24 Nippon Telegraph & Telephone Einrichtung zur Übertragung von ATM-Zellen
JP3409966B2 (ja) * 1996-06-21 2003-05-26 株式会社日立製作所 パケット交換機およびパケット転送制御方法
US5768257A (en) * 1996-07-11 1998-06-16 Xylan Corporation Input buffering/output control for a digital traffic switch
US6442172B1 (en) 1996-07-11 2002-08-27 Alcatel Internetworking, Inc. Input buffering and queue status-based output control for a digital traffic switch
JPH1032585A (ja) * 1996-07-18 1998-02-03 Nec Corp Atmスイッチ制御方式
GB9618137D0 (en) * 1996-08-30 1996-10-09 Sgs Thomson Microelectronics Improvements in or relating to an ATM switch
GB9618129D0 (en) * 1996-08-30 1996-10-09 Sgs Thomson Microelectronics Improvements in or relating to an ATM switch
GB9618128D0 (en) 1996-08-30 1996-10-09 Sgs Thomson Microelectronics Improvements in or relating to an ATM switch
GB9618158D0 (en) * 1996-08-30 1996-10-09 Sgs Thomson Microelectronics Improvements in or relating to an ATM switch
FI103455B (fi) * 1996-10-08 1999-06-30 Nokia Telecommunications Oy Pakettiverkon reititin
US6229812B1 (en) 1996-10-28 2001-05-08 Paxonet Communications, Inc. Scheduling techniques for data cells in a data switch
US6052376A (en) * 1996-12-30 2000-04-18 Hyundai Electronics America Distributed buffering system for ATM switches
JP2865139B2 (ja) 1997-04-18 1999-03-08 日本電気株式会社 Atmセルバッファ回路及びatm交換機における優先順位任意割付方法
US5909562A (en) * 1997-05-01 1999-06-01 Hewlett-Packard Co. Backup FIFO in-line storage
US5907691A (en) * 1997-05-01 1999-05-25 Hewlett-Packard Co. Dual pipelined interconnect
US5911056A (en) * 1997-05-01 1999-06-08 Hewlett-Packard Co. High speed interconnect bus
JP3434671B2 (ja) * 1997-05-21 2003-08-11 沖電気工業株式会社 Atmセル交換装置
KR100212064B1 (ko) 1997-05-21 1999-08-02 윤종용 2n X n 다중화 스위치 구조
KR100216368B1 (ko) * 1997-06-11 1999-08-16 윤종용 Atm 스위치에서 셀 손실율 개선을 위한 역방향압력 신호를 이용한 입력 버퍼 제어기 장치 및 논리버퍼 크기 결정알고리즘
US6430191B1 (en) * 1997-06-30 2002-08-06 Cisco Technology, Inc. Multi-stage queuing discipline
US6487202B1 (en) 1997-06-30 2002-11-26 Cisco Technology, Inc. Method and apparatus for maximizing memory throughput
US6094435A (en) * 1997-06-30 2000-07-25 Sun Microsystems, Inc. System and method for a quality of service in a multi-layer network element
US6201813B1 (en) 1997-06-30 2001-03-13 Cisco Technology, Inc. Method and apparatus for using ATM queues for segmentation and reassembly of data frames
JP2978844B2 (ja) 1997-07-01 1999-11-15 日本電気株式会社 バックプレッシャ型atmスイッチ
US5963553A (en) * 1997-07-11 1999-10-05 Telefonaktiebolaget Lm Ericsson Handling ATM multicast cells
IL121519A (en) * 1997-08-11 2000-09-28 Madge Networks Israel Ltd ATM switches
US6295299B1 (en) * 1997-08-29 2001-09-25 Extreme Networks, Inc. Data path architecture for a LAN switch
JP2910746B2 (ja) 1997-10-02 1999-06-23 日本電気株式会社 トラフィックシェーピング方法および装置
US6526060B1 (en) 1997-12-05 2003-02-25 Cisco Technology, Inc. Dynamic rate-based, weighted fair scheduler with explicit rate feedback option
US6233245B1 (en) * 1997-12-24 2001-05-15 Nortel Networks Limited Method and apparatus for management of bandwidth in a data communication network
US6865154B1 (en) 1998-01-12 2005-03-08 Enterasys Networks, Inc. Method and apparatus for providing bandwidth and delay guarantees in combined input-output buffered crossbar switches that implement work-conserving arbitration algorithms
US6563837B2 (en) * 1998-02-10 2003-05-13 Enterasys Networks, Inc. Method and apparatus for providing work-conserving properties in a non-blocking switch with limited speedup independent of switch size
JP3111988B2 (ja) * 1998-06-26 2000-11-27 日本電気株式会社 Atm交換機のスイッチ制御システム
US6430153B1 (en) * 1998-09-04 2002-08-06 Cisco Technology, Inc. Trunk delay simulator
JP3866425B2 (ja) * 1998-11-12 2007-01-10 株式会社日立コミュニケーションテクノロジー パケットスイッチ
US20040042400A1 (en) * 1998-12-18 2004-03-04 Telefonaktiebolaget Lm Ericsson Connection admission control based on bandwidth and buffer usage
CN1153427C (zh) * 1999-01-26 2004-06-09 松下电器产业株式会社 数据中继处理方法和装置
JP3339463B2 (ja) * 1999-05-13 2002-10-28 日本電気株式会社 スイッチ及びその入力ポート
US6993018B1 (en) 1999-08-03 2006-01-31 Telefonaktiebolaget Lm Ericsson (Publ) Priority signaling for cell switching
US6775292B1 (en) 2000-01-24 2004-08-10 Cisco Technology, Inc. Method for servicing of multiple queues carrying voice over virtual circuits based on history
US7142558B1 (en) 2000-04-17 2006-11-28 Cisco Technology, Inc. Dynamic queuing control for variable throughput communication channels
US7266123B1 (en) * 2000-05-17 2007-09-04 Intel Corporation System and method for prioritizing and communicating subscriber voice and data information
US6775271B1 (en) 2000-05-17 2004-08-10 Intel Corporation Switching system and method for communicating information at a customer premises
KR20020054207A (ko) * 2000-12-27 2002-07-06 오길록 분배결합 패킷 스위칭 장치
US6987775B1 (en) 2001-08-15 2006-01-17 Internet Machines Corp. Variable size First In First Out (FIFO) memory with head and tail caching
US8213322B2 (en) * 2001-09-24 2012-07-03 Topside Research, Llc Dynamically distributed weighted fair queuing
US7046660B2 (en) * 2001-10-03 2006-05-16 Internet Machines Corp. Switching apparatus for high speed channels using multiple parallel lower speed channels while maintaining data rate
US7362751B2 (en) 2001-10-03 2008-04-22 Topside Research, Llc Variable length switch fabric
KR100419609B1 (ko) * 2001-10-29 2004-02-25 주식회사 케이티 스위칭시스템의 셀/패킷 스케쥴링 장치
US7203203B2 (en) * 2001-12-05 2007-04-10 Internet Machines Corp. Message ring in a switching network
US6967951B2 (en) * 2002-01-11 2005-11-22 Internet Machines Corp. System for reordering sequenced based packets in a switching network
US20030214949A1 (en) * 2002-05-16 2003-11-20 Nadim Shaikli System for reordering sequenced based packets in a switching network
US7292580B2 (en) * 2002-06-10 2007-11-06 Lsi Corporation Method and system for guaranteeing quality of service in a multi-plane cell switch
US20040098509A1 (en) * 2002-11-14 2004-05-20 Vic Alfano System for reordering sequenced based packet segments in a switching network
KR100523359B1 (ko) * 2003-09-01 2005-10-24 한국전자통신연구원 비대칭 트래픽 스위칭 시스템
US7421532B2 (en) * 2003-11-18 2008-09-02 Topside Research, Llc Switching with transparent and non-transparent ports
US7454552B2 (en) * 2003-11-18 2008-11-18 Topside Research, Llc Switch with transparent and non-transparent ports
US7426602B2 (en) * 2004-01-08 2008-09-16 Topside Research, Llc Switch for bus optimization
US8144719B2 (en) * 2005-10-25 2012-03-27 Broadbus Technologies, Inc. Methods and system to manage data traffic

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2563819B2 (ja) * 1988-03-04 1996-12-18 日本電信電話株式会社 優先制御方法
JPH02206257A (ja) * 1989-02-03 1990-08-16 Fujitsu Ltd Atm交換通話路におけるバッファメモリ読出し制御方式
DE8902362U1 (de) * 1989-02-28 1989-04-27 W. Willpütz Kunststoffverarbeitungs GmbH, 5000 Köln Wäschebügel aus Kunststoff
JP2860661B2 (ja) * 1989-03-14 1999-02-24 国際電信電話 株式会社 Atm交換機
CA1320257C (en) * 1989-04-20 1993-07-13 Ernst August Munter Method and apparatus for input-buffered asynchronous transfer mode switching
JP2895508B2 (ja) * 1989-05-18 1999-05-24 株式会社東芝 セルスイッチ
JP2886976B2 (ja) * 1990-11-30 1999-04-26 富士通株式会社 Atm交換機の通話路における品質クラス制御方式
US5278826A (en) * 1991-04-11 1994-01-11 Usa Digital Radio Method and apparatus for digital audio broadcasting and reception
JP2924264B2 (ja) * 1991-04-16 1999-07-26 株式会社日立製作所 Atmスイッチ
SE515178C2 (sv) * 1992-03-20 2001-06-25 Ericsson Telefon Ab L M Förfaranden och anordningar för prioritering vid bufferthantering i paketnät
US5278828A (en) * 1992-06-04 1994-01-11 Bell Communications Research, Inc. Method and system for managing queued cells
US5274642A (en) * 1992-06-05 1993-12-28 Indra Widjaja Output buffered packet switch with a flexible buffer management scheme
JP2546490B2 (ja) * 1992-08-19 1996-10-23 日本電気株式会社 スイッチング・システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100322013B1 (ko) * 1998-04-16 2002-06-24 윤종용 서비스제어포인트의서비스데이터품질을이용하여에이티엠아키텍처를통해데이터셀을루팅하는장치및그방법
KR100547891B1 (ko) * 2003-02-08 2006-01-31 삼성전자주식회사 비동기 전송 모드 교환시스템에서 우선순위에 따른 데이터입출력 장치 및 방법

Also Published As

Publication number Publication date
EP0681385A3 (en) 1996-08-28
EP0681385B1 (en) 2002-11-27
US5550823A (en) 1996-08-27
KR0146847B1 (ko) 1998-09-15
DE69528924T2 (de) 2003-10-09
JP2655481B2 (ja) 1997-09-17
DE69528924D1 (de) 2003-01-09
CA2148065C (en) 2001-01-02
CA2148065A1 (en) 1995-10-29
AU685238B2 (en) 1998-01-15
JPH07297840A (ja) 1995-11-10
EP0681385A2 (en) 1995-11-08
AU1765595A (en) 1995-11-09

Similar Documents

Publication Publication Date Title
KR950030545A (ko) 출력 버퍼형 atm 스위치의 셀 우선제어 방법 및 장치
KR930701040A (ko) 비동기 전송방식용 저지연 또는 저손실 스위치
KR870007520A (ko) 여유회로부를 갖춘 반도체 메모리장치
JPH07154424A (ja) デ−タパケットを一時的に記憶する方法および装置とこのような装置を有する交換装置
ATE225105T1 (de) Zugangskontrollverfahren für einen pufferspeicher sowie vorrichtung zum zwischenspeichern von datenpaketen und vermittlungsstelle mit einer solchen vorrichtung
KR19990000978A (ko) Atm 스위칭 시스템의 단일 스위치 소자 및 버퍼 문턱값 결정 방법
KR840008073A (ko) 반도체 기억장치
KR870003507A (ko) 집적회로 메모리 시스템
KR920022307A (ko) 판독 전용 반도체 메모리 장치
KR970068352A (ko) 중저속 가입자 멀티 캐스팅 구현 방법 및 장치
US6185647B1 (en) Dynamic bus control apparatus for optimized device connection
US4754434A (en) Switching plane redundancy
KR970017688A (ko) 치환 판독전용 반도체 기억장치
JP2886976B2 (ja) Atm交換機の通話路における品質クラス制御方式
US6314489B1 (en) Methods and systems for storing cell data using a bank of cell buffers
US5691977A (en) Virtual channel converter and VCC table access method
JPH0918486A (ja) Atmセルスイッチングシステム
KR100378588B1 (ko) 대용량화가 가능한 다중 경로 비동기 전송 모드 스위치 및 셀구조
KR100194590B1 (ko) 공유버퍼형 atm 스위치에서의 휴지주소 제어장치
KR0141712B1 (ko) 메모리 소자 시험 회로
JPH10112719A (ja) Atmスイッチおよびそのセル出力優先制御方法
JPH0352160B2 (ko)
KR970056321A (ko) 제한적 공유메모리 비동기 전달모드 스위치 장치에서의 우선순위제어장치
KR100346191B1 (ko) 가중치에 의한 큐 제어 방법
JPH0417431A (ja) パケット一時蓄積装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090508

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee