KR20140029268A - 반도체 장치의 제조 방법 - Google Patents

반도체 장치의 제조 방법 Download PDF

Info

Publication number
KR20140029268A
KR20140029268A KR1020130102372A KR20130102372A KR20140029268A KR 20140029268 A KR20140029268 A KR 20140029268A KR 1020130102372 A KR1020130102372 A KR 1020130102372A KR 20130102372 A KR20130102372 A KR 20130102372A KR 20140029268 A KR20140029268 A KR 20140029268A
Authority
KR
South Korea
Prior art keywords
main surface
semiconductor chip
chip
semiconductor
pad
Prior art date
Application number
KR1020130102372A
Other languages
English (en)
Inventor
미찌아끼 스기야마
노부히로 기노시따
Original Assignee
르네사스 일렉트로닉스 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 르네사스 일렉트로닉스 가부시키가이샤 filed Critical 르네사스 일렉트로닉스 가부시키가이샤
Publication of KR20140029268A publication Critical patent/KR20140029268A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05023Disposition the whole internal layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05025Disposition the internal layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05073Single internal layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05601Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/05611Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/13111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1412Layout
    • H01L2224/1413Square or rectangular array
    • H01L2224/14131Square or rectangular array being uniform, i.e. having a uniform pitch across the array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1412Layout
    • H01L2224/1413Square or rectangular array
    • H01L2224/14134Square or rectangular array covering only portions of the surface to be connected
    • H01L2224/14135Covering only the peripheral area of the surface to be connected, i.e. peripheral arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1412Layout
    • H01L2224/1413Square or rectangular array
    • H01L2224/14134Square or rectangular array covering only portions of the surface to be connected
    • H01L2224/14136Covering only the central area of the surface to be connected, i.e. central arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1418Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/14181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/16146Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16237Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • H01L2224/1718Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/17181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/21Structure, shape, material or disposition of high density interconnect preforms of an individual HDI interconnect
    • H01L2224/214Connecting portions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/21Structure, shape, material or disposition of high density interconnect preforms of an individual HDI interconnect
    • H01L2224/215Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2731Manufacturing methods by local deposition of the material of the layer connector in liquid form
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2733Manufacturing methods by local deposition of the material of the layer connector in solid form
    • H01L2224/27334Manufacturing methods by local deposition of the material of the layer connector in solid form using preformed layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • H01L2224/73101Location prior to the connecting process on the same surface
    • H01L2224/73103Bump and layer connectors
    • H01L2224/73104Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8138Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/81399Material
    • H01L2224/814Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/81438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/81447Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • H01L2224/82101Forming a build-up interconnect by additive methods, e.g. direct writing
    • H01L2224/82105Forming a build-up interconnect by additive methods, e.g. direct writing by using a preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • H01L2224/82106Forming a build-up interconnect by subtractive methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83104Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus by applying pressure, e.g. by injection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83862Heat curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92222Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92224Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • H01L2225/06544Design considerations for via connections, e.g. geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06582Housing for the assembly, e.g. chip scale package [CSP]
    • H01L2225/06586Housing with external bump or bump-like connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00012Relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

소직경의 반도체 칩과 대직경의 반도체 칩을 포함하는 칩 적층체를 기재의 상면에 탑재하는 반도체 장치에 있어서, 2장의 반도체 칩의 접속부에 과잉의 스트레스가 가해지는 것을 방지한다.
서포트 기판 위에 대직경의 제1 반도체 칩을 탑재한 후, 이 제1 반도체 칩 위에 소직경의 제2 반도체 칩을 탑재함으로써, 제1 반도체 칩 위에 탑재되는 제2 반도체 칩의 기울기나 덜걱거림을 억제할 수 있으므로, 제1 반도체 칩과 제2 반도체 칩의 접속부에 과잉의 스트레스가 가해지는 것을 억제할 수 있다.

Description

반도체 장치의 제조 방법{METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE}
본 발명은 반도체 장치의 제조 방법에 관한 것으로, 예를 들어 소직경의 반도체 칩과 대직경의 반도체 칩을 포함하는 칩 적층체를 기재의 상면에 탑재하는 반도체 장치의 제조에 적용하기에 유효한 기술에 관한 것이다.
특허문헌 1은 배선 기판의 상면에 컨트롤러 칩을 탑재하고, 이 컨트롤러 칩의 상면에 메모리 칩을 적층한 SIP(System In Package)형 반도체 장치를 개시하고 있다. 메모리 칩을 제어하는 컨트롤러 칩은, 범프(돌기) 전극을 통해서 배선 기판의 상면에 플립 칩(페이스 다운) 실장되어 있고, 배선 기판과 컨트롤러 칩의 간극에는 접착제가 충전되어 있다. 한편, 메모리 칩은 접착제를 통해서 컨트롤러 칩의 상면에 페이스 업 실장되어 있고, 메모리 칩의 전극 패드(본딩 패드)와 배선 기판의 전극 패드(본딩 리드)는, 와이어를 통해서 전기적으로 접속되어 있다.
특허문헌 2 및 특허문헌 3은, 대향 배치된 메탈 기판과 배선 기판 사이에 복수의 반도체 칩(칩 적층체)을 탑재한 COC(Chip On Chip)형 반도체 장치를 개시하고 있다. 칩 적층체를 구성하는 복수의 반도체 칩은 복수의 메모리 칩과, 이들 메모리 칩을 제어하는 인터페이스 칩으로 이루어지고, 각각의 반도체 칩을 관통해서 설치된 관통 전극 및 이 관통 전극의 양단에 설치된 범프 전극을 통해서 서로 전기적으로 접속되어 있다. 상기 칩 적층체는, 메모리 칩보다도 면적이 작은 인터페이스 칩이 배선 기판에 가장 가까운 위치에 배치되어 있고, 이 인터페이스 칩의 범프 전극과 배선 기판의 전극 패드가 와이어 범프를 통해서 전기적으로 접속되어 있다.
일본 특허 공개 제2005-191053호 공보 일본 특허 공개 제2011-187574호 공보 일본 특허 공개 제2010-251408호 공보
상기 특허문헌 2나 특허문헌 3과 같은 칩 적층체 구조를 실현하는 경우, 최초로 기재(배선 기판)의 상면에 제1 반도체 칩을 탑재하고, 이어서 이 제1 반도체 칩 위에 제1 반도체 칩보다도 대직경의 제2 반도체 칩을 적층하려고 하면, 제2 반도체 칩이 하층의 제1 반도체 칩에 대해 기우는 등, 조립 상, 곤란한 문제가 생긴다.
그 외의 과제와 신규의 특징은, 본 명세서의 기술 및 첨부 도면에서 명백해질 것이다.
본원에 있어서 개시되는 [과제의 해결 수단] 중, 대표적인 개요를 간단하게 설명하면, 다음과 같다.
본원의 일 실시 형태에 있어서의 반도체 장치의 제조 방법은, 이하의 공정을 포함한다.
(a) 제1 주면, 상기 제1 주면에 형성된 제1 주면 패드, 상기 제1 주면 패드 위에 형성된 제1 도전성 부재를 갖는 제1 반도체 칩을, 상기 제1 주면과는 반대측인 제1 이면이 서포트 기판과 대향하도록 배치하여, 상기 서포트 기판 위에 탑재하는 공정;
(b) 상기 (a) 공정 후에, 제2 주면, 상기 제2 주면에 형성된 제2 주면 패드, 상기 제2 주면 패드 위에 형성된 제2 도전성 부재, 상기 제2 주면과는 반대측인 제2 이면에 형성되고, 또한 상기 제2 주면 패드와 전기적으로 접속된 제2 이면 패드를 갖고, 상기 제1 반도체 칩보다도 외형 치수가 작은 제2 반도체 칩을, 상기 제2 이면이 상기 제1 반도체 칩의 상기 제1 주면과 대향하도록 배치하여, 상기 제1 반도체 칩의 상기 제1 주면 위에 탑재하고, 상기 제1 도전성 부재를 통해서 상기 제1 반도체 칩의 상기 제1 주면 패드와 상기 제2 반도체 칩의 상기 제2 이면 패드를 전기적으로 접속하는 공정;
(c) 상기 (b) 공정 후에, 상기 제1 반도체 칩, 상기 제2 반도체 칩 및 상기 제2 도전성 부재를 밀봉재에 의해 밀봉하는 공정;
(d) 상기 (c) 공정 후에, 제3면, 상기 제3면에 형성된 복수의 본딩 리드, 상기 제3면과는 반대측인 제4면에 형성된 복수의 범프 랜드를 갖는 베이스 기판을, 상기 제3면이 상기 서포트 기판과 대향하도록 배치하여 상기 밀봉재로 고정하고, 상기 베이스 기판의 상기 본딩 리드와 상기 제2 반도체 칩의 상기 제2 도전성 부재를 전기적으로 접속하는 공정;
(e) 상기 (d) 공정 후에, 상기 베이스 기판의 상기 복수의 범프 랜드 각각에 외부 단자를 배치하는 공정.
본원에 있어서 개시되는 발명 중, 대표적인 것에 의해 얻어지는 효과를 간단하게 설명하면 이하와 같다.
서포트 기판 위에 제1 반도체 칩을 탑재한 후, 제1 반도체 칩 위에 제1 반도체 칩보다도 외형 치수가 작은 제2 반도체 칩을 탑재함으로써, 제1 반도체 칩 위에 탑재되는 제2 반도체 칩의 기울기나 덜걱거림을 억제할 수 있으므로, 제1 반도체 칩과 제2 반도체 칩의 접속부에 과잉의 스트레스가 가해지는 것을 억제할 수 있다.
도 1은 실시 형태 1의 반도체 장치의 상면측 평면도.
도 2는 실시 형태 1의 반도체 장치의 이면측 평면도.
도 3은 도 1의 A-A선 단면도.
도 4는 마이크로컴퓨터 칩의 주면측 평면도.
도 5는 마이크로컴퓨터 칩의 이면측 평면도.
도 6은 마이크로컴퓨터 칩의 일부 확대 단면도.
도 7은 메모리 칩의 주면측 평면도.
도 8은 메모리 칩의 일부 확대 단면도.
도 9의 (a)는 실시 형태 1의 반도체 장치의 제조에 사용하는 대형 기판의 칩 탑재면을 도시하는 평면도, (b)는 대형 기판의 단면도.
도 10은 실시 형태 1의 반도체 장치의 제조에 사용하는 반도체 웨이퍼의 평면도.
도 11은 실시 형태 1의 반도체 장치의 제조 방법을 도시하는 평면도.
도 12는 실시 형태 1의 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 13은 도 11에 이어지는 반도체 장치의 제조 방법을 도시하는 평면도.
도 14는 도 12에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 15는 도 13에 이어지는 반도체 장치의 제조 방법을 도시하는 평면도.
도 16은 도 14에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 17은 실시 형태 1의 반도체 장치의 제조에 사용하는 반도체 웨이퍼의 평면도.
도 18은 도 16에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 19는 실시 형태 1의 반도체 장치의 제조에 사용하는 대형 배선 기판의 칩 탑재면을 도시하는 평면도.
도 20은 실시 형태 1의 반도체 장치의 제조에 사용하는 대형 배선 기판의 실장면을 도시하는 평면도.
도 21은 도 18에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 22는 도 16에 이어지는 반도체 장치의 제조 방법의 다른 예를 도시하는 일부 확대 단면도.
도 23은 도 18에 이어지는 반도체 장치의 제조 방법의 다른 예를 도시하는 평면도.
도 24는 도 18에 이어지는 반도체 장치의 제조 방법의 다른 예를 도시하는 평면도.
도 25는 도 21에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 26은 실시 형태 1의 반도체 장치의 변형예를 도시하는 단면도.
도 27은 실시 형태 2의 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 28은 도 27에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 29는 도 28에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 30은 도 29에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 31은 도 30에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 32는 도 31에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 33은 도 32에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 34는 도 33에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 35는 도 34에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 36은 도 35에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 37은 도 36에 이어지는 반도체 장치의 제조 방법을 도시하는 일부 확대 단면도.
도 38은 실시 형태 2의 반도체 장치를 도시하는 단면도.
도 39는 실시 형태 2의 반도체 장치의 변형예를 도시하는 단면도.
이하, 본 발명의 실시 형태를 도면에 기초하여 상세하게 설명한다. 또한, 실시 형태를 설명하기 위한 전체 도면에 있어서, 동일한 기능을 갖는 부재에는 동일한 부호를 붙이고, 그 반복된 설명은 생략한다. 또한, 실시 형태에서는, 특히 필요할 때를 제외하고, 동일 또는 마찬가지 부분의 설명을 원칙적으로 반복하지 않는다. 또한, 실시 형태를 설명하는 도면에 있어서는, 구성을 이해하기 쉽게 하기 위해서, 평면도라도 해칭을 붙이는 경우나, 단면도라도 해칭을 생략하는 경우가 있다.
(실시 형태 1)
<반도체 장치>
도 1은 실시 형태 1의 반도체 장치의 상면측 평면도이다. 도 2는 이 반도체 장치의 이면측 평면도이다. 도 3은 도 1의 A-A선 단면도이다.
본 실시 형태 1의 반도체 장치(10)는 베이스 기판(기재)(11) 위에 2장의 반도체 칩(마이크로컴퓨터 칩(12) 및 메모리 칩(13))으로 이루어지는 칩 적층체를 탑재한 SIP(System In Package)형 반도체 장치이다.
베이스 기판(11)은, 예를 들어 유리 섬유나 탄소 섬유에 에폭시 수지 등의 합성 수지를 함침시켜서 형성한 절연재와, 이 절연재의 양면에 형성한 2층의 배선층을 구비한, 소위 2층 배선 기판이다. 베이스 기판(11)은, 평면 형상이 사각형으로 이루어지고, 그 외형 치수는, 예를 들어 세로×가로=14㎜×14㎜, 두께=0.22㎜이다.
상기 2층의 배선층은, 베이스 기판(11)의 칩 탑재면(도 3에서는, 베이스 기판(11)의 상면)에 형성된 복수의 본딩 리드(전극 패드)(14)와, 베이스 기판(11)의 이면(실장면)에 형성된 복수의 범프 랜드(전극 패드)(15)로 이루어진다. 복수의 본딩 리드(14) 및 복수의 범프 랜드(15)는, 예를 들어 구리(Cu)막과 그 표면에 형성한 도금막으로 구성되어 있다. 도금막은, 예를 들어 주석(Sn)을 주성분으로 하는 금속막으로 구성되어 있다. 또한, 주성분이란, 금속막을 구성하는 주요한 재료를 가리키며, 이 금속막의 내부에 미소한 불순물이나 다른 금속 재료가 포함되어 있는 경우도 포함하는 것을 의미하고 있다.
또한, 복수의 본딩 리드(14)와 복수의 범프 랜드(15) 각각은, 베이스 기판(11)의 내부(절연재)에 형성된 스루홀 배선(16)을 통해서 서로 전기적으로 접속되어 있다. 또한, 베이스 기판(11)의 칩 탑재면 및 이면은, 전극 패드(본딩 리드(14), 범프 랜드(15))가 형성된 영역을 제외하고, 솔더 레지스트(절연막)(17)로 덮여 있다.
상기 베이스 기판(11)의 칩 탑재면 위에는, 마이크로컴퓨터 칩(12)이 탑재되어 있다. 마이크로컴퓨터 칩(12)은 그 주면을 베이스 기판(11)에 대향시킨 상태에서 베이스 기판(11)의 칩 탑재면 위에 탑재되어 있다.
도 4는 마이크로컴퓨터 칩(12)의 주면측 평면도이다. 도 5는 마이크로컴퓨터 칩(12)의 이면측 평면도이다. 도 6은 마이크로컴퓨터 칩(12)의 일부 확대 단면도이다.
마이크로컴퓨터 칩(12)은 평면 형상이 사각형으로 이루어지고, 그 외형 치수는, 예를 들어 세로×가로=6㎜×6㎜, 두께=50㎛이다. 도 6에 도시한 바와 같이, 마이크로컴퓨터 칩(12)은, 예를 들어 p형의 실리콘 기판(30)을 갖고 있다. 또한, 실리콘 기판(30)의 주면에는, 로직 회로의 회로 소자(제2 반도체 소자)를 구성하는 복수의 n채널형 MOS 트랜지스터(Qn)가 형성되어 있다. 즉, 본 실시 형태의 마이크로컴퓨터 칩(12)은 메모리 칩(13)을 제어하는 반도체 칩이다. 또한, 실리콘 기판(30)의 주면에는 p 채널형 MOS 트랜지스터 등, 로직 회로를 구성하는 다른 회로 소자(반도체 소자)도 더 형성되어 있지만, 그들 도시는 생략한다.
상기 복수의 회로 소자의 상부에는 회로 소자간을 접속하는 복수층의 배선(31)이 형성되어 있다. 이들 배선(31)은, 예를 들어 구리(Cu) 혹은 알루미늄(Al) 등의 금속막으로 구성되어 있다. 또한, 회로 소자와 배선(31) 사이 및 하층 배선(31)과 상층 배선(31) 사이에는, 산화 실리콘막 등으로 이루어지는 복수층의 층간 절연막(32)이 형성되어 있다. 또한, 이들 층간 절연막(32)에는, 회로 소자와 배선(31) 및 하층 배선(31)과 상층 배선(31)을 전기적으로 접속하는 복수의 콘택트층(33)이 형성되어 있다.
마이크로컴퓨터 칩(12)의 주면의 최상층에는, 로직 회로를 보호하는 표면 보호막(패시베이션막)(34)이 형성되어 있다. 표면 보호막(34)은, 예를 들어 산화 실리콘막과 질화 실리콘막을 적층한 절연막으로 이루어진다. 또한, 마이크로컴퓨터 칩(12)의 최상층에는, 표면 보호막(34)의 일부를 개구하고, 배선(31)의 일부를 노출함으로써 형성한 복수의 주면 패드(전극 패드)(35)가 형성되어 있다.
상기 복수의 주면 패드(35) 각각의 표면에는, 필러 형상의 범프 전극(36)이 형성되어 있다. 범프 전극(36)은, 예를 들어 주면 패드(35)에 가까운 측으로부터 구리(Cu)막 및 주석(Sn)-은(Ag) 합금으로 이루어지는 땜납막을 순차 적층한 금속막으로 구성되어 있다.
마이크로컴퓨터 칩(12)의 주면에 형성된 상기 복수의 주면 패드(35) 및 그들 표면에 형성된 범프 전극(36)은, 도 4에 도시한 바와 같이, 마이크로컴퓨터 칩(12)의 4개의 변을 따라서 일렬로 배치되어 있다. 그리고, 도 3에 도시한 바와 같이, 마이크로컴퓨터 칩(12)은, 이들 범프 전극(36)을 통해서 베이스 기판(11)의 본딩 리드(14)에 전기적으로 접속되어 있다.
도 6에 도시한 바와 같이, 마이크로컴퓨터 칩(12)의 실리콘 기판(30)에는, 마이크로컴퓨터 칩(12)의 이면으로부터 배선(31)에 달하는 복수의 관통 전극(37)이 형성되어 있다. 이들 관통 전극(37)은, 예를 들어 실리콘 기판(30)에 개구한 관통 구멍에 구리(Cu)막을 매립함으로써 형성된다. 또한, 마이크로컴퓨터 칩(12)의 이면에는, 상기 복수의 관통 전극(37) 각각에 전기적으로 접속된 이면 패드(38)가 형성되어 있다. 이면 패드(38)는, 예를 들어 구리(Cu)막과 그 표면에 형성한 도금막으로 구성되어 있다. 도금막은, 예를 들어 주석(Sn)을 주성분으로 하는 금속막으로 구성되어 있다.
이와 같이, 마이크로컴퓨터 칩(12)에 형성된 복수의 회로 소자는, 배선(31), 콘택트층(33) 및 주면 패드(35)를 통해서 마이크로컴퓨터 칩(12)의 주면의 범프 전극(36)과 전기적으로 접속되어 있다. 또한, 이들 회로 소자는 배선(31), 콘택트층(33) 및 관통 전극(37)을 통해서 마이크로컴퓨터 칩(12)의 이면의 이면 패드(38)와 전기적으로 접속되어 있다.
도 3에 도시한 바와 같이, 마이크로컴퓨터 칩(12)의 이면 위에는, 메모리 칩(13)이 탑재되어 있다. 메모리 칩(13)은, 그 주면을 마이크로컴퓨터 칩(12)의 이면과 대향시킨 상태에서 마이크로컴퓨터 칩(12)의 이면 위에 탑재되어 있다.
또한, 마이크로컴퓨터 칩(12)의 이면과 메모리 칩(13)의 주면의 간극에는, 접착제(47)가 충전되어 있다. 본 실시 형태 1에서는, 접착제(47)로서, 열경화성 수지 필름의 1종인 NCF(Non Conductive Film) 또는 열경화성 수지 페이스트의 1종인 NCP(Non Conductive Paste)가 사용되고 있다.
또한, NCF란, 일반 사단법인인 일본 반도체 제조 장치 협회(SEAJ: Semiconductor Equipment Association of Japan)에서 정해진 것으로, 반도체 칩의 고정(접착)이나, 반도체 칩의 전극면(주면)과 기재(배선 기판)의 회로면(칩 탑재면)의 접착에 사용되며, 언더필의 기능을 겸할 뿐만 아니라, 접착·절연의 기능을 동시에 갖는 필름 형상의 접속 재료이다.
또한, NCP도 NCF와 마찬가지로, 반도체 칩의 고정(접착)과, 언더필의 기능과, 접착·절연의 기능을 동시에 갖는 접속 재료이다. NCF가 미리 필름 형상으로 가공된 것인 데 반해, NCP의 경우에는 페이스트 형상으로 되어 있어, 반도체 칩과 기재의 간극 등에 주입한 후, 가열 경화시키는 것이다. NCF에 비해 유동성이 높기 때문에, 좁은 간극도 용이하게 충전할 수 있다는 이점이 있다.
도 7은 메모리 칩(13)의 주면측 평면도이다. 도 8은 메모리 칩(13)의 일부 확대 단면도이다.
메모리 칩(13)은 평면 형상이 사각형으로 이루어지고, 그 외형 치수는, 예를 들어 세로×가로=9.2㎜×8.6㎜, 두께=260㎛이다. 즉, 마이크로컴퓨터 칩(12)의 이면 위에 탑재된 메모리 칩(13)의 외형 치수는, 마이크로컴퓨터 칩(12)의 외형 치수(세로×가로=6㎜×6㎜)보다도 크다.
도 8에 도시한 바와 같이, 메모리 칩(13)은, 예를 들어 p형의 실리콘 기판(40)을 갖고 있다. 또한, 실리콘 기판(40)의 주면에는, 반도체 메모리의 1종인 DRAM(Dynamic Random Access Memory)의 메모리 셀(MC)이 형성되어 있다. DRAM의 메모리 셀(MC)은, 메모리 셀 선택용 MOS 트랜지스터(Qs)와, 메모리 셀 선택용 MOS 트랜지스터(Qs)에 직렬로 접속된 정보 축적용 용량 소자(C)로 구성되어 있다. 또한, 실리콘 기판(40)의 주면에는, DRAM 회로(메모리 셀 어레이 및 주변 회로)를 구성하는 다른 회로 소자(반도체 소자)도 형성되어 있지만, 그들 도시는 생략한다. 또한, 본 실시 형태에서는, DRAM 회로를 갖는 메모리 칩(13)에 대해서 설명했지만, 메모리 칩(13)에 형성되는 회로는, 플래시 메모리 회로나 그 밖의 메모리 회로여도 된다.
상기 복수의 회로 소자의 상부에는, 회로 소자간을 접속하는 복수층의 배선(41)이 형성되어 있다. 또한, 회로 소자와 배선(41) 사이 및 하층 배선(41)과 상층 배선(41) 사이에는, 복수층의 층간 절연막(42)이 형성되어 있다. 또한, 이들 층간 절연막(42)에는, 회로 소자와 배선(41) 및 하층 배선(41)과 상층 배선(41)을 전기적으로 접속하는 복수의 콘택트층(43)이 형성되어 있다.
메모리 칩(13)의 주면의 최상층에는, DRAM 회로를 보호하는 표면 보호막(패시베이션막)(44)이 형성되어 있다. 또한, 메모리 칩(13)의 최상층에는 표면 보호막(44)의 일부를 개구하고, 배선(41)의 일부를 노출함으로써 형성한 복수의 주면 패드(전극 패드)(45)가 형성되어 있다.
상기 복수의 주면 패드(45) 각각의 표면에는, 볼(구체) 형상의 범프 전극(46)이 형성되어 있다. 범프 전극(46)은, 예를 들어 주면 패드(45)에 가까운 측으로부터 구리(Cu)막, 니켈(Ni)막 및 주석(Sn)-은(Ag)-구리(Cu) 합금으로 이루어지는 땜납막을 순차 적층한 금속막으로 구성되어 있다.
메모리 칩(13)의 주면에 형성된 상기 복수의 주면 패드(45) 및 그들 표면에 형성된 범프 전극(46)은, 도 7에 도시한 바와 같이, 메모리 칩(13)의 짧은 변(도 7의 Y 방향을 따른 변)의 중앙부에 배치되고, 또한 긴 변(도 7의 X 방향을 따른 변)을 따라 형성되어 있다. 그리고, 도 3에 도시한 바와 같이, 메모리 칩(13)은, 이들 범프 전극(46)을 통해서 마이크로컴퓨터 칩(12)의 이면 패드(38)와 전기적으로 접속되어 있다.
또한, 도면에서는 간략화하여 나타내고 있지만, 메모리 칩(13)의 주면에 형성된 상기 주면 패드(45)의 수는 약 1200개이며, 예를 들어 메모리 칩(13)의 긴 변(X 방향)을 따라 약 300개×4블록의 레이아웃으로 배치되어 있다. 또한, 서로 인접하는 주면 패드(45)의 피치는, 메모리 칩(13)의 짧은 변 방향(Y 방향)이 40㎛, 긴 변 방향(X 방향)이 50㎛이다. 즉, 이 메모리 칩(13)은 버스폭을 넒힘으로써 데이터 전송 속도의 고속화를 도모하기 위해, 통상의 DRAM 칩보다도 다수의 입출력 핀(주면 패드(45))을 구비하고 있다. 따라서, 범프 전극(46)을 통해서 이 메모리 칩(13)의 주면 패드(45)과 전기적으로 접속되는 마이크로컴퓨터 칩(12)의 이면 패드(38)의 수도, 약 1200개 정도이다.
도 3에 도시한 바와 같이, 상기 메모리 칩(13)의 이면은, 접착제(48)를 통해서 서브 기판(서포트 기판)(50)의 칩 탑재면(도 3에서는, 서브 기판(50)의 하면)에 고정되어 있다. 서브 기판(50)은, 예를 들어 평탄한 합성 수지판으로 이루어지고, 그 외형 치수는, 베이스 기판(11)의 외형 치수와 동일(예를 들어 세로×가로=14㎜×14㎜)하다. 또한, 접착제(48)는, 예를 들어 다이 어태치 필름(Dieattach Film:DAF)이라고 불리는, 다이 본드제의 기능과 다이싱 테이프의 기능을 겸한 필름 형상 접착제이다.
상기 서브 기판(50)은 메모리 칩(13)을 지지하는 기재이기 때문에, 배선층은 형성되어 있지 않다. 또한, 서브 기판(50)은 합성 수지판 이외의 것, 예를 들어 유리, 세라믹, 금속 등의 판재로 구성할 수도 있다.
상기 서브 기판(50)과 베이스 기판(11) 사이에 끼워진 2장의 반도체 칩(마이크로컴퓨터 칩(12) 및 메모리 칩(13))은, 서브 기판(50)과 베이스 기판(11)의 간극에 충전된 밀봉재(49)에 의해 기밀 밀봉되어 있다.
본 실시 형태 1에서는, 상기 밀봉재(49)로서, 전술한 NCF가 사용되고 있다. 또한, NCF 대신에 NCP를 사용할 수도 있다. 그러나, 베이스 기판(11)과의 접합을 고려하면, 밀봉재(49)의 경우에는, 페이스트 형상의 밀봉재보다도 평탄도를 확보하기 쉬운 필름 형상의 밀봉재를 사용하는 것이 바람직하다.
한편, 베이스 기판(11)의 이면(실장면)에 형성된 복수의 범프 랜드(15) 각각의 표면에는, 반도체 장치(10)의 외부 단자를 구성하는 땜납 볼(땜납재)(18)이 접속되어 있다. 본 실시 형태 1의 반도체 장치(10)는 이들 땜납 볼(18)을 통해서 도시하지 않은 실장 기판(마더보드)에 실장된다. 즉, 반도체 장치(10)의 베이스 기판(11)은, 그 칩 탑재면 위에 탑재된 2장의 반도체 칩(마이크로컴퓨터 칩(12) 및 메모리 칩(13))을 실장 기판(마더보드)에 접속하기 위한 인터포저 기판으로서 기능하고 있다.
상기 땜납 볼(18)은, 예를 들어 주석(Sn)만, 주석-비스무트(Sn-Bi) 합금 또는 주석-구리-은(Sn-Cu-Ag) 합금 등, 납(Pb)을 실질적으로 포함하지 않는, 소위 납 프리 땜납으로 구성되어 있다.
이와 같이, 본 실시 형태 1의 반도체 장치(10)는 마이크로컴퓨터 칩(12)의 주면 패드(35)에 형성된 복수의 범프 전극(36)을 통해서 마이크로컴퓨터 칩(12)과 베이스 기판(11)을 전기적으로 접속하고, 또한 메모리 칩(13)의 주면 패드(45)에 형성된 복수의 범프 전극(46)을 통해서 메모리 칩(13)과 마이크로컴퓨터 칩(12)을 전기적으로 접속한다. 이에 의해, 마이크로컴퓨터 칩(12)을 통해서 베이스 기판(11)과 메모리 칩(13)을 전기적으로 접속하는 데이터 전송 경로 길이를 최단화할 수 있으므로, 데이터 전송 속도의 고속화를 도모할 수 있다.
그런데, 본 발명자는, 본 실시 형태 1의 반도체 장치(10)와 같이, 베이스 기판(11) 위에 마이크로컴퓨터 칩(12)과 메모리 칩(13)으로 이루어지는 칩 적층체를 탑재하는 SIP형 반도체 장치의 제조 방법에 대해서 검토하였다.
일반적으로, SIP형 반도체 장치의 마이크로컴퓨터 칩(메모리 칩을 제어하는 반도체 칩)은, 외부 기기와의 사이에서 신호의 입출력을 행하는 외부 인터페이스 회로와, 내부 기기(여기서는 메모리 칩)와의 사이에서 신호의 입출력을 행하는 내부 인터페이스 회로를 갖고 있다. 따라서, 베이스 기판(배선 기판)과 칩 적층체를 연결하는 데이터 전송 경로 길이를 짧게 해서, SIP형 반도체 장치의 고속 동작을 실현하기 위해서는, 베이스 기판에 가까운 측에 마이크로컴퓨터 칩을 배치하고, 이 마이크로컴퓨터 칩 위에 메모리 칩을 적층하는 구성을 채용하는 것이 바람직하다.
또한, 일반적으로, 반도체 칩의 제조 공정에서는, 반도체 칩의 외형 치수를 축소하여, 1장의 반도체 웨이퍼로부터 취득할 수 있는 칩수를 늘림으로써, 생산 효율의 향상, 제조 비용의 저감을 도모하고 있다. 그 때문에, 마이크로컴퓨터 칩의 외형 치수는, 해마다 작아지는 경향이 있다. 그런데, 메모리 칩의 경우에는, 대용량화의 요구에 수반하여, 그 외형 치수가 해마다 커지는 경향이 있고, 최근에는 적어도 세로×가로=6㎜×6㎜를 초과하는 외형 치수가 일반적으로 되어 있다. 즉, 마이크로컴퓨터 칩의 외형 치수와 메모리 칩의 외형 치수의 차는, 해마다 확대되고 있다.
그 때문에, SIP형 반도체 장치의 제조 공정에 있어서, 베이스 기판(배선 기판) 위에 소직경의 마이크로컴퓨터 칩을 탑재한 후, 마이크로컴퓨터 칩 위에 대직경의 메모리 칩을 적층하면, 마이크로컴퓨터 칩에 대한 메모리 칩의 오버행량이 커져서, 메모리 칩에 기울기나 덜걱거림이 발생하기 쉬워진다. 그 결과, 마이크로컴퓨터 칩과 메모리 칩의 접속부에 과잉의 스트레스가 가해져서 양자의 접속 신뢰성이 저하하거나, 메모리 칩의 오버행부에 균열이 발생하거나 하는 등, SIP형 반도체 장치의 신뢰성 및 제조 수율의 저하를 일으킨다.
따라서, 본 실시 형태 1에서는, 이하에 설명하는 방법을 사용해서 SIP형의 반도체 장치(10)를 제조한다.
<반도체 장치의 제조 방법>
이하, 본 실시 형태 1의 반도체 장치(10)의 제조 방법에 대해서, 도면을 참조하면서 공정순으로 설명한다.
1. 기재 및 칩 준비 공정:
도 9의 (a)는 본 실시 형태 1의 반도체 장치의 제조에 사용하는 대형 기판의 칩 탑재면을 도시하는 평면도, 도 9의 (b)는 이 대형 기판의 단면도이다.
우선, 도 9에 도시하는 대형 기판(100)을 준비한다. 대형 기판(100)은 평면 형상이 직사각형으로 이루어지는 평탄한 기판이며, 도 9의 (a)의 이점쇄선으로 나타내는 다이싱 라인 DL1에 의해 복수(여기서는 6개)의 디바이스 영역으로 구획되어 있다. 복수의 디바이스 영역 각각은, 대형 기판(100)을 디바이스 영역의 외측 테두리(다이싱 라인 DL1)를 따라 절단했을 때에, 전술한 반도체 장치(10)의 서브 기판(50)으로 되는 영역이며, 서브 기판(50)과 동일한 외형 치수를 갖고 있다.
또한, 상기 대형 기판(100)을 준비하는 공정과 병행하여, 도 10에 도시하는 반도체 웨이퍼(20)를 다이싱(절단)함으로써, 복수의 메모리 칩(제1 반도체 칩)(13)을 준비한다. 도 7 및 도 8에 도시한 바와 같이, 복수의 메모리 칩(13) 각각의 주면(제1 주면)에는, DRAM 회로를 구성하는 복수의 회로 소자(제1 반도체 소자) 및 복수의 주면 패드(제1 주면 패드)(45)가 형성되어 있다. 또한, 복수의 주면 패드(45) 각각의 표면에는, 범프 전극(제1 도전성 부재)(46)이 형성되어 있다.
또한, 주면 패드(45)의 표면에 형성하는 범프 전극(46)은, 볼(구체) 형상의 것에 한정되는 것은 아니고, 예를 들어 마이크로컴퓨터 칩(12)의 주면 패드(35)의 표면에 형성된 범프 전극(36)과 같은 필러 형상의 것이어도 된다.
상기 반도체 웨이퍼(20)를 다이싱할 때는, 그 이면에 전술한 접착제(48)(다이 어태치 필름, 제1 접착제)를 부착하고, 반도체 웨이퍼(20)와 접착제(48)를 동시에 절단한다. 이와 같이 하면, 개편화된 복수의 메모리 칩(13) 각각의 이면에는, 메모리 칩(13)과 동일한 외형 치수를 갖는 접착제(48)가 잔류한다. 이에 의해, 메모리 칩(13)을 대형 기판(100)에 탑재할 때, 대형 기판(100)의 각 디바이스 영역에 접착제를 공급하는 공정이 불필요해진다.
2. 다이 본딩 공정:
이어서, 도 11(대형 기판(100)의 평면도) 및 도 12(대형 기판(100)의 하나의 디바이스 영역을 도시하는 단면도)에 도시한 바와 같이, 대형 기판(100)의 각 디바이스 영역에 메모리 칩(13)을 탑재한다. 메모리 칩(13)의 탑재는, 메모리 칩(13)의 이면(접착제(48)가 부착된 면, 제1 이면)을 대형 기판(100)의 칩 탑재면(제(1면)과 대향시키는, 소위 페이스 업 실장 방식에 의해 행한다. 즉, 접착제(48)를 통해서 메모리 칩(13)의 이면을 대형 기판(100)의 칩 탑재면에 부착한 후, 대형 기판(100)을 가열하고, 접착제(48)를 경화시킴으로써, 메모리 칩(13)을 대형 기판(100)의 칩 탑재면에 고정한다. 대형 기판(100)의 디바이스 영역과 메모리 칩(13)의 위치 정렬은, 예를 들어 대형 기판(100)의 각 디바이스 영역에 형성한 기준 마크(22)를 이용하여 행한다.
또한, 메모리 칩(13)의 다이 본딩은, 다이 어태치 필름(접착제(48))을 이용하는 방법에 한정되는 것은 아니며, 예를 들어 대형 기판(100)의 각 디바이스 영역에 페이스트 형상의 접착제를 공급하는 방법에 의해 행할 수도 있다. 페이스트 형상의 접착제는, 다이 어태치 필름보다도 저렴하다고 하는 이점이 있다.
이어서, 도 13 및 도 14에 도시한 바와 같이, 메모리 칩(13)의 주면 위에 필름 형상의 접착제(제2 접착제)(47)를 탑재한다. 이 접착제(47)는 전술한 NCF이며, 그 외형 치수는 메모리 칩(13)의 외형 치수보다 작고, 또한 다음 공정에서 메모리 칩(13)의 주면 위에 탑재하는 마이크로컴퓨터 칩(12)의 외형 치수보다 크다. 또한, 전술한 바와 같이, 접착제(47)는 NCP로 구성할 수도 있다.
메모리 칩(13)의 주면 위에 NCF와 같은 필름 형상의 접착제(47)를 탑재하는 경우에는, 진공 라미네이트법을 채용하는 것이 바람직하다. 이에 의해, 범프 전극(46)이 형성된 메모리 칩(13)의 주면과 접착제(47) 사이에 공극이 발생하는 것을 방지할 수 있다.
이어서, 도 15 및 도 16에 도시한 바와 같이, 메모리 칩(13)의 주면 위에 마이크로컴퓨터 칩(12)을 탑재한다. 도 4 및 도 6에 도시한 바와 같이, 마이크로컴퓨터 칩(12)의 주면(제2 주면)에는, 로직 회로를 구성하는 복수의 회로 소자(제2 반도체 소자) 및 복수의 주면 패드(제2 주면 패드)(35)가 형성되어 있다. 또한, 복수의 주면 패드(35) 각각의 표면에는, 범프 전극(제2 도전성 부재)(36)이 형성되어 있다. 또한, 도 5 및 도 6에 도시한 바와 같이, 마이크로컴퓨터 칩(12)의 이면(제2 이면)에는, 실리콘 기판(30)에 형성된 복수의 관통 전극(37) 각각에 전기적으로 접속된 복수의 이면 패드(38)가 형성되어 있다.
또한, 주면 패드(35)의 표면에 형성하는 범프 전극(36)은, 필러 형상의 것에 한정되는 것은 아니고, 예를 들어 메모리 칩(13)의 주면 패드(45)의 표면에 형성된 범프 전극(46)과 같은 볼(구체) 형상의 것이어도 된다. 또한, 마이크로컴퓨터 칩(12)의 범프 전극(36)이나 메모리 칩(13)의 범프 전극(46)은, 금(Au)의 돌기 전극으로 구성할 수도 있다.
마이크로컴퓨터 칩(12)은 메모리 칩(13)과 마찬가지로, 대형 기판(100)을 준비하는 공정과 병행하여 준비한다. 즉, 도 17에 도시하는 반도체 웨이퍼(21)를 다이싱(절단)함으로써, 복수의 마이크로컴퓨터 칩(제2 반도체 칩)(12)을 준비한다.
상기 반도체 웨이퍼(21)를 다이싱할 때는, 그 이면에 다이싱 필름(23)을 부착하고, 반도체 웨이퍼(21)만을 절단한다. 이와 같이 하면, 개편화된 복수의 마이크로컴퓨터 칩(12)도 다이싱 필름(23)에 부착된 상태가 되므로, 이들 마이크로컴퓨터 칩(12)을 일괄하여 다이 본딩 공정으로 반송할 수 있다.
메모리 칩(13)의 주면 위에 마이크로컴퓨터 칩(12)을 탑재할 때는, 다이싱 필름(23)에 부착된 마이크로컴퓨터 칩(12)을 픽업하여 메모리 칩(13)의 상방에 배치한 후, 그 이면을 메모리 칩(13)의 주면에 대향시킨다. 계속해서, 마이크로컴퓨터 칩(12)을 메모리 칩(13)의 주면 상의 접착제(47)에 가압함으로써, 마이크로컴퓨터 칩(12)의 이면 패드(38)와 메모리 칩(13)의 범프 전극(46)을 전기적으로 접속한다. 그리고, 이 상태에서 접착제(47)를 가열 경화시킴으로써, 마이크로컴퓨터 칩(12)이 메모리 칩(13)에 고정됨과 함께, 양자의 접속부(마이크로컴퓨터 칩(12)의 이면 패드(38), 메모리 칩(13)의 주면 패드(45) 및 범프 전극(46))가 접착제(47)에 의해 밀봉된다.
3. 밀봉 및 기판 접합 공정:
이어서, 도 18에 도시한 바와 같이, 대형 기판(100)의 칩 탑재 면 위에 필름 형상의 밀봉재(49)를 탑재한다. 이 밀봉재(49)는 전술한 NCF이다. 밀봉재(49)는 메모리 칩(13)과 마이크로컴퓨터 칩(12)을 밀봉하는 부재이며, 마이크로컴퓨터 칩(12)의 주면에 형성된 범프 전극(36)이 노출되지 않는 두꺼운 막 두께를 갖고 있다. 또한, 밀봉재(49)는 대형 기판(100)의 외형 치수와 동일한 외형 치수를 갖고 있으며, 대형 기판(100)의 칩 탑재면 전체를 덮도록 탑재한다.
대형 기판(100)의 칩 탑재 면 위에 NCF와 같은 필름 형상의 밀봉재(49)를 탑재할 때는, 진공 라미네이트법을 채용하는 것이 바람직하다. 이에 의해, 메모리 칩(13)과 접착제(47) 사이나, 마이크로컴퓨터 칩(12)과 접착제(47) 사이에 공극이 발생하는 것을 방지할 수 있다.
이어서, 도 19 및 도 20에 도시하는 대형 배선 기판(200)을 준비한다. 도 19는 대형 배선 기판(200)의 칩 탑재면을 도시하는 평면도이다. 도 20은 대형 배선 기판 기판의 실장면을 도시하는 평면도이다.
대형 배선 기판(200)은, 평면 형상이 직사각형으로 이루어지는 배선 기판이며, 대형 기판(100)과 동일한 외형 치수를 갖고 있다. 또한, 대형 배선 기판(200)은, 도 19 및 도 20의 이점쇄선으로 나타내는 다이싱 라인 DL2에 의해, 복수(여기서는 6개)의 디바이스 영역으로 구획되어 있다. 복수의 디바이스 영역 각각은, 대형 배선 기판(200)을 디바이스 영역의 외측 테두리(다이싱 라인 DL2)를 따라 절단했을 때에, 전술한 반도체 장치(10)의 베이스 기판(11)으로 되는 영역이며, 베이스 기판(11)과 동일한 구조 및 동일한 외형 치수를 갖고 있다. 대형 배선 기판(200)의 칩 탑재면(제3면)에는 디바이스 영역마다 복수의 본딩 리드(14)가 형성되어 있고, 실장면(제4면)에는 디바이스 영역마다 복수의 범프 랜드(15)가 형성되어 있다.
이어서, 도 21(대형 배선 기판(200)의 하나의 디바이스 영역을 도시하는 단면도)에 도시한 바와 같이, 대형 배선 기판(200)의 칩 탑재면을 대형 기판(100)에 대향시키고, 대형 배선 기판(200)을 하방(대형 기판(100)의 칩 탑재면 방향)에 가압함으로써, 대형 배선 기판(200)의 본딩 리드(14)와 마이크로컴퓨터 칩(12)의 범프 전극(36)을 전기적으로 접속한다. 그리고, 이 상태에서 밀봉재(49)를 가열 경화시킨다. 이에 의해, 마이크로컴퓨터 칩(12)과 메모리 칩(13)으로 이루어지는 칩 적층체가 대형 배선 기판(200)과 대형 기판(100) 사이에 고정되고, 또한 밀봉재(49)에 의해 기밀 밀봉된다.
또한, 전술한 제조 방법에서는, 대형 기판(100)의 칩 탑재 면 위에 밀봉재(49)를 탑재한 후, 대형 배선 기판(200)과 대형 기판(100)을 중첩했지만, 도 22에 도시한 바와 같이, 미리 대형 배선 기판(200)의 칩 탑재면에 밀봉재(49)를 부착한 후, 대형 배선 기판(200)과 대형 기판(100)을 중첩해도 된다.
또한, 전술한 제조 방법에서는, 서로 동일한 외형 치수를 갖는 대형 배선 기판(200)과 대형 기판(100)을 중첩했지만(도 21), 대형 배선 기판(200)의 외형 치수는, 대형 기판(100)의 외형 치수보다 작아도 된다.
즉, 대형 기판(100)과 동일한 외형 치수를 갖는 대형 배선 기판(200)을 미리 복수의 블록으로 분할하고, 도 23에 도시한 바와 같이, 분할한 대형 배선 기판(200)을 블록 단위로 대형 기판(100)과 중첩해도 된다. 또한, 대형 배선 기판(200)을 미리 디바이스 영역마다 분할하고, 도 24에 도시한 바와 같이, 분할한 대형 배선 기판(200)을 대형 기판(100)의 각 디바이스 영역에 1장씩 중첩해도 된다. 이들 방법은, 대형 기판(100) 혹은 대형 배선 기판(200)의 휨 등에 기인하여 대형 기판(100)의 디바이스 영역과 대형 배선 기판(200)의 디바이스 영역을 정확하게 위치 정렬하는 것이 곤란한 경우 등에 적용하기에 유효한 방법이다.
4. 볼 마운트 공정:
이어서, 도 25에 도시한 바와 같이, 대형 배선 기판(200)의 실장면에 형성된 복수의 범프 랜드(15) 각각의 표면에 땜납 볼(18)을 접속한다. 범프 랜드(15)의 표면에 땜납 볼(18)을 접속하기 위해서는, 미리 플럭스제를 도포한 범프 랜드(15)의 표면에 땜납 볼(18)을 임시 고정한 후, 땜납 볼(18)을 가열 리플로우시킨다.
5. 절단 공정:
그 후, 대형 배선 기판(200) 및 대형 기판(100)을 각각의 디바이스 영역의 외측 테두리(다이싱 라인 DL1, DL2)를 따라 절단함으로써, 도 1 내지 도 3에 도시한 본 실시 형태 1의 반도체 장치(10)가 완성된다.
이와 같이, 본 실시 형태 1에서는, 베이스 기판(11) 위에 마이크로컴퓨터 칩(12)과 메모리 칩(13)으로 이루어지는 칩 적층체를 탑재하는 SIP형의 반도체 장치(10)를 제조할 때, 우선 대형 기판(100)(서브 기판(50)) 위에 외형 치수가 큰 메모리 칩(13)을 탑재한다. 이어서, 메모리 칩(13) 위에 메모리 칩(13)보다도 외형 치수가 작은 마이크로컴퓨터 칩(12)을 적층하고, 메모리 칩(13)과 마이크로컴퓨터 칩(12)을 전기적으로 접속한다. 그리고, 마지막으로 마이크로컴퓨터 칩(12) 위에 대형 배선 기판(200)(베이스 기판(11))을 적층함으로써, 마이크로컴퓨터 칩(12)과 대형 배선 기판(200)(베이스 기판(11))을 전기적으로 접속한다.
상기한 제조 방법에 따르면, 외형 치수가 큰 메모리 칩(13) 위에 외형 치수가 작은 마이크로컴퓨터 칩(12)을 적층함으로써, 상단의 마이크로컴퓨터 칩(12)의 기울기나 덜걱거림을 억제할 수 있다. 이에 의해, 마이크로컴퓨터 칩(12)과 메모리 칩(13)의 접속부에 과잉의 스트레스가 가해지는 일이 없으므로, 마이크로컴퓨터 칩(12)과 메모리 칩(13)의 접속 신뢰성의 저하나 칩 균열의 발생을 억제할 수 있어, SIP형의 반도체 장치(10)의 신뢰성 및 제조 수율을 향상시킬 수 있다.
<실시 형태 1의 변형예>
전술한 실시 형태 1에서는, 서브 기판(50)(대형 기판(100))에 배선층을 형성하지 않지만, 예를 들어 도 26에 도시한 바와 같이, 서브 기판(50)(대형 기판(100))을 구성하는 절연재의 양면(칩 탑재면 및 이면)에 배선(51)을 형성해도 된다.
이 경우에는, 도시와 같이, 베이스 기판(11)의 칩 탑재면에 배선(19)을 형성해 두고, 기판 접합 공정에 앞서 밀봉재(49)에 형성한 관통 전극(도전성 부재)(52)을 통해서 서브 기판(50)의 배선(51)과 베이스 기판(11)의 배선(19)을 전기적으로 접속함으로써, 서브 기판(50)에도 전자 부품을 탑재하는 것이 가능하게 되므로, 반도체 장치(10)의 실장 밀도를 향상시킬 수 있다.
또한, 이 경우에는, 서브 기판(50)의 절연재로서, 합성 수지 이외의 것, 예를 들어 유리나 세라믹 등을 사용해도 된다. 이에 의해, 합성 수지로 이루어지는 절연재를 사용한 경우에 비해 서브 기판(50)의 두께를 얇게 할 수 있다.
(실시 형태 2)
전술한 실시 형태 1의 제조 방법에서는, 대형 기판(100)의 칩 탑재 면 위에 메모리 칩(13)과 마이크로컴퓨터 칩(12)을 탑재한 후, 대형 기판(100)과 대형 배선 기판(200)을 중첩했다. 이에 반해, 본 실시 형태 2의 제조 방법에서는, 대형 기판(100)의 칩 탑재 면 위에 메모리 칩(13)과 마이크로컴퓨터 칩(12)을 탑재한 후, 마이크로컴퓨터 칩(12)의 주면 위에 베이스 기판(대형 배선 기판)을 형성한다.
우선, 도 27(대형 기판(100)의 하나의 디바이스 영역을 도시하는 단면도)에 도시한 바와 같이, 전술한 실시 형태 1의 제조 방법에 따라, 대형 기판(100)의 각 디바이스 영역에 다이 어태치 필름 등의 접착제(48)를 통해서 메모리 칩(13)을 탑재한다. 또한, 본 실시 형태 2에서 사용하는 대형 기판(100)의 양면(칩 탑재면 및 이면)에는, 대형 기판(100)에 탑재되는 메모리 칩(13)의 보호와 차광(칩 내에 입사하는 광에 의한 메모리 셀의 소프트 에러 방지)을 목적으로 해서, 흑색의 솔더 레지스트(절연층)(63)가 형성된다.
이어서, 도 28에 도시한 바와 같이, 메모리 칩(13)의 주면 위에 전술한 NCF와 같은 필름 형상의 접착제(47)를 탑재한다. 전술한 실시 형태 1에서는, 메모리 칩(13)의 주면 위에 메모리 칩(13)보다도 작은 외형 치수의 접착제(47)를 탑재했지만(도 13, 도 14), 본 실시 형태 2에서는, 대형 기판(100)과 동일한 외형 치수를 갖는 접착제(47)를 사용해서, 대형 기판(100)의 칩 탑재면 전체에 접착제(47)를 부착한다.
이어서, 도 29에 도시한 바와 같이, 메모리 칩(13)의 주면 위에 마이크로컴퓨터 칩(12)을 탑재하고, 마이크로컴퓨터 칩(12)의 이면 패드(38)와 메모리 칩(13)의 범프 전극(46)을 전기적으로 접속한 후, 접착제(47)를 가열 경화시킨다. 이에 의해, 마이크로컴퓨터 칩(12)이 메모리 칩(13)에 고정됨과 함께, 양자의 접속부(마이크로컴퓨터 칩(12)의 이면 패드(38), 메모리 칩(13)의 주면 패드(45) 및 범프 전극(46))가 접착제(47)에 의해 밀봉된다. 또한, 접착제(47)는 NCP와 같은 페이스트 형상의 접착 재료여도 된다.
전술한 실시 형태 1에서는, 주면 패드(35)의 표면에 범프 전극(36)을 형성한 마이크로컴퓨터 칩(12)을 사용했지만, 본 실시 형태 2에서는, 주면 패드(35)의 표면에 범프 전극(제2 도전성 부재)(36)을 형성하지 않은 마이크로컴퓨터 칩(12)을 사용한다.
이어서, 도 30에 도시한 바와 같이, 예를 들어 진공 라미네이트법을 사용해서 마이크로컴퓨터 칩(12)의 주면 및 접착제(47)의 표면에 절연 필름(60)을 부착한다. 이 절연 필름(60)은 다음 배선 형성 공정에서 사용하는 전해 도금액에 대한 내약품성이나, 배선 재료와의 밀착성이 높은 절연재로 구성하는 것이 바람직하다. 이러한 절연재로서는, 다층 배선 기판의 제조, 바꾸어 말하면, 배선 기판의 절연재로서 사용되는 프리프레그나 ABF(아지노모또 빌드 업 필름:아지노모또 파인테크노사 상품명) 등을 예시할 수 있다.
이어서, 도 31에 도시한 바와 같이, 마이크로컴퓨터 칩(12)의 주면에 형성된 주면 패드(35)의 상부 절연 필름(60)에 복수의 개구(61)를 형성하고, 이들 개구(61)의 저부에 주면 패드(35)를 노출시킨다. 개구(61)는, 예를 들어 주면 패드(35)의 상부 절연 필름(60)에 레이저 빔을 조사함으로써 형성한다.
이어서, 도 32에 도시한 바와 같이, 절연 필름(60)의 표면 및 개구(61)의 내부에 구리(Cu) 등으로 이루어지는 배선(62)을 형성하고, 마이크로컴퓨터 칩(12)의 주면에 형성된 주면 패드(35)와 배선(62)을 전기적으로 접속한다.
배선(62)을 형성하기 위해서는, 우선 절연 필름(60)의 표면 및 개구(61)의 내부에 무전해 도금법 또는 스퍼터링법을 사용해서, 얇은 구리(Cu)막으로 이루어지는 시드층을 형성한다. 이어서, 전해 도금법을 사용해서 시드층의 표면에 두꺼운 구리(Cu)막을 형성한 후, 포토레지스트막을 마스크로 한 에칭에 의해 2층의 구리(Cu)막을 패터닝한다.
이어서, 도 33에 도시한 바와 같이, 배선(62)이 형성된 절연 필름(60)의 표면 전체에 2층째의 절연 필름(64)을 부착한 후, 예를 들어 절연 필름(64)에 레이저 빔을 조사함으로써, 배선(62)의 상부 절연 필름(64)에 스루홀(개구)(65)을 형성하고, 스루홀(65)의 저부에 배선(62)을 노출시킨다.
이어서, 도 34에 도시한 바와 같이, 2층째의 절연 필름(64)의 표면 및 스루홀(65)의 내부에 구리(Cu)막으로 이루어지는 2층째의 배선(66)을 형성하고, 스루홀(65)을 통해서 2층째의 배선(66)과 1층째의 배선(62)을 전기적으로 접속한다. 2층째의 배선(66)은, 1층째의 배선(62)과 마찬가지 방법으로 형성할 수 있다.
이어서, 도 35에 도시한 바와 같이, 절연 필름(64)의 표면에 배선(66)을 보호하기 위한 솔더 레지스트(절연막)(67)를 형성한 후, 솔더 레지스트(67)를 에칭하여 2층째의 배선(66)의 일부를 노출시킴으로써 복수의 범프 랜드(전극 패드)(68)를 형성한다. 여기까지의 공정에 의해, 마이크로컴퓨터 칩(12)의 주면 위에 2층의 배선(62, 66)을 갖는 베이스 기판(69)이 형성된다.
이어서, 베이스 기판(69)의 범프 랜드(68)의 표면에 니켈(Ni)막과 금(Au)막으로 이루어지는 도금막(도시하지 않음)을 형성한 후, 도 36에 도시한 바와 같이, 범프 랜드(68)의 표면에 땜납 볼(18)을 접속한다. 땜납 볼(18)의 접속은, 실시 형태 1의 땜납 볼(18)과 마찬가지의 방법으로 행한다.
이어서, 도 37에 도시한 바와 같이, 불필요해진 대형 기판(100)을 제거한다. 그 때, 메모리 칩(13)의 차광 및 보호를 위해서, 메모리 칩(13)의 이면에 솔더 레지스트(63)를 남겨 둔다.
그 후, 베이스 기판(69)을 절단함으로써, 도 38에 도시한 바와 같은 본 실시 형태 2의 반도체 장치(70)가 완성된다. 또한, 여기에서는, 불필요해진 대형 기판(100)을 제거한 후에 베이스 기판(69)을 절단했지만, 베이스 기판(69)과 대형 기판(100)을 절단하여 반도체 장치(70)를 개편화한 후, 메모리 칩(13)의 이면으로부터 대형 기판(100)을 제거해도 된다.
상기한 제조 방법에 따르면, 외형 치수가 큰 메모리 칩(13) 위에 외형 치수가 작은 마이크로컴퓨터 칩(12)을 적층함으로써, 상단의 마이크로컴퓨터 칩(12)의 기울기나 덜걱거림을 억제할 수 있다. 이에 의해, 마이크로컴퓨터 칩(12)과 메모리 칩(13)의 접속부에 과잉의 스트레스가 가해지는 경우가 없으므로, 마이크로컴퓨터 칩(12)과 메모리 칩(13)의 접속 신뢰성의 저하나 칩 균열의 발생을 억제할 수 있어, SIP형의 반도체 장치(70)의 신뢰성 및 제조 수율을 향상시킬 수 있다.
또한, 상기한 제조 방법에 따르면, 볼 마운트 공정 후에 불필요해진 대형 기판(100)을 제거하므로, 실시 형태 1의 반도체 장치(10)에 비해 박형의 반도체 장치(70)를 실현할 수 있다.
<실시 형태 2의 변형예>
전술한 실시 형태 2에서는, 볼 마운트 공정 후에 대형 기판(100)을 제거했지만, 실시 형태 1과 동일하게 대형 기판(100)을 남겨도 된다. 이 경우에는, 도 39에 도시한 바와 같이, 대형 기판(100)을 절단하여 얻어진 서브 기판(서포트 기판)(71)이 메모리 칩(13)의 이면측에 고정되므로, 반도체 장치(70)의 기계적 강도를 향상시킬 수 있다. 또한, 이 경우에는, 메모리 칩(13)에 입사하는 광이 서브 기판(71)에 의해 차폐되므로, 대형 기판(100)의 표면에 흑색의 솔더 레지스트(63)를 설치하지 않아도 된다.
또한, 이 경우에는, 실시 형태 1의 변형예(도 26)와 동일하도록 서브 기판(71)에 배선을 형성함으로써, 서브 기판(71)에도 전자 부품을 탑재할 수 있게 되므로, 반도체 장치(70)의 실장 밀도를 향상시킬 수 있다.
이상, 본 발명자에 의해 이루어진 발명을 실시 형태에 기초하여 구체적으로 설명했지만, 본 발명은 지금까지 기재한 실시 형태에 한정되는 것은 아니며, 그 요지를 일탈하지 않는 범위에서 여러가지 변경 가능한 것은 말할 필요도 없다.
(변형예 1)
예를 들어, 상기 실시 형태 1, 2에서는, 반도체 장치의 외부 단자로서, 베이스 기판의 범프 랜드(전극 패드)의 표면에 볼(구체) 형상의 땜납재(땜납 볼)를 형성하는, 소위 BGA(Ball Grid Array) 구조를 채용했지만, 땜납 볼 대신에, 범프 랜드의 표면을 소량의 땜납재로 피복하는, 소위 LGA(Land Grid Array) 구조를 채용해도 된다.
(변형예 2)
또한, 상기 실시 형태 1, 2에서는, 메모리 칩으로서 DRAM이 형성된 반도체 칩을 예시했지만, 메모리 칩은, 플래시 메모리가 형성된 반도체 칩이나, SRAM(Static Random Access Memory)이 형성된 반도체 칩이어도 된다.
(변형예 3)
또한, 상기 실시 형태 1, 2에서는, 베이스 기판(대형 배선 기판)으로서 2층 배선 기판을 예시했지만, 4층 또는 그 이상의 배선층을 갖는 다층 배선 기판이어도 된다.
10 : 반도체 장치
11 : 베이스 기판(기재)
12 : 마이크로컴퓨터 칩(제2 반도체 칩)
13 : 메모리 칩(제1 반도체 칩)
14 : 본딩 리드(전극 패드)
15 : 범프 랜드(전극 패드)
16 : 스루홀 배선
17 : 솔더 레지스트(절연층)
18 : 땜납 볼(땜납재)
19 : 배선
20, 21 : 반도체 웨이퍼
22 : 기준 마크
23 : 다이싱 필름
30 : 실리콘 기판
31 : 배선
32 : 층간 절연막
33 : 콘택트층
34 : 표면 보호막(패시베이션막)
35 : 주면 패드(제2 주면 패드, 전극 패드)
36 : 범프 전극(제2 도전성 부재)
37 : 관통 전극
38 : 이면 패드
40 : 실리콘 기판
41 : 배선
42 : 층간 절연막
43 : 콘택트층
44 : 표면 보호막(패시베이션막)
45 : 주면 패드(제1 주면 패드, 전극 패드)
46 : 범프 전극(제1 도전성 부재)
47 : 접착제(제2 접착제)
48 : 접착제(제1 접착제)
49 : 밀봉재
50 : 서브 기판(서포트 기판)
51 : 배선
52 : 관통 전극(도전성 부재)
60 : 절연 필름(필름)
61 : 개구
62 : 배선
63 : 솔더 레지스트(절연막)
64 : 절연 필름
65 : 스루홀(개구)
66 : 배선
67 : 솔더 레지스트(절연막)
68 : 범프 랜드(전극 패드)
69 : 베이스 기판
70 : 반도체 장치
71 : 서브 기판(서포트 기판)
100 : 대형 기판
200 : 대형 배선 기판

Claims (15)

  1. (a) 제1면을 갖는 서포트 기판을 준비하는 공정;
    (b) 상기 (a) 공정 후에, 제1 주면, 상기 제1 주면에 형성된 제1 반도체 소자, 상기 제1 주면에 형성되고, 또한 상기 제1 반도체 소자와 전기적으로 접속된 제1 주면 패드, 상기 제1 주면 패드 위에 형성된 제1 도전성 부재 및 상기 제1 주면과는 반대측인 제1 이면을 갖는 제1 반도체 칩을, 상기 제1 반도체 칩의 상기 제1 이면이 상기 서포트 기판의 상기 제1면과 대향하도록, 상기 서포트 기판의 상기 제1면 위에 탑재하는 공정;
    (c) 상기 (b) 공정 후에, 제2 주면, 상기 제2 주면에 형성된 제2 반도체 소자, 상기 제2 주면에 형성되고, 또한 상기 제2 반도체 소자와 전기적으로 접속된 제2 주면 패드, 상기 제2 주면 패드 위에 형성된 제2 도전성 부재, 상기 제2 주면과는 반대측인 제2 이면, 및 상기 제2 이면에 형성되고, 또한 상기 제2 주면 패드와 전기적으로 접속된 제2 이면 패드를 갖는 제2 반도체 칩을, 상기 제2 반도체 칩의 상기 제2 이면이 상기 제1 반도체 칩의 상기 제1 주면과 대향하도록, 상기 제1 반도체 칩의 상기 제1 주면 위에 탑재하고, 상기 제1 도전성 부재를 통해서 상기 제1 반도체 칩의 상기 제1 주면 패드와 상기 제2 반도체 칩의 상기 제2 이면 패드를 전기적으로 접속하는 공정-여기서, 상기 제2 반도체 칩의 외형 치수는, 상기 제1 반도체 칩의 외형 치수보다도 작음-;
    (d) 상기 (c) 공정 후에, 상기 제1 반도체 칩, 상기 제2 반도체 칩 및 상기 제2 도전성 부재를 밀봉재에 의해 밀봉하는 공정;
    (e) 상기 (d) 공정 후에, 제3면, 상기 제3면에 형성된 복수의 본딩 리드, 상기 제3면과는 반대측인 제4면 및 상기 제4면에 형성된 복수의 범프 랜드를 갖는 베이스 기판을, 상기 베이스 기판의 상기 제3면이 상기 서포트 기판의 상기 제1면과 대향하도록 상기 서포트 기판의 상기 제1면 위에 배치하여, 상기 밀봉재로 상기 베이스 기판을 고정하고, 상기 베이스 기판의 상기 본딩 리드와 상기 제2 반도체 칩의 상기 제2 도전성 부재를 전기적으로 접속하는 공정;
    (f) 상기 (e) 공정 후에, 상기 베이스 기판의 상기 복수의 범프 랜드 각각에 외부 단자를 배치하는 공정
    을 포함하는 반도체 장치의 제조 방법.
  2. 제1항에 있어서,
    상기 밀봉재는, NCF인 반도체 장치의 제조 방법.
  3. 제1항에 있어서,
    상기 밀봉재는, 열경화성 수지로 이루어지고,
    상기 (d) 공정은, 상기 밀봉재의 경화 반응이 시작되지 않은 온도에서 행하고,
    상기 (e) 공정은, 상기 밀봉재의 경화 반응이 시작된 온도에서 행하는 반도체 장치의 제조 방법.
  4. 제1항에 있어서,
    상기 (d) 공정에 있어서, 상기 베이스 기판과 상기 서포트 기판 사이에는, 상기 밀봉재가 충전되는 반도체 장치의 제조 방법.
  5. 제1항에 있어서,
    상기 (c) 공정은, 상기 제1 반도체 칩의 상기 제1 주면과, 상기 제2 반도체 칩의 상기 제2 이면 사이에 접착제를 충전하는 공정을 포함하는 반도체 장치의 제조 방법.
  6. 제5항에 있어서,
    상기 접착제는, NCF 또는 NCP인 반도체 장치의 제조 방법.
  7. 제1항에 있어서,
    상기 제2 반도체 칩의 상기 제2 이면 패드는, 상기 제2 반도체 칩 내에 형성된 관통 전극을 통해서 상기 제2 주면 패드와 전기적으로 접속되어 있는 반도체 장치의 제조 방법.
  8. 제1항에 있어서,
    상기 제1 반도체 칩은, 메모리 회로가 형성된 메모리 칩이고, 상기 제2 반도체 칩은, 상기 제1 반도체 칩의 상기 메모리 회로를 제어하는 제어 회로가 형성된 마이크로컴퓨터 칩인 반도체 장치의 제조 방법.
  9. 제8항에 있어서,
    상기 제1 반도체 칩의 상기 메모리 회로는, DRAM 회로인 반도체 장치의 제조 방법.
  10. 제1항에 있어서,
    상기 (a) 공정에서 준비하는 상기 서포트 기판의 상기 제1면에 배선이 형성되어 있고,
    상기 (d) 공정 후에, 상기 밀봉재에 관통 전극을 형성하고, 상기 서포트 기판에 형성된 상기 배선과 상기 베이스 기판에 형성된 상기 본딩 리드를 상기 관통 전극을 통해서 전기적으로 접속하는 반도체 장치의 제조 방법.
  11. (a) 제1면을 갖는 서포트 기판을 준비하는 공정;
    (b) 상기 (a) 공정 후에, 제1 주면, 상기 제1 주면에 형성된 제1 반도체 소자, 상기 제1 주면에 형성되고, 또한 상기 제1 반도체 소자와 전기적으로 접속된 제1 주면 패드, 상기 제1 주면 패드 위에 형성된 제1 도전성 부재 및 상기 제1 주면과는 반대측인 제1 이면을 갖는 제1 반도체 칩을, 상기 제1 반도체 칩의 상기 제1 이면이 상기 서포트 기판의 상기 제1면과 대향하도록, 상기 서포트 기판의 상기 제1면 위에 탑재하는 공정;
    (c) 상기 (b) 공정 후에, 제2 주면, 상기 제2 주면에 형성된 제2 반도체 소자, 상기 제2 주면에 형성되고, 또한 상기 제2 반도체 소자와 전기적으로 접속된 제2 주면 패드, 상기 제2 주면과는 반대측인 제2 이면 및 상기 제2 이면에 형성되고, 또한 상기 제2 주면 패드와 전기적으로 접속된 제2 이면 패드를 갖는 제2 반도체 칩을, 상기 제2 반도체 칩의 상기 제2 이면이 상기 제1 반도체 칩의 상기 제1 주면과 대향하도록, 상기 제1 반도체 칩의 상기 제1 주면 위에 탑재하고, 상기 제1 도전성 부재를 통해서 상기 제1 반도체 칩의 상기 제1 주면 패드와 상기 제2 반도체 칩의 상기 제2 이면 패드를 전기적으로 접속하는 공정-여기서, 상기 제2 반도체 칩의 외형 치수는, 상기 제1 반도체 칩의 외형 치수보다도 작음-;
    (d) 상기 (c) 공정 후에, 상기 제1 및 제2 반도체 칩을 접착재에 의해 밀봉하는 공정;
    (e) 상기 (d) 공정 후에, 상기 접착제 위에 제1 절연재를 배치하여, 상기 제2 반도체 칩 위의 상기 제1 절연재에 개구를 형성함으로써, 상기 개구의 저부에 상기 제2 반도체 칩의 상기 제2 주면 패드를 노출시키는 공정;
    (f) 상기 (e) 공정 후에, 상기 제1 절연재 위에 배선을 형성하고, 상기 개구를 통해서 상기 배선과 상기 제2 주면 패드를 전기적으로 접속하는 공정;
    (g) 상기 (f) 공정 후에, 상기 배선 상 및 상기 제1 절연재 위에 제2 절연재를 배치하여, 상기 배선 상의 상기 제2 절연재를 제거하여 상기 배선의 일부를 노출시킴으로써, 복수의 범프 랜드를 형성하는 공정;
    (h) 상기 (g) 공정 후에, 상기 복수의 범프 랜드 각각에 외부 단자를 배치하는 공정
    을 포함하는 반도체 장치의 제조 방법.
  12. 제11항에 있어서,
    상기 접착제는, NCF 또는 NCP인 반도체 장치의 제조 방법.
  13. 제11항에 있어서,
    상기 제2 반도체 칩의 상기 제2 이면 패드는, 상기 제2 반도체 칩 내에 형성된 관통 전극을 통해서 상기 제2 주면 패드와 전기적으로 접속되어 있는 반도체 장치의 제조 방법.
  14. 제11항에 있어서,
    상기 제1 반도체 칩은, 메모리 회로가 형성된 메모리 칩이고, 상기 제2 반도체 칩은, 상기 제1 반도체 칩의 상기 메모리 회로를 제어하는 제어 회로가 형성된 마이크로컴퓨터 칩인 반도체 장치의 제조 방법.
  15. 제11항에 있어서,
    상기 (h) 공정 후에, 상기 서포트 기판을 제거하는 반도체 장치의 제조 방법.
KR1020130102372A 2012-08-31 2013-08-28 반도체 장치의 제조 방법 KR20140029268A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2012-190993 2012-08-31
JP2012190993A JP6100489B2 (ja) 2012-08-31 2012-08-31 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
KR20140029268A true KR20140029268A (ko) 2014-03-10

Family

ID=50188119

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130102372A KR20140029268A (ko) 2012-08-31 2013-08-28 반도체 장치의 제조 방법

Country Status (5)

Country Link
US (2) US9355869B2 (ko)
JP (1) JP6100489B2 (ko)
KR (1) KR20140029268A (ko)
CN (2) CN103681516B (ko)
TW (2) TWI627689B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9016552B2 (en) * 2013-03-15 2015-04-28 Sanmina Corporation Method for forming interposers and stacked memory devices
CN105470189B (zh) * 2014-09-05 2018-09-21 无锡华润安盛科技有限公司 一种双岛框架键合加热块及夹具
KR101787832B1 (ko) * 2015-10-22 2017-10-19 앰코 테크놀로지 코리아 주식회사 반도체 패키지 제조 방법 및 이를 이용한 반도체 패키지
US9704812B1 (en) * 2016-05-06 2017-07-11 Atmel Corporation Double-sided electronic package
JP6822253B2 (ja) * 2017-03-22 2021-01-27 富士通株式会社 電子装置及びその製造方法、電子部品
JP2020141100A (ja) 2019-03-01 2020-09-03 キオクシア株式会社 半導体装置およびその製造方法
JP7514530B2 (ja) * 2020-10-29 2024-07-11 東北マイクロテック株式会社 積層型半導体装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5561622A (en) * 1993-09-13 1996-10-01 International Business Machines Corporation Integrated memory cube structure
WO2003012863A1 (en) * 2001-07-31 2003-02-13 Renesas Technology Corp. Semiconductor device and its manufacturing method
JP4260617B2 (ja) 2003-12-24 2009-04-30 株式会社ルネサステクノロジ 半導体装置の製造方法
US20090115042A1 (en) * 2004-06-04 2009-05-07 Zycube Co., Ltd. Semiconductor device having three-dimensional stacked structure and method of fabricating the same
CN100446229C (zh) * 2004-06-10 2008-12-24 三洋电机株式会社 半导体装置及其制造方法
TWI395253B (zh) * 2004-12-28 2013-05-01 Mitsumasa Koyanagi 使用自我組織化功能之積體電路裝置的製造方法及製造裝置
JP2007180529A (ja) * 2005-12-02 2007-07-12 Nec Electronics Corp 半導体装置およびその製造方法
US20070126085A1 (en) * 2005-12-02 2007-06-07 Nec Electronics Corporation Semiconductor device and method of manufacturing the same
JP4609317B2 (ja) 2005-12-28 2011-01-12 カシオ計算機株式会社 回路基板
JP4659660B2 (ja) * 2006-03-31 2011-03-30 Okiセミコンダクタ株式会社 半導体装置の製造方法
JP2008091638A (ja) * 2006-10-02 2008-04-17 Nec Electronics Corp 電子装置およびその製造方法
JP2008147601A (ja) * 2006-12-13 2008-06-26 Yoshihiro Shimada フリップチップ接合方法及び半導体装置の製造方法
JP5217260B2 (ja) * 2007-04-27 2013-06-19 住友ベークライト株式会社 半導体ウエハーの接合方法および半導体装置の製造方法
JP5543125B2 (ja) * 2009-04-08 2014-07-09 ピーエスフォー ルクスコ エスエイアールエル 半導体装置および半導体装置の製造方法
JP5579402B2 (ja) 2009-04-13 2014-08-27 ピーエスフォー ルクスコ エスエイアールエル 半導体装置及びその製造方法並びに電子装置
JP2011187574A (ja) 2010-03-05 2011-09-22 Elpida Memory Inc 半導体装置及びその製造方法並びに電子装置
JP5377403B2 (ja) * 2010-04-28 2013-12-25 株式会社テラミクロス 半導体装置及び回路基板の製造方法
JP2011243800A (ja) * 2010-05-19 2011-12-01 Elpida Memory Inc 半導体装置の製造方法
TWI502723B (zh) * 2010-06-18 2015-10-01 Chipmos Technologies Inc 多晶粒堆疊封裝結構
JPWO2012026091A1 (ja) * 2010-08-24 2013-10-28 住友ベークライト株式会社 電子装置の製造方法

Also Published As

Publication number Publication date
US20140065767A1 (en) 2014-03-06
TW201724303A (zh) 2017-07-01
TWI587415B (zh) 2017-06-11
TWI627689B (zh) 2018-06-21
CN107946291A (zh) 2018-04-20
TW201409589A (zh) 2014-03-01
CN103681516A (zh) 2014-03-26
US20160204082A1 (en) 2016-07-14
CN107946291B (zh) 2021-04-09
US9640414B2 (en) 2017-05-02
CN103681516B (zh) 2017-12-12
JP6100489B2 (ja) 2017-03-22
US9355869B2 (en) 2016-05-31
JP2014049592A (ja) 2014-03-17

Similar Documents

Publication Publication Date Title
KR100868419B1 (ko) 반도체장치 및 그 제조방법
JP5183949B2 (ja) 半導体装置の製造方法
KR100533673B1 (ko) 반도체 장치 및 그 제조 방법, 회로 기판 및 전자 기기
KR100459971B1 (ko) 반도체 장치 및 그 제조 방법, 제조 장치, 회로 기판 및전자기기
KR100856609B1 (ko) 반도체장치 및 그 제조방법
JP5340789B2 (ja) 電子装置及びその製造方法
US8786103B2 (en) Stacked chips package having feed-through electrode connecting the first and second semiconductor components via an adhesive layer
US10121736B2 (en) Method of fabricating packaging layer of fan-out chip package
KR20140029268A (ko) 반도체 장치의 제조 방법
US20130069245A1 (en) Semiconductor package and method for manufacturing the semiconductor package
US20060076665A1 (en) Package stack and manufacturing method thereof
KR20130076899A (ko) 상부 ic 패키지와 결합하여 패키지-온-패키지 (pop) 어셈블리를 형성하는 하부 ic 패키지 구조체 및 그러한 하부 ic 패키지 구조체를 포함하는 pop 어셈블리
KR20070045901A (ko) 적층반도체장치 및 적층반도체장치의 하층모듈
CN112038305A (zh) 一种多芯片超薄扇出型封装结构及其封装方法
JP4494249B2 (ja) 半導体装置
US11410933B2 (en) Package structure and manufacturing method thereof
CN114582731A (zh) 一种层叠封装的下封装体结构及其形成方法
JP2009026861A (ja) 半導体装置及びその製造方法
JP6486855B2 (ja) 半導体装置および半導体装置の製造方法
US11817422B2 (en) Semiconductor device
JP2005044989A (ja) 半導体パッケージ及びその製造方法
CN117727705A (zh) 电子装置和制造电子装置的方法
CN116130456A (zh) 一种芯片高密度互连封装结构及其制作方法
CN116344476A (zh) 基板结构及其制造方法
CN110634880A (zh) 半导体装置及其制造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application