KR20060090718A - 동적 백게이트 바이어싱을 갖는 부트스트랩 다이오드이뮬레이터 - Google Patents
동적 백게이트 바이어싱을 갖는 부트스트랩 다이오드이뮬레이터 Download PDFInfo
- Publication number
- KR20060090718A KR20060090718A KR1020067009351A KR20067009351A KR20060090718A KR 20060090718 A KR20060090718 A KR 20060090718A KR 1020067009351 A KR1020067009351 A KR 1020067009351A KR 20067009351 A KR20067009351 A KR 20067009351A KR 20060090718 A KR20060090718 A KR 20060090718A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- gate
- node
- drain
- source
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/455—Emulation; Interpretation; Software simulation, e.g. virtualisation or emulation of application or operating system execution engines
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/31—Indexing scheme relating to amplifiers the switching power stage comprising circuitry for emulating the behaviour of a bootstrap diode
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0018—Special modifications or use of the back gate voltage of a FET
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
- Logic Circuits (AREA)
Abstract
Description
Claims (12)
- 하프-브릿지 스위칭 회로 - 상기 스위칭 회로는 a)부하 노드에서 토템 폴 구성으로 서로 접속되는 하위측 및 상위측 트랜지스터들과, 여기서 상기 하위측 및 상위측 트랜지스터들은 각각 게이트 노드들을 구비하며; b)상기 하위측 및 상위측 트랜지스터들의 상기 게이트 노드들에 전기적으로 연결되는 구동회로와, 여기서 상기 구동회로는 적어도 하나의 제어 입력에 의해 제어가능하며; c)하위측 공급 노드에 하위측 전압을 공급하는 하위측 전원과; 그리고 d)상위측 공급 노드와 상기 부호 노드 사이에 연결되는 부트스트랩 캐패시터를 포함하며 - 에 사용하기 위한 부트스트랩 다이오드 이뮬레이터 회로로서:게이트, 백게이트, 소스, 및 드레인을 구비한 LDMOS 트랜지스터와, 여기서 상기 LDMOS 트랜지스터의 상기 드레인은 상기 상위측 공급 노드에 연결되고, 상기 LDMOS 트랜지스터의 상기 소스는 상기 하위측 공급 노드에 연결되며;상기 LDMOS 트랜지스터의 상기 게이트에 전기적으로 연결되는 게이트 제어 회로와; 그리고상기 LDMOS 트랜지스터의 상기 백게이트에 전기적으로 연결되는 동적 백게이트 바이어싱 회로를 포함하며,상기 게이트 제어 회로는 적어도 하나의 제어 입력에 따라 상기 LDMOS 트랜지스터를 턴온하도록 동작하고 그리고 상기 동적 백게이트 바이어싱 회로는 상기 LDMOS 트랜지스터가 턴온된 때, 상기 LDMOS 트랜지스터의 상기 드레인의 전압에 근 접하지만 이보다 약간 작은 전압을 상기 LDMOS 트랜지스터의 상기 백게이트에 인가함으로써 상기 LDMOS 트랜지스터의 상기 백게이트를 동적으로 바이어싱하도록 동작하는 것을 특징으로 하는 부트스트랩 다이오드 이뮬레이터 회로.
- 제 1항에 있어서, 상기 하위측 및 상위측 트랜지스터들은 FET 디바이스들과 IGBT 디바이스들 중 하나를 포함하는 것을 특징으로 하는 부트스트랩 다이오드 이뮬레이터 회로.
- 제 1항에 있어서, 상기 구동회로는 각각 상기 하위측 및 상위측 트랜지스터들의 상기 게이트 노드들에 연결되는 하위측 및 상위측 구동회로들을 포함하는 것을 특징으로 하는 부트스트랩 다이오드 이뮬레이터 회로.
- 제 3항에 있어서, 상기 적어도 하나의 제어 입력은 상위측 제어 입력과 하위측 제어 입력을 포함하고, 상기 상위측 구동회로는 상기 상위측 제어 입력에 의해 제어가능하며, 상기 하위측 구동회로는 상기 하위측 제어 입력에 의해 제어가능한 것을 특징으로 하는 부트스트랩 다이오드 이뮬레이터 회로.
- 제 1항에 있어서, 상기 게이트 제어 회로는:각각 소스, 드레인, 및 게이트 노드들을 구비한 제 1 및 제 2 트랜지스터들과, 여기서 상기 제 1 트랜지스터의 상기 소스는 제 1 노드에서 상기 제 2 트랜지 스터의 상기 드레인에 연결되고, 상기 제 1 트랜지스터의 상기 드레인은 상기 LDMOS 트랜지스터의 상기 게이트에 연결되고, 상기 제 2 트랜지스터의 상기 소스는 하위측 리턴 노드에 연결되며;소스, 드레인, 및 게이트 노드들을 구비하는 제 3 트랜지스터와, 여기서 상기 제 3 트랜지스터의 상기 드레인은 상기 제 1 노드에 연결되고, 상기 제 2 트랜지스터의 상기 소스는 상기 하위측 공급 노드에 연결되며;소스, 드레인, 및 게이트 노드들을 구비한 제 4 트랜지스터와, 여기서 상기 제 4 트랜지스터의 상기 드레인은 상기 LDMOS 트랜지스터의 상기 백게이트에 연결되며, 상기 제 4 트랜지스터의 상기 소스는 상기 하위측 리턴 노드에 연결되며,입력 및 출력을 구비한 제 1 인버터와, 여기서 상기 제 1 인버터의 상기 입력은 상기 하위측 제어 입력에 연결되고, 상기 제 1 인버터의 상기 출력은 상기 제 1, 제 2, 제 3, 및 제 4 트랜지스터들의 상기 게이트들에 연결되며;제 1 및 제 2 단자들을 구비한 캐패시터와, 여기서 상기 캐패시터의 상기 제 1 단자는 상기 LDMOS 트랜지스터의 상기 게이트에 연결되며;입력 및 출력을 구비한 제 2 인버터와, 여기서 상기 제 2 인버터의 상기 출력은 상기 캐패시터의 상기 제 2 단자에 연결되며;소스, 드레인, 및 게이트 노드들을 구비한 제 5 트랜지스터와, 여기서 상기 제 5 트랜지스터의 상기 드레인은 상기 제 2 인버터의 상기 입력에 연결되며, 상기 제 5 트랜지스터의 상기 소스는 상기 하위측 공급 노드에 연결되며, 상기 제 5 트랜지스터의 상기 게이트는 상기 제 1 노드에 연결되며; 그리고제 1 및 제 2 단자들을 구비한 제 1 전류원을 포함하며,상기 제 1 전류원의 상기 제 1 단자는 상기 제 2 인버터의 상기 입력에 연결되고, 상기 제 1 전류원의 상기 제 2 단자는 상기 하위측 리턴 노드에 연결되는 것을 특징으로 하는 부트스트랩 다이오드 이뮬레이터 회로.
- 제 1항에 있어서, 상기 동적 백게이트 바이어싱 회로는:소스, 드레인, 및 게이트 노드들을 구비한 제 1 트랜지스터와, 여기서 상기 게이트 노드는 인버터를 통해 상기 하위측 제어 입력에 연결되며, 상기 제 1 트랜지스터의 상기 소스는 하위측 리턴 노드에 연결되며;소스, 드레인, 게이트, 및 백게이트 노드들을 구비한 제 2 트랜지스터와, 여기서 상기 제 2 트랜지스터의 상기 게이트는 상기 제 1 트랜지스터의 상기 드레인에 연결되며, 상기 제 2 트랜지스터의 상기 백게이트는 상기 LDMOS 트랜지스터의 상기 백게이트에 연결되며, 상기 제 2 트랜지스터의 상기 드레인은 상기 하위측 공급 노드에 연결되며;제 1 및 제 2 단자들을 구비한 제 1 전류원과, 여기서 상기 제 1 전류원의 상기 제 1 단자는 상기 제 2 트랜지스터의 상기 소스에 연결되며, 상기 제 1 전류원의 상기 제 2 단자는 상기 하위측 리턴 노드에 연결되며;소스, 드레인, 게이트, 및 백게이트 노드들을 구비한 제 3 트랜지스터와, 여기서 상기 제 3 트랜지스터의 상기 소스는 상기 제 2 트랜지스터의 상기 게이트에 연결되며, 상기 제 3 트랜지스터의 상기 게이트는 상기 LDMOS 트랜지스터의 상기 게이트에 연결되며, 상기 제 3 트랜지스터의 상기 드레인은 상기 LDMOS 트랜지스터의 상기 드레인에 연결되며;제 1 및 제 2 단자들을 구비한 제 2 전류원과, 여기서 상기 제 2 전류원의 상기 제 1 단자는 상기 제 3 트랜지스터의 상기 소스에 연결되며, 상기 제 2 전류원의 상기 제 2 단자는 상기 하위측 리턴 노드에 연결되며; 그리고베이스, 이미터, 및 콜렉터 노드들을 구비한 PNP 기생 트랜지스터를 포함하며,상기 기생 트랜지스터의 상기 베이스는 상기 LDMOS 트랜지스터의 상기 드레인에 연결되며, 상기 기생 트랜지스터의 상기 이미터는 상기 LDMOS 트랜지스터의 상기 백게이트에 연결되며, 상기 기생 트랜지스터의 상기 콜렉터는 상기 하위측 리턴 노드에 연결되는 것을 특징으로 하는 부트스트랩 다이오드 이뮬레이터 회로.
- 부하 노드에서 토템폴 구성으로 서로 전기적으로 접속된 하위측 및 상위측 트랜지스터들 - 상기 하위측 및 상위측 트랜지스터들은 각각 게이트 노드들을 구비하며, 상위측 공급 노드와 상기 부하 노드 사이에 부트스트랩 캐패시터가 전기적으로 연결되며 - 을 제어하는 하프-브릿지 스위칭 회로로서:상기 하위측 및 상위측 트랜지스터들의 상기 게이트 노드들에 전기적으로 연결되는 구동회로와, 여기서 상기 구동회로는 적어도 하나의 제어 입력에 의해 제어가능하며;하위측 공급 노드에 하위측 전압을 공급하는 하위측 전원과; 그리고상기 하위측 공급 노드에 연결됨과 아울러 소스, 게이트, 드레인, 및 백게이트 노드들을 구비한 LDMOS를 포함하는 부트스트랩 다이오드 이뮬레이터 회로를 포함하며,상기 LDMOS 트랜지스터는, 상기 하위측 구동회로가 동작될 때, 상기 하위측 전압과 동일한 전압을 상기 상위측 공급 노드에 공급하도록 제어가능하며,상기 부트스트랩 다이오드 이뮬레이터는 상기 LDMOS 트랜지스터의 상기 드레인 노드의 전압에 근접하지만 이보다 약간 작은 전압을 상기 LDMOS 트랜지스터의 상기 백게이트에 인가함으로써 상기 LDMOS 트랜지스터의 상기 백게이트 노드를 동적으로 바이어싱하도록 동작하는 것을 특징으로 하는 하프-브릿지 스위칭 회로.
- 제 7항에 있어서, 상기 하위측 및 상위측 트랜지스터들은 FET 디바이스들과 IGBT 디바이스들 중 하나를 포함하는 것을 특징으로 하는 하프-브릿지 스위칭 회로.
- 제 7항에 있어서, 상기 구동회로는 각각 상기 하위측 및 상위측 트랜지스터들의 상기 게이트 노드들에 연결되는 하위측 및 상위측 구동회로들을 포함하는 것을 특징으로 하는 하프-브릿지 스위칭 회로.
- 제 9항에 있어서, 상기 적어도 하나의 제어 입력은 상위측 제어 입력과 하위측 제어 입력을 포함하고, 상기 상위측 구동 회로는 상기 상위측 제어 입력에 의해 제어가능하며, 상기 하위측 구동 회로는 상기 하위측 제어 입력에 의해 제어가능한 것을 특징으로 하는 하프-브릿지 스위칭 회로.
- 제 7항에 있어서, 상기 부트스트랩 다이오드 이뮬레이터는 상기 적어도 하나의 제어 입력에 따라 상기 LDMOS 트랜지스터를 턴온하도록 동작하는 게이트 제어 회로를 더 포함하며,상기 게이트 제어 회로는:각각 소스, 드레인, 및 게이트 노드들을 구비한 제 1 및 제 2 트랜지스터들과, 여기서 상기 제 1 트랜지스터의 상기 소스는 제 1 노드에서 상기 제 2 트랜지스터의 상기 드레인에 연결되고, 상기 제 1 트랜지스터의 상기 드레인은 상기 LDMOS 트랜지스터의 상기 게이트에 연결되고, 상기 제 2 트랜지스터의 상기 소스는 하위측 리턴 노드에 연결되며;소스, 드레인, 및 게이트 노드들을 구비하는 제 3 트랜지스터와, 여기서 상기 제 3 트랜지스터의 상기 드레인은 상기 제 1 노드에 연결되고, 상기 제 2 트랜지스터의 상기 소스는 상기 하위측 공급 노드에 연결되며;소스, 드레인, 및 게이트 노드들을 구비한 제 4 트랜지스터와, 여기서 상기 제 4 트랜지스터의 상기 드레인은 상기 LDMOS 트랜지스터의 상기 백게이트에 연결되며, 상기 제 4 트랜지스터의 상기 소스는 상기 하위측 리턴 노드에 연결되며,입력 및 출력을 구비한 제 1 인버터와, 여기서 상기 제 1 인버터의 상 기 입력은 상기 하위측 제어 입력에 연결되고, 상기 제 1 인버터의 상기 출력은 상기 제 1, 제 2, 제 3, 및 제 4 트랜지스터들의 상기 게이트들에 연결되며;제 1 및 제 2 단자들을 구비한 캐패시터와, 여기서 상기 캐패시터의 상기 제 1 단자는 상기 LDMOS 트랜지스터의 상기 게이트에 연결되며;입력 및 출력을 구비한 제 2 인버터와, 여기서 상기 제 2 인버터의 상기 출력은 상기 캐패시터의 상기 제 2 단자에 연결되며;소스, 드레인, 및 게이트 노드들을 구비한 제 5 트랜지스터와, 여기서 상기 제 5 트랜지스터의 상기 드레인은 상기 제 2 인버터의 상기 입력에 연결되며, 상기 제 5 트랜지스터의 상기 소스는 상기 하위측 공급 노드에 연결되며, 상기 제 5 트랜지스터의 상기 게이트는 상기 제 1 노드에 연결되며; 그리고제 1 및 제 2 단자들을 구비한 제 1 전류원을 포함하며,상기 제 1 전류원의 상기 제 1 단자는 상기 제 2 인버터의 상기 입력에 연결되고, 상기 제 1 전류원의 상기 제 2 단자는 상기 하위측 리턴 노드에 연결되는 것을 특징으로 하는 하프-브릿지 스위칭 회로.
- 제 7항에 있어서, 상기 부트스트랩 다이오드 이뮬레이터는 상기 LDMOS 트랜지스터가 턴온된 때, 상기 LDMOS 트랜지스터의 상기 드레인의 전압에 근접하지만 이보다 약간 작은 전압을 상기 LDMOS 트랜지스터의 상기 백게이트에 인가함으로써 상기 LDMOS 트랜지스터의 상기 백게이트를 동적으로 바이어싱하도록 동작하는 동적 백게이트 바이어싱 회로를 포함하며,상기 동적 백게이트 바이어싱 회로는:소스, 드레인, 및 게이트 노드들을 구비한 제 1 트랜지스터와, 여기서 상기 게이트 노드는 인버터를 통해 상기 하위측 제어 입력에 연결되며, 상기 제 1 트랜지스터의 상기 소스는 하위측 리턴 노드에 연결되며;소스, 드레인, 게이트, 및 백게이트 노드들을 구비한 제 2 트랜지스터와, 여기서 상기 제 2 트랜지스터의 상기 게이트는 상기 제 1 트랜지스터의 상기 드레인에 연결되며, 상기 제 2 트랜지스터의 상기 백게이트는 상기 LDMOS 트랜지스터의 상기 백게이트에 연결되며, 상기 제 2 트랜지스터의 상기 드레인은 상기 하위측 공급 노드에 연결되며;제 1 및 제 2 단자들을 구비한 제 1 전류원과, 여기서 상기 제 1 전류원의 상기 제 1 단자는 상기 제 2 트랜지스터의 상기 소스에 연결되며, 상기 제 1 전류원의 상기 제 2 단자는 상기 하위측 리턴 노드에 연결되며;소스, 드레인, 게이트, 및 백게이트 노드들을 구비한 제 3 트랜지스터와, 여기서 상기 제 3 트랜지스터의 상기 소스는 상기 제 2 트랜지스터의 상기 게이트에 연결되며, 상기 제 3 트랜지스터의 상기 게이트는 상기 LDMOS 트랜지스터의 상기 게이트에 연결되며, 상기 제 3 트랜지스터의 상기 드레인은 상기 LDMOS 트랜지스터의 상기 드레인에 연결되며;제 1 및 제 2 단자들을 구비한 제 2 전류원과, 여기서 상기 제 2 전류원의 상기 제 1 단자는 상기 제 3 트랜지스터의 상기 소스에 연결되며, 상기 제 2 전류원의 상기 제 2 단자는 상기 하위측 리턴 노드에 연결되며; 그리고베이스, 이미터, 및 콜렉터 노드들을 구비한 PNP 기생 트랜지스터를 포함하며,상기 기생 트랜지스터의 상기 베이스는 상기 LDMOS 트랜지스터의 상기 드레인에 연결되며, 상기 기생 트랜지스터의 상기 이미터는 상기 LDMOS 트랜지스터의 상기 백게이트에 연결되며, 상기 기생 트랜지스터의 상기 콜렉터는 상기 하위측 리턴 노드에 연결되는 것을 특징으로 하는 하프-브릿지 스위칭 회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/712,893 | 2003-11-12 | ||
US10/712,893 US7215189B2 (en) | 2003-11-12 | 2003-11-12 | Bootstrap diode emulator with dynamic back-gate biasing |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060090718A true KR20060090718A (ko) | 2006-08-14 |
KR100696719B1 KR100696719B1 (ko) | 2007-03-20 |
Family
ID=34552717
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020067009351A KR100696719B1 (ko) | 2003-11-12 | 2004-11-10 | 동적 백게이트 바이어싱을 갖는 부트스트랩 다이오드이뮬레이터 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7215189B2 (ko) |
EP (1) | EP1685514A4 (ko) |
JP (1) | JP2007513543A (ko) |
KR (1) | KR100696719B1 (ko) |
CN (1) | CN100511248C (ko) |
WO (1) | WO2005050703A2 (ko) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060044051A1 (en) * | 2004-08-24 | 2006-03-02 | International Rectifier Corporation | Bootstrap diode emulator with dynamic back-gate biasing and short-circuit protection |
US7456658B2 (en) * | 2006-04-07 | 2008-11-25 | International Rectifier Corporation | Circuit to optimize charging of bootstrap capacitor with bootstrap diode emulator |
JP2007325480A (ja) * | 2006-06-05 | 2007-12-13 | National Institute Of Advanced Industrial & Technology | パワー集積化回路 |
US8149027B2 (en) * | 2008-07-02 | 2012-04-03 | Motorola Mobility, Inc. | Circuit with a voltage dependent resistor for controlling an on/off state of a transistor |
JP5152761B2 (ja) * | 2008-09-08 | 2013-02-27 | トレックス・セミコンダクター株式会社 | 昇圧形スイッチング電源回路 |
US7848125B2 (en) * | 2008-10-21 | 2010-12-07 | Texas Instruments Incorporated | Keep-alive for power stage with multiple switch nodes |
JP5382702B2 (ja) * | 2009-05-01 | 2014-01-08 | フリースケール セミコンダクター インコーポレイテッド | ドライバ回路 |
US8154334B2 (en) * | 2009-07-21 | 2012-04-10 | Intersil America Inc. | System and method for pre-charging a bootstrap capacitor in a switching regulator with high pre-bias voltage |
EP2302772A1 (en) * | 2009-09-28 | 2011-03-30 | ABB Oy | Inverter |
JP4720941B1 (ja) * | 2010-01-18 | 2011-07-13 | ダイキン工業株式会社 | 電力変換装置 |
JP5537479B2 (ja) * | 2011-03-30 | 2014-07-02 | 株式会社日立製作所 | スイッチ回路及び半導体回路 |
US8829949B2 (en) | 2012-01-17 | 2014-09-09 | Franc Zajc | Method and apparatus for driving a voltage controlled power switch device |
JP5236822B1 (ja) * | 2012-01-30 | 2013-07-17 | シャープ株式会社 | ドライバ回路 |
US9209793B2 (en) * | 2012-02-17 | 2015-12-08 | Infineon Technologies Austria Ag | Bootstrap circuitry for an IGBT |
JP5510564B2 (ja) * | 2012-05-25 | 2014-06-04 | 日本電気株式会社 | スイッチングアンプおよびそれを用いた送信機 |
US9086705B2 (en) * | 2012-07-19 | 2015-07-21 | Infineon Technologies Austria Ag | Charge recovery in power converter driver stages |
US8558586B1 (en) * | 2012-08-30 | 2013-10-15 | Infineon Technologies Ag | Circuit arrangement for driving transistors in bridge circuits |
US9148054B2 (en) * | 2013-03-14 | 2015-09-29 | Volterra Semiconductor LLC | Voltage regulators with kickback protection |
US9128502B2 (en) | 2013-08-07 | 2015-09-08 | Qualcomm Incorporated | Analog switch for RF front end |
CN104022776B (zh) * | 2014-06-27 | 2017-01-25 | 东南大学 | 一种半桥驱动电路中的自举二极管仿真电路 |
US9419509B2 (en) * | 2014-08-11 | 2016-08-16 | Texas Instruments Incorporated | Shared bootstrap capacitor for multiple phase buck converter circuit and methods |
CN104767381B (zh) * | 2015-04-29 | 2017-09-26 | 阳光电源股份有限公司 | Dc/dc变换电路、双向及多象限dc/dc变换电路 |
ITUB20155707A1 (it) | 2015-11-18 | 2017-05-18 | St Microelectronics Srl | Circuito di pilotaggio, circuito integrato e dispositivo corrispondenti |
CN106981984B (zh) * | 2016-01-15 | 2019-10-22 | 上海贝岭股份有限公司 | 同步降压型电源变换器的电源充电电路 |
US9843322B2 (en) * | 2016-03-11 | 2017-12-12 | Texas Instruments Incorporated | Integrated high-side driver for P-N bimodal power device |
US9681265B1 (en) | 2016-06-28 | 2017-06-13 | Snap Inc. | System to track engagement of media items |
US10277224B2 (en) | 2016-12-14 | 2019-04-30 | Mosway Technologies Limited | Bootstrap diode emulator circuit |
US10103629B2 (en) * | 2017-02-14 | 2018-10-16 | Nxp B.V. | High side driver without dedicated supply in high voltage applications |
US10180694B2 (en) * | 2017-04-03 | 2019-01-15 | Texas Instruments Incorporated | Adaptive body bias for voltage regulator |
CN106998200B (zh) * | 2017-04-13 | 2021-03-02 | 河北新华北集成电路有限公司 | 高电压pmos驱动电路 |
US10536070B1 (en) * | 2018-08-01 | 2020-01-14 | Infineon Technologies Ag | Driver for switching gallium nitride (GaN) devices |
JP7162505B2 (ja) * | 2018-11-22 | 2022-10-28 | 三菱電機株式会社 | 半導体装置 |
US10862472B1 (en) | 2019-07-11 | 2020-12-08 | Infineon Technologies Ag | System and method of charging a buffer capacitor |
US11251691B2 (en) * | 2019-09-23 | 2022-02-15 | Stmicroelectronics Asia Pacific Pte Ltd | Floating power supply for a driver circuit configured to drive a high-side switching transistor |
CN113890526A (zh) | 2020-07-02 | 2022-01-04 | 意法半导体股份有限公司 | 驱动器电路、对应的设备及操作方法 |
IT202000016072A1 (it) | 2020-07-02 | 2022-01-02 | St Microelectronics Srl | Circuito di pilotaggio, dispositivo e procedimento di funzionamento corrispondenti |
JP7388317B2 (ja) | 2020-08-27 | 2023-11-29 | 三菱電機株式会社 | 駆動回路およびインバータ装置 |
CN113271013B (zh) * | 2021-05-13 | 2022-06-03 | 浪潮商用机器有限公司 | 一种Buck芯片驱动电路及Buck芯片驱动系统 |
JP2023068926A (ja) * | 2021-11-04 | 2023-05-18 | 三菱電機株式会社 | 半導体装置 |
WO2023107885A1 (en) * | 2021-12-08 | 2023-06-15 | Efficient Power Conversion Corporation | Active bootstrapping drivers |
CN115242106A (zh) * | 2022-07-29 | 2022-10-25 | 无锡惠芯半导体有限公司 | 高频mosfet半桥智能功率模块 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5077490A (en) * | 1991-01-30 | 1991-12-31 | Northern Telecom Limited | Schottky-diode emulator for BiCMOS logic circuit |
US5373435A (en) * | 1993-05-07 | 1994-12-13 | Philips Electronics North America Corporation | High voltage integrated circuit driver for half-bridge circuit employing a bootstrap diode emulator |
US5502632A (en) * | 1993-05-07 | 1996-03-26 | Philips Electronics North America Corporation | High voltage integrated circuit driver for half-bridge circuit employing a bootstrap diode emulator |
DE69533309D1 (de) | 1995-05-17 | 2004-09-02 | St Microelectronics Srl | Laden eines Bootstrap-Kondensators mittels eines lateralen DMOS-Transistors |
EP0887933A1 (en) * | 1997-06-24 | 1998-12-30 | STMicroelectronics S.r.l. | Turn off circuit for an LDMOS in presence of a reverse current |
EP0887931A1 (en) * | 1997-06-24 | 1998-12-30 | STMicroelectronics S.r.l. | Protection circuit for controlling the gate voltage of a high voltage LDMOS transistor |
EP0887932A1 (en) * | 1997-06-24 | 1998-12-30 | STMicroelectronics S.r.l. | Control of the body voltage of a high voltage LDMOS |
IT1318239B1 (it) * | 2000-07-25 | 2003-07-28 | St Microelectronics Srl | Circuito autoelevatore nei convertitori statici dc/dc. |
US6643145B1 (en) * | 2002-07-26 | 2003-11-04 | Intersil Americas Inc. | High resolution digital diode emulator for DC-DC converters |
US6815936B2 (en) * | 2002-08-21 | 2004-11-09 | Intersil Americas Inc. | Closed loop diode emulator for DC-DC converter |
-
2003
- 2003-11-12 US US10/712,893 patent/US7215189B2/en active Active
-
2004
- 2004-11-10 KR KR1020067009351A patent/KR100696719B1/ko active IP Right Grant
- 2004-11-10 WO PCT/US2004/037602 patent/WO2005050703A2/en active IP Right Grant
- 2004-11-10 EP EP04800980A patent/EP1685514A4/en active Pending
- 2004-11-10 JP JP2006539841A patent/JP2007513543A/ja active Pending
- 2004-11-10 CN CNB2004800333574A patent/CN100511248C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
WO2005050703A2 (en) | 2005-06-02 |
US7215189B2 (en) | 2007-05-08 |
CN1879111A (zh) | 2006-12-13 |
CN100511248C (zh) | 2009-07-08 |
EP1685514A4 (en) | 2006-12-20 |
WO2005050703A3 (en) | 2006-01-12 |
EP1685514A2 (en) | 2006-08-02 |
US20050102128A1 (en) | 2005-05-12 |
JP2007513543A (ja) | 2007-05-24 |
KR100696719B1 (ko) | 2007-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100696719B1 (ko) | 동적 백게이트 바이어싱을 갖는 부트스트랩 다이오드이뮬레이터 | |
US5373435A (en) | High voltage integrated circuit driver for half-bridge circuit employing a bootstrap diode emulator | |
US5502632A (en) | High voltage integrated circuit driver for half-bridge circuit employing a bootstrap diode emulator | |
KR100854146B1 (ko) | 동적 백게이트 바이어싱과 단락을 방지하는 부트스트랩다이오드 에뮬레이터 | |
US5666280A (en) | High voltage integrated circuit driver for half-bridge circuit employing a jet to emulate a bootstrap diode | |
JP3915815B2 (ja) | レベルシフト回路および電源装置 | |
JP4804142B2 (ja) | 高速ゲート駆動回路 | |
US10084446B2 (en) | Driver circuit, corresponding integrated circuit and device | |
CN110365324B (zh) | 一种功率管栅极驱动电路 | |
KR20040029082A (ko) | 하프 브리지 회로 및 이를 포함하는 장치 | |
JP4085512B2 (ja) | ハイサイドスイッチ回路 | |
JPH06252727A (ja) | Mos半導体素子の制御回路 | |
EP0177148A2 (en) | Power supplies using mosfet devices | |
US7265603B2 (en) | MOSFET gate driver with a negative gate bias voltage | |
JP3518310B2 (ja) | 容量性負荷駆動回路 | |
US6542012B2 (en) | Circuit for driving gate of IGBT inverter | |
WO1997012443A1 (en) | Pre-regulator with active current limiting for power transistor | |
CN109194100B (zh) | 一种栅极驱动电路 | |
CN1747295A (zh) | 带有动态背栅极偏置和短路保护的自举二极管仿真器 | |
JP2002315360A (ja) | インバーター回路およびel表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130226 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140226 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20160224 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170303 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20180302 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20190304 Year of fee payment: 13 |