JP5382702B2 - ドライバ回路 - Google Patents
ドライバ回路 Download PDFInfo
- Publication number
- JP5382702B2 JP5382702B2 JP2009112158A JP2009112158A JP5382702B2 JP 5382702 B2 JP5382702 B2 JP 5382702B2 JP 2009112158 A JP2009112158 A JP 2009112158A JP 2009112158 A JP2009112158 A JP 2009112158A JP 5382702 B2 JP5382702 B2 JP 5382702B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- terminal
- voltage
- supplied
- drain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02P—CONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
- H02P7/00—Arrangements for regulating or controlling the speed or torque of electric DC motors
- H02P7/06—Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current
- H02P7/18—Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power
- H02P7/24—Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices
- H02P7/28—Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices using semiconductor devices
- H02P7/285—Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices using semiconductor devices controlling armature supply only
- H02P7/29—Arrangements for regulating or controlling the speed or torque of electric DC motors for regulating or controlling an individual dc dynamo-electric motor by varying field or armature current by master control with auxiliary power using discharge tubes or semiconductor devices using semiconductor devices controlling armature supply only using pulse modulation
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Direct Current Motors (AREA)
- Electronic Switches (AREA)
Description
モータM1に対して、電力を供給するドライバ回路DC1は、モータドライバ11及びプリドライバ10から構成される。
また、外部端子TM1における電圧V2は、プリドライバ10にフィードバックされて、電圧モニタとして利用される。
このプリドライバ10は、モータドライバ11を制御するための入力信号S1を取得する。この入力信号S1の反転信号S2がバッファ13に供給される。そして、トランジス
タ112のゲート端子に供給される。
この電圧V4の供給ラインは、トランジスタ131,132のソース端子に接続される。
外部から供給された入力信号S1は、電圧V3によって駆動されるバッファ14及びトランジスタ137のゲート端子に供給される。バッファ14は、入力信号S1の反転信号をトランジスタ138に供給する。トランジスタ137,138のソース端子は接地ラインに接続される。
次に、図4を用いて、ドライバ回路DC1の動作を説明する。ここでは、入力信号S1や負荷電流I2を擬似的に生成してシミュレーションを行なった。
これに対して、図4(b)に示す負荷電流I2が発生している場合を想定する。ここで、正の負荷電流I2は、ドライバ回路DC1からモータM1に電流が供給されている場合を示している。一方、負の負荷電流I2は、モータM1において逆起電力が生じ、負荷電流I2の逆流が生じていることを示している。
ス間電圧が最大許容電圧(MaxVds)を超えないように維持される。
この場合、トランジスタ131のゲート端子には、トランジスタ132のドレイン端子を介して電圧V4が供給されるため、トランジスタ131はOFFになる。そして、トランジスタ132のドレイン端子の電圧は、バッファ12に供給される。
この場合には、外部端子TM1から電流が供給される。この逆流電流の大部分はトランジスタ111のボディダイオードを介して流れるが、一部はプリドライバ10に還流される。
本実施形態のドライバ回路DC2は、モータM1に対して、電力を供給するモータドライバ11及びプリドライバ20から構成される。
また、出力端子における電圧V2は、プリドライバ20にフィードバックされて、電圧モニタとして利用される。
プリドライバ20は、バッファ22,23,24、トランジスタ231〜238、抵抗25、レギュレータ26を備える。トランジスタ231,232,233,234はp型MOSトランジスタを用いて構成し、トランジスタ235,236,237,238はn型MOSトランジスタを用いて構成する。このトランジスタ231〜238は、レベルシフタとして機能する。
フローティング電源部として機能するレギュレータ26は、抵抗25を介して電圧V2を取得する。そして、トランジスタ231〜238を駆動するための電圧V4に昇圧したフローティング電圧を供給する。
トランジスタ231のゲート端子は、トランジスタ232のドレイン端子に接続され、トランジスタ232のゲート端子は、トランジスタ231のドレイン端子に接続される。
更に、トランジスタ233,234のドレイン端子は、それぞれトランジスタ235(第7トランジスタ)、トランジスタ236(第8トランジスタ)のドレイン端子に接続される。
トランジスタ233,234のソース端子は、それぞれトランジスタ237(第3トランジスタ)、トランジスタ238(第4トランジスタ)のドレイン端子に接続される。
トランジスタ237,238のソース端子は接地ラインに接続される。
次に、図2を用いて、ドライバ回路DC2の動作を説明する。図2と同様に、入力信号S1や負荷電流I2を擬似的に生成してシミュレーションを行なった。
電圧V2が低い場合、トランジスタ21がOFFになるので、従来のドライバ回路と同じ動作になる。
・ 上記実施形態では、逆起電力が生じて電流が逆流している場合であっても、モータドライバ11のハイサイドのトランジスタ111をオンすることができる。
○ 上記実施形態では、フローティング電源部としてレギュレータ26を用いたが、出力電圧に対して昇圧したフローティング電圧を供給できる回路であれば、これに限定されるものではない。
○ 上記実施形態では、トランジスタ231〜234においてp型MOSトランジスタ、トランジスタ235〜238においてn型MOSトランジスタを用いた。他の種類の制御素子を用いることも可能である。
Claims (5)
- ハイサイドトランジスタとローサイドトランジスタとの接続ノードに設けられたドライバ出力端子と、
前記出力端子に接続され、出力電圧に対して昇圧したフローティング電圧を供給するフローティング電源部と、
前記ハイサイドトランジスタのゲート端子に出力端子が接続され、前記フローティング電圧により動作するバッファと、
前記フローティング電圧が供給され、入力信号の電圧を変換した変換電圧を前記バッファの入力端子に供給するレベルシフタと、
前記ドライバ出力端子にゲート端子が接続され、前記フローティング電圧がドレイン端子に供給され、ソース端子が前記バッファの入力端子に接続され、入力信号が高電位の場合にオンされると、前記フローティング電圧を前記バッファに供給する補助トランジスタと、
入力信号が低電位の場合に前記補助トランジスタを低電位ラインに接続する制御素子と
を設けたことを特徴とするドライバ回路。 - 前記レベルシフタは、
前記フローティング電圧がソース端子に供給される第1トランジスタ及び第2トランジスタを備え、
前記第1トランジスタのゲート端子は前記第2トランジスタのドレイン端子に接続され、前記第2トランジスタのゲート端子は前記第1トランジスタのドレイン端子に接続され、
前記第1トランジスタ、第2トランジスタのドレイン端子には、それぞれ第3トランジスタ、第4トランジスタのドレイン端子に接続され、
前記第3トランジスタ、第4トランジスタのソース端子は低電位ラインに接続され、
前記第3トランジスタのゲート端子には入力信号が供給され、前記第4トランジスタのゲート端子には入力信号の反転信号が供給されるように接続したことを特徴とする請求項1に記載のドライバ回路。 - 前記補助トランジスタのソース端子を、前記第4トランジスタのドレイン端子に接続したことを特徴とする請求項2に記載のドライバ回路。
- 前記第1トランジスタ、第2トランジスタのドレイン端子は、それぞれ第5トランジスタ、第6トランジスタを介して第3トランジスタ、第4トランジスタのドレイン端子に接続され、
前記第5トランジスタ、第6トランジスタのゲート端子は、前記ドライバ出力端子に接続したことを特徴とする請求項2又は3に記載のドライバ回路。 - 前記第1トランジスタ、第2トランジスタのドレイン端子は、それぞれ第7トランジスタ、第8トランジスタを介して第3トランジスタ、第4トランジスタのドレイン端子に接続され、
前記第7トランジスタ、第8トランジスタのゲート端子は、電源電圧を供給することを特徴とする請求項4に記載のドライバ回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009112158A JP5382702B2 (ja) | 2009-05-01 | 2009-05-01 | ドライバ回路 |
US12/757,041 US8115469B2 (en) | 2009-05-01 | 2010-04-09 | Driver circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009112158A JP5382702B2 (ja) | 2009-05-01 | 2009-05-01 | ドライバ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010263375A JP2010263375A (ja) | 2010-11-18 |
JP5382702B2 true JP5382702B2 (ja) | 2014-01-08 |
Family
ID=43029912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009112158A Expired - Fee Related JP5382702B2 (ja) | 2009-05-01 | 2009-05-01 | ドライバ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8115469B2 (ja) |
JP (1) | JP5382702B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010193431A (ja) * | 2009-01-26 | 2010-09-02 | Rohm Co Ltd | 出力回路およびモータ駆動装置 |
CN103631303B (zh) * | 2013-12-01 | 2015-11-18 | 西安电子科技大学 | 用于稳压电源芯片的软启动电路 |
DE102017219551A1 (de) * | 2017-11-03 | 2019-05-09 | Continental Teves Ag & Co. Ohg | Verpolschutzanordnung, Verfahren zum Betrieb der Verpolschutzanordnung und korrespondierende Verwendung |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61277223A (ja) * | 1985-06-03 | 1986-12-08 | Mitsubishi Electric Corp | 半導体モジユ−ル |
US4989127A (en) * | 1989-05-09 | 1991-01-29 | North American Philips Corporation | Driver for high voltage half-bridge circuits |
US5367210A (en) | 1992-02-12 | 1994-11-22 | Lipp Robert J | Output buffer with reduced noise |
US5397967A (en) | 1992-06-30 | 1995-03-14 | Sgs-Thomson Microelectronics, Inc. | Slew rate circuit for high side driver for a polyphase DC motor |
DE4400872A1 (de) | 1994-01-14 | 1995-07-20 | Philips Patentverwaltung | Ausgangstreiberschaltung |
US6353345B1 (en) * | 2000-04-04 | 2002-03-05 | Philips Electronics North America Corporation | Low cost half bridge driver integrated circuit with capability of using high threshold voltage DMOS |
JP2002204581A (ja) * | 2001-01-09 | 2002-07-19 | Fuji Electric Co Ltd | 電力用半導体モジュール |
US7215189B2 (en) * | 2003-11-12 | 2007-05-08 | International Rectifier Corporation | Bootstrap diode emulator with dynamic back-gate biasing |
JP4091038B2 (ja) * | 2003-11-19 | 2008-05-28 | 松下電器産業株式会社 | プラズマディスプレイのサステインドライバ、及びその制御回路 |
JP2005354586A (ja) | 2004-06-14 | 2005-12-22 | Freescale Semiconductor Inc | プリドライバ回路 |
JP3915815B2 (ja) * | 2005-03-23 | 2007-05-16 | サンケン電気株式会社 | レベルシフト回路および電源装置 |
US7236003B2 (en) * | 2005-09-29 | 2007-06-26 | Texas Instruments Incorporated | H-bridge circuit with shoot through current prevention during power-up |
US8004318B2 (en) | 2006-11-21 | 2011-08-23 | Nxp B.V. | Circuit arrangement for controlling a high side CMOS transistor in a high voltage deep sub micron process |
JP2008258939A (ja) * | 2007-04-05 | 2008-10-23 | Matsushita Electric Ind Co Ltd | 多チャンネル半導体集積回路 |
US8102192B2 (en) | 2007-07-27 | 2012-01-24 | International Rectifier Corporation | DC brushed motor drive with circuit to reduce di/dt and EMI, for MOSFET Vth detection, voltage source detection, and overpower protection |
JP2009130879A (ja) * | 2007-11-28 | 2009-06-11 | Ricoh Co Ltd | レベルシフト回路 |
US7626429B2 (en) * | 2008-04-01 | 2009-12-01 | Himax Analogic, Inc. | Driving circuit to drive an output stage |
US7635998B1 (en) | 2008-07-10 | 2009-12-22 | Freescale Semiconductor, Inc. | Pre-driver for bridge circuit |
-
2009
- 2009-05-01 JP JP2009112158A patent/JP5382702B2/ja not_active Expired - Fee Related
-
2010
- 2010-04-09 US US12/757,041 patent/US8115469B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2010263375A (ja) | 2010-11-18 |
US8115469B2 (en) | 2012-02-14 |
US20100277155A1 (en) | 2010-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5934925B2 (ja) | ゲートドライバおよびこれを備えたパワーモジュール | |
JP5516825B2 (ja) | 絶縁ゲート型スイッチング素子の駆動回路 | |
JP4502210B2 (ja) | スイッチング電源と半導体集積回路及び半導体集積回路装置 | |
JP5200140B2 (ja) | ドライバ回路 | |
JP5499877B2 (ja) | 電力用半導体装置 | |
JP5975833B2 (ja) | 電力変換装置 | |
KR101225399B1 (ko) | 강압형 스위칭 조절기 | |
JP2006314154A (ja) | 電力変換器 | |
US8063613B2 (en) | Power converter driver with split power supply | |
JP2011211836A (ja) | スイッチングデバイス駆動装置および半導体装置 | |
JP2008306731A (ja) | 供給電圧のオン/オフを目的とするハイサイド半導体スイッチのスイッチ制御回路 | |
KR101297460B1 (ko) | 게이트 구동 장치 | |
US7456658B2 (en) | Circuit to optimize charging of bootstrap capacitor with bootstrap diode emulator | |
JP6361531B2 (ja) | 半導体装置およびモータ制御装置 | |
US9595967B2 (en) | Level shift circuit and driver circuit | |
US10642306B1 (en) | Gate driver circuit for reducing deadtime inefficiencies | |
JP5382702B2 (ja) | ドライバ回路 | |
US20120212262A1 (en) | Driver Circuit for a Semiconductor Power Switch | |
JP2007201595A (ja) | ドライブ装置 | |
JP2008172969A (ja) | 半導体集積回路 | |
JP4821394B2 (ja) | 半導体素子駆動回路 | |
US11196421B2 (en) | Logic circuit and circuit chip | |
JP4888199B2 (ja) | 負荷駆動装置 | |
JP2009267015A (ja) | 半導体装置 | |
JP2010147544A (ja) | 駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120501 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130510 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130528 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130724 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130903 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130925 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |