KR20040031617A - 공통 구동 회로를 사용하는 복수의 디스플레이 유닛 구동장치 - Google Patents

공통 구동 회로를 사용하는 복수의 디스플레이 유닛 구동장치 Download PDF

Info

Publication number
KR20040031617A
KR20040031617A KR1020030068667A KR20030068667A KR20040031617A KR 20040031617 A KR20040031617 A KR 20040031617A KR 1020030068667 A KR1020030068667 A KR 1020030068667A KR 20030068667 A KR20030068667 A KR 20030068667A KR 20040031617 A KR20040031617 A KR 20040031617A
Authority
KR
South Korea
Prior art keywords
display unit
circuit
switch
driving
output
Prior art date
Application number
KR1020030068667A
Other languages
English (en)
Other versions
KR100643432B1 (ko
Inventor
나카이다이사부로우
하시모토요시하루
Original Assignee
엔이씨 일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔이씨 일렉트로닉스 코포레이션 filed Critical 엔이씨 일렉트로닉스 코포레이션
Publication of KR20040031617A publication Critical patent/KR20040031617A/ko
Application granted granted Critical
Publication of KR100643432B1 publication Critical patent/KR100643432B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers

Abstract

복수의 데이터선(DA1, DA2, ..., DB1, DB2, ...), 복수의 주사선(SA1, SA2, ..., SB1, SB2, ...), 및 상기 데이터선 중의 하나의 데이터선 및 상기 주사선 중의 하나의 데이터선에 각각 마련된 복수의 화소를 각각 포함하는 휴대형 전자 기기의 복수의 디스플레이 유닛(1, 2)을 구동하는 디스플레이 유닛 구동 장치에 있어서, 공통 데이터 구동 회로(3,3')와 공통 주사 구동 회로(4) 중의 적어도 하나를 포함하고, 상기 공통 데이터 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 접속된 복수의 제1의 스위치 군(switch group)(SW2A, SW2B)을 포함하고, 상기 공통 주사 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 접속된 복수의 제2의 스위치 군(SW3A, SW3B)을 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치가 제공된다.

Description

공통 구동 회로를 사용하는 복수의 디스플레이 유닛 구동 장치{APPARATUS FOR DRIVING A PLURALITY OF DISPLAY UNITS USING COMMON DRIVING CIRCUITS}
기술분야
본 발명은 휴대형 전자 기기의 복수의 디스플레이 유닛을 구동하기 위한 장치에 관한 것이다.
종래기술
최근에, 휴대 전화 기기 등과 같은 휴대형 전자 기기에 있어서, 예를 들면 메인 디스플레이 유닛 및 서브 디스플레이 유닛은 바디(body)에 피벗 결합된(pivotally connected) 리드(lid) 각각의 내측 및 외측상에 제공된다. 상기는 이하에서 보다 상세히 기술될 것이다.]
대기 모드(stand-by mode)에서, 리드는 접혀져서 착신(incoming call)에 대비하게 된다. 이 경우에, 안테나 마크, 시계, 배터리 잔량 마크 등이 서브 디스플레이 유닛상에 표시된다. 반면에, 동작 모드에서는 리드가 열려 메인 디스플레이유닛이 동작하게 된다.
또한, 카메라 기능이 휴대 전화 기기에 부가되면, 메인 디스플레이 유닛 및 서브 디스플레이 유닛 중의 하나는 파인더로서 사용되는데, 그 상세는 이하에서 설명될 것이다.
메인 디스플레이 유닛 및 서브 디스플레이 유닛을 구동하는 제1의 종래 기술에 따른 구동 장치는 메인 디스플레이 유닛을 구동하는 구동 회로 및 서브 디스플레이 유닛을 구동하는 구동 회로로 구성된다. 상기 역시 이하에서 보다 상세히 설명된다.
상기 제1의 종래 기술에 따른 구동 장치에 있어서, 구동 회로는 메인 디스플레이 유닛과 서브 디스플레이 유닛에 각각 제공되기 때문에, 구동 장치는 크기 및 비용이 증가된다.
메인 디스플레이 유닛 및 서브 디스플레이 유닛을 구동하는 제2의 종래 기술에 따른 구동 장치에 있어서, 서브 디스플레이 유닛의 주사선(로우측 라인)은 메인 디스플레이 유닛의 대응하는 라인에 대해 숏-서킷되거나 서브 디스플레이 유닛의 데이터선(컬럼측 라인)은 메인 디스플레이 유닛의 대응하는 라인에 대해 숏-서킷되어, 구동 회로의 수가 감소된다. 상기 또한 이하에서 상세히 기술될 것이다.
상기 제2의 종래 기술에 따른 구동 장치에 있어서, 주사선(로우측 라인)의 기생 용량 또는 데이터선(컬럼측 라인)의 기생 용량은 증가되기 때문에, 증가된 기생 용량, 대형의 구동 트랜지스터가 필요하고 그로 인해 크기 및 비용이 증가하게 된다.
따라서, 본원 발명의 목적은 전력 소비의 증가가 없이도 크기 및 비용이 줄어들 수 있는 복수의 디스플레이 유닛을 구동하는 구동 장치를 제공함에 있다.
본 발명에 있어서, 휴대형 전자 기기에서의 복수의 디스플레이 유닛을 구동하는 장치에 있어서, 복수의 데이터선, 복수의 주사선, 및 상기 데이터선 중의 하나의 데이터선 및 상기 주사선 중의 하나의 데이터선에 각각 마련된 복수의 화소를 각각 포함하는 휴대형 전자 기기의 복수의 디스플레이 유닛을 구동하는 디스플레이 유닛 구동 장치에 있어서, 공통 데이터 구동 회로와 공통 주사 구동 회로 중의 적어도 하나를 포함하고, 상기 공통 데이터 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 접속된 복수의 제1의 스위치 군을 포함하고, 상기 공통 주사 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 접속된 복수의 제2의 스위치 군을 포함한다. 따라서, 구동 회로의 갯수가 감소된다.
도 1a는 닫힌 상태의 종래의 휴대형 전화 기기를 도시하는 측면도.
도 1b는 열린 상태의 도 1a의 휴대 전화 기기의 측면도.
도 1c는 도 1a 및 도 1b의 메인 액정 디스플레이(LCD) 유닛의 내측의 평면도.
도 1d는 도 1a 및 도 1b의 서브 LCD 유닛의 외측의 평면도.
도 2는 도 1a, 도 1b, 도 1c, 및 도 1d의 LCD 유닛을 구동하는 제1의 구동 장치를 도시하는 블록 회로도.
도 3은 도 1a, 도 1b, 도 1c, 및 도 1d의 LCD 유닛을 구동하는 제2의 구동 장치를 도시하는 블록 회로도.
도 4는 본 발명에 따른 복수의 디스플레이 유닛을 구동하는 구동 장치의 제1의 실시예에 관한 블록 회로도.
도 5는 도 4의 구동 장치가 장착된 리드(lid)에 관한 도면.
도 6은 도 5의 반도체 집적 장치의 레이아웃도.
도 7은 도 4의 데이터 구동 회로의 상세 블록 회로도.
도 8은 도 7의 계조 전압 생성 회로의 상세 회로도.
도 9는 도 7의 출력 회로 및 선택 회로의 상세 블록 회로도.
도 10은 도 9의 전압 팔로우어(voltage follower)의 상세 회로도.
도 11은 도 7의 데이터 회로의 변형예에 관한 블록 회로도.
도 12는 도 4의 주사 구동 회로의 블록 회로도.
도 13은 도 12의 출력 회로 및 선택 회로의 상세 회로도.
도 14는 도 13의 선택 회로의 변형예에 관한 상세 회로도.
도 15는 도 4의 데이터 구동 회로 및 주사 구동 회로의 동작을 도시하는 타이밍도.
도 16은 도 4의 데이터 구동 회로 및 주사 구동 회로의 동작을 도시하는 타이밍도.
도 17은 도 4의 데이터 구동 회로 및 주사 구동 회로의 동작을 도시하는 타이밍도.
도 18은 도 4의 데이터 구동 회로 및 주사 구동 회로의 동작을 도시하는 타이밍도.
도 19는 도 4의 데이터 구동 회로 및 주사 구동 회로의 동작을 도시하는 타이밍도.
도 20은 도 4의 디스플레이 제어 회로속에 형성된 클록 생성 회로의 블록 회로도.
도 21은 본 발명에 따른 복수의 디스플레이 유닛을 구동하는 구동 장치의 제2의 실시예를 도시하는 블록 회로도.
도 22a는 도 21의 주사 구동 회로의 블록 회로도.
도 22b는 도 21의 주사 구동 회로의 블록 회로도.
도 23은 본 발명에 따른 복수의 디스플레이 유닛을 구동하는 구동 장치의 제3의 실시예를 도시하는 블록 회로도.
도 24a는 도 23의 데이터 구동 회로의 블록 회로도.
도 24b는 도 23의 데이터 구동 회로의 블록 회로도.
본 발명의 양호한 실시예를 기술하기 전에, 종래 기술에 따른 휴대 전화 기기가 도 1a, 도 1b, 도 1c, 도 1d, 도 2, 및 도 3을 참조하여 이하에서 기술될 것이다.
도 1a는 닫힌 상태의 종래의 휴대 전화 기기를 도시하는 측면도이고, 도 1b는 열린 상태의 도 1a의 휴대 전화 기기의 측면도이다. 도 1a 및 도 1b에서, 도면 부호 101은 리드(lid)(102)가 나비형 힌지부(butterfly hinge portion)(103)에 의해 피벗 결합(pivot-coupling)된 바디를 나타낸다. 또한, 송수신용 안테나는 리드(102)에 활주 가능하게 장착된다.
또한, 도 1a 및 도 1b의 리드(102)의 내측 평면도인 도 1c에 도시된 바와 같이, 메인 LCD 유닛(104) 및 스피커(105)는 리드(102)의 내측상에 마련된다.
또한, 도 1a 및 도 1b의 리드(102)의 외측 평면도인 도 1d에 도시된 바와 같이, 서브 LCD 유닛(105), 카메라(106), 및 라이트(107)는 도 1a 및 도 1b의 리드(102)의 외측상에 마련된다.
대기 상태에서, 리드(102)는 도 1a에 도시된 바와 같이 접혀 착신 대기한다. 상기 경우에, 안테나 마크, 시계 및 배터리 잔량 마크는 서브 LCD 유닛(105)상에 표시된다. 반면에, 동작 모드에서, 리드(102)는 도 1b에 도시된 바와 같이 열리게 되어 메인 LCD 유닛(104)이 동작된다.
도 1a, 도 1b, 도 1c, 도 1d의 휴대 전화 기기의 카메라 동작이 이하 설명된다.
예컨대, 피사체가 휴대 전화 기기의 사용자를 제외한 사람이라면, 휴대 전화 기기는 도 1b에 도시된 바와 같이 열리게 되어 메인 LCD 유닛(104)은 파인더로서 사용되고 카메라(106)는 사람에 대향하게 된다. 반면에, 피사체가 휴대 전화 기기의 사용자라면 휴대 전화 기기는 도 1a에 도시된 바와 같이 닫히게 되어 서브 LCD 유닛(105)은 파인더로서 사용되고 카메라(106)는 사용자에 대향하게 된다. 종종 라이트(107)는 플래시가 터지게 된다.
도 1a, 도 1b, 도 1c, 및 도 1d의 LCD 유닛(104, 105)을 구동하는 제1의 구동 장치의 블록 회로도인 도 2에 있어서, 메인 LCD 유닛(104)은 값비싼 144×176개의 화소를 갖는 고품질의 박막 트랜지스터형(TFT-type)로 구성되고, 서브 LCD 유닛(105)은 저렴한 64×96개의 화소를 갖는 낮은 품질의 슈퍼 트위스트 네마틱형(STN-type) LCD 유닛이다. 메인 LCD 유닛(101)은 데이터 구동 회로(201) 및 주사 구동 회로(202)에 의해 구동되고, 서브 LCD 유닛(102)은 컬럼 구동 회로(203) 및 로우 구동 회로(204)에 의해 구동된다. 데이터 구동 회로(201), 주사 구동 회로(202), 컬럼 구동 회로(203), 및 로우 구동 회로(204)는 중앙 처리 유닛(CPU)(206)에 의해 역시 제어되는 디스플레이 제어 회로(205)에 의해 제어된다. 디스플레이 제어 회로(205)는 메인 LCD 유닛(101)의 공통 전극(CE1), 서브 LCD 유닛(102)의 공통 전극(CE2), 데이터 구동 회로(201), 주사 구동 회로(202), 컬럼 구동 회로(203), 및 로우 구동 회로(204)에 전원 전압을 공급하는 전원 제어 회로(207)를 제어한다.
도 2에 있어서, 서브 LCD 유닛(105)이 고품질일 것이 요구된다면, 서브 LCD 유닛(105)은 TFT형 LCD 유닛으로 구성될 수 있다. 상기 경우에, 컬럼 구동 회로(203) 및 로우 구동 회로(204)는 다른 데이터 구동 회로 및 다른 주사 구동 회로로 각각 대체된다.
도 2의 구동 장치에 있어서, 2개의 구동 회로가 메인 LCD 유닛(104)의 각각에 제공되기 때문에, 도 2의 구동 장치는 작게 되고 비용이 낮아진다.
도 1a, 도 1b, 도 1c, 및 도 1d의 제2의 블록 회로도인 도 3에 있어서, 메인 LCD 유닛(104) 및 서브 LCD 유닛(105)은 모두 TFT형이다. 상기 경우에, 서브 LCD 유닛(105)의 주사선은 메인 LCD 유닛(104)의 대응하는 주사선에 대해 숏-서킷되어, 도 2의 로우 구동 회로(204)는 생략된다. 여기서, 서브 LCD 유닛(105)의 데이터선은 메인 LCD 유닛(104)의 대응하는 데이터선에 대해 숏-서킷 되어 도 2의 컬럼 구동 회로(203)는 생략 가능하다.
도 3의 구동 장치에 있어서, 구동 회로의 갯수가 줄어들기 때문에, 도 3의 구동 회로는 크기 및 비용이 감소된다. 그러나, 데이터선의 기생 용량 또는 주사선의 기생 용량은 전술한 숏-서킷에 의해 증가되기 때문에, 전력 소비가 증가한다. 또한, 증가된 기생 용량을 구동하기 위해, 대형 구동 트랜지스터가 필요하고 그로인해 구동 장치의 크기 및 비용이 증가한다.
본 발명에 따른 복수의 디스플레이 유닛을 구동하는 구동 장치의 제1의 실시예인 도 4에 있어서, TFT형 메인 LCD 유닛(1)은 144개의 데이터선과 176개의 주사선에 접속되는 144×176개의 화소로 구성되고 TFT형 서브 LCD 유닛(2)은 64개의 데이터선과 96개의 주사선에 접속되는 64×96개의 화소로 구성된다.
여기서, 상기 LCD 유닛(1, 2)이 컬러형이라면 메인 LCD 유닛(1)의 144개의 데이터선은 432(= 144×3)개의 데이터선으로 대체되고, 서브 LCD 유닛(2)의 64개의 데이터선은 192(= 64×3)개의 데이터선으로 대체된다. 여기서, 인수(factor) "3"은 컬러, 예컨대, 적(R), 녹(G), 청(B)을 나타낸다.
데이터 구동 회로(3)는 메인 LCD 유닛(1)의 144개의 데이터선 및 서브 LCD유닛(2)의 64개의 데이터선을 구동한다. 반면에, 데이터 구동 회로(3)는 메인 LCD 유닛(1)의 176개의 주사선 및 서브 LCD 유닛(2)의 96개의 주사선을 구동한다.
데이터 구동 회로(3) 및 주사 구동 회로(4)는 CPU(6)에 의해 또한 제어되는 디스플레이 제어 회로(5)에 의해 제어된다.
디스플레이 제어 회로(5)는 주사 구동 회로(4) 및 데이터 구동 회로(3), 서브 LCD 유닛(2)의 공통 전극(CE2), 및 메인 LCD 유닛(1)의 공통 전극(CE1)에 전원 전압을 공급하는 전원 제어 회로(7)를 제어한다.
CPU(6)를 제외한 도 4의 구동 장치는 도 5에 도시된 도 1a, 도 1b, 도 1c, 및 도 1d의 리드(102)상에 장착된다. 즉, 메인 LCD 유닛(1)은 유리 기판(501)상에 형성되고, 서브 LCD 유닛(2)은 탄성 기판(503)에 의해 유리 기판(503)에 접속되는 유리 기판(502)상에 형성된다. 또한, 데이터 구동 회로(3), 주사 구동 회로(4) 및 디스플레이 제어 회로(5)가 도 6에 도시된 바와 같이 형성되는 집적 회로 장치(504)는 유리 기판(501)상에 형성된다. 커넥터(505)는 도 1a, 도 1b, 도 1c, 및 도 1d의 바디상에 장착된 CPU(6)에 접속된다.
도 6에 있어서, DA1 내지 DA144는 메인 LCD 유닛(1)의 144개의 데이터선에 대한 패드를 나타내고, DB1 내지 DB64는 서브 LCD 유닛(2)의 64개의 데이터선에 대한 패드를 나타낸다. 또한, SA1 내지 SA176은 메인 LCD 유닛(1)의 176개의 주사선에 대한 패드를 나타내고 SB1 내지 SB96은 서브 LCD 유닛(2)의 96개의 주사선에 대한 패드를 나타낸다. 또한, T1, T2, ...는 전원 제어 회로(7)의 전원 제어 패드를 나타낸다. 따라서, 패드(DA1 내지 DA144)와 패드(SA1 내지 SA176)은 서로 인접하여집적 회로 장치(504)의 동일 측면상에 위치하고, 패드(DB1 내지 DB64) 와 패드(SB1 내지 SB96)는 서로 인접하여 집적 회로 장치(504)의 대향측상에 위치하기 때문에, 패드(DA1 내지 DA144, SA1 내지 SA176)와 메인 LCD 유닛(1) 사이의 접속은 패드(DB1 내지 DB64, SB1 내지 SB96)와 서브 LCD 유닛(2) 사이의 접속을 결코 가르지르지 않는다. 따라서, 저항값이 Al 또는 Cu의 저항 보다 더 큰 Cr로 구성되어 상기 접속점의 저항이 큰 경우에 특히 상기 접속은 가능한 짧게 되어 저항을 감소시킨다.
여기서, 집적 회로 장치(504)는 유리 기판(502) 또는 탄성 기판(503)상에 형성될 수 있다. 또한, 데이터 구동 회로(3), 주사 구동 회로(4), 디스플레이 제어 회로(5), 및 전원 제어 회로(7)는 하나의 반도체 회로 장치상에 별개로 형성될 수 있다.
데이터 구동 회로(3)가 도 7, 도 8, 도 9 도 10, 및 도 11을 참조하여 이하에서 설명된다.
도 7에 있어서, 프레임 메모리(301)는 메인 LCD 유닛(1)에 대한 영상 신호를 저장하는 메인 프레임 메모리(301A)와, 서브 LCD 유닛(2)에 대한 영상 신호를 저장하는 서브 프레임 메모리(301B)에 의해 형성된다. 메인 프레임 메모리(301A) 및 서브 프레임 메모리(301B)는 디스플레이 제어 회로(5)에 의해 제어된다. 즉, 판독/기록 신호(RW)가 기록 모드를 나타내는 경우에, 데이터(D0내지 Dn)는 어드레스 제어 신호(ADC)(XY 좌표)를 사용하여 메인 프레임 메모리(301A) 또는 서브 프레임 메모리(301B)에 기록된다. 반면에, 기록/제어 신호(RW)가 판독 모드를 나타내는 경우에, 데이터는 어드레스 제어 신호(ADC)를 사용하여 메인 프레임 메모리(301A) 또는 서브 프레임 메모리(301B)로부터 판독된다.
선택 회로(302)는 메인 프레임 메모리(301A)에 접속된 144개의 스위치(SW1A), 및 서브 프레임 메모리(301B)에 접속된 64개의 스위치(SW1B)로 구성된다. 스위치(SW1A, SW1B)는 디스플레이 제어 회로(5)부터의 제어 신호(MS)에 의해 제어된다. 예컨대, 리드(102)가 열려지면, 제어 신호(MS)는 "0"(로우)가 되어 스위치(SW1A)는 온으로 되고 스위치(SW1B)는 오프가 된다. 그 결과, 메인 프레임 메모리(301A)의 온-라인 출력 데이터는 래치 신호(LAT1)에 동기하여 라인 메모리(303)에서 래치된다. 반면에, 리드(102)가 닫혀지면, 제어 신호(MS)는 "1"(하이)가 되어, 스위치(SW1A)는 오프가 되고 스위치(SW1B)는 온이 된다. 그 결과, 서브 프레임 메모리(301B)의 온-라인 출력 데이터는 래치 신호(LAT1)에 동기하여 라인 메모리(303)에서 래치된다.
그 후, 라인 메모리(303)의 온-라인 데이터는 디스플레이 제어 회로(5)로부터의 래치 신호(LAT2)에 동기하여 라인 메모리(304)에서 래치된다. 이 경우에, 라인 메모리(303)의 데이터의 온-라인 극성은 수평 동기 기간 또는 수직 동기 기간 마다 반전되는 극성 신호(POL)에 따라 반전된다.
레벨 시프트 회로(5)는 라인 메모리(304)의 온-라인 데이터에 대해 레벨 시프트 동작을 실행하고 레벨 시프트 된 온-라인 데이터를 디코더 회로(306)에 전송한다. 여기서, 프레임 메모리(301) 및 라인 메모리(303)는 3V의 전원 전압하에서통상 작동하고, 디코더 회로(306), 계조 전압 생성 회로(7), 및 출력 회로(308)는 4 내지 5V의 전원 전압하에서 작동한다. 따라서, 전압 레벨 시프트가 필요하다. 그러나, 모든 회로가 동일한 전압하에서 동작한다면, 레벨 시프트 회로(5)는 필요치 않다.
도 8에 도시된 바와 같이 64개의 계조 전압이 계조 전압 생성 회로(7)로부터 생성된다면, 디코더 회로(306)는 레벨 시프트 회로(5)의 각각의 데이터에 대한 64개의 아날로그 스위치와 같은 소정의 아날로그 스위치에 의해 구성된다.
도 8에 있어서, 직렬 레지스터를 각각 구비한 4개의 전압 분주기(3071, 3072, 3073, 3074)가 제공된다. 상기 경우에, 전압 분주기(3071, 3072)는 양의 극성(positive polarity) 동작에 사용되고(POL = "0"), 전압 분주기(3073, 3074)는 음의 동작에 사용된다(POL = "1"). 또한, 전압 분주기(3071, 3073)는 메인 LCD 유닛(1)을 표시하는데 사용되고(MC ="0"), 전압 분주기(3072, 3074)는 서브 LCD 유닛(2)을 표시하는데 사용된다(MC = "1"). 여기서, 제어 신호(MC)는 제어 신호(MS)에 동기하여 수직 클록 신호(VCLK)의 한 펄스 만큼 지연된다.
도 7로 되돌아가서, 디코더 회로(306)에 의해 선택된 계조 전압은 출력 회로(308)에 공급되고 그 후 선택 회로(309)를 경유하여 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 공급된다.
도 7의 출력 회로(308) 및 선택 회로(309)를 도시하는 도 9에 있어서, 출력 회로(308)는 메인 LCD 유닛(1)의 데이터선(DA1, DA2, ..., DA64) 및 서브 LCD 유닛(2)의 데이터선(DA1, DA2, ..., DA64)을 구동하는 64개의 출력 회로(3081)와,메인 LCD 유닛(1)의 데이터선(DA65, DA66, ..., DA144)을 구동하는 80개의 출력 회로(3082)와, 및 정전류 제어 회로(3083)에 의해 구성된다.
정전류 제어 회로(3083)는 디스플레이 제어 회로(5)로부터 수직 클록 신호(VCLK) 및 제어 신호(MC)를 수신하여 출력 회로(3081, 3082)의 정전류를 제어한다.
또한, 선택 회로(309)에 있어서, 제어 신호(MC)가 "0"(로우)인 경우에, 스위치(SW2A)는 온으로 되고 스위치(SW2B)는 오프가 되어, 메인 LCD 유닛(1)이 작동한다. 반면에, 제어 신호(MC)가 "1"(하이)인 경우에 스위치(SW2A)는 오프가 되고 스위치(SW2B)는 온으로 되어, 서브 LCD 유닛(2)이 동작한다.
도 9의 출력 회로(3081(3082))을 설명하는 도 10에 있어서, 출력 회로(3081(3082))는 전류원이 정전류 제어 회로(3083)에 의해 온 및 오프가 되는 전압 팔로우어(1001), 수직 클록 신호(VCLK)의 하이 레벨에 의해 제어되는 스위치(1002), 수직 클록 신호(VCLK)의의 로우 레벨에 의해 제어되는 스위치(1003), 및 화이트 신호(white signal)(WH)에 의해 제어되는 N-채널 MOS 트랜지스터(1004)에 의해 구성된다. 즉, 수직 클록 신호(VCLK)가 하이인 경우에 전압 팔로우어(1001)는 온으로 되어 선택된 계조 전압을 증폭시키고, 동시에 스위치(1002, 1003)는 각각 온 및 오프가 되어 선택된 계조 전압을 증폭한다. 그 후, 전압 팔로우어(1001)의 동작이 안정화 된 이후에, 수직 클록 신호(VCLK)가 로우인 경우에 전압 팔로우어(1001)의 전류원은 오프로 되고 동시에 스위치(1002, 1003)는 각각 오프 및 온으로 되어, 디코더 회로(306)의 출력 신호는 전압 팔로우어(1001)를 통하지 않고도 스위치(1003)를 통과하게 된다. 따라서, 전력 소비가 감소된다(JP-2002-2151208호 공보의 도 14를 참조)
또한, N-채널 MOS 트랜지스터(1004)가 화이트 신호(WH)에 의해 온으로 되는 경우에, 각각의 데이터선의 전하는 방전되고 그에 따라 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)의 동작을 안정화시킨다.
도 7의 데이터 구동 회로의 변형예를 도시하는 도 11에 있어서, 데이터 구동 회로(3')는 도 7의 프레임 메모리(301) 및 선택 회로(302) 대신에 프레임 시프트 레지스터 회로(310) 및 버퍼(311)로 구성된다. 시프트 레지스터 회로(310)는 디스플레이 제어 회로(5')로부터 생성된 수평 클록 신호(HCLK)에 동기하여 시작 신호(STH)를 시프팅한다. 또한, 디스플레이 제어 회로(5')로부터의 영상 신호(DO내지 Dn)는 수평 클록 신호(HCLK)에 동기하여 버퍼(311)에 일시 저장되고 그 후 시프트 레지스터 회로(310)에 의해 어드레스된 라인 메모리(303)에 래치된다.
도 11의 데이터 구동 회로(3')를 사용하는 구동 장치에 있어서, 프레임 메모리(301)는 마련되지 않기 때문에, CPU(6)에 부가되는 부하는 증가할 것이다.
주사 구동 회로(4)는 도 12를 참조하여 이하 설명될 것이다.
도 12에 있어서, 시프트 레지스터 회로(401)는 디스플레이 제어 회로(5)로부터 생성되는 수직 클록 신호(VCLK)에 동기하여 시작 신호(STV)를 시프팅한다. 또한, 시프트 레지스터 회로(401)는 디스플레이 제어 회로(5)로부터 리셋 신호(RST)에 의해 리셋팅된다.
논리 회로(402)는 디스플레이 제어 회로(5)에서 시프트 레지스터 회로(401)의 파형 출력 신호까지 출력 인에이블 신호(OE1, OE2)를 수신하여 출력 신호는 결코 서로 중복되지 않는다.
레벨 시프트 회로(403)는 논리 회로(402)의 출력 신호에 대한 레벨 시프트 동작을 실행하여 레벨 시프팅된 출력 신호 데이터를 출력 회로(404)에 전송한다. 여기서, 시프트 레지스터 회로(401) 및 논리 회로(402)는 통상 3V의 전원 전압하에서 작동하고, 출력 회로(404)는 4 내지 5V의 전원 전압하에서 작동한다. 따라서, 전압 레벨 시프트가 필요하다. 그러나, 모든 회로가 동일한 전원 전압하에서 작동한다면, 레벨 시프트 회로(403)는 필요치 않다.
레벨 시프트 회로(403)의 레벨 시트팅된 출력 신호는 출력 회로(404)에 공급되고 그 후, 선택 회로(405)를 경유하여 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 공급된다.
도 12의 선택 회로(405) 및 출력 회로(404)를 도시하는 도 13에 있어서, 출력 회로(404)는 메인 LCD 유닛(1)의 주사선(SA1, SA2, ..., SA176) 및 서브 LCD 유닛(2)의 주사선(SB1, SB2, ..., SB96)을 구동하는 176개의 인버터에 의해 구성된다.
또한, 선택 회로(309)에 있어서, 제어 신호(MC)가 "0"(로우)인 경우에, 스위치(SW3A)는 온으로 되고 스위치(SW3B)는 오프가 되어 메인 LCD 유닛(1)이 작동한다. 반면에, 제어 신호(MC)가 "1"(하이)인 경우에, 스위치(SW3A)는 오프가 되고 스위치(SW3B)는 온으로 되어 서브 LCD 유닛(2)이 작동한다.
도 13의 선택 회로(405)의 변형예를 도시하는 도 14에 있어서, 스위치(SW3C)는 도 13의 스위치(SW3A)와 병렬로 접속되어 주사선(SA1, SA2, ..., SA176)을 오프-레벨 전압(VGOFF)이 되도록 하고, 스위치(SW3D)는 도 13의 스위치(SW3B)와 병렬로 접속되어 주사선(SB1, SB2, ..., SB96)을 오프-레벨 전압(VGOFF) 상태로 만든다. 여기서, 오프-레벨 전압(VGOFF)은 디스플레이 제어 회로(5)로부터 생성되고 대응하는 주사선에 접속된 박막 트랜지스터를 오프 상태로 하는데 충분히 낮은 전압이다.
예컨대, 메인 LCD 유닛(1)이 작동하면, 스위치(SW3D) 뿐만 아니라 스위치(SW3A)는 온이 되고 스위치(SW3C) 뿐만 아니라 스위치(SW3B)는 오프가 된다. 그 결과, 서브 LCD 유닛(2)의 주사선(SB1 내지 SB96)은 오프-레벨 전압(VGOFF) 상태가 확실히 되어, 서브 LCD 유닛(2)은 노이즈에 의해 결코 동작하지 않는다. 반면에, 서브 LCD 유닛(2)이 동작하면, 스위치(SW3C) 뿐만아니라 스위치(SW3B)는 온이 되고 스위치(SW3D) 뿐만 아니라 스위치(SW3A)가 오프가 된다. 그 결과, 메인 LCD 유닛(1)의 주사선(SA1 내지 SA176)은 확실히 오프-레벨 전압(VGOFF) 상태가 되어, 메인 LCD 유닛(1)은 노이즈에 의해 결코 동작하지 않는다.
도 14의 데이터 구동 회로(3) 및 주사 구동 회로(4)의 동작은 도 15, 도 16, 도 17, 도 18, 및 도 19를 참조하여 이하 자세히 설명된다.
메인 LCD 유닛(1)만이 동작하는 타이밍도인 도 15에 있어서, 메인 LCD 유닛(1) 및 서브 LCD 유닛(2) 중의 하나만이 작동하거나 또는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2) 양쪽 모두가 작동된다는 것을 나타내기 위한 싱글/듀얼 신호(SD)는 CPU(6)에 의해 디스플레이 제어 유닛(5)내에서 생성된다. 상기 경우에, 싱글/듀얼 신호(SD)는 "0"(로우)이고, 신호(MS, MC)는 양쪽 모두 "0"(로우)이다. 또한, 신호(RST, WH, OE2)는 "0"(로우)이다. 따라서, 스위치(SW1A, SW2A)는 온으로 되고 스위치(SW1B, SW2B)는 오프로 되어, 데이터선(DB1 내지 DB64)은 고임피던스 상태이다. 반면에, 스위치(SW3A)는 온이고 스위치(SW3B)는 오프상태가 되어, 주사선(SB1 내지 SB16)은 비동작 모드에 있게 된다. 상기 경우에, 메인 LCD 유닛(1)의 공통 전극(CE1)은 동작 모드에 있고 서브 LCD 유닛(2)의 공통 전극(CE2)은 비동작 모드에 있게 된다. 따라서, 데이터선(DA1 내지 DA144) 및 주사선(SA1 내지 SA176)만이 동작 모드에 있게 되어 메인 LCD 유닛(1)을 구동한다.
서브 LCD 유닛(2)만이 동작하는 타이밍도인 도 16에 있어서, 싱글/듀얼 신호(SD)는 "0"(로우)이고 신호(MS, MC)는 양쪽 모두 "1"(하이)이다. 또한, 신호(RST, WH, OE2)는 "0"(로우)이다. 따라서, 스위치(SW1A, SW2A)는 오프로 되고 스위치(SW1B, SW2B)는 온으로 되어, 데이터선(DA1 내지 DA144)은 고임피던스 상태이다. 반면에, 스위치(SW3A)는 오프가 되고 스위치(SW3B)는 온 상태가 되어, 주사선(SA1 내지 SA176)은 비동작 모드에 있게 된다. 상기 경우에, 서브 LCD 유닛(2)의 공통 전극(CE2)은 동작 모드에 있게 되고 메인 LCD 유닛(1)의 공통 전극(CE1)은 비동작 모드에 있게 된다. 따라서, 데이터선(DB1 내지 DB64) 및 주사선(SB1 내지 SB96)만이 동작 모드에 있게 되어 서브 LCD 유닛(2)을 구동한다.
메인 LCD 유닛(1)의 동작이 서브 LCD 유닛(2)의 동작으로 전환되는 타이밍도인 도 17에 있어서, SD가 "0"(로우)인 조건하에서, 제어 신호(MS)는 "0"(로우)에서"1"(하이)로 전환되고, 신호(RST, WH, OE2)는 소정의 시간(= 1/2 VCLK) 동안 "1"(하이)인 상태가 된다. 그 결과, 메인 LCD 유닛(1)의 모든 데이터선(DA1 내지 DA144)은 신호(WH)에 의해 접지되고, 동시에 메인 LCD 유닛(1)의 주사선(SA1 내지 SA176)은 신호(OE2)에 의해 "1"(하이)이 되어 메인 LCD 유닛(1)의 모든 박막 트랜지스터를 온 상태가 되게 하여, 모든 전하는 메인 LCD 유닛(1)으로부터 제거된다. 따라서, 메인 LCD 유닛(1)이 노말 화이트형(normal white type)이라면 메인 LCD 유닛(1)은 화이트 레벨 상태에 있게 된다. 그 후, 제어 신호(MC)는 "0"(로우)에서 "1"(하이)로 전환되어 스위치(SW2B, SW3B)를 온 상태로 만들고 그에 의해 서브 LCD 유닛(2)의 동작을 개시하게 한다.
서브 LCD 유닛(2)의 동작이 메인 LCD 유닛(1)의 동작으로 전환되는 타이밍도인 도 18에 있어서, SD가 "0"(로우)인 조건하에서, 제어 신호(MS)는 "1"(하이)에서 "0"(로우)으로 전환되고, 신호(RST, WH, OE2)는 소정의 시간(= 1/2 VCLK) 동안 "1"(하이)인 상태가 된다. 그 결과, 서브 LCD 유닛(2)의 모든 데이터선(DB1 내지 DB64)는 신호(WH)에 의해 접지되고, 동시에 서브 LCD 유닛(2)의 서브 주사선(SB1 내지 SB96)은 신호(OE2)에 의해 "1"(하이) 상태가 되어 서브 LCD 유닛(2)의 모든 트랜지스터를 온 상태로 만들고 그에 의해 모든 전하는 서브 LCD 유닛(2)으로부터 제거된다. 따라서, 서브 LCD 유닛(2)이 노말 화이트형이라면 메인 LCD 유닛(1)은 화이트 레벨 상태에 있게 된다. 그 후, 제어 신호(MC)는 "1"(하이)에서 "0"(로우)으로 전환되어 스위치(SW2A, SW3A)를 온 상태로 만들고 그에 의해 메인 LCD 유닛(1)의 동작을 개시하게 한다.
따라서, 도 17 및 도 18에 도시된 바와 같이, 메인 LCD 유닛(1)의 동작이 서브 LCD 유닛(2)으로 동작으로 전화되거나 그 반대인 경우에, 사전에 작동되는 메인 LCD 유닛(1)과 서브 LCD 유닛(2) 중의 하나가 노말 화이트형이라면 화이트 상태에 있게 되어, 잔상은 완전히 제거되고 그에 따라 중간(semi) 반사형 LCD 유닛 또는 반사형 LCD 유닛에서 매우 유용하다.
메인 LCD 유닛(1)과 서브 LCD 유닛(2) 양쪽 모두가 작동하는 타이밍도인 도 19에 있어서, 싱글/듀얼 신호(SD)는 "1"(하이)이다. 이 경우에, 신호(RST, WH, OE2)는 "0"(로우)이고, 신호(MS, MC)는 한 프레임 주기 동안에 두번 전환된다. 그 결과, 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)은 하나의 프레임 주기 동안에 반복적으로 구동된다.
도 15 내지 도 19에 도시된 바와 같이, 메인 LCD 유닛(1)의 화소의 갯수가 서브 LCD 유닛(2)의 화소의 갯수와 다르다고 하여도, 메인 LCD 유닛(1)의 프레임 주파수는 서브 LCD 유닛(2)의 프레임 주파수와 동일하다. 또한, 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)이 모두 동작한다고 하여도, 그 프레임 주파수는 전술한 프레임 주파수와 동일하다. 상기를 실시하기 위해, 도 20에 도시된 클록 생성 회로가 디스플레이 제어 회로(5)에 형성된다. 즉, 데이터 구동 회로(3)에 대한 수평 클록 신호(HCLK)의 주파수 및 주사 구동 회로(4)에 대한 수직 클록 신호(VCLK)의 주파수가 변하게 되어 프레임 주파수는 약 60Hz의 한정된 값에 가깝게 된다.
도 20에 있어서, 오실레이터(2001)는 주파수가 f1인 신호를 생성하여 주파수 분주기(2002, 2003, 2004, 2005, 2006, 2007)에 전송한다. 주파수 분주기(2002,2003, 2004)는 데이터선의 갯수에 대응하는 분주율(N2, N3, N4)을 갖고 이하의 식을 만족시킨다.
f1 / N2= 60Hz × 177 × 144 ≒ 1500kHz
f1 / N3= 60Hz × 97 × 64 ≒ 372kHz
f1 / N4= 60Hz × (177 + 97) × (144 + 64) ≒ 3420kHz
3개의 데이터선 각각이 동시에 구동되기 때문에 상기 식은 LCD 유닛(1, 2)이 컬러형인 경우에 들어맞는다. 반면에 주파수 분주기(2005, 2006, 2007)는 주사선의 갯수에 대응하는 분주율(N5, N6, N7)을 갖고 이하의 식을 만족시킨다.
f1 / N5= 60Hz × 177 ≒ 10.6kHz
f1 / N6= 60Hz × 97 ≒ 5.8kHz
f1 / N7= 60Hz × (177 + 97) ≒ 16.4kHz
분주율(N2, N3, N4, N5, N6, N7)이 양의 정수라고 하면, 주파수 f1 및 분주율(N2, N3, N4, N5, N6, N7)은 전술한 6개의 식을 만족하도록 미리 정해진다. 그러나, 주파수 f1은 실제로 매우 커서 전술한 6개의 식을 완전히 만족시킨다. 따라서, 주파수 f1을 감소시키기 위해서는 1500kHz, 372kHz, 3420kHz, 10.6kHz, 5.8kHz, 16.4kHz의 값은 각각 개략 1500kHz, 400kHz, 3400kHz, 10kHz, 5kHz, 20kHz이고, 전술한 6개의 식은,
f1 / N2= 1500kHz
f1 / N3= 500kHz
f1 / N4= 3000kHz
f1 / N5= 10kHz
f1 / N6= 5kHz
f1 / N7= 20kHz에 의해 대체된다.
상기 경우에, 이하의 관계가 만족된다.
N2= 2
N3= 6
N4= 1
N5= 300
N6= 600
N7= 150
f1 = 3000kHz
그 결과, 주파수 분주기(2002, 2003, 2004)는 주파수(1500kHz, 500kHz, 3000kHz)를 각각 갖는 신호를 생성한다. 반면에, 주파수 분주기(2005, 2006, 2007)는 주파수(10kHz, 5kHz, 20kHz)를 각각 갖는 신호를 생성한다.
주파수 분주기(2002, 2003, 2004, 2005, 2006, 2007)는 스위치(SW4A, SW4B, SW4C, SW5A, SW5B, SW5C)에 각각 접속된다. 상기 스위치(SW4A, SW4B, SW4C, SW5A, SW5B, SW5C)는 싱글/듀얼 신호(SD)와 제어 신호(MC)를 수신하는 주파수 제어 회로(2008)에 의해 제어된다. 즉, SD = "0"(로우)이고 MC = "0"(로우)인 경우에, 스위치(SW4A, SW5A)는 온으로 되어 수평 클록 신호(HCLK) 및 수직 클록 신호(VCLK)는 1500kHz 및 10kHz의 주파수를 각각 갖고 그에 따라 메인 LCD 유닛(1)만을 구동한다. 또한, SD = "0"(로우)이고 MC = "1"(하이)인 경우에 스위치(SW4B, SW5B)는 온으로 되어 수평 클록 신호(HCLK)와 수직 클록 신호(VCLK)는 500kHz 및 5kHz의 주파수를 각각 갖고 그에 따라 서브 LCD 유닛(2)만을 구동한다. 또한, SD = "1"(하이)인 경우에 스위치(SW4C, SW5C)는 온으로 되어 수평 클록 신호(HCLK)와 수직 클록 신호(VCLK)는 3000kHz 및 20kHz의 주파수를 각각 갖고 그에 따라 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)을 동시에 구동한다.
따라서, 도 4의 구동 장치에 있어서, 데이터 구동 회로(3)와 주사 구동 회로(4)가 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 대해 공통으로 마련되므로, 상기 장치는 전력 소비가 늘어나지 않고도 크기 및 비용이 감소하게 된다.
본 발명에 따른 복수의 디스플레이 유닛을 구동하는 구동 장치의 제2의 실시예를 도시하는 도 21에 있어서, 데이터 구동 회로(3)가 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 대해 공통으로 마련되지만, 주사 구동 회로(4-A, 4-B)는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 대해 별개로 마련된다. 상기 경우에, 주사 구동 회로(4-A, 4-B)는 도 22a 및 도 22b에 각각 도시되어 있다.
도 21의 구동 장치에서도 데이터 구동 회로(3)는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 대해 공통으로 마련되므로, 상기 장치는 전력 소비가 늘어남이 없이 크기 및 비용이 줄어들게 된다.
본 발명에 따른 복수의 디스플레이 유닛을 구동하는 구동 장치의 제3의 실시예를 도시하는 도23에 있어서, 주사 구동 회로(4)는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 공통으로 마련되지만, 데이터 구동 회로(3-A, 3-B)는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 대해 별개로 마련된다. 상기 경우에 데이터 구동 회로(3-A, 3-B)는 도 24a 및 및 도 24b에 각각 도시되어 있다. 상기 경우에, 계조 전압 생성 회로(301A 또는 301B)는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2) 중의 하나에 대해 하나의 계조 전압 생성 유닛을 갖는다. 또한, 도 24a 및 도 24b에 있어서, 프레임 메모리(301A, 301B)는 도 11에 도시된 바와 같은 시프트 레지스터 회로에 의해 대체된다.
도23의 구동 장치에 있어서도 주사 구동 회로(4)는 메인 LCD 유닛(1) 및 서브 LCD 유닛(2)에 공통으로 마련되어 있기 때문에, 상기 장치는 소비 전력의 증가 없이 크기 및 비용이 감소한다.
전술한 실시예에 있어서, 단지 2개의 LCD 유닛이 휴대 전화 기기에 마련되지만, 본 발명은 휴대 전화 기기에 마련된 3개 이상의 LCD 유닛을 구동하는 구동 장치에 적용될 수 있다. 또한 본 발명은 TFT형 LCD 유닛 이외에 EL 디스플레이 유닛및 STN형 LCD 유닛 등과 같은 디스플레이 유닛에 적용할 수 있다. 또한, 본 발명은 휴대 전화 기기 이외에 휴대형 전자 기기에도 적용될 수 있다.
전술한 바와 같이, 본 발명에 따르면, 적어도 하나의 데이터 구동 회로 및 주사 구동 회로가 복수의 디스플레이 유닛에 대해 공통으로 마련되기 때문에, 상기 장치는 전력 소비의 증가 없이도 크기 및 비용이 줄어들게 된다.

Claims (33)

  1. 복수의 데이터선(DA1, DA2, ..., DB1, DB2, ...), 복수의 주사선(SA1, SA2, ..., SB1, SB2, ...), 및 상기 데이터선 중의 하나의 데이터선 및 상기 주사선 중의 하나의 데이터선에 각각 마련된 복수의 화소를 각각 포함하는 휴대형 전자 기기의 복수의 디스플레이 유닛(1, 2)을 구동하는 디스플레이 유닛 구동 장치에 있어서,
    공통 데이터 구동 회로(3,3')와 공통 주사 구동 회로(4) 중의 적어도 하나를 포함하고,
    상기 공통 데이터 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 접속된 복수의 제1의 스위치 군(switch group)(SW2A, SW2B)을 포함하고,
    상기 공통 주사 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 접속된 복수의 제2의 스위치 군(SW3A, SW3B)을 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  2. 제1항에 있어서, 상기 공통 데이터 구동 회로(3)는,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛 각각에 대해 영상 신호를 저장하기 위한 복수의 프레임 메모리(301A, 301B)와,
    상기 제1의 스위치 군의 동작과 동기하여 동작하고 상기 프레임 메모리 중의 하나의 프레임 메모리에 각각 접속된 복수의 제3의 스위치 군(SW1A, SW1B)과,
    상기 제3의 스위치군의 동작과 동기하여 상기 프레임 메모리의 하나의 라인 데이터를 선택적으로 저장하기 위해 상기 제3의 스위치 군에 접속된 라인 메모리(303)와,
    계조 전압 생성 회로(307)와,
    상기 라인 메모리의 출력 신호에 따라 상기 계조 전압 생성 회로로부터 계조 전압을 선택하기 위해 상기 계조 전압 생성 회로 및 상기 라인 메모리에 접속된 디코더 회로(306)와,
    상기 제1의 스위치 군에 상기 선택된 계조 전압을 전송하여 상기 선택된 계조 전압이 상기 제1의 스위치 군의 동작에 따라 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 전송되도록, 상기 제1의 스위치 군 및 상기 디코더 회로 사이에 접속된 출력 회로(308)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  3. 제2항에 있어서,
    상기 계조 전압 생성 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛 각각에 대해 복수의 계조 전압 생성 유닛을 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  4. 제2항에 있어서, 상기 출력 회로는,
    상기 선택된 계조 전압을 증폭하기 위해 상기 디코더 회로에 접속된 복수의 전압 팔로우어(voltage follower)(1001)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어에 각각 접속된 복수의 제1의 스위치(1002)와,
    상기 제1의 스위치 중의 하나의 스위치의 출력, 및 상기 전압 팔로우어 중의 하나의 전압 팔로우어의 입력 사이에 각각 접속된 복수의 제2의 스위치(1003)를 포함하고,
    상기 제1의 스위치는 제1의 소정의 시간 중에 온(ON)으로 되고 상기 제2의 스위치는 상기 제1의 스위치가 오프(OFF)로 되는 동안에 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  5. 제4항에 있어서,
    상기 출력 회로는 상기 제1의 스위치 중의 하나의 스위치의 출력과 접지 사이에 각각 접속된 복수의 제3의 스위치(1003)를 더 포함하고,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 구동이 상기 디스플레이 유닛 중의 다른 디스플레이 유닛의 구동으로 전환되는 경우에, 상기 제3의 스위치는 제어 신호(WH)에 의해 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  6. 제1항에 있어서, 상기 공통 데이터 구동 회로(3')는,
    수평 클록 신호(HCLK) 에 따라 수평 시작 신호(STH)를 시프팅(shifting)하는 시프트 레지스터 회로(310)와,
    상기 시프트 레지스트 회로에 따라 하나의 라인 데이터를 저장하기 위해 상기 시프트 레지스터 회로에 접속된 라인 메모리(303)와,
    계조 전압 생성 회로(307)와,
    상기 라인 메모리의 출력 신호에 따라 상기 계조 전압 생성 회로로부터 계조 전압을 선택하기 위해 상기 라인 메모리와 상기 계조 전압 생성 회로에 접속된 디코더 회로(306)와,
    상기 선택된 계조 전압을 상기 제1의 스위치 군에 전송하여 상기 선택된 계조 전압이 상기 제1의 스위치군의 동작에 따라 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 전송되도록, 상기 디코더 회로와 상기 제1의 스위치 군 사이에 접속된 출력 회로(308)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  7. 제6항에 있어서,
    상기 계조 전압 생성 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛 각각에 대해 복수의 계조 전압 생성 유닛을 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  8. 제6항에 있어서, 상기 출력 회로는,
    상기 선택된 계조 전압을 증폭하기 위해 상기 디코더 회로에 접속된 복수의 전압 팔로우어(1001)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어에 각각 접속된 복수의 제1의 스위치(1002)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어의 입력과 상기 제1의 스위치 중의 하나의 스위치의 출력 사이에 각각 접속된 복수의 제2의 스위치(1003)를 포함하고,
    상기 제1의 스위치는 제1의 소정의 시간 동안에 온으로 되고, 상기 제2의 스위치는 상기 제1의 스위치가 오프로 되는 동안에 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  9. 제8항에 있어서,
    상기 출력 회로는 상기 제1의 스위치 중의 하나의 스위치의 출력과 접지 사이에 각각 접속된 복수의 제3의 스위치(1003)를 더 포함하고,
    상기 제3의 스위치는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 구동이 상기 디스플레이 유닛 중의 다른 디스플레이 유닛의 구동으로 전환되는 경우에 제어 신호(WH)에 의해 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  10. 제1항에 있어서, 상기 주사 구동 회로는,
    수직 클록 신호(VCLK)에 따라 수직 시작 신호(STV)를 시프팅하는 시프트 레지스터 회로(401)와,
    상기 시프트 레지스터 회로의 출력 신호를 상기 제2의 스위치 군에 전송하여 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선이 상기 제2의 스위치 군에 의해 순차로 주사되도록, 상기 시프트 레지스터 회로에 접속된 출력 회로(404)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  11. 제1항에 있어서,
    상기 주사 구동 회로는 복수의 제4의 스위치 군((SW3C, SW3D)을 더 포함하고, 상기 제4의 스위치 군은 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 오프-레벨 전압(VGOFF)을 공급하기 위해 상기 디스플레이 유닛의 주사선에 접속된 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  12. 제1항에 있어서,
    오실레이터(2002)와,
    상기 오실레이터의 출력 신호를 분주하여 수평 클록 신호(HCLK)를 생성하기 위해 상기 오실레이터에 접속된 복수의 제1의 주파수 분주기(2002, 2003, 2004)와,
    상기 제1의 주파수 분주기에 접속된 제5의 스위치 군(SW4A, SW4B, SW4C)와,
    상기 오실레이터의 출력 신호를 분주하여 수직 클록 신호(VCLK)를 생성하기 위해 상기 오실레이터에 접속된 복수의 제2의 주파수 분주기(2005, 2006)와,
    상기 제2의 주파수 분주기에 접속된 제6의 스위치 군(SW5A, SW5B, SW5C)과,
    상기 제5의 스위치 군 중의 하나의 스위치 및 상기 제6의 스위치 군 중의 하나의 스위치를 선택하여 온으로 하여, 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선이 상기 수평 클록 신호 중의 하나의 선택된 신호에 의해 구동되고 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선이 상기 수직 클록 신호 중의 선택된 신호에 의해 구동되고, 그에 따라 상기 디스플레이 유닛 중의 상기 하나의 디스플레이 유닛의 프레임 주파수를 정의하는 것을 실현하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  13. 복수의 데이터선(DA1, DA2, ..., DB1, DB2, ...), 복수의 주사선(SA1, SA2, ..., SB1, SB2, ...), 및 상기 데이터선 및 상기 주사선 중의 하나에 각각 마련된 복수의 화소를 각각 포함하는 휴대형 전자 기기의 복수의 디스플레이 유닛(1, 2)을 구동하는 구동 장치에 있어서,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 각각 접속된 복수의 제1의 스위치 군을 포함하는 하나의 공통 데이터 구동 회로(3, 3')와,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 각각 접속된 복수의 주사 드라이버 회로(4-A, 4-B)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  14. 제13항에 있어서, 상기 하나의 공통 데이터 구동 회로(3)는,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛 각각에 대해 영상 신호를 저장하기 위한 복수의 프레임 메모리(301A, 301B)와,
    상기 제1의 스위치 군의 동작과 동기하여 동작하고 상기 프레임 메모리 중의 하나의 메모리에 각각 접속된 복수의 제3의 스위치 군(SW1A, SW1B)과,
    상기 제3의 스위치군의 동작과 동기하여 상기 프레임 메모리의 하나의 라인 데이터를 선택적으로 저장하기 위해 상기 제3의 스위치 군에 접속된 라인 메모리(303)와,
    계조 전압 생성 회로(307)와,
    상기 라인 메모리의 출력 신호에 따라 상기 계조 전압 생성 회로로부터 계조 전압을 선택하기 위해 상기 계조 전압 생성 회로 및 상기 라인 메모리에 접속된 디코더 회로(306)와,
    상기 제1의 스위치 군에 상기 선택된 계조 전압을 전송하여 상기 선택된 계조 전압이 상기 제1의 스위치 군의 동작에 따라 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 전송되도록, 상기 제1의 스위치 군 및 상기 디코더 회로 사이에 접속된 출력 회로(309)를 포함하는 것을 특징으로하는 디스플레이 유닛 구동 장치.
  15. 제14항에 있어서,
    상기 계조 전압 생성 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛 각각에 대해 복수의 계조 전압 생성 유닛을 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  16. 제14항에 있어서, 상기 출력 회로는,
    상기 선택된 계조 전압을 증폭하기 위해 상기 디코더 회로에 접속된 복수의 전압 팔로우어(1001)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어에 각각 접속된 복수의 제1의 스위치(1002)와,
    상기 제1의 스위치 중의 하나의 스위치의 출력, 및 상기 전압 팔로우어 중의 하나의 전압 팔로우어의 입력 사이에 각각 접속된 복수의 제2의 스위치(1003)를 포함하고,
    상기 제1의 스위치는 제1의 소정의 시간 중에 온으로 되고 상기 제1의 스위치가 오프가 되는 동안에 상기 제2의 스위치는 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  17. 제16항에 있어서, 상기 출력 회로는,
    상기 제1의 스위치 중의 하나의 스위치의 출력과 접지 사이에 각각 접속된복수의 제3의 스위치(1003)를 더 포함하고,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 구동이 상기 디스플레이 유닛 중의 다른 디스플레이 유닛의 구동으로 전환되는 경우에, 상기 제3의 스위치는 제어 신호(WH)에 의해 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  18. 제13항에 있어서, 상기 하나의 공통 데이터 구동 회로(3')는,
    수평 클록 신호(HCLK) 에 따라 수평 시작 신호(STH)를 시프팅(shifting)하는 시프트 레지스터 회로(310)와,
    상기 시프트 레지스트 회로에 따라 하나의 라인 데이터를 저장하기 위해 상기 시프트 레지스터 회로에 접속된 라인 메모리(303)와,
    계조 전압 생성 회로(307)와,
    상기 라인 메모리의 출력 신호에 따라 상기 계조 전압 생성 회로로부터 계조 전압을 선택하기 위해 상기 라인 메모리와 상기 계조 전압 생성 회로에 접속된 디코더 회로(306)와,
    상기 선택된 계조 전압을 상기 제1의 스위치 군에 전송하여 상기 선택된 계조 전압이 상기 제1의 스위치군의 동작에 따라 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 전송되도록, 상기 디코더 회로와 상기 제1의 스위치 군 사이에 접속된 출력 회로(309)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  19. 제18항에 있어서,
    상기 계조 전압 생성 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛 각각에 대해 복수의 계조 전압 생성 유닛을 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  20. 제18항에 있어서, 상기 출력 회로는,
    상기 선택된 계조 전압을 증폭하기 위해 상기 디코더 회로에 접속된 복수의 전압 팔로우어(1001)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어에 각각 접속된 복수의 제1의 스위치(1002)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어의 입력과 상기 제1의 스위치 중의 하나의 스위치의 출력 사이에 각각 접속된 복수의 제2의 스위치(1003)를 포함하고,
    상기 제1의 스위치는 제1의 소정의 시간 동안에 온으로 되고, 상기 제2의 스위치는 상기 제1의 스위치가 오프로 되는 동안에 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  21. 제20항에 있어서,
    상기 출력 회로는 상기 제1의 스위치 중의 하나의 스위치의 출력과 접지 사이에 각각 접속된 복수의 제3의 스위치(1003)를 더 포함하고,
    상기 제3의 스위치는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 구동이 상기 디스플레이 유닛 중의 다른 디스플레이 유닛의 구동으로 전환되는 경우에 제어 신호(WH)에 의해 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  22. 제13항에 있어서, 상기 주사 구동 회로 각각은,
    수직 클록 신호(VCLK)에 따라 수직 시작 신호(STV)를 시프팅하는 시프트 레지스터 회로(401A, 401B)와,
    상기 시프트 레지스터 회로의 출력 신호를 상기 제2의 스위치 군에 전송하여 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선이 상기 출력 회로의 출력 신호에 의해 순차적으로 주사되도록, 상기 시프트 레지스터 회로에 접속된 출력 회로(404A, 404B)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  23. 제13항에 있어서,
    오실레이터(2002)와,
    상기 오실레이터의 출력 신호를 분주하여 수평 클록 신호(HCLK)를 생성하기 위해 상기 오실레이터에 접속된 복수의 제1의 주파수 분주기(2002, 2003, 2004)와,
    상기 제1의 주파수 분주기에 접속된 제4의 스위치 군(SW4A, SW4B, SW4C)과,
    상기 오실레이터의 출력 신호를 분주하여 수직 클록 신호(VCLK)를 생성하도록 상기 오실레이터에 접속된 복수의 제2의 주파수 분주기(2005, 2006)와,
    상기 제2의 주파수 분주기에 접속된 제5의 스위치 군(SW5A, SW5B, SW5C)과,
    상기 제4의 스위치 군 중의 하나의 스위치 및 상기 제5의 스위치 군 중의 하나의 스위치를 선택하여 온 상태로 하여, 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선이 상기 수평 클록 신호 중의 하나의 선택된 신호에 의해 구동되고 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선이 상기 수직 클록 신호 중의 선택된 신호에 의해 구동되고, 그에 따라 상기 디스플레이 유닛의 중의 상기 하나의 디스플레이 유닛의 프레임 주파수를 정의하는 것을 실현하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  24. 복수의 데이터선(DA1, DA2, ..., DB1, DB2, ...), 복수의 주사선(SA1, SA2, ..., SB1, SB2, ...), 및 상기 데이터선 및 상기 주사선 중의 하나에 각각 마련된 복수의 화소를 각각 포함하는 휴대형 전자 기기의 복수의 디스플레이 유닛(1, 2)을 구동하는 구동 장치에 있어서,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 각각 접속된 복수의 데이터 구동 회로(3, 3')와,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선을 구동하기 위해 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 각각 접속된 복수의 제1의 스위치 군(SW3A, SW3B)을 포함하는 하나의 공통 주사 구동 회로(4)를포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  25. 제24항에 있어서, 상기 데이터 구동 회로(3) 각각은,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛에 대해 영상 신호를 저장하기 위한 프레임 메모리(301A, 301B)와,
    상기 프레임 메모리의 하나의 라인 데이터를 저장하기 위해 상기 프레임 메모리에 접속된 라인 메모리(303A, 303B)와,
    계조 전압 생성 회로(307A, 307B)와,
    상기 라인 메모리의 출력 신호에 따라 상기 계조 전압 생성 회로로부터 계조 전압을 선택하기 위해 상기 계조 전압 생성 회로 및 상기 라인 메모리에 접속된 디코더 회로(306A, 306B)와,
    상기 선택된 계조 전압을 전송하여 상기 선택된 계조 전압이 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 전송되도록, 상기 디코더 회로에 접속된 출력 회로(308A, 308B)를 포함하는 것을 특징으로하는 디스플레이 유닛 구동 장치.
  26. 제25항에 있어서, 상기 출력 회로는,
    상기 선택된 계조 전압을 증폭하기 위해 상기 디코더 회로에 접속된 복수의 전압 팔로우어(1001)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어에 각각 접속된 복수의 제1의스위치(1002)와,
    상기 제1의 스위치 중의 하나의 스위치의 출력 및 상기 전압 팔로우어 중의 하나의 전압 팔로우어의 입력 사이에 각각 접속된 복수의 제2의 스위치(1003)를 포함하고,
    상기 제1의 스위치는 제1의 소정의 시간 중에 온으로 되고 상기 제1의 스위치가 오프가 되는 동안에 상기 제2의 스위치는 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  27. 제26항에 있어서, 상기 출력 회로는,
    상기 제1의 스위치 중의 하나의 스위치의 출력과 접지 사이에 각각 접속된 복수의 제3의 스위치(1003)를 더 포함하고,
    상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 구동이 상기 디스플레이 유닛 중의 다른 디스플레이 유닛의 구동으로 전환되는 경우에, 상기 제3의 스위치는 제어 신호(WH)에 의해 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  28. 제24항에 있어서, 상기 데이터 구동 회로(3') 각각은,
    수평 클록 신호(HCLK) 에 따라 수평 시작 신호(STH)를 시프팅(shifting)하는 시프트 레지스트 회로(310)와,
    상기 프레임 메모리의 하나의 라인 데이를 저장하기 위해 상기 시프트 레지스터 회로에 접속된 라인 메모리(303)와,
    계조 전압 생성 회로(307)와,
    상기 라인 메모리의 출력 신호에 따라 상기 계조 전압 생성 회로로부터 계조 전압을 선택하기 위해 상기 라인 메모리와 상기 계조 전압 생성 회로에 접속된 디코더 회로(306)와,
    상기 선택된 계조 전압을 전송하여 상기 선택된 계조 전압이 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선에 전송되도록, 상기 디코더 회로에 접속된 출력 회로(309)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  29. 제28항에 있어서, 상기 출력 회로는,
    상기 선택된 계조 전압을 증폭하기 위해 상기 디코더 회로에 접속된 복수의 전압 팔로우어(1001)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어에 각각 접속된 복수의 제1의 스위치(1002)와,
    상기 전압 팔로우어 중의 하나의 전압 팔로우어의 입력과 상기 제1의 스위치 중의 하나의 스위치의 출력 사이에 각각 접속된 복수의 제2의 스위치(1003)를 포함하고,
    상기 제1의 스위치는 제1의 소정의 시간 동안에 온으로 되고, 상기 제2의 스위치는 상기 제1의 스위치가 오프로 되는 동안에 온으로 되는 것을 특징으로 하는디스플레이 유닛 구동 장치.
  30. 제29항에 있어서,
    상기 출력 회로는 상기 제1의 스위치 중의 하나의 스위치의 출력과 접지 사이에 각각 접속된 복수의 제3의 스위치(1003)를 더 포함하고,
    상기 제3의 스위치는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 구동이 상기 디스플레이 유닛 중의 다른 디스플레이 유닛의 구동으로 전환되는 경우에 제어 신호(WH)에 의해 온으로 되는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  31. 제24항에 있어서, 상기 주사 구동 회로는,
    수직 클록 신호(VCLK)에 따라 수직 시작 신호(STV)를 시프팅하는 시프트 레지스터 회로(401)와,
    상기 시프트 레지스터 회로의 출력 신호를 상기 제2의 스위치 군에 전송하여 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선이 상기 제1의 스위치 군에 의해 주사되도록, 상기 시프트 레지스터 회로에 접속된 출력 회로(404)를 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  32. 제24항에 있어서,
    상기 주사 구동 회로는 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선에 오프-레벨 전압(VGOFF)을 공급하기 위해 상기 디스플레이 유닛의 주사선에 접속된 복수의 제2의 스위치 군(SW3C, SW3D)를 더 포함하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
  33. 제24항에 있어서,
    오실레이터(2002)와,
    상기 오실레이터의 출력 신호를 분주하여 수평 클록 신호(HCLK)를 생성하기 위해 상기 오실레이터에 접속된 복수의 제1의 주파수 분주기(2002, 2003, 2004)와,
    상기 제1의 주파수 분주기에 접속된 제3의 스위치 군(SW4A, SW4B, SW4C)과,
    상기 오실레이터의 출력 신호를 분주하여 수직 클록 신호(VCLK)를 생성하도록 상기 오실레이터에 접속된 복수의 제2의 주파수 분주기(2005, 2006)와,
    상기 제2의 주파수 분주기에 접속된 제4의 스위치 군(SW5A, SW5B, SW5C)과,
    상기 제3의 스위치 군 중의 하나의 스위치 및 상기 제4의 스위치 군 중의 하나의 스위치를 선택하여 온으로 하여, 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 데이터선이 상기 수평 클록 신호 중의 하나의 선택된 신호에 의해 구동되고 상기 디스플레이 유닛 중의 하나의 디스플레이 유닛의 주사선이 상기 수직 클록 신호 중의 선택된 신호에 의해 구동되고, 그에 따라 상기 디스플레이 유닛의 중의 상기 하나의 디스플레이 유닛의 프레임 주파수를 정의하는 것을 실현하는 것을 특징으로 하는 디스플레이 유닛 구동 장치.
KR1020030068667A 2002-10-03 2003-10-02 공통 구동 회로를 사용하는 복수의 디스플레이 유닛 구동장치 KR100643432B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2002-00290637 2002-10-03
JP2002290637A JP4794801B2 (ja) 2002-10-03 2002-10-03 携帯型電子機器の表示装置

Publications (2)

Publication Number Publication Date
KR20040031617A true KR20040031617A (ko) 2004-04-13
KR100643432B1 KR100643432B1 (ko) 2006-11-10

Family

ID=31987179

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030068667A KR100643432B1 (ko) 2002-10-03 2003-10-02 공통 구동 회로를 사용하는 복수의 디스플레이 유닛 구동장치

Country Status (6)

Country Link
US (3) US7330163B2 (ko)
EP (1) EP1406240A3 (ko)
JP (1) JP4794801B2 (ko)
KR (1) KR100643432B1 (ko)
CN (1) CN1282144C (ko)
TW (1) TWI248046B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100846531B1 (ko) * 2004-03-10 2008-07-15 로무 가부시키가이샤 유기 el 표시 장치

Families Citing this family (82)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW578128B (en) * 2003-01-02 2004-03-01 Toppoly Optoelectronics Corp Display driving device and method
JP2004233743A (ja) * 2003-01-31 2004-08-19 Renesas Technology Corp 表示駆動制御装置および表示装置を備えた電子機器
JP4681267B2 (ja) * 2003-10-08 2011-05-11 セイコーインスツル株式会社 表示装置およびこれを備える電子機器
KR100460299B1 (ko) * 2003-12-01 2004-12-09 하나 마이크론(주) 듀얼 디스플레이 패널에 의한 하나의 확장된 화면을 갖는휴대용 단말기와 그 화면표시 제어 방법 및 그 제어 장치
US7439936B2 (en) * 2004-01-07 2008-10-21 Matsushita Electric Industrial Co., Ltd. Control circuit for displaying the same video simultaneously to two or more panels
KR100611164B1 (ko) 2004-02-09 2006-08-09 삼성에스디아이 주식회사 듀얼형 평판 표시 디스플레이 소자 및 듀얼형 평판 표시 디스플레이 장치
US7199774B2 (en) * 2004-02-17 2007-04-03 Au Optronics Corp. Liquid crystal display
JP4554961B2 (ja) * 2004-03-05 2010-09-29 Nec液晶テクノロジー株式会社 液晶表示装置およびその駆動方法
CN100454371C (zh) * 2004-03-10 2009-01-21 罗姆股份有限公司 有机el显示器件
JP4501525B2 (ja) * 2004-05-12 2010-07-14 カシオ計算機株式会社 表示装置及びその駆動制御方法
TWI267054B (en) * 2004-05-14 2006-11-21 Hannstar Display Corp Impulse driving method and apparatus for liquid crystal device
US8681140B2 (en) 2004-05-21 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus having the same
JP4939770B2 (ja) * 2004-05-21 2012-05-30 株式会社半導体エネルギー研究所 表示装置
US7400306B2 (en) * 2004-06-02 2008-07-15 Au Optronics Corp. Driving method for dual panel display
JP4731836B2 (ja) * 2004-06-08 2011-07-27 株式会社 日立ディスプレイズ 表示装置
JP4622398B2 (ja) * 2004-09-06 2011-02-02 カシオ計算機株式会社 液晶表示装置及び液晶表示装置の駆動方法
JP4899300B2 (ja) 2004-09-09 2012-03-21 カシオ計算機株式会社 液晶表示装置及び液晶表示装置の駆動制御方法
US20080122811A1 (en) * 2004-09-22 2008-05-29 Daiji Kitagawa Driver Monolithic Liquid Crystal Panel Driver Circuit And Liquid Crystal Display Having Same
JP2006106731A (ja) * 2004-10-08 2006-04-20 Toppoly Optoelectronics Corp ディスプレイ駆動回路及びその方法並びにそれを用いたマルチパネルディスプレイ
KR100551486B1 (ko) 2004-10-21 2006-02-13 삼성전자주식회사 비동작 디스플레이에 대한 간섭을 방지하는 디스플레이제어 회로를 구비한 다중 디스플레이 장치 및 이를 위한다중 디스플레이 제어 방법
JP4371038B2 (ja) * 2004-10-29 2009-11-25 セイコーエプソン株式会社 データドライバ、電気光学装置、電子機器及び駆動方法
JP4761761B2 (ja) * 2004-12-02 2011-08-31 東芝モバイルディスプレイ株式会社 液晶表示装置
KR100765399B1 (ko) * 2005-02-15 2007-10-11 세이코 엡슨 가부시키가이샤 이동체의 표시 모듈과, 이것에 사용되는 패널 유닛 및 화상제어 유닛
KR100666603B1 (ko) * 2005-03-24 2007-01-09 삼성전자주식회사 멀티 디스플레이 구동 회로 및 멀티 디스플레이 구동회로의 동작 방법
KR20060134373A (ko) * 2005-06-22 2006-12-28 엘지전자 주식회사 듀얼 패널 장치
KR101152129B1 (ko) * 2005-06-23 2012-06-15 삼성전자주식회사 표시 장치용 시프트 레지스터 및 이를 포함하는 표시 장치
JP4010332B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
US7567479B2 (en) * 2005-06-30 2009-07-28 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070001974A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7755587B2 (en) * 2005-06-30 2010-07-13 Seiko Epson Corporation Integrated circuit device and electronic instrument
KR100828792B1 (ko) * 2005-06-30 2008-05-09 세이코 엡슨 가부시키가이샤 집적 회로 장치 및 전자 기기
KR100850614B1 (ko) * 2005-06-30 2008-08-05 세이코 엡슨 가부시키가이샤 집적 회로 장치 및 전자 기기
JP4151688B2 (ja) * 2005-06-30 2008-09-17 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4661401B2 (ja) * 2005-06-30 2011-03-30 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4830371B2 (ja) * 2005-06-30 2011-12-07 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4345725B2 (ja) * 2005-06-30 2009-10-14 セイコーエプソン株式会社 表示装置及び電子機器
JP4552776B2 (ja) * 2005-06-30 2010-09-29 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4010333B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4010336B2 (ja) 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
US20070001984A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
KR100826695B1 (ko) 2005-06-30 2008-04-30 세이코 엡슨 가부시키가이샤 집적 회로 장치 및 전자 기기
US20070001970A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070016700A1 (en) * 2005-06-30 2007-01-18 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4661400B2 (ja) * 2005-06-30 2011-03-30 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4186970B2 (ja) * 2005-06-30 2008-11-26 セイコーエプソン株式会社 集積回路装置及び電子機器
US7561478B2 (en) * 2005-06-30 2009-07-14 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4010334B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
US7593270B2 (en) * 2005-06-30 2009-09-22 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7564734B2 (en) * 2005-06-30 2009-07-21 Seiko Epson Corporation Integrated circuit device and electronic instrument
US7764278B2 (en) * 2005-06-30 2010-07-27 Seiko Epson Corporation Integrated circuit device and electronic instrument
US20070001975A1 (en) * 2005-06-30 2007-01-04 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP4010335B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4817754B2 (ja) * 2005-08-22 2011-11-16 東芝モバイルディスプレイ株式会社 平面表示装置
JP4665677B2 (ja) 2005-09-09 2011-04-06 セイコーエプソン株式会社 集積回路装置及び電子機器
EP1929464B1 (en) * 2005-09-19 2013-03-27 Chi Mei Optoelectronics Corporation Display devices and row voltage generation circuits
JP4586739B2 (ja) * 2006-02-10 2010-11-24 セイコーエプソン株式会社 半導体集積回路及び電子機器
KR100795797B1 (ko) * 2006-05-16 2008-01-21 삼성에스디아이 주식회사 유기발광 표시장치 및 유기발광 표시장치의 전원공급부
KR20080015584A (ko) * 2006-08-16 2008-02-20 삼성전자주식회사 표시 장치
JP2008191443A (ja) * 2007-02-06 2008-08-21 Nec Electronics Corp 表示ドライバic
KR20090054836A (ko) * 2007-11-27 2009-06-01 삼성전자주식회사 디스플레이 장치 및 그 제어방법
KR20090078577A (ko) * 2008-01-15 2009-07-20 삼성에스디아이 주식회사 주사구동부 및 그를 이용한 평판 표시장치
US8552971B2 (en) * 2008-03-25 2013-10-08 Rohm Co., Ltd. Driving circuit for light emitting diode
KR101591055B1 (ko) * 2009-09-08 2016-02-03 삼성디스플레이 주식회사 데이터 구동부, 표시 장치 및 표시 장치의 구동 방법
KR101080114B1 (ko) * 2009-12-31 2011-11-04 엠텍비젼 주식회사 알지비 인터페이스를 이용한 듀얼 디스플레이 제어 장치 및 그 방법
KR101607293B1 (ko) * 2010-01-08 2016-03-30 삼성디스플레이 주식회사 데이터 처리 방법 및 이를 수행하기 위한 표시 장치
JP2011150256A (ja) * 2010-01-25 2011-08-04 Renesas Electronics Corp 駆動回路及び駆動方法
KR20120017243A (ko) * 2010-08-18 2012-02-28 삼성전기주식회사 전자 선반 라벨 시스템 및 이를 이용한 통신 방법
TWI533286B (zh) * 2010-09-06 2016-05-11 元太科技工業股份有限公司 平面顯示裝置
JP5815275B2 (ja) 2011-04-26 2015-11-17 京セラ株式会社 携帯端末装置およびプログラム
JP5805428B2 (ja) 2011-04-26 2015-11-04 京セラ株式会社 携帯端末装置およびプログラム
JP2012237868A (ja) * 2011-05-11 2012-12-06 Kyocera Display Corp 液晶表示装置
JP2013003238A (ja) * 2011-06-14 2013-01-07 Sony Corp 映像信号処理回路、映像信号処理方法、表示装置、及び、電子機器
JP6197864B2 (ja) * 2013-03-11 2017-09-20 コニカミノルタ株式会社 ウェアラブルコンピューター
WO2014203564A1 (ja) * 2013-06-20 2014-12-24 シャープ株式会社 マルチディスプレイシステム、ドライバ装置、およびマルチパネル表示装置の駆動方法
KR102080133B1 (ko) * 2013-10-15 2020-04-08 삼성디스플레이 주식회사 주사 구동부 및 그 구동 방법
KR20160016413A (ko) * 2014-08-05 2016-02-15 삼성전자주식회사 디스플레이시스템 및 그 제어방법
KR102168671B1 (ko) * 2014-09-24 2020-10-22 삼성디스플레이 주식회사 듀얼 디스플레이 장치 및 이를 포함하는 전자 기기
JP6830765B2 (ja) * 2015-06-08 2021-02-17 株式会社半導体エネルギー研究所 半導体装置
KR102378589B1 (ko) 2015-08-21 2022-03-28 삼성디스플레이 주식회사 디멀티플렉서, 이를 포함한 표시장치 및 그의 구동방법
GB2571873B (en) * 2016-11-29 2022-02-16 Walmart Apollo Llc Systems and methods for determining label positions
CN109389953A (zh) * 2017-08-08 2019-02-26 京东方科技集团股份有限公司 扫描驱动电路及其驱动方法、显示装置
CN113066417B (zh) * 2021-03-25 2023-01-17 重庆惠科金渝光电科技有限公司 栅极驱动电路、驱动装置和显示装置

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4150429A (en) * 1974-09-23 1979-04-17 Atex, Incorporated Text editing and display system having a multiplexer circuit interconnecting plural visual displays
JPS5685792A (en) * 1979-12-14 1981-07-13 Citizen Watch Co Ltd Liquid crystal display unit
JPS5692516A (en) * 1979-12-27 1981-07-27 Casio Comput Co Ltd Liquid crystal display device
JPH03182794A (ja) * 1989-12-13 1991-08-08 Hitachi Ltd 複数表示制御方式
JPH0466756A (ja) 1990-07-04 1992-03-03 Bandou Kiko Kk エンジン
JPH0466756U (ko) * 1990-10-23 1992-06-12
US5426447A (en) * 1992-11-04 1995-06-20 Yuen Foong Yu H.K. Co., Ltd. Data driving circuit for LCD display
JPH06317807A (ja) * 1993-05-06 1994-11-15 Sharp Corp マトリクス表示装置およびその駆動方法
US5563623A (en) 1994-11-23 1996-10-08 Motorola, Inc. Method and apparatus for driving an active addressed display
JPH09146499A (ja) 1995-11-22 1997-06-06 Toshiba Corp 情報機器
US6362811B1 (en) * 1996-02-20 2002-03-26 George Neil Edwards Ergonomic computer mouse
US5841431A (en) 1996-11-15 1998-11-24 Intel Corporation Application of split- and dual-screen LCD panel design in cellular phones
JPH10186396A (ja) * 1996-12-25 1998-07-14 Canon Inc 液晶装置
JPH10293561A (ja) * 1997-04-17 1998-11-04 Sharp Corp 液晶表示装置の駆動方法
DE19725924A1 (de) 1997-06-16 1999-04-15 Fimor Sa Vorrichtung zur Umrechnung eines Geldbetrags einer ersten Währung in eine zweite Währung
US6072471A (en) * 1997-09-17 2000-06-06 Lo; Jack Ambidextrous upright computer mouse
JPH11161243A (ja) * 1997-09-26 1999-06-18 Sharp Corp 液晶表示装置
JP3077650B2 (ja) * 1997-10-27 2000-08-14 日本ビクター株式会社 アクティブマトリクス方式液晶パネルの駆動装置
AU6454299A (en) * 1998-10-16 2000-05-08 Abadi, Jacques Cobbeni Orthopedic computer mouse
KR100307027B1 (ko) * 1999-06-17 2001-11-01 서평원 액정 표시장치 및 이것을 이용한 이동 통신 단말기의 표시장치
KR100444694B1 (ko) * 1999-08-04 2004-08-18 엘지전자 주식회사 폴더형 이동 통신 단말기의 표시장치
JP2001051637A (ja) * 1999-08-09 2001-02-23 Auto Network Gijutsu Kenkyusho:Kk El表示装置の駆動回路
JP2001066573A (ja) * 1999-08-31 2001-03-16 Minolta Co Ltd 情報表示装置
US6590564B1 (en) * 1999-12-17 2003-07-08 Microsoft Corporation Ergonomic computer input device
JP2002162946A (ja) * 2000-11-28 2002-06-07 Toshiba Corp 平面表示装置
JP3533185B2 (ja) 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 液晶ディスプレイの駆動回路
JP2002304136A (ja) * 2001-01-17 2002-10-18 Seiko Epson Corp 有機エレクトロルミネッセンス表示装置を備えた電子機器
JP2002258804A (ja) * 2001-02-28 2002-09-11 Toshiba Corp 平面表示装置
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器
JP3906665B2 (ja) * 2001-10-05 2007-04-18 カシオ計算機株式会社 液晶駆動装置
US6954198B2 (en) * 2002-05-02 2005-10-11 Hung-Ying Shih Ergonomically shaped computer pointing device
JP3870862B2 (ja) * 2002-07-12 2007-01-24 ソニー株式会社 液晶表示装置およびその制御方法、ならびに携帯端末
JP3854905B2 (ja) * 2002-07-30 2006-12-06 株式会社 日立ディスプレイズ 液晶表示装置
JP2004109595A (ja) * 2002-09-19 2004-04-08 Melco Display Technology Kk 表示装置およびその駆動方法
JP4681267B2 (ja) * 2003-10-08 2011-05-11 セイコーインスツル株式会社 表示装置およびこれを備える電子機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100846531B1 (ko) * 2004-03-10 2008-07-15 로무 가부시키가이샤 유기 el 표시 장치

Also Published As

Publication number Publication date
JP4794801B2 (ja) 2011-10-19
US20040169618A1 (en) 2004-09-02
US20070210982A1 (en) 2007-09-13
CN1497510A (zh) 2004-05-19
US7843400B2 (en) 2010-11-30
CN1282144C (zh) 2006-10-25
EP1406240A2 (en) 2004-04-07
TW200419492A (en) 2004-10-01
US8022892B2 (en) 2011-09-20
KR100643432B1 (ko) 2006-11-10
TWI248046B (en) 2006-01-21
JP2004126257A (ja) 2004-04-22
EP1406240A3 (en) 2008-02-20
US20070291041A1 (en) 2007-12-20
US7330163B2 (en) 2008-02-12

Similar Documents

Publication Publication Date Title
KR100643432B1 (ko) 공통 구동 회로를 사용하는 복수의 디스플레이 유닛 구동장치
KR100576788B1 (ko) 칼라액정디스플레이 구동방법, 그 구동회로 및 휴대용전자기기
US7030869B2 (en) Signal drive circuit, display device, electro-optical device, and signal drive method
US20020093475A1 (en) Method and circuit for driving liquid crystal display, and portable electronic device
US7027550B2 (en) Shift register unit and signal driving circuit using the same
US20050270080A1 (en) Level shift circuit, display apparatus, and portable terminal
JP4810840B2 (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
WO2009128283A1 (ja) 表示装置および携帯端末
WO2009128280A1 (ja) 表示装置および携帯端末
US20090009446A1 (en) Driver circuit, electro-optical device, and electronic instrument
JP2006146220A (ja) 表示装置用駆動チップ、及びそれを有する表示装置
JP2002351412A (ja) 信号駆動回路、表示装置、電気光学装置及び信号駆動方法
JP2009014842A (ja) データ線駆動回路、表示装置、及びデータ線駆動方法
JP2006227272A (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2012088737A (ja) 表示装置
US8558852B2 (en) Source driver, electro-optical device, and electronic instrument
KR100465471B1 (ko) 표시 장치
JP4442455B2 (ja) 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
KR100953786B1 (ko) 데이터 처리 회로, 표시 장치 및 휴대 단말기
JP4751582B2 (ja) 駆動回路、これを有する表示装置及びこれの駆動方法
JP2006243233A (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP4516307B2 (ja) 液晶表示装置
JP2009003243A (ja) 基準電圧選択回路、表示ドライバ、電気光学装置及び電子機器
KR100522060B1 (ko) 표시 장치
US7898516B2 (en) Liquid crystal display device and mobile terminal

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121002

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131001

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141007

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151001

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee