KR19990028332A - 반도체장치의제조방법 - Google Patents

반도체장치의제조방법 Download PDF

Info

Publication number
KR19990028332A
KR19990028332A KR1019970709647A KR19970709647A KR19990028332A KR 19990028332 A KR19990028332 A KR 19990028332A KR 1019970709647 A KR1019970709647 A KR 1019970709647A KR 19970709647 A KR19970709647 A KR 19970709647A KR 19990028332 A KR19990028332 A KR 19990028332A
Authority
KR
South Korea
Prior art keywords
protective film
forming
semiconductor device
manufacturing
semiconductor substrate
Prior art date
Application number
KR1019970709647A
Other languages
English (en)
Other versions
KR100283712B1 (ko
Inventor
카오리 아카마쓰
신지 오다나카
히로유키 우미모토
Original Assignee
모리시타 요오이치
마쓰시따덴끼상교가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모리시타 요오이치, 마쓰시따덴끼상교가부시끼가이샤 filed Critical 모리시타 요오이치
Publication of KR19990028332A publication Critical patent/KR19990028332A/ko
Application granted granted Critical
Publication of KR100283712B1 publication Critical patent/KR100283712B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • H01L21/2652Through-implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2658Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28185Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the gate insulator and before the formation of the definitive gate conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/74Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823892Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/105Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with vertical doping variation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28211Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a gaseous ambient using an oxygen or a water vapour, e.g. RTO, possibly through a layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

반도체 장치의 제조 방법이, 이온 주입에 의해서 한계치 전압 제어를 위한 불순물 확산층을 형성하는 공정과, 해당 이온 주입에 의해서 발생한 결정 결함의 회복을 위한 고온 단시간 열처리를 행하는 공정을 포함한다. 구체적으로는, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있다. 예를 들면, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서실시된다.

Description

반도체 장치의 제조 방법
초 집적 회로 장치(VLSI)에 있어서, 고성능인 트랜지스터 특성을 안정하게 실현할 수 있는 CMOS 기술의 실현이 요구되고 있다. 그러나, 장치의 미세화라든지 제조 프로세스의 실시 온도의 저하에 따라, 웰이라든지 매설층의 형성시에 실시되는 고에너지 이온 주입을 비롯한 이온 주입 공정에 의해서 반도체 기판의 내부에 다량으로 발생하는 점결함, 즉 빔구멍 및 격자간 원자(예를 들면 격자간 실리콘)가, 그 후에 행하여지는 열처리 공정에 있어서 한계치 전압 제어를 위해 채널 불순물의 증속 확산을 야기하여, 불순물의 재분포에 바람직하지 못한 영향이 미치는 것이 있다. 구체적으로는, 한계치 전압의 변동, 저한계치 전압 설정시에 있어서의 단채널 효과의 증대, 접합 용량의 증대, 기판 표면에서의 캐리어의 이동도의 열화, 혹은 그것들에 따르는 동작 성능의 열화 등의 바람직하지 못한 문제가 생긴다.
이것들의 바람직하지 못한 문제의 해결을 위해, 고에너지 이온의 주입에 의해서 발생한 점결함을 확산 혹은 소멸시키기 위한 열처리 공정의 부가라든지, 한계치 전압 제어를 위해 사용되는 불순물을 인듐이라든지 안티몬 등의 매우 확산하기 어려운 원자로 변경하는 제조 프로세스가, 제안되고 있다.
이하에서는, 제안되고 있는 각종의 제조 프로세스의 개략을 설명함과 동시에, 각각에 관련하는 문제점을 설명한다.
얕은 트렌치 분리를 가지는 매설 채널형 p-MOSFET에 있어서, 고에너지 이온 주입에 의한 웰형성 후의 열처리 공정의 실시의 유무에 의해서 한계치 전압의 채널 폭에의 의존성이 변화하는 것이, IEEE ED-L, Vol. 15, No. 12, Dec. 1994에 있어서, J. A. Mandelman 등에 의해서 개시되고 있다. 구체적으로는, 상기 문헌에서는, 트렌치 분리를 가지는 매설 채널형 p-MOSFET에 있어서, 트렌치 측벽의 산화막 부근에서, 웰형성을 위한 고에너지 이온 주입시에 발생한 격자간 실리콘의 농도 구배가 생기는 결과로서, 한계치 전압 제어용의 불순물층을 형성하는 붕소의 확산이 채널 중심에 비하여 산화막 측벽의 근방에서 억제되어, 분리 측벽의 부근에서 붕소 농도가 국부적으로 증가하고, 채널 폭의 감소에 따라 한계치가 감소하는 역내로 효과가 생기는 것이, 보고 되고 있다. 그 위에, 상기의 현상에 관련하는 문제점을 극복하기 위한 제조 프로세스가, 제안되고 있다.
구체적으로는, 반도체 기판상에 트렌치 절연 분리층을 형성하고, 다음에 제 1 도전형의 이온을 고에너지로(예를 들면, 인 이온을 가속 전압 500keV 및 도즈량 2.5×1012cm-2로) 반도체 기판에 주입함으로써, n 웰을 형성한다. 계속해서, 고에너지 이온 주입에 의해서 발생한 점결함을 확산시키기 위해, 온도 800℃에서 60분간의 열처리를 행한다. 그것에 의하여 점결함이 균등하게 분포한 반도체 기판에, 이번은 제 2 도전형의 이온을 저에너지로 주입하여, 한계치 전압 제어를 위한 채널 불순물 분포를 형성한다. 그 후는, 일반적인 MOSFET의 형성 프로세스와 같이, 게이트의 형성 및 그것을 마스크로 하여 사용하는 소스/ 드레인의 형성을 행한다. 이것에 의해서, 이상협 채널 효과를 억제한다.
한편, IEEE ED-L, Vol. 14, No. 8, August 1993, pp. 409-411에 있어서, G. C. Shahidi 들은, 한계치 전압 제어를 위한 불순물로서, 190keV의 가속 에너지로 주입된 인듐을 사용하는 제조 프로세스를 제안하고 있다. 인듐은, 매우 확산하기 어렵고, 이온 주입 공정의 전후에 행하여지는 공정의 내용에 관계되지 않고, 주입 직후의 리톨로그레이드인 형상을 유지한 표면 채널 불순물 분포를 형성한다. 이 때문에, 저한계치 전압 설정시에 있어서도, 단채널 효과를 억제할 수 있다.
그러나, 상기와 같이 제안되고 있는 종래 기술의 방법은, 웰형성을 위한 고에너지 이온 주입에 의한 점결함에 관련하여 상술한 문제점의 해결을 위해서는 충분한 효과적이 아니다.
제 1 의 제조 프로세스는, 확실히, 매설 채널의 분리 측벽의 부근에 있어서의 붕소 농도의 국부적인 증가를 억제하기 위해서는 효과적이다. 그러나, 반도체 장치의 고밀도화라든지 안정 동작의 실현에의 요구가 높아짐에 따라서 제조 프로세스의 간소화라든지 제조 비용의 감소가 요구되어 있는 것을 고려하면, 제안되고 있는 개변은 바람직한 것이 아니다.
구체적으로는, 상기의 문헌에서 제안되고 있는 프로세스로서는, 이온 주입 공정에 의해서 웰을 형성한 후에 격자간 실리콘을 확산시키기 위한 열처리 공정을 실시하고, 또한 그 후에 한계치 전압 제어를 위한 이온 주입 공정을 행한다. 그러나, 그와 같은 프로세스 플로의 실현을 위해서는, 웰형성을 위한 주입 공정에서 사용한 마스크를 제거하여 열처리를 실시하고, 또한 그 후에, p-MOSFET 및 n-MOSFET의 각각의 한계치 전압 제어를 위한 주입 공정을, 새롭게 형성한 별도의 마스크를 사용하여 행할 필요가 있다. 그 때문에, 실제로는 웰형성을 위한 주입 공정, 격자간 실리콘을 확산시키기 위한 열처리 공정, 및p-MOSFET 및 n-MOSFET의 각각에 대한 한계치 전압 제어를 위해서 주입 공정의 실시에 관련하여, 마스크 퇴적, 리소그래피, 및 마스크 제거의 각 공정을 계 4회씩 행할 필요가 생긴다.
또한, 상술한 방법은, 매설 채널의 분리 측벽의 부근에 있어서의 붕소 농도의 국부적인 증가를 억제하기 위해서는 효과적이지만, 한계치 전압 제어를 위한 표면 채널 불순물 분포의 리톨로그레이드인 형상의 유지라는 관점에서는, 충분히 만족할 수 있는 결과가 초래되지 않는다.
구체적으로는, 상술한 방법에서는 확실히 고에너지 이온 주입시에 발생한 점결함을 반도체 기판중에 균등하게 분포시킬 수 있지만, 실제로는, 한계치 전압 제어를 위한 이온 주입 공정시에도 점결함이 발생하여, 표면 채널 불순물의 증속 확산이 생긴다. 그러나, 상기의 방법에서는, 그와 같이 하여 생기는 불순물의 증속 확산을 억제할 수 없다.
또한, 분단위 길이의 열처리 공정을 행하면, 특히 그 승온 과정에서, 반도체 기판 내부의 불순물, 예를 들면 채널 불순물이 크게 확산된다. 이 때문에, 채널 불순물 분포에 있어서, 반도체 기판의 표면 및 심부에서의 농도가 증가하여, 리톨로그레이드인 형상의 유지가 곤란하게 된다.
한편, 불순물로서의 인듐의 사용에 관련하여, 인듐 이온 주입후의 불순물 분포는, 그 테일부가 반도체 기판의 심부에 퍼진다. 이 때문에, 인듐 이온 주입후의 반도체 심부에 있어서의 불순물 농도는, BF2이온을 반분의 가속 에너지로 주입하였을 때보다도 높게 된다. 이 결과, 소스/드레인 영역과 기판의 사이에 접합 용량이 증가하여, MOSFET의 고성능화의 큰 장해가 된다. 또한, 인듐은 확산 계수는 작은 것, 점결함에 의한 증속 확산의 영향을 붕소와 같이 받는다. 덧붙여, 인듐 이온의 활성화는 용이하지 않고, 또한 붕소와 비교하여 주입 공정의 취급이 용이하지 않다.
본 발명은, 상보형 반도체 장치의 미세화를 진행시키는 과정에서 복잡화하는 제조 프로세스를 간략화함과 동시에, 고성능 동작을 안정하게 실현하는 반도체 장치를 형성할 수 있는, 반도체 장치의 제조 방법에 관한 것이다.
도 1a 내지 1c는, 종래 기술에 있어서의 제조 프로세스를 설명하는 단면도.
도 2는 주입된 붕소 이온 및 인듐 이온의 농도 프로파일을 나타내는 SIMS 실측 데이터.
도 3a 내지 3d는 본 발명에 의한 제조 프로세스를 설명하는 단면도.
도 4a 및 도 4b는 종래의 제조 프로세스(RTA 없음) 및 본 발명에 의한 제조 프로세스(RTA 있음)의 각각에 있어서 얻어지는 불순물 분포의 SIMS에 의한 실측 데이터이고, 도 4a는, 표면에서 깊이 1.5μm까지 범위의 SIMS 프로파일이고, 도 4b는 도 4a중에서 표면으로부터 0.3μm까지의 범위를 확대하여 나타내고 있다.
도 5는 종래의 제조 프로세스(RTA 없음) 및 본 발명에 의한 제조 프로세스(RTA 있음)의 각각에 있어서의, 게이트 길이로 한계치 전압과의 관계를 나타내는 그래프.
도 6은 종래의 제조 프로세스(RTA 없음) 및 본 발명의 제조 프로세스(RTA 있음)의 각각에 있어서의, n-MOSFET에서의 드레인 기판 사이의 접합 용량과 드레인 전압과의 관계를 나타내는 그래프.
도 7a 내지 도 7i는 본 발명의 제 1 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도.
도 8a 내지 도 8i는 본 발명의 제 2 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도.
도 9a 내지 도 9i는 본 발명의 제 3 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도.
도 10a 내지 도 10i는 본 발명의 제 4 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도.
도 11a 내지 도 11k는 본 발명의 제 5 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의 각 프로세스 스텝을 나타내는 단면도.
도 12a 내지 도 12k는 본 발명의 제 6 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도.
도 13a 내지 도 13k는 본 발명의 제 7 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도.
도 14는 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각에 있어서의, 게이트 산화막의 형성 공정후의 깊이 방향 불순물 분포를 모식적으로 나타내는 도면.
도 15는 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각 따라서 형성된 반도체 장치에 있어서의, 채널 길이(Lg)와 한계치 전압(Vts)과의 관계를 나타내는 실측 데이터.
도 16은 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각에 따라서 형성된 반도체 장치에 있어서의, 채널 길이(Lg)와 단위 게이트 폭당의 포화전류(I dsat)와의 관계를 나타내는 실측 데이터.
도 17은 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각에 따라서 형성된 반도체 장치에 있어서의, 채널 길이(Lg)와 단위 게이트 폭당의 트랜스 컨덕턴스(Gm)와의 관계를 나타내는 실측 데이터.
본 발명의 반도체 장치의 제조 방법은, 이온 주입에 의해서 한계치 전압 제어를 위해 불순물 확산층을 형성하는 공정과, 해당 이온 주입에 의해서 발생한 결정 결함의 회복을 위한 고온 단시간 열처리를 행하는 공정을 포함한다.
구체적으로는, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록, 설정되어 있다. 예를 들면, 상기 고온 단시간 열처리는 약 900℃ 내지 약 1100℃의 온도 범위에서 실시된다.
상기 고온 열처리 공정후에 게이트 산화막의 형성 공정을 또한 포함할 수 있다. 혹은, 상기 고온 열처리 공정에 있어서 게이트 산화막의 형성을 동시에 행할 수 있다.
상기 불순물 확산층의 형성 공정에 앞서, 고에너지 이온 주입에 의해서 웰 혹은 매설층을 형성하는 공정을 또한 포함할 수 있다. 이 경우, 어떤 실시 예에서는, 상기 웰 혹은 매설층의 형성을 위한 이온 주입 공정과 상기 불순물 확산층의 형성 공정의 사이에, 열처리를 실시하지 않는다. 바람직하게는, 적어도 하나의 웰 혹은 매설층을 고에너지 이온의 주입에 의해서 형성한 후에, 상기 불순물 확산층의 형성을 위한 이온 주입 처리를 연속적으로 행한다.
어떤 실시 예에서는, 형성되는 반도체 장치가 표면 채널형 전계 효과 트랜지스터이고, 상기 한계치 전압 제어를 위한 불순물 확산층을 형성하는 상기 이온 주입 공정에서 사용되는 이온 종류는 붕소이고, 해당 이온 주입 공정에서는, 주입된 붕소의 농도 프로파일이, 기판의 표면 부근에서는 저레벨에 유지되어, 해당 기판의 심부에 있어서 피크를 가지고, 또한 형성되는 소스/드레인 영역과 해당 기판과의 접합 영역에서는 저레벨에 유지되도록, 붕소의 이온 주입 처리를 실행한다.
다른 실시 예에서는, 형성되는 반도체 장치가 매설 채널형 전계 효과 트랜지스터이고, 상기 한계치 전압 제어를 위한 불순물 확산층을 형성하는 상기 이온 주입 공정에서 사용되는 이온 종류는 붕소이다.
기판의 표면 부근에 있어서의 불순물 농도는, 약 2×1017cm-3이하일 수 있다.
바람직하게는, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초, 또한 바람직하게는 약 75℃/초 내지 약 100℃/초의 범위에 있다.
본 발명의 다른 국면에 의해서 제공되는 반도체 장치의 제조 방법은, 반도체 기판의 표면에 선택적으로 제 1 의 보호막을 형성하는 공정과, 해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 1 의 보호막을 제거하는 공정과, 해당 반도체 기판의 표면중에 해당 제 1 의 보호막에 의해서 덮여 있지 않은 영역에, 선택적으로 제 2 의 보호막을 형성하는 공정과, 해당 제 2 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 2 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 2 의 보호막을 제거하는 공정과, 고온 단시간 열처리를 행하는 공정을 포함한다.
본 발명의 다른 반도체 장치의 제조 방법은, 반도체 기판의 표면에 선택적으로 보호막을 형성하는 공정과, 해당 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 보호막을 제거하는 공정과, 해당 반도체 기판의 전면에 소정의 이온 종류를 다른 에너지 레벨로 주입하여, 제 2 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을, 해당 반도체 기판중에 해당 보호막에 의해서 덮어 있는 영역으로 형성하는 공정과, 고온 단시간 열처리를 행하는 공정을 포함한다.
본 발명의 또한 다른 반도체 장치의 제조 방법은, 반도체 기판에 선택적으로 절연 분리 영역을 형성하는 공정과, 해당 반도체 기판의 표면에 선택적으로 보호막을 형성하는 공정과, 해당 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하여, 해당 반도체 기판중에 해당 보호막에 의해서 덮어 있는 영역에 제 2 도전형의 웰을 형성하고, 또한, 해당 제 1 도전형의 웰 직하의 영역에 제 2 도전형의 매설층을, 해당 제 2 도전형의 웰과 해당 제 2 도전형의 매설층이 해당 절연 분리 영역하에서 서로 고농도로 연속하여 해당 제 1 도전형의 웰을 둘러싸도록 형성하는 공정과, 해당 보호막을 제거하는 공정과, 해당 반도체 기판의 전면에 소정의 이온 종류를 주입하고, 한계치 전압 제어용의 불순물 확산층을, 해당 반도체 기판중에 해당 보호막에 의해서 덮어 있는 영역에 형성하는 공정과, 고온 단시간 열처리를 행하는 공정을 포함한다.
본 발명의 또한 다른 반도체 장치의 제조 방법은, 반도체 기판에 선택적으로 절연 분리 영역을 형성하는 공정과, 해당 반도체 기판의 표면에 선택적으로, 제 1 의 보호막상에 제 2 의 보호막이 겹쳐 쌓인 다층막을 형성하는 공정과, 해당 다층막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하여, 제 1 도전형의 웰을 형성하는 공정과, 해당 제 2 의 보호막을 제거하는 공정과, 해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하여, 해당 반도체 기판중에 해당 제 1 의 보호막에 의해서 덮어 있는 영역에 제 2 도전형의 웰을 형성하고, 또한, 해당 제 1 도전형의 웰 직하의 영역에 제 2 도전형의 매설층을, 해당 제 2 도전형의 웰과 해당 제 2 도전형의 매설층이 해당 절연 분리 영역하에서 서로 고농도로 연속하여 해당 제 1 도전형의 웰을 둘러싸도록 형성하는 공정과, 해당 제 1 의 보호막을 마스크로서 해당 반도체 기판에 이온 주입하는 공정과, 해당 제 1 의 보호막을 제거하는 공정과, 해당 반도체 기판의 전면에 이온 주입하는 공정과, 고온 단시간 열처리를 행하는 공정을 포함한다.
본 발명의 또 다른 반도체 장치의 제조 방법은, 반도체 기판의 표면에 선택적으로 제 1 의 보호막을 형성하는 공정과, 해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하여, 제 1 도전형이 깊은 매설층을 형성하는 공정과, 해당 제 1 의 보호막을 제거하는 공정과, 해당 반도체 기판의 표면에 선택적으로 제 2 의 보호막을 형성하는 공정과, 해당 제 2 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 2 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 2 의 보호막을 제거하는 공정과, 해당 반도체 기판의 표면중에 해당 제 2 의 보호막에 덮여 있지 않은 영역에, 선택적으로 제 3 보호막을 형성하는 공정과, 해당 제 3 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하고, 해당 반도체 기판중에 해당 제 3 보호막에 의해서 덮이지 않은 영역에 제 1 도전형의 웰을, 해당 제 1 도전형의 웰과 해당 제 1 도전형의 매설층이 서로 연속하여 해당 제 2 도전형의 웰을 둘러싸도록 형성하는 공정과, 해당 제 3 보호막을 마스크로서, 해당 반도체 기판에 소정의 이온 종류를 주입하여, 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 3 보호막을 제거하는 공정과, 해당 반도체 기판의 표면에 선택적으로 제 4 보호막을 형성하는 공정과, 해당 제 4 보호막을 마스크로서 해당 반도체 기판에 이온 주입을 행하고, 해당 제 2 도전형의 웰 내부에 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 고온 단시간 열처리를 행하는 공정을 포함한다.
본 발명의 또 다른 반도체 장치의 제조 방법은, 반도체 기판의 표면에 선택적으로 제 1 의 보호막을 형성하는 공정과, 해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형이 깊은 매설층으로 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 1 의 보호막을 제거하는 공정과, 해당 반도체 기판의 표면에 선택적으로 제 2 의 보호막을 형성하는 공정과, 해당 제 2 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지로 해당 반도체 기판에 주입하여, 해당 반도체 기판중에 해당 제 2 의 보호막에 의해서 덮여 있지 않은 영역에, 해당 제 1 도전형이 깊은 매설층으로 연속한 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 2 의 보호막 너머로 제 2 도전형의 이온 종류를 해당 반도체 기판에 이온 주입하여, 해당 반도체 기판중에 해당 제 2 의 보호막에 의해서 덮어 있는 영역에 소정의 웰을 형성하는 공정과, 해당 제 2 의 보호막을 제거하는 공정과, 해당 반도체 기판의 표면에 선택적으로 제 3 보호막을 형성하는 공정과, 해당 제 3 보호막을 마스크로서, 해당 반도체 기판에 소정의 이온 종류를 주입하여, 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과, 해당 제 3 보호막을 제거하는 공정과, 고온 단시간 열처리를 행하는 공정을 포함한다.
상기한 바와 같은 본 발명의 여러가지의 반도체 장치의 제조 방법에 있어서, 구체적으로는, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록, 설정되어 있다. 예를 들면, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시된다.
기판의 표면 부근에 있어서의 불순물 농도는, 약 2×1017cm-3이하일 수 있다.
바람직하게는, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초, 또한 바람직하게는 약 75℃/초 내지 약 100℃/초의 범위에 있다.
본 발명의 또 다른 국면에 의해서 제공되는 반도체 장치의 제조 방법은, 이온 주입에 의해서 한계치 전압 제어를 위한 불순물 확산층을 형성하는 공정과, 해당 이온 주입에 의해서 발생한 결정 결함의 회복을 위한 고온 단시간 열처리를 행하는 공정과, 게이트 산화막을 형성하는 공정과, 소스/드레인 영역을 형성하는 공정을 포함한다.
이것에 의해, 본 발명은, 웰 내의 불순물의 재분포를 억제하면서, 웰형성시에 발생한 격자간 실리콘이 그 후의 열처리 공정에 기인하여 한계치 전압 제어에 바람직하지 못한 영향을 미치게 하는 것을 억제하고, 웰형성을 위한 주입 공정으로 한계치 전압 제어를 위한 주입 공정을 n-MOSFET 및 p-MOSFET의 각각에 동일한 마스크를 사용하여 실시하는 것으로 프로세스의 간략화를 실현할 수 있는, 반도체 장치의 제조 방법을 제공하는 것을 목적으로 한다.
또한, 본 발명에 의하면, 매설 채널형 MOSFET에 관하여서는, 한계치 전압 제어용의 불순물 확산 영역을 얕게 형성할 수 있기 때문에, 오프리크 전류라든지 한계치 전압의 격차를 억제하여, 고구동력을 실현할 수 있다. 한편, 표면 채널형 MOSFET에 관하여서는, 한계치 전압 제어용의 불순물이 리톨로그레이드인 분포형상을 유지하기 때문에, 접합 용량의 증가를 억제하면서 단채널 효과의 발생을 억제하고, 고구동력을 실현할 수 있다.
(발명을 실시하기 위한 최량의 형태)
우선, 본 발명을 구성하기에 이른 경위에 대하여 설명한다.
CMOS의 형성에 있어서, 고에너지 주입에 의해, p 형 웰및 n 형 웰이 형성된다. 이미 설명한 바와 같이, 종래 기술에서는, 고에너지 이온 주입 후에, 열처리에 의해서 주입에서 발생한 결함의 회복을 행하고 있다. 그러나, 이러한 종래 기술의 방법에서는 그 후에, 또한 p 형 웰 및 n 형 웰 한계치 전압 제어를 위한 이온 주입을 행하기 때문에, p 형 웰을 형성하기 위해서 마스크, n 형 웰을 형성하기 위한 마스크, p 형 웰에의 한계치 제어를 위해 이온 주입용의 마스크, 및 n 형 웰에의 한계치 제어를 위한 이온 주입용의 마스크의 합계 4매의 마스크가 필요하다.
그리고, 본원 발명자 등은 공정수를 삭감하여 저비용화를 도모하기 위해서, 웰형성의 마스크와 한계치 제어용의 이온 주입용의 마스크를 겸용하는 것을 생각하였다. 이 방법에 의하면, 웰 형성시에, 마찬가지로 한계치 제어를 위한 이온 주입을 행할 수 있기 때문에, 마스크 수를 반으로 하고, 공정수를 삭감할 수 있다. 구체적으로는, p 형 웰형성을 위한 마스크로, p 형 웰을 형성하는 동시에, p 형 웰로 형성하는 n-MOSFET의 경계치 제어를 위해 이온 주입을 행한다. 이와 같이, n 형 웰형성을 위한 마스크로, n 형 웰을 형성하는 동시에, n 형 웰로 형성하는 n-MOSFET의 한계치 제어를 위해 이온 주입을 행한다. 그 후에, n-MOSFET 및 p-MOSFET 로 구성되는 게이트 산화막을 형성한다.
게이트 산화막의 형성을 위한 열처리의 형성은 약 850℃이고, 반도체 프로세스에 있어서는, 비교적으로 저온의 열처리이다. 그러나, 본원 발명자 등의 검토에 의하면, 한계치 제어용의 불순물 확산층이, 원자의 고유의 확산 계수 이상으로 이상(異常)확산하는 것을 알았다. 본원 발명자 등은, 상기 현상의 원인이, 고에너지 이온 주입에 의한 점결함이 아닌가 고려된다. 즉, 이 점결함이 원인이 되어, 저온(약 850℃) 에서의 열처리임에도 불구하고, 약 1000℃에서의 고온 열처리와 같은 정도의 확산이 생기지 않을까 하고 생각한 것이다.
그래서, 이 이상확산을 억제하기 위해서, 본원 발명에서는, 한계치 제어를 위해 이온 주입후에 고온 단시간 열처리(RTA)를 행하여, 게이트 산화막 공정에서의 이상확산을 방지한다. 즉, 게이트 산화막 공정을 최초의 열처리 공정으로 하는것 이 아니고, 그 전에 열처리 공정을 실시하는 것으로, 그 이전에 발생하여 축적되어 있는 점결함을 회복한다. 본 발명에 의하면, 이러한 수법에 의해서 이상확산을 방지하고, MOSFET의 미세화를 실현할 수 있다.
본 발명의 구체적인 실시 예를 설명하기 전에, 우선, 본 발명의 큰 특징의 하나인 한계치 전압(Vt)과 고온 단시간 열처리(이하에서는, 「RTA」라고 칭한다)와의 관계를, 도 1a 내지 도 6 및 도 15 내지 도 17을 참조하여 설명한다.
반도체 제조 공정에서는 이온 주입시에 반도체 기판의 내부에 결정 결함, 구체적으로는 빔구멍 혹은 격자간 실리콘이 발생한다. 반도체 기판내의 불순물은 650℃ 이상의 고온으로 확산하지만, 그 때에, 상술한 바와 같은 빔구멍이라든지 격자간 원자(예를 들면 격자간 실리콘)가 불순물의 확산을 증속시킨다. 그리고 본 발명에서는 불순물의 바람직하지 못한 확산을 억제하면서, 이온 주입시에 발생한 빔구멍이라든지 격자간 실리콘을 확산 혹은 소멸시키고, 한계치 전압 제어를 위한 불순물 농도가, 표면에 있어서의 농도와 기판심부에 있는 피크값 사이의 차(기판심부의 피크값의 쪽이 크다)를 유지한 리톨로그레이드인 분포형상을 유지할 수 있는 제조 프로세스를 제안한다.
대비를 위해, 우선, 종래 기술에 있어서의 일반적인 제조 프로세스를 도 1a 내지 도 1c를 참조하여 설명한다.
우선, 도 1a에 나타내는 바와 같이, p 형 저농도 기판(1)에, 이온 주입을 위한 보호 산화막(2)을 통해 BF2이온을 가속 전압 100keV 또한 도즈량 4.0×1012cm-2으로 주입하여, 한계치 전압 제어용의 불순물 확산층(4)을 형성한다. 다음에, 도 1b에 나타내는 바와 같이 보호 산화막을 제거하고, 또한 도 1c에 나타내는 바와 같이, 온도 850℃에서 30분간의 열산화 공정에 의해서 게이트 산화막(7)을 형성한다.
한편, 먼저 진술한 바와 같이, 리톨로그레이드인 채널 불순물 분포를 유지하기 위해서, 확산 계수가 매우 낮은 인듐을 한계치 전압 제어용의 불순물로서 사용하는 것이 있다. 인듐은, 이온 주입시에 발생한 빔구멍 및 격자간 실리콘에 의한 증속 확산의 영향을 받는 것이 매우 작다. 그러나, 도 2에 나타내는 SIMS 분석의 실측 데이터에 나타내듯이, 붕소 이온(BF2 +)의 주입시에 비해서 인듐 이온(In+)의 주입시에는, 주입된 이온 분포의 테일부가 확대된다. 그 때문에, 소스/드레인 영역과 기판 사이의 접합 용량이 증대된다. 또한, 인듐은 취급이 어려운 원자이고, 또한, DRAM 등의 메모리 LSI에 사용하는 포즈 시간 열화 등의 바람직하지 못한 영향이 생긴다.
그리고, 본 발명에서는 도 3a 내지 도 3d를 참조하여 이하에 설명하는 바와 같은 제조 프로세스를 실시한다.
구체적으로는 우선 도 3a에 나타내는 바와 같이 p 형 저농도 기판(1)에, 이온 주입을 위한 보호 산화막(2)을 통해 BF2이온을 가속 전압 100keV 또한 도즈량 4.0×1012cm-2으로 주입하여, 한계치 전압 제어용의 불순물 확산층(4)을 형성한다. 다음에 도 3b의 단계에서 온도 1000℃에서 10초 동안의 RTA 처리를 행하여, 상기의 이온 주입시에 발생한 격자간 실리콘을 확산시킨다. 그 후에 도 3c에 나타내는 바와 같이 보호 산화막을 제거하고, 또한 도 3d에 나타내는 바와 같이 온도 850℃에서 30분간의 열산화 공정에 의해서 게이트 산화막(7)을 형성한다.
여기에서 상기의 RTA 처리는 일반적으로 행하여지는 불순물 활성화를 위한 열처리보다도 높은 온도로, 그러나 그 대신에 짧은 시간만 실시된다. 이것에 의해서, 주입된 불순물의 확산은 생기게 하지 않고, 격자간 원자(예를 들면 격자간 실리콘)를 확산시킨다. 구체적으로는 예를 들면, 본 발명에 있어서의 RTA 열처리는 약 900℃ 내지 약 1100℃의 온도 범위에서, 약 10초간에 걸쳐서 실시된다. RTA 처리의 온도가 약 900℃ 보다도 낮으면, 점결함(빔구멍이라든지 격자간 실리콘)이 잔존할 가능성이 있다. 한편, RTA 처리의 온도가 약 1100℃ 보다도 높으면, 어닐링 효과에 의한 주입한 불순물의 확산이 생길 수 있기 때문에 바람직하지 못하다.
또한, 그 승온 레이트는 약 50℃/초 내지 약 400℃/초의 범위에서 설정되는 것이 바람직하다. 승온 레이트가 약 400℃/초 이상이면, 기판자신에 순간으로 열변형에 의한 손상이 발생한다. 한편, 승온 레이트가 약 50℃/초 이하이면, 불순물의 확산이 생기기 때문에 바람직하지 못하다. 불순물의 확산을 생기게 하지 않고 점결함을 해소하기 위해서는 상기의 범위가 바람직하다.
또한 바람직하게는 승온 레이트는 약 75℃/초 내지 약 100℃/초의 범위로 설정된다.
도 4a 및 도 4b는, 도 1a 내지 도 1c를 참조하여 설명한 RTA 처리를 실시하지 않은 종래의 제조 프로세스(「RTA 없음」이라고 표시), 및 도 3a 내지 도 3d를 참조하여 설명한 RTA 처리를 수반하는 본 발명에 의한 제조 프로세스(「RTA 있음」라고 표시)의 각각에 있어서 얻어지는, 불순물 분포의 SIMS에 의한 실측 데이터이다. 도 4a는 표면에서 깊이 1.5μm까지의 범위의 SIMS 프로파일이고, 도 4b는, 도 4a 중에서 표면으로부터 0.3μm 까지의 범위를 확대하여 나타내고 있다. 도 4a 및 도 4b의 SIMS 프로파일의 측정에 있어서는, 한계치 전압 제어용의 불순물 이온 주입과 동시에 가속 전압 300keV 및 도즈량 1.0×1013cm-2으로 붕소를 주입하여, 리톨로그레이드인 p 웰을 형성한다.
본 발명에 따라서 한계치 전압 제어를 위한 이온 주입후에 RTA 처리를 행함으로써, 종래 기술에서는 약 2.0×1017cm-3이던 표면 부근에서의 불순물 농도가 약 1×1017cm-3로 억제되고, 또한, 기판 내부에의 깊은 확산이 억제된 리톨로그레이드인 채널 분포가 형성되어 있다. 이것은 본 발명에서는 한계치 전압 제어용의 불순물 이온 주입후에 RTA 처리를 행함으로써, 웰형성을 위한 고에너지 이온 주입시에 발생한 빔구멍 및 격자간 실리콘을 첨가하여, 한계치 전압 제어용의 불순물 이온 주입시에 발생한 빔구멍 및 격자간 실리콘을 단시간에 확산 혹은 소멸시키고, 후자에 기인하는 채널 불순물 분포의 증속 확산을 억제하고 있기 때문이다. 이 수법을 또한 최적화 함으로써, 1.0×1017cm-3이하의 표면 불순물 농도를 달성할 수 있다.
종래의 제조 프로세스에서는 웰 주입시에 발생하는 빔구멍 및 격자간 실리콘은 웰 드라이브인 공정 등에 의해서 소거시키고 있지만, 이것만으로는 한계치 전압 제어용의 불순물 이온 주입시에 발생하는 빔구멍 및 격자간 실리콘에 의한 증속 확산을 억제할 수 없다. 그것에 대하여 본 발명에 의한 한계치 전압 제어용의 불순물 이온 주입후의 초단위의 RTA 처리에 의하면, 한계치 전압 제어용의 불순물(예를 들면 붕소)의 확산을 억제하여, 웰형성용 및 한계치 전압 제어용의 각각의 주입 공정에서 발생한 빔구멍 및 격자간 실리콘을, 한번에 확산 혹은 소멸시킬 수 있다. 이것보다, 웰형성용 및 한계치 전압 제어용의 각각의 목적의 불순물을 동일 마스크로 연속 주입하는 것이 가능하게 되고, 마스크 수의 삭감, 게다가 제조 비용의 삭감을 실현하는 것이 가능하게 된다.
또한, 상기의 「연속주입」이란, 동일한 마스크를 사용하여 불순물 이온을 주입하는 것을 의미하며, 반드시, 2개의 주입 공정이 엄밀하게 시간적으로 연속하고 있을 필요는 없다. 예를 들면, 채널 스톱층의 형성이라든지 펀치 스루스톱층의 형성 공정도를, 2개의 주입 공정 사이에 실시하여도 된다. 혹은, 2개의 주입 공정 실시 순서를 상기와는 반대로 하여도, 같은 효과를 얻을 수 있다.
또한, 한계치 전압 제어를 위한 불순물 주입 공정후의 RTA 처리의 실시시에, 예를 들면 온도 1000℃에서 1분이내의 산화 공정에 의해서, 게이트 산화막을 동시에 형성할 수도 있다. 이것은, RTA와 게이트 산화막 형성 공정과의 2공정을, 고온 단시간 열산화(RTO) 처리라 칭해지는 하나의 공정으로 대체하는 것을 의미하고, 제조 프로세스의 또한 간략화가 달성된다. 이 RTO 처리는, 질화 산화막 형성시에 있어서의 질화 처리전의 게이트 산화막 형성 공정에도, 효과적으로 적용할 수 있다.
다음에, 상술한 바와 같은 본 발명의 제조 프로세스가, 그것에 의하여 형성되는 반도체 장치의 동작 특성에 미치게 하는 효과를, 도 5 및 도 6에 나타내는 프로세스/디바이스 시뮬레이션 결과를 참조하여 설명한다.
도 5는 도 1a 내지 도 1c를 참조하여 설명한 RTA 처리를 수반하지 않은 종래의 제조 프로세스(「RTA 없음」이라 표시), 및 도 3a 내지 도 3d를 참조하여 설명한 RTA 처리를 수반하는 본 발명의 제조 프로세스(「RTA 있음」이라 표시)의 각각에 있어서의, 게이트 길이와 한계치 전압과의 관계를 나타내는 그래프이고, 단채널 효과의 영향을 나타내는 것이다.
도 5 에서, 게이트 길이가 짧은 경우 양 프로세스 사이의 차는 작지만, 특히 게이트 길이가 긴 경우에 있어서, 게이트 산화막의 형성전에 RTA 처리를 행하는 본 발명의 제조 프로세스에 의한 반도체 장치의 쪽이, RTA 처리를 행하지 않고 형성되는 종래의 반도체 장치보다도 낮은 한계치 전압을 나타낸다. 이것에 의해, 본 발명의 제조 프로세스에 의하여 형성되는 리톨로그레이드인 채널 불순물 분포는, 한계치 전압의 감소에 따르는 단채널 효과의 억제에 큰 효과를 발휘한다. 이것은, 한계치 전압 제어를 위해서 주입된 불순물의 확산이 억제되어, 불순물의 피크 농도가 높아지고, 소스/드레인 영역에서의 공지층의 늘어남이 억제되기 때문이다.
도 6은, n-MOSFET에 있어서의 드레인 기판 사이의 접합 용량과 드레인 전압과의 관계를, 종래의 제조 프로세스(「RTA 없음」이라 표시) 및 본 발명의 제조 프로세스(「RTA 있음」이라 표시)의 각각에 대하여 나타낸다.
이것에서, 본 발명에 의해서 형성되는 n-MOSFET의 쪽이 접합 용량은 약 10% 작은 것을 안다. 이것은, 본 발명에 따라서 형성된 반도체 장치에서는, 한계치 전압 제어를 위해 주입된 불순물의 확산이 억제됨으로써, 소스/드레인 영역과 기판과의 사이의 접합부에 위치하는 불순물 분포의 테일부의 농도가 낮게 되어 있기 때문이다.
또한, 기판 표면에서의 불순물 농도가 높으면 표면 산란의 효과에 의해서 포화 전류치가 내려가지만, 본 발명에 따라서 RTA 처리를 행하면, 한계치 전압 제어를 위해 주입된 불순물의 확산이 억제되어 기판 표면에서의 불순물 농도를 내릴 수 있기 때문에, 포화 전류치를 증대시킬 수 있다.
상기와 같이, 본 발명의 반도체 제조 프로세스에 의하면, RTA 처리의 실시에 의해서 한계치 전압 제어를 위해 주입된 불순물의 확산을 억제함으로써, 특히 한계치 전압이 낮게 설정되어 있는 경우에 있어서의 단채널 효과의 악영향을 억제함과 동시에, 소스/드레인 영역과 기판 사이의 접합 용량이 감소되고, 또한 포화 전류치가 증대된다. 이 결과, 형성되는 반도체 장치 동작의 안정화라든지 고속화가 실현된다.
또한, 본 발명의 효과를 구체적인 실측 데이터를 참조하여 또한 설명한다.
도 15는 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각에 따라서 형성된 반도체 장치에서의, 채널 길이(Lg)와 한계치 전압(Vts)과의 관계를 나타내는 실측 데이터이다. 도 16은 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각에 따라서 형성된 반도체 장치에 있어서의, 채널 길이(Lg)와 단위 게이트 폭당의 포화전류(I dsat)와의 관계를 나타내는 실측 데이터이다. 또한, 도 17은 본 발명의 제조 프로세스(RTA 있음) 및 종래 기술의 제조 프로세스(RTA 없음)의 각각에 따라서 형성된 반도체 장치에 있어서의, 채널 길이(Lg)와 단위 게이트 폭당의 트랜스 컨덕턴스(Gm)와의 관계를 나타내는 실측 데이터이다.
도 15의 그래프에서 명백한 바와 같이, 본 발명에 의하면 종래 기술에 비하여, 게이트 길이가 짧게 되어도 한계치 전압의 감소분이 작고, 단채널 효과에 대한 내성이 향상되고 있는 것을 안다. 또한, 도 16에서, 본 발명에 의하면 종래 기술에 비하여, 포화 전류치가 약 10% 내지 약 15% 향상되고 있고, 구동력이 크고 동작 속도가 빠른 반도체 장치가 얻어지는 것을 안다. 또한, 도 17 에서, 본 발명에 의하면 종래 기술에 비하여, 트랜스 컨덕턴스가 약 10% 향상하고 있고, 구동력이 향상되고 있는 것을 안다.
이하에, 첨부의 도면을 참조하면서, 상기한 바와 같은 특징을 가지는 본 발명의 반도체 장치의 제조 방법에 관하며, 몇 개인가의 실시 예를 설명한다.
(제 1 의 실시 예)
도 7a 내지 도 7i는 본 발명의 제 1 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다.
우선, 도 7a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하여, 이온 주입을 위해 보호 산화막(2)을 형성한다. 또, 도면 중에서, 참조 번호(50)는 소자 분리를 위한 절연 분리 영역을 나타낸다.
다음에, 도 7b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로 마스크(51)를 형성하고, 그것을 이용하여 붕소를 가속 전압 400keV 또한 도즈량 4.4×1012cm-2으로 주입하여, 리톨로그레이드인 p 형 웰(3)을 형성한다. 또한, 같은 마스크(51)를 사용하여, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2으로 주입하고, 또한 한계치 전압 제어를 위한 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 4.7×1012cm-2으로 주입한다.
또, 채널 스톱층은, 다른 도전형의 웰 사이에 형성되어, 소자 분리를 위한 절연 분리 영역하에 형성된다. 단지, 간단하게 하기 위해, 도면 중에는 나타나지 않는다. 이 점은, 이하의 각 실시 예에 있어서도 마찬가지이다.
다음에, 마스크(51)를 제거하고, 도 7c에 나타내는 바와 같이, 새로운 마스크(52)를 보호 산화막(2)상에 선택적으로 형성한다. 마스크(52)는, 마스크(51)에 의해서 덮어지지 않는 곳을 덮도록 패터닝되어 있다. 그리고, 마스크(52)를 이용하여 인을 가속 전압 700keV 또한 도즈량 1.0×1013cm-2으로 주입하여, 리톨로그레이드인 n 형 웰(5)을 형성한다. 또한, 같은 마스크(52)를 사용하여, 펀치 스루스톱층을 형성하기 위한 인을, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2으로 주입하고, 또한 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2을, 가속 전압 70keV 또한 도즈량 6.6×1012cm-2으로 주입한다. 이것에 의해서 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)은, 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2으로 주입함으로써 형성된다.
다음에, 도 7d에 나타내는 바와 같이 마스크(52)를 제거하여, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하여, 상기 이온 주입시에 발생한 격자간 실리콘 및 빔구멍 등의 점결함을 확산시킨다. 또한, 도 7e에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 7f에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되고, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하고 있기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 7g에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 7h에 나타내는 바와 같이, n 형 웰(5)을 덮는 마스크(53)를 형성하고, 게이트 전극(8) 및 마스크(53)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2으로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성한다. 또한, 마스크(53)를 제거한 후에, 도 7i에 나타내는 바와 같이, p 형 웰(3)을 덮는 마스크(54)를 형성하여, 게이트 전극(8) 및 마스크(54)를 이용하고 BF2를 가속 전압 30keV 또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃로 약 10초간)에 의해서, 소스/드레인 영역에 있어서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성되고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은, 붕소의 주입에 의해 표면 채널형이 된다.
(제 2 의 실시 예)
도 8a 내지 도 8i는, 본 발명의 제 2 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다.
우선, 도 8a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하여, 이온 주입을 위해 보호 산화막(2)을 형성한다. 또한, 도면중에서, 참조 번호(50)는, 소자 분리를 위해 절연 분리 영역을 나타낸다.
다음에, 도 8b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로 마스크(61)를 형성하고, 그것을 이용하여 인을 가속 전압 400keV 또한 도즈량 1.0×1013cm-2로 주입하여, 리톨로그레이드인 n 형 웰(5)을 형성한다. 또한, 같은 마스크(61)를 사용하여, 펀치 스루스톱층을 형성하기 위한 인을, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2로 주입하고, 또한 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2를, 가속 전압 70keV 또한 도즈량 6.6×1012cm-2으로 주입한다. 이것에 의해서, 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)은 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2로 주입함으로써 형성된다.
다음에, 마스크(61)를 제거하고, 도 8c에 나타내는 바와 같이, 붕소를 가속 전압 600keV 또한 도즈량 4.4×1012cm-2로 n 형 웰(5)을 포함해서 전면에 주입하고, 리톨로그레이드인 p 형 웰(3)을 형성한다. 이러한 고에너지 주입에 의해서, 기판심부에 불순물 농도의 피크를 갖는 p 형 웰(3)이 형성된다. 이 p형 웰(3)은, n 형 웰(5)을 둘러싸도록 형성되어, 래치업 내성에 우수한 구조로 되어 있다. 또한, 상기의 경우에는, n 형 웰(5)을 덮는 마스크를 형성할 필요가 없고, 제 1 의 실시 예인 경우에 비하여 마스크 수를 삭감할 수 있다.
또한, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2로 주입하고, 또한 한계치 전압 제어를 위해 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 4.7×1012cm-2으로 주입한다.
이 주입 공정에서는, 붕소는 전면에 주입된다. 매설형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)의 형성에 있어서, 먼저 주입되는 BF2의 도즈량을 미리 적게 설정해 놓고, 이 붕소의 주입에 의해서, 한계치 전압 제어를 위한 불순물 확산층(6)의 불순물 농도를, 2회의 주입 처리에 맞추어 소정의 값으로 설정한다. 한편, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)의 형성에 있어서, 먼저 주입되는 인의 도즈량을 미리 대부분 설정해 놓고, 이 붕소의 주입에 따라서, 한계치 전압 제어를 위한 불순물 확산층(6)의 불순물 농도를, 2회의 주입 처리의 제거에 의해서 소정의 값으로 설정된다. 또한, 불순물 확산층(4)에 관하여서는, 1회의 주입 처리에 의해서, 소정의 불순물 농도로 설정된다. 이 점들은, 다른 실시 예와 같은 처리를 행하는 경우라도 마찬가지이다.
다음에, 도 8d에 나타내는 단계에서, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하고, 상기 이온 주입시에 발생한 격자간 실리콘이라든지 빔구멍 등의 점결함을 확산시킨다. 또한, 도 8e에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 8f에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간의 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되고, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하고 있기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 8g에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 8h에 나타내는 바와 같이, n 형 웰(5)을 덮는 마스크(63)를 형성하고, 게이트 전극(8) 및 마스크(63)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성된다. 또한, 마스크(63)를 제거한 후에, 도 8i에 나타내는 바와 같이, p 형 웰(3)중에 n 형 웰(5)과 오버랩하고 있지 않은 부분을 덮는 마스크(64)를 형성하고, 게이트 전극(8) 및 마스크(64)를 이용하여 BF2를 가속 전압 30keV 또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃에서 약 10초간)에 의해서, 소스/드레인 영역에서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는, 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성하고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은 붕소의 주입에 의해 표면 채널형이 된다.
(제 3 실시 예)
도 9a 내지 도 9i는, 본 발명의 제 3 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다.
우선, 도 9a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하고, 이온 주입을 위해 보호 산화막(2)을 형성한다. 또한, 도면 중에서, 참조 번호(50)는 소자 분리를 위해 절연 분리 영역을 나타낸다.
다음에, 도 9b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로 마스크(61)를 형성하고, 그것을 이용하여 인을 가속 전압 400keV 또한 도즈량 1.0×1013cm-2로 주입하여, 리톨로그레이드인 n 형 웰(5)을 형성한다. 또한, 같은 마스크(61)를 사용하여, 펀치 스루스톱층을 형성하기 위한 인을, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2로 주입하고, 또한 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2를, 가속 전압 70keV 또한 도즈량 6.6×1012cm-2로 주입한다. 이것에 의해서, 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는 한계치 전압 제어를 위한 불순물 확산층(6)은, 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2로 주입함으로써 형성된다.
다음에, 마스크(61)를 또한 사용하여, 도 9c에 나타내는 바와 같이 붕소를 가속 전압 700keV 또한 도즈량 4.4×1012cm-2로 주입하여, 리톨로그레이드인 p 형 웰(3)을 형성한다. 이때, 마스크(61)에 의해서 덮이지 않은 영역에서는, 고에너지 이온 주입에 의해서, p 형 웰(3)은 기판심부에 불순물 농도의 피크를 가지도록 형성한다. 한편, 마스크(61)에 의해서 덮어 있는 영역에서는, 이온이 마스크(61)에 의해서 감속된 다음에 주입되기 때문에, p 형 웰(3)은 보다 얕은 위치에 형성된다. 이 p 형 웰(3)은, n 형 웰(5)을 둘러싸도록 형성되어, 래치업 내성에 우수한 구조로 되어 있다.
또한, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2으로 주입한다. 계속해서, 마스크(61)를 제거한 후에, 한계치 전압 제어를 위한 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 4.7×1012cm-2로 주입한다.
다음에, 도 9d에 나타내는 단계에서, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하여, 상기 이온 주입시에 발생한 격자간 실리콘이라든지 빔구멍 등의 점결함을 확산시킨다. 또한, 도 9e에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 9f에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간의 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되고, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하고 있기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 9g에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 9h에 나타내는 바와 같이, n 형 웰(5)을 덮는 마스크(73)를 형성하고, 게이트 전극(8) 및 마스크(73)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성한다. 또한, 마스크(73)를 제거한 후에, 도 9i에 나타내는 바와 같이, p 형 웰(3)중에 n 형 웰(5)과 오버랩하고 있지 않은 부분을 덮는 마스크(74)를 형성하고, 게이트 전극(8) 및 마스크(74)를 이용하여 BF2를 가속 전압 30keV또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃에서 약 10초간)에 의해서, 소스/드레인 영역에서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는, 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성되고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은, 붕소의 주입에 의해 표면 채널형이 된다.
(제 4 실시 예)
도 10a 내지 도 10i는, 본 발명의 제 4 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다.
우선, 도 10a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하여, 이온 주입을 위한 보호 산화막(2)을 형성한다. 또한, 도면 중에서, 참조 번호(50)는 소자 분리를 위한 절연 분리 영역을 나타낸다.
다음에, 도 10b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로, 예를 들면 질화 실리콘막으로 이루어지는 하단 마스크(81), 및, 예를 들면 레지스트로 이루어지는 상단 마스크(82)로 이루어지는 2층 구조의 마스크(80)를 형성한다. 그리고, 마스크(80)를 이용하여 인을 가속 전압 400keV 또한 도즈량 1.0×1013cm-2으로 주입하여, 리톨로그레이드인 n 형 웰(5)을 형성한다. 또한, 같은 마스크(80)를 사용하여, 펀치 스루스톱층을 형성하기 위한 인을, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2으로 주입하여, 또한 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2을, 가속 전압 70keV 또한 도즈량 6.6×1012cm-2로 주입한다. 이것에 의해서 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)은, 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2으로 주입함으로써 형성된다.
다음에, 마스크(80)중의 상단 마스크(82)만을 제거하여, 도 10c에 나타내는 바와 같이, 하단 마스크(81)만을 사용하고 붕소를 가속 전압 700keV 또한 도즈량 4.4×1012cm-2으로 주입하여, 리톨로그레이드인 p 형 웰(3)을 형성한다.
이때, 마스크(81)에 의해서 덮이지 않은 영역에서는, 고에너지 이온 주입에 의해서, p 형 웰(3)은 기판심부에 불순물 농도의 피크를 가지도록 형성된다. 한편, 마스크(81)에 의해서 덮어 있는 영역에서는, 이온이 마스크(81)에 의해서 감속된 다음에 주입되기 때문에, p 형 웰(3)은, 보다 얕은 위치에 형성된다. 이 p 형 웰(3)은, n 형 웰(5)을 둘러싸도록 형성되어, 래치업 내성에 우수한 구조로 되어 있다.
또한, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2으로 주입한다. 그 후에, 하단 마스크(81)를 제거하고, 한계치 전압 제어를 위한 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 4.7×1012cm-2으로 주입한다.
다음에, 도 10d에 나타내는 단계에서, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하여, 상기 이온 주입시에 발생한 격자간 실리콘이라든지 빔구멍 등의 점결함을 확산시킨다. 또한, 도 10e에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 10f에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간의 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되어, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하고 있기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 10g에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 10h에 나타내는 바와 같이, n 형 웰(5)을 덮는 마스크(83)를 형성하고, 게이트 전극(8) 및 마스크(83)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성한다. 또한, 마스크(83)를 제거한 후에, 도 10i에 나타내는 바와 같이, p 형 웰(3)중에 n 형 웰(5)과 오버랩하고 있지 않은 부분을 덮는 마스크(84)를 형성하여, 게이트 전극(8) 및 마스크(84)를 이용하여 BF2를 가속 전압 30keV 또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃에서 약 10초간)에 의해서, 소스/드레인 영역에서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는, 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성하고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은, 붕소의 주입에 의해 표면 채널형이 된다.
(제 5 의 실시 예)
도 11a 내지 도 11k는, 본 발명의 제 5 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다. 구체적으로는, 본 실시 예의 제조 방법에 의해서 트리플 웰 구조가 형성된다.
우선, 도 11a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하여, 이온 주입을 위한 보호 산화막(2)을 형성한다. 또한, 도면 중에서, 참조 번호(50)는 소자 분리를 위한 절연 분리 영역을 나타낸다.
다음에, 도 11b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로 마스크(91)를 형성하고, 그것을 이용하여 인을 가속 전압 1500keV 또한 도즈량 2.0×1012cm-2로 주입하여, 점선의 위치에 불순물 농도의 피크를 갖는 깊은 n 형 매설층(11)을 형성한다.
계속해서, 마스크(91)를 제거한 후에, 도 11c에 나타내는 바와 같은 새로운 마스크(92)를 보호 산화막(2)상에 선택적으로 형성하고, 붕소를 가속 전압 400keV 또한 도즈량 1.0×1013cm-2로 주입하여, 리톨로그레이드인 p 형 웰(3)을 형성한다. 또한, 같은 마스크(92)를 사용하여, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2로 주입하고, 또 한계치 전압 제어를 위한 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 2.7×1012cm-2로 주입한다.
다음에, 마스크(92)를 제거하여, 도 11d에 나타내는 바와 같이, 새로운 마스크(93)를 보호 산화막(2)상에 선택적으로 형성한다. 마스크(93)는, 마스크(92)에 의해서 덮여 있지 않은 곳을 덮도록 패터닝되어 있다. 그리고, 인을 가속 전압 850keV 또한 도즈량 1.0×1013cm-2로 주입하여, 리톨로그레이드인 n 형 웰(5)을 형성한다. 이 n 형 웰(5)은, 점선의 위치에 불순물 농도의 피크를 가지며, 깊은 매설층(11)에 접속되어 p 형 웰(3)을 둘러싸도록 형성된다.
또한, 같은 마스크(93)를 사용하여, 펀치 스루스톱층을 형성하기 위해서 인을, 가속 전압 400keV 또한 도즈량 3.0×1012cm-2로 주입하고, 또 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2를, 가속 전압 70keV 또한 도즈량 3.0×1012cm-2로 주입된다. 이것에 의해서, 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)은, 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2로 주입함으로써 형성된다.
다음에, 마스크(93)를 제거하고, 도 11e에 나타내는 바와 같이, 새로운 마스크(94)를 보호 산화막(2)상에 선택적으로 형성한다. 마스크(94)는, n 형 웰(5) 및 깊은 n 형 매설층(11)이 형성되어 있는 영역을 덮도록 패터닝되어 있다. 그리고, 마스크(94)의 개구부를 통하여, p 형 웰(3)에 존재하고 있는 한계치 전압 제어를 위한 불순물 확산층(4)의 일부에, 붕소를 가속 전압 30keV 또한 도즈량 2.0×1012cm-2로 추가 주입한다. 또한, 추가 주입에 관한 상세한 설명은, 다음 실시 예의 설명에 관련하여 행한다.
다음에, 도 11f에 나타내는 바와 같이 마스크(94)를 제거하고, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하여, 상기 이온 주입시에 발생한 격자간 실리콘이라든지 빔구멍 등의 점결함을 확산시킨다. 또한, 도 11g에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 11h에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간의 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되고, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 11i에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 11j에 나타내는 바와 같이, p 형 웰(3) 이외의 영역을 덮는 마스크(95)를 형성하고, 게이트 전극(8) 및 마스크(95)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성한다. 또한, 마스크(95)를 제거한 후에, 도 11k에 나타내는 바와 같이, p 형 웰(3)을 덮는 마스크(96)를 형성하고, 게이트 전극(8) 및 마스크(96)를 이용하여 BF2를 가속 전압 30keV 또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃에서 약 10초간)에 의해서, 소스/드레인 영역에서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는, 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성하고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은, 붕소의 주입에 의해 표면 채널형이 된다.
(제 6 의 실시 예)
도 12a 내지 도 12k는, 본 발명의 제 6 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다. 구체적으로는, 본 실시 예의 제조 방법에 의해서 트리플 웰 구조가 형성된다.
우선, 도 12a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하여, 이온 주입을 위한 보호 산화막(2)을 형성한다. 또한, 도면 중에서 참조 번호(50)는 소자 분리를 위한 절연 분리 영역을 나타낸다.
다음에, 도 12b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로 마스크(191)를 형성하고, 그것을 이용하여 인을 가속 전압 1500keV 또한 도즈량 2.0×1012cm-2로 주입하여, 깊은 n 형 매설층(11)을 형성한다.
계속해서, 마스크(191)를 제거한 후에, 도 12c에 나타내는 바와 같은 새로운 마스크(192)를 보호 산화막(2)상에 선택적으로 형성하고, 인을 가속 전압 850keV 또한 도즈량1.0×1013cm-2로 주입하여, 리톨로그레이드인 n 형 웰(5)을 형성한다. 또한, 같은 마스크(192)를 사용하여, 펀치 스루스톱층을 형성하기 위한 인을, 가속 전압 400keV 또한 도즈량 3.0×1012cm-2로 주입하고, 또 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2를, 가속 전압 70keV 또한 도즈량 3.0×1012cm-2로 주입된다. 이것에 의해서, 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)은, 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2로 주입함으로써 형성된다.
다음에, 마스크(192)를 제거하여, 도 12d에 나타내는 바와 같이, 새로운 마스크(193)를 보호 산화막(2)상에 선택적으로 형성한다. 마스크(193)는, 마스크(192)에 의해서 덮여 있지 않은 곳을 덮도록 패터닝되어 있다. 그리고, 붕소를 가속 전압 400keV 또한 도즈량 1.0×1013cm-2로 주입하여, 리톨로그레이드인 p 형 웰(3a 및 3b)을 형성한다. 또한, 같은 마스크(193)를 사용하여, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2로 주입하고, 또 한계치 전압 제어를 위해 불순물 확산층(4a 및 4b)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 2.7×1012cm-2로 주입한다.
다음에, 마스크(193)를 제거하고, 도 12e에 나타내는 바와 같이, 새로운 마스크(194)를 보호 산화막(2)상에 선택적으로 형성한다. 마스크(194)는, n 형 웰(5) 및 깊은 n 형 매설층(11)이 형성되어 있는 영역을 덮도록 패터닝되어 있다. 그리고, 마스크(194)의 개구부(194a)를 통하여, p 형 웰의 일부(3a)에 존재하고 있는 한계치 전압 제어를 위한 불순물 확산층(4a)에, 붕소를 가속 전압 30keV 또한 도즈량 2.0×1012cm-2로 추가 주입한다.
본 실시 예의 제조 방법에서 형성되는 바와 같은 트리플 웰 구조를 갖는 DRAM에서는, p 형의 도전형을 갖는 기판(1)으로부터 절연되어 n 형 웰(5)에 의해서 둘러싸인 p 형 웰(3b) 내부의 n-MOSFET이, 셀부에 상당한다. 또한, 기판(1)과 같은 전위를 갖는 p 형 웰(3a)의 내부의 n-MOSFET, 및 n 형 웰(5) 내부의 p-MOSFET는, 각각 셀부의 주변 회로부에 상당한다.
셀부는 기판 전위를 당겨서 동작시키기 때문에, p 형 기판(1)과 동일 전위의 p 형 웰(3a) 내부에 형성되는 한계치 전압 제어를 위한 불순물 확산층(4a)의 농도는, n형 웰(5)에 둘러싸여 기판(1)으로부터 절연되어 있는 p 형 웰(3b)의 내부에 형성되는 한계치 전압 제어를 위한 불순물 확산층(4b)의 농도보다도, 높게 할 필요가 있다. 따라서, 여기에서는, p 형 기판(1)과 동일 전위의 p 형 웰(3a)에 대하여, 한계치 전압 제어를 위한 불순물을 추가하여 주입한다.
한편, Logic 칩 등에 있어서는, p 형 기판(1)과 동일 전위의 p 형 웰(3a)의 내부에 설치된 n-MOSFET을 저전압으로 동작시키는 것이 있고, 그 경우에는, 상기와는 반대로, n 형 웰(5)에 둘러싸여 기판(1)으로부터 절연되어 있는 p 형 웰(3b)의 내부에 형성되는 한계치 전압 제어를 위한 불순물 확산층(4b)의 농도를, p 형 기판(1)과 동일 전위의 p 형 웰(3a)의 내부에 형성되는 한계치 전압 제어를 위한 불순물 확산층(4a)의 농도보다도, 높게 할 필요가 있다. 그 때문에, 도 12e에 나타나는 마스크(194)를, n 형 웰(5)에 의해서 둘러싸여 p 형 기판(1)으로부터 절연되어 있는 p 형 웰(3b)상에 개구부(194a)를 가지도록, 패터닝하면 된다.
다음에, 도 12f에 나타내는 바와 같이 마스크(194)를 제거하고, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하여, 상기 이온 주입시에 발생한 격자간 실리콘이라든지 빔구멍 등의 점결함을 확산시킨다. 본 실시 예와 같이, 한계치 전압 제어를 위한 3 종류의 주입 공정 및 3 종류의 웰층이라든지 매설층의 형성 공정을 실행하는 경우라도, 한계치 전압 제어를 위한 주입 공정 후에 열처리를 행하는 것은 가능하며, 구체적으로는, 본 발명에서는 RTA 처리를 행한다.
또한, 도 12g에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 12h에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간의 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되고, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하고 있기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 12i에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 12j에 나타내는 바와 같이 마스크(195)를 형성하고, 게이트 전극(8) 및 마스크(195)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성한다. 또한, 마스크(195)를 제거한 후에, 도 12k에 나타내는 바와 같이 마스크(196)를 형성하고, 게이트 전극(8) 및 마스크(196)를 이용하여 BF2를 가속 전압 30keV 또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃에서 약 10초간)에 의해서, 소스/드레인 영역에서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는, 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성되고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은, 붕소의 주입에 의해 표면 채널형이 된다.
(제 7 의 실시 예)
도 13a 내지 도 13k는, 본 발명의 제 7 의 실시 예에 따른 반도체 장치의 제조 방법에 있어서의, 각 프로세스 스텝을 나타내는 단면도이다. 구체적으로는, 본 실시 예에서는, 예를 들면 미국 특허 제 5,160,996호에 개시되어 있는 바와 같은 마스크 너머의 고에너지 이온 주입 처리를, 제 6 의 실시 예에서 설명한 제조 프로세스에 적용함으로써, 사용되는 마스크의 수를 줄이고 있다.
우선, 도 13a에 나타내는 바와 같이, p 형 저농도 기판(1)을 열산화하여, 이온 주입을 위한 보호 산화막(2)을 형성한다. 또한, 도면 중에서, 참조 번호(50)는 소자 분리를 위한 절연 분리 영역을 나타낸다.
다음에, 도 13b에 나타내는 바와 같이, 보호 산화막(2)상에 선택적으로 마스크(191)를 형성하고, 그것을 이용하여 인을 가속 전압 1500keV 또한 도즈량 2.0×1012cm-2로 주입하여, 깊은 n 형 매설층(11)을 형성한다. 또한, 같은 마스크(191)를 사용하여, 한계치 전압 제어를 위한 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 2.7×1012cm-2로 주입한다.
그 후에, 마스크(191)를 제거하여, 도 13c에 나타내는 바와 같이, 새로운 마스크(192)를 보호 산화막(2)상에 선택적으로 형성한다. 그리고, 인을 가속 전압 850keV 또한 도즈량 1.0×1013cm-2로 주입하여, n 형 웰(5)을 형성한다. 또한, 같은 마스크(192)를 사용하여, 펀치 스루스톱층을 형성하기 위한 인을, 가속 전압 400keV 또한 도즈량 3.0×1012cm-2로 주입하고, 또한 한계치 전압 제어를 위한 불순물 확산층(6)을 형성하기 위한 BF2를, 가속 전압 70keV 또한 도즈량 3.0×1012cm-2로 주입한다. 이것에 의해서, 매설형 채널이 형성된다. 혹은, 표면형 채널을 형성하는 경우에는, 한계치 전압 제어를 위한 불순물 확산층(6)은, 인을 가속 전압 40keV 또한 도즈량 3.0×1012cm-2로 주입함으로써 형성된다.
다음에, 같은 마스크(192)를 사용하고, 도 13d에 나타내는 바와 같이, 붕소를 가속 전압 400keV 또한 도즈량 1.0×1013cm-2로 주입하여, 리톨로그레이드인 p 형 웰(3) 및 깊은 p 형 매설층(130)을 형성한다. 이때, 마스크(192)에 의해서 덮이지 않은 영역에서는, 고에너지 이온 주입에 의해서, 기판심부에 불순물 농도의 피크를 갖는 깊은 p 형 매설층(130)이 형성된다. 한편, 마스크(192)에 의해서 덮어 있는 영역에서는, 이온이 마스크(192)에 의해서 감속된 다음에 주입되기 때문에, p 형 웰(3)이, 보다 얕은 위치에 형성된다.
또한, 같은 마스크(192)를 사용하여, 채널 스톱층을 형성하기 위한 붕소를, 가속 전압 160keV 또한 도즈량 6.0×1012cm-2로 주입된다.
다음에, 마스크(192)를 제거하고, 도 13e에 나타내는 바와 같이, 새로운 마스크(194)를 보호 산화막(2)상에 선택적으로 형성한다. 마스크(194)는, n 형 웰(5) 및 깊은 n 형 매설층(11)이 형성되어 있는 영역을 덮도록 패터닝되어 있다. 그리고, 한계치 전압 제어를 위한 불순물 확산층(4)을 형성하기 위한 붕소를, 가속 전압 30keV 또한 도즈량 2.7×1012cm-2로 주입된다.
다음에, 도 13f에 나타내는 바와 같이 마스크(194)를 제거하고, 온도 1000℃에서 10초간의 열처리(RTA 처리)를 행하여, 상기 이온 주입시에 발생한 격자간 실리콘이라든지 빔구멍 등의 점결함을 확산시킨다. 또한, 도 13g에 나타내는 바와 같이 보호 산화막(2)을 제거한 후에, 도 13h에 나타내는 바와 같이, 게이트 산화막(7)을 온도 850℃에서 30분간의 열처리에 의해서 형성된다. 이러한 게이트 산화막(7)의 형성을 위한 열처리를 행하여도, 상술한 RTA 처리에 의해서 점결함은 해소되기 때문에, 점결함이 원인이 되는 이상확산이 억제되고, 불순물 확산층(4 및 6)의 리톨로그레이드인 불순물 농도 분포가 유지된다. 또한, 게이트 산화막(7)의 형성전에 RTA 처리를 행하고 있기 때문에, 기판 표면 부근에서의 결함이 없어지고, 양호한 막질을 갖는 게이트 산화막(7)이 형성된다.
또한, 도 13i에 나타내는 바와 같이, 게이트 산화막(7)상에 선택적으로 게이트 전극(8)을 형성한다. 다음에, 도 13j에 나타내는 바와 같이 마스크(195)를 형성하고, 게이트 전극(8) 및 마스크(195)를 이용하여 비소를 가속 전압 50keV 또한 도즈량 2.0×1015cm-2로 주입하여, n-MOSFET의 소스/드레인 영역(9)을 형성한다. 또한, 마스크(195)를 제거한 후에, 도 13k에 나타내는 바와 같이 마스크(196)를 형성하고, 게이트 전극(8) 및 마스크(196)를 이용하여 BF2를 가속 전압 30keV 또한 도즈량 2.0×1015cm-2로 주입하여, p-MOSFET의 소스/드레인 영역(10)을 형성한다.
그 후에, RTA 처리(예를 들면, 온도 약 1000℃에서 약 10초간)에 의해서, 소스/드레인 영역에서의 점결함을 해소하고, 소스/드레인 영역을 활성화한다. 여기에서 실시되는 열처리도 RTA 열처리이고, 확산에 의한 소스/드레인 영역의 확대를 억제할 수 있기 때문에, 형성되는 MOSFET의 미세화를 달성할 수 있다.
상기와 같이, 본 발명의 반도체 장치의 제조 방법에 있어서는, 매설 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 BF2의 주입에 의해서 형성되고, 표면 채널형 p-MOSFET을 형성하기 위해서는, 한계치 전압 제어를 위한 불순물 확산층(6)을 인의 주입에 의해서 형성된다. 한편, n-MOSFET은 붕소의 주입에 의해 표면 채널형이 된다.
이상으로 설명한 본 발명의 반도체 장치의 제조 방법에 의하면, 웰형성을 위한 주입 공정 및 한계치 전압 제어를 위한 주입 공정의 각각을, 동일한 마스크를 사용하여 실시할 수 있다. 그리고, 상기 목적을 위하여 2개의 주입 공정에 이어서, 웰형성시에 발생한 격자간 실리콘을 확산시키기 위한 열처리(RTA 처리)를 행하고, 또한 그 후에, 게이트 산화막의 형성을 위한 열산화 공정을 행한다.
여기에서, 도 14는 RTA 처리를 수반하는 본 발명의 제조 프로세스(「RTA 있음」로 표시), 및 RTA 처리를 수반하지 않은 종래 기술의 제조 프로세스(「RTA 없음」로 표시)의 각각에 있어서의, 게이트 산화막의 형성 공정후의 깊이 방향 불순물 분포를 모식적으로 나타내는 도면이다. 표면의 부근에는, 한계치 전압 제어를 위한 불순물 확산층에 상당하는 피크(「Vt 제어」라 표시)가 존재하고, 한편, 기판 내부에는, 고에너지 웰에 상당하는 다른 피크가 존재하고 있다.
일반적으로, 게이트 산화막의 형성을 위한 열산화 공정에 의해서, 한계치 전압 제어를 위해 주입된 불순물(예를 들면 붕소)이 확산된다. 그러나, 본 발명에 따라, 웰형성을 위한 주입 공정후에 RTA 처리를 행함으로써, 도 14에 나타내는 바와 같이, 웰내의 불순물의 재분포라든지 한계치 전압 제어를 위해 주입된 불순물의 확산을 억제할 수 있다. 이것에서, 본 발명에 의하면, 웰(혹은 기판)의 표면 부근에 있어서의 불순물 농도의 증가가 억제된다.
또한, 본 발명에 의하면 매설 채널형 MOSFET에 관하여서는, 한계치 전압 제어용의 불순물 확산 영역을 얕게 형성할 수 있기 때문에, 오프리크 전류라든지 한계치 전압의 격차를 억제하고, 고구동력을 실현할 수 있다. 한편, 표면 채널형 MOSFET에 관하여서는, 한계치 전압 제어용의 불순물이 리톨로그레이드인 분포형상을 유지하기 때문에, 접합 용량의 증가를 억제하면서 단채널 효과의 발생을 억제하고, 고구동력을 실현할 수 있다.
이상으로 설명한 본 발명의 반도체 장치의 제조 방법은, 리톨로그레이드인 n 형 웰 및 p 형 웰의 형성 및 한계치 전압 제어를 위한 확산층의 형성을 동일한 마스크 패턴에 의해서 행할 수 있음과 동시에, 고에너지 이온 주입에 의해서 발생한 격자간 실리콘이 트랜지스터의 한계치 전압에 영향을 주지 않는, CMOS의 동작 특성을 얻을 수 있다. 따라서, 본 발명의 반도체 장치의 제조 방법은, CMOS에 요구되는 안정 또한 고성능인 동작을 달성하는 것으로서 그 공업적 가치는 매우 높다.

Claims (45)

  1. 이온 주입에 의해서 한계치 전압 제어를 위한 불순물 확산층을 형성하는 공정과,
    해당 이온 주입에 의해서 발생한 결정 결함의 회복을 위한 고온 단시간 열처리를 행하는 공정을 포함하는 반도체 장치의 제조 방법.
  2. 제 1항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  3. 제 1항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  4. 제 1항 내지 제 3항중 어느 한 항에 있어서, 상기 고온 열처리 공정후에, 게이트 산화막의 형성 공정을 또한 포함하는 것을 특징으로 하는 반도체 장치의 제조 방법.
  5. 제 1항 내지 제 3항중 어느 한 항에 있어서, 상기 고온 열처리 공정에 있어서, 게이트 산화막의 형성을 동시에 행하는 것을 특징으로 하는 반도체 장치의 제조 방법.
  6. 제 1항 내지 제 3항중 어느 한 항에 있어서, 상기 불순물 확산층의 형성 공정에 앞서, 고에너지 이온 주입에 의해서 웰 혹은 매설층을 형성하는 공정을 또한 포함하는 것을 특징으로 하는 반도체 장치의 제조 방법.
  7. 제 6항에 있어서, 상기 웰 혹은 매설층의 형성을 위한 이온 주입 공정과 상기 불순물 확산층의 형성 공정과의 사이에, 열처리를 실시하지 않는 것을 특징으로 하는 반도체 장치의 제조 방법.
  8. 제 7항에 있어서, 적어도 하나의 웰 혹은 매설층을 고에너지 이온 주입에 의해서 형성한 후에, 상기 불순물 확산층의 형성을 위한 이온 주입 처리를 연속적으로 행하는 것을 특징으로 하는 반도체 장치의 제조 방법.
  9. 제 1항 내지 3항 중 어느 한 항에 있어서, 형성되는 반도체 장치가 표면 채널형 전계 효과 트랜지스터이며,
    상기 한계치 전압 제어를 위한 불순물 확산층을 형성하는 상기 이온 주입 공정에서 사용되는 이온 종류는 붕소이고,
    해당 이온 주입 공정에서는 주입된 붕소의 농도 프로파일이 기판의 표면 부근에서는 저레벨에 유지되며, 해당 기판의 심부에 있어서 피크를 가지며, 또한 형성되는 소스/드레인 영역과 해당 기판과의 접합 영역에서는 저레벨에 유지되도록, 붕소의 이온 주입 처리를 실시하는 것을 특징으로 하는 반도체 장치의 제조 방법.
  10. 제 1항 내지 3항 중 어느 한 항에 있어서, 형성되는 반도체 장치가 매설 채널형 전계 효과 트랜지스터이며, 상기 한계치 전압 제어를 위한 불순물 확산층을 형성하는 상기 이온 주입 공정에서 사용되는 이온 종류는 붕소인 것을 특징으로 하는 반도체 장치의 제조 방법.
  11. 제 1항 내지 3항 중 어느 한 항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  12. 제 1항 내지 3항 중 어느 항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  13. 반도체 기판의 표면에 선택적으로 제 1 의 보호막을 형성하는 공정과,
    해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 1 의 보호막을 제거하는 공정과,
    해당 반도체 기판의 표면 중에서 해당 제 1 의 보호막에 의해서 덮여 있지 않은 영역에, 선택적으로 제 2 의 보호막을 형성하는 공정과,
    해당 제 2 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 2 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 2 의 보호막을 제거하는 공정과,
    고온 단시간 열처리를 행하는 공정을 포함하는, 반도체 장치의 제조 방법.
  14. 반도체 기판의 표면에 선택적으로 보호막을 형성하는 공정과,
    해당 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 보호막을 제거하는 공정과,
    해당 반도체 기판의 전면에 소정의 이온 종류를 다른 에너지 레벨에 주입하여, 제 2 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을, 해당 반도체 기판 중에서 해당 보호막에 의해서 덮어 있는 영역에 형성하는 공정과,
    고온 단시간 열처리를 행하는 공정을 포함하는 반도체 장치의 제조 방법.
  15. 반도체 기판에 선택적으로 절연 분리 영역을 형성하는 공정과,
    해당 반도체 기판의 표면에 선택적으로 보호막을 형성하는 공정과,
    해당 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 소정의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하고, 해당 반도체 기판중에서 해당 보호막에 의해서 덮어 있는 영역에 제 2 도전형의 웰을 형성하고, 또한, 해당 제 1 도전형의 웰 직하의 영역에 제 2 도전형의 매설층을, 해당 제 2 도전형의 웰과 해당 제 2 도전형의 매설층이 해당 절연 분리 영역하에서 서로 고농도로 연속하여 해당 제 1 도전형의 웰을 둘러싸도록 형성하는 공정과,
    해당 보호막을 제거하는 공정과,
    해당 반도체 기판의 전면에 소정의 이온 종류를 주입하여, 한계치 전압 제어용의 불순물 확산층을, 해당 반도체 기판중에서 해당 보호막에 의해서 덮어 있는 영역에 형성하는 공정과,
    고온 단시간 열처리를 행하는 공정을 포함하는 반도체 장치의 제조 방법.
  16. 반도체 기판에 선택적으로 절연 분리 영역을 형성하는 공정과,
    해당 반도체 기판의 표면에 선택적으로, 제 1 의 보호막상에 제 2 의 보호막이 겹쳐 쌓인 다층막을 형성하는 공정과,
    해당 다층막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하여, 제 1 도전형의 웰을 형성하는 공정과,
    해당 제 2 의 보호막을 제거하는 공정과,
    해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하고, 해당 반도체 기판중에서 해당 제 1 의 보호막에 의해서 덮어 있는 영역에 제 2 도전형의 웰을 형성하고, 또한, 해당 제 1 도전형의 웰 직하의 영역에 제 2 도전형의 매설층을, 해당 제 2 도전형의 웰과 해당 제 2 도전형의 매설층이 해당 절연 분리 영역하에서 서로 고농도로 연속하여 해당 제 1 도전형의 웰을 둘러싸도록 형성하는 공정과,
    해당 제 1 의 보호막을 마스크로서 해당 반도체 기판에 이온 주입하는 공정과,
    해당 제 1 의 보호막을 제거하는 공정과,
    해당 반도체 기판의 전면에 이온 주입하는 공정과,
    고온 단시간 열처리를 행하는 공정을 포함하는 반도체 장치의 제조 방법.
  17. 반도체 기판의 표면에 선택적으로 제 1 의 보호막을 형성하는 공정과,
    해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하여, 제 1 도전형의 깊은 매설층을 형성하는 공정과,
    해당 제 1 의 보호막을 제거하는 공정과,
    해당 반도체 기판의 표면에 선택적으로 제 2 의 보호막을 형성하는 공정과,
    해당 제 2 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 2 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 2 의 보호막을 제거하는 공정과,
    해당 반도체 기판의 표면 중에서 해당 제 2 의 보호막에 덮여 있지 않은 영역에, 선택적으로 제 3 보호막을 형성하는 공정과,
    해당 제 3 보호막을 마스크로서, 소정의 이온 종류를 해당 반도체 기판에 주입하고, 해당 반도체 기판중에서 해당 제 3 보호막에 의해서 덮이지 않은 영역에 제 1 도전형의 웰을, 해당 제 1 도전형의 웰과 해당 제 1 도전형의 매설층이 서로 연속하여 해당 제 2 도전형의 웰을 둘러싸도록 형성하는 공정과,
    해당 제 3 보호막을 마스크로서, 해당 반도체 기판에 소정의 이온 종류를 주입하여, 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 3 보호막을 제거하는 공정과,
    해당 반도체 기판의 표면에 선택적으로 제 4 보호막을 형성하는 공정과,
    해당 제 4 보호막을 마스크로서 해당 반도체 기판에 이온 주입을 행하고, 해당 제 2 도전형의 웰 내부에 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    고온 단시간 열처리를 행하는 공정을 포함하는 반도체 장치의 제조 방법.
  18. 반도체 기판의 표면에 선택적으로 제 1 의 보호막을 형성하는 공정과,
    해당 제 1 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지 레벨로 해당 반도체 기판에 주입하여, 제 1 도전형의 깊은 매설층과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 1 의 보호막을 제거하는 공정과,
    해당 반도체 기판의 표면에 선택적으로 제 2 의 보호막을 형성하는 공정과,
    해당 제 2 의 보호막을 마스크로서, 소정의 이온 종류를 다른 에너지로 해당 반도체 기판에 주입하여, 해당 반도체 기판중에서 해당 제 2 의 보호막에 의해서 덮여 있지 않은 영역에, 해당 제 1 도전형의 깊은 매설층으로 연속한 제 1 도전형의 웰과 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 2 의 보호막 너머로 소정의 이온 종류를 해당 반도체 기판에 이온 주입하여, 해당 반도체 기판중에서 해당 제 2 의 보호막에 의해서 덮여 있는 영역에 제 2 도전형의 웰을 형성하는 공정과,
    해당 제 2 의 보호막을 제거하는 공정과,
    해당 반도체 기판의 표면에 선택적으로 제 3 보호막을 형성하는 공정과,
    해당 제 3 보호막을 마스크로서, 해당 반도체 기판에 소정의 이온 종류를 주입하여, 한계치 전압 제어용의 불순물 확산층을 형성하는 공정과,
    해당 제 3 보호막을 제거하는 공정과,
    고온 단시간 열처리를 행하는 공정을 포함하는 반도체 장치의 제조 방법.
  19. 제 13항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  20. 제 13항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  21. 제 13항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  22. 제 13항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  23. 제 12항에 있어서, 상기 승온 레이트가 약 75℃/초 내지 약 100℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  24. 제 22항에 있어서, 상기 승온 레이트가 약 75℃/초 내지 약 100℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  25. 이온 주입에 의해서 한계치 전압 제어를 위한 불순물 확산층을 형성하는 공정과,
    해당 이온 주입에 의해서 발생한 결정 결함의 회복을 위한 고온 단시간 열처리를 행하는 공정과,
    게이트 산화막을 형성하는 공정과,
    소스/드레인 영역을 형성하는 공정을 포함하는 반도체 장치의 제조 방법.
  26. 제 14항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  27. 제 14항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  28. 제 14항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  29. 제 14항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  30. 제 15항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  31. 제 15항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  32. 제 15항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  33. 제 15항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  34. 제 16항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  35. 제 16항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  36. 제 16항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  37. 제 16항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  38. 제 17항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  39. 제 17항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  40. 제 17항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  41. 제 17항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  42. 제 18항에 있어서, 상기 고온 단시간 열처리의 처리 조건은, 상기 결정 결함의 원인이 되는 격자간 원자는 확산시키지만, 상기 불순물 확산층의 불순물은 확산시키지 않도록 설정되어 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
  43. 제 18항에 있어서, 상기 고온 단시간 열처리는, 약 900℃ 내지 약 1100℃의 온도 범위에서 실시되는 것을 특징으로 하는 반도체 장치의 제조 방법.
  44. 제 18항에 있어서, 기판의 표면 부근에 있어서의 불순물 농도가 약 2×1017cm-3이하인 것을 특징으로 하는 반도체 장치의 제조 방법.
  45. 제 18항에 있어서, 상기 고온 열처리 공정의 승온 레이트가 약 50℃/초 내지 약 400℃/초의 범위에 있는 것을 특징으로 하는 반도체 장치의 제조 방법.
KR1019970709647A 1996-06-24 1997-06-24 반도체 장치의 제조 방법 KR100283712B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP96-162638 1996-06-24
JP16263896 1996-06-24
JP33051796 1996-12-11
JP96-330517 1996-12-11
PCT/JP1997/002184 WO1997050115A1 (fr) 1996-06-24 1997-06-24 Procede de fabrication de composants a semi-conducteur

Publications (2)

Publication Number Publication Date
KR19990028332A true KR19990028332A (ko) 1999-04-15
KR100283712B1 KR100283712B1 (ko) 2001-04-02

Family

ID=26488359

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970709647A KR100283712B1 (ko) 1996-06-24 1997-06-24 반도체 장치의 제조 방법

Country Status (5)

Country Link
US (2) US6251718B1 (ko)
EP (1) EP0847078A4 (ko)
KR (1) KR100283712B1 (ko)
CN (1) CN1126150C (ko)
WO (1) WO1997050115A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150088604A (ko) * 2014-01-24 2015-08-03 엘지전자 주식회사 미세 진동자의 제조 방법

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6333217B1 (en) * 1999-05-14 2001-12-25 Matsushita Electric Industrial Co., Ltd. Method of forming MOSFET with channel, extension and pocket implants
US6506640B1 (en) * 1999-09-24 2003-01-14 Advanced Micro Devices, Inc. Multiple channel implantation to form retrograde channel profile and to engineer threshold voltage and sub-surface punch-through
US6548383B1 (en) * 1999-11-17 2003-04-15 Micron Technology, Inc. Twin well methods of forming CMOS integrated circuitry
KR100522758B1 (ko) * 2000-06-28 2005-10-21 주식회사 하이닉스반도체 반도체 소자의 제조 방법
JP4665141B2 (ja) * 2001-06-29 2011-04-06 富士通セミコンダクター株式会社 半導体装置とその製造方法
US6667205B2 (en) * 2002-04-19 2003-12-23 International Business Machines Machines Corporation Method of forming retrograde n-well and p-well
CN101308822B (zh) * 2002-06-26 2013-12-25 山米奎普公司 通过植入n-及p-型簇离子及负离子制造cmos器件的方法
KR100435805B1 (ko) * 2002-08-14 2004-06-10 삼성전자주식회사 모스 트랜지스터의 제조 방법
US6881634B2 (en) * 2002-08-30 2005-04-19 Cypress Semiconductor Corporation Buried-channel transistor with reduced leakage current
US6764890B1 (en) * 2003-01-29 2004-07-20 Cypress Semiconductor Corporation Method of adjusting the threshold voltage of a mosfet
KR100608352B1 (ko) * 2003-03-05 2006-08-09 주식회사 하이닉스반도체 반도체소자의 제조방법
WO2004095530A2 (en) * 2003-03-31 2004-11-04 Tokyo Electron Limited Adjoining adjacent coatings on an element
JP4733912B2 (ja) 2003-04-03 2011-07-27 株式会社東芝 半導体装置の製造方法
KR100642407B1 (ko) * 2004-12-29 2006-11-08 주식회사 하이닉스반도체 반도체 메모리 소자의 셀 트랜지스터 제조 방법
US7586618B2 (en) * 2005-02-28 2009-09-08 The Board Of Trustees Of The University Of Illinois Distinguishing non-resonant four-wave-mixing noise in coherent stokes and anti-stokes Raman scattering
US20080029824A1 (en) * 2006-08-02 2008-02-07 International Business Machines Corporation Esd power clamp in triple well
US7737526B2 (en) * 2007-03-28 2010-06-15 Advanced Analogic Technologies, Inc. Isolated trench MOSFET in epi-less semiconductor sustrate
CN102054699B (zh) * 2009-11-05 2012-07-25 中芯国际集成电路制造(上海)有限公司 改善半导体器件结深特性的方法
JP6996331B2 (ja) * 2018-02-15 2022-01-17 富士電機株式会社 半導体集積回路の製造方法
CN113394102A (zh) * 2021-05-25 2021-09-14 上海华力集成电路制造有限公司 Nmos器件制造方法和nmos器件

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5583251A (en) 1978-12-20 1980-06-23 Fujitsu Ltd Method of fabricating semiconductor device
JPS55107236A (en) 1979-02-09 1980-08-16 Toshiba Corp Method of manufacturing semiconductor device
US5024883A (en) 1986-10-30 1991-06-18 Olin Corporation Electronic packaging of components incorporating a ceramic-glass-metal composite
JP2527545B2 (ja) 1986-11-14 1996-08-28 セイコーエプソン株式会社 半導体装置の製造方法
EP0336977B1 (en) 1987-10-08 1998-03-18 Matsushita Electric Industrial Co., Ltd. Semiconducteur device and method of producing the same
JP2745228B2 (ja) 1989-04-05 1998-04-28 三菱電機株式会社 半導体装置およびその製造方法
JP2768751B2 (ja) 1989-09-05 1998-06-25 三菱電機株式会社 半導体装置の製造方法
JP2585110B2 (ja) 1989-11-24 1997-02-26 三菱電機株式会社 相補型電界効果素子の製造方法
JPH0492466A (ja) 1990-08-07 1992-03-25 Mitsubishi Electric Corp 半導体装置およびその製造方法
US5172213A (en) 1991-05-23 1992-12-15 At&T Bell Laboratories Molded circuit package having heat dissipating post
JPH0645328A (ja) 1991-07-15 1994-02-18 Nippon Sheet Glass Co Ltd 半導体装置の製造方法
JP2697392B2 (ja) * 1991-07-30 1998-01-14 ソニー株式会社 相補型半導体装置の製造方法
JP3277533B2 (ja) * 1992-01-08 2002-04-22 ソニー株式会社 半導体装置の製造方法
EP0566872A3 (en) 1992-04-21 1994-05-11 Motorola Inc A thermally enhanced semiconductor device and method for making the same
US5393683A (en) * 1992-05-26 1995-02-28 Micron Technology, Inc. Method of making semiconductor devices having two-layer gate structure
US5598034A (en) 1992-07-22 1997-01-28 Vlsi Packaging Corporation Plastic packaging of microelectronic circuit devices
JP3185386B2 (ja) 1992-07-31 2001-07-09 ソニー株式会社 半導体装置の製造方法
JPH0677155A (ja) 1992-08-24 1994-03-18 Sony Corp 半導体基板の熱処理方法
US5387554A (en) 1992-09-10 1995-02-07 Vlsi Technology, Inc. Apparatus and method for thermally coupling a heat sink to a lead frame
JP3226244B2 (ja) 1993-12-03 2001-11-05 株式会社東芝 樹脂封止型半導体装置
JP2682425B2 (ja) 1993-12-24 1997-11-26 日本電気株式会社 半導体装置の製造方法
US5559050A (en) 1994-06-30 1996-09-24 International Business Machines Corporation P-MOSFETS with enhanced anomalous narrow channel effect
JP3601612B2 (ja) 1994-09-22 2004-12-15 富士通株式会社 半導体装置及びその製造方法
EP0707346A1 (en) 1994-10-11 1996-04-17 Advanced Micro Devices, Inc. Method for fabricating an integrated circuit
KR100231594B1 (ko) * 1995-12-29 1999-11-15 김주용 반도체 소자의 웰 형성방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150088604A (ko) * 2014-01-24 2015-08-03 엘지전자 주식회사 미세 진동자의 제조 방법

Also Published As

Publication number Publication date
CN1126150C (zh) 2003-10-29
WO1997050115A1 (fr) 1997-12-31
EP0847078A4 (en) 2000-10-04
CN1198250A (zh) 1998-11-04
EP0847078A1 (en) 1998-06-10
KR100283712B1 (ko) 2001-04-02
US6312981B1 (en) 2001-11-06
US6251718B1 (en) 2001-06-26

Similar Documents

Publication Publication Date Title
KR19990028332A (ko) 반도체장치의제조방법
KR100305623B1 (ko) 이온주입을이용한반도체장치의제조방법
US6255152B1 (en) Method of fabricating CMOS using Si-B layer to form source/drain extension junction
EP0208935B1 (en) Narrow channel width fet
KR100427570B1 (ko) 반도체장치및그제조방법
CN100590887C (zh) 半导体器件的制造方法
KR0129125B1 (ko) 반도체 소자의 ldd mosfet 제조방법
US6342438B2 (en) Method of manufacturing a dual doped CMOS gate
KR19990029547A (ko) Ldd구조를 갖는 반도체 장치와 그 제조방법
US6313020B1 (en) Semiconductor device and method for fabricating the same
KR0166991B1 (ko) 반도체 장치
KR100328455B1 (ko) 반도체소자의제조방법
JP3354535B2 (ja) 半導体装置の製造方法
KR20010067470A (ko) 반도체 장치 및 그의 제조 방법
KR0133965B1 (ko) Mos 트랜지스터을 가진 반도체 장치 및 그 제조방법
KR100376295B1 (ko) 반도체장치 및 그 제조방법
US6291327B1 (en) Optimization of S/D annealing to minimize S/D shorts in memory array
KR100433053B1 (ko) 반도체 소자 제조방법
KR100344507B1 (ko) 단채널 효과를 개선할 수 있는 불순물 농도 분포를 갖는트랜지스터
KR100597462B1 (ko) 반도체 소자의 트랜지스터 제조방법
JP3031723B2 (ja) 半導体装置の製造方法
JPH0722623A (ja) 半導体装置の製造方法
US6432759B1 (en) Method of forming source and drain regions for CMOS devices
KR100913056B1 (ko) 반도체 소자의 제조방법
JP2880885B2 (ja) 半導体集積回路装置及びその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061211

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee