KR101424692B1 - 화상표시장치 - Google Patents

화상표시장치 Download PDF

Info

Publication number
KR101424692B1
KR101424692B1 KR1020070051216A KR20070051216A KR101424692B1 KR 101424692 B1 KR101424692 B1 KR 101424692B1 KR 1020070051216 A KR1020070051216 A KR 1020070051216A KR 20070051216 A KR20070051216 A KR 20070051216A KR 101424692 B1 KR101424692 B1 KR 101424692B1
Authority
KR
South Korea
Prior art keywords
transistor
drive transistor
scanning line
source
line
Prior art date
Application number
KR1020070051216A
Other languages
English (en)
Other versions
KR20070114646A (ko
Inventor
아키라 유모토
Original Assignee
소니 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 주식회사 filed Critical 소니 주식회사
Publication of KR20070114646A publication Critical patent/KR20070114646A/ko
Application granted granted Critical
Publication of KR101424692B1 publication Critical patent/KR101424692B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

드라이브 트랜지스터의 역치전압 Vth의 편차를 캔슬하는 기능을 갖게 하면서, 스캐너의 수를 삭감한다. 화소회로(2)의 샘플링 트랜지스터 T1은, 샘플링 기간에 주사선 WSn으로부터 공급되는 제어신호에 따라 도통 상태로 해서 신호선 SL로부터 공급된 영상신호를 화소용량 Cs에 샘플링한다. 드라이브 트랜지스터 Td는, 샘플링된 영상신호에 따라 출력전류를 발광소자 OLED에 공급한다. 또한, 화소회로(2)는, 드라이브 트랜지스터 Td의 게이트에 접속되는 역치전압 Vth 캔슬용 트랜지스터 T2를 구비한다. 이 트랜지스터 T2는, 그 행보다 시간적으로 선행하는 행의 주사선 WSn-k에 인가되는 제어신호에 의해 온 오프 동작하여, 영상신호의 샘플링에 앞서 드라이브 트랜지스터 Td의 게이트를 미리 기준의 전위로 설정한다.
Figure R1020070051216
트랜지스터, 전압, 스캐너, 화소, 발광소자

Description

화상표시장치{IMAGE DISPLAY}
도 1은 종래의 화소회로의 일례를 게시하는 회로도다.
도 2는 선행 개발에 있어서의 화상표시장치를 나타내는 블럭도다.
도 3은 도 2에 나타낸 화상표시장치에 포함되는 화소회로의 회로도다.
도 4는 도 2에 나타낸 선행 개발에 있어서의 화상표시장치의 동작 설명에 제공하는 타이밍 차트다.
도 5는 마찬가지로 선행 개발에 있어서의 화상표시장치의 동작 설명에 제공하는 별도의 타이밍 차트다.
도 6은 본 발명에 따른 화상표시장치의 제1실시예를 나타내는 블럭도다.
도 7은 제1실시예의 동작 설명에 제공하는 타이밍 차트다.
도 8은 본 발명에 따른 화상표시장치의 제2 실시예를 나타내는 블럭도다.
도 9는 제2 실시예의 동작 설명에 제공하는 타이밍 차트다.
도 10은 본 발명에 따른 화상표시장치의 제3 실시예를 나타내는 블럭도다.
도 11은 제3 실시예의 동작 설명에 제공하는 타이밍 차트다.
도 12는 제4 실시예의 동작 설명에 제공하는 타이밍 차트다.
도 13은 본 발명에 따른 화상표시장치의 제5 실시예를 나타내는 블럭도다.
도 14는 제5 실시예의 동작 설명에 제공하는 타이밍 차트다.
도 15는 제5 실시예에 포함되는 플립플롭의 구성예를 게시하는 회로도다.
도 16은 본 발명에 따른 화상표시장치의 제6 실시예를 나타내는 블럭도다.
도 17은 마찬가지로 제6 실시예의 화소회로도다.
도 18은 제6 실시예의 동작 설명에 제공하는 타이밍 차트다.
도 19는 제4 실시예에 대비할 참고예를 게시하는 타이밍 차트다.
도 20은 제4 실시예의 변형예를 게시하는 타이밍 차트다.
[도면의 주요 부분에 대한 부호의 간단한 설명]
1···화소 어레이, 2···화소회로,
3···수평 드라이버, 4···라이트 스캐너,
5···드라이브 스캐너, 71···제1 보정용 스캐너,
72···제2 보정용 스캐너, T1···샘플링 트랜지스터,
T2···기준전압설정 트랜지스터, T3···초기화 트랜지스터,
T4···스위칭 트랜지스터, Td···드라이브 트랜지스터,
OLED···발광소자, Cs···화소용량
[기술분야]
본 발명은, 화소마다 배치한 발광소자를 전류구동하는 화소회로를 구비한 화상표시장치에 관한 것이다. 보다 자세하게는, 화소회로가 매트릭스 형상(행렬 형상)으로 배열된 화상표시장치로서, 특히 화소회로 내에 설치한 절연 게이트형 전계효과 트랜지스터에 의해 유기EL 등의 발광소자에 통전하는 전류량을 제어하는, 소위 액티브 매트릭스형 화상표시장치에 관한 것이다.
[배경기술]
화상표시장치, 예를 들면 액정 모니터 등에서는 다수의 액정화소를 매트릭스형으로 배열하고, 표시해야 할 화상정보에 따라 화소마다 입사광의 투과 강도 또는 반사 강도를 제어함으로써 화상을 표시한다. 이것은, 유기EL소자를 화소에 사용한 유기 EL디스플레이 등에 있어서도 같지만, 액정화소와 달리 유기EL소자는 자발광 소자다. 따라서, 유기 EL디스플레이는 액정 모니터에 비해 화상의 시인성이 높고, 백라이트를 필요로 하지 않고, 응답 속도가 높은 등의 이점을 있다. 또한, 각 발광소자의 휘도 레벨(계조)은 거기에 흐르는 전류치에 의해 제어할 수 있고, 소위 전류제어형이라는 점에서 액정 모니터 등의 전압제어형과는 크게 다르다.
유기 EL디스플레이에 있어서는, 액정 모니터와 같이 그 구동방식으로서 단순 매트릭스 방식과 액티브 매트릭스 방식이 있다. 전자는 구조가 단순하지만, 대형 및 고화질 디스플레이의 실현이 어려운 등의 문제가 있어, 현재는 액티브 매트릭스 방식의 개발이 활발히 이루어지고 있다. 이 방식은, 각 화소회로 내부의 발광소자에 흐르는 전류를, 화소회로 내부에 설치한 능동소자(일반적으로는 박막 트랜지스터, TFT)에 의해 제어하는 것이다, 화소회로로서는, 예를 들면 이하의 특허문헌 1 에 개시가 있다.
[특허문헌 1] 일본국 공개특허공보 특개 평8-234683호
도 1은, 종래의 화소회로의 전형예를 게시하는 회로도다. 도시하는 바와 같이, 종래의 화소회로는, 제어신호를 공급하는 행 형상의 주사선 WS와 영상신호를 공급하는 열 형상의 신호선 SL이 교차하는 부분에 배치되고, 적어도 샘플링 트랜지스터 T1과 용량부를 구성하는 화소용량 Cs와, 드라이브 트랜지스터 Td와 발광소자 OLED를 포함한다. 샘플링 트랜지스터 T1은, 주사선 WS로부터 공급되는 제어신호(선택 펄스)에 따라 도통 상태로 해서 신호선 SL로부터 공급된 영상신호를 샘플링한다. 화소용량 Cs는, 샘플링된 영상신호에 따라 입력전압을 보유한다. 드라이브 트랜지스터 Td는, 전원 라인 Vcc에 접속되고, 화소용량 Cs에 보유된 입력전압에 따라 출력전류를 발광소자 OLED에 공급한다. 발광소자 OLED는 2단자형(다이오드형)으로, 그 애노드가 드라이브 트랜지스터 Td에 접속되고, 캐소드가 접지라인 GND에 접속된다. 발광소자 OLED는 드라이브 트랜지스터 Td로부터 공급된 출력전류(드레인 전류)에 의해 영상신호에 따른 휘도로 발광한다. 또한 일반적으로, 출력전류(드레인 전류)는 드라이브 트랜지스터 Td의 채널 영역의 캐리어 이동도 및 역치전압에 대하여 의존성을 가진다.
드라이브 트랜지스터 Td는, 화소용량(용량부) Cs에 보유된 입력전압을 게이트로 받아서 소스/드레인 간에 출력전류를 흘려보내고, 발광소자 OLED에 통전한다. 발광소자 OLED는 예를 들면 유기EL 디바이스로 이루어지고, 그 발광 휘도는 통전량에 비례한다. 또한 드라이브 트랜지스터 Td의 출력전류공급량은 게이트 전압 즉 화소용량 Cs에 기록된 입력전압에 의해 제어된다. 종래의 화소회로는, 드라이브 트랜지스터 Td의 게이트에 인가되는 입력전압을 입력 영상신호에 따라 변화시킴으로써 발광소자 OLED에 공급하는 전류량을 제어한다.
여기에서 드라이브 트랜지스터의 동작 특성은 이하의 식 1로 표현된다.
Ids = (1/2)μ(W/L)Cox(Vgs-Vth)2···식 1
이 트랜지스터 특성식 1에 있어서, Ids는 소스/드레인 간에 흐르는 드레인 전류를 나타내고, 화소회로에서는 발광소자에 공급되는 출력전류다. Vgs는 소스를 기준으로 해서 게이트에 인가되는 게이트 전압을 나타내고, 화소회로에서는 전술한 입력전압이다. Vth는 트랜지스터의 역치전압이다. 또한 μ는 트랜지스터의 채널을 구성하는 반도체 박막의 이동도를 나타낸다. 그 외에 W는 채널 폭을 의미하고, L은 채널 길이를 나타내고, Cox는 게이트 용량을 의미한다. 이 트랜지스터 특성식 1로부터 명확한 것처럼, 박막 트랜지스터는 포화 영역에서 동작할 때, 게이트 전압 Vgs가 역치전압 Vth를 초과하여 커지면, 온 상태가 되어서 드레인 전류 Ids가 흐른다. 원리적으로 보면 상기 트랜지스터 특성식 1이 나타내는 것처럼, 게이트 전압 Vgs가 일정하면 항상 같은 양의 드레인 전류 Ids가 발광소자에 공급된다. 따라서, 화면을 구성하는 각 화소에 모두 동일한 레벨의 영상신호를 공급하면, 전체 화소가 동일 휘도로 발광하고, 화면의 일양성(유니포머티)이 얻어지게 되어 있다.
그러나 실제로는, 폴리실리콘 등의 반도체 박막으로 구성된 박막 트랜지스터(TFT)는, 각각의 디바이스 특성에 편차가 있다. 특히, 역치전압 Vth는 일정하지 않고, 화소마다 편차가 있다. 전술의 트랜지스터 특성식 1로부터 명확한 것처럼, 각 드라이브 트랜지스터의 역치전압 Vth가 변동하면, 게이트 전압 Vgs가 일정해도, 드레인 전류 Ids에 편차가 생기고, 화소에 따라 휘도가 변동되므로, 화면의 유니포머티를 손상시킨다.
따라서, 종래부터 드라이브 트랜지스터의 역치전압의 편차를 캔슬하는 기능을 구비한 화소회로가 개발되고 있으며, 예를 들면 이하의 특허문헌 2에 개시된다.
[특허문헌 2] 일본국 공개특허공보 특개 2005-345722호
역치전압 Vth의 편차를 캔슬하는 기능을 구비한 화소회로는, 화면의 유니포머티나, 역치전압의 시간에 따른 변화에 의한 휘도변동을 개선할 수 있다. 그러나, 화소회로에 역치전압 캔슬 기능을 갖추기 위해서, 샘플링 트랜지스터나 드라이브 트랜지스터 이외에, 적어도 3개의 트랜지스터를 추가할 필요가 있다. 게다가, 이들 추가된 트랜지스터는 샘플링 트랜지스터와는 다른 타이밍으로 선 순차 주사할 필요가 있다. 따라서, 도 1에 나타낸 단순한 화소회로에 비교하면, 1행만큼의 화소에 대하여 주사선이 적어도 4개 필요하고, 그만큼 각 주사선을 다른 타이밍으로 선 순차 주사하기 위한 스캐너가 필요하게 된다. 다시 말해, 도 1에 나타낸 단순한 화소회로와 비교하여, 역치전압 캔슬 기능을 구비한 화소를 선 순차 주사하기 위해서, 별도의 스캐너가 3계통 증가한다. 아모포스 실리콘 TFT 프로세스로 화소회로를 형성할 경우, 보통 스캐너는 외장형 부품으로 구성되므로, 스캐너 수의 증가는, 직접 제조 비용의 상승으로 이어진다. 또한 저온 폴리실리콘 TFT 프로세스를 이용해서 화소회로를 형성하는 경우에는, 동시에 스캐너도 폴리실리콘 TFT로 구성할 수 있다. 그러나 스캐너의 개수의 증가는 수율 저하의 요인이 되고, 스캐너를 배치하기 위한 스페이스가 기판 위에 필요해지기 때문에, 역시 제조 비용의 상승으로 이어진다.
[과제를 해결하기 위한 수단]
전술한 종래의 기술의 과제를 감안하여, 본 발명은 드라이브 트랜지스터의 역치전압 Vth의 편차를 캔슬하는 기능을 갖게 하면서, 스캐너의 수를 삭감할 수 있는 화상표시장치를 제공하는 것을 목적으로 한다. 이러한 목적을 달성하기 위해 이하의 수단을 강구했다. 즉, 본 발명은, 제어신호를 공급하는 행 형상의 주사선과, 영상신호를 공급하는 열 형상의 신호선과, 상기 주사선과 상기 신호선이 교차하는 부분에 배치된 화소회로를 포함하고, 상기 화소회로는, 적어도 드라이브 트랜지스터와, 그 게이트에 접속되는 샘플링 트랜지스터와, 상기 드라이브 트랜지스터의 게이트·소스 사이에 접속되는 용량부와, 상기 드라이브 트랜지스터의 소스에 접속하는 발광소자를 포함하고, 상기 샘플링 트랜지스터는, 소정의 샘플링 기간에 주사선으로부터 공급되는 제어신호에 따라 도통 상태로 해서 신호선에서 공급된 영상신호를 상기 용량부에 샘플링하고, 상기 용량부는, 상기 샘플링된 영상신호에 따라 상기 드라이브 트랜지스터의 게이트와 소스 사이에 입력전압을 인가하고, 상기 드라 이브 트랜지스터는, 소정의 발광 기간 동안 상기 입력전압에 따른 출력전류를 상기 발광소자에 공급하고, 상기 발광소자는, 상기 드라이브 트랜지스터로부터 공급된 출력전류에 의해 상기 영상신호에 따른 휘도로 발광하는 화상표시장치이며, 상기 화소회로는, 상기 드라이브 트랜지스터의 게이트에 접속되는 기준전위 설정 트랜지스터를 구비하고, 상기 기준전위 설정 트랜지스터는, 상기 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하여, 영상신호의 샘플링에 앞서 상기 드라이브 트랜지스터의 게이트를 미리 기준의 전위로 설정하는 것을 특징으로 한다.
또한 본 발명은, 제어신호를 공급하는 행 형상의 주사선과, 영상신호를 공급하는 열 형상의 신호선과, 상기 주사선과 상기 신호선이 교차하는 부분에 배치된 화소회로를 포함하고, 상기 화소회로는, 적어도 드라이브 트랜지스터와, 그 게이트에 접속되는 샘플링 트랜지스터와, 상기 드라이브 트랜지스터의 게이트·소스 사이에 접속되는 용량부와, 상기 드라이브 트랜지스터의 소스에 접속하는 발광소자를 포함하고, 상기 샘플링 트랜지스터는, 소정의 샘플링 기간에 주사선으로부터 공급되는 제어신호에 따라 도통 상태로 해서 신호선에서 공급된 영상신호를 상기 용량부에 샘플링하고, 상기 용량부는, 상기 샘플링된 영상신호에 따라 상기 드라이브 트랜지스터의 게이트와 소스 사이에 입력전압을 인가하고, 상기 드라이브 트랜지스터는, 소정의 발광 기간 동안 상기 입력전압에 따른 출력전류를 상기 발광소자에 공급하고, 상기 발광소자는, 상기 드라이브 트랜지스터로부터 공급된 출력전류에 의해 상기 영상신호에 따른 휘도로 발광하는 화상표시장치이며, 상기 화소회로는, 상기 드라이브 트랜지스터의 소스에 접속되는 초기화 트랜지스터를 구비하고, 상기 초기화 트랜지스터는, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하여, 영상신호의 샘플링에 앞서 상기 드라이브 트랜지스터의 소스를 미리 소정의 전위로 초기화해 두는 것을 특징으로 한다.
또한 본 발명은, 제어신호를 공급하는 행 형상의 주사선과, 영상신호를 공급하는 열 형상의 신호선과, 상기 주사선과 상기 신호선이 교차하는 부분에 배치된 화소회로를 포함하고, 상기 화소회로는, 적어도 드라이브 트랜지스터와, 그 게이트에 접속되는 샘플링 트랜지스터와, 상기 드라이브 트랜지스터의 게이트·소스 사이에 접속되는 용량부와, 상기 드라이브 트랜지스터의 소스에 접속하는 발광소자를 포함하고, 상기 샘플링 트랜지스터는, 소정의 샘플링 기간에 주사선으로부터 공급되는 제어신호에 따라 도통 상태로 해서 신호선에서 공급된 영상신호를 상기 용량부에 샘플링하고, 상기 용량부는, 상기 샘플링된 영상신호에 따라 상기 드라이브 트랜지스터의 게이트와 소스 사이에 입력전압을 인가하고, 상기 드라이브 트랜지스터는, 소정의 발광 기간 동안 상기 입력전압에 따른 출력전류를 상기 발광소자에 공급하고, 상기 발광소자는, 상기 드라이브 트랜지스터로부터 공급된 출력전류에 의해 상기 영상신호에 따른 휘도로 발광하는 화상표시장치이며, 상기 화소회로는, 상기 드라이브 트랜지스터의 소스에 접속되는 초기화 트랜지스터와, 상기 드라이브 트랜지스터의 게이트에 접속되는 기준전위 설정 트랜지스터를 구비하고, 상기 초기화 트랜지스터는, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하여, 영상신호의 샘플링에 앞서 상기 드라이브 트랜지스터 의 소스를 미리 소정의 전위로 초기화하고, 상기 기준전위 설정 트랜지스터는, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하고, 상기 드라이브 트랜지스터의 소스의 전위가 초기화되었을 때 또는 그 후에 또한 영상신호의 샘플링에 앞서, 상기 드라이브 트랜지스터의 게이트를 미리 기준의 전위로 설정해 두는 것을 특징으로 한다.
바람직하게는, 상기 초기화 트랜지스터가, 주사선으로부터 인가되는 제어신호에 의해 온 상태인 시간은, 1수평 주사 기간보다 길다. 또한, 상기 행 형상의 주사선과 평행하게, 행 형상의 전원구동선이 배치되고, 각 전원구동선은, 각 발광 기간에 전원전압을 공급하고, 상기 드라이브 트랜지스터는, 그 드레인이 대응하는 전원구동선에 접속되고, 상기 전원전압에 따라 출력전류를 발광소자에 공급한다. 또한 상기 화소회로는, 상기 드라이브 트랜지스터의 드레인과 소정의 전원전위 사이에 접속된 스위칭 트랜지스터를 포함하고, 발광 기간 동안 도통하고, 상기 드라이브 트랜지스터로부터 발광소자에 출력전류를 흘려보낸다.
[실시예]
이하 도면을 참조해서 본 발명의 실시예에 관해 상세히 설명한다. 우선 본 발명의 배경을 분명히 하기 위해, 도 2를 참조하여, 본 발명의 기초가 된 선행 개발에 있어서의 화상표시장치를 설명한다. 이 선행 개발에 있어서의 화상표시장치는, 동일 출원인에 의한 특원 2005-027028호에 상세히 기재되어 있다. 선행 개발에 있어서의 화상표시장치는 본 발명에 따른 화상표시장치와 공통되는 부분이 많고, 여기에 다시 본 발명의 일부로서 설명한다. 도시하는 바와 같이, 본 화상표시장치는 화소 어레이(1)와 주변 회로부로 이루어진다. 화소 어레이(1)는 화소회로(2)가 행렬 형상으로 배치되고, 화면을 구성한다. 주변 회로부는, 화소 어레이(1)를 선 순차 주사하기 위한 4계통의 스캐너(4, 5, 71, 72)를 포함한다. 또한 화소 어레이(1)에 영상신호를 공급하기 위해 수평 드라이버(3)를 포함한다.
각 화소회로(2)는 행 형상의 주사선 WS와 열 형상의 신호선 SL이 교차하는 부분에 배치된다. 도면에서는 이해를 쉽게 하기 위해서, 1개의 화소회로(2)만을 나타내었다. 신호선 SL은 수평 드라이버(3)에 접속한다. 주사선 WS는 라이트 스캐너(4)에 접속한다. 본 화상표시장치는, 신호 샘플링용 주사선 WS뿐만 아니라, 추가로 주사선 DS, AZ1, AZ2를 포함한다. 이들 주사선 DS, AZ1, AZ2는 샘플링용 주사선 WS와 평행하게 배치된다. 주사선 DS는 드라이브 스캐너(5)에 접속되고, 발광 기간을 제어한다. 주사선 AZ1은 제1 보정용 스캐너(71)에 접속되고, 기준전위 설정 동작에 사용된다. 또한 주사선 AZ2는 제2 보정용 스캐너(72)에 접속되고, 초기화 동작에 사용된다.
화소회로(2)는, 5개의 트랜지스터 T1, T2, T3, T4, Td와, 1개의 화소용량 Cs와, 1개의 발광소자 OLED로 구성된다. 본 예는, 모든 트랜지스터가 N채널형이지만, 본 발명이 이것에 한정되는 것은 아니다. 적절히 N채널형과 P채널형을 혼합하여 화소회로를 구성할 수 있다. 드라이브 트랜지스터 Td는, 그 게이트가 노드 A에 접속되고, 소스가 노드 B에 접속되고, 드레인이 스위칭 트랜지스터 T4를 통해 전원 라인 Vcc에 접속된다. 샘플링 트랜지스터 T1은 신호선 SL과 노드 A 사이에 접속된다. 샘플링 트랜지스터 T1의 게이트는 주사선 WS에 접속한다. 기준전위 설정 트랜지스터 T2는 노드 A와 소정의 기준전위 Vofs 사이에 접속된다. 기준전위 설정 트랜지스터 T2의 게이트는 주사선 AZ1에 접속된다. 초기화 트랜지스터 T3은 노드 B와 소정의 초기화전위 Vini 사이에 접속된다. 초기화 트랜지스터 T3의 게이트는 주사선 AZ2에 접속된다. 스위칭 트랜지스터 T4는 전원 라인 Vcc과 드라이브 트랜지스터 Td 사이에 접속된다. 그 게이트는 주사선 DS에 접속한다. 화소용량 Cs는 노드 A와 노드 B 사이에 접속된다. 환언하면, 화소용량 Cs는 드라이브 트랜지스터 Td의 게이트와 소스 사이에 접속된다. 발광소자 OLED는 예를 들면 유기EL소자 등의 2단자형 디바이스로 이루어지고, 그 애노드는 노드 B에 접속되고, 캐소드는 접지된다. 이때, 발광소자 OLED의 등가용량 Coled도 도면에 추가한다.
도시하는 바와 같이, 본 화상표시장치는 화소 어레이(1)를 선 순차 주사하기 위해서, 라이트 스캐너(4), 드라이브 스캐너(5), 제1 보정용 스캐너(71), 제2 보정용 스캐너(72)의 합계 4계통의 스캐너를 사용한다. 그만큼 비용의 증가를 초래한다.
도 3은, 도 2에 나타낸 화소 어레이(1)로부터 특별히 화소회로(2)만을 추출해서 모식적으로 나타낸 것이다.
도 4는, 도 2에 나타낸 화상표시장치의 동작 설명에 제공하는 타이밍 차트다. 각 스캐너(4, 5, 71, 72)로부터 선 순차로 출력되는 제어신호의 파형을 표현한다. 도면에서는 이해를 쉽게 하기 위해서, 각 주사선에 인가되는 제어신호(게이트 선택 펄스)를 주사선과 같은 기호로 나타내었다. 즉 샘플링용 주사선 WS에 인가되 는 샘플링용 제어신호를 WS로 나타내고, 초기화용 주사선 AZ2에 인가되는 초기화용 제어신호를 AZ2로 나타낸다. 또한 주사선 AZ1에 인가되는 기준전위 설정용 제어신호를 AZ1로 나타낸다. 덧붙여 주사선 DS에 인가되는 제어신호를 DS로 나타내었다. 또한 이들 제어신호의 파형과 아울러, 노드 A 및 노드 B의 전위변화도 나타낸다. 노드 A의 전위변화는, 드라이브 트랜지스터 Td의 게이트 전위의 변화를 의미한다. 또한 노드 B의 전위변화는, 드라이브 트랜지스터 Td의 소스의 전위변화를 의미한다.
도 2에 나타낸 각 스캐너(4, 5, 71, 72)는 시계열적으로 대응하는 제어신호를 출력하고, 스텝 0 내지 3의 동작을 순차 실행한다. 도 4의 타이밍 차트에서는 각 스텝의 번호를 원괄호로 표시한다. 처음에 스텝 0에서 초기화 동작을 행하고, 계속해서 스텝 1에서 Vth 캔슬 동작을 행하고, 스텝 2에서 신호 기록 동작(샘플링 동작)을 행하고, 그 후 스텝 3에서 발광 동작을 행한다. 이 스텝 0 내지 3을 1필드마다 선 순차로 행하고, 화소 어레이(1)에 1필드의 화상을 표시한다.
초기화 스텝 0에서는, 제어신호 AZ2가 고레벨이 되므로, N채널형 트랜지스터 T3은 온 상태가 되고, 드라이브 트랜지스터 Td의 소스 전위는 초기화전위 Vini가 된다. 계속해서 Vth 캔슬 스텝 1에서는, 제어신호 AZ1 및 DS가 고레벨이 되므로, 마찬가지로 N채널형 트랜지스터 T2, T4는 온 상태가 되고, 이 결과 드라이브 트랜지스터 Td의 게이트 전위는 기준전위 Vofs가 된다. 이때 Vofs-Vini > Vth를 만족시키도록 설정되므로, 드라이브 트랜지스터 Td에 전류가 흘러 소스 전위가 Vini로부터 상승한다. 드라이브 트랜지스터 Td의 게이트·소스간 전위 Vgs가 Vth와 동등해 지면 드라이브 트랜지스터 Td에 드레인 전류가 흐르지 않게 되므로, Vth와 동등한 전압이 화소용량 Cs에 보유되게 된다.
이 후 신호 기록 스텝 2에서는 제어신호 WS가 고레벨이 되므로 샘플링 트랜지스터 T1은 온 상태가 되고, 신호선 SL로부터 영상신호전위 Vsig이 샘플링된다. 이때 발광소자 OLED의 등가용량 Coled가 화소용량 Cs에 비해 충분히 크므로, 드라이브 트랜지스터 Td의 소스 전위는 스텝 1의 상태에서 거의 변화하지 않으므로, 화소용량 Cs에는 ΔVsig+Vth의 전압이 유지되게 된다. 여기에서 ΔVsig = Vsig-Vofs다.
이 후 발광 스텝 3의 발광 기간에 들어가면, 제어신호 DS는 다시 고레벨이 되고, 스위칭 트랜지스터 T4는 온 상태가 된다. 이에 따라 드라이브 트랜지스터 Td가 전원 라인 Vcc에 접속되고, 드레인 전류 Ids가 발광소자 OLED에 흘러들어온다. 이 결과 발광소자 OLED의 내부저항 때문에 그 애노드 전위(즉 드라이브 트랜지스터의 소스 전위) Vanode는 상승한다. 그때 부트스트랩 동작을 위해, 화소용량 Cs에 기록된 전압은 그대로 유지되고, 드라이브 트랜지스터 Td의 게이트 전위도 Vanode의 상승에 따라 상승한다. 즉, 발광 기간 동안 드라이브 트랜지스터 Td의 게이트·소스 사이에는 일정한 전압 ΔVsig+Vth가 인가된다.
스텝 3의 발광 기간에 있어서 드라이브 트랜지스터 Td를 흐르는 드레인 전류는 전술한 특성식 1로 주어지므로, 이하의 식 2와 같이 나타낸다. 이 식 2로부터 분명한 바와 같이, 드레인 전류 Ids는 드라이브 트랜지스터 Td의 Vth에 의존하지 않는다는 것을 알 수 있다.
Ids = (1/2)μ(W/L)Cox(Vgs-Vth)2
= (1/2)μ(W/L)Cox(△Vsig+Vth-Vth)2
= (1/2)μ(W/L)Cox·△Vsig2···식 2
도 5는, 전술한 역치전압 보정동작에 더해, 드라이브 트랜지스터의 이동도 μ의 편차 보정동작을 추가한 예다. 또한 이해를 쉽게 하기 위해서, 도 5의 타이밍 차트는, 도 4의 타이밍 차트와 같은 표기를 채용한다. 본 예에서는, 신호 기록 스텝 2의 후반에서 이동도 보정 스텝 3을 실행한다. 그 후 발광 스텝 4에 진행된다. 이 이동도 보정 스텝 3에서는, 제어신호 WS가 고레벨인 상태에서 제어신호 DS를 고레벨로 하기 위해, 드라이브 트랜지스터 Td에 드레인 전류가 흐르고, 그 소스 전위가 ΔV만큼 상승한다. 한편 드라이브 트랜지스터 Td의 게이트 전위는 Vsig에 의해 고정되므로, 결과적으로 드라이브 트랜지스터 Td의 Vgs가 ΔV만큼 감소한다. 이 감소량 ΔV의 정도는, 드라이브 트랜지스터 Td에 흐르는 전류가 클수록 크다. 환언하면, 전술의 트랜지스터 특성식 1로부터 분명히 나타낸 바와 같이, 드라이브 트랜지스터 Td의 이동도 μ가 클수록, 이 감소량 ΔV는 커진다. 이 다음 제어신호 WS가 로 레벨이 되고, 스텝 4의 발광 동작으로 이어가지만, ΔV가 클수록, 발광소자 OLED에 공급되는 출력전류의 레벨이 작아진다. 환언하면, ΔV만큼 부귀환이 걸린다는 것이다. 이 때문에, 각 화소회로 사이에서 드라이브 트랜지스터 Td의 이동도 μ에 편차가 있는 경우, 각 화소회로마다 이 부귀환을 걸어 이동도의 편차에 기인하는 휘도편차를 완화할 수 있다.
이상으로 본 발명의 원인이 된 선행 개발에 있어서의 화상표시장치의 설명을 끝내고, 본 발명에 따른 화상표시장치의 실시예의 설명에 들어간다. 도 6은, 본 발명에 따른 화상표시장치의 제1 실시예를 나타내는 블럭도다. 이해를 쉽게 하기 위해서, 도 2에 나타낸 선행 개발에 있어서의 화상표시장치와 대응하는 부분에는 대응하는 참조번호로 표시한다. 도 6은, 특히 n번째 행에 위치하는 화소회로(2)를 나타내고, 이것을 명시하기 위해서 샘플링용 주사선 WS에 부호 n을 붙여 WSn으로 나타낸다. 마찬가지로 다른 주사선에 관해서도 n번째 행인 것을 명시하기 위해서, n의 부호를 기입하고, DSn 및 AZ2n으로 한다.
본 실시예의 특징으로서 제1 보정용 스캐너(71)가 제외되고, 이것에 대응하는 주사선 AZ1n도 없다. 그 대신, 샘플링용 주사선 WSn과 평행하게 주사선 WSn-k가 배치된다. 즉 기준전위 설정 트랜지스터 T2가, 샘플링용 주사선 WSn-k에 의해 제어된다. WSn-k는, 스캔 방향을 따라 위로부터 n-k번째 행의 샘플링용 주사선 WS로부터 분기되고 있는 것을 나타낸다. 여기에서 k는 양의 정수이며, 주사 방향은 위에서 아래라고 상정하므로, 샘플링용 주사선 WSn-k는 그 행의 샘플링용 주사선 WSn보다 시간적으로 빨리 고레벨이 된다. 이렇게 본 제1실시예는, 라이트 스캐너(4)를 샘플링 트랜지스터 T1과 기준전위 설정 트랜지스터 T2로 병용함으로써, 제1 보정용 스캐너를 필요로 하지 않고, 화소 어레이(1)의 선 순차 주사에 필요한 스캐너의 계통 수를, 선행 개발예의 4계통에서 3계통으로 삭감한다.
도 7은, 도 6에 나타낸 제1실시예의 동작 설명에 제공하는 타이밍 차트다. 이해를 쉽게 하기 위해서 도 5에 나타낸 선행 개발에 있어서의 화상표시장치의 동 작 설명에 제공한 타이밍 차트와 같은 표기를 채용한다. 타이밍 차트에서 분명히 나타낸 바와 같이, 제어신호 WSn-k는 그 행의 기록용 제어신호 WSn보다 선행해서 시간적으로 빨리 고레벨이 된다. 따라서 신호 기록 스텝 2보다 선행해서 Vth 캔슬 스텝 1을 실행할 수 있다. 이에 따라 기준전위 설정 트랜지스터 T2 전용 스캐너를 필요로 하지 않으므로, 화상표시장치의 간소화 및 저비용화가 가능하다. 또한 도 7의 타이밍 차트에서는, 스텝 3에서 이동도 격차 보정을 실행하지만, 이 스텝 3을 실행할 것인지 여부는 임의여서, 본 발명은 어느 쪽의 경우에도 유효하다. 또한 이하에 설명하는 것 외의 실시예에서도 이동도 격차 보정 스텝 3을 실행하지만, 본 발명은 반드시 이것에 한정되는 것은 아니고, 이 스텝 3을 생략해도 된다.
도 8은 본 발명에 따른 화상표시장치의 제2 실시예를 나타내는 블럭도다. 이해를 쉽게 하기 위해서, 도 6에 나타낸 제1실시예와 대응하는 부분에는 대응하는 참조번호로 표시한다. 제2 실시예에 있어서 특징적인 점은, 초기화 트랜지스터 T3이 기록 주사선 WSn-m에 의해, 즉 위에서 n-m번째 행의 기록 주사선 WS에 의해 제어된다는 것이다. 이에 따라 초기화 트랜지스터 T3을 제어하기 위한 제2 보정용 스캐너가 불필요해지고, 합계의 스캐너 계통수를 3개로 할 수 있다.
도 9는, 도 8에 나타낸 제2 실시예에 따른 화상표시장치의 동작 설명에 제공하는 타이밍 차트다. 이해를 쉽게 하기 위해서, 제1실시예의 타이밍 차트 도 7과 같은 표기를 채용한다. 도시하는 바와 같이, 제어신호 WSn-m이 가장 선행하고, 그 후 AZ1n, DSn, WSn의 순으로 고레벨이 되고, 스텝 0 내지 4를 순차 실행한다. 여기에서 m은 양의 정수이며, 주사 방향은 위에서 아래라고 상정하므로, 타이밍 차트에 나타낸 바와 같이 기록 주사선 WSn-m은 기록 주사선 WSn보다 시간적으로 빠르게 고레벨이 된다. 초기화 스텝 0은 이 선행 샘플링용 제어신호 WSn-m이 고레벨이 됨으로써 실행되어, 드라이브 트랜지스터 Td의 소스가 Vini로 초기화된다. 초기화 트랜지스터 T3 전용 스캐너가 불필요해지므로, 화상표시장치의 간소화 및 저비용화가 가능하다.
도 10은, 본 발명에 따른 화상표시장치의 제3 실시예를 나타내는 블럭도다. 이해를 쉽게 하기 위해서, 도 6에 나타낸 제1실시예와 대응하는 부분에는 대응하는 참조번호로 표시한다. 도 10의 실시예에 있어서 특징적인 것은, 기준전위 설정 트랜지스터 T2가, 기록 주사선 WSn-k에 의해, 즉 위에서 n-k번째 행의 기록 주사선 WS에 의해 제어되고, 초기화 트랜지스터 T3이, 기록 주사선 WSn-m에 의해, 즉 위에서 n-m번째 행의 기록 주사선 WS에 의해 제어된다는 점이다. 이에 따라 스캐너의 개수를 2개 삭감할 수 있다.
도 11은, 도 10에 나타낸 제3 실시예의 동작 설명에 제공하는 타이밍 차트다. 이해를 쉽게 하기 위해서, 도 7에 나타낸 제1실시예의 타이밍 차트와 같은 표기를 채용한다. 라이트 스캐너(4)로부터, 순차 제어신호 WSn-m, WSn-k, WSn이 출력된다. 여기에서 k는 양의 정수, m은 k보다 큰 양의 정수이며, 주사 방향은 위에서 아래라고 상정하므로, 기록 주사선 WSn-k는 그 행에 할당된 기록 주사선 WSn보다 시간적으로 빨리 고레벨이 되고, 기록 주사선 WSn-m은 기록 주사선 WSn-k보다 시간적으로 빨리 고레벨이 된다. 우선 WSn-m이 고레벨이 되었을 때 초기화 스텝 0이 실행되고, 드라이브 트랜지스터 Td의 소스가 Vini로 초기화된다. 계속해서 Vth 캔슬 스텝 1에서, WSn-k이 고레벨이 되고, 드라이브 트랜지스터 Td의 게이트가 기준전위 Vofs로 설정된다. 이 상태에서 제어신호 DSn이 고레벨이 되므로, 드라이브 트랜지스터 Td의 역치전압 Vth가 화소용량 Cs에 기록된다. 이 다음 신호 기록 스텝 2에서 그 행의 주사선 WSn이 고레벨이 되므로, 영상신호 Vsig이 화소용량 Cs에 기록된다. 이렇게 선행하는 기록용 제어신호를 이용함으로써 Vth 캔슬 동작을 행할 수 있다. 초기화 트랜지스터용과 기준전위 설정 트랜지스터용에 전용 스캐너가 불필요해지므로, 화상표시장치의 간소화 및 저비용화가 가능하다.
도 12는, 본 발명에 따른 화상표시장치의 제4 실시예를 나타내는 타이밍 차트다. 본 실시예의 회로 구성은 제3 실시예와 같고, 도 10에 나타낸 대로다. 제3 실시예와는 제어신호파형이 다르고, 이 점에서 도 12의 타이밍 차트가 도 11의 타이밍 차트와 상이하다. 도 11에 나타낸 제3 실시예에서는 기록 주사선 WS의 선택 기간이 1수평 주사 기간(1H)으로 설정되어 있는 것에 반해, 본 제4 실시예는 기록 주사선 WS의 선택 기간이 1H보다 길게 설정되어 있다. 즉 라이트 스캐너로부터 각 기록 주사선 WS에 인가되는 제어신호(선택 펄스)의 폭은 1H 보다 길다. 이 결과 초기화 스텝 0에서 사용되는 초기화용 제어신호 WSn-m의 펄스 폭도 1H보다 길어진다. 드라이브 트랜지스터 Td의 초기화시간을 1H보다 길게 취하는 것이 가능해서, 더 확실히 드라이브 트랜지스터 Td의 소스 전위를 Vini에 초기화할 수 있다. 이에 따라 Vth 캔슬 스텝 1에 있어서의 Vth 캔슬 동작을 더 정확히 실행할 수 있다.
이때, 도 11 등의 타이밍 차트에 있어서, 앞서 설명한 바와 같이, m과 k는, m > k를 만족시키는 양의 정수이어야 한다. 전형적으로는 m = 2, k = 1, 즉 기준 전위 설정 트랜지스터 T2는 그 행의 전단의 주사선 WSn-1에 의해 제어되고, 초기화 트랜지스터 T3은 그 전단의 주사선 WSn-2에 의해 제어될 수 있다.
그런데 도 12의 타이밍 차트에 있어서는 이것에 한정되지 않는다는 주의가 필요하다. 즉 도 12에서는 주사선의 선택 기간이 2H이기 때문에, m = 2, k = 1로 한 경우, 도 19에 나타낸 바와 같이 기준전위 설정 트랜지스터 T2와 샘플링 트랜지스터 T1이 동시에 온 상태가 되는 기간이 존재한다. 이 경우 기준전위 Vini와 신호선이 쇼트되어 부정한 관통 전류가 흐르고, 정상적인 Vth 캔슬 동작이 이루어지지 않는다.
올바른 동작이 이루어지기 위해서는 기준전위 설정 트랜지스터 T2가 오프 상태가 된 후에 샘플링 트랜지스터 T1이 온 상태가 될 필요가 있으므로, 도 12의 실시 예와 같이 주사선의 선택 기간이 2H인 경우, k의 값은 2 이상일 필요가 있다. 주사선의 선택 기간이 3H 이상일 경우는 그것에 따라 k의 값을 크게 할 필요가 있다.
도 20은 도 12의 변형예다. 이 예에서는 Vth 캔슬을 2H에 걸쳐 실행하고, 도 12의 예보다 확실한 Vth 캔슬 동작을 실행할 수 있지만, 이 경우도 도 12와 같은 이유에 의해, k의 값은 2 이상일 필요가 있다. 실제로는 Vth 캔슬에 긴 시간을 요하지 않는 경우도 있지만, 본 예에 나타낸 바와 같이, k 및 m은 큰 값으로 하는 편이 타이밍 설계의 자유도가 증대하여, 바람직하다.
도 13은, 본 발명에 따른 화상표시장치의 제5 실시예를 나타내는 블럭도다. 기본적으로는 도 10에 나타낸 제3 실시예와 유사하며, 대응하는 부분에는 대응하는 참조번호로 표시해서 이해를 쉽게 한다. 제3 실시예와 다른 점은, 선행하는 행으로부터 분기된 주사선 WSn-m 대신에, 주사선 AZ2n을 사용한다는 점이다. 이 AZ2n는 SR플립플롭(SRFF)(41)을 통해 라이트 스캐너(4)에 의해 제어된다. SR플립플롭(41)의 세트 단자 S에는 제어신호 WSn-q가 공급되고, 리셋 단자 R에는 마찬가지로 제어신호 WSn-p가 공급된다.
도 14는, 도 13에 나타낸 제5 실시예의 동작 설명에 제공하는 타이밍 차트다. 이해를 쉽게 하기 위해서, 제3 실시예의 타이밍 차트인 도 11과 같은 표기를 사용한다. 도시하는 바와 같이, 라이트 스캐너로부터, 그 행의 화소회로에 대하여, 우선 제어신호 WSn-q가 출력되고, 다음으로 WSn-p이 출력되고, 계속해서 WSn-k이 출력되고, 마지막으로 그 행에 할당된 WSn이 출력된다. 여기에서 p는 양의 정수, q는 p보다 큰 양의 정수이며, 주사 방향은 위에서 아래라고 상정되므로, 타이밍 차트에 나타낸 바와 같이 SR플립플롭(41)의 출력, 다시 말해, AZ2n은, 기록 주사선 WSn-q가 고레벨이 된 시점에 고레벨이 되고, WSn-p이 고레벨이 된 시점에 저레벨이 된다. p와 q의 값의 선택 방법에 따라, 제어신호 AZ2n의 고레벨 기간(즉 펄스 폭)은 선택적으로 설정할 수 있다. 따라서 초기화 스텝 0에 있어서의 초기화시간을 1H를 초과해서 충분히 길게 채용할 수 있어, 더 확실히 드라이브 트랜지스터 Td의 소스의 초기화 동작을 실행할 수 있다.
도 15는, 도 13의 화상표시장치에 포함되는 SR플립플롭(41)의 구성예를 게시하는 회로도다. 이 SR플립플롭(41)은 한 쌍의 N채널형 트랜지스터를 전원 라인 Vcc과 접지라인 Vss 사이에 직렬 접속한 것이며, 두 트랜지스터의 접속점에서 출력 신 호 AZ2가 얻어진다. 한쪽의 트랜지스터의 게이트는 세트 단자 S가 되고, 제어신호 WSn-q가 인가된다. 다른 한쪽의 트랜지스터의 게이트는 리셋 단자 R이 되고, 라이트 스캐너(4)로부터 제어신호 WSn-p가 공급된다. 이 SR플립플롭(41)은 N채널형 트랜지스터만으로 구성되므로, 아모포스 실리콘 프로세스로도 형성할 수 있다.
도 16은, 본 발명에 따른 화상표시장치의 제6 실시예를 나타내는 블럭도다. 기본적으로는 도 10에 나타낸 제3 실시예와 유사하고, 이해를 쉽게 하기 위해서 대응하는 부분에는 대응하는 참조 부호로 표시한다. 다른 점은, 스위칭 트랜지스터 T4가 제외되고, 화소회로(2)가 합계 4개의 트랜지스터 T1, T2, T3, Td로 구성되어 있는 것이다. 구성 트랜지스터의 개수가 5개로부터 4개로 삭감되어, 그만큼 수율의 개선에 기여할 수 있다. 스위칭 트랜지스터 T4의 삭제에 대응하기 위해서, 단순한 전원 라인 Vcc 대신에 전원구동선 DSn이 화소회로(2)에 배선된다. 이 전원구동선 DSn은 드라이브 스캐너(5)에 의해 주사선과 마찬가지로 제어된다. 이 전원구동선 DSn은 각 발광 기간에 전원전압 Vcc를 공급하고, 드라이브 트랜지스터 Td는, 그 드레인이 대응하는 전원구동선 DSn에 접속되고, 전원전압에 따라 출력전류 Ids를 발광소자 OLED에 공급한다. 또한 제3 실시예에서 사용된 스위칭 트랜지스터 T4는, 드라이브 트랜지스터 Td의 드레인과 소정의 전원 라인 Vcc 사이에 접속되고, 발광 기간 동안 제어신호 DS에 응답해서 도통 상태로 하고, 드라이브 트랜지스터 Td를 전원 라인 Vcc에 접속함으로써 발광소자 OLED에 출력전류 Ids가 흐르게 한다.
도 17은, 도 16에 나타낸 제6 실시예에 따른 화상표시장치로부터, 1화소회로를 추출해서 나타낸 회로도다.
도 18은, 도 16에 나타낸 제6 실시예에 따른 화상표시장치의 동작 설명에 제공하는 타이밍 차트다. 이해를 쉽게 하기 위해서, 도 11에 나타낸 제3 실시예의 타이밍 차트와 대응하는 표기를 사용한다. 도시하는 바와 같이, Vth 캔슬 스텝 1, 이동도 격차 보정 스텝 3 및 발광 스텝 4에서, 전원구동선 DS가 고레벨이 되고, 동작에 필요한 전원을 공급한다. 그 이외의 타이밍에 있어서 전원구동선 DS는 저레벨 혹은 하이 임피던스 상태가 되고, 드라이브 트랜지스터 Td에 흐르는 전류를 차단한다. 이에 따라 스위칭 트랜지스터 T4가 불필요해진다. 그 외의 면에서는, 전술한 제3 실시예와 같이 초기화 트랜지스터용 및 기준전위 설정 트랜지스터용 전용 스캐너가 불필요해지므로, 화상표시장치의 간소화 및 저비용화가 가능하다.
본 발명에 의하면, 드라이브 트랜지스터의 역치전압의 편차를 캔슬하는 기능을 갖추기 위해, 화소회로에 초기화 트랜지스터나 기준전위 설정 트랜지스터를 구비한다. 초기화 트랜지스터는 드라이브 트랜지스터의 소스 전위를 초기화하는 것이며, 기준전위 설정 트랜지스터는 마찬가지로 드라이브 트랜지스터의 게이트를 기준전위로 설정하는 것이다. 이들 초기화나 기준전위 설정을 실행함으로써 역치전압 캔슬 기능이 실현된다. 본 발명에서는 특히, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 영상신호 샘플링용의 제어신호를 이용하여, 그 행의 초기화 트랜지스터의 초기화 동작을 실행한다. 이에 따라 샘플링 트랜지스터를 선 순차 주사하는 스캐너를 초기화 트랜지스터의 선 순차 주사에 이용할 수 있으므로, 초기화 트랜지스터 전용 스캐너를 가질 필요가 없어진다. 또한 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 샘플링용 제어신호를 이용하여, 그 행의 기준전위 설정 트랜지스터의 기준전위 설정 동작을 제어한다. 이에 따라, 마찬가지로 샘플링용 스캐너를 병용할 수 있으므로, 기준전위 설정 전용 스캐너를 가질 필요가 없다. 따라서, 화소회로에 Vth 캔슬 기능을 가지면서, 저비용의 화상표시장치를 제공할 수 있다.

Claims (6)

  1. 삭제
  2. 제어신호를 공급하는 행 형상의 주사선과, 영상신호를 공급하는 열 형상의 신호선과, 상기 주사선과 상기 신호선이 교차하는 부분에 배치된 화소회로를 포함하고,
    상기 화소회로는, 적어도 드라이브 트랜지스터와, 그 게이트에 접속되는 샘플링 트랜지스터와, 상기 드라이브 트랜지스터의 게이트·소스 사이에 접속되는 용량부와, 상기 드라이브 트랜지스터의 소스에 접속하는 발광소자를 포함하고,
    상기 샘플링 트랜지스터는, 소정의 샘플링 기간에 주사선으로부터 공급되는 제어신호에 따라 도통 상태로 해서 신호선으로부터 공급된 영상신호를 상기 용량부에 샘플링하고,
    상기 용량부는, 상기 샘플링된 영상신호에 따라 상기 드라이브 트랜지스터의 게이트와 소스 사이에 입력전압을 인가하고,
    상기 드라이브 트랜지스터는, 소정의 발광 기간 동안 상기 입력전압에 따른 출력전류를 상기 발광소자에 공급하고,
    상기 발광소자는, 상기 드라이브 트랜지스터로부터 공급된 출력전류에 의해 상기 영상신호에 따른 휘도로 발광하는 화상표시장치로서,
    상기 화소회로는, 상기 드라이브 트랜지스터의 소스에 접속되는 초기화 트랜지스터를 구비하고,
    상기 초기화 트랜지스터는, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하여, 영상신호의 샘플링에 앞서 상기 드라이브 트랜지스터의 소스를 미리 소정의 전위로 초기화해 두는 것을 특징으로 하는 화상표시장치.
  3. 제어신호를 공급하는 행 형상의 주사선과, 영상신호를 공급하는 열 형상의 신호선과, 상기 주사선과 상기 신호선이 교차하는 부분에 배치된 화소회로를 포함하고,
    상기 화소회로는, 적어도 드라이브 트랜지스터와, 그 게이트에 접속되는 샘플링 트랜지스터와, 상기 드라이브 트랜지스터의 게이트·소스 사이에 접속되는 용량부와, 상기 드라이브 트랜지스터의 소스에 접속하는 발광소자를 포함하고,
    상기 샘플링 트랜지스터는, 소정의 샘플링 기간에 주사선으로부터 공급되는 제어신호에 따라 도통 상태로 해서 신호선으로부터 공급된 영상신호를 상기 용량부에 샘플링하고,
    상기 용량부는, 상기 샘플링된 영상신호에 따라 상기 드라이브 트랜지스터의 게이트와 소스 사이에 입력전압을 인가하고,
    상기 드라이브 트랜지스터는, 소정의 발광 기간 동안 상기 입력전압에 따른 출력전류를 상기 발광소자에 공급하고,
    상기 발광소자는, 상기 드라이브 트랜지스터로부터 공급된 출력전류에 의해 상기 영상신호에 따른 휘도로 발광하는 화상표시장치로서,
    상기 화소회로는, 상기 드라이브 트랜지스터의 소스에 접속되는 초기화 트랜지스터와, 상기 드라이브 트랜지스터의 게이트에 접속되는 기준전위 설정 트랜지스터를 구비하고,
    상기 초기화 트랜지스터는, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하여, 영상신호의 샘플링에 앞서 상기 드라이브 트랜지스터의 소스를 미리 소정의 전위로 초기화하고,
    상기 기준전위 설정 트랜지스터는, 그 행보다 시간적으로 선행하는 행의 주사선에 인가되는 제어신호에 의해 온 오프 동작하여, 상기 드라이브 트랜지스터의 소스의 전위가 초기화된 때 또는 그 후에 또한 영상신호의 샘플링에 앞서, 상기 드라이브 트랜지스터의 게이트를 미리 기준전위로 설정해 두는 것을 특징으로 하는 화상표시장치.
  4. 제 3항에 있어서,
    상기 초기화 트랜지스터가, 주사선으로부터 인가되는 제어신호에 의해 온 상태인 시간은, 1수평 주사 기간보다 긴 것을 특징으로 하는 화상표시장치.
  5. 제 3항에 있어서,
    상기 행 형상의 주사선과 평행하게, 행 형상의 전원구동선이 배치되고,
    각 전원구동선은, 각 발광 기간에 전원전압을 공급하고,
    상기 드라이브 트랜지스터는, 그 드레인이 대응하는 전원구동선에 접속되고, 상기 전원전압에 따라 출력전류를 발광소자에 공급하는 것을 특징으로 하는 화상표시장치.
  6. 제 3항에 있어서,
    상기 화소회로는, 상기 드라이브 트랜지스터의 드레인과 소정의 전원전위 사이에 접속된 스위칭 트랜지스터를 포함하고, 발광 기간 동안 도통하여, 상기 드라이브 트랜지스터로부터 발광소자에 출력전류를 흘려보내도록 한 것을 특징으로 하는 화상표시장치.
KR1020070051216A 2006-05-29 2007-05-28 화상표시장치 KR101424692B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006147536A JP2007316454A (ja) 2006-05-29 2006-05-29 画像表示装置
JPJP-P-2006-00147536 2006-05-29

Publications (2)

Publication Number Publication Date
KR20070114646A KR20070114646A (ko) 2007-12-04
KR101424692B1 true KR101424692B1 (ko) 2014-08-01

Family

ID=38749056

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070051216A KR101424692B1 (ko) 2006-05-29 2007-05-28 화상표시장치

Country Status (5)

Country Link
US (7) US9570048B2 (ko)
JP (1) JP2007316454A (ko)
KR (1) KR101424692B1 (ko)
CN (1) CN101140731B (ko)
TW (1) TW200813958A (ko)

Families Citing this family (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007316454A (ja) 2006-05-29 2007-12-06 Sony Corp 画像表示装置
JP4737120B2 (ja) * 2007-03-08 2011-07-27 セイコーエプソン株式会社 画素回路の駆動方法、電気光学装置および電子機器
JP2009031620A (ja) * 2007-07-30 2009-02-12 Sony Corp 表示装置及び表示装置の駆動方法
JP5256710B2 (ja) * 2007-11-28 2013-08-07 ソニー株式会社 El表示パネル
JP5176522B2 (ja) 2007-12-13 2013-04-03 ソニー株式会社 自発光型表示装置およびその駆動方法
JP5115180B2 (ja) * 2007-12-21 2013-01-09 ソニー株式会社 自発光型表示装置およびその駆動方法
JP2009157019A (ja) * 2007-12-26 2009-07-16 Sony Corp 表示装置と電子機器
JP5141363B2 (ja) 2008-05-03 2013-02-13 ソニー株式会社 半導体デバイス、表示パネル及び電子機器
JP5146090B2 (ja) * 2008-05-08 2013-02-20 ソニー株式会社 El表示パネル、電子機器及びel表示パネルの駆動方法
JP5235516B2 (ja) * 2008-06-13 2013-07-10 富士フイルム株式会社 表示装置及び駆動方法
KR20090132858A (ko) * 2008-06-23 2009-12-31 삼성전자주식회사 표시 장치 및 그 구동 방법
JP4844598B2 (ja) * 2008-07-14 2011-12-28 ソニー株式会社 走査駆動回路
JP5412770B2 (ja) 2008-09-04 2014-02-12 セイコーエプソン株式会社 画素回路の駆動方法、発光装置および電子機器
US8599222B2 (en) * 2008-09-04 2013-12-03 Seiko Epson Corporation Method of driving pixel circuit, light emitting device, and electronic apparatus
JP5369552B2 (ja) * 2008-09-04 2013-12-18 セイコーエプソン株式会社 画素回路の駆動方法、発光装置および電子機器
JP5260230B2 (ja) 2008-10-16 2013-08-14 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
KR101458373B1 (ko) * 2008-10-24 2014-11-06 엘지디스플레이 주식회사 유기전계 발광 디스플레이 장치
JP5088294B2 (ja) 2008-10-29 2012-12-05 ソニー株式会社 画像表示装置及び画像表示装置の駆動方法
JP2010107630A (ja) 2008-10-29 2010-05-13 Sony Corp 画像表示装置及び画像表示装置の駆動方法
KR101269000B1 (ko) * 2008-12-24 2013-05-29 엘지디스플레이 주식회사 유기전계 발광 디스플레이 장치 및 그 구동방법
JP2010243938A (ja) * 2009-04-09 2010-10-28 Sony Corp 表示装置およびその駆動方法
JP2010249955A (ja) * 2009-04-13 2010-11-04 Global Oled Technology Llc 表示装置
KR101525881B1 (ko) * 2009-11-24 2015-06-03 엘지디스플레이 주식회사 유기전계발광 표시장치 및 그 구동방법
JP2011145481A (ja) * 2010-01-14 2011-07-28 Sony Corp 表示装置、表示駆動方法
KR101048985B1 (ko) 2010-02-09 2011-07-12 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101048919B1 (ko) 2010-02-17 2011-07-12 삼성모바일디스플레이주식회사 유기전계발광 표시장치
CN101996579A (zh) * 2010-10-26 2011-03-30 华南理工大学 有源有机电致发光显示器的像素驱动电路及其驱动方法
CN103503056B (zh) * 2011-08-09 2015-12-09 株式会社日本有机雷特显示器 图像显示装置的驱动方法
KR20130112570A (ko) * 2012-04-04 2013-10-14 삼성디스플레이 주식회사 표시장치
TWI459352B (zh) * 2012-06-13 2014-11-01 Innocom Tech Shenzhen Co Ltd 顯示器
KR101970574B1 (ko) * 2012-12-28 2019-08-27 엘지디스플레이 주식회사 Oled 표시 장치
TWI634791B (zh) * 2013-02-27 2018-09-01 新力股份有限公司 Solid-state imaging device, driving method, and electronic device
CN103280182B (zh) * 2013-05-29 2015-04-15 中国科学院上海高等研究院 Amoled阈值电压的补偿方法及补偿电路
US9697767B2 (en) * 2013-07-08 2017-07-04 Boe Technology Group Co., Ltd. LED pixel unit circuit, driving method thereof, and display panel
CN103544917B (zh) * 2013-07-08 2016-01-06 京东方科技集团股份有限公司 发光二极管像素单元电路、其驱动方法及显示面板
JP6164059B2 (ja) * 2013-11-15 2017-07-19 ソニー株式会社 表示装置、電子機器、及び表示装置の駆動方法
KR102193054B1 (ko) * 2014-02-28 2020-12-21 삼성디스플레이 주식회사 표시 장치
CN103997403A (zh) * 2014-05-13 2014-08-20 李惠 基于压缩感知的无线传感器数据传输嵌入式监测系统
US9640114B2 (en) * 2014-06-19 2017-05-02 Stmicroelectronics International N.V. Device comprising a matrix of active OLED pixels with brightness adjustment, and corresponding method
KR102218779B1 (ko) * 2014-07-04 2021-02-19 엘지디스플레이 주식회사 Oled 표시 장치
KR102417120B1 (ko) * 2015-01-21 2022-07-06 삼성디스플레이 주식회사 유기발광표시장치
TWI543143B (zh) * 2015-04-16 2016-07-21 友達光電股份有限公司 像素控制電路及像素陣列控制電路
CN104751804A (zh) * 2015-04-27 2015-07-01 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关装置
KR102387392B1 (ko) * 2015-06-26 2022-04-19 삼성디스플레이 주식회사 화소, 화소의 구동방법 및 화소를 포함하는 유기발광 표시장치
CN104933989B (zh) * 2015-06-26 2017-04-26 京东方科技集团股份有限公司 检测电路、像素电信号采集电路、显示面板和显示装置
CN108877669A (zh) * 2017-05-16 2018-11-23 京东方科技集团股份有限公司 一种像素电路、驱动方法及显示装置
JP6914732B2 (ja) * 2017-05-29 2021-08-04 キヤノン株式会社 発光装置及び撮像装置
CN107393466B (zh) * 2017-08-14 2019-01-15 深圳市华星光电半导体显示技术有限公司 耗尽型tft的oled外部补偿电路
CN107507567B (zh) * 2017-10-18 2019-06-07 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法及显示装置
CN107978277B (zh) * 2018-01-19 2019-03-26 昆山国显光电有限公司 扫描驱动器及其驱动方法、有机发光显示器
KR102472141B1 (ko) * 2018-02-12 2022-12-01 삼성디스플레이 주식회사 표시 장치
CN108877667A (zh) * 2018-07-26 2018-11-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板及显示装置
KR102623794B1 (ko) * 2019-11-05 2024-01-10 엘지디스플레이 주식회사 발광표시장치 및 그 구동방법
CN110782838A (zh) * 2019-11-13 2020-02-11 京东方科技集团股份有限公司 像素驱动电路、驱动方法、显示面板及显示装置
CN111261113B (zh) * 2020-03-26 2021-08-06 合肥京东方卓印科技有限公司 显示面板、显示装置
CN115294938A (zh) * 2022-08-03 2022-11-04 武汉天马微电子有限公司 一种像素扫描电路、显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051360A (ko) * 2001-12-18 2003-06-25 산요 덴키 가부시키가이샤 표시 장치
WO2005055183A1 (ja) 2003-12-02 2005-06-16 Toshiba Matsushita Display Technology Co., Ltd. 自己発光型表示装置の駆動方法、自己発光型表示装置の表示制御装置、自己発光型表示装置の電流出力型駆動回路
US20050269959A1 (en) 2004-06-02 2005-12-08 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
JP2006084509A (ja) 2004-09-14 2006-03-30 Casio Comput Co Ltd 表示駆動装置及び表示装置並びにその駆動制御方法

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2821347B2 (ja) * 1993-10-12 1998-11-05 日本電気株式会社 電流制御型発光素子アレイ
US5684365A (en) 1994-12-14 1997-11-04 Eastman Kodak Company TFT-el display panel using organic electroluminescent media
US6198464B1 (en) * 1995-01-13 2001-03-06 Hitachi, Ltd. Active matrix type liquid crystal display system and driving method therefor
US5859630A (en) * 1996-12-09 1999-01-12 Thomson Multimedia S.A. Bi-directional shift register
JP3259774B2 (ja) * 1999-06-09 2002-02-25 日本電気株式会社 画像表示方法および装置
US7379039B2 (en) * 1999-07-14 2008-05-27 Sony Corporation Current drive circuit and display device using same pixel circuit, and drive method
TW522454B (en) * 2000-06-22 2003-03-01 Semiconductor Energy Lab Display device
KR100370286B1 (ko) * 2000-12-29 2003-01-29 삼성에스디아이 주식회사 전압구동 유기발광소자의 픽셀회로
WO2002075709A1 (fr) * 2001-03-21 2002-09-26 Canon Kabushiki Kaisha Circuit permettant d'actionner un element electroluminescent a matrice active
TW554558B (en) * 2001-07-16 2003-09-21 Semiconductor Energy Lab Light emitting device
US7456810B2 (en) * 2001-10-26 2008-11-25 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and driving method thereof
US7167169B2 (en) * 2001-11-20 2007-01-23 Toppoly Optoelectronics Corporation Active matrix oled voltage drive pixel circuit
US7071932B2 (en) * 2001-11-20 2006-07-04 Toppoly Optoelectronics Corporation Data voltage current drive amoled pixel circuit
JP2003255899A (ja) * 2001-12-28 2003-09-10 Sanyo Electric Co Ltd 表示装置
KR100906964B1 (ko) * 2002-09-25 2009-07-08 삼성전자주식회사 유기 전계발광 구동 소자와 이를 갖는 유기 전계발광 표시패널
JP3832415B2 (ja) * 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
KR100490622B1 (ko) * 2003-01-21 2005-05-17 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그 구동방법과 픽셀회로
TWI228696B (en) * 2003-03-21 2005-03-01 Ind Tech Res Inst Pixel circuit for active matrix OLED and driving method
JP2004294850A (ja) * 2003-03-27 2004-10-21 Windell Corp アクティブマトリックスディスプレイパネルに用いる有機発光画素及びその有機発光画素を用いたアクティブマトリックスディスプレイパネル
KR100497246B1 (ko) * 2003-04-01 2005-06-23 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100515299B1 (ko) * 2003-04-30 2005-09-15 삼성에스디아이 주식회사 화상 표시 장치와 그 표시 패널 및 구동 방법
JP4049037B2 (ja) * 2003-06-30 2008-02-20 ソニー株式会社 表示装置およびその駆動方法
TWI273541B (en) * 2003-09-08 2007-02-11 Tpo Displays Corp Circuit and method for driving active matrix OLED pixel with threshold voltage compensation
JP4486335B2 (ja) * 2003-09-30 2010-06-23 カシオ計算機株式会社 表示装置及び表示パネルの駆動方法
US6937215B2 (en) * 2003-11-03 2005-08-30 Wintek Corporation Pixel driving circuit of an organic light emitting diode display panel
US7859494B2 (en) * 2004-01-02 2010-12-28 Samsung Electronics Co., Ltd. Display device and driving method thereof
GB2411758A (en) * 2004-03-04 2005-09-07 Seiko Epson Corp Pixel circuit
JP4687943B2 (ja) * 2004-03-18 2011-05-25 奇美電子股▲ふん▼有限公司 画像表示装置
KR100560449B1 (ko) * 2004-04-29 2006-03-13 삼성에스디아이 주식회사 발광 표시 패널 및 발광 표시 장치
KR100560450B1 (ko) * 2004-04-29 2006-03-13 삼성에스디아이 주식회사 발광 표시 패널 및 발광 표시 장치
KR101142994B1 (ko) * 2004-05-20 2012-05-08 삼성전자주식회사 표시 장치 및 그 구동 방법
JP4103850B2 (ja) * 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
KR101080351B1 (ko) * 2004-06-22 2011-11-04 삼성전자주식회사 표시 장치 및 그 구동 방법
KR100636483B1 (ko) * 2004-06-25 2006-10-18 삼성에스디아이 주식회사 트랜지스터와 그의 제조방법 및 발광 표시장치
KR100662978B1 (ko) * 2004-08-25 2006-12-28 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR100673759B1 (ko) * 2004-08-30 2007-01-24 삼성에스디아이 주식회사 발광 표시장치
KR100604057B1 (ko) * 2004-09-24 2006-07-24 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
JP4364849B2 (ja) * 2004-11-22 2009-11-18 三星モバイルディスプレイ株式會社 発光表示装置
KR100602352B1 (ko) * 2004-11-22 2006-07-18 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
JP4594215B2 (ja) * 2004-11-26 2010-12-08 三星モバイルディスプレイ株式會社 順次走査及び飛び越し走査兼用の駆動回路
JP4923410B2 (ja) 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
KR100719924B1 (ko) * 2005-04-29 2007-05-18 비오이 하이디스 테크놀로지 주식회사 유기 전계발광 표시장치
JP2007316454A (ja) * 2006-05-29 2007-12-06 Sony Corp 画像表示装置
CN101401145B (zh) * 2006-06-15 2012-06-13 夏普株式会社 电流驱动型显示装置和像素电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051360A (ko) * 2001-12-18 2003-06-25 산요 덴키 가부시키가이샤 표시 장치
WO2005055183A1 (ja) 2003-12-02 2005-06-16 Toshiba Matsushita Display Technology Co., Ltd. 自己発光型表示装置の駆動方法、自己発光型表示装置の表示制御装置、自己発光型表示装置の電流出力型駆動回路
US20050269959A1 (en) 2004-06-02 2005-12-08 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
JP2006084509A (ja) 2004-09-14 2006-03-30 Casio Comput Co Ltd 表示駆動装置及び表示装置並びにその駆動制御方法

Also Published As

Publication number Publication date
US20140285408A1 (en) 2014-09-25
US9570048B2 (en) 2017-02-14
US20200066231A1 (en) 2020-02-27
US9001012B2 (en) 2015-04-07
US10062361B2 (en) 2018-08-28
JP2007316454A (ja) 2007-12-06
US20150228252A1 (en) 2015-08-13
US10438565B2 (en) 2019-10-08
CN101140731A (zh) 2008-03-12
US20170316759A1 (en) 2017-11-02
US20180357983A1 (en) 2018-12-13
US10885878B2 (en) 2021-01-05
US9013378B2 (en) 2015-04-21
KR20070114646A (ko) 2007-12-04
TW200813958A (en) 2008-03-16
US20070273620A1 (en) 2007-11-29
TWI379269B (ko) 2012-12-11
US20140320384A1 (en) 2014-10-30
CN101140731B (zh) 2011-08-10
US9734799B2 (en) 2017-08-15

Similar Documents

Publication Publication Date Title
KR101424692B1 (ko) 화상표시장치
US11170721B2 (en) Pixel circuit and display apparatus
JP4923527B2 (ja) 表示装置及びその駆動方法
JP5115180B2 (ja) 自発光型表示装置およびその駆動方法
JP4923410B2 (ja) 画素回路及び表示装置
JP4983018B2 (ja) 表示装置及びその駆動方法
JP5217500B2 (ja) El表示パネルモジュール、el表示パネル、集積回路装置、電子機器及び駆動制御方法
JP2006133542A (ja) 画素回路及び表示装置
KR20070051748A (ko) 표시장치 및 그 구동방법
JP2010266492A (ja) 画素回路、表示装置、画素回路の駆動方法
JP2006317696A (ja) 画素回路および表示装置、並びに画素回路の制御方法
JP2007148128A (ja) 画素回路
JP2007108380A (ja) 表示装置および表示装置の駆動方法
JP5152094B2 (ja) 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法
JP2006018167A (ja) 画素回路及び表示装置とこれらの駆動方法
JP2007316453A (ja) 画像表示装置
JP4182919B2 (ja) 画素回路および表示装置
JP2008026468A (ja) 画像表示装置
JP2006243525A (ja) 表示装置
JP2007108379A (ja) 画素回路、表示装置および表示装置の駆動方法
JP4930547B2 (ja) 画素回路及び画素回路の駆動方法
JP2012088724A (ja) 画素回路および表示装置
JP2011191620A (ja) 表示装置、表示駆動方法
JP5099069B2 (ja) 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法
KR20230091553A (ko) 전계 발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant