CN115294938A - 一种像素扫描电路、显示面板及显示装置 - Google Patents

一种像素扫描电路、显示面板及显示装置 Download PDF

Info

Publication number
CN115294938A
CN115294938A CN202210927486.8A CN202210927486A CN115294938A CN 115294938 A CN115294938 A CN 115294938A CN 202210927486 A CN202210927486 A CN 202210927486A CN 115294938 A CN115294938 A CN 115294938A
Authority
CN
China
Prior art keywords
transistor
module
control signal
node
pixel circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210927486.8A
Other languages
English (en)
Other versions
CN115294938B (zh
Inventor
张蒙蒙
李玥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202210927486.8A priority Critical patent/CN115294938B/zh
Publication of CN115294938A publication Critical patent/CN115294938A/zh
Application granted granted Critical
Publication of CN115294938B publication Critical patent/CN115294938B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种像素扫描电路、显示面板及显示装置,调整像素电路包括有第一晶体管和第二晶体管,且第二控制信号的使能阶段与调整像素电路的数据写入模块接入的数据写入控制信号的使能阶段相同,因此在调整像素电路的数据写入模块将数据电压通过驱动晶体管和连接模块写入至第一节点的同时,第二晶体管将参考电压写入第五节点。由于数据电压与参考电压的压差较小,因此在数据写入模块停止数据电压写入后,减小甚至消除了由于连接模块未关断或关断不及时导致的第一节点至第五节点的漏流;亦即,改善了调整像素电路中第一节点至第四节点之间存在的漏流问题,提高了像素扫描电路的可靠性,提高了显示面板的显示效果。

Description

一种像素扫描电路、显示面板及显示装置
技术领域
本发明涉及显示技术领域,更为具体地说,涉及一种像素扫描电路、显示面板及显示装置。
背景技术
有机发光显示装置具有自发光、驱动电压低、发光效率高、响应速度快、轻薄、对比度高等优点,被认为是下一代最具有发展潜力显示装置。有机发光显示装置中包括有多个驱动电路和多行的像素电路,驱动电路用于为像素电路提供控制信号,以控制像素电路输出驱动电流而控制发光元件点亮。驱动电路设置于显示装置的边框区域,为了解决边框区域布线繁琐和宽度较大的问题,现有技术通常将驱动电路和像素电路设计为一驱多的结构,即一个驱动电路驱动多行的像素电路,由此导致现有像素电路中易出现漏流的现象,导致像素电路的可靠性较差。
发明内容
有鉴于此,本发明提供了一种像素扫描电路、显示面板及显示装置,有效解决现有存在的技术问题,改善了调整像素电路中第一节点至第四节点之间存在的漏流问题,提高了像素扫描电路的可靠性,提高了显示面板的显示效果。
为实现上述目的,本发明提供的技术方案如下:
一种像素扫描电路,所述扫描电路包括:第一像素电路至第N像素电路,N为大于或等于2的整数;
第i像素电路包括驱动晶体管、复位模块、连接模块、第一保持模块、数据写入模块、第一发光控制模块和第二发光控制模块,所述驱动晶体管的控制端、所述第一保持模块的第二端、所述复位模块的第二端和所述连接模块的第二端均电连接于第一节点,所述复位模块的第一端接入复位电压,所述第一保持模块的第一端和所述第一发光控制模块的第一端均接入电源电压,所述第一发光控制模块的第二端、所述驱动晶体管的第一端和所述数据写入模块的第二端均电连接于第二节点,所述数据写入模块的第一端接入第i数据电压,所述连接模块的第一端、所述驱动晶体管的第二端和所述第二发光控制模块的第一端均电连接于第三节点,所述第二发光控制模块的第二端与第i发光元件电连接于第四节点,i为小于或等于N的正整数;
其中,所述第一像素电路至所述第N像素电路的复位模块的控制端均接入同一复位控制信号,所述第一像素电路至所述第N像素电路的连接模块的控制端均接入同一连接控制信号,所述第一像素电路至所述第N像素电路的第一发光控制模块的控制端接入第一发光控制信号,所述第一像素电路至所述第N像素电路的第二发光控制模块的控制端均接入第二发光控制信号,所述第i像素电路的数据写入模块的控制端接入第i数据写入控制信号;
以及,所述第一像素电路至所述第N像素电路中包括至少一个调整像素电路,所述调整像素电路还包括第一晶体管和第二晶体管,所述第一晶体管的第一端与所述第三节点电连接,所述第一晶体管的第二端、所述第二晶体管的第二端和所述第二发光控制模块的第一端均电连接于第五节点,所述第二晶体管的第一端接入参考电压,所述第一晶体管的控制端接入第一控制信号,所述第二晶体管的控制端接入第二控制信号,其中,所述第一控制信号的使能阶段与所述第一发光控制信号的使能阶段和所述第二发光控制信号的使能阶段相同,所述第二控制信号的使能阶段与所述调整像素电路的数据写入模块接入的数据写入控制信号的使能阶段相同。
相应的,本发明还提供了一种显示面板,所述显示面板包括上述的像素扫描电路。
相应的,本发明还提供了一种显示装置,所述显示装置包括上述的显示面板。
相较于现有技术,本发明提供的技术方案至少具有以下优点:
本发明提供了一种像素扫描电路、显示面板及显示装置,调整像素电路包括有第一晶体管和第二晶体管,且第二控制信号的使能阶段与调整像素电路的数据写入模块接入的数据写入控制信号的使能阶段相同,因此在调整像素电路的数据写入模块将数据电压通过驱动晶体管和连接模块写入至第一节点的同时,第二晶体管将参考电压写入第五节点。由于数据电压与参考电压的压差较小,因此在数据写入模块停止数据电压写入后,减小甚至消除了由于连接模块未关断或关断不及时导致的第一节点至第五节点的漏流;亦即,改善了调整像素电路中第一节点至第四节点之间存在的漏流问题,提高了像素扫描电路的可靠性,提高了显示面板的显示效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种像素扫描电路的结构示意图;
图2为本发明实施例提供的另一种像素扫描电路的结构示意图;
图3为本发明实施例提供的一种时序图;
图4为本发明实施例提供的又一种像素扫描电路的结构示意图;
图5为本发明实施例提供的又一种像素扫描电路的结构示意图;
图6为本发明实施例提供的另一种时序图;
图7为本发明实施例提供的又一种像素扫描电路的结构示意图;
图8为本发明实施例提供的又一种像素扫描电路的结构示意图;
图9为本发明实施例提供的又一种像素扫描电路的结构示意图;
图10为本发明实施例提供的又一种像素扫描电路的结构示意图;
图11为本发明实施例提供的又一种像素扫描电路的结构示意图;
图12为本发明实施例提供的又一种像素扫描电路的结构示意图;
图13为本发明实施例提供的又一种像素扫描电路的结构示意图;
图14为本发明实施例提供的又一种像素扫描电路的结构示意图;
图15为本发明实施例提供的一种显示面板的结构示意图;
图16为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
正如背景技术所述,驱动电路设置于显示装置的边框区域,为了解决边框区域布线繁琐和宽度较大的问题,现有技术通常将驱动电路和像素电路设计为一驱多的结构,即一个驱动电路驱动多行的像素电路,由此导致现有像素电路中易出现漏流的现象,导致像素电路的可靠性较差。
基于此,本发明实施例提供了一种像素扫描电路、显示面板及显示装置,有效解决现有存在的技术问题,改善了调整像素电路中第一节点至第四节点之间存在的漏流问题,提高了像素扫描电路的可靠性,提高了显示面板的显示效果。
为实现上述目的,本发明实施例提供的技术方案如下,具体结合图1至图16对本发明实施例提供的技术方案进行详细的描述。
参考图1所示,为本发明实施例提供的一种像素扫描电路的结构示意图,其中,所述扫描电路包括:第一像素电路A1至第N像素电路An,N为大于或等于2的整数;
第i像素电路Ai包括驱动晶体管T0、复位模块100、连接模块200、第一保持模块300、数据写入模块400、第一发光控制模块510和第二发光控制模块520,所述驱动晶体管T0的控制端、所述第一保持模块300的第二端、所述复位模块100的第二端和所述连接模块200的第二端均电连接于第一节点N1,所述复位模块100的第一端接入复位电压Vref1,所述第一保持模块300的第一端和所述第一发光控制模块510的第一端均接入电源电压PVDD,所述第一发光控制模块510的第二端、所述驱动晶体管T0的第一端和所述数据写入模块400的第二端均电连接于第二节点N2,所述数据写入模块400的第一端接入第i数据电压DaTai,所述连接模块200的第一端、所述驱动晶体管T0的第二端和所述第二发光控制模块520的第一端均电连接于第三节点N3,所述第二发光控制模块520的第二端与第i发光元件60i电连接于第四节点N4,i为小于或等于N的正整数。
其中,所述第一像素电路A1至所述第N像素电路An的复位模块100的控制端均接入同一复位控制信号S1,所述第一像素电路A1至所述第N像素电路An的连接模块200的控制端均接入同一连接控制信号S2,所述第一像素电路A1至所述第N像素电路An的第一发光控制模块510的控制端接入第一发光控制信号EM1,所述第一像素电路A1至所述第N像素电路An的第二发光控制模块520的控制端均接入第二发光控制信号EM2,第一发光控制信号EM1和第二发光控制信号EM2的使能阶段相同,所述第i像素电路Ai的数据写入模块400的控制端接入第i数据写入控制信号SPi。
以及,所述第一像素电路A1至所述第N像素电路An中包括至少一个调整像素电路,所述调整像素电路还包括第一晶体管T1和第二晶体管T2,所述第一晶体管T1的第一端与所述第三节点N3电连接,所述第一晶体管T1的第二端、所述第二晶体管T2的第二端和所述第二发光控制模块520的第一端均电连接于第五节点N5,所述第二晶体管T2的第一端接入参考电压Vr,所述第一晶体管T1的控制端接入第一控制信号K1,所述第二晶体管T2的控制端接入第二控制信号K2,其中,所述第一控制信号K1的使能阶段与所述第一发光控制信号EM1的使能阶段和所述第二发光控制信号EM2的使能阶段相同,所述第二控制信号K2的使能阶段与所述调整像素电路的数据写入模块400接入的数据写入控制信号的使能阶段相同。
可以理解的,本发明实施例提供的技术方案,调整像素电路包括有第一晶体管和第二晶体管,且第二控制信号的使能阶段与调整像素电路的数据写入模块接入的数据写入控制信号的使能阶段相同,因此在调整像素电路的数据写入模块将数据电压通过驱动晶体管和连接模块写入至第一节点的同时,第二晶体管将参考电压写入第五节点。本发明实施例提供的参考电压与调整像素电路中数据电压的值基本一致,参考电压与调整像素电路中数据电压的差值不小于0且不大于驱动晶体管的阈值电压的绝对值;由于数据电压与参考电压的压差较小,因此在数据写入模块停止数据电压写入后,第一节点和第五节点的压差较小,减小甚至消除了由于连接模块未关断或关断不及时导致的第一节点至第五节点的漏流;亦即,改善了调整像素电路中第一节点至第四节点之间存在的漏流问题,提高了像素扫描电路的可靠性,提高了显示面板的显示效果。
下面以本发明适用的具体电路对技术方案进行详细描述。需要说明的是,本发明提供的复位模块、第一保持模块、连接模块、数据写入模块、第一发光控制模块和第二发光控制模块等组成结构并不局限于下面提供的具体组成电路,在其他实施例中还可以为其他组成电路。
如图2所示,为本发明实施例提供的另一种像素扫描电路的结构示意图,其中,在所述第i像素电路Ai中:
所述复位模块100包括复位晶体管Tv,所述复位晶体管Tv的第一端接入所述复位电压Vref1,所述复位晶体管Tv的第二端与所述第一节点N1电连接,所述复位晶体管Tv的栅极接入所述复位控制信号S1。
所述连接模块200包括连接晶体管Tx,所述连接晶体管Tx的第一端与所述第一节点N1电连接,所述连接晶体管Tx的第二端与所述第三节点N3电连接,所述连接晶体管Tx的栅极接入所述连接控制信号S2。
所述第一保持模块300包括第一电容C1,所述第一电容C1的第一端接入所述电源电压PVDD,所述第一电容C1的第二端与所述第二节点N2电连接。
所述数据写入模块400包括数据写入晶体管Td,所述数据写入晶体管Td的第一端接入所述第i数据电压Datai,所述数据写入晶体管Td的第二端与所述第二节点N2电连接,所述数据写入晶体管Td的栅极接入所述第i数据写入控制信号SPi。
所述第一发光控制模块510包括第一发光控制晶体管Te1,所述第一发光控制晶体管Te1的第一端接入所述电源电压PVDD,所述第一发光控制晶体管Te1的第二端与所述第二节点N2电连接,所述第一发光控制晶体管Te1的栅极接入所述第一发光控制信号EM1。所述第二发光控制模块520包括第二发光控制晶体管Te2,所述第二发光控制晶体管Te2的第一端与所述第三节点N3电连接,所述第二发光控制晶体管Te2的第二端与所述第四节点N4电连接,所述第二发光控制晶体管Te2的栅极接入所述第二发光控制信号EM2;且当所述第i像素电路为所述调整像素电路时,所述第二发光控制晶体管Te2的第一端与所述第一晶体管T1的第二端电连接,所述第二发光控制晶体管Te2的第二端与所述第四节点N4电连接,所述第二发光控制晶体管Te2的栅极接入所述第二发光控制信号EM2。
在本发明一实施例中,本发明对于像素电路中各个模块包括的晶体管、驱动晶体管T0、第一晶体管T1和第二晶体管T2的导通类型不做具体限制,其可以为N型晶体管,还可以为P型晶体管。为了便于描述,下面以复位晶体管Tv和连接晶体管Tx均为N型晶体管,而驱动晶体管T0、第一晶体管T1、第二晶体管T2、第一发光控制晶体管Te1、第二发光控制晶体管Te2和数据写入晶体管Td均为P型晶体管为例进行说明。结合图2和图3所示,图3为本发明实施例提供的一种时序图,像素扫描电路的工作过程包括依次进行的复位阶段M1、数据写入阶段M2和发光阶段M3。
在复位阶段M1,复位控制信号S1进入使能阶段的高电平,以控制第一像素电路A1至第N像素电路An的复位晶体管Tv导通,将复位电压Vref1传输至第一节点N1进行复位。同时,像素电路中其余晶体管为关断状态。
在数据写入阶段M2,连接控制信号S2进入使能阶段的高电平,以控制第一像素电路A1至第N像素电路An的连接晶体管Tx导通,将第一节点N1和第三节点N3导通。以及,第一数据写入控制信号SP1至第N数据写入控制信号SP2依次衔接进入使能阶段为低电平(即第i数据写入控制信号SPi使能完成后,第i+1数据写入控制信号SP(i+1)进行使能),依次将第一数据电压Data1至第N数据电压Datan写入至相应像素电路的第一节点N1。同时,调整像素电路中第二控制信号K2进入使能阶段为低电平,以控制第二晶体管T2导通将参考电压Vr传输至第五节点N5,其中,参考电压Vr可以与调整像素电路对应的数据电压Data相同,则第五节点N5处的电压与第一节点N1处的电压的压差较小且恒定接近与驱动晶体管T0的阈值电压的大小。像素电路中其余晶体管保持为关断状态。此时,在第i数据写入控制信号SPi使能完成后,而第i+1数据写入控制信号SP(i+1)甚至顺序的更多数据写入控制信号进行使能阶段时,第i像素电路Ai的连接晶体管Tx依然保持导通状态,因此存在第一节点N1至第五节点N5的漏流路径,本发明提供的第五节点N5处的电压与第一节点N1处的电压的压差较小,故而能够减少甚至消除第一节点N1至第五节点N5的漏流,提高了像素扫描电路的可靠性。
在发光阶段M3,第一发光控制信号EM1和第二发光控制信号EM2进入使能阶段为电平,以及第一控制信号K1进入使能阶段为低电平,以控制第一第一像素电路A1至第N像素电路An的第一发光控制晶体管Te1、第二发光控制晶体管Te2和第一晶体管T1导通,将驱动晶体管T0生成的驱动电流传输至各自相应的发光元件进行点亮。
在图1和图2所示像素扫描电路结构的基础上,本发明实施例提供的像素电路中还可以包括有连接于第四节点的辅助复位模块。如图4所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,所述第i像素电路还包括辅助复位模块710,所述辅助复位模块710的第一端接入辅助复位电压Vref2,所述辅助复位模块710的第二端与所述第四节点N4电连接,所述辅助复位模块710的控制端接入辅助复位控制信号Sf,所述辅助复位控制信号Sf的使能阶段与所述第i数据写入控制信号SPi的使能阶段相同,以在第i数据写入控制信号SPi使能阶段时,将辅助复位电压Vref2传输至第四节点N4进行复位,提高电路性能。
本发明实施例提供的辅助复位模块710可以包括辅助复位晶体管。继续如图4所示,所述辅助复位模块710包括辅助复位晶体管Tf,所述辅助复位晶体管Tf的第一端接入所述辅助复位电压Vref2,所述辅助复位晶体管Tf的第二端与所述第四节点N4电连接,所述辅助复位晶体管Tf的栅极接入所述辅助复位控制信号Sf。可选的,本发明实施例提供的辅助复位晶体管Tf的导通类型与数据写入晶体管Td的导通类型相同,如图4所示的第i像素电路Ai中数据写入晶体管Td和辅助复位晶体管Tf均为P型晶体管(在本发明其他实施例中还可以为N型晶体管);进而,在第i像素电路中,辅助复位控制信号Sf可以与第i数据写入控制信号SPi为同一控制信号,达到减小布线端口和走线的目的。
在本发明一实施例中,本发明提供的像素电路还可以包括有电压偏置模块。如图5所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,所述第i像素电路Ai还包括电压偏置模块800,所述电压偏置模块800的第一端接入偏置电压Vh,所述电压偏置模块800的第二端与所述第二节点N2电连接,所述第一像素电路A1至所述第N像素电路An的电压偏置模块800的控制端均接入同一偏置控制信号Sh。
继续如图5所示,所述电压偏置模块800包括电压偏置晶体管Th,所述电压偏置晶体管Th的第一端接入偏置电压Vh,所述电压偏置晶体管Th的第二端与所述第二节点N2电连接,所述电压偏置晶体管Th的栅极接入偏置控制信号Sh。下面以电压偏置晶体管Th为P型晶体管为例进行工作过程的说明。需要说明的是,在本发明其他实施例中,电压偏置晶体管Th还可以为其N型晶体管。
结合图5和图6所示,图6为本发明实施例提供的另一种时序图,其中,像素扫描电路的工作过程包括依次进行的复位阶段M1、数据写入阶段M2、电压偏置阶段M21和发光阶段M3。
在复位阶段M1,复位控制信号S1进入使能阶段的高电平,以控制第一像素电路A1至第N像素电路An的复位晶体管Tv导通,将复位电压Vref1传输至第一节点N1进行复位。同时,像素电路中其余晶体管为关断状态。
在数据写入阶段M2,连接控制信号S2进入使能阶段的高电平,以控制第一像素电路A1至第N像素电路An的连接晶体管Tx导通,将第一节点N1和第三节点N3导通。以及,第一数据写入控制信号SP1至第N数据写入控制信号SP2依次衔接进入使能阶段为低电平(即第i数据写入控制信号SPi使能完成后,第i+1数据写入控制信号SP(i+1)进行使能),依次将第一数据电压Data1至第N数据电压Datan写入至相应像素电路的第一节点N1。同时,调整像素电路中第二控制信号K2进入使能阶段为低电平,以控制第二晶体管T2导通将参考电压Vr传输至第五节点N5,其中,参考电压Vr可以与调整像素电路对应的数据电压Data相同,则第五节点N5处的电压与第一节点N1处的电压的压差较小且恒定接近与驱动晶体管T0的阈值电压的大小。像素电路中其余晶体管保持为关断状态。此时,在第i数据写入控制信号SPi使能完成后,而第i+1数据写入控制信号SP(i+1)甚至顺序的更多数据写入控制信号进行使能阶段时,第i像素电路Ai的连接晶体管Tx依然保持导通状态,因此存在第一节点N1至第五节点N5的漏流路径,本发明提供的第五节点N5处的电压与第一节点N1处的电压的压差较小,故而能够减少甚至消除第一节点N1至第五节点N5的漏流,提高了像素扫描电路的可靠性。
在电压偏置阶段M21,偏置控制信号Sh进入使能阶段为低电平,以控制第一像素电路A1至所述第N像素电路An的电压偏置晶体管Th导通,将偏置电压Vh输入至第二节点N2。同时,像素电路中其余晶体管为关断状态。
在发光阶段M3,第一发光控制信号EM1和第二发光控制信号EM2进入使能阶段为电平,以及第一控制信号K1进入使能阶段为低电平,以控制第一第一像素电路A1至第N像素电路An的第一发光控制晶体管Te1、第二发光控制晶体管Te2和第一晶体管T1导通,将驱动晶体管T0生成的驱动电流传输至各自相应的发光元件进行点亮。
在图5所示像素扫描电路结构的基础上,本发明实施例提供的像素电路中还可以包括有连接于第四节点的辅助复位模块。如图7所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,所述第i像素电路Ai还包括辅助复位模块720,所述辅助复位模块720的第一端接入辅助复位电压Vref2,所述辅助复位模块720的第二端与所述第四节点N4电连接,所述辅助复位模块720的控制端接入辅助复位控制信号Sf,所述辅助复位控制信号Sf的使能阶段与所述偏置控制信号Sh的使能阶段相同,以在偏置控制信号Sh使能阶段时,将辅助复位电压Vref2传输至第四节点N4进行复位,提高电路性能。
本发明实施例提供的辅助复位模块710可以包括辅助复位晶体管。继续如图7所示,所述辅助复位模块720包括辅助复位晶体管Tf,所述辅助复位晶体管Tf的第一端接入所述辅助复位电压Vref2,所述辅助复位晶体管Tf的第二端与所述第四节点N4电连接,所述辅助复位晶体管Tf的栅极接入所述辅助复位控制信号Sf。可选的,本发明实施例提供的辅助复位晶体管Tf的导通类型与电压偏置晶体管Th的导通类型相同,如图7所示的第i像素电路Ai中电压偏置晶体管Th和辅助复位晶体管Tf均为P型晶体管(在本发明其他实施例中还可以为N型晶体管);进而,在第i像素电路Ai中,辅助复位控制信号Sf可以与偏置控制信号Sh为同一控制信号,达到减小布线端口和走线的目的。
在本发明上述任意一实施例中,当第i像素电路为调整像素电路时,在第i像素电路中,本发明提供的第二晶体管的第一端接入的参考电压可以为第i数据电压;其中,该第二晶体管可以直接与第i数据电压的信号线电连接,还可以间接与第i数据电压的信号线电连接。如图8所示,为本发明实施例提供的一又一种像素扫描电路的结构示意图,其中,所述第二晶体管T2的第一端与所述调整像素电路的数据写入模块400的第一端电连接;亦即,第二晶体管T2的第一端与调整像素电路中数据写入晶体管Td的第一端电连接,使得第二晶体管T2与调整像素电路的数据电压的信号线直接电连接。
或者如图9所述,为本发明实施例提供的又一种像素扫描电路的结构示意图,其中,所述第二晶体管T2的第一端与所述调整像素电路的数据写入模块400的第二端电连接;亦即,第二晶体管T2的第一端与调整像素电路中数据写入晶体管Td的第二端电连接,使得第二晶体管T2与调整像素电路的数据电压的信号线间接电连接。
可以理解的,在调整像素电路的数据写入模块进行数据电压写入时,该调整像素电路的第二晶体管T2导通将数据电压写入至第五节点N5;而后当该调整像素电路停止写入数据电压且连接模块保持导通或关断不及时的情况下,由于第一节点N1和第五节点N5之间压差较小且接近与驱动晶体管T0的阈值电压的大小,故而能够减少第一节点N1至第五节点N5的漏流,提高了像素扫描电路的可靠性。
进一步的,本发明实施例还可以在第二晶体管前连接一呈二极管连接的晶体管,进而在数据写入阶段时将第一节点和第五节点的电压调整至更加近似甚至相同,进一步提高像素扫描电路的可靠性。如图10所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,其中,所述调整像素电路还包括与所述第二晶体管T2的第一端电连接的第三晶体管T3,所述第三晶体管T3呈二极管连接,其中,所述第三晶体管T3的第一端接入所述参考电压Vr,所述第三晶体管T3的第二端与所述第二晶体管T2的第一端电连接。如图10所示,本发明实施例提供的第三晶体管T3可以为P型晶体管,其中,第三晶体管T3的源极和其栅极相连而连接于第二晶体管T2的第一端,第三晶体管T3的漏极接入参考电压Vr。或者,如图11所示,本发明实施例提供的第三晶体管T3还可以为N型晶体管,其中,第三晶体管T3的源极和其栅极相连而接入参考电压Vr,第三晶体管T3的漏极与第二晶体管T2的第一端电连接。
可以理解的,本发明实施实施例在第二晶体管前连接一呈二极管连接的第三晶体管,在调整像素电路的数据写入模块进行数据电压写入时,数据电压通过驱动晶体管T0写入第一节点N1,且写入到第一节点N1的电压大小为数据电压减去驱动晶体管T0的阈值电压绝对值;同时,该调整像素电路的第三晶体管T3和第二晶体管T2导通将数据电压写入至第五节点N5,且写入到第五节点N5的电压大小为数据电压减去第三晶体管T3的阈值电压绝对值;由此,将第三晶体管T3和驱动晶体管T0的阈值电压设计为相同,当该调整像素电路停止写入数据电压且连接模块保持导通或关断不及时的情况下,由于第一节点N1和第五节点N5之间压差为0,故而能够消除第一节点N1至第五节点N5的漏流,进一步提高像素扫描电路的可靠性。
如图12所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,其中,所述调整像素电路还包括第二保持模块900,所述第二保持模块900的第一端接入保持电压Vs,所述第二保持模块900的第二端与所述第五节点N5电连接,在数据写入阶段时通过第二保持模块900来保持第五节点N5的电压,进一步改善第一节点N1至第五节点N5之间的漏流问题。如图12所示,本发明实施例提供的所述第二保持模块900包括第二电容C2,所述第二电容C2的第一端接入所述保持电压Vs,所述第二电容C2的第二端与所述第五节点N5电连接。
在本发明上述任意一实施例中,本发明提供的所述复位晶体管Tv和所述连接晶体管Tx中至少之一者为金属氧化物晶体管。其中,本发明实施例提供的复位晶体管Tv和连接晶体管Tx中至少之一为IGZO晶体管,由于IGZO晶体管为高电平开启且低电平关闭,进而能够减小复位晶体管Tv和连接晶体管Tx的关态电流,提高电路性能。
如图13所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,其中,本发明提供的所述第一发光控制晶体管Te1、所述第二发光控制晶体管Te2和所述第一晶体管T1的使能阶段相同,将所述第一发光控制晶体管Te1、所述第二发光控制晶体管Te2和所述第一晶体管T1的导通类型设置为相同,所述第一发光控制晶体管Te1的栅极、所述第二发光控制晶体管Te2的栅极和所述第一晶体管T1的栅极接入同一控制信号,由此达到减小电路的布线的目的。
如图14所示,为本发明实施例提供的又一种像素扫描电路的结构示意图,在所述调整像素电路中,所述数据写入晶体管Td和所述第二晶体管T2的使能阶段相同,将所述数据写入晶体管Td和所述第二晶体管T2的导通类型设置为相同,所述数据写入晶体管Td的栅极和所述第二晶体管T2的栅极接入同一控制信号,由此达到减小电路的布线的目的。
相应的,本发明实施例还提供了一种显示面板,所述显示面板包括上述任意一实施例提供的像素扫描电路。
如图15所示,为本发明实施例提供的一种显示面板的结构示意图,其中,显示面板包括:
多个像素电路行组10,任意一所述像素电路行组10包括第一像素电路行11至第N像素电路行1n,第i像素电路行1i包括所述第i像素电路Ai。
多个级联的驱动电路20,所述驱动电路20与所述像素电路行组10电连接,所述驱动电路20用于为所述像素电路行组10提供所述复位控制信号S1、所述连接控制信号S2、所述第一发光控制信号EM1、所述第二发光控制信号EM2和所述第i数据写入控制信号SPi。
相应的,本发明实施例还提供了一种显示装置,所述显示装置包括上述任意一实施例提供的显示面板。
参考图16所示,为本发明实施例提供的一种显示装置的结构示意图,其中,本发明实施例提供的显示装置1000可以为移动终端。需要说明的是,本发明实施例提供的显示装置还可以为笔记本、平板电脑、电脑、可穿戴设备等,对此本发明不做具体限制。
本发明提供了一种像素扫描电路、显示面板及显示装置,调整像素电路包括有第一晶体管和第二晶体管,且第二控制信号的使能阶段与调整像素电路的数据写入模块接入的数据写入控制信号的使能阶段相同,因此在调整像素电路的数据写入模块将数据电压通过驱动晶体管和连接模块写入至第一节点的同时,第二晶体管将参考电压写入第五节点。由于数据电压与参考电压的压差较小,因此在数据写入模块停止数据电压写入后,减小甚至消除了由于连接模块未关断或关断不及时导致的第一节点至第五节点的漏流;亦即,改善了调整像素电路中第一节点至第四节点之间存在的漏流问题,提高了像素扫描电路的可靠性,提高了显示面板的显示效果。
在本发明的描述中,需要理解的是,如出现术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
此外,如出现术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,如出现术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接或彼此可通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本发明中,如出现术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (17)

1.一种像素扫描电路,其特征在于,所述扫描电路包括:第一像素电路至第N像素电路,N为大于或等于2的整数;
第i像素电路包括驱动晶体管、复位模块、连接模块、第一保持模块、数据写入模块、第一发光控制模块和第二发光控制模块,所述驱动晶体管的控制端、所述第一保持模块的第二端、所述复位模块的第二端和所述连接模块的第二端均电连接于第一节点,所述复位模块的第一端接入复位电压,所述第一保持模块的第一端和所述第一发光控制模块的第一端均接入电源电压,所述第一发光控制模块的第二端、所述驱动晶体管的第一端和所述数据写入模块的第二端均电连接于第二节点,所述数据写入模块的第一端接入第i数据电压,所述连接模块的第一端、所述驱动晶体管的第二端和所述第二发光控制模块的第一端均电连接于第三节点,所述第二发光控制模块的第二端与第i发光元件电连接于第四节点,i为小于或等于N的正整数;
其中,所述第一像素电路至所述第N像素电路的复位模块的控制端均接入同一复位控制信号,所述第一像素电路至所述第N像素电路的连接模块的控制端均接入同一连接控制信号,所述第一像素电路至所述第N像素电路的第一发光控制模块的控制端接入第一发光控制信号,所述第一像素电路至所述第N像素电路的第二发光控制模块的控制端均接入第二发光控制信号,所述第i像素电路的数据写入模块的控制端接入第i数据写入控制信号;
以及,所述第一像素电路至所述第N像素电路中包括至少一个调整像素电路,所述调整像素电路还包括第一晶体管和第二晶体管,所述第一晶体管的第一端与所述第三节点电连接,所述第一晶体管的第二端、所述第二晶体管的第二端和所述第二发光控制模块的第一端均电连接于第五节点,所述第二晶体管的第一端接入参考电压,所述第一晶体管的控制端接入第一控制信号,所述第二晶体管的控制端接入第二控制信号,其中,所述第一控制信号的使能阶段与所述第一发光控制信号的使能阶段和所述第二发光控制信号的使能阶段相同,所述第二控制信号的使能阶段与所述调整像素电路的数据写入模块接入的数据写入控制信号的使能阶段相同。
2.根据权利要求1所述的像素扫描电路,其特征在于,所述第二晶体管的第一端与所述调整像素电路的数据写入模块的第一端电连接;
或者,所述第二晶体管的第一端与所述调整像素电路的数据写入模块的第二端电连接。
3.根据权利要求1所述的像素扫描电路,其特征在于,所述调整像素电路还包括与所述第二晶体管的第一端电连接的第三晶体管,所述第三晶体管呈二极管连接,其中,所述第三晶体管的第一端接入所述参考电压,所述第三晶体管的第二端与所述第二晶体管的第一端电连接。
4.根据权利要求1所述的像素扫描电路,其特征在于,所述调整像素电路还包括第二保持模块,所述第二保持模块的第一端接入保持电压,所述第二保持模块的第二端与所述第五节点电连接。
5.根据权利要求4所述的像素扫描电路,其特征在于,所述第二保持模块包括第二电容,所述第二电容的第一端接入所述保持电压,所述第二电容的第二端与所述第五节点电连接。
6.根据权利要求1所述的像素扫描电路,其特征在于,在所述第i像素电路中:
所述复位模块包括复位晶体管,所述复位晶体管的第一端接入所述复位电压,所述复位晶体管的第二端与所述第一节点电连接,所述复位晶体管的栅极接入所述复位控制信号;
所述连接模块包括连接晶体管,所述连接晶体管的第一端与所述第一节点电连接,所述连接晶体管的第二端与所述第三节点电连接,所述连接晶体管的栅极接入所述连接控制信号;
所述第一保持模块包括第一电容,所述第一电容的第一端接入所述电源电压,所述第一电容的第二端与所述第二节点电连接;
所述数据写入模块包括数据写入晶体管,所述数据写入晶体管的第一端接入所述第i数据电压,所述数据写入晶体管的第二端与所述第二节点电连接,所述数据写入晶体管的栅极接入所述第i数据写入控制信号;
所述第一发光控制模块包括第一发光控制晶体管,所述第一发光控制晶体管的第一端接入所述电源电压,所述第一发光控制晶体管的第二端与所述第二节点电连接,所述第一发光控制晶体管的栅极接入所述第一发光控制信号;
所述第二发光控制模块包括第二发光控制晶体管,所述第二发光控制晶体管的第一端与所述第三节点电连接,所述第二发光控制晶体管的第二端与所述第四节点电连接,所述第二发光控制晶体管的栅极接入所述第二发光控制信号;且当所述第i像素电路为所述调整像素电路时,所述第二发光控制晶体管的第一端与所述第一晶体管的第二端电连接,所述第二发光控制晶体管的第二端与所述第四节点电连接,所述第二发光控制晶体管的栅极接入所述第二发光控制信号。
7.根据权利要求6所述的像素扫描电路,其特征在于,所述复位晶体管和所述连接晶体管中至少之一者为金属氧化物晶体管。
8.根据权利要求6所述的像素扫描电路,其特征在于,所述第一发光控制晶体管、所述第二发光控制晶体管和所述第一晶体管的导通类型相同,所述第一发光控制晶体管的栅极、所述第二发光控制晶体管的栅极和所述第一晶体管的栅极接入同一控制信号。
9.根据权利要求6所述的像素扫描电路,其特征在于,在所述调整像素电路中,所述数据写入晶体管和所述第二晶体管的导通类型相同,所述数据写入晶体管的栅极和所述第二晶体管的栅极接入同一控制信号。
10.根据权利要求1所述的像素扫描电路,其特征在于,所述第i像素电路还包括辅助复位模块,所述辅助复位模块的第一端接入辅助复位电压,所述辅助复位模块的第二端与所述第四节点电连接,所述辅助复位模块的控制端接入辅助复位控制信号,所述辅助复位控制信号的使能阶段与所述第i数据写入控制信号的使能阶段相同。
11.根据权利要求1所述的像素扫描电路,其特征在于,所述第i像素电路还包括电压偏置模块,所述电压偏置模块的第一端接入偏置电压,所述电压偏置模块的第二端与所述第二节点电连接,所述第一像素电路至所述第N像素电路的电压偏置模块的控制端均接入同一偏置控制信号。
12.根据权利要求11所述的像素扫描电路,其特征在于,所述电压偏置模块包括电压偏置晶体管,所述电压偏置晶体管的第一端接入偏置电压,所述电压偏置晶体管的第二端与所述第二节点电连接,所述电压偏置晶体管的栅极接入偏置控制信号。
13.根据权利要求11所述的像素扫描电路,其特征在于,所述第i像素电路还包括辅助复位模块,所述辅助复位模块的第一端接入辅助复位电压,所述辅助复位模块的第二端与所述第四节点电连接,所述辅助复位模块的控制端接入辅助复位控制信号,所述辅助复位控制信号的使能阶段与所述偏置控制信号的使能阶段相同。
14.根据权利要求10或13所述的像素扫描电路,其特征在于,所述辅助复位模块包括辅助复位晶体管,所述辅助复位晶体管的第一端接入所述辅助复位电压,所述辅助复位晶体管的第二端与所述第四节点电连接,所述辅助复位晶体管的栅极接入所述辅助复位控制信号。
15.一种显示面板,其特征在于,所述显示面板包括权利要求1-14任意一项所述的像素扫描电路。
16.根据权利要求15所述的显示面板,其特征在于,包括:
多个像素电路行组,任意一所述像素电路行组包括第一像素电路行至第N像素电路行,第i像素电路行包括所述第i像素电路;
多个驱动电路,所述驱动电路与所述像素电路行组电连接,所述驱动电路用于为所述像素电路行组提供所述复位控制信号、所述连接控制信号、所述第一发光控制信号、所述第二发光控制信号和所述第i数据写入控制信号。
17.一种显示装置,其特征在于,所述显示装置包括权利要求15或16所述的显示面板。
CN202210927486.8A 2022-08-03 2022-08-03 一种像素扫描电路、显示面板及显示装置 Active CN115294938B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210927486.8A CN115294938B (zh) 2022-08-03 2022-08-03 一种像素扫描电路、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210927486.8A CN115294938B (zh) 2022-08-03 2022-08-03 一种像素扫描电路、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN115294938A true CN115294938A (zh) 2022-11-04
CN115294938B CN115294938B (zh) 2024-06-25

Family

ID=83826063

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210927486.8A Active CN115294938B (zh) 2022-08-03 2022-08-03 一种像素扫描电路、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115294938B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116052596A (zh) * 2023-02-23 2023-05-02 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070273620A1 (en) * 2006-05-29 2007-11-29 Sony Corporation Image display
KR20130075429A (ko) * 2011-12-27 2013-07-05 엘지디스플레이 주식회사 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상 화소 회로
US20140152719A1 (en) * 2012-12-04 2014-06-05 Lg Display Co., Ltd. Pixel circuit, driving method thereof, and organic light emitting display device using the same
KR20150031125A (ko) * 2013-09-13 2015-03-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US20180158407A1 (en) * 2016-12-01 2018-06-07 Samsung Display Co., Ltd. Pixel and organic light emitting display device having the pixel
CN109712570A (zh) * 2019-03-08 2019-05-03 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
US20190279567A1 (en) * 2018-03-07 2019-09-12 Samsung Display Co., Ltd. Pixel and display device using the same
KR20210086294A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 발광 표시 장치
KR20210087867A (ko) * 2020-01-03 2021-07-13 삼성전자주식회사 디스플레이 모듈 및 이의 구동 방법
CN215643648U (zh) * 2020-10-15 2022-01-25 厦门天马微电子有限公司 一种像素驱动电路和显示面板
KR20220017549A (ko) * 2020-08-04 2022-02-14 삼성디스플레이 주식회사 유기 발광 표시 장치

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070273620A1 (en) * 2006-05-29 2007-11-29 Sony Corporation Image display
KR20130075429A (ko) * 2011-12-27 2013-07-05 엘지디스플레이 주식회사 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상 화소 회로
US20140152719A1 (en) * 2012-12-04 2014-06-05 Lg Display Co., Ltd. Pixel circuit, driving method thereof, and organic light emitting display device using the same
KR20150031125A (ko) * 2013-09-13 2015-03-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US20180158407A1 (en) * 2016-12-01 2018-06-07 Samsung Display Co., Ltd. Pixel and organic light emitting display device having the pixel
US20190279567A1 (en) * 2018-03-07 2019-09-12 Samsung Display Co., Ltd. Pixel and display device using the same
CN109712570A (zh) * 2019-03-08 2019-05-03 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
KR20210086294A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 발광 표시 장치
KR20210087867A (ko) * 2020-01-03 2021-07-13 삼성전자주식회사 디스플레이 모듈 및 이의 구동 방법
KR20220017549A (ko) * 2020-08-04 2022-02-14 삼성디스플레이 주식회사 유기 발광 표시 장치
CN215643648U (zh) * 2020-10-15 2022-01-25 厦门天马微电子有限公司 一种像素驱动电路和显示面板

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
杨佳;王英志;: "多晶硅有源OLED像素电路的研究", 科技信息, no. 21, 25 July 2010 (2010-07-25) *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116052596A (zh) * 2023-02-23 2023-05-02 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置

Also Published As

Publication number Publication date
CN115294938B (zh) 2024-06-25

Similar Documents

Publication Publication Date Title
CN110660360B (zh) 像素电路及其驱动方法、显示面板
US11436978B2 (en) Pixel circuit and display device
US11670221B2 (en) Display panel and display device with bias adjustment
US11893937B2 (en) Pixel circuit, driving method thereof, array substrate, display panel, and display device
US11508294B2 (en) Pixel circuit, pixel driving method and display device
US11341898B2 (en) Pixel driving circuit, pixel driving method and display device
CN115294938B (zh) 一种像素扫描电路、显示面板及显示装置
WO2024109060A1 (zh) 像素电路及显示面板
CN114120874B (zh) 发光器件驱动电路、背光模组以及显示面板
CN112435624B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
US11308886B2 (en) Pixel driving circuit that can perform a reverse bias reset to an OLED, and pixel driving method
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
CN110111741B (zh) 像素驱动电路及显示面板
US12020641B2 (en) Light emitting device driving circuit and display panel
WO2023173411A1 (zh) 像素驱动电路及其驱动方法、显示装置
WO2023207215A1 (zh) 移位寄存器、栅极驱动电路、显示面板及电子设备
WO2023207216A9 (zh) 移位寄存器、栅极驱动电路、显示面板及电子设备
US20240135885A1 (en) Pixel driving circuit and display panel
CN115376451A (zh) 像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN117079696A (zh) 移位寄存电路、移位寄存器、显示面板和显示装置
CN115223499A (zh) 像素电路、显示面板、显示装置以及驱动方法
CN117116179A (zh) 显示面板和显示装置
CN115188321A (zh) 像素电路及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant